CN103095299B - 权重的估计方法、装置及应用其的模拟数字转换器 - Google Patents
权重的估计方法、装置及应用其的模拟数字转换器 Download PDFInfo
- Publication number
- CN103095299B CN103095299B CN201110415198.6A CN201110415198A CN103095299B CN 103095299 B CN103095299 B CN 103095299B CN 201110415198 A CN201110415198 A CN 201110415198A CN 103095299 B CN103095299 B CN 103095299B
- Authority
- CN
- China
- Prior art keywords
- input
- ref
- value
- analog converter
- digital analog
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 17
- 239000000470 constituent Substances 0.000 claims abstract description 21
- 238000005070 sampling Methods 0.000 claims description 22
- 230000000052 comparative effect Effects 0.000 claims description 9
- 238000010586 diagram Methods 0.000 description 15
- 238000013459 approach Methods 0.000 description 10
- 230000008034 disappearance Effects 0.000 description 7
- 238000012546 transfer Methods 0.000 description 5
- 238000013461 design Methods 0.000 description 4
- 239000011159 matrix material Substances 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 230000009466 transformation Effects 0.000 description 3
- 101000798707 Homo sapiens Transmembrane protease serine 13 Proteins 0.000 description 1
- 102100032467 Transmembrane protease serine 13 Human genes 0.000 description 1
- 229910002056 binary alloy Inorganic materials 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004064 recycling Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
- H03M1/1033—Calibration over the full range of the converter, e.g. for correcting differential non-linearity
- H03M1/1057—Calibration over the full range of the converter, e.g. for correcting differential non-linearity by trimming, i.e. by individually adjusting at least part of the quantisation value generators or stages to their nominal values
- H03M1/1061—Calibration over the full range of the converter, e.g. for correcting differential non-linearity by trimming, i.e. by individually adjusting at least part of the quantisation value generators or stages to their nominal values using digitally programmable trimming circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
- H03M1/466—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/80—Simultaneous conversion using weighted impedances
- H03M1/802—Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices
- H03M1/804—Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices with charge redistribution
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
在此提供一种权重的估计方法、装置及模拟数字转换器。本公开通过在SAR?ADC中,加入附带有参考权重的参考元素、附属数字模拟转换器以及搜寻电路,可求得以前述参考权重所表示的DAC中各组成元素的等效权重值。随后SAR?ADC即可利用校正后的各等效权重值,以及对每一笔输入信号的逐次逼近结果,经计算得到数字输出值。因此,本公开免除SAR?ADC中,DAC的组成元素对于相对匹配度的要求。
Description
技术领域
本公开涉及一种数字模拟转换器(Digital-to-AnalogConverter,简称DAC),且特别涉及一种数字模拟转换器的元素的权重的估计方法、装置及应用其的逐次逼近寄存器模拟数字转换器(Successive-ApproximatedRegisterAnalog-to-DigitalConverter,简称SARADC)。
背景技术
近年来在集成电路设计上的趋势,对于更低功耗、更高表现、以及更少的成本有愈来愈严苛的要求,而在模拟前端电路的设计当中,一个有效率的模拟数字转换器(Analog-to-DigitalConverter,简称ADC)能使系统整体表现大大地提升,ADC负责将接收的模拟信号转换为数字信号,并提供给后端的数字信号处理单元来运作,因此其动态范围、解析度、精确度、线性度、采样速度、功耗、输入级特性等等,都成为影响系统整体表现的重要环节,也成为评估转换器本身表现的重要参数。
就解析度以及采样速度的分类上来看,8~14bits及1到数百MSPS的ADC的应用层级相当广泛,包括通信系统的基频或中频前端、生医图像处理如超音波图像系统的前端、以及雷达阵列系统的前端等都在其应用范围之中。ADC的架构种类繁多,而制作符合前述规格的ADC时,可选择的架构也有相当的多样性。目前在商业应用上的主流为导管线模拟数字转换器(pipelineAnalog-to-DigitalConverter,简称pipelineADC),然而近年来在国际先进期刊论文的发表上,可发现逐次逼近寄存器模拟数字转换器(Successive-ApproximatedRegisterAnalog-to-DigitalConverter,简称SARADC)逐渐成为热门的研发方向,原因在于SARADC的架构在操作上几乎不需要直流的电流偏压,且SARADC需要较多的数字电路来控制以及处理信号,而当工艺进入深次微米(deepsub-micron)时,其数字电路部分所需的芯片面积及功耗便能有效的降低,也因此很适合做为大型SoC(System-on-Chip)的IP(intellectualproperty)。许多文献显示,在同样的规格需求下,SARADC相较于pipelineADC有较低功耗以及较小芯片面积的优势,也因此,对于SARADC架构的技术开发,也俨然成了一门显学。
然而,在SARADC架构中有一个重要的功能方块:数字模拟转换器(Digital-to-AnalogConverter,简称DAC),其直接影响了SARADC的表现。DAC中的各个组成元素,例如电容,由于其在相对匹配(matching)度上的需求,使得DAC在芯片面积以及功耗上,占了SARADC整体很大的比重,而如果DAC需要更大的面积,也代表DAC的驱动电路需要更大的驱动力,又进一步增加了面积与功耗。由于数字电路的成本相当的低廉,因此若是可以通过数字电路的处理技巧,减少或甚至免除DAC对于组成元素在相对匹配度上的需求,将有效地降低ADC整体的芯片面积与功耗。
图1为一种SARADC的方块图,图2A为一种SARADC中的DAC与比较器在采样相位时的简化电路图,图2B为图2A的戴维宁等效(ThenevinEquivelent)电路图,图2C为一种SARADC中的DAC与比较器在转换相位时的简化电路图,图2D为图2C的戴维宁等效电路图,请同时参考图1、图2A、图2B、图2C及图2D。此SARADC10包括:DAC12、采样保持电路14、比较器16、以及逐次逼近寄存器逻辑电路(简称SAR逻辑电路)18。图2A、图2B、图2C及图2D中的DAC皆由N个电容C0、C1、…、及CN-1所组成,这些电容以2的幂次方(radix-2)做电容取值,所以:
Cn=2n*C
其中,N为大于1的正整数,n为大于等于0且小于N的正整数。因此,由图2D可看出,经由逐次逼近后,由SAR逻辑电路18送给DAC12的N位控制信号,即为最后的ADC数字输出值ADCOUT,其中,控制信号的所有位(bit,又称之为位元)值K0、K1、…、及KN-1等于0或1。然而由于电容的实际值与理想值之间的差异,所以直接影响了ADC线性度。
图3为图1的SARADC的一种典型转换函数图,请参考图3。圆形虚线32标示出一种叫做缺失判断位阶(missingdecisionlevel)的情况,此种情况代表可能有多个不同的输入电压却没有对应不同的数字输出值或是有相同的数字输出值,因此,无法以数字的方式来补偿而获得线性的转换曲线。圆形虚线34标示出另一种叫做缺失编码(missingcode)的情况,此情况中相邻的两个输入电压却对应数值差异极大的两个数字输出值,但此种情况却可以数字的方式来补偿而获得线性的转换曲线。由图3可看出,传统ADC中的DAC是以2的幂次方做电容取值,因而产生缺失判断位阶的情况,此情况会无法以数字的方式来补偿。
发明内容
根据一实施范例,提供一种数字模拟转换器的元素的权重的估计方法,此数字模拟转换器包括N个组成元素,标示为E0、E1、…、EN-1,此估计方法包括下列步骤。步骤之一为提供一个参考元素Eref,耦接至数字模拟转换器。步骤的另一于第0个周期的第一相位时,对E0输入第一值V1,对其他E1、…、EN-1输入第二值V0,使得开路等效输出为VMCW0。步骤的再一于第0个周期的第二相位时,对所有E0、E1、…、EN-1输入V0,调整对Eref的输入值,使得开路等效输出Vdig0趋近等于VMCW0,并根据此时对Eref的输入值,获得小于1的有理数倍数Kref,0,其中,根据有理数倍数Kref,0可估计出E0的权重值。步骤的另一于第i个周期的第一相位时,对Ei输入V1,对其他E0、…、Ei-1、Ei+1、…、EN-1输入V0,使得开路等效输出为VMCWi。步骤的再一于第i个周期的第二相位时,对标示大于等于i的Ei、Ei+1、…、EN-1输入V0,调整对Eref的输入值,且选择对E0、E1、…、Ei-1的输入值为V1与V0二者之一,使得开路等效输出Vdigi趋近等于VMCWi,并根据此时对Eref的输入值以及对E0、E1、…、Ei-1的输入值,获得系数K0,i、K1,i、…、Ki-1,i及小于1的有理数倍数Kref,i,其中,根据系数K0,i、K1,i、…、Ki-1,i及有理数倍数Kref,i可估计出Ei的权重值,N为大于1的正整数,i为大于等于0的正整数且小于N。
根据一实施范例,提供一种数字模拟转换器的元素的权重的估计装置,此数字模拟转换器包括N个组成元素,标示为E0、E1、…、EN-1,此估计装置包括:参考元素Eref、附属数字模拟转换器、比较器、以及搜寻电路。此参考元素Eref耦接至数字模拟转换器,Eref与这些组成元素的权重值符合下列:
Wref>W0,且
其中,Wref为Eref的权重值,Wi为Ei的权重值,N为大于1的正整数,i、n皆为大于等于0的正整数且小于N。附属数字模拟转换器具有M位的数字输入,此附属数字模拟转换器的输出耦接至Eref,其中,M为大于1的正整数。比较器具有第一输入端、第二输入端及输出端,比较器用以比较第一输入端与第二输入端的输入,将比较结果输出于输出端。搜寻电路耦接至比较器、附属数字模拟转换器及数字模拟转换器,搜寻电路根据比较器的输出,来选择对所有E0、E1、…、EN-1的输入值为第一值V1与第二值V0二者之一,并根据比较器的输出,来改变附属数字模拟转换器的输入M位的二进制数值,以调整对Eref的输入值。估计装置依据附属数字模拟转换器的输入M位的二进制(也称之为二进位)数值以及对所有组成元素的输入值,来估计出所有组成元素的权重值。
根据一实施范例,提供一种数字模拟转换器的元素的权重的估计装置,此数字模拟转换器包括N个组成元素,标示为E0、E1、…、EN-1,此估计装置包括:参考元素Eref、附属数字模拟转换器、比较器、逐次逼近寄存器逻辑电路、以及搜寻控制电路。此参考元素Eref耦接至数字模拟转换器,Eref与这些组成元素的权重值符合下列:
Wref>W0,且
其中,Wref为Eref的权重值,Wi为Ei的权重值,N为大于1的正整数,i、n皆为大于等于0的正整数且小于N。附属数字模拟转换器具有M位的数字输入,此附属数字模拟转换器的输出耦接至Eref,其中,M为大于1的正整数。比较器具有第一输入端、第二输入端及输出端,比较器用以比较第一输入端与第二输入端的输入,将比较结果输出于输出端。逐次逼近寄存器逻辑电路耦接至比较器、附属数字模拟转换器及数字模拟转换器。搜寻控制电路耦接至逐次逼近寄存器逻辑电路,此搜寻控制电路控制逐次逼近寄存器逻辑电路,以根据比较器的输出,来选择对所有E0、E1、…、EN-1的输入值为第一值V1与第二值V0二者之一,并根据比较器的输出,来改变附属数字模拟转换器的输入M位的二进制数值,以调整对Eref的输入值。估计装置依据附属数字模拟转换器的输入M位的二进制数值以及对所有组成元素的输入值,来估计出所有组成元素的权重值。
根据一实施范例,提供一种逐次逼近寄存器模拟数字转换器,其包括:数字模拟转换器、参考元素Eref、附属数字模拟转换器、比较器、逐次逼近寄存器逻辑电路、以及搜寻电路。数字模拟转换器包括N个组成元素,标示为E0、E1、…、EN-1。参考元素Eref耦接至数字模拟转换器,Eref与这些组成元素的权重值符合下列:
Wref>W0且
其中,Wref为Eref的权重值,Wi为Ei的权重值,N为大于1的正整数,i、n皆为大于等于0的正整数且小于N。附属数字模拟转换器具有M位的数字输入,此附属数字模拟转换器的输出耦接至Eref,其中,M为大于1的正整数。比较器具有第一输入端、第二输入端及输出端,比较器用以比较第一输入端与第二输入端的输入,将比较结果输出于输出端。逐次逼近寄存器逻辑电路耦接至比较器及数字模拟转换器,用以根据比较器的输出,来选择对所有E0、E1、…、EN-1的输入值为第一值V1与第二值V0二者之一,以获得输入电压的数字对应值。搜寻电路耦接至比较器、附属数字模拟转换器及数字模拟转换器,搜寻电路根据比较器的输出,来选择对所有E0、E1、…、EN-1的输入值为V1与V0二者之一,并根据比较器的输出,来改变附属数字模拟转换器的输入M位的二进制数值,以调整对Eref的输入值,此逐次逼近寄存器模拟数字转换器依据附属数字模拟转换器的输入M位的二进制数值以及对所有组成元素的输入值,来估计出所有组成元素的权重值。
根据一实施范例,提供一种逐次逼近寄存器模拟数字转换器,其包括:数字模拟转换器、参考元素Eref、附属数字模拟转换器、比较器、逐次逼近寄存器逻辑电路、以及搜寻控制电路。数字模拟转换器包括N个组成元素,标示为E0、E1、…、EN-1。参考元素Eref耦接至数字模拟转换器,Eref与这些组成元素的权重值符合下列:
Wref>W0且
其中,Wref为Eref的权重值,Wi为Ei的权重值,N为大于1的正整数,i、n皆为大于等于0的正整数且小于N。附属数字模拟转换器具有M位的数字输入,此附属数字模拟转换器的输出耦接至Eref,其中,M为大于1的正整数。比较器具有第一输入端、第二输入端及输出端,比较器用以比较第一输入端与第二输入端的输入,将比较结果输出于输出端。逐次逼近寄存器逻辑电路耦接至比较器、附属数字模拟转换器及数字模拟转换器,用以根据比较器的输出,来选择对所有E0、E1、…、EN-1的输入值为第一值V1与第二值V0二者之一,以获得输入电压的数字对应值。搜寻控制电路耦接至逐次逼近寄存器逻辑电路,搜寻控制电路控制逐次逼近寄存器逻辑电路,以根据比较器的输出,来选择对所有E0、E1、…、EN-1的输入值为V1与V0二者之一,并根据比较器的输出,来改变附属数字模拟转换器的输入M位的二进制数值,以调整对Eref的输入值,此逐次逼近寄存器模拟数字转换器依据附属数字模拟转换器的输入M位的二进制数值以及对所有组成元素的输入值,来估计出所有组成元素的权重值。
基于上述,本公开通过在数字模拟转换器加入一个附带有参考权重的参考元素,可求得以前述参考权重所表示的各组成元素的等效权重值。因此,本公开可能免除一个SARADC中,数字模拟转换器的组成元素对于相对匹配度的要求,也可能减低了数字模拟转换器驱动电路的驱动能力需求,并可能进一步减少SARADC整体的面积与功耗,且可能有助于降低一个需要数字模拟转换器阵列的系统成本,更因为可能会有低功耗、小面积的SARADCIP,而可能能助于电路的集成及便携式系统的开发。
为让本公开的上述特征和优点能更明显易懂,下文特举实施范例,并配合附图作详细说明如下。
附图说明
图1为一种SARADC的方块图。
图2A为一种SARADC的DAC与比较器在采样相位时的简化电路图。
图2B为图2A的戴维宁等效电路图。
图2C为一种SARADC中的DAC与比较器在转换相位时的简化电路图。
图2D为图2C的戴维宁等效电路图。
图3为图1的SARADC的一种典型转换函数图。
图4是一种新的SARADC实施范例的方块图。
图5是一种新的SARADC实施范例中的数字模拟转换器的简化电路图。
图6A是一种新的SARADC实施范例中的DAC与比较器在第0个周期的载体采样相位时的简化电路图。
图6B为图6A的戴维宁等效电路图。
图6C是一种新的SARADC实施范例中的DAC与比较器在第0个周期的权重估计相位时的简化电路图。
图6D为图6C的戴维宁等效电路图。
图7A是一种新的SARADC实施范例中的DAC与比较器在第i个周期的载体采样相位时的简化电路图。
图7B为图7A的戴维宁等效电路图。
图7C是一种新的SARADC实施范例中的DAC与比较器在第i个周期的权重估计相位时的简化电路图。
图7D为图7C的戴维宁等效电路图。
图8是一种新的SARADC实施范例的方块图。
图9为一种新的SARADC的典型转换函数图。
图10为一种新的数字模拟转换器的元素的权重的估计方法的流程图。
【主要元件符号说明】
10,40,80:SARADC
12,42,52,82:数字模拟转换器
14,45,85:采样保持电路
16,46,86:比较器
18,47,87:SAR逻辑电路
32:缺失判断位阶的情况
34,94:缺失编码的情况
41,81:估计装置
44,84,dDAC:附属数字模拟转换器
48:搜寻电路
88:搜寻控制电路
C0、C1、…、CN-1:组成电容
Cref:参考电容
E0、E1、…、EN-1:组成元素
Eref:参考元素
S110~S150:用以说明图10的实施范例的各步骤
具体实施方式
在此公开一种新的SARADC,如图4所示,图4是一种新的SARADC实施范例的方块图,请参照图4。此SARADC40包括:估计装置41、数字模拟转换器42、采样保持电路45以及逐次逼近寄存器逻辑电路47,此估计装置包括:参考元素Eref、附属数字模拟转换器44、比较器46、以及搜寻电路48。
数字模拟转换器42包括N个组成元素,标示为E0、E1、…、EN-1。参考元素Eref耦接至数字模拟转换器42,参考元素Eref与这些组成元素的权重值符合下列式子:
Wref>W0(1),且
其中,Wref为Eref的权重值,Wi为Ei的权重值,N为大于1的正整数,i、n皆为大于等于0的正整数且小于N。
在符合前述式子(1)及(2)的前提下,某种实施例的这些组成元素的权重值可以符合式子:
Wn=αn*W0,其中,幂次方α小于2。
在特定的实施例下,幂次方α更可以是1.86。
本实施范例的这些组成元素及参考元素是以电容为例,因此参考元素Eref就是参考电容Cref,其具有第一端点及第二端点,而这些组成元素就是N个组成电容,标示为C0、C1、…、CN-1,每一组成电容具有第一端点及第二端点,所有组成电容的第一端点耦接至同一个节点,参考元素Eref的第一端点耦接至前述节点,而权重值在此例中可以理解为电容值,则下列条件必须被满足:
Cref>C0(3),且
在符合前述式子(3)及(4)的前提下,某种实施例的这些组成电容可以符合式子:
Cn=αn*C0,其中,幂次方α小于2。
在特定的实施例下,幂次方α更可以是1.86。本实施范例是以电容为例,但非用以限定本公开,这些组成元素及参考元素可以是电容、电阻、及电流源三者的任一种,或是其他可以组成数字模拟转换器的元件。在组成元素不是电容的情况下,这些组成元素与参考元素的电路构成不一定如图中所示地将第一端点连接在一起,端视数字模拟转换器的构造而定。
从前述可知,图4中的数字模拟转换器42为一个以非2的幂次方来做电容取值的电容矩阵DAC。如果电容矩阵中的各组成元素的等效权重可知,亦即各组成电容的电容值或各组成电容间的电容值的比值可知,则SARADC依据逐次逼近方式的结果,再利用数字运算方式,可求得逼近的结果所代表的数字输出值。因此,如何利用一个快速且精确的方式,来求得各组成元素的等效权重是重点之一。
请继续参照图4。附属数字模拟转换器44具有M位的数字输入,此附属数字模拟转换器44的输出耦接至Eref,其中,M为大于1的正整数。采样保持电路45耦接至比较器46,采样保持电路45用来采样并保持输入电压Vin。比较器46具有第一输入端、第二输入端及输出端,比较器46用以比较第一输入端与第二输入端的输入,将比较结果输出于输出端。逐次逼近寄存器逻辑电路(简称SAR逻辑电路)47耦接至比较器46及数字模拟转换器42,SAR逻辑电路47根据比较器46的输出,来选择对所有E0、E1、…、EN-1的输入值为第一值V1与第二值V0二者之一,以获得输入电压Vin的数字对应值。在本实施例中,因为组成元素就是组成电容,所以第一值V1与第二值V0分别是电压值VRT与VRB,但非以限定本公开,如果组成元素是电流源,则第一值V1与第二值V0可能是代表1与0的控制信号。
搜寻电路48耦接至比较器46、附属数字模拟转换器44及数字模拟转换器42,搜寻电路48根据比较器的输出,来选择对所有E0、E1、…、EN-1的输入值为V1与V0二者之一,并根据比较器的输出,来改变附属数字模拟转换器的输入M位的二进制数值,以调整对Eref的输入值,此SARADC40或估计装置41依据附属数字模拟转换器的输入M位的二进制数值以及对所有组成元素的输入值,来估计出所有组成元素的权重值。其估计的详细步骤于后再详述。
图5是一种新的SARADC实施范例中的数字模拟转换器的简化电路图,请参照图5。数字模拟转换器52包括多个开关以及4个组成电容,标示为C0、C1、C2以及C3,所有组成电容的第一端点耦接至同一节点。参考电容Cref的第一端点也耦接至前述节点。开关S0、S1、S2、S3、Si以及Sg共同作用下可使SARADC省下采样保持电路。在采样相位时,开关S0、S1、S2以及S3都切换成导通至开关Si,开关Si切换成导通至输入电压Vin,开关Sg导通,使电容C0、C1、C2以及C3充电至输入电压Vin。在转换相位时,开关Si切换成导通至参考电压Vref,开关Sg断开,开关S0、S1、S2以及S3依据4位控制信号而切换,逐次逼近后当前述节点的电压趋近于0,也就是两个相位时的开路等效输出趋近于相等时,根据4位控制信号即可计算而获得最后的ADC数字输出值。依此相同原理,本公开中所有的SARADC都可省略采样保持电路而达成比较两个电压的目的,故以下不再赘述。本公开中所有的SARADC的实施范例中的数字模拟转换器都可以比照相同的原理来制作,并省略开关不画,以避免附图太过复杂而难以辨识。
图6A是一种新的SARADC实施范例中的DAC与比较器在第0个周期的载体采样(carriersampling)相位时的简化电路图,图6B为图6A的戴维宁等效电路图,图6C为一种新的SARADC实施范例中的DAC与比较器在第0个周期的权重估计(weightingevaluation)相位时的简化电路图,图6D为图6C的戴维宁等效电路图,图7A是一种新的SARADC实施范例中的DAC与比较器在第i个周期的载体采样相位时的简化电路图,图7B为图7A的戴维宁等效电路图,图7C为一种新的SARADC实施范例中的DAC与比较器在第i个周期的权重估计相位时的简化电路图,图7D为图7C的戴维宁等效电路图。
请同时参考图6A及图6B。如图6A所示,在第0个周期的载体采样相位时,令电容C0的输入等于代表输入为1的电压值VRT,其余电容C1、…、CN-1的输入等于代表输入为0的电压值VRB,且调整附属数字模拟转换器dDAC的输入M位的二进制数值为0,以调整对Cref的第二端点的输入值等于代表输入为0的电压值VRB。则如图6B所示,在第0个周期的载体采样相位时,使得开路等效输出为VMCW0。
请同时参考图6C及图6D。如图6C所示,在第0个周期的权重估计相位时,令电容C0、C1、…、CN-1的输入等于代表输入为0的电压值VRB,且利用逐次逼近的二元搜寻方式,或是从最大值或是最小值起始的一元搜寻方式,来调整附属数字模拟转换器dDAC的输入M位的二进制数值,使得开路等效输出Vdig0趋近等于VMCW0,并根据此时对Cref的第二端点的输入值,亦即M位的二进制数值,来获得小于1的有理数倍数Kref,0,其中,
C0=Kref,0*Cref,
如果参考电容的电容值定义为1的话,则M位的二进制数值的逐次逼近结果定义为电容C0的等效电容值,且此一等效电容值为参考电容的电容值的有理数倍数Kref,0,此有理数倍数Kref,0由M位的二进制数值来定义。
因此,为了使C0能够被Cref所定义,前述式子(3)的条件必须被满足:
Cref>C0(3)
这个条件在设计上相当容易被满足,一般设计上即使考虑电容值漂移的问题,Cref也不需太多的浪费来达到这个目的,例如:Cref=1.2*C0即为很足够的取值。
请同时参考图7A及图7B。如图7A所示,在第i个周期的载体采样相位时,令电容Ci的输入等于代表输入为1的电压值VRT,其余电容C0、…、Ci-1、Ci+1、…、CN-1的输入等于代表输入为0的电压值VRB,且调整附属数字模拟转换器dDAC的输入M位的二进制数值为0,以调整对Cref的第二端点的输入值等于代表输入为0的电压值VRB。则如图7B所示,在第i个周期的载体采样相位时,使得开路等效输出为VMCWi。
请同时参考图7C及图7D。如图7C所示,在第i个周期的权重估计相位时,令标示大于等于i的电容Ci、Ci+1、…、CN-1的输入等于代表输入为0的电压值VRB,且利用逐次逼近的二元搜寻方式,或是从最大值或是最小值起始的一元搜寻方式,来调整附属数字模拟转换器dDAC的输入M位的二进制数值,并选择对电容C0、C1、…、Ci-1的输入值为代表输入为1的电压值VRT与代表输入为0的电压值VRB二者之一,使得开路等效输出Vdigi趋近等于VMCWi,并根据此时对Cref的第二端点的输入值(或M位的二进制数值)以及对C0、C1、…、Ci-1的第二端点的输入值,来获得获得系数K0,i、K1,i、…、Ki-1, i及小于1的有理数倍数Kref,i,其中,
K0,i,K1,i,…Ki-1,i∈{0,1},且
如果参考电容Cref的电容值定义为1的话,且由于Ci-1、Ci-2、…、C1、C0的等效电容值已知,并可表示为参考电容的电容值的有理数倍数,则Ci的等效电容值也可经计算而表示为参考电容的电容值的有理数倍数。
换句话说,在得到C0的等效电容值之后,接下来可通过C0、Cref与附属数字模拟转换器dDAC,利用逐次逼近的二元搜寻方式,或是从最大值或是最小值起始的一元搜寻方式的搜寻结果,最后得到C1的等效电容值,且由于C0的等效电容值已知为参考电容的电容值的有理数倍数,则C1的等效权重也可表示为参考电容的电容值的有理数倍数。同理,接下来可通过C1、C0、Cref与附属数字模拟转换器dDAC,利用逐次逼近的二元搜寻方式,或是从最大值或是最小值起始的一元搜寻方式的搜寻结果,最后得到C2的等效电容值,且由于C1、C0的等效电容值已知为参考电容的电容值的有理数倍数,则C2的等效权重也可表示为参考电容的电容值的有理数倍数。以此类推,最后所有的组成电容其等效电容值皆可表示为参考电容的电容值的有理数倍数。
因此,为了使Ci能够被Ci-1、Ci-2、…、C1、C0以及Cref所定义,前述式子(4)的条件必须被满足:
例如一个小于2的幂次方(sub-radix-2)的电容阵列所组成的DAC,再加前述的Cref的取值,便能满足上述的条件。
前述所谓的逐次逼近(successive-approximation)方式,为一种二元搜寻(binary-search)的方式;另外亦提及另一种所谓的一元搜寻(unary-search)的方式,为一种从最大/最小值单调下降/上升的搜寻方式。但前述皆非以限定本公开。
在此公开另一种新的SARADC,如图8所示,图8是一种新的SARADC实施范例的方块图,请参照图8。此SARADC80包括:估计装置81、数字模拟转换器82以及采样保持电路85,此估计装置81包括:参考元素Eref、附属数字模拟转换器84、比较器86、逐次逼近寄存器逻辑电路87以及搜寻控制电路88。此实施范例中除了逐次逼近寄存器逻辑电路87以及搜寻控制电路88与图4的范例不同外,其他构件大致相同,故不再赘述。
与图4的范例不同,这里的逐次逼近寄存器逻辑电路87耦接至比较器86及数字模拟转换器82外,也同时耦接至附属数字模拟转换器84。因为不管是数字模拟转换器82或附属数字模拟转换器84都由此逐次逼近寄存器逻辑电路87来控制。搜寻控制电路88耦接至逐次逼近寄存器逻辑电路87,此搜寻控制电路88控制逐次逼近寄存器逻辑电路87,以根据比较器86的输出,来选择对所有E0、E1、…、EN-1的输入值为第一值V1与第二值V0二者之一,并根据比较器86的输出,来改变附属数字模拟转换器84的输入M位的二进制数值,以调整对Eref的输入值。此SARADC80或估计装置81依据附属数字模拟转换器84的输入M位的二进制数值以及对所有组成元素的输入值,来估计出所有组成元素的权重值。
图9为一种新的SARADC的典型转换函数图,请参考图9。此SARADC中的DAC电容矩阵是以1.86的幂次方做电容取值,亦即:
Cn=αn*C0,其中,幂次方α是1.86。
由图中可知,仅出现圆形虚线94所标示的缺失编码情况,并没有缺失判断位阶的情况发生,故完全可以数字的方式来补偿而获得线性的转换曲线。
从另一个观点来看并整理以上所述,且把作为例子的组成电容与参考电容回归为组成元素与参考元素,则可以得到一种数字模拟转换器的元素的权重的估计方法,此数字模拟转换器包括N个组成元素,标示为E0、E1、…、EN-1。图10为一种新的数字模拟转换器的元素的权重的估计方法的流程图,请参照图10。
步骤S110为提供一个参考元素Eref,此Eref耦接至数字模拟转换器,Eref与这些组成元素的权重值符合下列:
Wref>W0且
其中,Wref为Eref的权重值,Wi为Ei的权重值,N为大于1的正整数,i、n皆为大于等于0的正整数且小于N。
步骤S120是于第0个周期的第一相位时,例如载体采样相位时,对E0输入第一值V1,对其他E1、…、EN-1输入第二值V0,使得开路等效输出为VMCW0。步骤S130是于第0个周期的第二相位时,例如权重估计相位时,对所有E0、E1、…、EN-1输入V0,调整对Eref的输入值,使得开路等效输出Vdig0趋近等于VMCW0,并根据此时对Eref的输入值,获得小于1的有理数倍数Kref, 0,其中,
W0=Kref,0*Wref。
步骤S140是于第i个周期的第一相位时,对Ei输入V1,对其他E0、…、Ei-1、Ei+1、…、EN-1输入V0,使得开路等效输出为VMCWi。步骤S150是于第i个周期的第二相位时,对标示大于等于i的Ei、Ei+1、…、EN-1输入V0,调整对Eref的输入值,且选择对E0、E1、…、Ei-1的输入值为V1与V0二者之一,使得开路等效输出Vdigi趋近等于VMCWi,并根据此时对Eref的输入值以及对E0、E1、…、Ei-1的输入值,获得系数K0,i、K1,i、…、Ki-1,i及小于1的有理数倍数Kref,i,其中,
K0,i,K1,i,…Ki-1,i∈{0,1},且
重复步骤S140与步骤S150,其中i由1逐次加1直到N-1,则所有的组成元素的权重值即可获得,且皆可表示为参考元素的权重值的有理数倍数。虽然实施例以上述各式子为例,但非用以限定本公开,事实上根据有理数倍数Kref,0就可估计出E0的权重值,且根据系数K0,i、K1,i、…、Ki-1,i及有理数倍数Kref,i就可估计出Ei的权重值。
利用本公开所述的校正方式,来对SARADC中DAC的各组成元素进行校正,则DAC中各组成元素所附带的各等效权重可皆不相同,也就免除DAC的组成元素对于相对匹配度的需求。本公开通过在DAC中,加入一个附带有参考权重的参考元素,以及连接在此参考元素的附属数字模拟转换器,可对各组成元素的各等效权重由LSB(least-significantbit)到MSB(most-significantbit)依次校正,并求得以前述参考权重所表示的各等效权重值。随后ADC即可利用校正后的各等效权重值,以及对每一笔输入信号的逐次逼近结果,经计算得到ADC的数字输出值,使得此ADC其模拟输入信号与数字输出值之间的转换函数为线性关系。
本公开免除一个SARADC中,DAC的组成元素对于相对匹配度的需求,以进一步减少SARADC整体的面积与功耗,也减低了DAC驱动电路(此驱动电路根据DAC架构的不同,可能为前级的驱动电路,或者是参考电压驱动电路)的驱动能力需求。而在一个需要ADC阵列的系统应用当中,例如图像传感器平行处理的模拟前端,或是超音波图像系统的模拟前端等,低功耗、小面积的ADCIP更有助于电路的集成,亦即在单一芯片中整合更多的前端通道(front-endchannel),有助于降低系统成本,或是便携式系统的开发。
虽然本公开已以实施范例公开如上,然其并非用以限定本公开,本领域技术人员,在不脱离本公开的精神和范围内,当可作些许的更动与润饰,故本公开的保护范围当视所附权利要求书所界定者为准。
Claims (28)
1.一种数字模拟转换器的元素的权重的估计方法,该数字模拟转换器包括N个组成元素,标示为E0、E1、…、EN-1,该估计方法包括:
提供参考元素Eref,耦接至该数字模拟转换器;
于第0个周期的第一相位时,对E0输入第一值V1,对其他元素E1、…、EN-1均输入第二值V0,使得开路等效输出为VMCW0;
于第0个周期的第二相位时,对E0、E1、…、EN-1均输入V0,调整对Eref的输入值,使得开路等效输出Vdig0趋近等于VMCW0,并根据此时对Eref的输入值,获得小于1的有理数倍数Kref,0,其中,根据有理数倍数Kref,0可估计出E0的权重值;
于第i个周期的该第一相位时,对Ei输入V1,对其他元素E0、…、Ei-1、Ei+1、…、EN-1均输入V0,使得开路等效输出为VMCWi;以及
于第i个周期的该第二相位时,对标示大于等于i的Ei、Ei+1、…、EN-1输入V0,调整对Eref的输入值,且选择对E0、E1、…、Ei-1的输入值为V1与V0二者之一,使得开路等效输出Vdigi趋近等于VMCWi,并根据此时对Eref的输入值以及对E0、E1、…、Ei-1的输入值,获得系数K0,i、K1,i、…、Ki-1,i及小于1的有理数倍数Kref,i,其中,根据系数K0,i、K1,i、…、Ki-1,i及有理数倍数Kref,i可估计出Ei的权重值,N为大于1的正整数,i为大于等于0的正整数且小于N。
2.如权利要求1所述的数字模拟转换器的元素的权重的估计方法,其中,Eref与这些组成元素的权重值符合下列:
Wref>W0,且
其中,Wref为Eref的权重值,Wi为Ei的权重值,n为大于等于0的正整数且小于N,则E0的权重值为:
W0=Kref,0*Wref,
而Ei的权重值为:
K0,i,K1,i,…Ki-1,i∈{0,1},
3.如权利要求2所述的数字模拟转换器的元素的权重的估计方法,还包括:
提供M位的附属数字模拟转换器,该附属数字模拟转换器的输出耦接至Eref,当要调整对Eref的输入值时,则改变该附属数字模拟转换器的输入M位的二进制数值,其中,M为大于1的正整数。
4.如权利要求2所述的数字模拟转换器的元素的权重的估计方法,其中这些组成元素的权重值符合下列:
Wn=αn*W0,其中,幂次方α小于2。
5.如权利要求4所述的数字模拟转换器的元素的权重的估计方法,其中幂次方α为1.86。
6.如权利要求2所述的数字模拟转换器的元素的权重的估计方法,其中这些组成元素及该参考元素为电容、电阻、及电流源三者的任一种。
7.一种数字模拟转换器的元素的权重的估计装置,该数字模拟转换器包括N个组成元素,标示为E0、E1、…、EN-1,该估计装置包括:
参考元素Eref,耦接至该数字模拟转换器,Eref与这些组成元素的权重值符合下列:
Wref>W0,且
其中,Wref为Eref的权重值,Wi为Ei的权重值,N为大于1的正整数,i、n皆为大于等于0的正整数且小于N;
附属数字模拟转换器,具有M位的数字输入,该附属数字模拟转换器的输出耦接至Eref,其中,M为大于1的正整数;
比较器,具有第一输入端、第二输入端及输出端,用以比较第一输入端与第二输入端的输入,将比较结果输出于输出端;以及
搜寻电路,耦接至该比较器、该附属数字模拟转换器及该数字模拟转换器,该搜寻电路根据该比较器的输出,来选择对E0、E1、…、EN-1的输入值为第一值V1与第二值V0二者之一,并根据该比较器的输出,来改变该附属数字模拟转换器的输入M位的二进制数值,以调整对Eref的输入值,该估计装置依据该附属数字模拟转换器的输入M位的二进制数值以及对所有组成元素的输入值,来估计出所有组成元素的权重值。
8.如权利要求7所述的数字模拟转换器的元素的权重的估计装置,其中:
于第0个周期的第一相位时,对E0输入该第一值V1,对其他元素E1、…、EN-1均输入该第二值V0,使得开路等效输出为VMCW0;
于第0个周期的第二相位时,对E0、E1、…、EN-1均输入V0,调整对Eref的输入值,使得开路等效输出Vdig0趋近等于VMCW0,并根据此时对Eref的输入值,获得小于1的有理数倍数Kref,0,其中,
W0=Kref,0*Wref;
于第i个周期的该第一相位时,对Ei输入V1,对其他元素E0、…、Ei-1、Ei+1、…、EN-1均输入V0,使得开路等效输出为VMCWi;以及
于第i个周期的该第二相位时,对标示大于等于i的Ei、Ei+1、…、EN-1输入V0,调整对Eref的输入值,且选择对E0、E1、…、Ei-1的输入值为V1与V0二者之一,使得开路等效输出Vdigi趋近等于VMCWi,并根据此时对Eref的输入值以及对E0、E1、…、Ei-1的输入值,获得系数K0,i、K1,i、…、Ki-1,i及小于1的有理数倍数Kref,i,其中,
K0,i,K1,i,…Ki-1,i∈{0,1},且
9.如权利要求7所述的数字模拟转换器的元素的权重的估计装置,其中这些组成元素的权重值符合下列:
Wn=αn*W0,其中,幂次方α小于2。
10.如权利要求9所述的数字模拟转换器的元素的权重的估计装置,其中幂次方α为1.86。
11.如权利要求7所述的数字模拟转换器的元素的权重的估计装置,其中这些组成元素及参考元素为电容、电阻、及电流源三者的任一种。
12.一种数字模拟转换器的元素的权重的估计装置,该数字模拟转换器包括N个组成元素,标示为E0、E1、…、EN-1,该估计装置包括:
参考元素Eref,耦接至该数字模拟转换器,Eref与这些组成元素的权重值符合下列:
Wref>W0,且
其中,Wref为Eref的权重值,Wi为Ei的权重值,N为大于1的正整数,i、n皆为大于等于0的正整数且小于N;
附属数字模拟转换器,具有M位的数字输入,该附属数字模拟转换器的输出耦接至Eref,其中,M为大于1的正整数;
比较器,具有第一输入端、第二输入端及输出端,用以比较第一输入端与第二输入端的输入,将比较结果输出于输出端;
逐次逼近寄存器逻辑电路,耦接至该比较器、该附属数字模拟转换器及该数字模拟转换器;以及
搜寻控制电路,耦接至该逐次逼近寄存器逻辑电路,该搜寻控制电路控制该逐次逼近寄存器逻辑电路,以根据该比较器的输出,来选择对E0、E1、…、EN-1的输入值为第一值V1与第二值V0二者之一,并根据该比较器的输出,来改变该附属数字模拟转换器的输入M位的二进制数值,以调整对Eref的输入值,该估计装置依据该附属数字模拟转换器的输入M位的二进制数值以及对所有组成元素的输入值,来估计出所有组成元素的权重值。
13.如权利要求12所述的数字模拟转换器的元素的权重的估计装置,其中:
于第0个周期的第一相位时,对E0输入该第一值V1,对其他元素E1、…、EN-1均输入该第二值V0,使得开路等效输出为VMCW0;
于第0个周期的第二相位时,对E0、E1、…、EN-1均输入V0,调整对Eref的输入值,使得开路等效输出Vdig0趋近等于VMCW0,并根据此时对Eref的输入值,获得小于1的有理数倍数Kref,0,其中,
W0=Kref,0*Wref;
于第i个周期的该第一相位时,对Ei输入V1,对其他元素E0、…、Ei-1、Ei+1、…、EN-1均输入V0,使得开路等效输出为VMCWi;以及
于第i个周期的该第二相位时,对标示大于等于i的Ei、Ei+1、…、EN-1输入V0,调整对Eref的输入值,且选择对E0、E1、…、Ei-1的输入值为V1与V0二者之一,使得开路等效输出Vdigi趋近等于VMCWi,并根据此时对Eref的输入值以及对E0、E1、…、Ei-1的输入值,获得系数K0,i、K1,i、…、Ki-1,i及小于1的有理数倍数Kref,i,其中,
K0,i,K1,i,LKi-1,i∈{0,1},且
14.如权利要求12所述的数字模拟转换器的元素的权重的估计装置,其中这些组成元素的权重值符合下列:
Wn=αn*W0,其中,幂次方α小于2。
15.如权利要求14所述的数字模拟转换器的元素的权重的估计装置,其中幂次方α为1.86。
16.如权利要求12所述的数字模拟转换器的元素的权重的估计装置,其中这些组成元素及参考元素为电容、电阻、及电流源三者的任一种。
17.一种逐次逼近寄存器模拟数字转换器,包括:
数字模拟转换器,包括N个组成元素,标示为E0、E1、…、EN-1;
参考元素Eref,耦接至该数字模拟转换器,Eref与这些组成元素的权重值符合下列:
Wref>W0,且
其中,Wref为Eref的权重值,Wi为Ei的权重值,N为大于1的正整数,i、n皆为大于等于0的正整数且小于N;
附属数字模拟转换器,具有M位的数字输入,该附属数字模拟转换器的输出耦接至Eref,其中,M为大于1的正整数;
比较器,具有第一输入端、第二输入端及输出端,用以比较第一输入端与第二输入端的输入,将比较结果输出于输出端;
逐次逼近寄存器逻辑电路,耦接至该比较器及该数字模拟转换器,用以根据该比较器的输出,来选择对E0、E1、…、EN-1的输入值为第一值V1与第二值V0二者之一,以获得输入电压的数字对应值;以及
搜寻电路,耦接至该比较器、该附属数字模拟转换器及该数字模拟转换器,该搜寻电路根据该比较器的输出,来选择对E0、E1、…、EN-1的输入值为V1与V0二者之一,并根据该比较器的输出,来改变该附属数字模拟转换器的输入M位的二进制数值,以调整对Eref的输入值,该逐次逼近寄存器模拟数字转换器依据该附属数字模拟转换器的输入M位的二进制数值以及对所有组成元素的输入值,来估计出所有组成元素的权重值。
18.如权利要求17所述的逐次逼近寄存器模拟数字转换器,其中:
于第0个周期的第一相位时,对E0输入该第一值V1,对其他元素E1、…、EN-1均输入该第二值V0,使得开路等效输出为VMCW0;
于第0个周期的第二相位时,对E0、E1、…、EN-1均输入V0,调整对Eref的输入值,使得开路等效输出Vdig0趋近等于VMCW0,并根据此时对Eref的输入值,获得小于1的有理数倍数Kref,0,其中,
W0=Kref,0*Wref;
于第i个周期的该第一相位时,对Ei输入V1,对其他元素E0、…、Ei-1、Ei+1、…、EN-1均输入V0,使得开路等效输出为VMCWi;以及
于第i个周期的该第二相位时,对标示大于等于i的Ei、Ei+1、…、EN-1输入V0,调整对Eref的输入值,且选择对E0、E1、…、Ei-1的输入值为V1与V0二者之一,使得开路等效输出Vdigi趋近等于VMCWi,并根据此时对Eref的输入值以及对E0、E1、…、Ei-1的输入值,获得系数K0,i、K1,i、…、Ki-1,i及小于1的有理数倍数Kref,i,其中,
K0,i,K1,i,…Ki-1,i∈{0,1},且
19.如权利要求17所述的逐次逼近寄存器模拟数字转换器,其中这些组成元素的权重值符合下列:
Wn=αn*W0,其中,幂次方α小于2。
20.如权利要求19所述的逐次逼近寄存器模拟数字转换器,其中幂次方α为1.86。
21.如权利要求17所述的逐次逼近寄存器模拟数字转换器,其中这些组成元素及参考元素为电容、电阻、及电流源三者的任一种。
22.如权利要求17所述的逐次逼近寄存器模拟数字转换器,还包括:
采样保持电路,耦接至该比较器,用以采样并保持该输入电压。
23.一种逐次逼近寄存器模拟数字转换器,包括:
数字模拟转换器,包括N个组成元素,标示为E0、E1、…、EN-1;
参考元素Eref,耦接至该数字模拟转换器,Eref与这些组成元素的权重值符合下列:
Wref>W0,且
其中,Wref为Eref的权重值,Wi为Ei的权重值,N为大于1的正整数,i、n皆为大于等于0的正整数且小于N;
附属数字模拟转换器,具有M位的数字输入,该附属数字模拟转换器的输出耦接至Eref,其中,M为大于1的正整数;
比较器,具有第一输入端、第二输入端及输出端,用以比较第一输入端与第二输入端的输入,将比较结果输出于输出端;
逐次逼近寄存器逻辑电路,耦接至该比较器、该附属数字模拟转换器及该数字模拟转换器,用以根据该比较器的输出,来选择对E0、E1、…、EN-1的输入值为第一值V1与第二值V0二者之一,以获得输入电压的数字对应值;以及
搜寻控制电路,耦接至该逐次逼近寄存器逻辑电路,该搜寻控制电路控制该逐次逼近寄存器逻辑电路,以根据该比较器的输出,来选择对E0、E1、…、EN-1的输入值为V1与V0二者之一,并根据该比较器的输出,来改变该附属数字模拟转换器的输入M位的二进制数值,以调整对Eref的输入值,该逐次逼近寄存器模拟数字转换器依据该附属数字模拟转换器的输入M位的二进制数值以及对所有组成元素的输入值,来估计出所有组成元素的权重值。
24.如权利要求23所述的逐次逼近寄存器模拟数字转换器,其中:
于第0个周期的第一相位时,对E0输入该第一值V1,对其他元素E1、…、EN-1均输入该第二值V0,使得开路等效输出为VMCW0;
于第0个周期的第二相位时,对E0、E1、…、EN-1均输入V0,调整对Eref的输入值,使得开路等效输出Vdig0趋近等于VMCW0,并根据此时对Eref的输入值,获得小于1的有理数倍数Kref,0,其中,
W0=Kref,0*Wref;
于第i个周期的该第一相位时,对Ei输入V1,对其他元素E0、…、Ei-1、Ei+1、…、EN-1均输入V0,使得开路等效输出为VMCWi;以及
于第i个周期的该第二相位时,对标示大于等于i的Ei、Ei+1、…、EN-1输入V0,调整对Eref的输入值,且选择对E0、E1、…、Ei-1的输入值为V1与V0二者之一,使得开路等效输出Vdigi趋近等于VMCWi,并根据此时对Eref的输入值以及对E0、E1、…、Ei-1的输入值,获得系数K0,i、K1,i、…、Ki-1,i及小于1的有理数倍数Kref,i,其中,
K0,i,K1,i,…Ki-1,i∈{0,1},且
25.如权利要求23所述的逐次逼近寄存器模拟数字转换器,其中这些组成元素的权重值符合下列:
Wn=αn*W0,其中,幂次方α小于2。
26.如权利要求25所述的逐次逼近寄存器模拟数字转换器,其中幂次方α为1.86。
27.如权利要求23所述的逐次逼近寄存器模拟数字转换器,其中这些组成元素及参考元素为电容、电阻、及电流源三者的任一种。
28.如权利要求23所述的逐次逼近寄存器模拟数字转换器,还包括:
采样保持电路,耦接至该比较器,用以采样并保持该输入电压。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW100140408A TWI434517B (zh) | 2011-11-04 | 2011-11-04 | 數位類比轉換器的元素的權重的估算方法、裝置及應用其之逐次逼近暫存器類比數位轉換器 |
TW100140408 | 2011-11-04 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103095299A CN103095299A (zh) | 2013-05-08 |
CN103095299B true CN103095299B (zh) | 2016-01-20 |
Family
ID=48207505
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110415198.6A Active CN103095299B (zh) | 2011-11-04 | 2011-12-13 | 权重的估计方法、装置及应用其的模拟数字转换器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8502723B2 (zh) |
CN (1) | CN103095299B (zh) |
TW (1) | TWI434517B (zh) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9467638B2 (en) | 2013-08-13 | 2016-10-11 | The Hong Kong University Of Science And Technology | Sensory array with non-correlated double sampling random access-reset pixel and multi-channel readout |
US9461664B2 (en) | 2013-11-26 | 2016-10-04 | Semiconductor Components Industries, Llc | Imaging pixels with improved analog-to-digital circuitry |
ITMI20132037A1 (it) * | 2013-12-06 | 2015-06-07 | St Microelectronics Int Nv | Metodo per la correzione di errori digitali per convertitore analogico digitale binario ad approssimazioni successive. |
CN104716961A (zh) * | 2013-12-13 | 2015-06-17 | 硕颉科技股份有限公司 | 逐步逼近式模拟数字转换器 |
JP6230417B2 (ja) * | 2013-12-27 | 2017-11-15 | ルネサスエレクトロニクス株式会社 | A/d変換回路および半導体集積回路 |
CN106301376B (zh) * | 2015-06-03 | 2019-12-06 | 中国科学院深圳先进技术研究院 | 一种比较器偏置电流可调的低功耗逐次逼近型模数转换器 |
US9425814B1 (en) | 2015-12-10 | 2016-08-23 | Samsung Electronics Co., Ltd | Redundancy scheme for flash assisted successive approximation register (SAR) analog-to-digital converter (ADC) |
CN107172372B (zh) * | 2017-04-24 | 2020-04-17 | 吉林大学 | 一种应用于cmos图像传感器的高精度阵列模数转换器 |
US10404264B2 (en) | 2017-09-11 | 2019-09-03 | Analog Devices, Inc. | Method of performing analog-to-digital conversion |
CN108631778B (zh) * | 2018-05-10 | 2022-01-14 | 上海华虹宏力半导体制造有限公司 | 逐次逼近模数转换器及转换方法 |
US10291252B1 (en) * | 2018-05-31 | 2019-05-14 | Shenzhen GOODIX Technology Co., Ltd. | Successive approximation register (SAR) analog to digital converter (ADC) dynamic range extension |
US10291251B1 (en) * | 2018-09-21 | 2019-05-14 | Semiconductor Components Industries, Llc | Imaging systems with sub-radix-2 charge sharing successive approximation register (SAR) analog-to-digital converters |
US10523228B1 (en) * | 2018-12-18 | 2019-12-31 | Ipgreat Incorporated | Method of capacitive DAC calibration for SAR ADC |
US10965300B1 (en) * | 2020-06-12 | 2021-03-30 | Ciena Corporation | High bandwidth under-sampled successive approximation register analog to digital converter with nonlinearity minimization |
CN114079465A (zh) * | 2020-08-12 | 2022-02-22 | 财团法人成大研究发展基金会 | 循序渐进式模拟至数字转换器 |
US11424756B2 (en) * | 2020-08-31 | 2022-08-23 | Texas Instruments Incorporated | Successive approximation register analog-to-digital converter with embedded filtering |
US11811416B2 (en) | 2021-12-14 | 2023-11-07 | International Business Machines Corporation | Energy-efficient analog-to-digital conversion in mixed signal circuitry |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101098147A (zh) * | 2006-06-28 | 2008-01-02 | 英飞凌科技股份公司 | 按照逐次逼近法原理运行的具有冗余权重的模拟/数字转换器的二进制网络 |
CN101729069A (zh) * | 2008-10-27 | 2010-06-09 | 承景科技股份有限公司 | 具二进制错误容忍机制的逐渐逼近式模拟至数字转换器 |
CN101807923A (zh) * | 2009-06-12 | 2010-08-18 | 香港应用科技研究院有限公司 | 具有二进制加权电容器采样阵列和子采样电荷分配阵列的混合模数转换器(adc) |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4336526A (en) | 1978-08-04 | 1982-06-22 | Intersil, Inc. | Successive approximation analog-to-digital converter using non-binary series |
US6417794B1 (en) | 1999-09-09 | 2002-07-09 | Cirrus Logic, Inc. | System and apparatus for digitally calibrating capacitors in an analog-to-digital converter using successive approximation |
US6348885B1 (en) | 1999-09-09 | 2002-02-19 | Cirrus Logic, Inc. | System and method for digitally calibrating an analog-to-digital converter |
US6486806B1 (en) | 1999-09-09 | 2002-11-26 | Cirrus Logic, Inc. | Systems and methods for adaptive auto-calibration of Radix<2 A/D SAR converters with internally generated stimuli |
US6404375B1 (en) | 1999-09-09 | 2002-06-11 | Cirrus Logic, Inc. | System and method of selecting and using bit testing sequences during successive approximation for calibrating an analog-to-digital converter |
DE10139488C1 (de) | 2001-08-10 | 2003-01-02 | Infineon Technologies Ag | Analog/Digital-Wandler |
DE10314189B4 (de) * | 2003-03-28 | 2006-05-11 | Infineon Technologies Ag | Verfahren und Vorrichtung zur Kalibrierung eines gewichteten Netzwerks |
GB2422258A (en) * | 2005-01-12 | 2006-07-19 | Sharp Kk | Bufferless switched capacitor digital to analogue converter |
WO2007041378A1 (en) | 2005-09-30 | 2007-04-12 | Cirrus Logic, Inc. | Calibration of a redundant number system successive approximation analog-to-digital converter |
US7773020B2 (en) | 2007-02-15 | 2010-08-10 | Analog Devices, Inc. | Analog to digital converter |
US7439898B1 (en) | 2007-05-31 | 2008-10-21 | Analog Devices, Inc. | Parallel digital processing for reducing delay in SAR ADC logic |
US7724174B2 (en) | 2008-10-07 | 2010-05-25 | Himas Media Solutions, Inc. | Successive approximation ADC with binary error tolerance mechanism |
TW201105032A (en) * | 2009-07-20 | 2011-02-01 | Novatek Microelectronics Corp | Impedance adjustment circuit for adjusting terminal resistance and related method |
EP2296280B1 (en) * | 2009-09-10 | 2012-12-19 | Stichting IMEC Nederland | Asynchronous SAR ADC |
US8111178B2 (en) | 2009-11-26 | 2012-02-07 | Mediatek Inc. | Calibration method and related calibration apparatus for capacitor array |
WO2011151671A1 (en) * | 2010-06-02 | 2011-12-08 | Indian Institute Of Technology Bombay | Successive approximation register analog to digital converter circuit |
US8289198B2 (en) * | 2010-11-02 | 2012-10-16 | Texas Instruments Incorporated | Low power bit switches and method for high-voltage input SAR ADC |
US8390501B2 (en) * | 2011-04-28 | 2013-03-05 | Ncku Research And Development Foundation | Successive approximation register ADC with a window predictive function |
-
2011
- 2011-11-04 TW TW100140408A patent/TWI434517B/zh active
- 2011-12-13 CN CN201110415198.6A patent/CN103095299B/zh active Active
- 2011-12-27 US US13/338,214 patent/US8502723B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101098147A (zh) * | 2006-06-28 | 2008-01-02 | 英飞凌科技股份公司 | 按照逐次逼近法原理运行的具有冗余权重的模拟/数字转换器的二进制网络 |
CN101729069A (zh) * | 2008-10-27 | 2010-06-09 | 承景科技股份有限公司 | 具二进制错误容忍机制的逐渐逼近式模拟至数字转换器 |
CN101807923A (zh) * | 2009-06-12 | 2010-08-18 | 香港应用科技研究院有限公司 | 具有二进制加权电容器采样阵列和子采样电荷分配阵列的混合模数转换器(adc) |
Also Published As
Publication number | Publication date |
---|---|
US8502723B2 (en) | 2013-08-06 |
US20130113638A1 (en) | 2013-05-09 |
TW201320617A (zh) | 2013-05-16 |
TWI434517B (zh) | 2014-04-11 |
CN103095299A (zh) | 2013-05-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103095299B (zh) | 权重的估计方法、装置及应用其的模拟数字转换器 | |
TWI497918B (zh) | 類比數位轉換器及其數位類比轉換器的電容權重估算方法 | |
US9148166B2 (en) | Adding predefined offset to coarse ADC residue output to SAR | |
CN105007079B (zh) | 逐次逼近型模数转换器的全差分增量采样方法 | |
US8599059B1 (en) | Successive approximation register analog-digital converter and method for operating the same | |
EP3059867B1 (en) | Circuit and method for dac mismatch error detection and correction in an adc | |
US7782234B2 (en) | Successive approximation analog-to-digital converter with inbuilt redundancy | |
Yousefi et al. | An energy-efficient DAC switching method for SAR ADCs | |
CN109150183B (zh) | 基于亚稳态检测的sar-adc的电容失配校准方法 | |
CN104967451A (zh) | 逐次逼近型模数转换器 | |
US20170093414A1 (en) | Statistical estimation-based noise reduction technique for low power successive approximation register analog-to-digital converters | |
US9041575B2 (en) | Analog-to-digital conversion apparatus and method capable of achieving fast settling | |
US20140077982A1 (en) | Delta Modulator | |
CN1199357C (zh) | 改进的电流控制数/模变换 | |
US9197231B1 (en) | Systems and methods for data conversion | |
WO2023246410A1 (zh) | 一种模数转换电路、控制方法、芯片及电子设备 | |
CN109937536A (zh) | 模数转换器 | |
CN110061740B (zh) | 处理电路 | |
CN104467845A (zh) | 一种自适应电荷再分布模数转换器、转换方法及校准方法 | |
Liang et al. | Energy-efficient and area-saving asymmetric capacitor switching scheme for SAR ADCs | |
US10985773B2 (en) | Analog to digital converting device and capacitor adjusting method thereof | |
Zhang et al. | Energy-efficient hybrid split capacitor switching scheme for SAR ADCs | |
Wu et al. | A 0.6 V 8b 100MS/s SAR ADC with minimized DAC capacitance and switching energy in 65nm CMOS | |
CN109039338B (zh) | 差分电容阵列及其开关切换方法 | |
Yazdani et al. | An accurate low-power DAC for SAR ADCs |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |