CN103093702A - 显示面板、显示单元和电子单元 - Google Patents

显示面板、显示单元和电子单元 Download PDF

Info

Publication number
CN103093702A
CN103093702A CN2012104153914A CN201210415391A CN103093702A CN 103093702 A CN103093702 A CN 103093702A CN 2012104153914 A CN2012104153914 A CN 2012104153914A CN 201210415391 A CN201210415391 A CN 201210415391A CN 103093702 A CN103093702 A CN 103093702A
Authority
CN
China
Prior art keywords
wirings
signal wire
display panel
voltage
layout
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012104153914A
Other languages
English (en)
Other versions
CN103093702B (zh
Inventor
三浦究
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Design And Development Contract Society
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN103093702A publication Critical patent/CN103093702A/zh
Application granted granted Critical
Publication of CN103093702B publication Critical patent/CN103093702B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of El Displays (AREA)

Abstract

公开了显示面板、显示单元和电子单元。一种显示面板包括:在行方向上延伸的多个第一布线;在列方向上延伸的多个第二布线;以及多个像素,每个像素布置于第一布线中每一个与第二布线中每一个的交叉点附近。多个第一布线中的两个布线或者多个第二布线中的两个布线安置于夹在彼此相邻的两个像素之间的共同区域中,且相应两个布线的布局在厚度方向上至少在每个布局的一部分上彼此不同。

Description

显示面板、显示单元和电子单元
技术领域
该技术涉及适用于需要高清分辨率的显示面板和带有该显示面板的显示单元。该技术还涉及具备了显示单元的电子单元。
背景技术
在显示图像的显示单元的领域中,开发了使用电流驱动型光学器件作为像素发光器件的显示单元,并在近年将其用于商业化。在电流驱动型光学器件中,发光强度取决于流动电流的值。电流驱动型光学器件的示例包括有机电致发光(EL)器件。有机EL器件为自发光器件,与液晶器件等不同。因此,在使用有机EL器件的显示单元中(即,有机EL显示单元),光源(背光)是不必要的,因此与其中需要光源的液晶显示单元相比能减小厚度且增加亮度。特别地,当有源矩阵系统用作驱动系统时,能点亮并保持每个像素,这能降低电力消耗。因此,预期有机EL显示单元将成为下一代平板显示器的主流。
在有源矩阵型显示单元中,在针对每个像素设置的有机EL器件中流动的电流受到薄膜晶体管(TFT)控制,该薄膜晶体管(TFT)安置(dispose)于针对每个有机EL器件设置的像素电路中(参看日本未审查专利申请公告No.2008-33091)。
发明内容
同时,从产量改进的观点而言,像素电路可处于镜像布置中(参看日本未审查专利申请公告No.2008-33091)。但在高清显示面板中,这种布置减小了像素间距,使得很难忽略存在彼此相邻的布线之间的寄生电容。在此情况下,在彼此相邻的布线之间的寄生电容导致诸如显示品质降级和功率消耗增加的缺点。
需要提供一种显示面板、一种显示单元和一种电子单元,其能减小在彼此相邻的布线之间的寄生电容。
根据本技术的一实施例,提供一种显示面板,包括:在行方向上延伸的多个第一布线;在列方向上延伸的多个第二布线;以及多个像素,每个像素布置于第一布线中每一个与第二布线中每一个的交叉点附近。多个第一布线中的两个布线或者多个第二布线中的两个布线安置于夹在彼此相邻的两个像素之间的共同区域中,且相应两个布线的布局在厚度方向上至少在每个布局的一部分上彼此不同。
根据本技术的一实施例,提供一种显示单元,包括:显示面板,包括:在行方向上延伸的多个第一布线;在列方向上延伸的多个第二布线;以及多个像素,每个像素布置于第一布线中每一个与第二布线中每一个的交叉点附近;以及驱动电路,通过多个第一布线和多个第二布线来驱动每个像素。多个第一布线中的两个布线或者多个第二布线中的两个布线安置于夹在彼此相邻的两个像素之间的共同区域中,且相应两个布线的布局在厚度方向上至少在每个布局的一部分上彼此不同。
根据本技术的一实施例,提供一种包括显示单元的电子单元。该显示单元包括:显示面板,包括:在行方向上延伸的多个第一布线;在列方向上延伸的多个第二布线;以及多个像素,每个像素布置于第一布线中每一个与第二布线中每一个的交叉点附近;以及驱动电路,通过多个第一布线和多个第二布线来驱动每个像素。多个第一布线中的两个布线或者多个第二布线中的两个布线安置于夹在彼此相邻的两个像素之间的共同区域中,且相应两个布线的布局在厚度方向上至少在每个布局的一部分上彼此不同。
在根据本技术上述实施例的显示面板、显示单元和电子单元中,彼此相邻的相应两个布线的布局,在厚度方向上至少在每个布局的一部分上彼此不同。因此,例如,与夹在彼此相邻的两个像素之间的两个布线安置于相同层中的情况相比,布线之间的距离至少在其每一个的一部分处增加。
在根据本技术上述实施例的显示面板、显示单元和电子单元中,彼此相邻的相应两个布线的布局,在厚度方向上至少在每个布局的一部分上彼此不同。因此允许减小在彼此相邻的布线之间的寄生电容。
应了解的是,前文的一般描述和下文的详细描述只是示例性的,且预期进一步对所要求保护的本技术进行解释。
附图说明
通过附图可对本公开进行进一步理解,且附图合并于本说明书中并且构成本说明书的部分。附图示出了实施例且与说明书一起用于解释技术原理。
图1为根据本技术实施例的显示单元的配置示例图。
图2为示出了像素配置的示例图。
图3为示出了显示区域布局的示例图。
图4为示出了显示区域中另一布局的示例图。
图5为示出了在彼此相邻的两个布线之间的位置关系的示例图。
图6为示出了在彼此相邻的两个布线之间位置关系的另一示例的图。
图7A和图7B为各示出在彼此相邻的两个布线之间位置关系的又一示例图。
图8为示出了施加到显示面板的各种电压中的每一个如何随着时间而变化的示例,以及驱动晶体管的栅极电压和源极电压如何随着时间而变化的示例。
图9为示出了根据比较示例施加到显示面板的各种电压中的每一个如何随着时间而变化的示例,以及驱动晶体管的栅极电压和源极电压如何随着时间而变化的示例。
图10为示出了施加到显示面板的各种电压中的每一个如何随着时间而变化的另一示例,以及驱动晶体管的栅极电压和源极电压如何随着时间而变化的另一示例。
图11为示出了包括该实施例的显示单元模块的示意性配置平面图。
图12为示出了该实施例的显示单元可用于应用示例1的外观透视图。
图13A和图13B为各示出了应用示例2的外观透视图,即,分别为当从前部观察时的外观和当从后部观察时的外观。
图14为示出了应用示例3的外观透视图。
图15为示出了应用示例4的外观透视图。
图16A至图16G为应用示例5的视图,即,分别为处于打开状态的正视图、处于打开状态的侧视图、处于关闭状态的正视图、左侧视图、右侧视图、顶视图和底视图。
具体实施方式
将在下文中参考附图来详细描述实施例。应当指出的是,描述以下列顺序提供。
1.实施例(显示单元)
两个信号线彼此相邻的示例。
2.应用示例(电子单元)
在每一个示例中,实施例的显示单元被应用于电子单元。
【1.实施例】
【配置】
图1为示出了根据该技术实施例的显示单元1的示意配置。显示单元1包括显示面板10和驱动显示面板10的驱动电路20。驱动电路20包括(例如)定时产生电路21、图像信号处理电路22、信号线驱动电路23、写入线驱动电路24和电力线驱动电路25。
(显示面板10)
在显示面板10中,多个像素11二维排列于显示面板10的显示区域10A的整个表面上。像素11中的每一个对应于在显示面板10的画面上的点,该点为最小单元。当显示面板10为彩色显示面板时,像素11等同于发出诸如红、绿和蓝的单个颜色的光的子像素。当显示面板10为单色显示面板时,像素11等同于发出白光的像素。
当像素11中的每一个经受驱动电路20的有源矩阵驱动时,显示面板10基于自外部输入的图像信号20A来显示图像。图2示出了像素11的电路配置示例。如图2所示,例如,像素11包括像素电路12和有机EL器件13。有机EL器件13例如具有其中阳极、有机层和阴极按顺序分层的配置。
如图2所示,像素电路12被配置成包括(例如)驱动晶体管Tr1、写入晶体管Tr2和保持电容器Cs。换言之,像素电路12具有2Tr1C的电路配置。写入晶体管Tr2对信号线DTL(在后面描述)的电压进行采样,且将电压写入到驱动晶体管Tr1的栅极。驱动晶体管Tr1根据写入晶体管Tr2所写入的电压的量值来控制流入到有机EL器件13的电流。保持电容器Cs维持在驱动晶体管Tr1的栅极与源极之间的预定电压。应当指出的是,像素电路12可具有不同于上文提到的2Tr1C的电路配置的电路配置。
驱动晶体管Tr1和写入晶体管Tr2中的每一个由(例如)n沟道MOS型薄膜晶体管(TFT)形成。应当指出的是,TFT的类型不受限并且具体地可为(例如)倒置交错结构(底栅型)或交错结构(顶栅型)。另外,驱动晶体管Tr1或者写入晶体管Tr2可为p沟道MOS型TFT。
如图2所示,显示面板10具有在行方向上延伸的多个写入线WSL、在列方向上延伸的多个信号线DTL和在行方向上延伸的多个电力线DSL。在信号线DTL中的每一个与写入线WSL中的每一个的交叉点附近设置像素11。信号线DTL中的每一个连接到信号线驱动电路23的输出端(未示出)和后面描述的写入晶体管Tr2的源极或漏极。写入线WSL中的每一个连接到后面描述的写入线驱动电路24的输出端(未示出)和写入晶体管Tr2的栅极。电力线DSL中的每一个连接到输出固定电压的电源(未示出)的输出端和驱动晶体管Tr1的源极或漏极。
写入晶体管Tr2的栅极连接到写入线WSL上。写入晶体管Tr2的源极或漏极连接到信号线DTL。在写入晶体管Tr2的源极和漏极中,未连接到信号线DTL的端子连接到驱动晶体管Tr1的栅极。驱动晶体管Tr1的源极或漏极连接到电力线DSL。在驱动晶体管Tr1的源极和漏极中,未连接到电力线DSL的端子连接到有机EL器件13的阳极。保持电容器Cs的一端连接到驱动晶体管Tr1的栅极,且保持电容器Cs的另一端连接到驱动晶体管Tr1的源极(即图2中在有机EL器件13侧上的端子)。换言之,保持电容器Cs插入到驱动晶体管Tr1的栅极与源极之间。有机EL器件13的阴极连接到地线GND上。地线GND电连接到基准电位(例如,接地电位)的外部电路(未示出)。
(显示面板10中的布局)
之后,将参看图3和图4来描述显示面板10的平面布局。图3示出了显示区10A中平面布局的示例。图4示出了彩色显示器中像素排列的示例。
多个像素11(例如)在行方向和列方向上排列于显示面板10中,如图3所示。每一个在行方向上排列的像素11连接到共同写入线WSL上,且也连接到共同电力线DSL上。每一个在列方向上排列的像素11连接到共同信号线DTL上。在行方向延伸的多个写入线WSL在列方向上均匀地间隔开。同样,在行方向延伸的多个电力线DSL在列方向上均匀地间隔开。
同时,在列方向延伸的多个信号线DTL中,对应于特定像素列的信号线DTL(例如,图中的信号线DTL2)沿相邻此信号线DTL定位的另一信号线DTL(例如,图中的信号线DTL1)安置。换言之,信号线DTL1和信号线DTL2都安置在设于彼此相邻的两个像素11之间的共同区域α中。显示面板10为基于RGB的三原色来执行彩色显示的面板。如图4所示,例如,当对应于R的像素11(11R)、对应于G的像素11(11G)和对应于B的像素11(11B)类似条纹状排列时,连接到像素11R的信号线DTL和连接到像素11G的信号线DTL安置于设在像素11R与像素11G之间的共同区域α中。
在之间夹了两个信号线DTL1和DTL2的两个像素11中,像素11之一的平面布局不同于另一像素11的平面布局。每一个连接到信号线DTL2的像素11的平面布局为对应于信号线DTL2位置的布局,且不同于每个连接到信号线DTL1的像素11的平面布局。另外,每一个连接到信号线DTL2的像素11的平面布局不同于安置于此像素11两侧上的每个像素11的平面布局。
例如,在之间夹了两个信号线DTL1和DTL2的两个像素11中,这些像素11之一的平面布局是另一像素11的平面布局关于条纹形区域α(其充当对称轴)的翻转(reverse)。如图3所示,例如,连接到信号线DTL2的每个像素11的平面布局是连接到信号线DTL1的像素11的平面布局关于条纹形区域α(其充当对称轴)的翻转。另外,连接到信号线DTL2的每个像素11的平面布局是安置于此像素11两侧上的每个像素11的平面布局关于条纹形区域α(其充当对称轴)的翻转。
当从显示区域10A的法线方向观察信号线DTL1和信号线DTL2时,信号线DTL1与信号线DTL2之间的距离D1(例如)与信号线DTL2的宽度基本上相同。距离D1(例如)为亚微米级。应当指出的是,取决于信号线DTL1与信号线DTL2之间相对的位置关系,距离D1可比信号线DTL2的宽度更短。可替代地,距离D1为负的也可接受。此处,当从显示区域10A的法线方向观察信号线DTL1和信号线DTL2时,“距离D1为负的”指示信号线DTL 1和信号线DTL2彼此部分地或全部地重合。
之后,将参看图5至图7B来描述显示面板10的截面布局。图5至图7B中的每一个示出了显示面板10的一部分的截面布局示例,该部分包括信号线DTL。具体而言,图5和图6各示出了在列方向上的截面布局的示例,且图7A和图7B各示出了在行方向上的截面布局的示例。
例如,如图5所示,信号线DTL1形成于绝缘层14中,且信号线DTL2形成于绝缘层15中。信号线DTL1形成于绝缘层14中,绝缘层14等同于关于绝缘层15较低位置的层。信号线DTL2形成于绝缘层15中,绝缘层15等同于关于绝缘层14较高位置的层。换言之,两个信号线DTL1和DTL2安置于在显示区域10A中彼此不同的层中。因此,包括在列方向上的信号线DTL2的截面布局不同于包括在列方向上的信号线DTL1的截面布局。此处,信号线DTL1可形成于在整个显示区域10A中的绝缘层14中,且信号线DTL2可形成于在整个显示区域10A中的绝缘层15中。
应当指出的是,在显示区域10A中,信号线DTL2的一部分可形成于置于绝缘层14上方的绝缘层(未示出)中。此外,例如,信号线DTL2的一段可形成于绝缘层14中,且另一段可形成于绝缘层15中,如图6所示。
优选地,在显示区域10A中,两个信号线DTL1和DTL2的互连长度(interconnection length)相等。当信号线DTL1形成于绝缘层14中且信号线DTL2形成于绝缘层15中时,在显示区域10A中,两个信号线DTL1和DTL2的互连长度通常彼此相等。但是,当信号线DTL2中至少一部分形成于安置于绝缘层14上方的绝缘层(例如绝缘层15)中(如上文所述)时,优选地,例如,在列方向上的信号线DTL1的截面布局为通过垂直翻转在列方向上的信号线DTL2的截面布局而形成的布局。
在任一情况下,在本实施例中,两个信号线DTL1与DTL2之间的距离大于(至少每一个的一部分中)两个信号线DTL1和DTL2安置于相同层时的距离。因此,在信号线DTL2的形成于安置于绝缘层14上方的绝缘层(例如绝缘层15)中的部分与信号线DTL1之间的实际距离D2大于距离D1,例如,如图7A所示。在图7A中的信号线DTL’指示当信号线DTL2被直接降至绝缘层14时的位置。
应当指出的是,如图7A所示,例如,当从显示区域10A的法线方向观察信号线DTL1和信号线DTL2的形成于信号线DTL1上方的层中的部分时,信号线DTL1和信号线DTL2可彼此部分地或完全地重合。
(驱动电路20)
现在,将参看图1来描述驱动电路20中的每个电路。定时产生电路21控制信号线驱动电路23、写入线驱动电路24和电力线驱动电路25,使得这些电路一起操作。例如,定时产生电路21根据自外部输入的同步信号20B(与其同步地)将控制信号21A输出到这些电路的每个中。例如,定时产生电路21与例如图像信号处理电路22、信号线驱动电路23、写入线驱动电路24、电力线驱动电路25等一起形成于独立于显示面板10的控制电路基板(未示出)上。
图像信号处理电路22执行(例如)对自外部输入的数字形式的图像信号20A的预定校正。可使用伽马校正、过载校正等作为预定校正。另外,图像信号处理电路22根据自外部输入的同步信号20B(与其同步地)将例如经过预定校正的图像信号20A转换为模拟信号。图像信号处理电路22然后将模拟信号作为模拟显示信号22A输出到信号线驱动电路23。换言之,显示信号22A为对应于图像信号20A的信号。
信号线驱动电路23根据控制信号21A的输入(与其同步地)将自图像信号处理电路22输入的显示信号22A输出到各信号线DTL中,且因此写入每一个选定的像素11中。应当指出的是,“写入”指示向驱动晶体管Tr1的栅极施加预定电压。信号线驱动电路23(例如)能输出对应于显示信号22A的信号电压Vsig以及与显示信号22A不相关的恒定电压Vofs。此处,电压Vofs具有低于有机EL器件13阈值电压的电压值(恒定值)。
写入线驱动电路24根据控制信号21A的输入(与其同步地)循序向一个或多个写入线WSL中施加选择脉冲,因此循序地选择一个或多个像素行。例如,写入线驱动电路24能输出用于施加以导通写入晶体管Tr2的电压Von以及用于施加以关断写入晶体管Tr2的电压Voff。
电力线驱动电路25根据控制信号21A的输入(与其同步地)循序将向一个或多个电力线DSL施加选择脉冲,因此控制一个或多个像素行的发光和灭光。例如,电力线驱动电路25能输出电压VccH和电压VccL。在Vth校正和μ校正(将在下文中描述)以及发光时施加电压VccH。在灭光时施加电压VccL。
【操作】
之后,将描述显示单元1的操作示例。图8示出了驱动显示单元1时各种波形的示例。图8(A)部分示出了周期性地向信号线DTL施加电压Vsig和电压Vofs的状态。另外,图8(B)部分示出了基于预定定时将电压Von和电压Voff施加到写入线WSL的状态。而且,图8(C)部分示出了电压VccH和电压VccL基于预定定时施加到电力线DSL的状态。应当指出的是,在图8(B)部分中,示出了驱动晶体管Tr1为n沟道型情况下的波形。图8(D)部分和(E)部分分别示出了驱动晶体管Tr1的栅极电压Vg的状态和源极电压Vs的状态,这些状态根据向信号线DTL、写入线WSL和电力线DSL中施加的电压而时刻变化。
(Vth校正准备时段)
首先,对Vth校正(阈值校正)做好准备。具体而言,当写入线WSL的电压为Voff且电力线DSL的电压为VccH时(即,当有机EL器件13发光时),电力线驱动电路25根据控制信号21A将电力线DSL的电压从VccH降低到VccL(T1)。然后,源极电压Vs变为VccL且有机EL器件13停止发光。之后,在信号线驱动电路23根据控制信号21A将信号线DTL的电压从Vsig切换到Vofs之后,电力线DSL的电压为VccL时,写入驱动电路24根据控制信号21A将写入线WSL的电压从Voff升高到Von。然后,栅极电压Vg变为Vofs。此刻,在电力线驱动电路25和信号线驱动电路23中,设置将向电力线DSL和信号线DTL施加的电压(VccL和Vofs),使得栅极电压Vg与源极电压Vs之间的电位差Vgs(=Vofs-VccL)大于驱动晶体管Tr1的阈值电压Vth。
(第一Vth校正时段)
之后,执行Vth校正。具体而言,当信号线DTL的电压为Vofs时,电力线驱动电路25根据控制信号21A将电力线DSL的电压从VccL升高到VccH(T2)。然后,电流在驱动晶体管Tr1的漏极与源极之间流动,且源极电压Vs相应升高。然后,在信号线驱动电路23根据控制信号21A将信号线DTL的电压从Vofs切换到Vsig之前,写入线驱动电路24根据控制信号21A将写入线WSL的电压从Von降低到Voff(T3)。然后,驱动晶体管Tr1的栅极进入浮动(floating)状态,且然后暂时地抑制Vth校正。
(第一Vth校正停止时段)
在Vth校正停止时段中(即当写入线WSL的电压为Voff且电力线DSL的电压为VccH时),信号线DTL电压的采样在与经历了先前Vth校正的行(像素)不同的行(像素)中执行。应当指出的是,当Vth校正不足时,换言之,当驱动晶体管Tr1的栅极与源极之间的电位差Vgs大于驱动晶体管Tr1的阈值电压Vth时,将发生下述情况。即,在Vth校正停止时段中,电流也在经历了先前Vth校正的行(像素)中的驱动晶体管Tr1的漏极与源极之间流动。因此,源极电压Vs上升,且由于通过保持电容器Cs耦合,栅极电压Vg也上升。
(第二Vth校正时段)
在Vth校正停止时段结束后,再次执行Vth校正。具体而言,当电力线DSL的电压为VccH时,信号线DTL的电压为Vofs;且Vth校正是可能的,写入线驱动电路24根据控制信号21A将写入线WSL的电压从Voff升高到Von(T4),且将驱动晶体管Tr1的栅极连接到信号线DTL上。此刻,当源极电压Vs低于Vofs-Vth时(即当Vth校正尚未完成时),电流在驱动晶体管Tr1的漏极与源极之间流动,直到驱动晶体管Tr1被切断(直到电位差Vgs变为Vth)。因此,栅极电压Vg变为Vofs,且源极电压Vs上升。因此,保持电容器Cs被充电到Vth,且电位差Vgs变为Vth。随后,在信号线驱动电路23将信号线DTL的电压从Vofs切换到Vsig之前,写入驱动电路24将写入线WSL的电压从Von降低到Voff(T5)。然后,驱动晶体管Tr1的栅极进入浮动状态,允许电位差Vgs保持在Vth水平,而无需考虑信号线DTL上的电压的量值。因此,通过将电位差Vgs设置在Vth,能消除有机EL器件13中的发光强度的变化,甚至当驱动晶体管Tr1的阈值电压Vth在像素电路12之中变化时也是如此。
(第二Vth校正停止时段)
之后,在Vth校正停止时段期间(即,当写入线WSL的电压为Voff且电力线DSL的电压为VccH时),信号线驱动电路23根据控制信号21A将信号线DTL的电压从Vofs切换到Vsig。
(写入和μ校正时段)
在第二Vth校正停止时段结束后,将执行写入和μ校正。具体而言,当信号线DTL的电压为Vsig时,写入线驱动电路24根据控制信号21A将写入线WSL的电压从Voff升高到Von(T6),且将驱动晶体管Tr1的栅极连接到信号线DTL。然后,驱动晶体管Tr1的栅极的电压变为信号线DTL的电压Vsig。此刻,在这个阶段,有机EL器件13的阳极电压仍小于有机EL器件13的阈值电压,且有机EL器件被切断。因此,电流在有机EL器件13的器件容量(未示出)中流动,且器件容量被充电。因此,源极电压Vs仅上升ΔV,且电位差Vgs很快变为Vsig+Vth-ΔV。以此方式,μ校正与写入同时执行。此处,驱动晶体管Tr1的迁移率μ越大,ΔV就越大。因此,通过在发光之前将电位差Vgs降低ΔV,允许去除每个像素的迁移率μ的变化。
(发光时段)
之后,写入线驱动电路24根据控制信号21A将写入线WSL的电压从Von降低到Voff(T7)。驱动晶体管Tr1的栅极然后进入浮动状态,且电流因此在驱动晶体管Tr1的漏极与源极之间流动,且源极电压Vs升高。因此,等于或大于阈值电压的电压施加到有机EL器件13,且有机EL器件13发出期望亮度的光。
【效果】
接下来将描述本发明实施例的显示单元1的效果。
图9示出了在连接到特定像素11的信号线DTL3驱动显示面板(根据比较示例的显示面板)时每个波形的示例,该信号线DTL3沿着连接到与此特定像素11相邻的像素11的信号线DTL4安置。假设当驱动根据该比较示例的此显示面板时,特定像素行进入Vth校正停止时段(在T5与T6之间),该Vth校正停止时段等同于紧接在写入和μ校正时段之前的时段。假定,此刻(例如)信号线DTL3的电压显著大于信号线DTL4的电压,如图9所示。在此情况下,如图9所示,由于在信号线DTL3与信号线DTL4之间的寄生电容造成的耦合,信号线DTL4的电压受到信号线DTL3的电压的影响,从而偏离所需的值(在附图中以虚线指示)。因此,形成在图9中以虚线指示的圆包围的波形,使得难以正确执行μ校正。
在本发明实施例中,相反,信号线DTL1和信号线DTL2的布局在厚度方向上至少在每个布局的一部分上彼此不同。因此,如图10所示,即使当信号线DTL1的电压显著大于信号线DTL2的电压时,在信号线DTL1与信号线DTL2之间的寄生电容较小且寄生电容造成的耦合得到抑制。因此,防止信号线DTL2的电压受到信号线DTL1的电压的影响,且因此允许正确执行μ校正,如图10中虚线的圆所示。因此,允许抑制串扰(混色)。另外,能减少信号线DTL的寄生电容,从而允许抑制电源的放电和充电增加。
【2.应用示例】
下文将描述根据实施例的显示单元1的应用示例。显示单元1可应用于在所有领域的电子单元的显示单元,其将外部输入的图像信号或内部生成的图像信号显示为静止或运动图像。电子单元包括(例如)电视接收机、数字照相机、膝上型计算机、诸如便携电话的便携式终端、摄像机等。
(模块)
显示单元1(例如)作为在图11中示出的模块合并于诸如将在下文中描述的应用示例1至示例5的任何一个各种类型的电子单元中。例如通过提供从在基板31一侧上的密封基板32暴露的区域210形成此模块。在此暴露区域210中,外部连接端子(未示出)由驱动电路20的延伸布线形成。外部连接端子可具备用于信号输入和输出的柔性印刷电路(FPC)220。
(应用示例1)
图12示出了显示单元1应用于电视接收机的外观。此电视接收机具有(例如)包括前面板310和滤光玻璃320的图像显示屏部分300。图像显示屏部分300使用显示单元1来配置。
(应用示例2)
图13A和图13B各示出了显示单元1应用到数字照相机的外观。此数字照相机包括(例如)发闪光部分410、显示部分420、菜单切换430和快门启放器440。显示部分420使用显示单元1来配置。
(应用示例3)
图14示出了显示单元1应用于膝上型计算机的外观。该膝上型计算机包括(例如)主体部分510、提供用于输入字符等的键盘520以及显示图像的显示部分530。显示部分530使用显示单元1来配置。
(应用示例4)
图15示出了显示单元1应用于摄像机的外观。此摄像机包括(例如)主体部分610、安置于该主体部分610的前面上以拍摄被拍对象的图像的镜头620、用于拍摄的开始/停止开关630以及显示部分640。显示部分640使用显示单元1来配置。
(应用示例5)
图16A至图16G各示出了显示单元1应用于便携式电话的外观。此便携式电话为(例如)由耦接部(铰链部)730连接的上外壳710和下外壳720的单元,且包括显示器740、副显示器750、图画灯760以及照相机770。显示器740或副显示器750使用显示单元1来配置。
参考实施例和应用示例描述了本技术,但本技术不限于此,且可进行各种修改。
例如,在实施例和类似实施方式中,作为示例描述了信号线DTL彼此靠近的情况。但是,本技术当然也可应用于写入线WSL彼此靠近的情况和电力线DSL彼此靠近的情况。
另外(例如),在实施例和类似实施方式中,描述了显示单元1为有源矩阵型的情况。但是,有源矩阵驱动的像素电路12的配置并不限于实施例和类似实施方式。电容器件和晶体管可根据需要添加到像素电路12中。在此情况下,除了信号线驱动电路23、写入线驱动电路24和电力线驱动电路25之外,根据对像素电路12做出的修改可提供必要的驱动电路。
而且(例如),在实施例和类似实施方式中,定时产生电路21控制图像信号处理电路22、信号线驱动电路23、写入线驱动电路24和电力线驱动电路25的驱动。然而,这些电路的驱动可受其它电路控制。此外,图像信号处理电路22、信号线驱动电路23、写入线驱动电路24和电力线驱动电路25可受到硬件(电路)控制或受到软件(程序)控制。
此外(例如),本发明技术可按如下方式配置:
(1)一种显示面板,包括:
在行方向上延伸的多个第一布线;
在列方向上延伸的多个第二布线;以及
多个像素,每个像素布置于第一布线中每一个与第二布线中每一个的交叉点附近,
其中,多个第一布线中的两个布线或者多个第二布线中的两个布线安置于夹在彼此相邻的两个像素之间的共同区域中,且相应两个布线的布局在厚度方向上至少在每个布局的一部分上彼此不同。
(2)根据(1)所述的显示面板,其中,相应两个布线在显示面板的显示区域中安置于彼此不同的相应层中。
(3)根据(1)或(2)所述的显示面板,其中,相应两个布线中的每一个为信号线,根据图像信号的信号被施加到该信号线中。
(4)根据(1)至(3)中任一项所述的显示面板,其中,相应两个布线的互连长度相等。
(5)根据(1)至(4)中任一项所述的显示面板,其中,在之间夹了相应两个布线的两个像素中,两个像素之一的布局是另一像素的布局的翻转。
(6)一种显示单元,包括:
显示面板,包括:在行方向上延伸的多个第一布线;在列方向上延伸的多个第二布线;以及多个像素,每个像素布置于第一布线中每一个与第二布线中每一个的交叉点附近;以及
驱动电路,通过多个第一布线和多个第二布线来驱动每个像素,
其中多个第一布线中的两个布线或者多个第二布线中的两个布线安置于夹在彼此相邻的两个像素之间的共同区域中,且相应两个布线的布局在厚度方向上至少在每个布局的一部分上彼此不同。
(7)一种包括显示单元的电子单元,该显示单元包括:
显示面板,包括:在行方向上延伸的多个第一布线;在列方向上延伸的多个第二布线;以及多个像素,每个像素布置于第一布线中每一个与第二布线中每一个的交叉点附近;以及
驱动电路,通过多个第一布线和多个第二布线来驱动每个像素,
其中多个第一布线中的两个布线或者多个第二布线中的两个布线安置于夹在彼此相邻的两个像素之间的共同区域中,且相应两个布线的布局在厚度方向上至少在每个布局的一部分上彼此不同。
本公开包含在2011年10月28日在日本专利局提交的日本优先专利申请JP2011-237487的主题,该专利申请的全部内容以引用的方式合并到本文中。
本领域技术人员应了解的是,可根据设计要求和其它因素做出各种修改、组合、子组合和更改,只要它们在所附权利要求或其等同物的范围内。

Claims (7)

1.一种显示面板,包括:
在行方向上延伸的多个第一布线;
在列方向上延伸的多个第二布线;以及
多个像素,每个像素布置于所述第一布线中每一个与所述第二布线中每一个的交叉点附近,
其中所述多个第一布线中的两个布线或者所述多个第二布线中的两个布线安置于夹在彼此相邻的两个像素之间的共同区域中,且相应两个布线的布局在厚度方向上至少在每个布局的一部分上彼此不同。
2.根据权利要求1所述的显示面板,其中,所述相应两个布线在所述显示面板的显示区域中安置于彼此不同的相应层中。
3.根据权利要求1所述的显示面板,其中,所述相应两个布线中的每一个为信号线,根据图像信号的信号被施加到所述信号线上。
4.根据权利要求1所述的显示面板,其中,所述相应两个布线的互连长度彼此相等。
5.根据权利要求1所述的显示面板,其中,在之间夹了所述相应两个布线的两个像素中,所述两个像素之一的布局是另一像素的布局的翻转。
6.一种显示单元,包括:
显示面板,包括:在行方向上延伸的多个第一布线;在列方向上延伸的多个第二布线;以及多个像素,每个像素布置于所述第一布线中每一个与所述第二布线中每一个的交叉点附近;以及
驱动电路,通过所述多个第一布线和所述多个第二布线来驱动每个所述像素,
其中所述多个第一布线中的两个布线或者所述多个第二布线中的两个布线安置于夹在彼此相邻的两个像素之间的共同区域中,且相应两个布线的布局在厚度方向上至少在每个布局的一部分上彼此不同。
7.一种包括显示单元的电子单元,所述显示单元包括:
显示面板,包括:在行方向上延伸的多个第一布线;在列方向上延伸的多个第二布线;以及多个像素,每个像素布置于所述第一布线中每一个与所述第二布线中每一个的交叉点附近;以及
驱动电路,通过所述多个第一布线和所述多个第二布线来驱动每个所述像素,
其中所述多个第一布线中的两个布线或者所述多个第二布线中的两个布线安置于夹在彼此相邻的两个像素之间的共同区域中,且相应两个布线的布局在厚度方向上至少在每个布局的一部分上彼此不同。
CN201210415391.4A 2011-10-28 2012-10-22 显示面板、显示单元和电子单元 Active CN103093702B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-237487 2011-10-28
JP2011237487A JP5793058B2 (ja) 2011-10-28 2011-10-28 表示パネル、表示装置および電子機器

Publications (2)

Publication Number Publication Date
CN103093702A true CN103093702A (zh) 2013-05-08
CN103093702B CN103093702B (zh) 2016-12-21

Family

ID=48171917

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210415391.4A Active CN103093702B (zh) 2011-10-28 2012-10-22 显示面板、显示单元和电子单元

Country Status (3)

Country Link
US (1) US9229288B2 (zh)
JP (1) JP5793058B2 (zh)
CN (1) CN103093702B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI460518B (zh) * 2012-04-03 2014-11-11 Au Optronics Corp 顯示面板之陣列基板及畫素單元
WO2016184999A1 (en) 2015-05-20 2016-11-24 Pamgene Bv Method for predicting the response of melanoma patients to targeted pharmacotherapy
JP6867737B2 (ja) * 2016-08-30 2021-05-12 ソニーセミコンダクタソリューションズ株式会社 表示装置及び電子機器
CN113437126B (zh) * 2021-06-24 2022-09-09 武汉天马微电子有限公司 显示模组和显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10213814A (ja) * 1997-01-29 1998-08-11 Mitsubishi Electric Corp マトリクス型表示装置及び環状の磁性部材並びにその製造方法
JP2007219496A (ja) * 2006-01-17 2007-08-30 Sony Corp 表示デバイス用の配線構造及び投射型表示装置
US20080029768A1 (en) * 2006-08-02 2008-02-07 Sony Corporation Display apparatus and method of laying out pixel circuits
CN101593736A (zh) * 2008-05-28 2009-12-02 株式会社瑞萨科技 半导体装置及其制造方法
JP2010170108A (ja) * 2008-12-25 2010-08-05 Semiconductor Energy Lab Co Ltd 半導体装置、およびその作製方法
US20110073868A1 (en) * 2009-09-29 2011-03-31 Seiko Epson Corporation Electro-optical device and electronic apparatus
CN102109723A (zh) * 2010-12-07 2011-06-29 友达光电股份有限公司 画素结构

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0553137A (ja) * 1991-08-22 1993-03-05 Seiko Epson Corp アクテイブマトリツクス基板とその製造方法
JP3520396B2 (ja) * 1997-07-02 2004-04-19 セイコーエプソン株式会社 アクティブマトリクス基板と表示装置
JP4310984B2 (ja) * 2002-02-06 2009-08-12 株式会社日立製作所 有機発光表示装置
JP2006215425A (ja) * 2005-02-07 2006-08-17 Seiko Epson Corp 電気光学装置及びこれを備えた電子機器
JP5092304B2 (ja) * 2006-07-31 2012-12-05 ソニー株式会社 表示装置および画素回路のレイアウト方法
JP5162892B2 (ja) * 2006-12-08 2013-03-13 セイコーエプソン株式会社 発光装置および電子機器
JP5176843B2 (ja) * 2008-10-03 2013-04-03 セイコーエプソン株式会社 電気光学装置、電子機器および投射型表示装置
JP5360681B2 (ja) * 2009-03-17 2013-12-04 セイコーエプソン株式会社 電気光学装置及び電子機器
JP2012083561A (ja) * 2010-10-12 2012-04-26 Canon Inc 表示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10213814A (ja) * 1997-01-29 1998-08-11 Mitsubishi Electric Corp マトリクス型表示装置及び環状の磁性部材並びにその製造方法
JP2007219496A (ja) * 2006-01-17 2007-08-30 Sony Corp 表示デバイス用の配線構造及び投射型表示装置
US20080029768A1 (en) * 2006-08-02 2008-02-07 Sony Corporation Display apparatus and method of laying out pixel circuits
CN101593736A (zh) * 2008-05-28 2009-12-02 株式会社瑞萨科技 半导体装置及其制造方法
JP2010170108A (ja) * 2008-12-25 2010-08-05 Semiconductor Energy Lab Co Ltd 半導体装置、およびその作製方法
US20110073868A1 (en) * 2009-09-29 2011-03-31 Seiko Epson Corporation Electro-optical device and electronic apparatus
CN102109723A (zh) * 2010-12-07 2011-06-29 友达光电股份有限公司 画素结构

Also Published As

Publication number Publication date
JP2013097050A (ja) 2013-05-20
CN103093702B (zh) 2016-12-21
JP5793058B2 (ja) 2015-10-14
US9229288B2 (en) 2016-01-05
US20130106812A1 (en) 2013-05-02

Similar Documents

Publication Publication Date Title
US10930728B2 (en) Organic light-emitting diode display and method of manufacturing the same
KR102297000B1 (ko) 표시 장치, 전자 기기 및 표시 장치의 구동 방법
US10909924B2 (en) Pixel circuit and driving method thereof, and display panel
KR102403205B1 (ko) 디스플레이 패널 및 디스플레이 디바이스
KR20170024182A (ko) 표시장치 및 표시패널
US20180218673A1 (en) Organic light emitting diode (oled) pixel compensation circuits and oled devices
EP3159879B1 (en) Pixel circuit and display device
CN102842281A (zh) 像素电路、显示装置、电子设备、和驱动像素电路的方法
US20220208062A1 (en) Gate driver and display panel having the same
CN103578424A (zh) 显示面板、显示装置和电子系统
CN101577085A (zh) 显示设备、显示设备的驱动方法及电子器械
EP3159878A1 (en) Pixel circuit and display device
CN105609051B (zh) 一种像素电路、显示面板及显示装置
US11769445B2 (en) Multiplexer circuit, multiplexer, driving method, display panel, and display apparatus
KR102455584B1 (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
KR20180079560A (ko) 표시장치, 표시패널, 구동방법 및 게이트 구동회로
CN103093702A (zh) 显示面板、显示单元和电子单元
KR20170064168A (ko) 유기발광표시패널, 유기발광표시장치 및 그 구동 방법
CN102142228B (zh) 显示装置及其驱动方法、以及电子装置
KR20170064125A (ko) 표시장치
US9099038B2 (en) Pixel circuit, display panel, display unit, and electronic system
EP3671712A1 (en) Thin-film transistor and display panel
CN101958100B (zh) 显示单元、用于驱动显示单元的方法以及电子装置
KR20180013579A (ko) 표시장치
CN101958101B (zh) 显示单元、用于驱动显示单元的方法以及电子装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: JANPAN ORGANIC RATE DISPLAY CO., LTD.

Free format text: FORMER OWNER: SONY CORP

Effective date: 20150804

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20150804

Address after: Tokyo, Japan

Applicant after: JOLED Inc.

Address before: Tokyo, Japan

Applicant before: Sony Corp.

C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20231126

Address after: Tokyo, Japan

Patentee after: Japan Display Design and Development Contract Society

Address before: Tokyo

Patentee before: JOLED Inc.

TR01 Transfer of patent right