CN103067020A - 一种时间交织量化的长环路延时连续时间三角积分调制器 - Google Patents
一种时间交织量化的长环路延时连续时间三角积分调制器 Download PDFInfo
- Publication number
- CN103067020A CN103067020A CN2012105188342A CN201210518834A CN103067020A CN 103067020 A CN103067020 A CN 103067020A CN 2012105188342 A CN2012105188342 A CN 2012105188342A CN 201210518834 A CN201210518834 A CN 201210518834A CN 103067020 A CN103067020 A CN 103067020A
- Authority
- CN
- China
- Prior art keywords
- time
- loop
- quantizer
- interwoven
- delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Analogue/Digital Conversion (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
本发明属于集成电路技术领域,具体为一种时间交织量化的长环路延时连续时间三角积分调制器。本发明由运算放大器构成的环路传递滤波器、时间交织型量化器和高线性度的高速数模数模转换器构成;输入信号和高速数模转换器输出的反馈信号经过环路传递滤波器,运算和积分后输出到时间交织型量化器的输入端;时间交织型量化器产生的数字输出结果传递给高速数模转换器,用于重建原信号。本发明结构主要突破了传统连续时间三角积分调制器的最大环路延时限制,使得最大环路延时可以超过1.5个采样周期。基于这一优势,本发明利用其长延时但是低功耗的特点,提高了连续时间三角积分调制器的能效。
Description
技术领域
本发明属于集成电路技术领域,具体涉及一种采用时间交织量化器的长延时长环路延时连续时间三角积分调制器。
背景技术
随着集成电路的发展和摩尔定律的不断自我实现,现代模拟和模数混合的电路的采样率迅速提高、处理电路的带宽也不断变大。在此机遇下,传统的模数转换器的应用领域也发生了重要变化,例如连续时间三角积分调制器,在传统的模数混合电路中尽可以支持几十k级的带宽,但目前已经可以发展到几十兆(M)的带宽。
图1显示了传统连续时间三角积分调制器的架构,包括由运算放大器构成的环路传递滤波器(101)、具有一定环路延时的量化器(102)和高线性度的数模数模转换器(103)。制约之一能效发展的主要因素在于环路允许的最大环路延时,在传统架构中,一般不允许超过一个周期。在电路实现中,一般会采用0.5个周期的实现方式,如图1中的时序图所示,量化器在上升沿采样环路传递滤波器101输出、在高电平的时间内完成模拟信号到数字信号的量化,然后再下降沿将量化结果——数字码输入至数模转换器103。该过程也可互换高低电平在低电平过程中完成量化。一般地,该环路延时周期为0.5个采样周期。若大于这一条件,系统将出现性能下降、甚至是环路振荡等现象,影响转换结果。
在如此小的延时范围内,仅有全并行(flash)架构模数转换器可以实现环路,但其能效非常低。为解决低能效问题,本发明提出了可以实现长环路延时的系统环路机器实现架构,如图2所示。该长环路延时架构与图1相比的区别在于数模转换器203在量化器202采样后的隔了一个周期和一个高电平之后,即1.5个周期,才将采样信号的量化值恢复成模拟信号输出。同样,该过程也可互换高低电平在低电平过程中完成量化。这样,允许了量化器有更长的转换时间,更多架构的选择,在实现上也能体现的更加低功耗和高能效。在具体电路实现中,还用到了时间交织的技术。
发明内容
本发明的目的在于提供一种可以适用于长延时环路的连续时间三角积分调制器。
本发明提出的时间交织量化的长环路延时连续时间三角积分调制器,包含三个部分,分别为:环路传递滤波器301,时间交织量化器302(可以由多个子通道量化器组成,在图3中,为简便起见,仅采用2个子通道量化器321,322示意),和高线性度高速数模转换器303。输入信号和高速数模转换器输出的反馈信号经过环路传递滤波器,运算和积分后输出到时间交织型量化器的输入端;时间交织型量化器产生的数字输出结果传递给高速数模转换器,用于重建原信号。其中:
环路传递滤波器,用于实现环路传递函数,一般由运算放大器和电阻、电容组成的积分器实现;
时间交织型量化器,用于量化环路传递滤波器的输出,一般有高速多位模数转换器实现;该时间交织型量化器,可以由多个子通道量化器组成,在图3中,为简便起见,仅采用2个子通道量化器321,322示意。
高线性度高速数模转换器电路,用于模拟信号域的量化结果重建,一般有电流舵或者开关电容-电阻式数模转换器实现。
本发明中,电路允许的环路延时超过一个时钟周期,最大可达1.5个时钟周期。该长环路延时架构中,数模转换器203在量化器202采样后的隔了一个周期和一个高电平之后,即1.5个周期,才将采样信号的量化值恢复成模拟信号输出。这样,允许量化器有更长的转换时间,更多架构的选择,在实现上也能体现的更加低功耗、高能效。
本发明采用了时间交织架构,同时实现了长延时和高吞吐率的环路要求。
附图说明
图1为传统连续时间三角积分调制器架构示意图。
图2为长环路延时的连续时间三角积分调制器架构示意图。
图3为采用2路时间交织量化的长环路延时连续时间三角积分调制器架构示意图。
图4为采用n路时间交织量化的长环路延时连续时间三角积分调制器架构示意图。
具体实施方式
下面对本发明中提出的时间交织量化的长环路延时连续时间三角积分调制器作进一步说明。需要指出的是,为了简单起见本部分对2路时间交织量化进行详细说明,但并不影响其最后实现时可以通过n路时间交织的方式实现。
本发明提出的时间交织量化的长环路延时连续时间三角积分调制器,包含三个部分,分别为:环路传递滤波器301,时间交织量化器302(可以由多个子通道量化器组成,在图3中,为简便起见,仅采用2个子通道量化器321,322示意),和高速高线性度数模转换器303。
调制器工作时,输入信号和高速数模转换器303输出的反馈信号经过环路传递滤波器301,运算和积分后输出到时间交织量化器的输入端。时间交织量化器的输入由选通开关330,选择后端量化器,在2路时间交织的架构中,选通过程采用每隔一个上升(下降)沿选通一次,然后进行采样。图2种有箭头标示每个通道量化器的采样时刻。同时在开关选通后,相对应的子通道量化器(321或者322)对输入进行模数转换,并在转换时间过后输出在输出串转并开关340前。而后,输出串转并开关根据在原对应的输入开关330采样时刻后的1.5个采样周期的时刻,即图中时序图所标示的下降沿(上升沿),释放给高速数模转换器,用于重建原信号。同样的,该过程也可互换上升、下降沿即对应的高低电平完成量化,只要其满足1.5个采样周期的采样延迟对应关系。
最后强调的是,本发明所提出的时间交织架构不限于2路时间交织量化器。可以扩充到n路时间交织量化器,n为2和2以上的整数,其架构示意图如图4中的402电路所示。
Claims (5)
1.一种时间交织量化的长环路延时连续时间三角积分调制器,其特征在于,由运算放大器构成的环路传递滤波器、时间交织型量化器和高线性度的高速数模数模转换器构成;输入信号和高速数模转换器输出的反馈信号经过环路传递滤波器,运算和积分后输出到时间交织型量化器的输入端;时间交织型量化器产生的数字输出结果传递给高速数模转换器,用于重建原信号。
2.根据权利要求1所述的连续时间三角积分调制器,其特征在于所述环路传递滤波器,用于实现环路传递函数,由运算放大器和电阻、电容组成的积分器实现。
3.根据权利要求1所述的连续时间三角积分调制器,其特征在于所述时间交织型量化器,用于量化环路传递滤波器的输出,由高速多位模数转换器实现;该时间交织型量化器,由N个子通道量化器组成,N为大于等于2的整数。
4.根据权利要求1所述的连续时间三角积分调制器,其特征在于所述高速数模转换器电路,用于模拟信号域的量化结果重建,由电流舵或者开关电容-电阻式数模转换器实现。
5.根据权利要求1所述的连续时间三角积分调制器,其特征在于允许的环路延时超过一个时钟周期,最大可达1.5个时钟周期,该长环路延时架构中,数模转换器(203)在量化器(202)采样后,间隔一个周期和一个高电平之后,即1.5个周期,才将采样信号的量化值恢复成模拟信号输出。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012105188342A CN103067020A (zh) | 2012-12-06 | 2012-12-06 | 一种时间交织量化的长环路延时连续时间三角积分调制器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012105188342A CN103067020A (zh) | 2012-12-06 | 2012-12-06 | 一种时间交织量化的长环路延时连续时间三角积分调制器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103067020A true CN103067020A (zh) | 2013-04-24 |
Family
ID=48109503
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012105188342A Pending CN103067020A (zh) | 2012-12-06 | 2012-12-06 | 一种时间交织量化的长环路延时连续时间三角积分调制器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103067020A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108933598A (zh) * | 2018-06-19 | 2018-12-04 | 广州视源电子科技股份有限公司 | 数字采样滤波方法、装置及可读存储介质 |
-
2012
- 2012-12-06 CN CN2012105188342A patent/CN103067020A/zh active Pending
Non-Patent Citations (6)
Title |
---|
何素东: "∑-△调制器的设计方法", 《电子器件》 * |
凌朝东: "基于块数字滤波器的高阶两通道时间交织∑Δ调制器的系统优化设计", 《信号处理》 * |
杨骁等: "一种新型两通道时间交织高阶∑-△调制器", 《西安电子科技大学学报》 * |
杨骁等: "一种新型高阶两通道时间交织∑-△调制器系统结构", 《西安交通大学学报》 * |
袁小龙: "高性能∑-△调制器、模数转换器的研究", 《中国优秀博士学位论文全文数据库》 * |
顾川: "时间交织ADC多路选择采样/保持电路设计", 《中国优秀硕士学位论文全文数据库》 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108933598A (zh) * | 2018-06-19 | 2018-12-04 | 广州视源电子科技股份有限公司 | 数字采样滤波方法、装置及可读存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105007079A (zh) | 逐次逼近型模数转换器的全差分增量采样方法 | |
CN104993831B (zh) | 时间交织Pipeline‑SAR型ADC电路 | |
CN103326728B (zh) | 一种噪声抑制增强σδ调制器结构 | |
CN104348486A (zh) | 一种带冗余位单级折叠内插流水线型模数转换器 | |
CN103929184A (zh) | 一种基于数字噪声耦合技术的δ-σ调制器 | |
CN106899304B (zh) | 一种基于数据权重平均化方法的多比特sigma-delta调制器及调制方法 | |
CN101980446B (zh) | 一种高性能低功耗流水线模数转换器 | |
CN202856717U (zh) | 一种可变类型的Sigma-Delta调制器 | |
CN103762990A (zh) | 一种噪声抑制能力增强的σδ调制器结构 | |
CN106992785A (zh) | 一种德尔塔调制器及其模数转换器 | |
Yu et al. | A time-domain reconfigurable second-order noise shaping ADC with single fan-out gated delay cells | |
CN105720988A (zh) | 一种用于压缩采样模数转换器的采样量化电路 | |
CN103067020A (zh) | 一种时间交织量化的长环路延时连续时间三角积分调制器 | |
CN102013894A (zh) | 一种低功耗流水线模数转换器 | |
CN102723953A (zh) | 一种可变类型的Sigma-Delta调制器 | |
US9391634B1 (en) | Systems and methods of low power decimation filter for sigma delta ADC | |
CN103067021A (zh) | 一种流水线型量化的长环路延时连续时间三角积分调制器 | |
CA1083260A (en) | Analog to digital converter | |
TW201119249A (en) | Sigma delta modulator and quantizer and quantization method thereof | |
CN107579738A (zh) | 模拟至数字转换装置 | |
CN204131502U (zh) | 高速、高精度图像信号模数转换电路 | |
CN104143986A (zh) | 一种Delta Sigma调制器及其实现调制的方法 | |
CN101783682B (zh) | 一种折叠结构adc及其纠错方法 | |
CN103916143B (zh) | 甚低频长波发射机非等高阶梯波信号处理方法和装置 | |
CN102332923B (zh) | 一种sigma-delta模数转换器中的调制器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20130424 |