CN102956199A - 一种像素电路及显示装置 - Google Patents

一种像素电路及显示装置 Download PDF

Info

Publication number
CN102956199A
CN102956199A CN201210418426XA CN201210418426A CN102956199A CN 102956199 A CN102956199 A CN 102956199A CN 201210418426X A CN201210418426X A CN 201210418426XA CN 201210418426 A CN201210418426 A CN 201210418426A CN 102956199 A CN102956199 A CN 102956199A
Authority
CN
China
Prior art keywords
links
voltage
capacitor
source
signal source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201210418426XA
Other languages
English (en)
Inventor
马占洁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201210418426XA priority Critical patent/CN102956199A/zh
Publication of CN102956199A publication Critical patent/CN102956199A/zh
Pending legal-status Critical Current

Links

Images

Abstract

本发明实施例提供了一种像素电路及显示装置,用以提高显示装置显示区域图像亮度的均匀性。所述像素电路包括:包括:充电子电路、驱动子电路,以及发光控制子电路;所述驱动子电路包括:参考信号源、驱动晶体管、第一电容、第二电容,以及发光器件;其中,所述驱动晶体管的栅极与第一电容的第一端相连,源极与参考信号源的输出端相连,漏极与发光控制子电路的第一端相连;所述发光器件与发光控制子电路的第二端相连;所述第二电容的一端与第一电容的第二端相连,另一端与参考信号源的输出端相连;所述充电子电路与所述第一电容的第二端相连。

Description

一种像素电路及显示装置
技术领域
本发明涉及有机发光技术领域,尤其涉及一种像素电路及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)显示器因具有功耗低、亮度高、成本低、视角广,以及响应速度快等优点,备受关注,在有机发光技术领域得到了广泛的应用。
OLED显示器中,存在以下不可避免的问题。首先,背板上用于实现图像显示的每一个晶体管由于在制作过程中存在结构上的不均匀性,以及电学性能和稳定性方面的不均匀性,导致晶体管的阈值电压Vth发生了漂移。其次,晶体管在长时间导通的情况下会造成稳定性下降。另外,随着OLED尺寸大型化的发展,相应地信号线上的负载变大,导致在信号线上出现电压衰减,比如工作电压VDD发生改变。
使用现有用于驱动OLED发光的像素电路的结构驱动OLED工作时,流过OLED的电流与驱动晶体管的阈值电压Vth、驱动晶体管的稳定性、参考电压VDD中的其中之一或其中多个因素有关。当为每一个像素施加相同的驱动信号,背板显示区域流过每个OLED的电流不相等,导致背板上的电流不均匀,从而导致图像亮度不均匀。
发明内容
本发明实施例提供一种像素电路及显示装置,用以提高显示装置显示区域图像亮度的均匀性。
本发明实施例提供的像素电路,包括:充电子电路、驱动子电路,以及发光控制子电路;
所述驱动子电路包括:参考信号源、驱动晶体管、第一电容、第二电容,以及发光器件;
其中,所述驱动晶体管的栅极与第一电容的第一端相连,源极与参考信号源的输出端相连,漏极与发光控制子电路的第一端相连;所述发光器件与发光控制子电路的第二端相连;所述第二电容的一端与第一电容的第二端相连,另一端与参考信号源的输出端相连;所述充电子电路与所述第一电容的第二端相连;
所述充电子电路用于为所述第一电容充电,所述发光控制子电路用于控制驱动子电路导通,使得第一电容放电,所述第一电容放电驱动光器件发光,所述第二电容用于维持所述第一电容第二端对应的电位。
本发明实施例提供一种像素电路,包括:充电子电路、驱动子电路,以及发光控制子电路;充电子电路导通时,将数据信号对应的电压VDATA加载到第一电容的第二端,为电容充电;当发光控制子电路导通时,将与发光控制子电路相连的驱动子电路导通,第一电容放电,驱动发光器件发光。驱动发光器件发光的电压仅与VDATA有关,与像素的阈值电压Vth和参考电压无关,不存在Vth和参考电压对发光器件电流的影响,不同像素输入相同数据信号时,得到的图像的亮度相同,提高了显示装置显示区域图像亮度的均匀性。
附图说明
图1为本发明实施例提供的像素电路结构示意图;
图2为本发明实施例提供的像素电路具体结构示意图;
图3为本发明实施例提供的具有复位功能的像素电路结构示意图;
图4为本发明实施例提供的与图3所示的像素电路对应的像素电路工作时序图;
图5为本发明实施例提供的另一种像素电路具体结构示意图;
图6为本发明实施例提供的具有复位功能的像素电路结构示意图;
图7为本发明实施例提供的与图6所示像素电路对应的像素电路工作时序图。
具体实施方式
本发明实施例提供的一种像素电路及显示装置,用以提高显示装置显示区域图像亮度的均匀性。
本发明实施例像素电路中的驱动晶体管可以是薄膜晶体管(Thin FilmTransistor,TFT)也可以是金属氧化物半导体场效应管(Metal OxidSemiconductor,MOS)。所述驱动晶体管可以是n型晶体管也可以是p型晶体管。
本发明实施例所述的发光器件可以是有机发光二极管OLED,有机电致发光元件(EL)。像素电路在发光阶段,驱动子电路导通,发光器件在n型驱动晶体管或p型驱动晶体管漏电流的作用下,实现发光显示。本发明实施例提供的像素电路可以保证在发光阶段驱动OLED发光的驱动电压(与所述驱动晶体管漏电流对应的电压)的变量仅与数据信号源提供的电压VDATA有关,与参考电压源提供的参考电压VDD、VSS,以及驱动晶体管的阈值电压Vth无关。即使显示装置的背板在生产时存在驱动晶体管不均匀或稳定性下降或信号线上的负荷较重的问题,都不会影响显示区域电流的均匀性,从而提高了显示装置显示区域图像亮度的均匀性。
下面通过附图具体说明本发明实施例提供的技术方案。
参见图1,本发明实施例提供的像素电路包括:
充电子电路1、驱动子电路2,以及发光控制子电路3;
驱动子电路2包括:参考信号源21、驱动晶体管T0、第一电容C1、第二电容C2,以及发光器件D1;
其中,驱动晶体管T0的栅极与第一电容C1的第一端(图1所示的A端)相连,源极与参考信号源21的输出端相连,漏极与发光控制子电路3的一端相连(如图1中的C端);
发光器件D1与发光控制子电路3的另一端(如图1中的D端)相连;
第二电容C2的一端与第一电容C1的第二端(如图1中的B端)相连,另一端与参考信号源21的输出端相连;也就是说,第一电容C1与第二电容C2串联。
充电子电路1与第一电容C1的第二端B相连;
充电子电路1用于为第一电容C1充电,发光控制子电路3用于控制驱动子电路2导通,使得第一电容C1放电,第一电容C1放电驱动驱动晶体管T0,使得发光器件D1发光,第二电容C2用于维持与之相连的第一电容C1第二端B端对应的电位。
下面结合图1简要说明本发明像素电路的工作原理:
在像素电路处于数据信号写入阶段,发光控制子电路3关闭,发光器件D1与驱动子电路2断开,发光器件D1停止发光。充电子电路1输出与数据信号对应的电压VDATA,加载到第一电容C1的第二端B,为第一电容C1充电。
在像素电路处于发光阶段,发光控制子电路3导通,驱动子电路2导通;参考信号源21输出的参考电压V参考加载到驱动晶体管T0的源极,以及加载到第二电容C2与参考信号源21相连的一端,该第二电容C2维持了第一电容C1的第二端B的电压,保证了参考信号源21不改变第一电容C1在数据信号写入阶段存储的电荷量。驱动晶体管T0根据加载到源极的参考电压V参考以及第一电容C1放电对应的电压导通,驱动发光器件D1发光。
所述驱动晶体管T0可以是p型晶体管也可以是n型晶体管。
下面首先以各开关晶体管和驱动晶体管T0为p型晶体管为例说明本发明实施例提供的像素电路以及实现驱动发光的原理。
需要说明的是,对于p型驱动晶体管,VDD为高于GND的正值,VDATA为正值,Vth是负值。
参见图2,当驱动晶体管为p型晶体管时,发光器件D1的正极与发光控制子电路3的第二端D相连;发光器件D1的负极与低电平信号源相连。
较佳地,OLED D1的负极与接地(GND)信号源相连。
充电子电路1包括:数据信号源11、门信号源12,以及第一开关晶体管T1;
第一开关晶体管T1的漏极与数据信号源11的输出端相连,源极与第一电容C1的第二端B相连,栅极与门信号源12的输出端相连;
门信号源12用于控制第一开关晶体管T1导通,数据信号源11为第一电容C1充电。
所述充电子电路1的工作原理简述如下:
在像素电路处于数据信号写入阶段时,门信号源12控制第一开关晶体管T1导通,数据信号源11输出数据信号,数据信号对应的电压VDATA加载到第一电容C1的第二端B,数据信号写入完毕,第一电容C1存储的电荷为电压VDATA对应的电荷。
参见图2,驱动子电路2包括:参考信号源21、驱动晶体管T0、第一电容C1、第二电容C2,以及发光器件D1;
其中,驱动晶体管T0的栅极与第一电容C1的第一端(图2所示的A端)相连,源极与参考信号源21的输出端相连,漏极与发光控制子电路3的一端相连(如图2中的C端);发光器件D1与发光控制子电路3的另一端(如图2中的D端)相连;第二电容C2的一端与第一电容C1的第二端(如图1中的B端)相连,另一端与参考信号源21的输出端相连;也就是说,第一电容C1与第二电容C2串联。
充电子电路1用于为第一电容C1充电,发光控制子电路3用于控制驱动子电路2导通,使得第一电容C1放电,第一电容C1放电驱动驱动晶体管T0,使得发光器件D1发光,第二电容C2用于维持与之相连的第一电容C1第二端B端对应的电位。
参见图2,发光控制子电路3包括:发光信号源31和第二开关晶体管T2;
第二开关晶体管T2的源极与驱动晶体管T0的漏极相连,漏极与发光器件D1的正极相连,栅极与发光信号源31的输出端相连;
发光信号源31用于控制第二开关晶体管T2导通,从而控制与第二开关晶体管T2相连的驱动子电路2导通。
所述发光控制子电路3的工作原理简述如下:
在像素电路处于发光阶段,发光信号源31控制第二开关晶体管T2导通,与第二开关晶体管T2相连的发光器件D1和驱动晶体管T0所在的支路导通。
参考电压源21输出的高于地GND的电压VDD加载到驱动晶体管T0的源极,以及加载到第二电容C2与参考电压源21输出端相连的一端。第一电容C1放电,驱动晶体管T0在第一电容C1放电对应的电压以及参考电压VDD的作用下被驱动,使得发光器件D1持续发光。
需要说明的是,本发明实施例提供的像素电路也可以不包括发光控制子电路3,发光控制子电路3不存在时用导线将其代替实现导通即可,均可以实现数据信号的写入和发光过程。因为发光控制子电路3在数据信号的写入阶段时,发光信号源31控制第二开关晶体管T2关闭,降低和避免数据信号源11对驱动晶体管T0带来的干扰,例如不会因为VDD信号线上由于负载原因所导致的VDDIR Drop;同样,发光控制子电路3在数据信号的写入阶段时,降低和避免发光器件D1电压降(Voled)对数据信号写入的影响。
参见图3,所述像素电路还包括复位子电路4,该复位子电路4包括:
复位信号源41、第三开管晶体管T3,以及第四开关晶体管T4;
第三开关晶体管T3的源极与第一电容C1的第二端B相连,漏极与待复位到参考复位电压的电压源相连;栅极与复位信号源41的输出端相连;
所述参考复位电压的电压源可以为单独的恒定电压源,输出的电压为Vref。也可以是参考接地点GND相连(如图3中所示)。
第四开关晶体管T4的源极与驱动晶体管T0的栅极相连,漏极与驱动晶体管T0的漏极相连,栅极与复位信号源41的输出端相连;
复位信号源41控制第三开管晶体管T3和第四开关晶体管T4导通,待复位到某一参考复位电压的电压源输出的电压加载到第三开管晶体管T3的源极,与第三开管晶体管T3源极相连的第一电容C1的第二端复位至参考复位电压。
所述待复位到参考复位电压的电压源为参考信号源或一恒定电压源;当待复位到参考复位电压的电压源为参考信号源时,将第一电容的第二端复位至GND。
以将第一电容的第二端复位至GND为例,说明所述复位子电路4的工作原理:
在像素电路处于复位阶段,复位信号源41控制第三开管晶体管T3和第四开关晶体管T4导通,与第三开管晶体管T3漏极相连的参考地电压加载到与第三开管晶体管T3的源极相连的第一电容C1的第二端B,此时第一电容C1的第二端B电压为GND;由于参考信号源21输出的电压为直流电压,VDD一直加载到第二电容C2的一端,第二电容C2保证与之相连的第一电容C1的第二端B的电压为GND;第四开关晶体管T4导通第四开关晶体管T4的源极和漏极分别与驱动晶体管T0的栅极和漏极相连,使得驱动晶体管T0的连接方式变为二极管的连接方式,此时,加载到第一电容C1的第一端A的电压为VDD+Vth
复位子电路4使得加载到第一电容C1的第一端A的电压为VDD+Vth加载到第一电容C1的第二端B的电压为GND。
下面结合图3所示的像素电路和图4所示的像素电路的时序图,具体说明本发明实施例提供的像素电路各子电路实现相应功能的原理。
并且,本发明均以将第一电容的第二端复位至GND为例说明。
所述像素电路具有复位功能、数据信号写入功能和驱动发光功能,相应地,像素电路包括三个工作阶段,依次为:复位阶段、写入阶段,以及发光阶段。
第一阶段:复位阶段。
参见图3和图4,由图4所示的时序图可知:
发光信号源31由低电平变为高电平,控制与发光信号源31相连的第二开关晶体管T2截止,发光器件D1停止发光,为第一电容C1复位做准备;
门信号源12一直处于高电平,与门信号源12相连的第一开关晶体管截止,数据信号无法写入;
数据信号源11仍然保持低电平,数据信号停止输出,为第一电容C1复位做准备;
参考电压源21一直输出直流高电平信号,输出的电压为VDD
复位信号源41由高电平变为低电平,与复位信号源41相连的第三开关晶体管T3和第四开关晶体管T4导通;第三开关晶体管T3导通,与第三开关晶体管T3的漏极相连的参考地电压加载到与第三开关晶体管T3的源极相连的第一电容C1的第二端B。此时,第一电容C1的第二端B电压为GND。第四开关晶体管T4导通,第四开关晶体管T4的源极和漏极分别与驱动晶体管T0的栅极和漏极相连,使得驱动晶体管T0的栅极和漏极导通,驱动晶体管T0的连接方式变为二极管的连接方式,此时,加载到第一电容C1的第一端A的电压为VDD+Vth。Vth为驱动晶体管T0的阈值电压。
复位子电路4使得加载到第一电容C1的第一端A的电压为VDD+Vth加载到第一电容C1的第二端B的电压为GND。
第二阶段:写入阶段。
参见图3和图4,由图4所示的时序图可知:
发光信号源31继续保持高电平,使得发光器件D1停止发光,为数据信号的写入做准备;
复位信号源41由低电平变为高电平,与之相连的第三开关晶体管T3和第四开关晶体管T4截至,复位子电路4的复位电压对应的电荷存储在第一电容C1中。
门信号源12由高电平变为低电平,与门信号源12相连的第一开关晶体管T1导通;
数据信号源11由低电平变为高电平,数据信号输出,对应的电压VDATA加载到第一电容C1的第二端B,根据电荷守恒原理,第一电容C1的第一端A也感应出与VDATA对应的电荷,第一电容C1的第一端A的电压变为VDD+Vth+VDATA,第一电容C1的第二端B的电压变为VDATA
数据信号对应的电压VDATA写入电路,对应的电荷存储在第一电容C1中,为下一阶段的发光器件发光做准备。
第三阶段:发光阶段。
参见图3和图4,由图4所示的时序图可知:
门信号源12由低电平变为高电平,与之相连的第一开关晶体管T1截止,数据信号停止写入电路。
数据信号源11由高电平变为低电平,数据信号停止输出。
复位信号源41仍然保持高电平,与之相连的第三开关晶体管T3和第四开关晶体管T4截止。
参考信号源21保持高电平,输出直流信号对应的电压VDD
发光信号源31由高电平变为低电平,与之相连的第二开关晶体管T2导通,与第二开关晶体管T2相连的发光器件D1和驱动晶体管T0所在的支路导通。加载到驱动晶体管T0源极的电压为Vs=VDD,栅极的电压Vg等于第一电容C1的第一端A的电压VDD+Vth+VDATA(Vg=VDD+Vth+VDATA)。
此时,驱动晶体管T0的源极和栅极之间的电压差为Vgs=Vg-Vs=(VDD+Vth+VDATA)-VDD=Vth+VDATA
由于驱动晶体管T0工作于饱和状态,根据饱和状态电流特性,可知驱动晶体管T0的漏电流满足如下公式:
i d = K 2 ( V gs - V th ) 2 - - - ( 1 - 1 )
其中id为驱动晶体管T0的漏电流,Vgs为驱动晶体管T0的栅极和源极之间的电压,K为结构参数,相同结构中此数值相对稳定。
i d = K 2 ( V gs - V th ) 2 = K 2 ( V DATA ) 2 - - - ( 1 - 2 )
由公式(1-2)可知,流经驱动晶体管T0的漏电极id仅与数据信号源11提供的VDATA有关,与Vth和VDD无关。该漏电流id驱动发光器件D1发光,流经OLED的电流不因背板制造工艺原因而造成的Vth不均匀所导致的电流不同,从而引起亮度变化。也不会因为VDD信号线上由于负载原因所导致的VDDIR Drop而引起的电流变化。同时还可以改善由于Vth衰退而导致的流经发光器件的电流变化,从而引起亮度变化,使发光器件稳定性变差。
下面以各开关晶体管和驱动晶体管T0为n型晶体管为例说明本发明实施例提供的像素电路的结构。
需要说明的是,对于n型驱动晶体管,VSS为低于GND的负值,VDATA、Vth为正值。
和图2或图3所示的像素电路类似,不同之处在于,驱动子电路中的驱动晶体管T0为n型晶体管,参考信号源输出的参考电压为低于GND的电压VSS,Vth为正值,发光器件D1的负极与发光控制子电路3相连;
参见图5,充电子电路1和图2所示的充电子电路结构相同,这里不再赘述。
发光控制子电路3和图2所示的发光控制子电路结构相同,这里不再赘述。
参见图6,本发明实施例,提供的像素电路,还包括:
复位子电路4,与图3所示的复位子电路结构相同,这里不再赘述。
下面结合图6所示的像素电路的结构以及图7所示的像素电路的工作时序图依次介绍像素电路各工作阶段的工作原理。
第一阶段:复位阶段。
参见图5和图7,由图6所示的时序图可知:
发光信号源31由高电平变为低电平,控制与发光信号源31相连的第二开关晶体管T2截止,发光器件D1停止发光,为第一电容C1复位做准备;
门信号源12一直处于低电平,与门信号源12相连的第一开关晶体管截止,数据信号无法写入;
数据信号源11仍然保持高电平,数据信号停止输出,为第一电容C1复位做准备;
参考电压源21一直输出直流低电平信号,输出的电压为VSS
复位信号源41由第电平变为高电平,与复位信号源41相连的第三开关晶体管T3和第四开关晶体管T4导通;第三开关晶体管T3导通,与第三开关晶体管T3的漏极相连的参考地电压加载到与第三开关晶体管T3的源极相连的第一电容C1的第二端B。此时,第一电容C1的第二端B电压为GND。第四开关晶体管T4导通,第四开关晶体管T4的源极和漏极分别与驱动晶体管T0的栅极和漏极相连,使得驱动晶体管T0的栅极和漏极导通,驱动晶体管T0的连接方式变为二极管的连接方式,此时,加载到第一电容C1的第一端A的电压为VSS+Vth。Vth为驱动晶体管T0的阈值电压。
复位子电路4使得加载到第一电容C1的第一端A的电压为VSS+Vth。加载到第一电容C1的第二端B的电压为GND。
第二阶段:写入阶段。
参见图6和图7,由图7所示的时序图可知:
发光信号源31继续保持低电平,使得发光器件D1停止发光,为数据信号的写入做准备;
复位信号源41由高电平变为低电平,与之相连的第三开关晶体管T3和第四开关晶体管T4截至,复位子电路的复位电压对应的电荷存储在第一电容C1中。
门信号源12由低电平变为高电平,与门信号源12相连的第一开关晶体管T1导通;
数据信号源11由低电平变为高电平,数据信号输出,对应的电压VDATA加载到第一电容C1的第二端B,根据电荷守恒原理,第一电容C1的第一端A也感应出与VDATA对应的电荷,第一电容C1的第一端A的电压变为VSS+Vth+VDATA,第一电容C1的第二端B的电压变为VDATA
数据信号对应的电压VDATA写入电路,对应的电荷存储在第一电容C1中,为下一阶段的发光器件发光做准备。
第三阶段:发光阶段。
参见图6和图7,由图7所示的时序图可知:
门信号源12由高电平变为低电平,与之相连的第一开关晶体管T1截止,数据信号停止写入电路。
数据信号源11由高电平变为低电平,数据信号停止输出。
复位信号源41仍然保持低电平,与之相连的第三开关晶体管T3和第四开关晶体管T4截止。
参考信号源21保持低电平,输出直流信号对应的电压VSS
发光信号源31由低电平变为高电平,与之相连的第二开关晶体管T2导通,与第二开关晶体管T2相连的发光器件D1和驱动晶体管T0所在的支路导通。加载到驱动晶体管T0源极的电压为Vs=VSS,栅极的电压Vg等于第一电容C1的第一端A的电压VSS+Vth+VDATA(Vg=VSS+Vth+VDATA)。
此时,驱动晶体管T0的源极和栅极之间的电压差为Vgs=Vg-Vs=VSS+Vth+VDATA-VSS=Vth+VDATA。由于VSS是负值,Vg大于Vs,因此源极和栅极之间的电压差值为Vgs=Vth+VDATA
由于驱动晶体管T0工作于饱和状态,根据饱和状态电流特性,可知驱动晶体管T0的漏电流满足如下公式:
i d = K 2 ( V gs - V th ) 2 - - - ( 1 - 3 )
其中id为驱动晶体管T0的漏电流,Vgs为驱动晶体管T0的栅极和源极之间的电压,K为结构参数,相同结构中此数值相对稳定。
i d = K 2 ( V gs - V th ) 2 = K 2 ( V DATA ) 2 - - - ( 1 - 4 )
由公式(1-4)可知,流经驱动晶体管T0的漏电极id仅与数据信号源11提供的VDATA有关,与Vth和VSS无关。该漏电流id驱动发光器件D1发光,流经发光器件的电流不因背板制造工艺原因而造成的Vth不均匀所导致的电流不同,从而引起亮度变化。也不会因为VSS信号线上由于负载原因所导致的IRDrop而引起的电流变化。同时还可以改善由于Vth衰退而导致的流经发光器件的电流变化,从而引起亮度变化,使发光器件稳定性变差。
本发明实施例还提供一种显示装置,包括上述像素电路。
该显示装置可以为有机电致发光显示OLED面板、OLED显示器、OLED电视或电子纸等显示装置。
需要说明的是本发明实施例提供的开关晶体管可以是p型晶体管也可以是n型晶体管。
本发明参考信号源为直流信号源,一直保持直流信号;复位信号源、门信号源、数据信号源,以及发光信号源为交流信号,按照时序的变化而变化。
另外,上述各种晶体管(包括开关晶体管和驱动晶体管)源极s和漏极g的制作工艺相同,名称上是可以互换的,其可根据电压的方向在名称上改变。而且,同一像素电路中各个晶体管的类型可以相同,也可以不同,只需根据其自身阈值电压特点调整相应的时序高低电平即可。当然,优选的方式为,需要的栅极开启信号源相同的晶体管,其类型相同。更为优选的,同一像素电路中,所有晶体管的类型相同(包括开关晶体管和驱动晶体管),均为n型晶体管或p型晶体管。
综上所述,本发明实施例提供一种像素电路,不仅可以使得驱动发光器件D1的电压与参考电压(参考电压可以为VDD或VSS)无关,与Vth也无关。避免了因背板制造工艺原因而造成的Vth不均匀所导致发光器件的电流不同,以及避免了VDD或VSS信号线上由于负载原因所导致的IR Drop而引起的电流变化。同时还可以改善由于Vth衰退而导致的流经发光器件的电流变化和亮度变化,使发光器件稳定性变差的问题。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (7)

1.一种像素电路,其特征在于,包括:充电子电路、驱动子电路,以及发光控制子电路;
所述驱动子电路包括:参考信号源、驱动晶体管、第一电容、第二电容,以及发光器件;
其中,所述驱动晶体管的栅极与第一电容的第一端相连,源极与参考信号源的输出端相连,漏极与发光控制子电路的第一端相连;所述发光器件与发光控制子电路的第二端相连;所述第二电容的一端与第一电容的第二端相连,另一端与参考信号源的输出端相连;所述充电子电路与所述第一电容的第二端相连;
所述充电子电路用于为所述第一电容充电,所述发光控制子电路用于控制驱动子电路导通,使得第一电容放电,所述第一电容放电驱动发光器件发光,所述第二电容用于维持所述第一电容第二端对应的电位。
2.根据权利要求1所述的像素电路,其特征在于,所述充电子电路包括:数据信号源、门信号源,以及第一开关晶体管;
第一开关晶体管的漏极与数据信号源的输出端相连,源极与第一电容的第二端相连,栅极与门信号源的输出端相连;
所述门信号源用于控制第一开关晶体管导通,所述数据信号源为所述第一电容充电。
3.根据权利要求2所述的像素电路,其特征在于,所述发光控制子电路包括:发光信号源和第二开关晶体管;
所述第二开关晶体管的源极与驱动晶体管的漏极相连,漏极与发光器件的正极相连,栅极与发光信号源的输出端相连;
所述发光信号源用于控制第二开关晶体管导通,从而控制与第二开关晶体管相连的驱动子电路导通。
4.根据权利要求3所述的像素电路,其特征在于,所述像素电路还包括复位子电路,该复位子电路包括复位信号源、第三开管晶体管,以及第四开关晶体管;
所述第三开关晶体管的源极与第一电容的第二端相连,漏极与待复位到某一参考复位电压的电压源相连;
所述第四开关晶体管的源极与驱动晶体管的栅极相连,漏极与驱动晶体管的漏极相连,栅极与复位信号源的输出端相连;
所述复位信号源控制第三开管晶体管和第四开关晶体管导通,所述待复位到某一参考复位电压的电压源输出的电压加载到所述第三开管晶体管,与第三开管晶体管源极相连的第一电容的第二端复位至参考复位电压。
5.根据权利要求4所述的像素电路,其特征在于,所述待复位到参考复位电压的电压源为参考信号源或一恒定电压源;当待复位到参考复位电压的电压源为参考信号源时,将第一电容的第二端复位至GND。
6.根据权利要求4所述的像素电路,其特征在于,当所述驱动晶体管为p型晶体管时,所述发光器件的正极与发光控制子电路的第一端相连;当所述驱动晶体管为n型晶体管,所述发光器件的负极与发光控制子电路的第一端相连。
7.一种显示装置,其特征在于,包括权利要求1-6任一项所述的像素电路。
CN201210418426XA 2012-10-26 2012-10-26 一种像素电路及显示装置 Pending CN102956199A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210418426XA CN102956199A (zh) 2012-10-26 2012-10-26 一种像素电路及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210418426XA CN102956199A (zh) 2012-10-26 2012-10-26 一种像素电路及显示装置

Publications (1)

Publication Number Publication Date
CN102956199A true CN102956199A (zh) 2013-03-06

Family

ID=47764939

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210418426XA Pending CN102956199A (zh) 2012-10-26 2012-10-26 一种像素电路及显示装置

Country Status (1)

Country Link
CN (1) CN102956199A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103474022A (zh) * 2013-08-22 2013-12-25 京东方科技集团股份有限公司 一种像素电路及其驱动方法、阵列基板和显示装置
WO2015000245A1 (zh) * 2013-07-02 2015-01-08 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板及显示装置
WO2015000249A1 (zh) * 2013-07-02 2015-01-08 京东方科技集团股份有限公司 像素电路、显示面板及显示装置
CN107767813A (zh) * 2017-11-15 2018-03-06 武汉华星光电半导体显示技术有限公司 一种像素驱动电路及液晶显示装置
WO2021179382A1 (zh) * 2020-03-12 2021-09-16 武汉华星光电半导体显示技术有限公司 一种像素电路及显示面板

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003077229A1 (en) * 2002-03-08 2003-09-18 Samsung Electronics Co., Ltd. Organic electroluminescent display and driving method thereof
CN1677470A (zh) * 2004-03-10 2005-10-05 三星Sdi株式会社 发光显示器、显示板及其驱动方法
US20050243039A1 (en) * 2004-04-29 2005-11-03 Won-Kyu Kwak Light emitting panel and light emitting display
CN1700289A (zh) * 2004-04-29 2005-11-23 三星Sdi株式会社 发光显示器
US20060022605A1 (en) * 2004-07-29 2006-02-02 Lg Philips Lcd Co., Ltd. Driving current of organic light emitting display and method of driving the same
CN1741114A (zh) * 2004-08-26 2006-03-01 三星Sdi株式会社 电容器电路和显示器件以及显示驱动电路
CN1909041A (zh) * 2005-08-01 2007-02-07 三星Sdi株式会社 数据驱动电路、发光显示器及驱动该发光显示器的方法
CN1910642A (zh) * 2004-01-07 2007-02-07 皇家飞利浦电子股份有限公司 具有有源矩阵的电致发光显示设备
CN101281723A (zh) * 2008-05-23 2008-10-08 上海广电光电子有限公司 有机发光显示器的像素电路及其驱动方法
CN101897025A (zh) * 2007-12-10 2010-11-24 全球Oled科技有限责任公司 像素电路
CN101996580A (zh) * 2010-11-10 2011-03-30 南开大学 硅基有源有机发光二极管显示器像素电路
CN202855266U (zh) * 2012-10-26 2013-04-03 京东方科技集团股份有限公司 一种像素电路及显示装置

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003077229A1 (en) * 2002-03-08 2003-09-18 Samsung Electronics Co., Ltd. Organic electroluminescent display and driving method thereof
CN1910642A (zh) * 2004-01-07 2007-02-07 皇家飞利浦电子股份有限公司 具有有源矩阵的电致发光显示设备
CN1677470A (zh) * 2004-03-10 2005-10-05 三星Sdi株式会社 发光显示器、显示板及其驱动方法
US20050243039A1 (en) * 2004-04-29 2005-11-03 Won-Kyu Kwak Light emitting panel and light emitting display
CN1700289A (zh) * 2004-04-29 2005-11-23 三星Sdi株式会社 发光显示器
US20060022605A1 (en) * 2004-07-29 2006-02-02 Lg Philips Lcd Co., Ltd. Driving current of organic light emitting display and method of driving the same
CN1741114A (zh) * 2004-08-26 2006-03-01 三星Sdi株式会社 电容器电路和显示器件以及显示驱动电路
CN1909041A (zh) * 2005-08-01 2007-02-07 三星Sdi株式会社 数据驱动电路、发光显示器及驱动该发光显示器的方法
CN101897025A (zh) * 2007-12-10 2010-11-24 全球Oled科技有限责任公司 像素电路
CN101281723A (zh) * 2008-05-23 2008-10-08 上海广电光电子有限公司 有机发光显示器的像素电路及其驱动方法
CN101996580A (zh) * 2010-11-10 2011-03-30 南开大学 硅基有源有机发光二极管显示器像素电路
CN202855266U (zh) * 2012-10-26 2013-04-03 京东方科技集团股份有限公司 一种像素电路及显示装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015000245A1 (zh) * 2013-07-02 2015-01-08 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板及显示装置
WO2015000249A1 (zh) * 2013-07-02 2015-01-08 京东方科技集团股份有限公司 像素电路、显示面板及显示装置
US9262966B2 (en) 2013-07-02 2016-02-16 Boe Technology Group Co., Ltd. Pixel circuit, display panel and display apparatus
US9496293B2 (en) 2013-07-02 2016-11-15 Boe Technology Group Co., Ltd. Pixel circuit and method for driving the same, display panel and display apparatus
CN103474022A (zh) * 2013-08-22 2013-12-25 京东方科技集团股份有限公司 一种像素电路及其驱动方法、阵列基板和显示装置
US9564082B2 (en) 2013-08-22 2017-02-07 Boe Technology Group Co., Ltd. Array substrate, display device and driving method thereof
CN107767813A (zh) * 2017-11-15 2018-03-06 武汉华星光电半导体显示技术有限公司 一种像素驱动电路及液晶显示装置
WO2019095494A1 (zh) * 2017-11-15 2019-05-23 武汉华星光电半导体显示技术有限公司 一种像素驱动电路及液晶显示装置
WO2021179382A1 (zh) * 2020-03-12 2021-09-16 武汉华星光电半导体显示技术有限公司 一种像素电路及显示面板
US11322085B1 (en) 2020-03-12 2022-05-03 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel circuit and display panel

Similar Documents

Publication Publication Date Title
CN103971640B (zh) 一种像素驱动电路及其驱动方法和显示装置
CN103165080B (zh) 像素电路及其驱动方法、显示装置
US9496293B2 (en) Pixel circuit and method for driving the same, display panel and display apparatus
CN103383834B (zh) 一种像素电路、显示面板及显示装置
CN103208255B (zh) 像素电路、像素电路驱动方法及显示装置
CN102956185B (zh) 一种像素电路及显示装置
CN106910460B (zh) 像素驱动电路和显示面板
CN104036725B (zh) 像素电路及其驱动方法、有机发光显示面板及显示装置
CN102930821B (zh) 一种像素电路及其驱动方法、显示装置
CN106486063A (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
CN104809989A (zh) 一种像素电路、其驱动方法及相关装置
CN102651196B (zh) 一种有源矩阵有机发光二极管的驱动电路及方法、显示装置
CN104867456A (zh) 像素电路及其驱动方法、显示装置
CN104318897A (zh) 一种像素电路、有机电致发光显示面板及显示装置
CN105427800A (zh) 像素电路、驱动方法、有机电致发光显示面板及显示装置
CN103198793A (zh) 像素电路及其驱动方法、显示装置
CN103218972A (zh) 像素电路、像素电路驱动方法及显示装置
CN203480803U (zh) 一种像素电路、显示面板及显示装置
CN103000131A (zh) 一种像素电路及其驱动方法、显示面板及显示装置
CN104269133A (zh) 一种像素电路及有机电致发光显示面板
CN103198788A (zh) 一种像素电路、有机电致发光显示面板及显示装置
CN105096837A (zh) 一种像素电路及其驱动方法、显示面板和显示装置
CN104167170B (zh) 像素电路及其驱动方法和显示装置
CN203242305U (zh) 像素电路及显示装置
CN203232681U (zh) 像素电路及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20130306

RJ01 Rejection of invention patent application after publication