CN102946232B - 减少级联放大电路直流偏移电压的版图设计方法及布局结构 - Google Patents

减少级联放大电路直流偏移电压的版图设计方法及布局结构 Download PDF

Info

Publication number
CN102946232B
CN102946232B CN201210429788.9A CN201210429788A CN102946232B CN 102946232 B CN102946232 B CN 102946232B CN 201210429788 A CN201210429788 A CN 201210429788A CN 102946232 B CN102946232 B CN 102946232B
Authority
CN
China
Prior art keywords
amplifier
current mirror
layout
offset voltage
input pipe
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210429788.9A
Other languages
English (en)
Other versions
CN102946232A (zh
Inventor
黄海涛
张宝月
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuhai Jieli Technology Co Ltd
Original Assignee
Zhuhai Jieli Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=47729148&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CN102946232(B) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Zhuhai Jieli Technology Co Ltd filed Critical Zhuhai Jieli Technology Co Ltd
Priority to CN201210429788.9A priority Critical patent/CN102946232B/zh
Publication of CN102946232A publication Critical patent/CN102946232A/zh
Application granted granted Critical
Publication of CN102946232B publication Critical patent/CN102946232B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)

Abstract

一种减少级联放大电路直流偏移电压的版图设计方法及布局结构,主要在于:将运放A和运放B的直流偏移电压大小,方向设计的更为接近。本发明的有益效果在于:通过新的版图设计方法有效的减少了级联放大器的直流偏移电压,本发明不但可以应用于两级的级联放大器电路,也可以应用于多级的级联放大器电路。

Description

减少级联放大电路直流偏移电压的版图设计方法及布局结构
技术领域
本发明属于集成电路技术领域,具体涉及级联放大电路的版图设计方法及布局结构。
背景技术
CMOS工艺中,一个没有经过校准的运放,它的直流偏移电压约为几mv。在需要高的放大倍数的场合(增益大于100)。几mv的直流偏移电压到输出就会变成几百mv,在大多数的应用场合是无法接受的。
图1是级联放大器的电路示意图,该放大器电路由两级反相放大器构成。在普通的版图设计方法中,运放A和运放B的版图分别是独立布置的,如图2,它们的直流偏移电压具有一定的随机性,可能出现以下的几种情况:
1、运放A的直流偏移电压是正的,运放B的直流偏移电压也是正的。
2、运放A的直流偏移电压是正的,运放B的直流偏移电压是负的。
3、运放A的直流偏移电压是负的,运放B的直流偏移电压也是负的。
4、运放A的直流偏移电压是负的,运放B的直流偏移电压是正的。
在运放的设计中,版图的设计直接影响运放的输出直流偏移电压。即使运放A和运放B的直流偏移电压是相同方向的,也会因为两个运放的版图位置不同而大小不同。
发明内容
本发明目的是提供一种减少级联放大电路直流偏移电压的版图设计方法,通过新的版图设计方法来改善级联运算放大器的直流偏移电压的性能。
本发明的目的由以下技术方案实现:
一种减少级联放大电路直流偏移电压的版图设计方法,其特征在于:将运放A和运放B的直流偏移电压大小,方向设计的更为接近。
作为具体的技术方案,上述版图设计方法包括:将运放A的偏置电压电路(101,103)和运放B的偏置电压电路(201,203)靠近放置;将运放A的电流镜1(104)和运放B的电流镜1(204)靠近放置;将运放A的输入管(105)和运放B的输入管(205)靠近放置;将运放A的电流镜2(106)和运放B的电流镜2(206)靠近放置。
作为另一具体的技术方案,上述版图设计方法包括:将运放A的偏置电压电路(301,303)和运放B的偏置电压电路(401,403)靠近放置;将运放A的电流镜1(304,307)和运放B的电流镜1(404,407)采用中心匹配的方法放置;将运放A输入管(305,308)和运放B输入管(405,408)采用中心匹配的方法放置;将运放A电流镜2(306,309)和运放B电流镜2(406,409)采用中心匹配的方法放置。
本发明的另一目的是提供一种减少级联放大电路直流偏移电压的布局结构,该目的由以下技术方案实现:
一种减少级联放大电路直流偏移电压的布局结构,包括级联的运放A和运放B,其特征在于:运放A的偏置电压电路(101,103)和运放B的偏置电压电路(201,203)靠近放置,并位于整个布局的上、下边缘;运放A的电流镜1(104)和运放B的电流镜1(204)靠近放置,并位于整个布局中央的上部;运放A的输入管(105)和运放B的输入管(205)靠近放置,并位于整个布局中央的中部;运放A的电流镜2(106)和运放B的电流镜2(206)靠近放置,并位于整个布局中央的下部;运放A的输出(102)和运放B的输出(202)分别位于整个布局的左、右边缘。
一种减少级联放大电路直流偏移电压的布局结构,包括级联的运放A和运放B,其特征在于:运放A的偏置电压电路(301,303)和运放B的偏置电压电路(401,403)靠近放置,并位于整个布局的上下边缘;运放B的电流镜1(404,407)位于整个布局中央上部的中心,运放A的电流镜1(304,307)位于运放B的电流镜1(404,407)的左右两侧;运放B输入管(405,408)位于整个布局中央中部的中心,运放A的输入管(305,308)位于运放B输入管(405,408)的左右两侧;运放B的电流镜2(406,409)位于整个布局中央下部的中心,运放A的电流镜2(306,309)位于运放B电流镜2(406,409)的左右两侧;运放A的输出(502)和运放B的输出(602)分别位于整个布局的左、右边缘。
本发明的有益效果在于:通过新的版图设计方法有效的减少了级联放大器的直流偏移电压,本发明不但可以应用于两级的级联放大器电路,也可以应用于多级的级联放大器电路。
附图说明
图1为级联放大器的电路示意图。
图2为级联放大器的电路在普通的版图设计方法布局形式。
图3为本发明实施例一提供的级联放大器的电路的版图设计方法及布局形式。
图4为本发明实施例二提供的级联放大器的电路的版图设计方法及布局形式。
下面结合附图与具体实施方式对本发明作进一步详细描述。
具体实施方式
实施例一
本实施例涉及的级联放大器由两个反相放大器构成,本实施例在版图设计过程中,尽量使得运放A和运放B的直流偏移电压大小,方向接近,以达到相互抵消的结果,最终实现级联放大器输出直流偏移电压最小。
一个典型的运放电路,如运放A(运放B与运放A相同),其主要由:A输入管,A电流镜1(PMOS),A电流镜2(NMOS),A偏置电压电路和A输出电路构成。其中,输入管,电流镜1和电流镜2的匹配程度决定运放的输出直流偏移电压的大小。
结合图3所示,本实施例提供的版图设计方法采用直接靠近匹配的办法,主要包括:将运放A的偏置电压电路(101,103)和运放B的偏置电压电路(201,203)靠近放置;将运放A的电流镜1(104)和运放B的电流镜1(204)靠近放置;将运放A的输入管(105)和运放B的输入管(205)靠近放置;将运放A的电流镜2(106)和运放B的电流镜2(206)靠近放置。
如图3所示,本实施例提供的级联放大器的布局结构如下:运放A的偏置电压电路(101,103)和运放B的偏置电压电路(201,203)靠近放置,并位于整个布局的上、下边缘;运放A的电流镜1(104)和运放B的电流镜1(204)靠近放置,并位于整个布局中央的上部;运放A的输入管(105)和运放B的输入管(205)靠近放置,并位于整个布局中央的中部;运放A的电流镜2(106)和运放B的电流镜2(206)靠近放置,并位于整个布局中央的下部;运放A的输出(102)和运放B的输出(202)分别位于整个布局的左、右边缘。
实施例二:
结合图4所示,实施例二与实施例一的区别在于:实施例二提供的版图设计方法采用中心对称匹配的办法,主要包括:将运放A的偏置电压电路(301,303)和运放B的偏置电压电路(401,403)靠近放置;将运放A的电流镜1(304,307)和运放B的电流镜1(404,407)采用中心匹配的方法放置;将运放A输入管(305,308)和运放B输入管(405,408)采用中心匹配的方法放置;将运放A电流镜2(306,309)和运放B电流镜2(406,409)采用中心匹配的方法放置。
如图4所示,实施例二提供的级联放大器的布局结构如下:运放A的偏置电压电路(301,303)和运放B的偏置电压电路(401,403)靠近放置,并位于整个布局的上下边缘;运放B的电流镜1(404,407)位于整个布局中央上部的中心,运放A的电流镜1(304,307)位于运放B的电流镜1(404,407)的左右两侧;运放B输入管(405,408)位于整个布局中央中部的中心,运放A的输入管(305,308)位于运放B输入管(405,408)的左右两侧;运放B的电流镜2(406,409)位于整个布局中央下部的中心,运放A的电流镜2(306,309)位于运放B电流镜2(406,409)的左右两侧;运放A的输出(502)和运放B的输出(602)分别位于整个布局的左、右边缘。
本发明的主旨是尽量使得运放A和运放B的直流偏移电压大小,方向接近,以达到相互抵消的结果,最终实现级联放大器输出直流偏移电压最小,不但可以应用于两级的级联放大器电路,也可以应用于多级的级联放大器电路。所以,除上面列出的两种匹配办法外,也可以采用其他类似的匹配方法来实现。

Claims (2)

1.一种减少级联放大电路直流偏移电压的版图设计方法,其特征在于:将运放A的偏置电压电路(301,303)和运放B的偏置电压电路(401,403)靠近放置,并位于整个布局的上下边缘;将运放B的电流镜1(404,407)放置于整个布局中央上部的中心,运放A的电流镜1(304,307)放置于运放B的电流镜1(404,407)的左右两侧;将运放B输入管(405,408)放置于整个布局中央中部的中心,运放A的输入管(305,308)放置于运放B输入管(405,408)的左右两侧;将运放B的电流镜2(406,409)放置于整个布局中央下部的中心,运放A的电流镜2(306,309)放置于运放B电流镜2(406,409)的左右两侧;将运放A的输出(502)和运放B的输出(602)分别放置于整个布局的左、右边缘。
2.一种减少级联放大电路直流偏移电压的布局结构,包括级联的运放A和运放B,其特征在于:运放A的偏置电压电路(301,303)和运放B的偏置电压电路(401,403)靠近放置,并位于整个布局的上下边缘;运放B的电流镜1(404,407)位于整个布局中央上部的中心,运放A的电流镜1(304,307)位于运放B的电流镜1(404,407)的左右两侧;运放B输入管(405,408)位于整个布局中央中部的中心,运放A的输入管(305,308)位于运放B输入管(405,408)的左右两侧;运放B的电流镜2(406,409)位于整个布局中央下部的中心,运放A的电流镜2(306,309)位于运放B电流镜2(406,409)的左右两侧;运放A的输出(502)和运放B的输出(602)分别位于整个布局的左、右边缘。
CN201210429788.9A 2012-10-31 2012-10-31 减少级联放大电路直流偏移电压的版图设计方法及布局结构 Active CN102946232B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210429788.9A CN102946232B (zh) 2012-10-31 2012-10-31 减少级联放大电路直流偏移电压的版图设计方法及布局结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210429788.9A CN102946232B (zh) 2012-10-31 2012-10-31 减少级联放大电路直流偏移电压的版图设计方法及布局结构

Publications (2)

Publication Number Publication Date
CN102946232A CN102946232A (zh) 2013-02-27
CN102946232B true CN102946232B (zh) 2016-03-23

Family

ID=47729148

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210429788.9A Active CN102946232B (zh) 2012-10-31 2012-10-31 减少级联放大电路直流偏移电压的版图设计方法及布局结构

Country Status (1)

Country Link
CN (1) CN102946232B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202889289U (zh) * 2012-10-31 2013-04-17 珠海市杰理科技有限公司 减少级联放大电路直流偏移电压的布局结构

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4717890A (en) * 1986-04-07 1988-01-05 Motorola, Inc. Symmetric layout for quad operational amplifier
KR101009539B1 (ko) * 2002-12-03 2011-01-18 산요덴키가부시키가이샤 회로 레이아웃 구조
US6939736B2 (en) * 2003-07-31 2005-09-06 Texas Instruments Incorporated Ideal operational amplifier layout techniques for reducing package stress and configurations therefor
CN101800519B (zh) * 2009-02-09 2015-02-04 普诚科技股份有限公司 运算放大器及降低运算放大器的偏移电压的方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202889289U (zh) * 2012-10-31 2013-04-17 珠海市杰理科技有限公司 减少级联放大电路直流偏移电压的布局结构

Also Published As

Publication number Publication date
CN102946232A (zh) 2013-02-27

Similar Documents

Publication Publication Date Title
EP2545645B1 (en) Class ab amplifiers
CN101917168B (zh) 用于有源功率因数校正器中的高转换速率跨导放大器
CN103138682B (zh) 一种低噪声放大器
CN202889289U (zh) 减少级联放大电路直流偏移电压的布局结构
CN104467714B (zh) 一种运算放大器电路、运算放大器以及包络跟随电源
CN105379110B (zh) 并联谐振电路
CN102355212A (zh) 一种带电流补偿的轨到轨输入级
CN107196616A (zh) 一种用于运算放大器的密勒补偿电路及运算放大器
CN102946232B (zh) 减少级联放大电路直流偏移电压的版图设计方法及布局结构
CN106559042A (zh) 应用于低电压下的低噪声放大器
CN107395146B (zh) 一种恒定跨导放大器电路
CN107370467B (zh) 一种用于dc-dc转换器的限流误差放大器电路
CN103346794B (zh) 数模转换器
CN104506151B (zh) 一种用于医疗电子的运算放大器
CN103138691A (zh) 一种反馈运算放大器
CN103023446A (zh) 运算放大器电路结构
CN104218907A (zh) 衬底驱动低电压轨到轨运算放大器
CN204615777U (zh) 差分放大器
Vij et al. An operational amplifier with recycling folded Cascode topology and adaptive biaisng
CN104579315B (zh) 同时实现高增益和宽输出摆幅的c类反相器
Vij et al. A highly adaptive operational amplifier with recycling folded cascode topology
CN107807707B (zh) 一种多路径高压摆率环路运放电路及其实现方法
Liao et al. Embedded current amplifier compensation for three-stage amplifiers with large capacitive loads
CN104883146A (zh) 轨到轨差分放大器
CN105991101A (zh) 一种电源自适应运算放大器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee
CP03 Change of name, title or address

Address after: 519085 Guangdong city of Zhuhai province Jida West Road No. 107 Building 9 Building (1-4)

Patentee after: Zhuhai jelee Polytron Technologies Inc

Address before: 519015 Guangdong province Zhuhai City Jiuzhou Road No. 2069 2 floor

Patentee before: Zhuhai Jieli Technology Co., Ltd.

CP02 Change in the address of a patent holder
CP02 Change in the address of a patent holder

Address after: 519000 No. 333, Kexing Road, Xiangzhou District, Zhuhai City, Guangdong Province

Patentee after: ZHUHAI JIELI TECHNOLOGY Co.,Ltd.

Address before: Floor 1-107, building 904, ShiJiHua Road, Zhuhai City, Guangdong Province

Patentee before: ZHUHAI JIELI TECHNOLOGY Co.,Ltd.