CN204615777U - 差分放大器 - Google Patents

差分放大器 Download PDF

Info

Publication number
CN204615777U
CN204615777U CN201520234732.7U CN201520234732U CN204615777U CN 204615777 U CN204615777 U CN 204615777U CN 201520234732 U CN201520234732 U CN 201520234732U CN 204615777 U CN204615777 U CN 204615777U
Authority
CN
China
Prior art keywords
pmos
nmos tube
drain electrode
connects
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201520234732.7U
Other languages
English (en)
Inventor
易坤
高继
赵方麟
陈雪松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai semiconducto Limited by Share Ltd
Original Assignee
Chengdu Minchuang Science & Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Minchuang Science & Technology Co Ltd filed Critical Chengdu Minchuang Science & Technology Co Ltd
Priority to CN201520234732.7U priority Critical patent/CN204615777U/zh
Application granted granted Critical
Publication of CN204615777U publication Critical patent/CN204615777U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)

Abstract

本实用新型属于集成电路技术领域,涉及一种差分放大器。该电路包括:衬底驱动的差分输入电路、差分至单端转换电路。其特点是:差分放大器能够在低电压下工作,实现轨到轨的差分输入和轨到轨的电压输出,并实现高的电压增益。

Description

差分放大器
技术领域
本实用新型涉及模拟集成电路领域,涉及一种差分放大器。
背景技术
随着晶体管尺寸的减小,集成电路的规模和可靠性问题促使电源电压降低。同时,随着可移动设备的迅速发展和广泛应用,低电压、低功耗的电路也日益受到关注。低电源电压对工艺和电路结构提出了更高的要求。
运算放大器是模拟集成电路设计中的基本单元,广泛地应用于各种模拟和混合信号系统中。在CMOS工艺中,由于MOSFET的阈值电压不可能降的太多,因此对低压运算放大器的设计在在结构和性能上有很大的约束,轨到轨的电压输入(即输入电压包含从VDD到GND的整个电压范围)更是很难实现。衬底驱动技术为低电压下的电路设计提供了一种重要方法,这种技术使阱和源极之间形成弱正偏,从而降低了阈值电压的限制。
实用新型内容
本实用新型的目的在于是提供一种差分放大器,使运算放大器能够在低电压下工作,实现轨到轨的输入和轨到轨的电压输出。
为解决上述技术问题,本实用新型的实施例提供技术方案如下:
本实用新型所述差分放大器,包括:差分输入电路和差分至单端转换电路;
所述差分输入电路包括:第一PMOS管、第二PMOS管、第三PMOS管和第一NMOS管、第二NMOS管、第三NMOS管;所述第一PMOS管和第二PMOS管形成PMOS衬底差分输入对,所述第一NMOS管和第二NMOS管形成NMOS衬底差分输入对,第三PMOS管和第三NMOS管作为差分对负载;第一NMOS管和第一PMOS管的衬底接正端输入信号,第二NMOS管和第二PMOS管的衬底接负端输入信号;第一PMOS管和第二PMOS管的栅极接地、源端接第三PMOS管漏极,第三PMOS管的源极接电源、栅极接第一偏置电压;第一NMOS管和第二NMOS管的栅极接电源、源端接第三NMOS管漏极,第三NMOS管的源极接地、栅极接第二偏置电压;第一NMOS管、第二NMOS管和第一PMOS管、第二PMOS管的漏极作差分输出;
所述差分至单端转换电路,将所述差分输入电路的输出差分信号转换为单端信号输出。
具体的,所述差分至单端转换电路包括:第四PMOS管、第五PMOS管、第六PMOS管、第七PMOS管和第四NMOS管、第五NMOS管、第六NMOS管、第七NMOS管;所述第四PMOS管、第五PMOS管的源和衬底接电源、栅极接第三偏置电压;
第四PMOS管漏极接第六PMOS管源极和第一NMOS管漏极,第五PMOS管漏极接第七PMOS管源极和第二NMOS管漏极;第六PMOS管、第七PMOS衬底接第七偏置电压、栅极接第四偏置电压;
第六PMOS管漏极接第六NMOS管漏极,第七PMOS管漏极接第七NMOS管漏极;第六NMOS管、第七NMOS衬底接第八偏置电压、栅极接第五偏置电压;第六NMOS管源极接第四NMOS管漏极和第一PMOS管漏极,第七NMOS管源极接第五NMOS管漏极第二PMOS管漏极;第四NMOS管、第五NMOS管的衬底接到第六NMOS管漏端、栅极接第六偏置电压、源极接地;第七NMOS管的漏极输出单端信号。
与现有技术相比,本实用新型所述的差分放大器,具有以下的特点:
1.采用衬底驱动MOS管作为输入差分对管,实现在低电压下的轨到轨的输入范围;
2.采用衬底驱动电流镜和共源共栅结构,在低电压下实现运算放大器的高增益;
附图说明
图1是本实用新型所述的差分放大器一种具体实施方式的电路结构图。
具体实施方式
为使本实用新型的实施例要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
本实用新型所述差分放大器,包括差分输入电路和差分至单端转换电路,差分输入电路接收正端输入信号VINP和负端输入信号VINN,并输出差分信号,差分至单端转换电路将差分信号转换为单端信号,输出驱动电路再进一步放大,实现轨到轨的输出。
图1为差分输入电路和差分至单端转换电路组成的电路。下面结合图1描述本实用新型中的差分输入电路和差分至单端转换电路。
如图1所示,差分输入电路由第一PMOS管P1、第二PMOS管P2、第三PMOS管P3和第一NMOS管N1、第二NMOS管N2、第三NMOS管N3组成。P1和P2组成P型衬底差分输入对,P3作为其负载偏置;N1和N2组成N型衬底差分输入对,N3作为其负载偏置。P1和N1的衬底连接正端输入信号VINP,P2和N2的衬底连接负端输入信号VINN。P1、P2的栅极接地、源端接P3的漏极,P3的源极接电源,栅极接第一偏置电压VB 1。N1、N2的栅极接电源、源端接N3的漏极,N3的源极接地、栅极接第二偏置电压VB2。输入偏置电压VB1和VB2为差分对提供工作电流。N1、N2和P1、P2的漏极作差分输出。
P1、P2和N1、N2形成的全差分对能够输入全范围电压,是因为:当输入共模电压较低时,P1、P2导通并处于饱和状态,而N1、N2截止;当输入共模电压较高时,P1、P2截止,而N1、N2导通并处于饱和状态;当输入共模电压在中间区域时,P1、P2和N1、N2都会导通。这样使运算放大器在任何输入电压下都可以工作,实现了轨到轨的输入范围。
P1和P2组成的P型衬底差分输入对,它们的栅极是接地的。当P1和P2导通时,处于饱和状态,其栅极下已经形成导电沟道,不受阈值电压VTHP的限制。在P1和P2衬底端所加的输入信号VINP和VINN发生变化时,该衬底端与该导电沟道之间的耗尽层厚度发生变化,从而改变了沟道反型层的厚度,进而控制了沟道电流的大小。
饱和状态的PMOS管电流可以表示为
      
(式1)
其中,K'P表示PMOS电导系数,表示PMOS平衡费米电动势,γP表示PMOS体效应因子,λP为PMOS沟通长度调制系数。
PMOS管衬底输入跨导可以表示为
           (式2)
同样的,饱和状态的NMOS管电流可以表示为
      
(式3)
其中,K'N表示NMOS电导系数,表示NMOS平衡费米电动势,γN表示NMOS体效应因子,λN为NMOS沟通长度调制系数。
NMOS管衬底输入跨导可以表示为
          (式4)
从式2和式4可以看到,单独的NMOS管衬底输入跨导gmbn和PMOS管衬底输入跨导gmbp都是随衬底和源极之间的电压VBS变化的,也就是随衬底端的输入电压而变化的,gmbn随输入电压是单调递增的,gmbp随输入电压是单调递减的。而把NMOS管和PMOS管组成衬底全差分对管,得到的式5中的衬底输入跨导为gmb,由P1、P2和N1、N2组成的全差分对不仅可以提高放大器的增益,而且减小了输入跨导的变化量,有利于运算放大器的频率补偿。
图1中,差分至单端转换电路包括:第四PMOS管P4、第五PMOS管P5、第六PMOS管P6、第七PMOS管P7和第四NMOS管N4、第五NMOS管N5、第六NMOS管N6、第七NMOS管N7。
P4、P5管的源和衬底接电源、栅极接第三偏置电压VB3,P4管漏极接P6管源极和N1管漏极,P5管漏极接P7管源极和N2管漏极。P6、P7的衬底接第七偏置电压VB7、栅极接第四偏置电压VB4。P6管漏极接N6管漏极,P7管漏极接N7管漏极。N6、N7的衬底接第八偏置电压VB8、栅极接第五偏置电压VB5。N6管源极接N4管漏极和P1管漏极,N7管源极接N5管漏极和P2管漏极。N4、N5的衬底接到N6管漏端、栅极接第六偏置电压VB6、源极接地。N7管的漏极输出单端信号VA。
差分至单端转换电路是共源共栅结构,其目的是提高放大器的增益。但普通的共源共栅结构虽然能提高电路增益,但却难以在低电压下工作,因此使用由N4和N5组成的衬底驱动电流镜,把放大器双端输出转换为单端输出。衬底驱动电流镜是为了减小N4、N5上的压降,如果用普通的电流镜,则其上的压降VDS等于VGS,比阈值电压大,在低电源电压下,会导致共源共栅电路不能工作。N4、N5的栅极加偏置电压VB6,使N4、N5处于饱和状态,输入端加在衬底上,这样N4、N5上的压降VBS就不需要比阈值电压大了。VB3-VB5提供栅极偏置电压,保证所有MOS管工作在饱和区,VB7和VB8为P6、P7、 N6、N7提供衬底偏置电压,目的是提高电路的输出电阻,从而提高电路增益。
综上所述,本实用新型所述差分放大器,能够在低电压下工作,实现轨到轨的差分输入和轨到轨的输出。
上述实施例仅说明本实用新型的技术构思和特点,其目的是在于让熟悉此项技术的人士能够了解本实用新型的内容并据以实施,并不能以此限制本实用新型的保护范围。凡根据本实用新型精神实质所做的等效变化或修饰,都应涵盖在本实用新型的保护范畴之内。

Claims (2)

1.差分放大器,包括:差分输入电路和差分至单端转换电路;
所述差分输入电路包括:第一PMOS管、第二PMOS管、第三PMOS管和第一NMOS管、第二NMOS管、第三NMOS管;所述第一PMOS管和第二PMOS管形成PMOS衬底差分输入对,所述第一NMOS管和第二NMOS管形成NMOS衬底差分输入对,第三PMOS管和第三NMOS管作为差分对负载;第一NMOS管和第一PMOS管的衬底接正端输入信号,第二NMOS管和第二PMOS管的衬底接负端输入信号;第一PMOS管和第二PMOS管的栅极接地、源端接第三PMOS管漏极,第三PMOS管的源极接电源、栅极接第一偏置电压;第一NMOS管和第二NMOS管的栅极接电源、源端接第三NMOS管漏极,第三NMOS管的源极接地、栅极接第二偏置电压;第一NMOS管、第二NMOS管和第一PMOS管、第二PMOS管的漏极作差分输出;
所述差分至单端转换电路,将所述差分输入电路的输出差分信号转换为单端信号输出。
2.如权利要求1所述差分放大器,其特征在于,所述差分至单端转换电路包括:第四PMOS管、第五PMOS管、第六PMOS管、第七PMOS管和第四NMOS管、第五NMOS管、第六NMOS管、第七NMOS管;所述第四PMOS管、第五PMOS管的源和衬底接电源、栅极接第三偏置电压;
第四PMOS管漏极接第六PMOS管源极和第一NMOS管漏极,第五PMOS管漏极接第七PMOS管源极和第二NMOS管漏极;第六PMOS管、第七PMOS衬底接第七偏置电压、栅极接第四偏置电压;
第六PMOS管漏极接第六NMOS管漏极,第七PMOS管漏极接第七NMOS管漏极;第六NMOS管、第七NMOS衬底接第八偏置电压、栅极接第五偏置电压;第六NMOS管源极接第四NMOS管漏极和第一PMOS管漏极,第七NMOS管源极接第五NMOS管漏极第二PMOS管漏极;第四NMOS管、第五NMOS管的衬底接到第六NMOS管漏端、栅极接第六偏置电压、源极接地;第七NMOS管的漏极输出单端信号。
CN201520234732.7U 2015-04-20 2015-04-20 差分放大器 Active CN204615777U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520234732.7U CN204615777U (zh) 2015-04-20 2015-04-20 差分放大器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520234732.7U CN204615777U (zh) 2015-04-20 2015-04-20 差分放大器

Publications (1)

Publication Number Publication Date
CN204615777U true CN204615777U (zh) 2015-09-02

Family

ID=53968299

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520234732.7U Active CN204615777U (zh) 2015-04-20 2015-04-20 差分放大器

Country Status (1)

Country Link
CN (1) CN204615777U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104883146A (zh) * 2015-04-20 2015-09-02 成都岷创科技有限公司 轨到轨差分放大器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104883146A (zh) * 2015-04-20 2015-09-02 成都岷创科技有限公司 轨到轨差分放大器

Similar Documents

Publication Publication Date Title
CN105141265B (zh) 一种增益提升的运算跨导放大器
CN101963819B (zh) 基准电压电路和电子设备
EP2652872B1 (en) Current mirror and high-compliance single-stage amplifier
EP3113359B1 (en) Amplifier arrangement
CN110729995B (zh) 一种电平转换电路及电平转换方法
CN107508567B (zh) 一种低电压跨导恒定轨到轨差分放大器
CN202257346U (zh) 一种集成摆率增强电路的低压差线性稳压器
Beloso-Legarra et al. Two-stage OTA with all subthreshold MOSFETs and optimum GBW to DC-current ratio
CN105305989B (zh) 轨到轨运算放大器
CN104881071A (zh) 低功耗基准电压源
CN111384940B (zh) 一种高线性度宽摆幅cmos电压跟随器
CN106559042A (zh) 应用于低电压下的低噪声放大器
CN113131886B (zh) 一种运算放大器
CN204615777U (zh) 差分放大器
CN204928758U (zh) 一种增益提升的运算跨导放大器
CN107154786A (zh) 一种低电压轨到轨运算跨导放大器
CN104218907A (zh) 衬底驱动低电压轨到轨运算放大器
CN102097939B (zh) 一种电流采样电路
Moustakas et al. Improved low-voltage low-power class AB CMOS current conveyors based on the flipped voltage follower
CN104883146A (zh) 轨到轨差分放大器
CN211089632U (zh) 一种高线性度宽摆幅cmos电压跟随器
CN205945659U (zh) 带有增益自举功能的跨阻放大器
CN103684299A (zh) 一种衬底驱动低电压低功耗运算放大器
CN202004645U (zh) 一种电流采样电路
CN109347453A (zh) 一种高线性精度的全差分运算放大器电路结构

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20160422

Address after: 201204 Zhang Heng road Shanghai, Pudong New Area Zhangjiang hi tech Park Lane 666 No. 2 floor 504-511 room 5

Patentee after: Shanghai Bright Power Semiconductor Co.,Ltd.

Address before: West high tech Zone Fucheng Road in Chengdu city of Sichuan province 610000 399 No. 6 Building 1 unit 10 floor No. 2

Patentee before: Chengdu Minchuang Science & Technology Co., Ltd.

CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 5 room 504-511, room 2, Lane 666, Zhang Heng Road, Pudong New Area, China (Shanghai) free trade zone, Shanghai, China ()

Patentee after: Shanghai semiconducto Limited by Share Ltd

Address before: 201204 Zhang Heng road Shanghai, Pudong New Area Zhangjiang hi tech Park Lane 666 No. 2 floor 504-511 room 5

Patentee before: Shanghai Bright Power Semiconductor Co.,Ltd.