CN102665040B - 定时发生器、摄影装置以及点时钟输出方法 - Google Patents
定时发生器、摄影装置以及点时钟输出方法 Download PDFInfo
- Publication number
- CN102665040B CN102665040B CN201110307165.XA CN201110307165A CN102665040B CN 102665040 B CN102665040 B CN 102665040B CN 201110307165 A CN201110307165 A CN 201110307165A CN 102665040 B CN102665040 B CN 102665040B
- Authority
- CN
- China
- Prior art keywords
- mentioned
- dot clock
- period
- display
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N23/00—Cameras or camera modules comprising electronic image sensors; Control thereof
- H04N23/60—Control of cameras or camera modules
- H04N23/63—Control of cameras or camera modules by using electronic viewfinders
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N23/00—Cameras or camera modules comprising electronic image sensors; Control thereof
- H04N23/80—Camera processing pipelines; Components thereof
- H04N23/84—Camera processing pipelines; Components thereof for processing colour signals
- H04N23/843—Demosaicing, e.g. interpolating colour pixel values
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/10—Circuitry of solid-state image sensors [SSIS]; Control thereof for transforming different wavelengths into image signals
- H04N25/11—Arrangement of colour filter arrays [CFA]; Filter mosaics
- H04N25/13—Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements
- H04N25/134—Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements based on three different wavelength filter elements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/745—Circuitry for generating timing or clock signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
- H04N5/77—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
- H04N5/772—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/79—Processing of colour television signals in connection with recording
- H04N9/80—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
- H04N9/804—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
- H04N9/8042—Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components involving data reduction
Abstract
一种定时发生器、摄影装置以及点时钟输出方法。向具有按作为每一行的显示周期的每一水平同步期间对作为显示图像数据时的同步信号的点时钟的输出数进行计数的计数器的显示部输出上述时钟,上述图像数据表示根据拍摄被摄体的摄影传感器的输出数据所生成的上述被摄体的图像,但是,判定在长度变动的上述水平同步期间内以第一周期输出上述点时钟的情况下的上述点时钟的输出数是否有超过上述计数器的上限值的可能性,在判定为有上述可能性的情况下,将上述点时钟的周期由上述第一周期切换成比上述第一周期长的第二周期。
Description
技术领域
本发明涉及一种用于在显示部显示被摄体的图像的定时发生器、在具有该定时发生器的显示部上显示被摄体的图像的摄影装置以及点时钟输出方法。
背景技术
一直以来,将利用摄影传感器所拍摄到的图像在液晶显示器上进行显示的摄影装置广为人知,为了防止在液晶显示器上延迟于被摄体地显示被摄体的图像,已经开发出各种技术。例如,专利文献1公开的技术为:在具有记录1帧份的图像信号的VRAM的摄影装置中,在对VRAM结束1帧份的图像信号的写入之前,读出图像信号,并在液晶显示器上进行显示。具体而言,记述了一种在从摄影传感器的驱动时刻开始延迟了ΔT的再现时刻,开始在液晶显示器上显示图像的结构。
专利文献1:JP特开2007-243615号公报
在专利文献1的技术中,驱动时刻以及再现时刻的周期是用于处理1帧的图像的周期,且针对各帧定义恒定的ΔT。即,在专利文献1的技术中描述了:针对每一种模式定义ΔT(专利文献1的第0057段),另外,ΔT是以图像数据的读出不会先于写入进行的方式而确定的(专利文献1的第0055和0056段)。因此,虽然针对每个模式能够变动,但在同一模式中,ΔT对于各帧是共同的值,对于成为显示对象的图像的所有行赋予共同的相位差ΔT。
但是,在进行用于根据摄影传感器的输出数据而将被摄体的图像显示在显示部上的图像处理的结构中,各种图像处理所需要的期间有可能每一行都不同。在各种图像处理所需要的期间有可能每一行都不同的结构的情况下,如果对成为显示对象的图像的所有行都赋予共同的相位差ΔT,则例如有可能某一行的图像数据的读出会先于写入进行。另外,关于其他的行,有可能在从写入到读出的期间内发生延迟。因此,可以说在具有上述结构的情况下,如果赋予各行共同的相位差ΔT,则显示效率差。
发明内容
本发明就是鉴于上述技术问题而作出的,目的是提高显示效率。
在各种图像处理所需要的期间可能会每行不同的结构的情况下,根据图像数据的生成处理的进展,通过将ΔT设置为按每行可变,从而能够提高上述的显示效率。在延长ΔT的情况下,即在延长水平同步期间的情况下,作为以比水平同步信号短的周期输出的同步信号的点时钟的水平同步期间内的输出数会增加。
但是,例如当把实时取景显示在摄影装置的显示部时,在摄影传感器的帧率被切换成慢的帧率的情况下(例如,由于从亮的环境变成暗的环境,因而延长曝光时间等情况下),如果使摄影传感器与显示部的帧同步,则显示侧的帧率也需要切换成慢的帧率。其结果是,显示侧的水平同步期间也变长。如果水平同步期间变长,则水平同步期间内的点时钟的输出数也变多。因此,例如,在帧率变慢的情况下、或在如上所述地根据图像数据的生成处理的进展而使ΔT被延长的情况下,点时钟的输出数有可能超过按每一水平同步期间计数该输出数的计数器的上限值,而会发生溢出。
因此,本发明的定时发生器的构成方式为:判定在水平同步期间内以第一周期输出点时钟的情况下的点时钟的输出数是否有超过计数器的上限值的可能性,在判定为有可能性的情况下,将点时钟的周期从第一周期切换成第二周期并输出。第二周期被定义为比第一周期长的周期。另外,第二周期被定义为:通过将点时钟切换成第二周期,水平同步期间内的点时钟的输出数不会超过计数器的上限值的值。在相同长度的期间内,以比第一周期长的第二周期输出点时钟的情况下的点时钟的输出数变得比以第一周期输出点时钟的情况下的点时钟的输出数少。因此,在若判定为若以第一周期输出点时钟则有可能超过计数器的上限值的情况下,通过将点时钟的周期切换成第二周期,能够避免计数器的溢出。其结果是,能够防止计数器的溢出所导致的显示部的误动作。
另外,第一周期以及第二周期并不是表示固定值,只不过是将周期延长前的点时钟的周期称为第一周期,将周期延长后的点时钟的周期称为第二周期。
帧率信息获取部只要能够获取表示拍摄被摄体的摄影传感器的帧率的信息即可,可以利用任何方法获取。在本发明中,显示部的水平同步期间的长度的变动至少取决于摄影传感器的帧率。首先,能够根据摄影传感器的帧率来设定显示部的帧率。然后,如果显示部的帧率被确定,则能够设定显示部的基准水平同步期间。基准水平同步期间是指:基于根据显示部的帧率所设定的垂直同步期间以及每一帧的行数(包括与显示部的显示区域对应的行以及与该显示区域的垂直方向的前后的非显示区域对应的行)所设定的成为基准的水平同步期间,例如,能够定义为该垂直同步期间除以该行数而得到的值。在本发明中,所设想的结构是:当表示基于摄影传感器的输出数据的图像数据时,既有实际的水平同步期间的长度与基准水平同步期间相同的行,也有由于图像数据生成处理的进展变慢,因此实际的水平同步期间与基准水平同步期间相比被长期化的行。
显示部所具备的计数器是按水平同步期间的每一个周期来计数显示控制部所输出的点时钟的输出数的计数器。点时钟是表示图像数据时的同步信号之一,是以比作为行单位的同步信号的水平同步信号的周期还短的周期所输出的信号。另外,“按水平同步期间的每一周期计数点时钟的输出数”是指:按每一水平同步期间来重置计数值。另外,在本发明中设想为:能够利用该计数器所计数的数的上限值是被事先确定的,并且不会动态地变动。
显示控制部是对于显示部输出垂直同步信号、水平同步信号或点时钟信号等的同步信号的单元。另外,显示控制部判定在水平同步期间内以第一周期输出点时钟的情况下的点时钟的输出数是否有可能超过计数器的上限值,在判定为有可能的情况下,将点时钟的周期由第一周期切换成第二周期,并向显示部输出。超过计数器的上限值而成为溢出的状况会如后面要提到的那样,有各种各样的情况。进行该判定的部分为判定部。
例如,在切换摄影传感器的帧率的情况下有可能发生溢出。即,通过切换摄影传感器的帧率,在根据切换后的帧率所设定的显示部的基准水平同步期间内以第一周期输出点时钟的情况下的输出数有超过计数器的上限值的情况。如果在表示基于摄影传感器的输出数据的图像数据的行中,其结构是实际的水平同步期间与基准水平同步期间相比被长期化,而不是被短期化,则在上述情况下,由于摄影传感器的帧率被切换,因此,肯定会发生计数器的溢出。因此,在与切换后的帧率相应的基准水平同步期间除以第一周期而得到的值超过计数器的上限值的情况下,将点时钟的周期由第一周期切换成第二周期。其结果是,在摄影传感器的帧率被切换的情况下,能够避免计数器的溢出。
而且,通过切换摄影传感器的帧率,在满足以下条件的情况下,也有发生溢出的可能性。即,在能够比根据切换后的摄影传感器的帧率所设定的显示部的基准水平同步期间更加延长的最长的水平同步期间内,以第一周期输出点时钟时的点时钟的输出数超过计数器的上限值的情况下,有溢出的可能性。实际的水平同步期间与基准水平同步期间相比被延长是指显示对象行的图像数据的生成处理需要比通常长的时间的情况,延长到什么程度根据每一行的不同而不确定,但是在假设了能够延长的最长的水平同步期间,并且该最长的水平同步期间除以第一周期而得到的值超过计数器的上限值的情况下,有可能发生溢出。因此,与基准水平同步期间相比,在实际的水平同步期间没有被延长的情况下,或者即使被延长也没有被延长到最长的水平同步期间的情况下,虽不会发生溢出,但是,如果在实际的水平同步期间被延长到假定的最长的长度的情况下发生溢出,则设为有可能发生溢出,而将点时钟的周期切换为第二周期。其结果是,能够避免计数器的溢出。
另外,在以下的情况下也可以判定有发生溢出的可能性。即,在实际的水平同步期间比基准水平同步期间被延长的情况下,并且在该水平同步期间中已经以第一周期被输出的点时钟的输出数超过后面要提到的阈值的情况下,设为有溢出的可能性,而将点时钟的周期切换成第二周期。该阈值是指:例如,比在基准水平同步期间内以第一周期所输出的点时钟的输出数还大的值,并且是作为比计数器的上限值小的值而事先确定的值。在实际的水平同步期间比基准水平同步期间被延长的期间,显示控制部还监视被计数在一起(counter up)的时钟的输出数是否超过该阈值,在超过的情况下,通过延长时钟的周期,能够避免溢出。另外,在该结构的情况下,显示控制部中需要具有按每个水平同步期间来计数自身输出的时钟的输出数的计数器。另外,在该结构的情况下,可以多次地阶段性延长时钟的周期。
而且,在本发明中,显示控制部可以在帧切换的时刻切换时钟的周期。即,在1帧的显示结束而下一帧的显示开始之前的期间内,可以切换时钟的周期。
而且,如本发明那样,在判定在水平同步期间内以第一周期输出点时钟时的点时钟的输出数有可能超过计数器的上限值的情况下,将点时钟切换成比第一周期长的第二周期并输出的方法也能够作为程序或方法使用。另外,上述的电路、装置、程序以及方法包括各种形态:有时被作为单独的电路或装置来实现,有时在具有复合性功能的电路或装置中使用共有的部件来实现。
附图说明
图1是本发明的实施方式的框图。
图2是表示面型图像传感器和液晶面板的像素数的图。
图3是举例表示面型图像传感器的输出数据的输出法的图。
图(4A)~(4D)是用于说明本发明的实施方式的时序图。
图5是表示本发明的实施方式的点时钟周期切换处理的流程图。
图6是本发明的实施方式的时序图。
图7是本发明的实施方式的时序图。
图8是表示本发明的实施方式的分频电路部的框图。
图中:
1:摄影装置
10:光学系统
11:透镜
13:快门
14:低通滤波器
15:面型图像传感器
20:图像数据生成部
20a:像素插值部
20b:颜色再现处理部
20c:滤波处理部
20d:伽马校正部
20e:尺寸调整处理部
30:定时发生器
30a:定时信息获取部
30b:显示控制部
30c:帧率信息获取部
40:显示部
41:液晶面板驱动器
41a:计数器
42:液晶面板
52a~52d:行缓冲器
55:操作部
201:图像数据输出部
Cdd MAX:计数器41a的上限值
R1:被摄体图像显示区域
R2:信息显示区域
具体实施方式
在此,按照下列顺序对本发明的实施方式进行说明。
(1)摄影装置的结构
(2)水平同步信号的控制
(3)其他的实施方式
(1)摄影装置的结构
在图1所示的作为本发明的一个实施方式的摄影装置1中具有:光学系统10、面型图像传感器15、ASIC200、定时发生器30、显示部40、CPU50、VRAM51、SD-RAM52、ROM53、RAM54和操作部55。CPU50能够适当地使用VRAM51、SD-RAM52和RAM54来执行记录在ROM53中的程序,通过该程序,CPU50执行根据对操作部55的操作来生成表示用面型图像传感器15所拍摄的被摄体的图像数据的功能。另外,操作部55具有:快门按钮、作为用于切换模式的模式切换单元的拨码开关、用于切换光圈和快门速度的拨码开关以及用于操作各种设定菜单的按钮,且使用者能够通过对该操作部55的操作而对摄影装置1发出各种指示。
显示部40是显示表示成为摄影对象的被摄体的图像,且让使用者掌握摄影前的被摄体的样子以及拍摄条件等信息的EVF(Electronic View Finder),本实施方式的摄影装置1是具有EVF的无反光镜数码相机。显示部40具有:未图示的接口电路、液晶面板驱动器41、计数器41a、液晶面板42和未图示的接目镜等。在本实施方式中,液晶面板42是针对每一种像素具有与3色的滤色片对应的三个亚像素(sub-pixel)的高温多晶硅TFT(Thin Film Transistor),像素的位置用正交坐标系的坐标来规定。另外,通过在与一方的坐标轴平行的方向上排列的多个像素来构成行,且构成为多行在与另一方的坐标轴平行的方向上排列。
在本说明书中,将与行平行的方向称为水平方向,将与行垂直的方向称为垂直方向,将由液晶面板42的所有像素构成的一个画面称为1帧。
液晶面板驱动器41对各亚像素施加电压,且将用于驱动液晶的信号输出给液晶面板42。液晶面板42具有未图示的栅极驱动器以及源极驱动器,且根据从液晶面板驱动器41输出的信号,栅极驱动器控制各行的各像素的显示时刻,源极驱动器对被作为显示时刻的行的各像素施加与各像素的图像数据对应的电压,由此进行显示。即,构成为:液晶面板驱动器41输出用于进行液晶面板42上的显示的各种信号,例如,规定开始1帧份的显示的时刻的显示开始信号、表示1帧份的显示已结束的显示结束信号、规定用于进行1帧份的显示的期间的垂直同步信号(DVsync)、规定用于进行1行份的显示的期间的水平同步信号(DHsync)、规定各行内的图像数据的获取期间的数据激活信号(DDactive)、规定各像素的图像数据的获取时刻等的点时钟信号(DDotclock)以及各像素的图像数据(Data)。
另外,本实施方式的摄影装置1具有定时发生器30,上述的垂直同步信号DVsync、水平同步信号DHsync、数据激活信号DDactive、点时钟信号DDotclock、显示开始信号以及显示结束信号由该定时发生器30生成。即,定时发生器30具有包括分频电路等的显示控制部30b,该分频电路生成与从时钟信号产生单元所输出的规定周期的时钟信号的变化时刻同步地使信号电平发生变化的信号。并且,定时发生器30通过显示控制部30b的控制,在事先确定的时刻,生成信号电平变化的垂直同步信号DVsync、数据激活信号DDactive、点时钟信号DDotclock、显示开始信号以及显示结束信号。在本实施方式中,点时钟DDotclock的周期是可变的。图8是表示用于生成多种周期的点时钟的分频电路部的具体结构例的框图。分频电路部具有将从时钟信号产生单元CLK所输出的时钟信号以多种分频比进行分频的多个分频器DIV1~DIVn、和切换用于生成输出对象的信号的分频器的选择器SEL。显示控制部30b通过选择器SEL来切换分频器的选择,由此,切换对显示部40输出的点时钟DDotclock的周期。另外,在本实施方式中,水平同步信号DHsync的输出时刻是可变的,如后面要提到的那样,输出时刻是根据图像数据输出部201的处理结果来确定的。
液晶面板驱动器41具有计数器41a,该计数器按照水平同步信号DHsync的每个周期,对通过显示控制部30b的控制从定时发生器30所输出的点时钟信号DDotclock的输出数进行计数。用计数器41a所计数的点时钟的输出数用于显示部40的显示时刻的控制。具体而言,例如,每当点时钟被输出N个(N是自然数)时,显示部40为了一并进行N个像素份的显示,而按照每一个水平同步期间对点时钟的输出数进行计数。计数器41a的上限值Cdd_MAX根据显示部40来事先确定。如果通过显示控制部30b在一个水平同步期间内生成多于上限值Cdd_MAX的点时钟,则在计数器41a中发生溢出,显示部40有可能发生误动作。
另外,本实施方式的液晶面板42是在水平方向上具有1024个且在垂直方向上具有768个有效像素的像素数为XGA尺寸的面板,通过对液晶面板驱动器41所输出的图像数据Data的内容以及输出时刻进行调整,能够在任意的位置进行与Data对应的灰度的显示。在本实施方式中,在液晶面板42的事先确定的被摄体图像显示区域,根据面型图像传感器15的输出数据来显示被摄体的图像,另外,在该被摄体图像显示区域以外的信息显示区域,显示表示拍摄条件等的信息的文字。即,在液晶面板42中,同时对被摄体的图像和表示拍摄条件等的信息的文字进行OSD(On Screen Display)显示。另外,虽然液晶面板42在水平方向以及垂直方向具有多于有效像素的像素,但是,在本说明书中,为了简化而对关于有效像素以外的像素的处理进行省略说明。
光学系统10具有使面型图像传感器15成像被摄体图像的透镜11、光圈12、快门13以及低通滤波器14。其中,透镜11和光圈12以能够进行交换的方式安装在未图示的壳体上。作为面型图像传感器15,能够采用:具有拜耳排列的滤色片和具有通过光电转换按每一像素存储与光量相应的电荷的多个光电二极管的CMOS(Complementary Metal Oxide Semiconductor)图像传感器和CCD(Charge Coupled Device)图像传感器等的固体摄像元件。面型图像传感器15的像素的位置用正交坐标系的坐标来规定,并通过在与一方的坐标轴平行的方向上排列的多个像素来构成行,且构成为多行在与另一方的坐标轴平行的方向上排列。在本说明书中,将与行平行的方向称为水平方向,将与行垂直的方向称为垂直方向,将由面型图像传感器15的所有像素构成的一个画面称为1帧。
在本实施方式中,面型图像传感器15也进行与定时发生器30所输出的各种信号同步的动作。即,定时发生器30输出:规定1帧份的处理的开始时刻的帧开始信号、规定用于读出1帧份的光电二极管的检测结果的期间的垂直同步信号(SVsync)、规定用于读出1行份的光电二极管的检测结果的期间的水平同步信号(SHsync)以及规定各像素的图像数据的读出时刻等的点时钟信号(SDotclock)。面型图像传感器15根据垂直同步信号SVsync来开始1帧份的输出数据的输出,在由水平同步信号SHsync所规定的期间内,在与点时钟信号SDotclock相应的时刻,依次读出表示与面型图像传感器15的一部分像素对应的光电二极管的检测结果的输出数据。
ASIC200具有图像数据生成部20,该图像数据生成部20由以下电路结构:即,利用在SD-RAM52中事先确保的多行份的行缓冲器52a~52d,进行通过管道(pipe-line)处理生成用于在显示部40显示被摄体的图像的图像数据的处理。另外,多行份的行缓冲器52a~52d可以设置在图像数据生成部20等中。显示部40根据所生成的图像数据,在液晶面板42上显示被摄体。即,使用者能够一边使用显示部40作为EVF,一边确认被摄体。
另外,在使用者操作操作部55来进行拍摄指示的情况下,按照拍摄指示,面型图像传感器15根据垂直同步信号SVsync,开始1帧份的输出数据的输出,在由水平同步信号SHsync所规定的期间内,在与点时钟信号SDotclock相应的时刻,依次读出表示与面型图像传感器15的所有有效像素对应的光电二极管的检测结果的输出数据。然后,图像数据生成部20利用SD-RAM52等生成JPEG等形式的图像数据,并记录在未图示的移动存储器等中。即,使用者能够生成表示被摄体的图像数据。
(2)水平同步信号的控制
将表示被摄体的图像数据记录在移动存储器等中,在考虑到进行印刷等的情况下,为了获得高品质的图像数据,优选面型图像传感器15的像素数多于规定数。因此,如图2所示,本实施方式中的面型图像传感器15的有效像素数,在水平方向上为5400像素,在垂直方向上为3600像素。面型图像传感器15在水平方向以及垂直方向上具有多于有效像素的像素,但是,在本说明书中,为了简化而对关于有效像素以外的像素的处理进行省略说明。
另一方面,如上所述,液晶面板42在水平方向上具有1024个像素,在垂直方向上具有768个像素,并且在被摄体图像显示区域(图2中所示的R1)显示被摄体的图像。在本实施方式中,由于是在维持面型图像传感器15的纵横比(2∶3)不变的情况下,尽可能大地显示被摄体的图像,因此,相对于液晶面板42的上边以及左右的边,将上边以及左右的边所接触的纵横比为2∶3的矩形区域作为显示被摄体的图像的被摄体图像显示区域R1。另外,剩下的区域为显示表示拍摄条件等信息的文字的信息显示区域(图2所示的区域)。因此,液晶面板42上的被摄体图像显示区域R1是由水平方向上的1024个像素和垂直方向上的682个像素构成的。如上所述,在本实施方式中,面型图像传感器15的像素数和液晶面板42的像素数不一致。
而且,由于显示部40的显示用于使用者对被摄体的确认,因此,如果从通过面型图像传感器15拍摄被摄体的时刻到在显示部40显示该拍摄的被摄体图像的时刻为止的延迟是使用者能够识别的程度的长度,则用EVF目测到的被摄体与所记录的被摄体的图像会出现偏差等,EVF变得极难使用。因此,在使用显示部40作为EVF时,要求延迟少。
因此,为了将用面型图像传感器15拍摄的图像以人不能通过目测确认的极短的延迟显示在显示部40上,在本实施方式中,用面型图像传感器15以及图像数据生成部20进行各种处理,显示部40具有用于高速显示该处理结果所生成的图像数据的结构。
即,在本实施方式的面型图像传感器15中,以在垂直方向上排列的行中n个(n为奇数)中有一个的比例,设置有能够执行读出光电二极管的检测结果的隔行扫描的电路。另外,还设置有加法器,该加法器用于将利用同色的滤色片进行光电转换的光电二极管中的水平方向上排列的m个(m为自然数)的检测结果相加,且使其和成为m分之一(即m个的检测结果的相加平均),并输出。在本实施方式中,在显示部40发挥EVF的功能时,在面型图像传感器15中构成为:通过执行隔行扫描以及加法器的处理,对水平方向以及垂直方向的像素进行间隔剔除,输出比面型图像传感器15所具有的像素数少的像素数的输出数据,由此,高速地拍摄被摄体。
即,在使显示部40发挥EVF的功能的实时取景模式下,面型图像传感器15以n个中一个的比例,根据水平同步信号SHsync,进行以垂直方向的行作为读出对象的读出。另外,将用加法器对m个的光电二极管的检测结果进行相加后得到的结果作为输出数据来输出的处理是根据点时钟信号SDotclock进行的。图3表示在本实施方式中输出比面型图像传感器15所具有的像素数少的像素数的输出数据的方法的一个例子。在该图3中,R表示的矩形表示与透过红色波段光的滤色片对应的光电二极管;G表示的矩形表示与透过绿色波段光的滤色片对应的光电二极管;B表示的矩形表示与透过蓝色波段光的滤色片对应的光电二极管。
如该图3所示,在用矩形表示的各像素的滤色片为拜耳排列的情况下,只有1种颜色的滤色片与各像素对应,因此,各像素的颜色需要利用周围的像素来进行插值。因此,在对行进行间隔剔除而获取输出数据时,需要以在间隔剔除之后相邻的行的滤色片成为不同颜色的方式进行间隔剔除。因此,在本实施方式中,如果设n为奇数,以n行中1行的比例,获取各行的光电二极管的检测值作为输出数据,则能够通过插值来获取能够确定各像素的颜色的输出数据。在本实施方式中,为了使面型图像传感器15的垂直方向的行数尽可能地接近液晶面板42的被摄体图像显示区域R1的垂直方向的行数,而构成为以5行中1行的比例来获取输出数据。在图3中,用向左的箭头表示以5行中1行的比例来获取输出数据这一内容,在该例子中,垂直方向的行数为1/5,即成为720。
而且,在滤色片为拜耳排列的情况下,在水平方向上相邻的像素的颜色不同,并且,每隔一个而排列颜色相同的滤色片。因此,关于在水平方向上排列的像素,能够以每隔一个的方式将m个相加,并使其和成为m分之一(即,通过求出m个的检测结果的相加平均),由此,实质上进行间隔剔除。在本实施方式中,由于使用加法器进行相加的情况下的画质上的制约等因素,将m设定为3。图3表示以下结构:在最下面的行中,将通过绿色的滤色片进行光电转换的、并且在水平方向上排列的3个光电二极管的检测结果用加法器S1相加,并使其和成为1/3;将通过红色的滤色片进行光电转换的、并且在水平方向上排列的3个光电二极管的检测结果用加法器S2相加,并使其和成为1/3。在该例子中,水平方向的像素数为1/3,即成为1800像素。在图2中用虚线的矩形15a表示面型图像传感器15中的间隔剔除后的数据尺寸。
如上所述,在面型图像传感器15中,能够将垂直方向的行数设为720行,将水平方向的像素数设为1800像素。但是,在这样的间隔剔除中,由于在垂直方向上n是奇数,在水平方向上m是自然数等在画质上有制约,因此很难使间隔剔除后的像素数与液晶面板42的被摄体图像显示区域R1的像素数一致。另外,如上所述,在n与m不同的情况下,被摄体与液晶面板42的被摄体图像的纵横比不同。
因此,在本实施方式中,构成为:在图像数据生成部20中,生成用于对间隔剔除后的输出数据再进行尺寸调整,并在液晶面板42的被摄体图像显示区域R1进行显示的图像数据。即,图像数据生成部20具有:像素插值部20a、颜色再现处理部20b、滤波处理部20c、伽马校正部20d和尺寸调整处理部20e。并且,构成为:在生成图像数据的过程中,利用尺寸调整处理部20e来变更垂直方向以及水平方向的像素数,由此,生成与液晶面板42的被摄体图像显示区域R1的像素数相等的图像数据。
行缓冲器52a是暂时记录从面型图像传感器15输出的间隔剔除后的输出数据的缓冲存储器,如果从面型图像传感器15输出间隔剔除后的输出数据,则通过图像数据生成部20的处理将该输出数据暂时记录在行缓冲器52a中。像素插值部20a从行缓冲器52a中获取为了生成在拜耳排列中各像素所欠缺的两个通道的颜色而需要的像素数的数据,并且通过插值处理生成该两个通道的颜色。其结果是,在各像素中生成三个通道的数据。接下来,颜色再现处理部20b根据所生成的数据,进行3×3的行列运算,由此,进行用于颜色匹配的颜色转换处理。由颜色转换处理所生成的数据被暂时存储在行缓冲器52b中。接下来,滤波处理部20c利用滤波处理执行锐度调整或噪声除去处理等。接下来,伽马校正部20d执行伽马校正,以对面型图像传感器15的输出数据的灰度值所表示的颜色与用显示部40处理的图像数据的灰度值所表示的颜色的特性差进行补偿。通过伽马校正所生成的数据被暂时存储在行缓冲器52c中。
在该行缓冲器52c中以线顺序记录的数据是在面型图像传感器15中进行了间隔剔除的像素数。即,以线顺序记录在垂直方向上720行和在水平方向上1800像素的数据。尺寸调整处理部20e依次参照在该行缓冲器52c中所记录的数据,进行插值计算处理,并确定像素之间的位置处的各通道的灰度值,由此,进行尺寸调整。在本实施方式中,上述的面型图像传感器15的间隔剔除在垂直方向上为1/5,在水平方向上为1/3,因此,如图2的矩形15a所示,间隔剔除后的数据的纵横比与面型图像传感器15的输出数据的纵横比不同。因此,尺寸调整处理部20e首先根据记录在行缓冲器52c中的数据,在水平方向上进行缩小到大约57%的尺寸的缩小处理。其结果是,使水平方向的像素数成为1024像素。另外,尺寸调整处理部20e在垂直方向上进行缩小到大约95%的缩小处理。其结果是,生成在水平方向上1024像素、在垂直方向上682行的图像数据。所生成的图像数据被以线顺序记录在行缓冲器52d中。
在本实施方式中,通过以上处理,进行根据面型图像传感器15的输出数据,在液晶面板42的被摄体图像显示区域R1生成能够显示的图像数据的生成处理,但是,面型图像传感器15的输出数据在垂直方向上为720行,与作为图像数据的垂直方向的行数的682行或作为液晶面板42的垂直方向的行数的768行不同。即,为了进行1帧份的拍摄以及显示所需要的行数不同。
因此,在本实施方式中,面型图像传感器15的帧开始信号、水平同步信号SHsync、垂直同步信号SVsync、数据激活信号SDactive以及点时钟信号SDotclock被设定为:为了驱动面型图像传感器15而需要的周期。即,定时发生器30在面型图像传感器15中进行上述垂直方向的间隔剔除,以在用垂直同步信号SVsync规定的期间内能够获取1帧份的行数的输出数据的时刻以及输出次数来输出水平同步信号SHsync。另外,定时发生器30进行上述水平方向的间隔剔除,以在用水平同步信号SHsync规定的期间内能够获取1行份的像素数的输出数据的时刻以及输出次数来输出点时钟信号SDotclock。
另一方面,由于根据从该面型图像传感器15按照线顺序输出的输出数据来进行液晶面板42的显示,因此,具有图像数据输出部201、VRAM51、定时信息获取部30a和显示控制部30b。另外,在本实施例中,虽然显示控制部30b也兼作后面要提到的判定是否产生溢出的判定部,但也可以另行指定构成。图像数据输出部201将记录在行缓冲器52d中的图像数据(Data)按照线顺序输出给VRAM51。在1行份的图像数据向VRAM51的输出结束的时刻,图像数据输出部201将存储器写入结束信号输出给定时信息获取部30a。
一旦定时信息获取部30a获取存储器写入结束信号,显示控制部30b就将用于显示与该存储器写入结束信号对应的行的水平同步信号DHsync输出给显示部40。液晶面板驱动器41与水平同步信号DHsync同步,将该行的图像数据从VRAM51中读出,并显示在液晶面板42上。具体而言,例如,液晶面板驱动器41参照计数器41a所计数的点时钟DDotclock的输出数,每当输出N个点时钟时,一并进行N像素份的显示。在此,n为自然数。其结果是,由面型图像传感器15所拍摄的被摄体的图像被显示在被摄体图像显示区域R1(液晶面板42的1~682行)。另外,CPU50至少在进行信息显示区域R2的显示之前,事先对VRAM51记录OSD数据。并且,在进行液晶面板42的683行~768行的显示时,记录在VRAM51中的OSD数据作为Data被从液晶面板驱动器41中按线顺序读出。其结果是,拍摄条件等的文字被显示在信息显示区域R2中。
在被摄体图像显示区域R1中,在由于图像数据生成部20的进展状况迟于平常而因此向VRAM51的输出也延迟的情况下,与基准水平同步期间TH相比,实际的水平同步期间TDH长期化。在此,基准水平同步期间是指:根据垂直同步期间和每1帧的行数(包括在垂直方向的后沿期间输出的行数和液晶面板42的行数以及在垂直方向的前沿期间输出的行数)所设定的成为基准的水平同步期间,例如,能够定义为该垂直同步信号DVsync的周期除以该行数而得到的值。
图4A表示实际的水平同步期间TDH与基准水平同步期间TH1相比没有被延长的情况下的水平同步期间TDH与周期Tdd1的点时钟DDotclock的关系。图4B表示实际的水平同步期间TDH与基准水平同步期间TH1相比被延长ΔT情况下的水平同步期间TDH与周期Tdd1的点时钟DDotclock的关系。图4A的情况下的水平同步期间TDH内的点时钟DDotclock的输出数由(TH1/Tdd1)表示。图4B的情况下的水平同步期间TDH内的点时钟DDotclock的输出数由{(TH1+ΔT)/Tdd1}表示。因此,水平同步期间TDH比基准水平同步期间TH1被延长的情况与没有被延长的情况相比,水平同步期间TDH内的点时钟DDotclock的输出数呈增加。
帧率信息获取部30c具有从CPU50获取表示面型图像传感器15的帧率的信息的功能。例如,在使用者通过操作操作部55来变更面型图像传感器15的帧率的情况下,帧率信息获取部30c能够获取表示变更后的帧率的信息。或者,在拍摄环境从明亮的环境变化为暗的环境时摄影装置1自动地变更帧率的情况下,帧率信息获取部30c也能够获取表示变更后的帧率的信息。
并且,在本实施方式中,根据面型图像传感器15的帧率,来设定在将实时取景图像显示在液晶面板42上时的帧率。因此,在面型图像传感器15的帧率被变更的情况下,帧率信息获取部30c获取表示变更后的帧率的信息,显示控制部30b根据面型图像传感器15的帧率来变更垂直同步信号DVsync的周期以及水平同步信号DHsync的周期。例如,在面型图像传感器15的帧率被变更为慢的帧率的情况下,基准水平同步期间的长度也被延长。
图4C表示的是:在面型图像传感器15的帧率被切换成图4A中的帧率的(1/X)倍(其中,X>1)的情况下,基准水平同步期间TH2被延长为基准水平同步期间TH1的X倍的例子。在基准水平同步期间TH2内,以与图4A相同的周期(Tdd1)输出点时钟DDotclock的情况下,点时钟DDotclock的输出数成为(X·TH1/Tdd1),与图4A的情况相比呈增加。并且,点时钟的输出数(X·TH1/Tdd1)如果超过显示部40的计数器41a的上限值Cdd_MAX,则计数器41a肯定会发生溢出(在本实施方式中,前提是:在被摄体图像显示区域R1的行中,实际的水平同步期间TDH与基准同步期间相比不会被短期化)。因此,显示控制部30b将点时钟DDotclock的周期由变更前的周期Tdd1(相当于第一周期)切换为比周期Tdd1长的周期Tdd2(相当于第二周期),由此,避免计数器41a的溢出。具体而言,例如,假设为能够延长的最长的水平同步期间TDH_MAX,以满足(TDH_MAX/Cdd_MAX)≤Tdd2≤(TDH_MAX/dMIN)的方式设定周期Tdd2(当然,Cdd_MAX>dMIN)。在此,dMIN为应在一个水平期间中生成的点时钟DDotclock数的最小值(例如,将在水平方向的后沿期间输出的点时钟DDotclock的最小值、用于表示构成液晶面板42的1行的所有像素的点时钟DDotclock数的最小值以及向水平方向的前沿期间输出的点时钟DDotclock的最小值相加后得到的值)。关于Cdd_MAX,例如,在定时发生器30的设计阶段,测算从图像数据生成部20开始1行份的图像数据的生成开始到该行的存储器写入结束信号被输出为止的时间。然后,可以根据统计上有意义的采样数份的该时间的数据,来确定能够通过图像数据生成部的处理而延长的最长的水平同步期间TDH_MAX。另外,最长的水平同步期间TDH_MAX是根据帧率的不同而不同的值。
即使在输出数(X·TH1/Tdd1)没有超过计数器41a的上限值Cdd_MAX的情况下,在实际的水平同步期间TDH与基准水平同步期间TH2(=X·TH1)相比被延长时,输出数(TDH/Tdd1)也有可能超过上限值Cdd_MAX。图4D表示:在面型图像传感器15的帧率被切换成图4A的帧率的(1/X)倍,并且假设实际的水平同步期间TDH被延长到设想的最长的水平同步期间TDH_MAX的的情况下的水平同步期间TDH。在最长的水平同步期间TDH_MAX内以变更前的周期Tdd1来输出点时钟DDotclock的情况下的点时钟DDotclock的输出数由(TDH_MAX/Tdd1)表示。显示控制部30b在点时钟的输出数(TDH_MAX/Tdd1)超过上限值Cdd_MAX的情况下,将点时钟DDotclock的周期切换成周期Tdd2,以当作有溢出的可能性。其结果是,能够避免计数器41a的溢出。另外,周期Tdd2与上述相同,设定为满足(TDH_MAX/Cdd_MAX)≤Tdd2≤(TDH_MAX/dMIN)。
图5是表示点时钟的切换时刻的流程图;图6是表示点时钟的切换的时序图。在图6中,“VRAM (Live View Data)”表示:根据面型图像传感器15的输出数据,图像数据生成部20生成的并且通过图像数据输出部201向VRAM51一行一行地输出的图像数据的输出时刻,因此,实际上,并没有生成这种波形的信号。数字表示行,上升沿表示该行的图像数据开始向VRAM51输出,下降沿表示输出结束的时刻。另外,在本实施方式中,存储器写入结束信号在执行1行份的图像数据的生成处理的过程中被维持为低电平的输出,在结束1行份的图像数据的生成处理且向VRAM51输出的时刻,由在规定期间内成为高电平的1次的脉冲构成。
帧率信息获取部30c监视有无面型图像传感器15的帧率的切换请求(步骤S100),如果有帧率切换的请求,则兼作判定部的显示控制部30b如上所述地判定溢出的可能性(步骤S105)。即,如用图4C所说明的那样,显示控制部30b判定是否成为(X·TH1/Tdd1)>Cdd_MAX。另外,如使用图4D所说明的那样,显示控制部30b判定是否成为(TDH_MAX/Tdd1)>Cdd_MAX。另外,也可以不进行图4C中所说明的判定,而只进行图4D中所说明的判定。在判定为有溢出的可能性的情况下,显示控制部30b待机到1帧的显示结束的时刻为止(步骤S110),在1帧的显示结束的时刻,切换点时钟的周期(步骤S115)。在本实施方式中,1帧的显示结束的时刻是指:显示控制部30b将图6所示的显示结束信号输出给显示部40之后,输出下一帧的显示开始信号之前。
对步骤S115中的点时钟的周期的切换进行说明。在步骤S115中,具体而言,显示控制部30b利用图8的选择器SEL进行分频器的切换。例如,在摄影装置1中,面型图像传感器15的帧率与120fps、60fps和30fps这3个种类对应。在该情况下,针对该3种类的帧率的每一种,在定时发生器30的设计阶段事先计算:计数器41a不会出现溢出问题的点时钟的周期(满足(TDH_MAX/Cdd_MAX)≤Tdd2≤(TDH_MAX/dMIN)的周期),并且能够通过对时钟信号产生单元CLK的时钟信号进行分频而生成的周期。并且,各分频器DIV1~DIVn是作为能够生成这些周期的点时钟的分频电路而设计的。因此,例如,在帧率为120fps的情况下,能够以不会出现溢出的周期来生成点时钟的是分频器DIV1;在帧率是60fps的情况下,能够以不会出现溢出的周期来生成点时钟的是分频器DIV2,如此地按每个帧率与分频器建立对应关系。因此,在步骤S115中,显示控制部30b使用选择器SEL来选择与切换后的帧率相对应的分频器。
如上所述,在本实施方式中,在面型图像传感器15的帧率被切换的情况下,在切换之后,判断在一个水平同步期间中被输出的点时钟DDotclock的输出数是否存在超过计数器41a的上限值Cdd_MAX的可能性,在存在该可能性的情况下,使点时钟DDotclock的周期长期化。其结果是,能够避免计数器41a的溢出。
另一方面,如上所述,在本实施方式中,由于用液晶面板42的水平同步信号DHsync规定的水平同步期间的长度是可变的,因此,即使水平同步期间发生变化,垂直同步信号SYsync、DVsync的周期也维持在相同且恒定的状态。如上所述,在被摄体图像显示区域R1中,存在水平同步期间与基准水平同步期间相比被长期化的可能性。因此,例如,在信息显示区域R2中,通过使水平同步期间与基准水平同步期间TH相比短期化,来抵消基准水平同步期间TH的时间变动,由此,控制输出信号,以便用于显示1帧的垂直同步期间成为恒定。
即,在显示表示拍摄条件等的信息的文字的液晶面板42的信息显示区域R2中,使水平同步期间与基准水平同步期间TH相比短期化,以便抵消在被摄体图像显示区域R1被长期化的水平同步期间与基准水平同步期间TH的差分的累计。
图7表示从如上所述构成的定时发生器30所输出的水平同步信号DHsync,将数据激活信号DDactive以及点时钟信号DDotclock、存储器写入结束信号一起进行来表示。定时发生器30通过定时信息获取部30a获取该存储写入结束信号后,通过显示控制部30b的处理,与该存储写入结束信号的脉冲同步地输出水平同步信号DHsync。因此,假设在基准水平同步期间TH内,某一行的图像数据的生成处理来不及时,直到生成处理结束为止,不会输出水平同步信号DHsync,水平同步期间TDH变得长于基准水平同步期间TH。因此,在基准水平同步期间TH内,某一行的图像数据的生成处理来不及的情况下,直到生成处理结束为止,在液晶面板42上不会开始该行的显示。另外,在各行的图像数据的准备结束之前不会进行显示。而且,一旦N行的图像数据的生成处理结束,且向VRAM51的输出结束,水平同步信号DHsync就被输出,因此,N行的图像数据被毫无延迟地显示。如上所述,由于本实施方式是在水平同步期间TDH能变得比基准水平同步期间TH长的状态下驱动液晶面板42,因此,适合用于应在液晶面板42显示的1行份的图像数据的生成期间能够按每一行进行变动的形式。这种形式能够设想成:面型图像传感器15的数据输出处理或图像数据生成部20进行的图像数据的生成处理的速度能够按每一行的不同而不同。当然,本发明也可以用于每一行的处理速度能够根据拍摄条件或用于拍摄的硬件的不同而不同的形式。例如,本发明能够用于以下结构,即该结构的方式为:通过让使用者操作操作部55,使面型图像传感器15的垂直同步期间或水平同步期间发生变动,或者使图像数据的生成处理所需要的期间发生变动。本发明还能够用于以下结构,即该结构的方式为:通过变更可装卸式EVF或可装卸式透镜,使面型图像传感器15的垂直同步期间或水平同步期间发生变动,或者使图像数据的生成处理所需要的时间发生变动。
如上所述,在本实施方式中,在被摄体图像显示区域R1中,根据从图像数据输出部201所输出的存储器写入结束信号,定时发生器30对水平同步期间TDH进行调整。因此,根据应在被摄体图像显示区域R1显示的图像数据的生成处理的进展,水平同步信号DHsync变得能够被长期化,且用液晶面板42的水平同步信号DHsync规定的水平同步期间TDH不一定成为恒定。另外,如上所述,在本实施方式中,由于用垂直同步信号DVsync规定的垂直同步期间是恒定的,因此,在被摄体图像显示区域R1中,即使在水平同步期间TDH被长期化的情况下,为了液晶面板42的所有行的显示在垂直同步期间内结束,定时发生器30也在信息显示区域R2中,设定水平同步信号DHsync的输出时刻,以便成为比上述基准水平同步期间TH短的水平同步期间TDH2。
即,表示拍摄条件等信息的文字的数据(称为OSD数据)能够不使用面型图像传感器15而事先制成并记录在VRAM51中,因此,即使以很短的水平同步期间执行基于OSD数据的显示,也能够在不发生数据读出的超越的情况下进行恰当的显示。因此,在本实施方式中,设定为:使显示表示拍摄条件等的信息的文字的信息显示区域R2中的水平同步期间变得比用于进行基于面型图像传感器15的输出数据的显示的被摄体图像显示区域R1中的水平同步期间短。
具体而言,定时发生器30通过对水平同步信号DHsync的输出时刻进行调整而使水平同步期间TDH2短期化,以便在被摄体图像显示区域R1中被长期化的水平同步期间TDH和基准水平同步期间TH的差分的总和、与在信息显示区域R2中被短期化的水平同步期间TDH2和基准水平同步期间TH的差分的总和一致。其结果是,成为水平同步期间TDH2<基准水平同步期间TH≤水平同步期间TDH。在此,在信息显示区域R2中,作为用于以成为比上述基准水平同步期间TH短的水平同步期间TDH2的方式输出水平同步信号DHsync的结构,能够采用各种构成。例如,如图7所示,能够采用以下的结构等,该结构为:将在被摄体图像显示区域R1发生的相对于基准水平同步期间TH的延迟ΔT1的总和(∑ΔT1)除以信息显示区域R2的行数L2而得到的值ΔT2在各行中作为应缩短的期间。即,能够采用基准水平同步期间TH-ΔT2是信息显示区域R2中的水平同步期间TDH2的结构等。
如上所述,在本实施方式中,由于根据按液晶面板42的每个区域所调整的水平同步信号,在各区域中进行恰当的显示,因此,相当于液晶面板42的被摄体图像显示区域R1以及信息显示区域R2的部分的行编号被事先确定。例如,在图2所示的例子中,1~682行是被摄体图像显示区域R1;683行~768行是信息显示区域R2。因此,定时发生器30在对相当于1~682行的被摄体图像显示区域R1进行显示时,在与上述存储器写入结束信号相应的时刻输出水平同步信号DHsync,并且,在对相当于683行~768行的信息显示区域R2进行显示时,输出水平同步信号DHsync,以便成为比上述基准水平同步期间TH短的水平同步期间TDH2。
根据该结构,在被摄体图像显示区域R1中,以将延迟最小化的状态,显示用面型图像传感器15所拍摄的被摄体,并且,在信息显示区域R2中,在短的水平同步期间内,成为进行基于OSD数据的拍摄条件等信息的显示的状态。并且,如上所述,由于将水平同步期间控制为:在被摄体图像显示区域R1被长期化的水平同步期间TDH和基准水平同步期间TH的差分的总和、与在信息显示区域R2被短期化的水平同步期间TDH2和基准水平同步期间TH的差分的总和一致,因此,能够在垂直同步信号SVsync、DVsync的周期相同并恒定的状态下,进行通过显示部40的显示。因此,不会出现用面型图像传感器15所拍摄的被摄体延1帧期间以上地显示在液晶面板42上的情况,另外,也不会出现相同图像经多个帧期间显示在液晶面板42上的情况。
(3)其他的实施方式
以上的实施方式是用于实施本发明的一个例子,只要是当判定为在水平同步期间内以第一周期输出点时钟的情况下的点时钟的输出数有超过计数器的上限值的可能性时,将点时钟切换成比第一周期长的第二周期并输出,也就能够采用其他各种实施方式。例如,能够采用以下的变形例或它们的组合。
在上述实施方式中,对变更点时钟的周期是切换面型图像传感器15的帧率的情况的例子进行了说明,但是,在以下的情况下也可以将点时钟DDotclock的周期切换为长的周期。例如,构成为:在显示控制部30b侧还具有对点时钟DDotclock的每个水平同步期间的输出数进行计数的计数器。在这种情况下,显示控制部30b所具有的计数器的上限值要多于显示部40所具有的计数器41a的上限值。并且,显示控制部30b的计数器事先对在水平同步期间中自身对显示部40输出的点时钟DDotclock的输出数进行计数。并且,在显示控制部30b的计数器所计数的点时钟的输出数超过事先确定的阈值thr1的情况下,如果以与至当前为止相同的周期Tdd1继续输出点时钟,则显示控制部30b判断为有超过显示部40的计数器41a的上限值Cdd_MAX的可能性。在该情况下,将点时钟DDotclock的周期从变更前的周期Tdd1切换成比Tdd1长的周期Tdd2,并将点时钟DDotclock输出。具体而言,例如,切换成满足Tdd1≤Tdd2≤(TDH_MAX/dMIN)的周期,并且图8所示的分频器能够生成的周期,并将点时钟DDotclock输出。TDH_MAX如上所述表示能够延长的最长的水平同步期间,dMIN表示在一个水平期间中应生成的点时钟数的最小值。
用图4B对上述事先确定的阈值thr1进行说明。例如,阈值thr1是大于在基准水平同步期间TH1内以变更前的周期Tdd1输出的点时钟的输出数(TH1/Tdd1)的值,并且,被规定为小于计数器41a的上限值Cdd_MAX的值。即,以满足(TH1/Tdd1)<thr1<Cdd_MAX的方式设定阈值thr1。另外,在该情况下,可以多次地阶段性地延长点时钟的周期。
另外,点时钟的周期的切换可以在一帧的显示结束的时刻进行。即,如果在M帧的垂直同步期间中确认到超过阈值thr1,则可以在结束M帧(M为自然数)的显示之后、开始M+1帧的显示之前,切换点时钟的周期。
另外,点时钟DDotclock不局限于以两个阶段进行切换,在以三个以上的多个阶段来减少帧率的情况下,点时钟DDotclock也可以以三个以上的多个阶段进行长期化。
在上述的实施方式中,为了使面型图像传感器15的垂直同步信号SVsync的周期与液晶面板42的垂直同步信号DVsync的周期一致,在液晶面板42的信息显示区域R2中,输出水平同步信号SHsync,以便成为比被摄体图像显示区域R1短的水平同步期间,但是,也可以利用其它的方法使垂直同步信号SVsync的周期与液晶面板42的垂直同步信号DVsync的周期一致。例如,在通常的摄影装置中,由于面型图像传感器15的行数多于液晶面板42的行数,因此,当假设在特定的垂直同步期间内应确保的水平同步期间均等时,液晶面板42的水平同步信号DHsync会变得比面型图像传感器15的水平同步信号SHsync短。因此,即使在将液晶面板42的水平同步信号DHsync长期化的情况下,也会因为该长期化,而很少产生延长液晶面板42的垂直同步期间的需要。另外,通过使水平同步信号DHsync长期化,在液晶面板42的垂直同步信号DVsync变得比面型图像传感器15的垂直同步信号SVsync长的情况下,可以使面型图像传感器15的垂直同步信号SVsync长期化,使垂直同步信号DVsync与垂直同步信号SVsync同步。
另外,在上述实施方式中,虽然记载了在帧率减少的情况下将点时钟DDotclock长期化的内容,但是,相反在帧率增加的情况下,优选使点时钟DDotclock短期化。在这种情况下,使点时钟DDotclock短期化到至少不会发生溢出的程度。
而且,在上述实施方式中,虽然显示部40是使用液晶面板的EVF,但是,显示部40既可以是EVF以外的显示部,例如使用安装在拍摄装置1的背面的液晶面板的显示部,也可以是使用液晶面板以外的方式的显示部。另外,摄影装置1可以是具有反射镜的单视野反光照相机,还可以是摄像机,也可以是具有拍摄功能的便携式电话等装置。而且,在上述面型图像传感器15中,虽然滤色片是拜耳排列,但是本发明也可以用于使用由拜耳排列以外的排列构成的传感器的摄影装置。并且,虽然行缓冲器52d可以是存储1行份的数据的行缓冲器,但也可以是存储多行份的数据的行缓冲器或具有用于记录1帧份的图像数据的记录容量的VRAM。另外,生成图像数据的处理,既可以以1行为单位进行,也可以以多行为单位进行。根据该结构,能够进行基于成为显示对象的图像数据的各种处理。而且,水平同步期间只要相对于基准水平同步期间被长期化即可,作为该基准水平同步期间,能够设想为各种期间。例如,可以将面型图像传感器15的水平同步信号SHsync的周期、图像数据的生成周期等作为基准水平同步期间。而且,从定时发生器30到显示部40的各种信号的传送形式能够采用各种形式,可以利用HDMI(High-DefinitionMultimedia Interface)等进行传送。另外,也可以颠倒上述实施方式中的方向,例如,在水平方向上,既可以从左向右地显示,也可以从右向左地显示。
而且,OSD数据只要是在显示部的信息显示区域中表示成为显示对象的规定的信息的图像数据即可,可以构成为:将拍摄条件以外的各种信息、例如安装在摄影装置1上的显示电池剩余电量的信息等作为成为显示对象的规定信息。而且,用于使垂直同步信号SVsync、DVsync的周期成为相同并且恒定的状态的结构,能够采用上述结构以外的各种结构。例如,可以采用以下的结构:即,在进行被摄体图像显示区域R1的显示之后,将为了在信息显示区域R2显示OSD数据而能够设定的最小的期间作为信息显示区域R2的水平同步期间,由此,在垂直同步信号DVsync的输出时刻以前,结束液晶面板42的所有行的显示,在待机剩余的期间之后,在规定的输出时刻输出垂直同步信号DVsync。
Claims (9)
1.一种定时发生器,
具有:帧率信息获取部,其获取表示拍摄被摄体的摄影传感器的帧率的信息;
显示控制部,其向具有按作为每一行的显示周期的每一水平同步期间对作为显示图像数据时的同步信号的点时钟的输出数进行计数的计数器的显示部,以第一周期输出上述点时钟,其中,上述图像数据表示根据上述摄影传感器的输出数据所生成的上述被摄体的图像;和
判定部,其判定:至少在长度根据上述摄影传感器的帧率而变动的上述水平同步期间内以上述第一周期输出上述点时钟的情况下的上述点时钟的输出数是否有超过上述计数器的上限值的可能性,
在上述判定部判定为有上述可能性的情况下,上述显示控制部将上述点时钟的周期由上述第一周期切换为第二周期并输出,上述第二周期是比上述第一周期长的周期。
2.根据权利要求1所述的定时发生器,其中,
在上述摄影传感器的帧率被切换的情况下,上述判定部判定:在根据切换后的上述帧率所设定的上述显示部的基准水平同步期间内以上述第一周期输出上述点时钟的情况下的上述点时钟的输出数是否有超过上述计数器的上限值的可能性,
在判定为有超过的可能性的情况下,上述显示控制部将上述点时钟由上述第一周期切换为上述第二周期并输出。
3.根据权利要求1所述的定时发生器,其中,
在上述摄影传感器的帧率被切换的情况下,上述判定部判定:在能够延长的最长的上述水平同步期间内以上述第一周期输出上述点时钟的情况下的上述点时钟的输出数是否有超过上述计数器的上限值的可能性,
在判定为有超过的可能性的情况下,上述显示控制部将上述点时钟由上述第一周期切换为上述第二周期并输出。
4.根据权利要求2所述的定时发生器,其中,
在上述摄影传感器的帧率被切换的情况下,上述判定部判定:在能够延长的最长的上述水平同步期间内以上述第一周期输出上述点时钟的情况下的上述点时钟的输出数是否有超过上述计数器的上限值的可能性,
在判定为有超过的可能性的情况下,上述显示控制部将上述点时钟由上述第一周期切换为上述第二周期并输出。
5.根据权利要求1所述的定时发生器,其中,
在与根据上述摄影传感器的帧率所设定的基准水平同步期间相比,实际的水平同步期间被延长的情况下,上述判定部判定:在该水平同步期间中已经以上述第一周期输出的上述点时钟的输出数是否超过规定的阈值,
在判定为超过的情况下,上述显示控制部将上述点时钟由上述第一周期切换为上述第二周期并输出。
6.根据权利要求5所述的定时发生器,其中,
上述阈值是比在上述基准水平同步期间内以上述第一周期输出的上述点时钟的输出数还大的值,并且是作为小于上述计数器的上限值而被事先确定的值。
7.根据权利要求1~6的任意一项所述的定时发生器,其中,
上述显示控制部在上述显示部的帧的切换的时刻,切换上述点时钟的周期。
8.一种摄影装置,
具有:摄影传感器,其以规定的帧率拍摄被摄体;
显示部,其将表示根据上述摄影传感器的输出数据所生成的上述被摄体的图像的图像数据与点时钟同步地显示,且具有按作为每行的显示周期的每一水平同步期间对上述点时钟的输出数进行计数的计数器;
判定部,其判定:至少在长度根据上述摄影传感器的帧率而变动的上述水平同步期间内以第一周期输出上述点时钟的情况下的上述点时钟的输出数是否有超过上述计数器的上限值的可能性;和
显示控制部,在上述判定部判定为没有上述可能性的情况下,以上述第一周期输出上述点时钟的周期,在上述判定部判定为有上述可能性的情况下,将上述点时钟的周期以第二周期输出,上述第二周期是比上述第一周期长的周期。
9.一种点时钟输出方法,
包括:帧率信息获取步骤,获取表示拍摄被摄体的摄影传感器的帧率的信息;
显示控制步骤,向具有按作为每一行的显示周期的每一水平同步期间对作为显示图像数据时的同步信号的点时钟的输出数进行计数的计数器的显示部输出上述点时钟,其中,上述图像数据表示根据上述摄影传感器的输出数据所生成的上述被摄体的图像;和
判定步骤,判定:至少在长度根据上述摄影传感器的帧率而变动的上述水平同步期间内以第一周期输出上述点时钟的情况下的上述点时钟的输出数是否有超过上述计数器的上限值的可能性,
在上述判定步骤中判定为有上述可能性的情况下,上述显示控制步骤将上述点时钟的周期由上述第一周期切换为第二周期并输出,上述第二周期是比上述第一周期长的周期。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010-230298 | 2010-10-13 | ||
JP2010230298A JP5163728B2 (ja) | 2010-10-13 | 2010-10-13 | タイミングジェネレーター、撮影装置、ドットクロック出力方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102665040A CN102665040A (zh) | 2012-09-12 |
CN102665040B true CN102665040B (zh) | 2016-08-31 |
Family
ID=45470254
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110307165.XA Active CN102665040B (zh) | 2010-10-13 | 2011-10-12 | 定时发生器、摄影装置以及点时钟输出方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9148572B2 (zh) |
EP (1) | EP2442553B1 (zh) |
JP (1) | JP5163728B2 (zh) |
CN (1) | CN102665040B (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5821300B2 (ja) | 2011-06-07 | 2015-11-24 | ソニー株式会社 | 撮像装置及び撮像方法 |
JP5929712B2 (ja) | 2012-11-06 | 2016-06-08 | セイコーエプソン株式会社 | 撮影装置、撮影装置の制御方法 |
US9319590B2 (en) | 2012-11-21 | 2016-04-19 | Seiko Epson Corporation | Image capturing device including display control section that causes display data to be displayed in first and second display regions of display screen, and method for controlling image capturing device |
TWI483229B (zh) * | 2012-12-22 | 2015-05-01 | Chunghwa Picture Tubes Ltd | 顯示裝置及其畫面處理方法 |
US9432582B2 (en) * | 2013-01-04 | 2016-08-30 | Canon Kabushiki Kaisha | Image signal processing apparatus and a control method thereof, and an image pickup apparatus and a control method thereof |
CN103108169A (zh) * | 2013-02-27 | 2013-05-15 | Tcl通讯(宁波)有限公司 | 一种实时显示视频帧率的移动终端及其实现方法 |
KR102102177B1 (ko) * | 2013-09-03 | 2020-05-29 | 삼성전자 주식회사 | 반도체 장치 및 그 구동 방법 |
US11127375B2 (en) * | 2015-09-14 | 2021-09-21 | Nxp Usa, Inc. | Systems and methods for graphical layer blending |
CN111083431B (zh) * | 2018-10-18 | 2021-05-04 | 北京小米松果电子有限公司 | 调整图像采集时间的方法、装置、介质及电子设备 |
CN109739712B (zh) * | 2019-01-08 | 2022-02-18 | 郑州云海信息技术有限公司 | Fpga加速卡传输性能测试方法、装置及设备和介质 |
CN113473036B (zh) * | 2021-07-26 | 2023-03-17 | 浙江大华技术股份有限公司 | 一种图像曝光方法、装置和电子设备 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1293806A (zh) * | 1999-02-02 | 2001-05-02 | 松下电器产业株式会社 | 图像显示装置和方法 |
CN1804964A (zh) * | 2005-03-08 | 2006-07-19 | 友达光电股份有限公司 | 时钟信号的产生方法与时钟控制器 |
CN101034543A (zh) * | 2005-11-11 | 2007-09-12 | 索尼株式会社 | 显示驱动信号处理器、显示设备和处理显示驱动信号的方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09297555A (ja) * | 1996-05-07 | 1997-11-18 | Matsushita Electric Ind Co Ltd | ドットクロック再生装置 |
JP4277148B2 (ja) * | 2000-01-07 | 2009-06-10 | シャープ株式会社 | 液晶表示装置及びその駆動方法 |
KR100433520B1 (ko) * | 2001-07-11 | 2004-05-31 | 삼성전자주식회사 | Out-of 레인지 모드 디스플레이 장치 및 방법 |
US20030156639A1 (en) * | 2002-02-19 | 2003-08-21 | Jui Liang | Frame rate control system and method |
JP4727457B2 (ja) | 2006-03-08 | 2011-07-20 | 富士フイルム株式会社 | 撮影装置 |
JP4917345B2 (ja) * | 2006-04-21 | 2012-04-18 | オリンパスイメージング株式会社 | 同期信号生成装置、デジタルカメラ、及び同期信号生成方法 |
JP4904914B2 (ja) * | 2006-05-17 | 2012-03-28 | ソニー株式会社 | ストリーム生成装置、撮像装置、およびストリーム生成方法 |
JP2010079151A (ja) * | 2008-09-29 | 2010-04-08 | Seiko Epson Corp | 電気光学装置、その駆動方法、および電子機器 |
-
2010
- 2010-10-13 JP JP2010230298A patent/JP5163728B2/ja active Active
-
2011
- 2011-10-12 EP EP11184915.4A patent/EP2442553B1/en active Active
- 2011-10-12 US US13/271,543 patent/US9148572B2/en active Active
- 2011-10-12 CN CN201110307165.XA patent/CN102665040B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1293806A (zh) * | 1999-02-02 | 2001-05-02 | 松下电器产业株式会社 | 图像显示装置和方法 |
CN1804964A (zh) * | 2005-03-08 | 2006-07-19 | 友达光电股份有限公司 | 时钟信号的产生方法与时钟控制器 |
CN101034543A (zh) * | 2005-11-11 | 2007-09-12 | 索尼株式会社 | 显示驱动信号处理器、显示设备和处理显示驱动信号的方法 |
Also Published As
Publication number | Publication date |
---|---|
EP2442553A3 (en) | 2012-09-12 |
US9148572B2 (en) | 2015-09-29 |
JP2012085135A (ja) | 2012-04-26 |
EP2442553B1 (en) | 2017-09-13 |
CN102665040A (zh) | 2012-09-12 |
EP2442553A2 (en) | 2012-04-18 |
JP5163728B2 (ja) | 2013-03-13 |
US20120092542A1 (en) | 2012-04-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102665040B (zh) | 定时发生器、摄影装置以及点时钟输出方法 | |
US10187576B2 (en) | Image-displaying device and image data generation device | |
CN105847687B (zh) | 信号处理装置及摄影装置 | |
CN102256059B (zh) | 摄影装置及显示控制电路 | |
US9137442B2 (en) | Image-displaying device for displaying index indicating delay in timing between image capture and display | |
US10225478B2 (en) | Display-data processor including first and second buffers and timing generator that variably outputs horizontal synchronization signal | |
CN102291532B (zh) | 摄影装置及定时控制电路 | |
JP5720820B2 (ja) | 装置 | |
JP5471004B2 (ja) | 焦点調整装置、焦点調整方法及びプログラム | |
JP2015165670A (ja) | デジタルカメラ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |