JP2015165670A - デジタルカメラ - Google Patents
デジタルカメラ Download PDFInfo
- Publication number
- JP2015165670A JP2015165670A JP2015062173A JP2015062173A JP2015165670A JP 2015165670 A JP2015165670 A JP 2015165670A JP 2015062173 A JP2015062173 A JP 2015062173A JP 2015062173 A JP2015062173 A JP 2015062173A JP 2015165670 A JP2015165670 A JP 2015165670A
- Authority
- JP
- Japan
- Prior art keywords
- image
- data
- image sensor
- frame
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Viewfinders (AREA)
- Studio Devices (AREA)
Abstract
【解決手段】ピクセルデータを生成するエリアイメージセンサ15と、フラットパネルディスプレイと、ピクセルデータからフラットパネルディスプレイに応じたサイズの表示用画像データを生成する画像処理回路22と、エリアイメージセンサと画像処理回路とフラットパネルディスプレイとにタイミング制御信号を印加するタイミング生成回路21とを備える。タイミング制御信号は、垂直同期信号及び水平同期信号を含み、タイミング生成回路は、静止画撮影モードにおいては、エリアイメージセンサとフラットパネルディスプレイと画像処理回路のそれぞれにおいて1フレーム分のデータを処理する処理単位の繰り返し周期を1/60秒より短い周期で一致させるとともに処理単位を繰り返す位相差を一定にするタイミング制御信号をフレーム毎に一元的に生成する。
【選択図】図1
Description
この構成において、静止画記録モードには、レリーズによって被写体の静止画像データが記録されるレリーズモードと、被写体を動画によって表示するライブビューモードとが含まれる。この構成を採用すると、エリアイメージセンサとFPDと画像処理回路に求められる処理速度を抑制しながら被写体画像の表示遅延を短縮することができるとともに、高精細な静止画像をデジタルカメラによって記録することができる。
この構成を採用すると、どの程度の速さで動く被写体を記録するか、動画と静止画のいずれを記録するのかといった撮影条件において許容されるディスプレイの表示遅延の範囲において消費電力を抑制することができる。
この構成を採用すると、静止画撮影モードにおける表示遅延を短縮しつつ、動画撮影モードでは消費電力を抑制することができる。
この構成を採用すると、前記タイミング生成回路は、垂直同期信号のみならず水平同期信号およびドットクロック信号までも一元的に生成するため、垂直同期信号、水平同期信号およびドットクロック信号の組み合わせによってデジタルカメラのディスプレイにおける表示遅延を正確に制御できる。
この構成を採用すると、ピクセルデータをRAMに格納せずに表示用画像データの生成を開始できるため、エリアイメージセンサにおいてピクセルデータが生成されてから表示用画像データがFPDに表示されるまでの表示遅延をさらに短縮することができる。
この構成を採用すると、リサイズのために中間画像データをRAMに格納せずに線順次にパイプライン処理することによって表示用画像データを生成できるため、エリアイメージセンサにおいてピクセルデータが生成されてから被写体画像がFPDに表示されるまでの表示遅延をさらに短縮することができる。
本発明の実施形態として図1に示すデジタルカメラ1は、静止画記録モード及び動画記録モードにおいて被写体画像を表示するEVF40が備えられたレンズ交換式ミラーレスデジタルカメラである。デジタルカメラ1においては、エリアイメージセンサ15と画像処理回路22とFPD40とに印加されるタイミング制御信号が1つのタイミング生成回路(TG)21によって一元的にフレーム毎に生成される。すなわちエリアイメージセンサ15、画像処理回路22およびEVF40のそれぞれにおいて1フレーム分のデータを処理する処理単位を繰り返す周期と位相とが1つのタイミング生成回路21によって一元的に制御される。このため、エリアイメージセンサ15、画像処理回路22およびFPD40のそれぞれにおいて1フレーム分のデータ(フレームデータ)を処理する処理単位を繰り返す周期は一致し、その処理単位の位相差は一定である。また、1フレーム分の処理単位を繰り返す周期は可変であり、モードによって切り換えることができる。さらに本実施形態にかかるデジタルカメラ1の静止画記録モードにおいては、レリーズまでは、エリアイメージセンサ15からピクセルデータが出力されてからEVF40に被写体画像が表示されるまでフレームデータがRAM31に格納されることがない。なお"フレームデータ"とは、1フレーム分のピクセルデータまたは画像データを意味する。
デジタルカメラ1には、光学系10、エリアイメージセンサ15、画像処理エンジン20、EVF40、操作部32、ROM30、RAM31等が備えられている。光学系10は、エリアイメージセンサ15に被写体画像を結像させるレンズ11、絞り12、シャッター13およびローパスフィルタ14を備え、図示しない筐体に交換可能に取り付けられる。エリアイメージセンサ15としては、ベイヤー配列されたカラーフィルタと、光量に応じた電荷を光電変換によって画素毎に蓄積する多数のフォトダイオードとを備えるCMOS(Complementary Metal Oxide Semiconductor)イメージセンサ、CCD(Charge Coupled Device)イメージセンサ等の個体撮像素子が用いられる。エリアイメージセンサ15にはドラフトモードでピクセルデータを読み出すための加算器や飛び越し走査が可能な読み出し回路が設けられている。エリアイメージセンサ15としてCCDイメージセンサを用いる場合、エリアイメージセンサ15から出力されるピクセルデータを増幅してデジタル信号に変換する図示しないAD変換器が備えられる。画像処理エンジン20は、画像処理回路22、タイミング生成回路21、CPU23、加算器51、VRAM(Video-RAM)52等で構成される半導体集積回路チップである。画像処理回路22は、それぞれ複数ライン分のフレームデータを格納できる2つのラインバッファ221、227、画素補間部222、ホワイトバランス補正部(WB)223、色変換部224、フィルタ処理部225、ガンマ補正部226、表示準備部228等を構成している。ラインバッファ221、画素補間部222、ホワイトバランス補正部(WB)223、色変換部224、フィルタ処理部225およびガンマ補正部226は中間画像生成部22aを構成している。ラインバッファ227および表示準備部228はフレームサイズ変換部22bを構成している。フラットパネルディスプレイとしてのEVF40は、インターフェース回路41、コントローラー42、液晶パネル45、垂直駆動回路43、垂直駆動回路44、図示しない接眼レンズ等で構成される。本実施形態においては、画素毎に3色のカラーフィルタに対応する3つのサブピクセルを備える高温ポリシリコンTFT(Thin Film Transistor)液晶パネルが液晶パネル45として用いられるが、他の形式の液晶パネルを用いても良い。コントローラー42は、各サブピクセルに電圧を印加して液晶を駆動するためのデータ信号を表示用画像データに基づいて生成する。コントローラー42によって生成されたデータ信号は、ピクセル毎に順次水平駆動回路43および垂直駆動回路44に転送される。したがって液晶パネル45における被写体画像の表示はピクセル単位の走査によって行われる。液晶パネル45が収容される筒型の筐体には液晶パネル45に表示される被写体画像を拡大表示するための図示しない接眼レンズが設けられる。操作部32はシャッターボタンと、モードを切り換えるためのモード切換手段としてのダイヤルスイッチと、絞りとシャッター速度を切り換えるためのダイヤルスイッチと、各種の設定メニューを操作するためのプッシュボタンとを備えている。
デジタルカメラ1の作動は、静止画を記録するための静止画記録モード、動画を記録するための動画記録モード、静止画および動画を再生するための再生モードのそれぞれで異なる。静止画記録モードと動画記録モードと再生モードとは操作部32のダイヤルスイッチを操作することによって切り換わる。再生モードには静止画を再生するための静止画再生モードと動画再生モードとが含まれている。静止画再生モードと動画再生モードとは、再生対象の画像データのフォーマットに応じてCPU23によって自動的に切り換えられる。
ダイヤルスイッチの操作によって静止画記録モードに遷移すると、CPU33はエリアイメージセンサ15をドラフトモードに設定するとともにタイミング生成回路21を静止画記録モードに設定する。このため、静止画記録モードにおいてシャッターボタンが押されてレリーズするまでは、エリアイメージセンサ15はドラフトモードで作動する。ドラフトモードとは、エリアイメージセンサ15の有効画素数よりも少ない画素数のフレームサイズのピクセルデータをエリアイメージセンサ15から出力させる高速読み出しモードである。
図3は静止画記録モードにおけるレリーズまでの期間においてエリアイメージセンサ15、画像処理回路22およびEVF40が1つのフレームデータを処理する処理単位を繰り返すタイミングを示すタイミングチャートである。各矩形は1つのフレームデータを処理する処理単位を示し、矩形内の時間(ミリ秒)は1つのフレームデータの処理に要する時間を示している。本実施形態において1800画素×720画素のフレームデータに対する処理単位を繰り返す最速フレームレートは、エリアイメージセンサ15が120fps、画像処理回路22の中間画像生成部22aが110fps、画像処理回路22のフレームサイズ変換部22bが100fpsである。また、EVF40が1080画素×720画素の表示用画像データを表示できる最速フレームレートは120fpsである。このように最速フレームレートが異なる複数の回路を一定の位相差で駆動するために、タイミング生成回路21は相対的に速い回路を間欠的に駆動する。すなわち本実施形態においては、最も遅いフレームサイズ変換部22bが1フレームを処理するのに要する期間に応じてエリアイメージセンサ15と中間画像生成部22aとEVF40とが間欠的に駆動される。
静止画記録モードにおいてシャッターボタンが押されると、エリアイメージセンサ15のモード設定がフルサイズモードに切り換えられるとともにシャッター13のレリーズ準備速度に応じた速度でライン単位にピクセルデータがリセットされ、シャッター13がシャッター速度に応じてレリーズされる。シャッター13がレリーズされた後に、ピクセルデータをエリアイメージセンサ15から読み出して画像データをリムーバブルメモリ33に格納するためのタイミング制御信号がタイミング生成回路21によって生成される。このときエリアイメージセンサ15から読み出されるピクセルデータのフレームサイズは、エリアイメージセンサ15の有効使用画素数である5400画素×3600画素を上限として設定されるフレームサイズである。シャッター13がレリーズされると、レリーズ前よりも大きなフレームサイズのピクセルデータがエリアイメージセンサ15から画像処理回路22に取り込まれる。そして画像処理回路22は、エリアイメージセンサ15から取り込んだピクセルデータから画像データを生成する。そして画像データは画像処理エンジン20の図示しない圧縮回路によって圧縮された後にJPEG等の所定のフォーマットでリムーバブルメモリ33に格納される。このようにして静止画像データをリムーバブルメモリ33に格納する場合には、タイミング生成回路21はタイミング御信号にダミーパルスを挿入しない。すなわち、エリアイメージセンサ15、画像処理回路22は一時停止することなくフレームデータを処理して静止画像データを生成する。
動画記録モードでは、静止画記録モードよりも遅いフレームレートでエリアイメージセンサ15、画像処理回路22およびEVF40が駆動されて被写体画像が液晶パネル45に表示されるとともに、放送規格に適合したフレームレートの動画像データがリムーバブルメモリ33に格納される。具体的には、ダイヤルスイッチの操作によって動画記録モードに遷移すると、画像処理エンジン20は、例えば放送規格に適合した30fps(30p)または60fps(60pまたは60i)の実効フレームレートでエリアイメージセンサ15、画像処理回路22およびEVF40を駆動するためのタイミング制御信号をタイミング生成回路21によって生成してエリアイメージセンサ15、画像処理回路22およびEVF40に印加する。動画記録モードでは、ドラフトモードでエリアイメージセンサ15から放送規格に準じたフレームサイズのピクセルデータを出力させる。中間画像生成部22aは、放送規格に準じたフレームサイズのピクセルデータをエリアイメージセンサ15から30fpsまたは60fpsの実効フレームレートで取り込み、取り込んだピクセルデータに基づいて中間画像データを生成する。さらに画像処理エンジン20の図示しない圧縮回路によって、放送規格に準じたフォーマットに圧縮された動画像データが中間画像データから生成されるとともにリムーバブルメモリ33に格納される。一方、フレームサイズ変換部22bによって、液晶パネル45の有効画素数に応じたフレームサイズの表示用画像データが中間画像データに基づいて30fpsまたは60fpsの実効フレームレートで生成されるとともに、表示用画像データに基づいて被写体画像がEVF40に30fpsまたは60fpsの実効フレームレートで表示される。このように、動画記録モードでは静止画記録モードよりも遅い実効フレームレートでエリアイメージセンサ15、画像処理回路22およびEVF40が駆動されるため、静止画記録モードよりも消費電力が低く抑えられる。
再生モードでは、リムーバブルメモリ33に格納された静止画像データまたは動画像データがEVF40によって表示される。ダイヤルスイッチの操作によって再生モードに遷移した後に再生対象として画像データが選択されると、CPU23は再生対象の画像データのフォーマットに基づいて再生対象が静止画像データであるか動画像データであるかを判定する。
以上、本発明を実施形態を用いて具体的に説明したが、本発明の技術的範囲は特許請求の範囲によって画定され、上述した実施形態に限定されないことはいうまでもない。
Claims (1)
- 光電変換によってピクセルデータを生成するエリアイメージセンサと、
前記エリアイメージセンサに被写体画像を結像させる光学系と、
表示用画像データに基づいて前記被写体画像を表示するフラットパネルディスプレイと、
前記ピクセルデータから前記フラットパネルディスプレイに応じたフレームサイズの前記表示用画像データを生成する画像処理回路と、
前記エリアイメージセンサと前記画像処理回路と前記フラットパネルディスプレイとにタイミング制御信号を印加するタイミング生成回路とを備え、
前記エリアイメージセンサおよび前記フラットパネルディスプレイに印加される前記タイミング制御信号は、垂直同期信号および水平同期信号を含み、
前記タイミング生成回路は、静止画撮影モードにおいては、前記エリアイメージセンサと前記フラットパネルディスプレイと前記画像処理回路のそれぞれにおいて1フレーム分のデータを処理する処理単位の繰り返し周期を1/60秒より短い周期で一致させるとともに前記処理単位を繰り返す位相差を一定にする前記タイミング制御信号をフレーム毎に一元的に生成する、
デジタルカメラ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015062173A JP5943113B2 (ja) | 2015-03-25 | 2015-03-25 | デジタルカメラ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015062173A JP5943113B2 (ja) | 2015-03-25 | 2015-03-25 | デジタルカメラ |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014049851A Division JP5720820B2 (ja) | 2014-03-13 | 2014-03-13 | 装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015165670A true JP2015165670A (ja) | 2015-09-17 |
JP5943113B2 JP5943113B2 (ja) | 2016-06-29 |
Family
ID=54187973
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015062173A Active JP5943113B2 (ja) | 2015-03-25 | 2015-03-25 | デジタルカメラ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5943113B2 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005086499A (ja) * | 2003-09-09 | 2005-03-31 | Minolta Co Ltd | 撮像装置 |
JP2009065320A (ja) * | 2007-09-05 | 2009-03-26 | Casio Comput Co Ltd | 撮像装置 |
JP2009159067A (ja) * | 2007-12-25 | 2009-07-16 | Olympus Imaging Corp | 撮像表示方法および撮像表示装置 |
-
2015
- 2015-03-25 JP JP2015062173A patent/JP5943113B2/ja active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005086499A (ja) * | 2003-09-09 | 2005-03-31 | Minolta Co Ltd | 撮像装置 |
JP2009065320A (ja) * | 2007-09-05 | 2009-03-26 | Casio Comput Co Ltd | 撮像装置 |
JP2009159067A (ja) * | 2007-12-25 | 2009-07-16 | Olympus Imaging Corp | 撮像表示方法および撮像表示装置 |
Also Published As
Publication number | Publication date |
---|---|
JP5943113B2 (ja) | 2016-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10187576B2 (en) | Image-displaying device and image data generation device | |
US9137442B2 (en) | Image-displaying device for displaying index indicating delay in timing between image capture and display | |
US10412332B2 (en) | Image-capturing device for generating image-capture data | |
US9148572B2 (en) | Timing generator, imaging device, and dot-clock output method | |
JP5251926B2 (ja) | 撮影装置およびタイミング制御回路 | |
JP5499831B2 (ja) | デジタルカメラ | |
US10171766B2 (en) | Imaging device with reduced delay in display | |
JP5029725B2 (ja) | 撮影装置 | |
JP5310647B2 (ja) | 撮影装置 | |
US10070064B2 (en) | Display control device including display control section that causes display data to be displayed in first and second regions og display, and controlling method of image capturing sensor and display | |
JP5943113B2 (ja) | デジタルカメラ | |
JP5720820B2 (ja) | 装置 | |
JP5582229B2 (ja) | カメラ、表示装置および画像処理装置 | |
JP7110985B2 (ja) | 画像処理装置、画像処理方法、およびプログラム | |
JP5482475B2 (ja) | 画像処理装置、表示装置及び撮影装置 | |
JP6481701B2 (ja) | 撮影表示装置、制御方法、制御装置、表示装置及び撮影装置 | |
JP6103106B2 (ja) | 撮影表示装置、その撮影制御方法、制御装置、表示装置および撮影装置。 | |
JP5924382B2 (ja) | 撮像装置、表示装置および画像処理装置 | |
JP2013207334A (ja) | 撮影装置、撮影方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160128 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160202 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20160314 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160329 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160426 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160509 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5943113 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |