CN102456157B - 神经元器件和神经网络 - Google Patents

神经元器件和神经网络 Download PDF

Info

Publication number
CN102456157B
CN102456157B CN201010519997.3A CN201010519997A CN102456157B CN 102456157 B CN102456157 B CN 102456157B CN 201010519997 A CN201010519997 A CN 201010519997A CN 102456157 B CN102456157 B CN 102456157B
Authority
CN
China
Prior art keywords
neuron chip
pulse
electrode layer
neuron
amplitude
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201010519997.3A
Other languages
English (en)
Other versions
CN102456157A (zh
Inventor
康晋锋
高滨
陈冰
张飞飞
陈沅沙
刘力锋
刘晓彦
韩汝琦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Peking University
Original Assignee
Peking University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peking University filed Critical Peking University
Priority to CN201010519997.3A priority Critical patent/CN102456157B/zh
Priority to US13/502,462 priority patent/US8924321B2/en
Priority to PCT/CN2011/081733 priority patent/WO2012051968A1/en
Publication of CN102456157A publication Critical patent/CN102456157A/zh
Application granted granted Critical
Publication of CN102456157B publication Critical patent/CN102456157B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/06Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
    • G06N3/063Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biomedical Technology (AREA)
  • Biophysics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Computational Linguistics (AREA)
  • Data Mining & Analysis (AREA)
  • Artificial Intelligence (AREA)
  • General Health & Medical Sciences (AREA)
  • Molecular Biology (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Neurology (AREA)
  • Semiconductor Memories (AREA)

Abstract

本申请提供了一种神经元器件及神经网络,该神经元器件包括底电极层、顶电极层、以及夹在底电极层和顶电极层之间的阻变材料层,其中,神经元器件在施加恢复脉冲时转变为正常态,而在施加刺激脉冲时转变为兴奋态。神经元器件具有对刺激脉冲的幅度、宽度及个数的综合响应,提供权重部分和运算部分的功能。该神经元器件结构简单,便于集成,并且与传统硅基CMOS工艺兼容,非常适合大规模生产,可以实现多种生物功能和复杂的逻辑运算。

Description

神经元器件和神经网络
技术领域
本发明涉及电子器件,具体地涉及可以实现神经元功能的电子器件及其构成的神经网络。
背景技术
传统的计算机通常是利用二进制逻辑实现信息处理和存储功能,而且信息处理(或计算)和存储在不同的器件或功能模块中分别实现的,其运算过程通常是一步接一步的串行过程。
利用模拟大脑神经网络的方法实现计算和存储功能可以得到更高的效率,是未来信息科学发展的一个重要方向。这种类神经网络处理功能的前提是实现类神经细胞单元功能,包括记忆、开关切换、适应学习和高等计算等功能的器件和电路。
常规的神经网络集成电路包括多个神经元形成的矩阵,每一个神经元包括至少一个输入线(对应于至少一个突触和树突)、一个运算放大器(对应于一个神经细胞)、以及一个输出线(对应于一个轴突)。经由至少一个输入线输入的信号经过权重后,在运算放大器中相加,并在其和超过预定值时,经由输出线输出信号。在输入线中包括固定电阻或可变电阻作为权重部分。例如,美国专利US5422982公开了一种以二氧化硅膜构成的可变电阻作为神经元的突触的神经网络,美国专利US5296835公开了一种以硫属化物构成的可变电阻作为权重部分的神经网络。
在以上两篇文献中提到的基于可变电阻的神经元都是通过改变外加电压的大小,控制调节器件的电阻值,从而实现神经元的适应性学习功能,而神经元的逻辑运算功能却难以实现。因此,在现有的神经网络中,固定电阻或可变电阻仅仅作为神经元的一部分,也即仅仅起到权重的作用。每一个神经元还需要包括独立的、用于将权重后的信号相加的运算放大器,该运算放大器必须由复杂的电路结构构成。
由于需要包括独立的可变电阻(作为权重部分)和独立的运算放大器,现有的神经网络存在着速度低、功耗高、集成度低的问题。
因此,期望进一步提高神经元网络的速度,降低其操作电压和电流,减小其芯片占用面积,需要寻找合适的神经元器件,从而简化器件结构、提高集成度和降低制造成本,这在当前仍然是一个具有很大挑战性的研究课题。
发明内容
本发明的目的是提供了一种简单结构的神经元器件及神经网络。
根据本发明的一方面,提供一种神经元器件,包括底电极层、顶电极层、以及夹在底电极层和顶电极层之间的阻变材料层,其中,神经元器件在施加恢复脉冲时转变为正常态,而在施加刺激脉冲时转变为兴奋态。
神经元器件具有对刺激脉冲的幅度、宽度及个数的综合响应,提供权重部分和运算部分的功能。
根据本发明的另一方面,提供一种神经网络,包括相互电连接的多个上述神经元器件。
本发明利用阻变材料实现神经元的生物功能,从而为高等的认知计算提供了基础。
一方面,神经元器件响应外加电压的幅度和宽度的变化而改变电阻态,从而实现对刺激信号的权重功能。
另一方面,神经元器件还响应外加脉冲个数的改变而改变电阻值,从而实现基本的运算功能(如加法,除法)。
本发明的优点是仅通过一个器件就可以实现神经元的全部功能,而不需要形成独立的权重部分和运算部分。
该神经元器件结构简单,便于集成,并且与传统硅基CMOS工艺兼容,非常适合大规模生产。同时,该神经元器件采用的阻变材料具有高速度(ns量级)、低操作电压(几伏)等优点,从而符合未来高性能器件的要求。并且,该神经元器件具有对外界不同刺激的兴奋响应和传递、开关切换、认知学习、记忆等功能,因而可以实现多种生物功能和复杂的逻辑运算。
附图说明
图1示出了根据本发明的神经元器件的结构示意图。
图2示出了在施加刺激脉冲时,根据本发明的神经元器件的电阻值与脉冲个数的关系,其中神经元器件从正常态转变为兴奋态。
图3示出了在施加不同幅度的刺激脉冲时,根据本发明的神经元器件的电阻值与脉冲幅度的关系,其中神经元器件从正常态转变为兴奋态。
图4示出了在施加不同幅度和宽度的刺激脉冲时,根据本发明的神经元器件的电阻值与脉冲个数的关系,其中神经元器件从正常态转变为兴奋态。
图5示出了神经元网络的简化示意图,包括四个神经元。
具体实施方式
已经发现某些氧化物材料的阻变特性(以下称为“阻变材料”)。阻变材料一般是金属氧化物,包括选自HfO2、NiO、TiO2、ZrO2、ZnO、WO3、Ta2O5、Al2O3、MoOx、CeOx、La2O3及其任意组合构成的组中的一种材料。阻变材料可以表现出多个稳定的状态。
金属氧化物的阻变现象,是由其内部存在的细丝形导电通道的连通和断开导致的。导电通道是由氧缺陷排列而成。在外加电压的作用下,氧化物内部生成新的氧缺陷,从而导致了器件从高阻态到低阻态的转变。
利用上述金属氧化物的阻变现象,可以制造氧化物阻变器件。按照单极或双极方式对氧化物阻变器件进行操作。前者在器件两端施加单一极性的电压,利用施加电压大小不同控制阻变材料的电阻值在高低阻态之间转换;而后者是利用施加相反极性的电压控制阻变材料电阻值的转换。
本发明人进一步发现,在对氧化物阻变器件进行操作时,如果施加比正常的转变电压略小且更快速的脉冲,则氧化物阻变器件的电阻值开始只会发生小幅的降低。当连续施加相同的脉冲时,其电阻值会逐渐降低。然而,当施加的脉冲数量达到一定程度时,将会发生一次电阻值的突然减小,这时器件将会处于低阻态。
这一过程与神经元的工作方式非常相似。神经元在受到外界的刺激时会产生响应,当刺激达到一定的程度时,神经元会产生兴奋,并将兴奋传递到下一个神经元。
此外,还可以将这一过程看成是神经元的运算功能。每施加一次脉冲就相当于一次加一的操作,器件的阻值会相应的降低。根据器件最终状态的阻值就可以得到已经施加的脉冲个数。因此通过多个输入端输入信号后,器件可以将这些信号相加后输入,从而实现神经元的运算功能。
基于以上认识,本发明人提出新型的神经元器件,其中利用阻变材料模拟一个神经元中的权重部分和/或运算部分。
电压脉冲作为外界的刺激信号,阻变材料对电压脉冲的幅度和宽度的响应相当于神经元的权重部分的功能,阻变材料对电压脉冲的个数的响应相当于神经元的运算部分的功能。因此,阻变材料的电阻值的变化表示对电压脉冲的幅度、宽度和个数的综合响应,即一个完整的神经元对刺激的响应。
该神经元器件的低阻态对应于神经元在刺激下的兴奋状态,电导非常高,可以将电压信号传递给相邻的神经元器件,这就构成神经元兴奋的传递。
图1示出了根据本发明的神经元器件的结构示意图。神经元器件10包括底电极层11、顶电极层13以及夹在二者之间的阻变材料层12。如下文将描述的那样,该神经元器件10提供加权部分和运算放大器的功能,兴奋从顶电极层13向底电极层11传递。
可以按照以下的步骤制备神经元器件10:
在硅片的衬底(未示出)上物理气相淀积(PVD)一层金属,如铂(Pt),厚度为5-100nm,作为底电极层11;
通过PVD或者原子层淀积(ALD),在底电极层11上形成一层金属氧化物,如氧化铪(HfO2),厚度5-30nm,作为阻变材料层12;
通过离子注入的方法向阻变材料层12中注入杂质元素,如钆(Gd),以增加缺陷,使转变更稳定,浓度为0.1-10%;
通过PVD,在阻变材料层12上形成一层金属或者其它导电材料,如氮化钛(TiN)。
例如,最终形成的神经元器件10为Pt/HfO2/TiN三层结构。
采用类似的工艺,还可以形成其他的三层结构的神经元器件10,其中的阻变材料层12可以由选自HfO2、NiO、TiO2、ZrO2、ZnO、WO3、Ta2O5、Al2O3、MoOx、CeOx、La2O3及其任意组合构成的组中的一种材料构成,底电极层11和顶电极层12可以由任何合适的导电材料构成。
图2示出了在施加刺激脉冲时,根据本发明的神经元器件的电阻值与脉冲个数的关系,其中神经元器件从高阻态(正常态)转变为低阻态(兴奋态)。该神经元器件具有如图1所示的结构,并且刺激脉冲为正向脉冲。典型地,刺激脉冲的幅度在1-10V的范围内,宽度在1ns-1μs范围内。
在本申请中,正向脉冲指的是沿着神经元兴奋的传递方向的电压降(即图1中的从顶电极13至底电极11之间的电压降)始终为正值,而负向脉冲指的是沿着神经元兴奋的传递方向的电压降(即图1中的从顶电极13至底电极11之间的电压降)始终为负值。
应当注意,该神经元器件10是无极性的,如果图1中的神经元兴奋的传递方向反向,则正向脉冲指的是从底电极11至顶电极13的电压降始终为正值,而负向脉冲指的是从底电极11至顶电极13的电压降始终为正值,仍然可以获得类似的结果。
此外,在图2以及随后的图3至5中的曲线均是采用方波脉冲来获得的。然而,本发明人已经发现脉冲的波形都可以获得类似的曲线。如果调整不同波形的脉冲的幅度和宽度,就可以获得相同的曲线。
为了获得图2的曲线,先向神经元器件10施加恢复脉冲Vreset,该恢复脉冲Vreset是幅度大于恢复阈值Vth_reset的负向的脉冲电压,将神经元器件10设置为高阻态(正常态)。对于该实例中的神经元器件10,恢复阈值Vth_reset约为2.2V。神经元器件10的正常态的初始电阻值为2×105Ω。
然后,施加刺激脉冲Vpulse,该刺激脉冲为幅度大于刺激阈值Vth_set的正向的电压脉冲,测量神经元器件10的电阻值随脉冲个数的变化。刺激阈值Vth_set大于恢复阈值Vth_reset。对于该实例中的神经元器件10,恢复阈值Vth_reset约为2.5V。
如图2所示,对于脉冲幅度为~5V、宽度为~8ns的刺激脉冲,在大约5个脉冲处,电阻值突然减小(相对于初始的高阻态,电阻值下降大约3个数量级),从而达到兴奋态。可见,该神经元器件对脉冲数量的响应,使得脉冲数量成为外界的刺激源。因此,神经元器件10具有对刺激脉冲的数量的响应,提供运算部分的功能。
图3示出了在施加不同幅度的刺激脉冲Vpulse时,根据本发明的神经元器件的电阻值与脉冲幅度的关系,其中神经元器件从高阻态(正常态)转变为低阻态(兴奋态)。
为了获得图3的曲线,先施加恢复脉冲Vreset,将神经元器件10设置为高阻态(正常态)。然后,施加一个刺激脉冲Vpulse,测量神经元器件10的电阻值,该刺激脉冲Vpulse的脉冲宽度比图2中的设定略大,范围在10ns-10μs。然后,重复施加恢复脉冲Vreset和刺激脉冲Vpulse的步骤,其中改变刺激脉冲Vpulse的幅度,测量神经元器件10在不同幅度的刺激脉冲作用下的电阻值。最终,可以获得神经元器件10的电阻值随脉冲幅度的变化。
如图3所示,该神经元器件的电阻值变化与脉冲幅度相关。对于脉冲宽度为~500ns的正向的电压脉冲,在大约4V处,电阻值突然降低(相对于初始的高阻态,电阻值升高大约2个数量级)。也即,该神经元器件对脉冲幅度的响应,使得脉冲幅度成为外界的刺激源。
通过施加不同幅度的电压可以将神经元器件转变到不同的电阻值。这一过程对应了神经细胞认知学习的过程。人工神经元的任何状态都可以通过反向脉冲电压的刺激直接学习。因此,神经元器件10具有对刺激脉冲的幅度的响应,提供权重部分的功能。
图4示出了在施加不同幅度和宽度的刺激脉冲Vpulse时,根据本发明的神经元器件的电阻值与脉冲个数的关系,其中神经元器件从高阻态(正常态)转变为低阻态(兴奋态)。
为了获得图4的曲线,先施加恢复脉冲Vreset,将神经元器件10设置为高阻态(正常态)。然后,施加特定幅度和宽度的刺激脉冲Vpulse,测量神经元器件10的电阻值随脉冲个数的变化。然后,重复施加恢复脉冲Vreset和刺激脉冲Vpulse的步骤,其中改变刺激脉冲Vpulse的幅度和宽度,测量神经元器件10在不同幅度和宽度的刺激脉冲作用下的电阻值随脉冲个数的变化。最终,可以获得在不同幅度和宽度的刺激脉冲作用下的多条神经元器件10的电阻值与脉冲个数的关系曲线。
不同的脉冲幅度和宽度导致器件从高阻态转变为低阻态所需要的脉冲数量不同,即产生兴奋所需要的脉冲数量也就不同。通过控制脉冲电压的幅度和宽度,可以控制神经元器件10的电阻值。也即,该神经元器件对脉冲幅度的响应,使得脉冲数量成为外界的刺激源。因此,神经元器件10具有对刺激脉冲的幅度、宽度及个数的综合响应,提供权重部分和运算部分的功能。
以上特性表明,本发明中提出的神经元器件10的电阻态既可以通过脉冲的幅度和宽度控制,又可以通过脉冲的个数控制,因此该器件可以同时提供神经元的权重部分和运算部分的功能。在实现权重功能时,利用其电阻与脉冲电压大小的关系,通过类似美国专利US5422982的方法,在输入端输入电压信号,当电压超过一定的阈值时,可变电阻的阻值会相应的变低,从而使电压信号传递到后面的神经元中。在实现运算功能时,利用其电阻与脉冲电压个数的关系,实现逻辑运算。
图5示出了神经元网络的示意图,包括分别四个神经元器件a-d,其中用箭头示出了兴奋的传递方向以及四个神经元器件的电连接关系。
刺激脉冲作用在前一级的神经元器件a-c中任一个或多个上。经过对脉冲幅度的加权和对脉冲个数的运算,在刺激达到一定程序时,相应的神经元器件a-c就进入兴奋态,使得刺激脉冲可以传递到下一级的神经元器件d上。神经元器件d对接收到的刺激脉冲的总和进行响应,发生类似的刺激响应,从而实现兴奋的传递。
以上描述只是为了示例说明和描述本发明,而非意图穷举和限制本发明。因此,本发明不局限于所描述的实施例。对于本领域的技术人员明显可知的变型或更改,均在本发明的保护范围之内。

Claims (8)

1.一种神经元器件,包括底电极层、顶电极层、以及夹在底电极层和顶电极层之间的阻变材料层,
其中,神经元器件在施加恢复脉冲时转变为正常态,而在施加刺激脉冲时转变为兴奋态;并且
其中阻变材料层由选自HfO2、NiO、TiO2、ZrO2、ZnO、WO3、Ta2O5、Al2O3、MoOx、CeOx、La2O3及其任意组合构成的组中的一种材料构成。
2.根据权利要求1所述的神经元器件,其中,神经元器件具有对刺激脉冲的幅度、宽度及个数的综合响应,提供权重部分和运算部分的功能。
3.根据权利要求1所述的神经元器件,其中,恢复脉冲是幅度大于恢复阈值Vth_reset的负向的脉冲电压,刺激脉冲是幅度大于刺激阈值Vth_set的正向的脉冲电压,正向的脉冲电压表示沿着神经元兴奋的传递方向的电压降始终为正值,而负向的脉冲电压表示沿着神经元兴奋的传递方向的电压降始终为负值。
4.根据权利要求1所述的神经元器件,其中,神经元器件的正常态为高阻态,神经元器件的兴奋态为低阻态。
5.根据权利要求1所述的神经元器件,其中底电极层和顶电极层由任意相同或不同的导电材料构成。
6.根据权利要求1所述的神经元器件,其中恢复脉冲的波形为方波、三角波、正弦波中的任意一种。
7.根据权利要求1所述的神经元器件,其中刺激脉冲的波形为方波、三角波、正弦波中的任意一种。
8.一种神经网络,包括相互电连接的多个根据权利要求1至7中任一项所述的神经元器件。
CN201010519997.3A 2010-10-20 2010-10-20 神经元器件和神经网络 Active CN102456157B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201010519997.3A CN102456157B (zh) 2010-10-20 2010-10-20 神经元器件和神经网络
US13/502,462 US8924321B2 (en) 2010-10-20 2011-11-03 Three-layered neuron devices for neural network with reset voltage pulse
PCT/CN2011/081733 WO2012051968A1 (en) 2010-10-20 2011-11-03 Neuron device and neural network

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201010519997.3A CN102456157B (zh) 2010-10-20 2010-10-20 神经元器件和神经网络

Publications (2)

Publication Number Publication Date
CN102456157A CN102456157A (zh) 2012-05-16
CN102456157B true CN102456157B (zh) 2015-08-26

Family

ID=45974717

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010519997.3A Active CN102456157B (zh) 2010-10-20 2010-10-20 神经元器件和神经网络

Country Status (3)

Country Link
US (1) US8924321B2 (zh)
CN (1) CN102456157B (zh)
WO (1) WO2012051968A1 (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103078054B (zh) * 2013-01-04 2015-06-03 华中科技大学 一种模拟生物神经元和神经突触的单元、装置及方法
CN103530690A (zh) * 2013-10-31 2014-01-22 中国科学院上海微系统与信息技术研究所 一种神经元器件及神经网络
KR101529655B1 (ko) * 2013-12-04 2015-06-19 포항공과대학교 산학협력단 가변저항층을 가지는 rram과 이를 포함하며 향상된 시냅스 특성을 가지는 전자 소자
KR102255309B1 (ko) * 2014-10-17 2021-05-25 삼성전자주식회사 3차원 구조의 인공 뉴런 반도체 소자 및 이를 이용한 인공 뉴런 반도체 시스템
GB2532086A (en) * 2014-11-10 2016-05-11 Provost Fellows Found Scholars & Other Members Board College Holy & Und An associative memory learning device
CN104518088A (zh) * 2014-11-25 2015-04-15 中国科学院宁波材料技术与工程研究所 一种生物神经突触仿生电子器件的制备方法及其产品
CN104701309B (zh) * 2015-03-24 2017-10-13 上海新储集成电路有限公司 三维堆叠式神经元装置及制备方法
CN106326983B (zh) * 2015-06-25 2020-01-07 江苏灵云数据科技有限公司 一种人工神经网络连接的光电转换实现方法和装置
CN105046325B (zh) * 2015-07-06 2017-12-15 电子科技大学 一种基于类mos发光器件模拟生物神经网络的电路
CN106098935A (zh) * 2016-07-06 2016-11-09 福州大学 一种低功耗氧化物线状忆阻器及实现其突触功能的方法
CN106098936B (zh) * 2016-07-26 2018-12-25 福州大学 一种忆阻器及增强其电子突触功能的方法
CN107122828B (zh) * 2017-05-09 2020-05-05 清华大学 电路结构及其驱动方法、神经网络
CN107273972B (zh) * 2017-05-11 2019-09-13 北京大学 一种基于阻变器件和适应-激发神经元的神经形态系统及实现方法
CN107909146B (zh) * 2017-11-13 2021-09-17 中国科学院微电子研究所 基于易失性阈值转变器件的神经元电路
US11354562B2 (en) 2018-01-03 2022-06-07 Silicon Storage Technology, Inc. Programmable neuron for analog non-volatile memory in deep learning artificial neural network
CN108549932B (zh) * 2018-03-22 2021-09-14 清华大学 一种基于液态金属的类脑拟神经器件
CN110739393B (zh) * 2018-07-19 2023-01-24 中国科学院宁波材料技术与工程研究所 一种仿生突触器件及其制作方法及其应用
CN113592080A (zh) * 2021-06-30 2021-11-02 北京大学 一种基于阻变器件的神经元树突的操作方法及装置
CN113629186A (zh) * 2021-07-21 2021-11-09 广东工业大学 一种基于硫化铟薄膜构建的痛觉感受器及其应用

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5296835A (en) * 1992-07-01 1994-03-22 Rohm Co., Ltd. Variable resistor and neuro device using the variable resistor for weighting
US5422982A (en) * 1991-05-02 1995-06-06 Dow Corning Corporation Neural networks containing variable resistors as synapses
CN1447457A (zh) * 2002-03-27 2003-10-08 夏普株式会社 集成电路装置及神经元

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5621336A (en) * 1989-06-02 1997-04-15 Shibata; Tadashi Neuron circuit
US7957793B2 (en) * 2004-12-22 2011-06-07 Wisconsin Alumni Research Foundation Methods for identifying neuronal spikes

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5422982A (en) * 1991-05-02 1995-06-06 Dow Corning Corporation Neural networks containing variable resistors as synapses
US5296835A (en) * 1992-07-01 1994-03-22 Rohm Co., Ltd. Variable resistor and neuro device using the variable resistor for weighting
CN1447457A (zh) * 2002-03-27 2003-10-08 夏普株式会社 集成电路装置及神经元

Also Published As

Publication number Publication date
US8924321B2 (en) 2014-12-30
WO2012051968A1 (en) 2012-04-26
US20120284218A1 (en) 2012-11-08
WO2012051968A4 (en) 2012-06-14
CN102456157A (zh) 2012-05-16

Similar Documents

Publication Publication Date Title
CN102456157B (zh) 神经元器件和神经网络
Sun et al. The future of memristors: Materials engineering and neural networks
CN106981567B (zh) 一种基于光电耦合忆阻器的人工突触器件及其调制方法
Jiang et al. Emerging synaptic devices: from two-terminal memristors to multiterminal neuromorphic transistors
Hu et al. Modeling affections with memristor-based associative memory neural networks
Woo et al. Optimized programming scheme enabling linear potentiation in filamentary HfO 2 RRAM synapse for neuromorphic systems
Chang et al. Building neuromorphic circuits with memristive devices
Rahmani et al. Effect of interlayer on resistive switching properties of SnO2-based memristor for synaptic application
Milo et al. Demonstration of hybrid CMOS/RRAM neural networks with spike time/rate-dependent plasticity
Strukov et al. Resistive switching phenomena in thin films: Materials, devices, and applications
Park et al. Neuromorphic speech systems using advanced ReRAM-based synapse
Liu et al. Optimization of non-linear conductance modulation based on metal oxide memristors
CN103078054B (zh) 一种模拟生物神经元和神经突触的单元、装置及方法
Brivio et al. Extended memory lifetime in spiking neural networks employing memristive synapses with nonlinear conductance dynamics
CN107122828B (zh) 电路结构及其驱动方法、神经网络
Cao et al. Memristor-based neural networks: a bridge from device to artificial intelligence
CN110998611A (zh) 神经形态处理装置
CN103580668A (zh) 一种基于忆阻器的联想记忆电路
EP2230633A1 (en) Neural network circuit comprising nanoscale synapses and CMOS neurons
Mohan et al. Neuromorphic low-power inference on memristive crossbars with on-chip offset calibration
CN103530690A (zh) 一种神经元器件及神经网络
KR102009569B1 (ko) 3차원 구조의 시냅스 소자 및 이의 제조 방법
Li et al. Emerging memristive neurons for neuromorphic computing and sensing
KR20180115941A (ko) 뉴로모픽 시스템 응용을 위한 시냅스 장치의 동작 조건
CN112906880B (zh) 一种基于忆阻器的自适应神经元电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant