CN102244925A - 时钟同步方法、用户端设备和时钟同步系统 - Google Patents

时钟同步方法、用户端设备和时钟同步系统 Download PDF

Info

Publication number
CN102244925A
CN102244925A CN2010101793661A CN201010179366A CN102244925A CN 102244925 A CN102244925 A CN 102244925A CN 2010101793661 A CN2010101793661 A CN 2010101793661A CN 201010179366 A CN201010179366 A CN 201010179366A CN 102244925 A CN102244925 A CN 102244925A
Authority
CN
China
Prior art keywords
timestamp
clock
access equipment
premises access
ustomer premises
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2010101793661A
Other languages
English (en)
Other versions
CN102244925B (zh
Inventor
徐贵今
冯儒洲
龙国柱
刘建华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201010179366.1A priority Critical patent/CN102244925B/zh
Priority to PCT/CN2011/074071 priority patent/WO2011141005A1/zh
Priority to EP11780226.4A priority patent/EP2506640B1/en
Publication of CN102244925A publication Critical patent/CN102244925A/zh
Priority to US13/587,646 priority patent/US8886986B2/en
Application granted granted Critical
Publication of CN102244925B publication Critical patent/CN102244925B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/06Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors
    • H04M11/062Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors using different frequency bands for speech and other data

Abstract

本发明实施例提供一种时钟同步方法、用户端设备和时钟同步系统,该时钟同步方法包括:用户端设备在接收到局端设备发送的第一DMT信号的第一特定位置时,读取第一时间戳;并在发送第二DMT信号的第二特定位置,读取第二时间戳;接收局端设备通过数据信息通道发送的第三时间戳和第四时间戳,第三时间戳是局端设备在发送第一DMT信号的第一特定位置读取的,第四时间戳是局端设备在接收到第二DMT信号的第二特定位置时读取的;根据第一时间戳、第二时间戳、第三时间戳和第四时间戳调整该用户端设备的时钟,使用户端设备的时钟同步于局端设备的时钟。本发明实施例实现了提高时钟同步的精度,满足了XDSL系统对时钟同步的高精度要求。

Description

时钟同步方法、用户端设备和时钟同步系统
技术领域
本发明实施例涉及视频技术领域,尤其涉及一种时钟同步方法、用户端设备和时钟同步系统。
背景技术
由于第三代移动通信(3rd Generation;以下简称:3G)以及更先进数字移动技术的出现,微型基站的需求越来越大,不久微型基站还会进入家庭,作为家庭基站使用。家庭基站对于时间同步的实现低成本化有比较高的要求,并且,移动业务对于时间同步的精度要求达到了微秒级的要求。
对于X数字用户线路(X Digital Subscriber Line;以下简称:XDSL)系统,其信号传输是以一个一个不间断的符号进行传输的,符号和符号之间没有明显的界线,接收端设备不容易找到一个严格的同步点标记接收端设备接收到发送端设备发送的信号的时刻,以及发送端设备接收到该接收端设备发送的信号的时刻。
另外,XDSL信道的上下行延时不同,这是由于局端设备(CentralOffice;以下简称:CO)设备与用户端设备(Customer Premises Equipment;以下简称:CPE)之间的信道比较复杂,要经过既有模拟电路又有数字信号处理电路的物理介质关联层(Physical Media Dependent;以下简称:PMD),较复杂的里德-索洛蒙(Reed-Solomon;以下简称:RS)编解码和交织解交织的物理媒体指定传输汇聚层(Physical Media Specific-Transmission Convergence Layer;以下简称:PMS-TC),较复杂的协议处理传输协议指定传输汇聚层(Transmission Protocol Specific-TransmissionConvergence Layer;以下简称:TPS-TC)。即使时间同步放在PMD层,也要经过局端的模拟电路、电缆和远端的模拟电路,在局端和远端之间还要经过普通的数字电路和数字信号处理电路,因此局端到远端的下行延时不一定等于远端到局端的上行延时。现有技术中,在XDSL链路中,下行延时与上行延时的差距可能会远大于1μS,这时通过现有技术恢复的时间误差会远远大于1μS,但是现有技术中尚没有一种同步方法,可以满足XDSL系统对时钟同步的高精度要求。
发明内容
本发明实施例提供一种时钟同步方法、用户端设备和时钟同步系统,以提高时钟同步的精度,满足XDSL系统对时钟同步的高精度要求。
本发明实施例提供一种时钟同步方法,包括:
用户端设备在接收到局端设备发送的第一离散多音频(DiscreteMulti-Tone;以下简称:DMT)信号的第一特定位置时,读取第一时间戳;并在发送第二DMT信号的第二特定位置,读取第二时间戳;
所述用户端设备接收所述局端设备通过数据信息通道发送的第三时间戳和第四时间戳,所述第三时间戳是所述局端设备在发送所述第一DMT信号的所述第一特定位置读取的,所述第四时间戳是所述局端设备在接收到所述第二DMT信号的所述第二特定位置时读取的;
所述用户端设备根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟,使所述用户端设备的时钟同步于所述局端设备的时钟。
本发明实施例还提供一种用户端设备,包括:
接收模块,用于接收局端设备发送的第一离散多音频(DMT)信号;
读取模块,用于在所述接收模块接收到所述第一DMT信号的第一特定位置时,读取第一时间戳;
发送模块,用于发送第二DMT信号;
所述读取模块,还用于在所述发送模块发送第二DMT信号的第二特定位置,读取第二时间戳;
时间戳接收模块,用于接收所述局端设备通过数据信息通道发送的第三时间戳和第四时间戳,所述第三时间戳是所述局端设备在发送所述第一DMT信号的所述第一特定位置读取的,所述第四时间戳是所述局端设备在接收到所述第二DMT信号的所述第二特定位置时读取的;
调整模块,用于根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟,使所述用户端设备的时钟同步于所述局端设备的时钟。
本发明实施例还提供一种时钟同步系统,包括:用户端设备和局端设备;
所述用户端设备,用于在接收到局端设备发送的第一离散多音频(DMT)信号的第一特定位置时,读取第一时间戳;并在发送第二DMT信号的第二特定位置,读取第二时间戳;并接收所述局端设备通过数据信息通道发送的第三时间戳和第四时间戳;根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟,使所述用户端设备的时钟同步于所述局端设备的时钟;
所述第三时间戳是所述局端设备在发送所述第一DMT信号的所述第一特定位置读取的,所述第四时间戳是所述局端设备在接收到所述第二DMT信号的所述第二特定位置时读取的。
通过本发明实施例,用户端设备在接收到局端设备发送的第一DMT信号的第一特定位置时,读取第一时间戳;并在发送第二DMT信号的第二特定位置,读取第二时间戳;另外,用户端设备可以接收局端设备通过数据信息通道发送的第三时间戳和第四时间戳,其中,第三时间戳是局端设备在发送第一DMT信号的第一特定位置读取的,第四时间戳是局端设备在接收到第二DMT信号的第二特定位置时读取的;最后,用户端设备可以根据第一时间戳、第二时间戳、第三时间戳和第四时间戳确定该用户端设备与该局端设备之间的时钟偏差,并根据该时钟偏差调整该用户端设备的时钟,使该用户端设备的时钟同步于局端设备的时钟;本发明实施例实现了提高时钟同步的精度,满足了XDSL系统对时钟同步的高精度要求。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明时钟同步方法一个实施例的流程图;
图2为本发明第一特定位置一个实施例的示意图;
图3为本发明第二特定位置一个实施例的示意图;
图4(a)~图4(d)为本发明计算符号同步偏差的方法一个实施例的示意图;
图5为本发明数字处理电路中有限冲激响应(Finite Impulse Response;以下简称:FIR)滤波器一个实施例的示意图;
图6(a)~图6(d)为本发明数字信号处理电路的延时的获得方法一个实施例的示意图;
图7为本发明网络时间参考信号一个实施例的示意图;
图8为本发明用户端设备一个实施例的结构示意图;
图9为本发明用户端设备另一个实施例的结构示意图;
图10为本发明时钟同步系统一个实施例的结构示意图;
图11为本发明时钟同步系统另一个实施例的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1为本发明时钟同步方法一个实施例的流程图,如图1所示,该时钟同步方法可以包括:
步骤101,CPE在接收到CO发送的第一DMT信号的第一特定位置时,读取第一时间戳;并在发送第二DMT信号的第二特定位置,读取第二时间戳。
具体地,CPE可以在接收到第一DMT信号的第一特定位置时,读取该CPE的第一时钟记数器,获得第一时间戳;CPE可以在发送第二DMT信号的第二特定位置,读取上述第一时钟记数器,获得第二时间戳。
其中,该第一特定位置可以为第一DMT信号的起始位置,或者第一DMT信号的任意指定位置,该第二特定位置可以为第二DMT信号的起始位置,或者第二DMT信号的任意指定位置,本发明实施例对此不作限定。
步骤102,CPE接收CO通过数据信息通道发送的第三时间戳和第四时间戳。其中,第三时间戳是CO在发送第一DMT信号的第一特定位置读取的,第四时间戳是CO在接收到第二DMT信号的第二特定位置时读取的。
具体地,第三时间戳是CO在发送第一DMT信号的第一特定位置时,通过读取该CO的第二时钟记数器获得的;第四时间戳是CO在接收到第二DMT信号的第二特定位置时,通过读取上述第二时钟记数器获得的。
本实施例中,第一时钟记数器和第二时钟记数器的计数时钟同步于网络参考时钟。其中,第二时钟记数器由CO根据该网络参考时钟的网络时间参考信号定时刷新。
具体地,上述网络时间参考信号为串行信号,上述第二时钟记数器可以由CO根据并行信号中的时间信息定时刷新,该并行信号是由上述串行信号转换而来的;该并行信号包括时间信息和该时间信息对应的秒脉冲信号。
步骤103,CPE根据第一时间戳、第二时间戳、第三时间戳和第四时间戳确定CPE与CO之间的时钟偏差,并根据该时钟偏差调整该CPE的时钟,使该CPE的时钟同步于CO的时钟。
具体地,CPE可以根据第一时间戳、第二时间戳、第三时间戳和第四时间戳计算该CPE与CO之间的第一时钟偏差,并根据第一时钟偏差调整CPE的第二时钟记数器的计数时钟,从而使CPE的时钟同步于CO的时钟;或者,CPE可以通过数据信息通道将第一时间戳和第二时间戳发送给CO,接收CO通过消息通道发送的该CPE与该CO之间的第一时钟偏差,并根据该第一时钟偏差调整该CPE的第二时钟记数器的计数时钟,从而使CPE的时钟同步于CO的时钟;其中,第一时钟偏差是CO根据第一时间戳、第二时间戳、第三时间戳和第四时间戳计算的。
在本实施例的一种实现方式中,在读取第一时间戳之后,CPE还可以将第一时间戳校正掉第一符号同步偏差、CPE的第一模拟接收电路延时和第一数字接收电路延时,获得校正后的第一时间戳;在读取第二时间戳之后,CPE还可以将该第二时间戳校正掉CPE的第二模拟发送电路延时和第二数字发送电路延时,获得校正后的第二时间戳;另外,CPE接收的第三时间戳是CO将CO在发送第一DMT信号的第一特定位置读取的第三时间戳校正掉CO的第一模拟发送电路延时和第一数字发送电路延时之后,获得的校正后的第三时间戳;CPE接收的第四时间戳是CO将该CO在接收到第二DMT信号的第二特定位置时读取的第四时间戳校正掉第二符号同步偏差、该CO的第二模拟接收电路延时和第二数字接收电路延时之后,获得的校正后的第四时间戳。
在这种实现方式中,CPE可以根据校正后的第一时间戳、校正后的第二时间戳、校正后的第三时间戳和校正后的第四时间戳确定CPE与CO之间的时钟偏差,并根据该时钟偏差调整CPE的时钟。
具体地,CPE可以根据校正后的第一时间戳、校正后的第二时间戳、校正后的第三时间戳和校正后的第四时间戳计算该CPE与该CO之间的第二时钟偏差,并根据第二时钟偏差调整该CPE的第二时钟记数器的计数时钟,从而使CPE的时钟同步于CO的时钟;或者,CPE可以通过数据信息通道将校正后的第一时间戳和校正后的第二时间戳发送给CO,接收该CO通过消息通道发送的该CPE与该CO之间的第二时钟偏差,并根据该第二时钟偏差调整该CPE的第二时钟记数器的计数时钟,从而使CPE的时钟同步于CO的时钟;其中,该第二时钟偏差是CO根据校正后的第一时间戳、校正后的第二时间戳、校正后的第三时间戳和校正后的第四时间戳计算的;
上述实施例中,CPE在接收到CO发送的第一DMT信号的第一特定位置时,读取第一时间戳;并在发送第二DMT信号的第二特定位置,读取第二时间戳;另外,CPE可以接收CO通过数据信息通道发送的第三时间戳和第四时间戳,其中,第三时间戳是CO在发送第一DMT信号的第一特定位置读取的,第四时间戳是CO在接收到第二DMT信号的第二特定位置时读取的;最后,CPE可以根据第一时间戳、第二时间戳、第三时间戳和第四时间戳确定CPE与CO之间的时钟偏差,并根据该时钟偏差调整该CPE的时钟,使该CPE的时钟同步于CO的时钟;本实施例实现了提高时钟同步的精度,满足了XDSL系统对时钟同步的高精度要求。
下面通过具体实例详细介绍本发明实施例的实现方式。
下行处理过程如下:
在CO侧,当第一DMT信号的第一特定位置开始发送的时候,读取本地第二时钟记数器的动作被触发,CO读取第二时钟记数器,获得第三时间戳Tm1’,Tm1’被存储下来,将Tm1’校正掉CO的第一模拟发送电路延时Δt2和第一数字发送电路延时Δt1,可以获得校正后的第三时间戳Tm1,如式(1)所示。
Tm1=Tm1’+Δt1+Δt2                        (1)
在CPE侧,当第一DMT信号的第一特定位置开始被接收的时候,读取本地第一时钟记数器的动作被触发,CPE读取第一时钟记数器,获得第一时间戳Ts1”,Ts1”被存储下来,将Ts1”校正掉第一符号同步偏差,获得Ts1’,将Ts1’校正掉CPE的第一模拟接收电路延时Δt2’和第一数字接收电路延时Δt1’,获得校正后的第一时间戳Ts1,如式(2)所示。
Ts1=Ts1’-Δt1’-Δt2’                    (2)
将式(1)和式(2)代入下行时间偏差计算公式,即可获得下行时间偏差Offset1,其中,下行时间偏差计算公式如式(3)所示。
Offset1=Ts1-Tm1-Delay1                     (3)
上行处理过程如下:
在CPE侧,当第二DMT信号的第二特定位置开始发送的时候,读取本地第一时钟记数器的动作被触发,CPE读取第一时钟记数器,获得第二时间戳Ts2’,Ts2’被存储下来,CPE将Ts2’校正掉CPE的第二模拟发送电路延时Δt5’和第二数字发送电路延时Δt4’,获得校正后的第二时间戳Ts2,如式(4)所示。
Ts2=Ts2’+Δt4’+Δt5’                    (4)
在CO侧,当第二DMT信号的第二特定位置开始被接收的时候,读取本地第二时钟记数器的动作被触发,CO读取第二时钟记数器,获得第四时间戳Tm2”,Tm2”被存储下来,将Tm2”校正掉符号同步偏差,获得Tm2’,将Tm2’校正掉CO的第二模拟接收电路延时Δt5和第二数字接收电路延时Δt4,获得校正后的第四时间戳,如式(5)所示。
Tm2=Tm2’-Δt4-Δt5                        (5)
将式(4)和式(5)代入上行时间偏差计算公式,即可获得上行时间偏差Offset2,其中,上行时间偏差计算公式如式(6)所示。
Offset2=Ts2-Tm2+Delay2                    (6)
如果下行线路延时Δt3(Δt3=Delay1)与上行线路延时Δt6(Δt6=Delay2)相等,通过式(3)和式(6)可以获得CPE与CO之间的第二时钟偏差Offset,如式(7)所示。
Offset=(Offset1+Offset2)/2=((Ts2+Ts1)-(Tm2+Tm1))/2        (7)
然后,CPE可以根据该Offset的值来调整CPE的时钟,从而使CPE的时钟同步于CO的时钟。
本实施例中,该第一特定位置可以为第一DMT信号的起始位置,或者第一DMT信号的任意指定位置,如图2所示,图2为本发明第一特定位置一个实施例的示意图;该第二特定位置可以为第二DMT信号的起始位置,或者第二DMT信号的任意指定位置,如图3所示,图3为本发明第二特定位置一个实施例的示意图。
需要说明的是,图2和图3分别为第一特定位置和第二特定位置的一个示例,并不构成对本发明实施例的限定。
XDSL包括非对称数字用户线路(Asymmetrical Digital SubscriberLine;以下简称:ADSL)、ADSL2、ADSL2 PLUS和甚高速数字用户线路2(Very High Speed Digital Subscriber Line 2;以下简称:VDSL2),XDSL应用DMT调制解调技术传输信息,XDSL信号由一连串的DMT信号构成。数字用户线路(Digital Subscriber Line;以下简称:DSL)的接收器可以识别DMT信号的边界,实现符号同步。实际上,符号同步机制可能有微小的偏差,即符号同步偏差,符号同步偏差可能由符号同步的算法产生,也可能由于DSL接收器的采样频率有限,或者由于不同频率的信号在DSL链路上的传输时延不同产生。
如图2和图3所示,在下行处理过程CO侧,当第一DMT信号的第一特定位置开始发送的时候,第三时间戳Tm1’被记录下来;当第一DMT信号传输到CPE侧时,参见图2,符号同步指示的第一DMT信号的第一特定位置可能有一定偏差,如前所述,这样在第一DMT信号的第一特定位置开始被接收时记录的第一时间戳Ts1”就会产生一定误差,即第一符号同步偏差。同理,在上行处理过程CPE侧,当第二DMT信号的第二特定位置开始发送的时候,CPE获得第二时间戳Ts2’,但是参见图3,当CO开始接收第二DMT信号的第二特定位置时,获得的第四时间戳Tm2”会有一定的偏差,即第二符号同步偏差。
一般在ADSL链路中,Tm2”的偏差比Ts1”大,这是由于上行链路的采样速率比下行链路采样速率低,而且上行频段相邻子载波的延时差比下行频段相邻子载波的延时差大。
下面对本发明实施例中校正掉第一符号同步偏差和第二符号同步偏差的方法进行介绍,由于本发明实施例中在校正掉第一符号同步偏差和第二符号同步偏差时采用相同的方法,因此下面介绍校正掉符号同步偏差的方法,不再区分第一符号同步偏差和第二符号同步偏差。
在DSL系统中,由于抗噪声、符号同步偏差可能大于几个正弦信号的周期,以及简化设计的原因,本发明实施例利用多个频率的信号来进行符号同步偏差的校正。DSL链路中包括数字信号处理电路、模拟电路和线路,在一定频段内信号的相位响应具有一定的线性,这些信号几乎有相同的群延时。本发明实施例利用上述频段内的信号来校正符号同步偏差。DSL系统的频域均衡(Frequency Domain Equalizer;以下简称:FEQ)参数可以提供符号同步偏差的相位的信息,因此可以利用FEQ参数来计算符号同步距离发送时符号起始位置的时间偏差。FEQ参数是DSL系统的现有信息,利用现有信息也可以简化设计。本发明实施例中,利用FEQ参数来校正符号同步偏差的方法如下所述。
首先,需要获得选定频段的DMT信号的FEQ参数,取FEQ参数中的相位信息,然后对相位信息进行直线拟合,最后计算这条直线的斜率,获得的斜率即代表符号同步偏差的大小,如果符号同步偏差为0,即没有符号同步偏差,那么FEQ参数的相位信息的斜率为0,不过,实际中,没有符号同步偏差的情况基本上是不存在的。
下面结合图4(a)~图4(d)介绍计算符号同步偏差的具体方法。图4(a)~图4(d)为本发明计算符号同步偏差的方法一个实施例的示意图,图4(a)~图4(d)给出了利用FEQ参数的相位信息,通过群延迟的方法,来校正由于符号同步偏差对接收端时间戳的影响的方法。图4(a)~图4(d)中,⊙(N)是FEQ参数的相位分量,在频点1和频点2之间的频段基本有接近线性的相位响应,等同于频点1和频点2之间的频段有大致相等的群延迟。一般情况下,为了保证这点,选定的频段距离DSL链路中应用的滤波器的截止频点要有一定的距离。其中,图4(a)给出选定的频段的DMT信号的FEQ相位,图4(b)是对图4(a)中的FEQ相位进行直线拟合后的结果,图4(c)是计算获得图4(b)中直线的斜率,图4(d)是根据图4(c)所示的斜率获得的符号同步偏差,该符号同步偏差以时间单位来表示,图4(d)中,符号同步偏差
在DSL链路上,在CO和CPE上都有模拟电路和数字电路,还包括线路,DSL上行信号和下行信号流经这些组成部分的时候延时不一定相等,其差异可能大于移动承载对时间同步的要求。本发明实施例中,DSL链路的延时包括CO的第一模拟发送电路延时Δt2和第一数字发送电路延时Δt1、CPE的第一模拟接收电路延时Δt2’和第一数字接收电路延时Δt1’、CPE的第二模拟发送电路延时Δt5’和第二数字发送电路延时Δt4’、CO的第二模拟接收电路延时Δt5和第二数字接收电路延时Δt4,以及下行线路延时Δt3和上行线路延时Δt6。
其中,Δt1、Δt2、Δt1’、Δt2’、Δt4’、Δt5’、Δt4和Δt5均为设备内的电路延时,一般是固定的,可以通过测试或者计算获得。
而Δt3是下行信号经过线路的延时,Δt6是上行信号经过线路的延时,均与DSL链路所使用的线路长度有关,是未知的。并且,Δt3和Δt6现在还不能直接通过测试的方法获得高精度的结果,另外,在DSL链路中,Δt3和Δt6由于上下行频段信号在双绞线上的延迟不同,有一定差异。为解决这一问题,本发明实施例选择频率尽量靠近的上下行频段,使Δt3≈Δt6。
具体地,对于下行信号,选择一段有近似相等时间延迟的频段;对于上行信号,也选择一段有近似相等时间延迟的频段;使选择的这两个频段尽量接近,从而尽量使Δt3≈Δt6。
为进一步提高精度,可以根据当地所采用的用户电缆,给出所采用的上下行频段的信号在电缆上的延迟关系,比如:k×Δt3=Δt6,其中,k可以通过预先测量或者计算获得。这样,通过式(3)、式(6)结合式(8)可以得到精度更高的CPE与CO之间的第二时钟偏差,其中,式(8)如下所示。
Delay2=k×Delay1                  (8)
一般情况下,如果VDSL2场景下不使用US0频段,上下行全频带的延迟可以认为相等,即Δt3≈Δt6。
本发明实施例中,XDSL上下行频带信号在XDSL模拟电路中的延时相差较大,可以在下行频带中选择一段在XDSL模拟电路中有近似相等延时的频段,通过测量或者计算的方法获得Δt2和Δt2’。同理,也可以在上行频带中选择一段在XDSL模拟电路中有近似相等延时的频段,通过测量或者计算的方法获得Δt5和Δt5’。
本发明实施例中,纯粹的数字逻辑电路的延时可以预先用仿真的方法获得。下面介绍获得数字信号处理电路的延时的方法。
图5为本发明数字处理电路中有限冲激响应(Finite Impulse Response;以下简称:FIR)滤波器一个实施例的示意图。图6(a)~图6(d)为本发明数字信号处理电路的延时的获得方法一个实施例的示意图。
本发明实施例中,图6(a)~图6(d)所示的方法是获得图5所示FIR滤波器的延时的一种计算方法。图6(a)~图6(d)中,⊙(k)是FIR滤波器的频域相位响应,频点1和频点2是本发明实施例选取的具有较好线性相位响应的一个频段。Δ(k)是根据⊙(k)得到的群延时,群延时的计算方法与符号同步偏差的计算方法相同。具体地,图6(a)给出选定频段的相位,图6(b)是对图6(a)中的相位进行直线拟合后的结果,图6(c)是计算获得图6(b)中直线的斜率,图6(d)是根据图6(c)所示的斜率获得的群延时,图6(d)中,群延时
Figure GSA00000114320300131
通过图6(a)~图6(d)所示的方法,可以获得Δt1和Δt1’,以及Δt4和Δt4’。
另外,在计算数字电路延时Δt1和Δt1’,以及Δt4和Δt4’时,如果时序逻辑电路和/或组合逻辑电路的延时影响了时间戳的精度,要在Δt1和Δt1’,以及Δt4和Δt4’中考虑这些时序逻辑电路和/或组合逻辑电路的延时的影响,时序逻辑电路和/或组合逻辑电路的延时可以利用仿真或计算的方法获得。
本发明实施例中,在进行符号同步偏差校正、模拟电路延时校正和数字电路延时校正的时候,都需要选择一个具有近似线性相位响应,即具有近似相等群延时的频段,因此就需要在进行符号同步偏差校正、模拟电路延时校正和数字电路延时校正时选择的频段具有共同的频段交集。从测量和仿真结果上,在ADSL链路上实现高精度时钟同步需要考虑频段选择,而一般VDSL频带,由于整个VDSL频带的模拟电路和数字电路不同频率的延时相差很小,对时钟同步的精度影响不大,基本不需要考虑频段的选取问题。下面主要介绍在ADSL系统中进行时间戳修正时的频段选取方法。
对于ADSL AnnexA:选择21子载波到30子载波作为上行频带的时间戳校正频段,进行模拟电路延时、数字电路延时以及符号同步偏差的校正;选择36子载波到55子载波作为下行频带的时间戳校正频段,进行模拟电路延时、数字电路延时以及符号同步偏差的校正。
对于ADSL Annex M:选择31子载波到50子载波作为上行频带的时间戳校正频段,进行模拟电路延时、数字电路延时以及符号同步偏差的校正;选择91子载波到110子载波作为下行频带的时间戳校正频段,进行模拟电路延时、数字电路延时以及符号同步偏差的校正。
对于VDSL频带,一般情况下不需要选择哪个频段作为时间戳修正的参考频带,全频带基本都可以使用。
本发明实施例中,CPE中的第一时钟记数器和CO中的第二时钟记数器的计数时钟同步于网络参考时钟。其中,第二时钟记数器由CO根据网络参考时钟的网络时间参考信号定时刷新。
图7为本发明网络时间参考信号一个实施例的示意图,图7所示为网络参考时间信号的一种定义方式。如图7所示,单线信号主要由4段组成:a段、b段、c段和d段,其中a段为数据包每秒(Packets per Second;以下简称:PPS)段,b段为等待段,c段为串口信息段,d段为空闲段。串口的波特率为X,串口的起始停止各一位,无校验位。
本发明实施例中,网络时间参考信号为串行信号,即PPS+时间信息(Time of Day;以下简称:TOD),也就是说该串行信号中包括秒脉冲信号PPS和该秒脉冲信号对应的时间信息TOD。本发明实施例中,可以通过串并转换,将串行信号(PPS+TOD)转换为一个并行的时间信息TOD和一个单纯的秒脉冲信号PPS,并将上述并行信号提供给第二时钟记数器,当秒脉冲信号PPS到来时,根据该秒脉冲信号PPS对应的时间信息TOD定时更新第二时钟记数器,使第二时钟记数器同步于网络参考时钟,以提供高精度的时间戳源头。
以上主要介绍了CPE根据校正后的第一时间戳、校正后的第二时间戳、校正后的第三时间戳和校正后的第四时间戳调整CPE的时钟,使该CPE的时钟同步于CO的时钟的实现方法,当然本发明实施例并不仅限于此,在满足时钟同步精度的前提下,CPE也可以直接根据第一时间戳、第二时间戳、第三时间戳和第四时间戳调整CPE的时钟,使该CPE的时钟同步于CO的时钟,这时如果下行线路延时Δt3与上行线路延时Δt6相等,则CPE与CO之间的第一时钟偏差Offset’可以如式(9)所示。
Offset’=((Ts2’+Ts1”)-(Tm2”+Tm1’))/2           (9)
本发明实施例提供了一种时钟同步方法,可以高精度实现时钟同步,满足了XDSL系统对时钟同步的高精度要求。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
图8为本发明用户端设备一个实施例的结构示意图,本实施例中的用户端设备可以实现本发明图1所示实施例的流程,如图8所示,该用户端设备可以包括:接收模块81、读取模块82、发送模块83、时间戳接收模块84和调整模块85。
其中,接收模块81,用于接收局端设备发送的第一DMT信号;
读取模块82,用于在接收模块81接收到第一DMT信号的第一特定位置时,读取第一时间戳;
发送模块83,用于发送第二DMT信号;
读取模块82,还用于在发送模块83发送第二DMT信号的第二特定位置,读取第二时间戳;
时间戳接收模块84,用于接收局端设备通过数据信息通道发送的第三时间戳和第四时间戳,该第三时间戳是局端设备在发送第一DMT信号的第一特定位置读取的,第四时间戳是局端设备在接收到第二DMT信号的第二特定位置时读取的;
调整模块85,用于根据第一时间戳、第二时间戳、第三时间戳和第四时间戳确定用户端设备与局端设备之间的时钟偏差,并根据该时钟偏差调整用户端设备的时钟,使该用户端设备的时钟同步于局端设备的时钟。
上述用户端设备中,读取模块82在接收模块81接收到局端设备发送的第一DMT信号的第一特定位置时,读取第一时间戳;并在发送模块83发送第二DMT信号的第二特定位置,读取第二时间戳;另外,时间戳接收模块84可以接收局端设备通过数据信息通道发送的第三时间戳和第四时间戳,其中,第三时间戳是局端设备在发送第一DMT信号的第一特定位置读取的,第四时间戳是局端设备在接收到第二DMT信号的第二特定位置时读取的;最后,调整模块85可以根据第一时间戳、第二时间戳、第三时间戳和第四时间戳确定用户端设备与局端设备之间的时钟偏差,并根据该时钟偏差调整该用户端设备的时钟,使该用户端设备的时钟同步于局端设备的时钟;本实施例实现了提高时钟同步的精度,满足了XDSL系统对时钟同步的高精度要求。
图9为本发明用户端设备另一个实施例的结构示意图,与图8所示的用户端设备相比,不同之处在于,图9所示的用户端设备还可以进一步包括:校正模块86。
校正模块86,用于将读取模块82读取的第一时间戳校正掉第一符号同步偏差、该用户端设备的第一模拟接收电路延时和第一数字接收电路延时,获得校正后的第一时间戳;校正模块86还用于将读取模块82读取的第二时间戳校正掉该用户端设备的第二模拟发送电路延时和第二数字发送电路延时,获得校正后的第二时间戳;
本实施例中,时间戳接收模块84接收的第三时间戳是局端设备将该局端设备在发送第一DMT信号的第一特定位置读取的第三时间戳校正掉该局端设备的第一模拟发送电路延时和第一数字发送电路延时之后,获得的校正后的第三时间戳。时间戳接收模块84接收的第四时间戳是局端设备将该局端设备在接收到第二DMT信号的第二特定位置时读取的第四时间戳校正掉第二符号同步偏差、该局端设备的第二模拟接收电路延时和第二数字接收电路延时之后,获得的校正后的第四时间戳。
本实施例中,调整模块85可以根据校正后的第一时间戳、校正后的第二时间戳、校正后的第三时间戳和校正后的第四时间戳确定用户端设备与局端设备之间的时钟偏差,并根据该时钟偏差调整用户端设备的时钟。
具体地,读取模块82可以包括:第一时间戳读取子模块821和第二时间戳读取子模块822;
其中,第一时间戳读取子模块821,用于在接收到第一DMT信号的第一特定位置时,读取该用户端设备的第一时钟记数器,获得第一时间戳;
第二时间戳读取子模块822,用于在发送模块83发送第二DMT信号的第二特定位置,读取上述第一时钟记数器,获得第二时间戳;
本实施例中,时间戳接收模块84接收的第三时间戳是局端设备在发送第一DMT信号的第一特定位置时,通过读取该局端设备的第二时钟记数器获得的;时间戳接收模块84接收的第四时间戳是该局端设备在接收到第二DMT信号的第二特定位置时,通过读取第二时钟记数器获得的。
本实施例中,上述第一时钟记数器和第二时钟记数器的计数时钟同步于网络参考时钟。其中,第二时钟记数器由局端设备根据网络参考时钟的网络时间参考信号定时刷新。具体地,该网络时间参考信号为串行信号,第二时钟记数器可以由局端设备根据并行信号中的时间信息定时刷新,该并行信号是由上述串行信号转换而来的;该并行信号包括上述时间信息和上述时间信息对应的秒脉冲信号。
在本实施例的一种实现方式中,调整模块85可以包括:第一计算子模块851和第一时钟调整子模块852;
其中,第一计算子模块851,用于根据第一时间戳、第二时间戳、第三时间戳和第四时间戳计算该用户端设备与该局端设备之间的第一时钟偏差;
第一时钟调整子模块852,用于根据第一计算子模块851计算的第一时钟偏差调整该用户端设备的第二时钟记数器的计数时钟。
在本实施例的另一种实现方式中,调整模块85可以包括:第二计算子模块853和第二时钟调整子模块854;
其中,第二计算子模块853,用于根据校正后的第一时间戳、校正后的第二时间戳、校正后的第三时间戳和校正后的第四时间戳计算用户端设备与局端设备之间的第二时钟偏差;
第二时钟调整子模块854,用于根据第二计算子模块853计算的第二时钟偏差调整用户端设备的第二时钟记数器的计数时钟。
在本实施例的再一种实现方式中,调整模块85可以包括:第一时间戳发送子模块855、第一时间戳接收子模块856和第三时钟调整子模块857;
其中,第一时间戳发送子模块855,用于通过数据信息通道将第一时间戳和第二时间戳发送给局端设备;
第一时间戳接收子模块856,用于接收局端设备通过消息通道发送的该用户端设备与该局端设备之间的第一时钟偏差,该第一时钟偏差是局端设备根据第一时间戳、第二时间戳、第三时间戳和第四时间戳计算的;
第三时钟调整子模块857,用于根据第一时间戳接收子模块856接收的第一时钟偏差调整用户端设备的第二时钟记数器的计数时钟。
在本实施例的再一种实现方式中,调整模块85可以包括:第二时间戳发送子模块858、第二时间戳接收子模块859和第四时钟调整子模块8510;
其中,第二时间戳发送子模块858,用于通过数据信息通道将校正后的第一时间戳和校正后的第二时间戳发送给局端设备;
第二时间戳接收子模块859,用于接收局端设备通过消息通道发送的用户端设备与局端设备之间的第二时钟偏差,该第二时钟偏差是局端设备根据校正后的第一时间戳、校正后的第二时间戳、校正后的第三时间戳和校正后的第四时间戳计算的;
第四时钟调整子模块8510,用于根据第二时间戳接收子模块859接收的第二时钟偏差调整该用户端设备的第二时钟记数器的计数时钟。
上述用户端设备实现了提高时钟同步的精度,满足了XDSL系统对时钟同步的高精度要求。
图10为本发明时钟同步系统一个实施例的结构示意图,如图10所示,该时钟同步系统可以包括:用户端设备1001和局端设备1002;
其中,用户端设备1001,用于在接收到局端设备1002发送的第一DMT信号的第一特定位置时,读取第一时间戳;并在发送第二DMT信号的第二特定位置,读取第二时间戳;接收局端设备1002通过数据信息通道发送的第三时间戳和第四时间戳;根据第一时间戳、第二时间戳、第三时间戳和第四时间戳确定用户端设备与局端设备之间的时钟偏差,并根据该时钟偏差调整用户端设备1001的时钟,使用户端设备1001的时钟同步于局端设备1002的时钟;
其中,第三时间戳是局端设备1002在发送第一DMT信号的第一特定位置读取的,第四时间戳是局端设备1002在接收到第二DMT信号的第二特定位置时读取的。
具体地,用户端设备1001可以通过本发明图8或图9所示的用户端设备实现。
上述时钟同步系统,用户端设备1001在接收到局端设备1002发送的第一DMT信号的第一特定位置时,读取第一时间戳;并在发送第二DMT信号的第二特定位置,读取第二时间戳;另外,用户端设备1001可以接收局端设备1002通过数据信息通道发送的第三时间戳和第四时间戳,其中,第三时间戳是局端设备1002在发送第一DMT信号的第一特定位置读取的,第四时间戳是局端设备1002在接收到第二DMT信号的第二特定位置时读取的;最后,用户端设备1001可以根据第一时间戳、第二时间戳、第三时间戳和第四时间戳确定用户端设备1001与局端设备1002之间的时钟偏差,并根据该时钟偏差调整该用户端设备1001的时钟,使该用户端设备1001的时钟同步于局端设备1002的时钟;上述时钟同步系统实现了提高时钟同步的精度,满足了XDSL系统对时钟同步的高精度要求。
图11为本发明时钟同步系统另一个实施例的结构示意图,图11所示的时钟同步系统是图10所示时钟同步系统的一种具体实现方式。如图11所示,该时钟同步系统可以包括CO 1101、CPE 1102和线缆1103。
其中,CO 1101可以包括第一数字发送电路模块11011、第一数/模转换模块11012、第一模拟发送电路模块11013、第一混合(Hybrid)模块11014、第二模拟接收电路模块11015、第一模/数转换模块11016、第二数字接收电路模块11017和第二时钟记数器11018;
CPE 1102可以包括第一模拟接收电路模块11021、第二模/数转换模块11022、第一数字接收电路模块11023、第二数字发送电路模块11024、第二数/模转换模块11025、第二模拟发送电路模块11026、第二混合模块11027和第一时钟记数器11028。
本实施例提供的时钟同步系统可以实现本发明实施例提供的时钟同步方法。
本实施例中,第一时钟记数器11028和第二时钟记数器11018同步于网络参考时钟。
本发明实施例中,第二时钟记数器11018由CO 1101根据网络参考时钟的网络时间参考信号定时刷新。具体地,在网络参考时钟的整数秒时间,PPS信号会出现一个脉冲,这时CO 1101可以将该PPS信号对应的TOD信号中指示该PPS信号出现秒脉冲的时刻,置位到CO 1101的第二时钟记数器11018中,使第二时钟记数器11018和网络参考时钟同步。
在CPE 1102侧,每次获得CO 1101与CPE 1102之间的时钟偏差之后,CPE 1102根据获得的时钟偏差调整CPE 1102的第一时钟记数器11028一次,假设获得的时钟偏差为1秒,表明CPE 1102的第一时钟记数器11028比CO1101的第二时钟记数器11018快了1秒,这时CPE 1102就将第一时钟记数器11028调慢1秒。
上述时钟同步系统提高了时钟同步的精度,满足了XDSL系统对时钟同步的高精度要求。
本领域技术人员可以理解附图只是一个优选实施例的示意图,附图中的模块或流程并不一定是实施本发明所必须的。
本领域技术人员可以理解实施例中的装置中的模块可以按照实施例描述进行分布于实施例的装置中,也可以进行相应变化位于不同于本实施例的一个或多个装置中。上述实施例的模块可以合并为一个模块,也可以进一步拆分成多个子模块。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (19)

1.一种时钟同步方法,其特征在于,包括:
用户端设备在接收到局端设备发送的第一离散多音频(DMT)信号的第一特定位置时,读取第一时间戳;并在发送第二DMT信号的第二特定位置,读取第二时间戳;
所述用户端设备接收所述局端设备通过数据信息通道发送的第三时间戳和第四时间戳,所述第三时间戳是所述局端设备在发送所述第一DMT信号的所述第一特定位置读取的,所述第四时间戳是所述局端设备在接收到所述第二DMT信号的所述第二特定位置时读取的;
所述用户端设备根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟,使所述用户端设备的时钟同步于所述局端设备的时钟。
2.根据权利要求1所述的方法,其特征在于,所述用户端设备在接收到局端设备发送的第一离散多音频(DMT)信号的第一特定位置时,读取第一时间戳之后,还包括:
所述用户端设备将所述第一时间戳校正掉第一符号同步偏差、所述用户端设备的第一模拟接收电路延时和第一数字接收电路延时,获得校正后的第一时间戳;
所述在发送第二DMT信号的第二特定位置,读取第二时间戳之后,还包括:
所述用户端设备将所述第二时间戳校正掉所述用户端设备的第二模拟发送电路延时和第二数字发送电路延时,获得校正后的第二时间戳;
所述用户端设备接收的第三时间戳是所述局端设备将所述局端设备在发送所述第一DMT信号的所述第一特定位置读取的第三时间戳校正掉所述局端设备的第一模拟发送电路延时和第一数字发送电路延时之后,获得的校正后的第三时间戳;
所述用户端设备接收的第四时间戳是所述局端设备将所述局端设备在接收到所述第二DMT信号的所述第二特定位置时读取的第四时间戳校正掉第二符号同步偏差、所述局端设备的第二模拟接收电路延时和第二数字接收电路延时之后,获得的校正后的第四时间戳。
3.根据权利要求2所述的方法,其特征在于,所述用户端设备根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟包括:
所述用户端设备根据所述校正后的第一时间戳、所述校正后的第二时间戳、所述校正后的第三时间戳和所述校正后的第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟。
4.根据权利要求1或3所述的方法,其特征在于,所述用户端设备在接收到局端设备发送的第一离散多音频(DMT)信号的第一特定位置时,读取第一时间戳包括:
所述用户端设备在接收到所述第一DMT信号的所述第一特定位置时,读取所述用户端设备的第一时钟记数器,获得所述第一时间戳;
所述在发送第二DMT信号的第二特定位置,读取第二时间戳包括:
所述用户端设备在发送所述第二DMT信号的所述第二特定位置,读取所述第一时钟记数器,获得所述第二时间戳;
所述第三时间戳是所述局端设备在发送所述第一DMT信号的所述第一特定位置时,通过读取所述局端设备的第二时钟记数器获得的;
所述第四时间戳是所述局端设备在接收到所述第二DMT信号的所述第二特定位置时,通过读取所述第二时钟记数器获得的。
5.根据权利要求4所述的方法,其特征在于,所述第一时钟记数器和所述第二时钟记数器的计数时钟同步于网络参考时钟;
所述第二时钟记数器由所述局端设备根据所述网络参考时钟的网络时间参考信号定时刷新。
6.根据权利要求5所述的方法,其特征在于,所述网络时间参考信号为串行信号;
所述第二时钟记数器由所述局端设备根据所述网络参考时钟的网络时间参考信号定时刷新包括:
所述第二时钟记数器由所述局端设备根据并行信号中的时间信息定时刷新,所述并行信号是由所述串行信号转换而来的;所述并行信号包括所述时间信息和所述时间信息对应的秒脉冲信号。
7.根据权利要求1所述的方法,其特征在于,所述用户端设备根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟包括:
所述用户端设备根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳计算所述用户端设备与所述局端设备之间的第一时钟偏差,并根据所述第一时钟偏差调整所述用户端设备的第二时钟记数器的计数时钟。
8.根据权利要求3所述的方法,其特征在于,所述用户端设备根据所述校正后的第一时间戳、所述校正后的第二时间戳、所述校正后的第三时间戳和所述校正后的第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟包括:
所述用户端设备根据所述校正后的第一时间戳、所述校正后的第二时间戳、所述校正后的第三时间戳和所述校正后的第四时间戳计算所述用户端设备与所述局端设备之间的第二时钟偏差,并根据所述第二时钟偏差调整所述用户端设备的第二时钟记数器的计数时钟。
9.根据权利要求1所述的方法,其特征在于,所述用户端设备根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟包括:
所述用户端设备通过所述数据信息通道将所述第一时间戳和所述第二时间戳发送给所述局端设备,接收所述局端设备通过消息通道发送的所述用户端设备与所述局端设备之间的第一时钟偏差,所述第一时钟偏差是所述局端设备根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳计算的;
所述用户端设备根据所述第一时钟偏差调整所述用户端设备的第二时钟记数器的计数时钟。
10.根据权利要求3所述的方法,其特征在于,所述用户端设备根据所述校正后的第一时间戳、所述校正后的第二时间戳、所述校正后的第三时间戳和所述校正后的第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟包括:
所述用户端设备通过所述数据信息通道将所述校正后的第一时间戳和所述校正后的第二时间戳发送给所述局端设备,接收所述局端设备通过消息通道发送的所述用户端设备与所述局端设备之间的第二时钟偏差,所述第二时钟偏差是所述局端设备根据所述校正后的第一时间戳、所述校正后的第二时间戳、所述校正后的第三时间戳和所述校正后的第四时间戳计算的;
所述用户端设备根据所述第二时钟偏差调整所述用户端设备的第二时钟记数器的计数时钟。
11.一种用户端设备,其特征在于,包括:
接收模块,用于接收局端设备发送的第一离散多音频(DMT)信号;
读取模块,用于在所述接收模块接收到所述第一DMT信号的第一特定位置时,读取第一时间戳;
发送模块,用于发送第二DMT信号;
所述读取模块,还用于在所述发送模块发送第二DMT信号的第二特定位置,读取第二时间戳;
时间戳接收模块,用于接收所述局端设备通过数据信息通道发送的第三时间戳和第四时间戳,所述第三时间戳是所述局端设备在发送所述第一DMT信号的所述第一特定位置读取的,所述第四时间戳是所述局端设备在接收到所述第二DMT信号的所述第二特定位置时读取的;
调整模块,用于根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟,使所述用户端设备的时钟同步于所述局端设备的时钟。
12.根据权利要求11所述的用户端设备,其特征在于,还包括:
校正模块,用于将所述读取模块读取的第一时间戳校正掉第一符号同步偏差、所述用户端设备的第一模拟接收电路延时和第一数字接收电路延时,获得校正后的第一时间戳;将所述读取模块读取的第二时间戳校正掉所述用户端设备的第二模拟发送电路延时和第二数字发送电路延时,获得校正后的第二时间戳;
所述时间戳接收模块接收的第三时间戳是所述局端设备将所述局端设备在发送所述第一DMT信号的所述第一特定位置读取的第三时间戳校正掉所述局端设备的第一模拟发送电路延时和第一数字发送电路延时之后,获得的校正后的第三时间戳;
所述时间戳接收模块接收的第四时间戳是所述局端设备将所述局端设备在接收到所述第二DMT信号的所述第二特定位置时读取的第四时间戳校正掉第二符号同步偏差、所述局端设备的第二模拟接收电路延时和第二数字接收电路延时之后,获得的校正后的第四时间戳。
13.根据权利要求12所述的用户端设备,其特征在于,所述调整模块具体用于根据所述校正后的第一时间戳、所述校正后的第二时间戳、所述校正后的第三时间戳和所述校正后的第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟。
14.根据权利要求11或13所述的用户端设备,其特征在于,所述读取模块包括:
第一时间戳读取子模块,用于在所述接收模块接收到所述第一DMT信号的所述第一特定位置时,读取所述用户端设备的第一时钟记数器,获得所述第一时间戳;
第二时间戳读取子模块,用于在所述发送模块发送所述第二DMT信号的所述第二特定位置,读取所述第一时钟记数器,获得所述第二时间戳;
所述时间戳接收模块接收的第三时间戳是所述局端设备在发送所述第一DMT信号的所述第一特定位置时,通过读取所述局端设备的第二时钟记数器获得的;
所述时间戳接收模块接收的第四时间戳是所述局端设备在接收到所述第二DMT信号的所述第二特定位置时,通过读取所述第二时钟记数器获得的。
15.根据权利要求11所述的用户端设备,其特征在于,所述调整模块包括:
第一计算子模块,用于根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳计算所述用户端设备与所述局端设备之间的第一时钟偏差;
第一时钟调整子模块,用于根据所述第一计算子模块计算的第一时钟偏差调整所述用户端设备的第二时钟记数器的计数时钟。
16.根据权利要求13所述的用户端设备,其特征在于,所述调整模块包括:
第二计算子模块,用于根据所述校正后的第一时间戳、所述校正后的第二时间戳、所述校正后的第三时间戳和所述校正后的第四时间戳计算所述用户端设备与所述局端设备之间的第二时钟偏差;
第二时钟调整子模块,用于根据所述第二计算子模块计算的第二时钟偏差调整所述用户端设备的第二时钟记数器的计数时钟。
17.根据权利要求11所述的用户端设备,其特征在于,所述调整模块包括:
第一时间戳发送子模块,用于通过所述数据信息通道将所述第一时间戳和所述第二时间戳发送给所述局端设备;
第一时间戳接收子模块,用于接收所述局端设备通过消息通道发送的所述用户端设备与所述局端设备之间的第一时钟偏差,所述第一时钟偏差是所述局端设备根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳计算的;
第三时钟调整子模块,用于根据所述第一时间戳接收子模块接收的第一时钟偏差调整所述用户端设备的第二时钟记数器的计数时钟。
18.根据权利要求13所述的用户端设备,其特征在于,所述调整模块包括:
第二时间戳发送子模块,用于通过所述数据信息通道将所述校正后的第一时间戳和所述校正后的第二时间戳发送给所述局端设备;
第二时间戳接收子模块,用于接收所述局端设备通过消息通道发送的所述用户端设备与所述局端设备之间的第二时钟偏差,所述第二时钟偏差是所述局端设备根据所述校正后的第一时间戳、所述校正后的第二时间戳、所述校正后的第三时间戳和所述校正后的第四时间戳计算的;
第四时钟调整子模块,用于根据所述第二时间戳接收子模块接收的第二时钟偏差调整所述用户端设备的第二时钟记数器的计数时钟。
19.一种时钟同步系统,其特征在于,包括:用户端设备和局端设备;
所述用户端设备,用于在接收到局端设备发送的第一离散多音频(DMT)信号的第一特定位置时,读取第一时间戳;并在发送第二DMT信号的第二特定位置,读取第二时间戳;并接收所述局端设备通过数据信息通道发送的第三时间戳和第四时间戳;根据所述第一时间戳、所述第二时间戳、所述第三时间戳和所述第四时间戳确定所述用户端设备与所述局端设备之间的时钟偏差,并根据所述时钟偏差调整所述用户端设备的时钟,使所述用户端设备的时钟同步于所述局端设备的时钟;
所述第三时间戳是所述局端设备在发送所述第一DMT信号的所述第一特定位置读取的,所述第四时间戳是所述局端设备在接收到所述第二DMT信号的所述第二特定位置时读取的。
CN201010179366.1A 2010-05-14 2010-05-14 时钟同步方法、用户端设备和时钟同步系统 Active CN102244925B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201010179366.1A CN102244925B (zh) 2010-05-14 2010-05-14 时钟同步方法、用户端设备和时钟同步系统
PCT/CN2011/074071 WO2011141005A1 (zh) 2010-05-14 2011-05-16 时钟同步方法、用户端设备和时钟同步系统
EP11780226.4A EP2506640B1 (en) 2010-05-14 2011-05-16 Clock synchronization method, customer premises equipment and clock synchronization system
US13/587,646 US8886986B2 (en) 2010-05-14 2012-08-16 Clock synchronization method, customer premises equipment and clock synchronization system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201010179366.1A CN102244925B (zh) 2010-05-14 2010-05-14 时钟同步方法、用户端设备和时钟同步系统

Publications (2)

Publication Number Publication Date
CN102244925A true CN102244925A (zh) 2011-11-16
CN102244925B CN102244925B (zh) 2014-05-07

Family

ID=44913966

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010179366.1A Active CN102244925B (zh) 2010-05-14 2010-05-14 时钟同步方法、用户端设备和时钟同步系统

Country Status (4)

Country Link
US (1) US8886986B2 (zh)
EP (1) EP2506640B1 (zh)
CN (1) CN102244925B (zh)
WO (1) WO2011141005A1 (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107209689A (zh) * 2014-12-16 2017-09-26 阿嘉米斯 用于对机动车的音频处理进行时序安排的方法和相关操作系统
CN107248895A (zh) * 2017-06-19 2017-10-13 深圳市盛路物联通讯技术有限公司 一种物联网终端设备与汇聚单元的时间同步方法及系统
CN108156500A (zh) * 2017-12-29 2018-06-12 珠海全志科技股份有限公司 多媒体数据时间修正方法、计算机装置、计算机可读存储介质
CN108988972A (zh) * 2017-06-02 2018-12-11 华为技术有限公司 一种时钟同步方法及设备
CN111638749A (zh) * 2020-06-02 2020-09-08 北京润科通用技术有限公司 一种仿真系统同步方法、仿真设备及系统
CN111918380A (zh) * 2020-07-27 2020-11-10 深圳大学 电子设备与无线网络中的参考节点同步的方法及电子设备
CN114826983A (zh) * 2022-06-08 2022-07-29 深圳云豹智能有限公司 Virtio网络设备延时定位方法、处理单元及virtio网络设备

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI572182B (zh) * 2014-01-03 2017-02-21 亞旭電腦股份有限公司 網路架構及其局端設備與用戶端設備
US9843405B2 (en) * 2014-12-11 2017-12-12 Khalifa University of Science, Technology, and Research Method and devices for clock synchronization over links with asymmetric transmission rates
GB2568270B (en) * 2017-11-09 2022-05-04 Canon Kk Communication device, cascaded network and internal synchronization method
CN114489236A (zh) * 2021-12-20 2022-05-13 联想(北京)有限公司 一种实现多时钟同步的方法、系统及电子设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101499871A (zh) * 2008-02-03 2009-08-05 大唐移动通信设备有限公司 Sdh网元时延检测方法、时钟同步方法、主从时钟实体及sdh网元
CN101631013A (zh) * 2008-07-17 2010-01-20 大唐移动通信设备有限公司 接入网时钟同步的方法、设备及系统
US20100020909A1 (en) * 2008-07-24 2010-01-28 Jung Hong-Kyu Synchronizing apparatus and method in packet network

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7151945B2 (en) * 2002-03-29 2006-12-19 Cisco Systems Wireless Networking (Australia) Pty Limited Method and apparatus for clock synchronization in a wireless network
US7577169B1 (en) * 2005-11-30 2009-08-18 The United States Of America As Represented By The Secretary Of The Navy Time stamping
CN101459502A (zh) * 2007-12-13 2009-06-17 华为技术有限公司 一种网络时钟同步的方法与装置
EP2187619A1 (en) * 2008-11-05 2010-05-19 Harris Corporation Improved method, system and apparatus for synchronizing signals
CN101783779B (zh) * 2009-01-16 2014-07-16 华为技术有限公司 一种xDSL时间同步方法、装置和系统
CN102035613A (zh) * 2009-09-28 2011-04-27 华为技术有限公司 实现时间同步的方法、装置及网络系统
CN102035639B (zh) * 2009-09-30 2014-09-17 华为技术有限公司 时间同步方法、装置和系统
US8775849B2 (en) * 2010-05-10 2014-07-08 Ikanos Communications, Inc. Systems and methods for transporting time-of-day information in a communication system
WO2012003481A1 (en) * 2010-07-02 2012-01-05 Huawei Technologies Co., Ltd. Method for accurate distribution of time to a receiver node in an access network

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101499871A (zh) * 2008-02-03 2009-08-05 大唐移动通信设备有限公司 Sdh网元时延检测方法、时钟同步方法、主从时钟实体及sdh网元
CN101631013A (zh) * 2008-07-17 2010-01-20 大唐移动通信设备有限公司 接入网时钟同步的方法、设备及系统
US20100020909A1 (en) * 2008-07-24 2010-01-28 Jung Hong-Kyu Synchronizing apparatus and method in packet network

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107209689A (zh) * 2014-12-16 2017-09-26 阿嘉米斯 用于对机动车的音频处理进行时序安排的方法和相关操作系统
CN108988972A (zh) * 2017-06-02 2018-12-11 华为技术有限公司 一种时钟同步方法及设备
CN107248895A (zh) * 2017-06-19 2017-10-13 深圳市盛路物联通讯技术有限公司 一种物联网终端设备与汇聚单元的时间同步方法及系统
CN107248895B (zh) * 2017-06-19 2019-01-04 深圳市盛路物联通讯技术有限公司 一种物联网终端设备与汇聚单元的时间同步方法及系统
CN108156500A (zh) * 2017-12-29 2018-06-12 珠海全志科技股份有限公司 多媒体数据时间修正方法、计算机装置、计算机可读存储介质
CN108156500B (zh) * 2017-12-29 2020-07-31 珠海全志科技股份有限公司 多媒体数据时间修正方法、计算机装置、计算机可读存储介质
CN111638749A (zh) * 2020-06-02 2020-09-08 北京润科通用技术有限公司 一种仿真系统同步方法、仿真设备及系统
CN111918380A (zh) * 2020-07-27 2020-11-10 深圳大学 电子设备与无线网络中的参考节点同步的方法及电子设备
CN111918380B (zh) * 2020-07-27 2021-08-20 深圳大学 电子设备与无线网络中的参考节点同步的方法及电子设备
CN114826983A (zh) * 2022-06-08 2022-07-29 深圳云豹智能有限公司 Virtio网络设备延时定位方法、处理单元及virtio网络设备
CN114826983B (zh) * 2022-06-08 2023-11-17 深圳云豹智能有限公司 Virtio网络设备延时定位方法、处理单元及virtio网络设备

Also Published As

Publication number Publication date
EP2506640A1 (en) 2012-10-03
US20120311653A1 (en) 2012-12-06
US8886986B2 (en) 2014-11-11
CN102244925B (zh) 2014-05-07
WO2011141005A1 (zh) 2011-11-17
EP2506640A4 (en) 2013-01-23
EP2506640B1 (en) 2017-08-02

Similar Documents

Publication Publication Date Title
CN102244925B (zh) 时钟同步方法、用户端设备和时钟同步系统
CN102035639B (zh) 时间同步方法、装置和系统
US8670439B2 (en) Method for accurate distribution of time to a receiver node in an access network
CN101783779A (zh) 一种xDSL时间同步方法、装置和系统
US6724849B1 (en) Method and apparatus for timing recovery in ADSL transceivers under a TCM-ISDN crosstalk environment
JP2000013520A (ja) ディジタル加入者線伝送システム
CN102035613A (zh) 实现时间同步的方法、装置及网络系统
CN102143571B (zh) 时间同步方法、dsl设备和宽带接入网络系统
CN104270238B (zh) 时间同步方法、装置和系统
WO2000051311A1 (fr) Dispositif de communications et procede d'elimination d'interference dans ce dispositif
CN102460966A (zh) 用于xdsl收发机内的时钟恢复的方法和装置
CN102137314B (zh) 数字用户线系统中的信号发送方法、装置和系统
JP2004173272A (ja) Tcm−isdnノイズの存在におけるdslトランシーバチャネル発見フェーズ中のttr同期獲得および維持
EP2574221A2 (en) Method and system for accurate synchronization of frequency, phase and symbol timing
JP2000013343A (ja) 加入者線用伝送方法
CN105229931B (zh) Osd系统中的线路同步方法、系统及矢量化控制实体
Ghodhbane et al. Short frame OFDM for sensor networks: time synchronization and channel estimation design
US20040032780A1 (en) System and method for generating a clock signal in a communication system
JP3480466B2 (ja) ディジタル加入者線伝送方法及びxDSL装置
US20070183488A1 (en) TTR offset control apparatus and method in asymmetric digital subscriber line
CN103181104B (zh) 用于在接入网中将时间准确分配给接收器节点的方法
CN102047577A (zh) 用于snr测量的方法和设备
JP2003298766A (ja) ディジタル加入者線伝送方法及びxDSL装置
JP2001308819A (ja) 通信装置および該通信装置における干渉除去方法
JP2003115815A (ja) ディジタル加入者伝送システム、加入者側のadsl装置、トレーニング方法及びadsl装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant