CN114489236A - 一种实现多时钟同步的方法、系统及电子设备 - Google Patents

一种实现多时钟同步的方法、系统及电子设备 Download PDF

Info

Publication number
CN114489236A
CN114489236A CN202111563007.0A CN202111563007A CN114489236A CN 114489236 A CN114489236 A CN 114489236A CN 202111563007 A CN202111563007 A CN 202111563007A CN 114489236 A CN114489236 A CN 114489236A
Authority
CN
China
Prior art keywords
clock
module
unit
information
electronic device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111563007.0A
Other languages
English (en)
Inventor
李永成
杜克宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CN202111563007.0A priority Critical patent/CN114489236A/zh
Publication of CN114489236A publication Critical patent/CN114489236A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/12Synchronisation of different clock signals provided by a plurality of clock generators
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种实现多时钟同步的方法、系统及电子设备,电子设备中需要基于时间戳运行的多个功能模块中的任一功能模块均可以从电子设备的第一单元获取基准时钟信息,并发送模块时钟设置信息至所述第一单元,以使第一单元根据模块时钟设置信息,配置功能模块的时钟偏移信息。功能模块在下一次从电子设备的第一单元获取基准时钟信息的情况下,能够接收第一单元基于时钟偏移信息所确定的针对功能模块的模块时钟信息。其中,第一单元配置独立的RTC模块并且第一单元能够在电子设备的主机系统启动之前启动。由此,多个功能模块在电子设备上电、下电、开机和关机等条件下均能够持续进行计时功能。并且,能够对多个功能模块的时钟信息进行统一管理。

Description

一种实现多时钟同步的方法、系统及电子设备
技术领域
本发明涉及计算机技术领域,尤其涉及一种实现多时钟同步的方法、系统及电子设备。
背景技术
当前服务器系统并没有从整体、全局的角度来实现RTC(Real_Time Clock,实时时钟)功能。服务器系统越来越智能和复杂,但RTC设计还是延续之前老的方式,由主机系统来支持和实现。管理系统及其他功能模块系统依赖于主机系统或者再自身维护一个RTC功能。在AC(Alternating Current,交流电)上电但主机系统还没有启动的情况下,RTC虽然在工作,但此时主机系统本身还不需要RTC功能,而需要RTC功能的管理模块及其他功能模块系统却无法从主机系统获取时间信息。由此,管理模块及其他功能模块将分别采用独立的RTC来实现时钟功能,这就需要分别提供RTC芯片并为RTC配置独立的供电电源。同时,服务器系统整体时间不统一,将对系统运行带来一些问题。
发明内容
本发明实施例一种实现多时钟同步的方法、系统及电子设备。
根据本发明第一方面,提供了一种实现多时钟同步的方法,应用于电子设备中需要基于时间戳运行的多个功能模块中的任一功能模块,所述方法包括:从所述电子设备的第一单元获取基准时钟信息,所述第一单元中配置独立的RTC模块,并且所述第一单元能够在所述电子设备的主机系统启动之前启动;发送模块时钟设置信息至所述第一单元,以使所述第一单元根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息;在下一次从所述电子设备的第一单元获取基准时钟信息的情况下,接收所述第一单元基于所述时钟偏移信息所确定的针对所述功能模块的模块时钟信息。
根据本发明一实施方式,所述第一单元为所述电子设备的主板上配置的FPGA单元。
根据本发明一实施方式,所述第一单元为所述电子设备的整机管理模块上配置的FPGA单元。
根据本发明一实施方式,发送模块时钟设置信息至所述第一单元,以使所述第一单元根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息,包括:通过带外接口将所述模块时钟设置信息发送至所述第一单元;以使所述第一单元的所述RTC模块根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息。
根据本发明第二方面,还提供了一种实现多时钟同步的方法,应用于电子设备的第一单元,所述第一单元中配置独立的RTC模块,并且所述第一单元能够在所述电子设备的主机系统启动之前启动,所述方法包括:接收电子设备中需要实时时钟信息的多个功能模块中的任一功能模块发送的时钟请求;发送基准时钟信息至所述功能模块;检测所述模块发送的模块时钟设置信息;根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息;在所述功能模块下一次从所述电子设备的第一单元获取基准时钟信息的情况下,基于所述时钟偏移信息,确定针对所述功能模块的模块时钟信息,并将所述模块时钟信息发送至所述功能模块。
根据本发明一实施方式,所述第一单元为所述电子设备的主板上配置的FPGA模块。
根据本发明一实施方式,所述第一单元为所述电子设备的整机管理模块上配置的FPGA。
根据本发明一实施方式,检测所述功能模块发送的模块时钟设置信息,包括:检测所述功能模块通过带外接口发送的模块时钟设置信息。
根据本发明实施例第三方面,还提供了一种实现多时钟同步的系统,所述系统包括:电子设备中需要基于时间戳运行的多个功能模块,所述功能模块能够从所述电子设备的第一单元获取基准时钟信息,并发送模块时钟设置信息至所述第一单元,以使所述第一单元根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息,并在下一次从所述第一单元获取基准时钟信息的情况下,接收所述第一单元基于所述时钟偏移信息所确定的针对所述功能模块的模块时钟信息;电子设备的第一单元,所述第一单元中配置独立的RTC模块,并且所述第一单元能够在所述电子设备的主机系统启动之前启动,所述第一单元用于接收电子设备中需要实时时钟信息的多个功能模块中的任一功能模块发送的时钟请求,并发送基准时钟信息至所述功能模块,以及检测所述功能模块发送的模块时钟设置信息,根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息,并且在所述功能模块下一次从所述电子设备的第一单元获取基准时钟信息的情况下,基于所述时钟偏移信息,确定针对所述功能模块的模块时钟信息,并将所述模块时钟信息发送至所述功能模块。
根据本发明实施例第四方面,还提供了一种电子设备,所述电子设备包括上述实现多时钟同步的系统。
本发明实施例提供的实现多时钟同步的方法、系统及电子设备,电子设备中需要基于时间戳运行的多个功能模块中的任一功能模块均可以从电子设备的第一单元获取基准时钟信息,并发送模块时钟设置信息至所述第一单元,以使第一单元根据模块时钟设置信息,配置功能模块的时钟偏移信息。功能模块在下一次从电子设备的第一单元获取基准时钟信息的情况下,能够接收第一单元基于时钟偏移信息所确定的针对功能模块的模块时钟信息。其中,第一单元配置独立的RTC模块并且第一单元能够在电子设备的主机系统启动之前启动。由此,电子设备中需要基于时间戳运行的多个功能模块在电子设备上电、下电、开机和关机等条件下均能够持续进行计时功能。并且,能够对电子设备的多个功能模块的时钟信息进行统一管理。
需要理解的是,本发明的教导并不需要实现上面所述的全部有益效果,而是特定的技术方案可以实现特定的技术效果,并且本发明的其他实施方式还能够实现上面未提到的有益效果。
附图说明
通过参考附图阅读下文的详细描述,本发明示例性实施方式的上述以及其他目的、特征和优点将变得易于理解。在附图中,以示例性而非限制性的方式示出了本发明的若干实施方式,其中:
在附图中,相同或对应的标号表示相同或对应的部分。
图1示出了本发明一实施例提供的实现多时钟同步的方法的实现流程示意图;
图2示出了本发明实施例机架服务器的主板架构示意图;
图3示出了本发明实施例刀片服务器的系统架构示意图;
图4示出了本发明另一实施例提供的实现多时钟同步的方法的实现流程示意图;
图5示出了本发明实施例提供的实现多时钟同步的系统的组成结构示意图。
具体实施方式
下面将参考若干示例性实施方式来描述本发明的原理和精神。应当理解,给出这些实施方式仅仅是为使本领域技术人员能够更好地理解进而实现本发明,而并非以任何方式限制本发明的范围。相反,提供这些实施方式是为使本发明更加透彻和完整,并能够将本发明的范围完整地传达给本领域的技术人员。
下面结合附图和具体实施例对本发明的技术方案进一步详细阐述。
图1示出了本发明一实施例提供的实现多时钟同步的方法的实现流程示意图。
参考图1,本发明实施例实现多时钟同步的方法,应用于电子设备中需要基于时间戳运行的多个功能模块中的任一功能模块,至少包括如下操作流程:操作101,从电子设备的第一单元获取基准时钟信息,第一单元中配置独立的RTC模块,并且第一单元能够在电子设备的主机系统启动之前启动;操作102,发送模块时钟设置信息至第一单元,以使第一单元根据模块时钟设置信息,配置功能模块的时钟偏移信息;操作103,在下一次从电子设备的第一单元获取基准时钟信息的情况下,接收第一单元基于时钟偏移信息所确定的针对功能模块的模块时钟信息。
在本发明这一实施方式中,电子设备中需要基于时间戳运行的多个功能模块可以包括:CPU(Central Processing Unit,中央处理器)和GPU(Graphics Processing Unit,图形处理器)等计算模块;BMC(管理模块);具有BIOS(Basic Input Output System,基本输入输出系统)或OS(Operating System,操作系统)的智能网卡通信模块;以及FPGA(FieldProgrammable Gate Array,现场可编程逻辑门阵列)和专有的AI(ArtificialIntelligence,人工智能)芯片等智能模块。
需要说明的是,这里只是对需要基于时间戳运行的多个功能模块举例说明,并不形成对本发明技术方案的限定。实际应用过程中,还可以适用于电子设备的其他需要基于时间戳运行的功能模块。
在操作101中,从电子设备的第一单元获取基准时钟信息,第一单元中配置独立的RTC模块,并且第一单元能够在电子设备的主机系统启动之前启动。
在本发明这一实施方式中,第一单元可以为电子设备的主板上配置的FPGA单元。
在本发明这一实施方式中,电子设备可以是机架服务器,参考图2所示的机架服务器的主板架构示意图,在主板上配置FPGA单元,FPGA单元包括FPGA芯片和RTC芯片。FPGA芯片可以在主机系统启动之前启动。配置于电子设备管理模块BMC可以与FPGA芯片进行通信,从与FPGA芯片通信连接的RTC获取基准时钟信息。CPU0和CPU1可以通过BMC与FPGA芯片进行通信,从与FPGA芯片通信连接的RTC获取基准时钟信息。CPU0和CPU1还可以直接与FPGA芯片进行通信,从与FPGA芯片通信连接的RTC获取基准时钟信息。同样的,电子设备中需要基于时间戳运行的其他功能模块也可以通过BMC与FPGA芯片进行通信,从与FPGA芯片通信连接的RTC获取基准时钟信息,或者直接与FPGA芯片进行通信,从与FPGA芯片通信连接的RTC获取基准时钟信息。
如此,电子设备中需要基于时间戳运行的多个功能模块不再依赖于PCH进行时钟信息的获取。有效避免了在电子设备已经上电但是系统未启动之前的时间段内无法通过PCH获取时间信息的情况,从而有效避免了功能模块在这段时间内的需要基于时间戳进行记录的log(日志)记录缺失的情况。
在本发明这一实施方式中,第一单元为电子设备的整机管理模块上配置的FPGA单元。
在本发明这一实施方式中,电子设备可以是刀片服务器。参考图3所示的刀片服务器的设备架构示意图。刀片服务器包括主整机管理模块、从整机管理模块和n块主板。
针对刀片服务器,可以采用如图2所示的方式,在每一主板均增加FPGA单元,在FPGA单元中配置独立的RTC芯片。但是如此将在一定程度上增加设备成本。
对此,在本发明这一实施方式中,在主整机管理模块和从整机管理模块中分别增加FPGA单元,每一块主板均可以与整机管理模块中的FPGA单元进行通信,获取基准时钟信息。
在操作102中,发送模块时钟设置信息至第一单元,以使第一单元根据模块时钟设置信息,配置功能模块的时钟偏移信息。
在本发明这一实施方式中,发送模块时钟设置信息至第一单元,以使第一单元根据模块时钟设置信息,配置功能模块的时钟偏移信息,可以采用如下操作实现:通过带外接口将模块时钟设置信息发送至第一单元,以使第一单元的RTC模块根据模块时钟设置信息,配置功能模块的时钟偏移信息。
举例说明,各个功能模块,可以通过管理模块BMC提供的带外命令进行时钟信息的获取和设置等操作。带外网管可以通过专门的网管通道实现对网络的管理,将网管数据与业务数据分开,为网管数据建立独立通道。在这个通道中,只传输管理数据、统计信息、计费信息等,网管数据与业务数据分离,可以提高网管的效率与可靠性,也有利于提高网管数据的安全性。
电子设备的主机接收到各个功能模块发送的时钟设置信息时,可以将时钟设置信息设置到主机RTC中。并且主机通过带内接口发送时钟设置信息至管理模块,由管理模块转发至FPGA单元,或者直接发送至FPGA。针对刀片服务器,主机直接通过带内接口发送时钟设置信息至管理模块即可。
在本发明这一实施方式中,第一单元根据模块时钟设置信息,配置功能模块的时钟偏移信息。
举例说明,FPGA单元中的RTC的计时时间作为电子设备运行的基准时间信息。在接收到功能模块发送的时钟设置信息的情况下,仅根据用户针对某个功能模块的时钟设置信息计算该功能模块相对于FPGA单元中的RTC的计时时间的偏移值,由此,FPGA单元中的RTC的计时时间不会随着用户针对某个功能模块的时钟设置信息而改变。
FPGA单元中的RTC中空闲的空间被配置为用于保存各功能模块的时间相对于FPGA单元中的RTC计时时间的偏移信息,由此,FPGA单元中的RTC可以支持针对多个功能模块使用各自独立的时钟信息,并且各个功能模块的时钟信息能够被统一管理。
综上,本发明这一实施方式可以针对每一功能模块,配置相应的时钟偏移信息,并保持第一单元的RTC的基准时钟信息不变。在避免服务器的多个模块使用单一时间源,有效保证每一功能模块都能根据实际情况进行时钟信息设定的同时,使得服务器系统能够对多个功能模块的时间进行统一管理,在涉及多个模块交互和协同处理等处理的场景下,能够快速准确的对时间信息进行处理。
在操作103中,在下一次从电子设备的第一单元获取基准时钟信息的情况下,接收第一单元基于时钟偏移信息所确定的针对功能模块的模块时钟信息。
在本发明这一实施方式中,电子设备下电后,第一单元RTC模块持续供电持续运行。在下一次电子设备上电后,各个功能模块可以从第一单元获取基准时钟信息的时候,此时可以基于操作102中确定的时钟偏移信息,确定一个针对该功能模块的模块时钟信息。并将此模块时钟信息发送给该功能模块。
图4示出了本发明另一实施例提供的实现多时钟同步的方法的实现流程示意图。
参考图4,本发明实施例实现多时钟同步的方法,应用于电子设备的第一单元,第一单元中配置独立的RTC模块,并且第一单元能够在电子设备的主机系统启动之前启动,实现多时钟同步的方法,至少包括如下操作流程:
操作401,接收电子设备中需要实时时钟信息的多个功能模块中的任一功能模块发送的时钟请求。
操作402,发送基准时钟信息至功能模块。
操作403,检测模块发送的模块时钟设置信息。
操作404,根据模块时钟设置信息,配置功能模块的时钟偏移信息。
操作405,在功能模块下一次从电子设备的第一单元获取基准时钟信息的情况下,基于时钟偏移信息,确定针对功能模块的模块时钟信息,并将模块时钟信息发送至功能模块。
其中,操作401~405的具体实现过程与图1所示实施例中操作101~103的具体实现过程相类似,这里不再赘述。
在本发明这一实施方式中,检测功能模块发送的模块时钟设置信息,包括:检测功能模块通过带外接口发送的模块时钟设置信息。
本发明实施例提供的实现多时钟同步的方法、系统及电子设备,电子设备中需要基于时间戳运行的多个功能模块中的任一功能模块均可以从电子设备的第一单元获取基准时钟信息,并发送模块时钟设置信息至第一单元,以使第一单元根据模块时钟设置信息,配置功能模块的时钟偏移信息。功能模块在下一次从电子设备的第一单元获取基准时钟信息的情况下,能够接收第一单元基于时钟偏移信息所确定的针对功能模块的模块时钟信息。其中,第一单元配置独立的RTC模块并且第一单元能够在电子设备的主机系统启动之前启动。由此,电子设备中需要基于时间戳运行的多个功能模块在电子设备上电、下电、开机和关机等条件下均能够持续进行计时功能。并且,能够对电子设备的多个功能模块的时钟信息进行统一管理。
同理,基于上文实现多时钟同步的方法,本发明实施例还提供一种计算机可读存储介质,计算机可读存储介质存储有程序,当程序被处理器执行时,使得处理器至少执行如下的操作步骤:操作101,从电子设备的第一单元获取基准时钟信息,第一单元中配置独立的RTC模块,并且第一单元能够在电子设备的主机系统启动之前启动;操作102,发送模块时钟设置信息至第一单元,以使第一单元根据模块时钟设置信息,配置功能模块的时钟偏移信息;操作103,在下一次从电子设备的第一单元获取基准时钟信息的情况下,接收第一单元基于时钟偏移信息所确定的针对功能模块的模块时钟信息。
进一步,基于上文实现多时钟同步的方法,本发明实施例还提供一种实现多时钟同步的装置,应用于电子设备中需要基于时间戳运行的多个功能模块中的任一功能模块,该装置包括:获取模块,用于从电子设备的第一单元获取基准时钟信息,第一单元中配置独立的RTC模块,并且第一单元能够在电子设备的主机系统启动之前启动;发送模块,用于发送模块时钟设置信息至第一单元,以使第一单元根据模块时钟设置信息,配置功能模块的时钟偏移信息;接收模块,用于在下一次从电子设备的第一单元获取基准时钟信息的情况下,接收第一单元基于时钟偏移信息所确定的针对功能模块的模块时钟信息。
在本发明一实施方式中,第一单元为电子设备的主板上配置的FPGA单元。
在本发明一实施方式中,第一单元为电子设备的整机管理模块上配置的FPGA单元。
在本发明一实施方式中,发送模块,包括:带外发送子模块,用于通过带外接口将模块时钟设置信息发送至第一单元;以使第一单元的RTC模块根据模块时钟设置信息,配置功能模块的时钟偏移信息。
进一步,基于上文实现多时钟同步的方法,本发明实施例还提供了一种实现多时钟同步的装置,应用于电子设备的第一单元,第一单元中配置独立的RTC模块,并且第一单元能够在电子设备的主机系统启动之前启动,装置包括:请求接收模块,用于接收电子设备中需要实时时钟信息的多个功能模块中的任一功能模块发送的时钟请求;基准时钟发送模块,用于发送基准时钟信息发送至功能模块;设置检测模块,用于检测模块发送的模块时钟设置信息;偏移配置模块,用于根据模块时钟设置信息,配置功能模块的时钟偏移信息;时钟信息发送模块,用于在功能模块下一次从电子设备的第一单元获取基准时钟信息的情况下,基于时钟偏移信息,确定针对功能模块的模块时钟信息,并将模块时钟信息发送至功能模块。
在本发明一实施方式中,设置检测模块包括:检测子模块,用于检测功能模块通过带外接口发送的模块时钟设置信息。
进一步,基于如上文实现多时钟同步的方法,本发明实施例还提供一种实现多时钟同步的系统,如图5所示,系统50包括:电子设备中需要基于时间戳运行的多个功能模块501,功能模块能够从电子设备的第一单元获取基准时钟信息,并发送模块时钟设置信息发送至第一单元,以使第一单元根据模块时钟设置信息,配置功能模块的时钟偏移信息,并在下一次从第一单元获取基准时钟信息的情况下,接收第一单元基于时钟偏移信息所确定的针对功能模块的模块时钟信息电子设备的第一单元502,第一单元中配置独立的RTC模块,并且第一单元能够在电子设备的主机系统启动之前启动,第一单元用于接收电子设备中需要实时时钟信息的多个功能模块中的任一功能模块发送的时钟请求,并发送基准时钟信息发送至功能模块,以及检测功能模块发送的模块时钟设置信息,根据模块时钟设置信息,配置功能模块的时钟偏移信息,并且在功能模块下一次从电子设备的第一单元获取基准时钟信息的情况下,基于时钟偏移信息,确定针对功能模块的模块时钟信息,并将模块时钟信息发送至功能模块。
更进一步,基于如上文实现多时钟同步的方法,本发明实施例还提供了一种电子设备,电子设备包括上述实现多时钟同步的系统。
这里需要指出的是:以上对针对实现多时钟同步的系统及电子设备实施例的描述,与前述图1至4所示的方法实施例的描述是类似的,具有同前述图1至4所示的方法实施例相似的有益效果,因此不做赘述。对于本发明实现多时钟同步的系统及电子设备实施例中未披露的技术细节,请参照本发明前述图1至4所示的方法实施例的描述而理解,为节约篇幅,因此不再赘述。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。
在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。以上所描述的设备实施例仅仅是示意性的,例如,单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,如:多个单元或组件可以结合,或可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的各组成部分相互之间的耦合、或直接耦合、或通信连接可以是通过一些接口,设备或单元的间接耦合或通信连接,可以是电性的、机械的或其它形式的。
上述作为分离部件说明的单元可以是、或也可以不是物理上分开的,作为单元显示的部件可以是、或也可以不是物理单元;既可以位于一个地方,也可以分布到多个网络单元上;可以根据实际的需要选择其中的部分或全部单元来实现本实施例方案的目的。
另外,在本发明各实施例中的各功能单元可以全部集成在一个处理单元中,也可以是各单元分别单独作为一个单元,也可以两个或两个以上单元集成在一个单元中;上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:移动存储设备、只读存储器(Read Only Memory,ROM)、磁碟或者光盘等各种可以存储程序代码的介质。
或者,本发明上述集成的单元如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实施例的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机、服务器、或者网络设备等)执行本发明各个实施例方法的全部或部分。而前述的存储介质包括:移动存储设备、ROM、磁碟或者光盘等各种可以存储程序代码的介质。
以上,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种实现多时钟同步的方法,应用于电子设备中需要基于时间戳运行的多个功能模块中的任一功能模块,所述方法包括:
从所述电子设备的第一单元获取基准时钟信息,所述第一单元中配置独立的RTC模块,并且所述第一单元能够在所述电子设备的主机系统启动之前启动;
发送模块时钟设置信息至所述第一单元,以使所述第一单元根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息;
在下一次从所述电子设备的第一单元获取基准时钟信息的情况下,接收所述第一单元基于所述时钟偏移信息所确定的针对所述功能模块的模块时钟信息。
2.根据权利要求1所述的方法,所述第一单元为所述电子设备的主板上配置的FPGA单元。
3.根据权利要求1所述的方法,所述第一单元为所述电子设备的整机管理模块上配置的FPGA单元。
4.根据权利要求3所述的方法,发送模块时钟设置信息至所述第一单元,以使所述第一单元根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息,包括:
通过带外接口将所述模块时钟设置信息发送至所述第一单元;
以使所述第一单元的所述RTC模块根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息。
5.一种实现多时钟同步的方法,应用于电子设备的第一单元,所述第一单元中配置独立的RTC模块,并且所述第一单元能够在所述电子设备的主机系统启动之前启动,所述方法包括:
接收电子设备中需要实时时钟信息的多个功能模块中的任一功能模块发送的时钟请求;
发送基准时钟信息至所述功能模块;
检测所述模块发送的模块时钟设置信息;
根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息;
在所述功能模块下一次从所述电子设备的第一单元获取基准时钟信息的情况下,基于所述时钟偏移信息,确定针对所述功能模块的模块时钟信息,并将所述模块时钟信息发送至所述功能模块。
6.根据权利要求5所述的方法,所述第一单元为所述电子设备的主板上配置的FPGA模块。
7.根据权利要求5所述的方法,所述第一单元为所述电子设备的整机管理模块上配置的FPGA。
8.根据权利要求3所述的方法,检测所述功能模块发送的模块时钟设置信息,包括:
检测所述功能模块通过带外接口发送的模块时钟设置信息。
9.一种实现多时钟同步的系统,所述系统包括:
电子设备中需要基于时间戳运行的多个功能模块,所述功能模块能够从所述电子设备的第一单元获取基准时钟信息,并发送模块时钟设置信息至所述第一单元,以使所述第一单元根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息,并在下一次从所述第一单元获取基准时钟信息的情况下,接收所述第一单元基于所述时钟偏移信息所确定的针对所述功能模块的模块时钟信息;
电子设备的第一单元,所述第一单元中配置独立的RTC模块,并且所述第一单元能够在所述电子设备的主机系统启动之前启动,所述第一单元用于接收电子设备中需要实时时钟信息的多个功能模块中的任一功能模块发送的时钟请求,并发送基准时钟信息至所述功能模块,以及检测所述功能模块发送的模块时钟设置信息,根据所述模块时钟设置信息,配置所述功能模块的时钟偏移信息,并且在所述功能模块下一次从所述电子设备的第一单元获取基准时钟信息的情况下,基于所述时钟偏移信息,确定针对所述功能模块的模块时钟信息,并将所述模块时钟信息发送至所述功能模块。
10.一种电子设备,所述电子设备包括权利要求9所述的实现多时钟同步的系统。
CN202111563007.0A 2021-12-20 2021-12-20 一种实现多时钟同步的方法、系统及电子设备 Pending CN114489236A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111563007.0A CN114489236A (zh) 2021-12-20 2021-12-20 一种实现多时钟同步的方法、系统及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111563007.0A CN114489236A (zh) 2021-12-20 2021-12-20 一种实现多时钟同步的方法、系统及电子设备

Publications (1)

Publication Number Publication Date
CN114489236A true CN114489236A (zh) 2022-05-13

Family

ID=81493911

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111563007.0A Pending CN114489236A (zh) 2021-12-20 2021-12-20 一种实现多时钟同步的方法、系统及电子设备

Country Status (1)

Country Link
CN (1) CN114489236A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101123491A (zh) * 2007-09-21 2008-02-13 中兴通讯股份有限公司 一种先进电信计算机体系系统时间同步的实现装置及方法
US8886986B2 (en) * 2010-05-14 2014-11-11 Huawei Technologies Co., Ltd. Clock synchronization method, customer premises equipment and clock synchronization system
WO2017107519A1 (zh) * 2015-12-22 2017-06-29 中兴通讯股份有限公司 时钟同步方法和装置
CN111831056A (zh) * 2020-07-29 2020-10-27 山东云海国创云计算装备产业创新中心有限公司 一种实时时钟校准模块、方法及一种实时时钟芯片
CN113535620A (zh) * 2021-06-29 2021-10-22 电子科技大学 一种多通道同步高速数据采集装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101123491A (zh) * 2007-09-21 2008-02-13 中兴通讯股份有限公司 一种先进电信计算机体系系统时间同步的实现装置及方法
US8886986B2 (en) * 2010-05-14 2014-11-11 Huawei Technologies Co., Ltd. Clock synchronization method, customer premises equipment and clock synchronization system
WO2017107519A1 (zh) * 2015-12-22 2017-06-29 中兴通讯股份有限公司 时钟同步方法和装置
CN111831056A (zh) * 2020-07-29 2020-10-27 山东云海国创云计算装备产业创新中心有限公司 一种实时时钟校准模块、方法及一种实时时钟芯片
CN113535620A (zh) * 2021-06-29 2021-10-22 电子科技大学 一种多通道同步高速数据采集装置

Similar Documents

Publication Publication Date Title
US8510587B2 (en) Time synchronization system and server using a baseboard management controller acquiring time signals to record occurrence time of system logs before than host system
GB2371380A (en) Service processor interface
CN110658758A (zh) 控制方法和控制系统
US11023335B2 (en) Computer and control method thereof for diagnosing abnormality
US7962735B2 (en) Servo device auto-booted upon power supply recovery and method thereof
CN103778024A (zh) 服务器系统及其讯息处理方法
CN113608930A (zh) 系统芯片和电子设备
CN114489236A (zh) 一种实现多时钟同步的方法、系统及电子设备
US20230315144A1 (en) Bmc-based time management
US20090276616A1 (en) Servo device and method of shared basic input/output system
CN112000545A (zh) 一种图形处理器板卡和图形处理器管理方法
CN115098342A (zh) 系统日志收集方法、系统、终端及存储介质
CN114253573A (zh) PCIe设备固件批量升级方法、系统、终端及存储介质
JP2005135063A (ja) 情報処理装置及び情報処理装置の時計異常検出プログラム
CN117555760B (zh) 服务器监测方法及装置、基板控制器及嵌入式系统
CN111459768A (zh) 一种硬盘管理方法、装置、设备及机器可读存储介质
CN117519836B (zh) 服务器的启动控制方法及装置、服务器
KR100291036B1 (ko) 마이크로 콘트롤러와 표준 아이스퀘어씨 버스 프로토콜을 이용한시스템 하드웨어 관리 장치 및 방법
CN117311769B (zh) 服务器日志生成方法和装置、存储介质及电子设备
CN113721703B (zh) 一种多路cpu系统中时钟同步控制装置、系统及控制方法
CN115599191B (zh) 智能网卡的上电方法及上电装置
US11748288B2 (en) Discovery and safe enablement of high-speed management interface via PCIe card electro-mechanical connector
CN113900890B (zh) 服务器组件信息收集方法、装置、设备及介质
CN216313122U (zh) 数据通信网关机及电力系统
CN116610190A (zh) 单片机日志时间的处理方法及装置、存储介质及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination