KR100291036B1 - 마이크로 콘트롤러와 표준 아이스퀘어씨 버스 프로토콜을 이용한시스템 하드웨어 관리 장치 및 방법 - Google Patents

마이크로 콘트롤러와 표준 아이스퀘어씨 버스 프로토콜을 이용한시스템 하드웨어 관리 장치 및 방법 Download PDF

Info

Publication number
KR100291036B1
KR100291036B1 KR1019990006830A KR19990006830A KR100291036B1 KR 100291036 B1 KR100291036 B1 KR 100291036B1 KR 1019990006830 A KR1019990006830 A KR 1019990006830A KR 19990006830 A KR19990006830 A KR 19990006830A KR 100291036 B1 KR100291036 B1 KR 100291036B1
Authority
KR
South Korea
Prior art keywords
bus
information
standard
microcontroller
μsmc
Prior art date
Application number
KR1019990006830A
Other languages
English (en)
Other versions
KR20000059334A (ko
Inventor
김경로
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019990006830A priority Critical patent/KR100291036B1/ko
Publication of KR20000059334A publication Critical patent/KR20000059334A/ko
Application granted granted Critical
Publication of KR100291036B1 publication Critical patent/KR100291036B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3055Monitoring arrangements for monitoring the status of the computing system or of the computing system component, e.g. monitoring if the computing system is on, off, available, not available
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3058Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/1652Handling requests for interconnection or transfer for access to memory bus based on arbitration in a multiprocessor architecture
    • G06F13/1663Access to shared memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7839Architectures of general purpose stored program computers comprising a single central processing unit with memory
    • G06F15/7842Architectures of general purpose stored program computers comprising a single central processing unit with memory on one IC chip (single chip microcontrollers)

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • Computer Hardware Design (AREA)
  • Debugging And Monitoring (AREA)

Abstract

마이크로 콘트롤러와 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치 및 방법에 관하여 개시한다. 본 장치는 마이크로 시스템의 관리를 제어하는 μSMC(Micro System Management Controller)(20), 호스트와의 인터페이스를 통하여 사용자에게 하드웨어 정보를 제어하게 하는 호스트 인터페이스 모듈(10), I2C 버스 프로토콜을 이용하여 마이크로 제어기에서 하드웨어의 정보를 얻고 제어하는 I2C 슬레이브 장치 인터페이스 모듈(40), I2C 버스를 멀티플렉싱하는 I2C 버스 멀티플렉서(30), 및 제어판의 입력 정보를 처리하는 제어판 인터페이스 모듈(50)을 구비하며, 본 방법은 초기화 단계, 본 단계, 및 I2C 슬레이브 장치 제어 단계로 이루어진다.

Description

마이크로 콘트롤러와 표준 아이스퀘어씨 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치 및 방법{Apparatus and method for managing system hardware using micro-controller and standard I2C bus protocol}
본 발명은 컴퓨터 시스템에서 시스템의 안정을 최대로 유지하는 장치에 관한 것으로서, 특히 마이크로 콘트롤러(micro-controller)와 표준 I2C(Inter Integrated Circuit) 버스 프로토콜을 사용하여 시스템 보드, 입출력 보드, 제어 패널, 전원 공급부 등의 정보를 수집하고 관리하는 장치에 관한 것이다.
일반적인 하드웨어 시스템은 동작을 일으키도록 명령어를 발생하는 다수개의 마스터 디바이스들과 마스터 디바이스의 명령어를 입력받아 동작을 발생하는 다수개의 슬레이브 디바이스들로 구성된다. 그리고 상기 마스터 디바이스들과 슬레이브 디바이스들은 각 시스템에 내장된 주처리 장치에 의하여 별도로 제어된다.
상기 디바이스들이 다루는 주요 하드웨어 정보는 시스템의 전원 온오프 제어 정보, 리셋 제어 정보, 온도 감지 정보, 시스템의 전압 레벨 감지 정보, 냉각 팬의 회전 속도 감지 정보, 모듈 별로 구성된 퍼스널 컴퓨터의 FRU(Field Replaceable Unit) 모듈 정보 관리, 및 제어 패널 출력 또는 제어 패널 버튼 동작 정보 등이 있다.
마스터 디바이스들과 슬레이브 다비이스들의 처리 명령이 적은 경우에는 그 명령들이 주처리 장치의 성능에 큰 지장을 주지 않으나, 다수개의 명령이 동시에 복잡하게 발생하고 상기 하드웨어 정보들이 수시로 변동하여 처리되어야 할 신호가 다수 발생할 경우에는, 시스템 주처리 장치의 명령어 처리에 영향을 주게 되고 그로 인해 과부하가 발생할 수 있으며, 그 결과 주처리 시스템의 처리 능력의 한계로 인하여 시스템의 성능에 영향을 미쳐서 시스템의 속도나 성능을 감소시킬 수 있는 문제점이 있다.
따라서 본 발명은 상기한 바와 같이 동작되는 종래 기술의 문제점을 해결하기 위하여 창안된 것으로서, 시스템을 안정적으로 관리하고, 시스템의 상태 정보를 수집하여 잠재적인 오류를 조기에 신속하게 발견하여 필요한 조치를 미리 취하여 시스템의 안정을 최대로 유지하고, 시스템에 문제가 발생했을 시에는 문제를 신속하고 정확하게 진단하여 시스템의 신뢰성과 가용성을 높이는 것을 그 목적으로 한다.
본 발명의 다른 목적과 장점은 하기된 발명의 상세한 설명을 읽고 첨부된 도면을 참조하면 보다 명백해질 것이다.
도 1 은 본 발명에 의한 시스템 하드웨어 관리 장치의 구성도.
도 2 는 본 발명에 따른 시스템 하드웨어 관리 방법의 흐름도.
〈도면의 주요 부분에 대한 부호의 설명>
10 : 호스트 인터페이스 모듈 11 : 호스트, 즉 μSMC 드라이버
12 : 플래시 메모리 13 : 공유 메모리
14 : RTC 20 : μSMC
25 : 제1 I2C 버스 30 : I2C 버스 멀티플렉서
35 : 제2 I2C 버스 40 : 슬레이브 장치 인터페이스 모듈
41 : 정보 수집 및 제어 블록 42 : 온도, 전압, 팬 속도 수집 블록
43 : 온도 정보 수집 블록 44 : 장치 정보 기록 블록
45 : 시스템 관리용 정보 저장 블록 50 : 제어판 인터페이스 모듈
51 : 제어판 52 : 버튼
53 : LCD 54 : 키보드 잠금 스위치
상기한 바와 같은 목적을 달성하기 위하여 창안된 본 발명에 따른 마이크로 콘트롤러와 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치의 바람직한 실시예는, 마이크로 시스템의 관리를 제어하는 μSMC(Micro System Management Controller)(20), 호스트(11)와의 인터페이스를 통하여 사용자에게 하드웨어 정보를 제어하게 하는 호스트 인터페이스 모듈(10), I2C 버스 프로토콜을 이용하여 마이크로 제어기에서 하드웨어의 정보를 얻고 제어하는 I2C 슬레이브 장치 인터페이스 모듈(40), I2C 버스를 멀티플렉싱하는 I2C 버스 멀티플렉서(30), 및 제어판(51)의 입력 정보를 처리하는 제어판 인터페이스 모듈(50)을 구비한다.
본 발명의 실시예에 있어서, 상기 호스트 인터페이스 모듈(10)은, μSMC 드라이버(11)와 관련한 하드웨어가 운영 시스템 상에서 운영되는 시스템 관리 소프트웨어와 정보를 송수신할 수 있도록 공유 메모리(Shared RAM)(13)를 통하여 인터페이스하며, 또한 상기 호스트 인터페이스 모듈(10)은, μSMC의 코드 영역을 가지는 플래시 메모리(Flash Memory)(12), μSMC와 인터페이스를 하기 위한 공유 영역을 가지는 공유 메모리(13), 실시간 클럭으로서 현재 시간과 워치독 타이머를 구동하는 RTC(Real Time Clock)(14), 마스크가 아닌 상황에서도 인터럽트를 발생하는 NMI(Non Maskable Interrupt) 블록, 그리고 정상 상태인 경우에 인터럽트를 발생하는 NI(Normal Interrupt) 블록을 구비하여 인터페이스를 실행한다.
그리고, 상기 I2C 슬레이브 장치 인터페이스 모듈(40)은, I2C 버스 마스터 장치가 위치하는 각 모듈에는 제1 I2C 버스(Primary I2C Bus)(25)가 연결되어 있고, 시스템 보드에 이어진 제1 I2C 버스(25)는 I2C 버스 멀티플렉서(30)를 통해 다수개의 제2 I2C 버스(secondary I2C Bus)(35)로 분기되고, 제2 I2C 버스(35)는 시스템의 전원이 오프된 경우에도 중요 정보를 보존하기 위해 스탠바이(standby) 전원이 공급되며, 또한, 상기 I2C 슬레이브 장치 인터페이스 모듈(40)은, 시스템의 상태 정보를 수집하고 제어하는 상태 정보 수집 및 제어 블록(41), 온도, 전압, 팬의 회전 속도 등의 정보를 수집하는 온도, 전압, 팬 속도 수집 블록(42), 온도 정보를 수집하는 온도 정보 수집 블록(43), 각 장치들의 고유 정보를 기록하여 저장하는 장치 정보 기록 블록(44), 그리고 μSMC가 시스템을 관리하기 위하여 각 장치들과 연관하여 보존할 필요가 있는 데이터들을 기록하는 시스템 관리용 정보 처리 블록(45)으로 이루어진다.
상기 I2C 버스 멀티플렉서(30)는, 다수개의 슬레이브 장치를 지원한다.
마지막으로, 상기 제어판 인터페이스 모듈(50)은, 제어판(51)에서 버튼(52)을 통해 입력되는 정보를 처리하고, 시스템의 주요 메시지를 LCD 판(panel)(53)에 출력하여 시스템의 상태를 전달하며, 상기 버튼(52)의 종류는, 전원 온/오프 버튼, 메뉴 버튼, 주의(attention) 버튼 등이 있으며, 상기 제어판 인터페이스 모듈(50)은, 키보드 잠금 스위치(keyboard lock switch)(54)를 사용하여 시스템을 잠금으로 시스템을 보호한다.
상기한 바와 같은 목적을 달성하기 위하여 창안된 본 발명에 따른 마이크로 콘트롤러와 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 방법의 바람직한 실시예는, I2C 버스 프로토콜을 초기화하는 단계(s5), 주요 부분에 해당하는 각각의 I2C 장치를 검증하는 단계(s10), 인터럽트와 관련된 사항들을 초기화하는 단계(s15), EEPROM을 초기화하는 단계(s20), 시스템의 전원을 온 상태로 하고, 시스템의 전원을 살펴 이상이 없으면 시스템이 정상적으로 부팅될 수 있게 하는 단계(s25), 전원이 정상적으로 동작하면 해당 I2C 장치를 초기화하는 단계(s30), μSMC는 공유 메모리 내의 호스트 명령 위치를 폴링(polling)하다가, 명령이 입력되면 그 명령을 처리하고 처리 결과를 돌려주는 단계(s35), 제어판 모듈을 폴링하여 시스템 전원의 온/오프, 시스템 리셋 등의 제어를 처리하는 단계(s40), 전원 공급이 정상적으로 되는지 알기 위하여 CPU의 내부 오류(internal error), 열 트립(trip) 오류, VRM 양호(Voltage Regulator Module good) 등의 신호 전압을 주기적으로 진단하고, 이상이 있는 경우 주의(attention)와 함께 메시지를 공급하는 단계(s45), 모니터링 하기 위한 시리얼 포트를 폴링하여 모니터링 콘솔을 처리하는 단계(s50), I2C 슬레이브 장치 제어 단계(s55)로 이루어진다.
본 발명의 실시예에 있어서, 상기 명령어 처리 결과를 돌려보내는 방법(s35)은, 공유 메모리에 보내고자 하는 정보를 기록한 후, μSMC는 호스트에게 인터럽트를 보내어 호스트 영역에서 공유 메모리에 있는 정보를 가져갈 수 있게 한다.
그리고, 상기 I2C 슬레이브 장치 제어 단계(s55)는, 멀티플렉서를 사용하여 다수 개의 동일한 슬레이브 장치들을 제어하는 단계(s55), 시스템의 상태 정보를 수집하고 제어하는 단계(s60), 온도, 전압, 팬의 회전 속도 등의 정보를 수집하는 단계(s65), 각 장치들의 고유한 정보를 기록하는 단계(s70), 그리고 μSMC가 시스템을 관리하기 위하여 각 장치들과 연관하여 보존할 필요가 있는 데이터들을 기록하는 단계(s75)를 포함한다.
상기와 같은 실시예를 첨부한 도 1을 참조하여 설명하면, 본 발명은 동작되는 단위에 따라 다음과 같은 세 개의 모듈과 하나의 제어기로 구성된다. 첫째, 호스트(host)와의 인터페이스를 통하여 사용자에게 하드웨어 정보를 제어할 수 있도록 지원하는 호스트 인터페이스 모듈(10), 둘째, 마이크로 콘트롤러에서 I2C 버스 프로토콜을 사용하여 하드웨어 주요 부분의 정보를 얻고 제어하는 I2C 슬레이브 장치(device) 인터페이스 모듈(40), 셋째, 제어판(control panel)으로부터 정보를 입력 받아 처리하는, 제어판 인터페이스 모듈(50), 넷째, 마이크로 시스템의 관리를 제어하는 μSMC(Micro System Management Controller)(20)이 그것이다.
상기 모듈에서 처리할 중요 정보로는, 시스템 전원 온/오프 제어 정보, 리셋 제어 정보, 온도 감지 정보, 시스템 전압 레벨 감지(system voltage level read) 정보, 팬(fan) 속도 감지 정보, FRU(Field Replaceable Unit) 모듈 정보 관리 정보, 그리고 제어판 디스플레이 및 버튼 동작에 관한 정보 등이 있다.
본 발명은 특히, 상기 각각의 정보를 얻기 위한 주 처리 장치와 종단 장치들은 모두 I2C 프로토콜을 지원하며, 시스템과 독립적으로 동작하기 때문에 시스템 성능에 하등의 영향을 미치지 않는다.
다음은 상기 각각의 모듈에 대한 구성을 설명한다.
1. 호스트 인터페이스 모듈(10)
호스트, 즉, μSMC(Micro System Management Controller) 드라이버(11)와 관련한 하드웨어는 운영 시스템(O/S) 상에서 운영되는 시스템 관리 소프트웨어와 효과적으로 정보를 송수신할 수 있도록 공유 메모리(Shared RAM)(13)를 통하여 인터페이스 한다. 인터페이스를 하기 위한 구성 요소는, 128K 플래시 메모리(Flash ROM)(12), 32KB 공유 메모리(13), RTC(Real Time Clock)(14), NMI(Non Maskable Interrupt) 블록, 그리고 NI(Normal Interrupt) 블록 등이 있다.
호스트인 μSMC 드라이버(11)는 운영 시스템에서 동작하는 응용 프로그램들이 μSMC에 접근하고자 할 때 사용된다. 플래시 메모리(12)는 μSMC의 코드 영역으로서 그 크기는 128K 바이트가 된다. 공유 메모리(13)는 μSMC와 인터페이스를 하기 위한 공유 영역이다. RTC(14)는 실시간 클럭으로써 현재 시간과 워치독 타이머(watchdog timer)를 구동한다.
2. I2C 슬레이브 장치 인터페이스 모듈(40)
시스템의 관리 버스의 구조는 I2C 버스 전체를 제어하는 μSMC를 중심으로 설계된다. I2C 버스 마스터 장치(20)가 위치하는 각 모듈에는 제1 I2C 버스(Primary I2C Bus)(25)가 연결되어 있고, 시스템 보드에 이어진 제1 I2C 버스(25)는, 하나의 버스에 연결될 수 있는 슬레이브 장치의 개수의 제한 때문에, I2C 버스 멀티플렉서(30)를 통해 다수 개의 제2 I2C 버스(secondary I2C Bus)(35)로 분기된다. 제2 I2C 버스(35)는 총 16 개로 구성되어 있으며, 시스템의 전원이 오프된 경우에도 중요 정보를 보존하기 위해 5 또는 3.3V 스탠바이(standby) 전원이 공급된다. μSMC(20)에 의하여 제어되는 슬레이브 장치 모듈에는, 상태 정보 수집 및 제어 블록(예를 들면, PCF8574)(41), 온도, 전압, 팬의 회전 속도 수집 회로(예를 들면, LM78 또는 LM79)(42), 온도 정보 수집 회로(예를 들면, LM75)(43), 장치 정보 기록 블록(예를 들면, X24CO2)(44) 및 시스템 관리용 정보 처리 블록(예를 들면, MC24C32A)(45) 등이 있으며, 이들은 모두 스탠바이 I2C 프로토콜을 통하여 접근이 가능하다.
제1 I2C 버스(25)는 I2C 버스로서 μSMC와 직접 연결되어 있다. I2C 버스 멀티플렉서(30)는 상기 제1 I2C 버스(25)를 멀티플렉싱하여 다수 개의 슬레이브 장치를 지원 가능하게 한다. 제2 I2C 버스(35)는 상기 I2C 버스 멀티플렉서(30)에 연결되어 있으며, 멀티플렉서가 선택한 I2C 버스만 접근이 가능하다.
PCF8574(41)는 시스템의 상태 정보를 수집하고 제어한다. LM78 또는 LM79(42)는 온도, 전압, 팬의 회전 속도 등의 정보를 수집한다. LM75(43)는 온도 정보를 수집한다. X24CO2(44)는 각 장치들의 고유 정보를 기록하여 저장한다. M24C32(45)는 μSMC가 시스템을 관리하기 위하여 각 장치들과 연관하여 보존할 필요가 있는 데이터들을 기록한다.
3. 제어판 인터페이스 모듈(50)
시스템의 앞면에 위치한 제어판(51)에서 입력되는 정보를 처리하고, 시스템의 주요 메시지를 LCD 판(panel)(53)에 출력하여 시스템의 상태를 정확하고 신속하게 전달한다. 상기 정보의 종류로는 전원 온/오프 버튼(52), 메뉴 버튼(52),주의(attention) 버튼(52) 등이 있으며, 시스템을 보호하기 위해 시스템을 잠그는 기능을 제공하는 키보드 잠금 스위치(keyboard lock switch)(54)가 있다.
도 3은 본 발명에 따른 시스템 하드웨어 관리 방법의 흐름도이다. 이를 참조하면, 본 발명의 동작은 세 가지 단계로 나눌 수 있다.
1. 초기화 단계
1) I2C 버스 프로토콜을 초기화한다(s5).
2) 주요 부분에 해당하는 각각의 I2C 장치를 검증한다(s10).
3) 인터럽트와 관련된 사항들을 초기화한다(s15).
4) EEPROM을 초기화한다(s20).
5) 시스템의 전원을 온 상태로 하고, 시스템의 전원을 살펴 이상이 없으면
시스템이 정상적으로 부팅될 수 있게 한다(s25).
6) 전원이 정상적으로 동작하면 해당 I2C 장치를 초기화한다(s30).
2. 본(main) 단계
1) μSMC는 공유 메모리 내의 호스트 명령 위치를 폴링(polling)하다가,
명령이 입력되면 그 명령을 처리하고 처리 결과를 돌려준다(s35).
결과를 돌려보내는 방법은, 공유 메모리에 보내고자 하는 정보를 기록
한 후, μSMC는 호스트에게 인터럽트를 보내어 호스트 영역에서 공유
메모리에 있는 정보를 가져갈 수 있게 한다.
2) 제어판 모듈을 폴링하여 시스템 전원의 온,오프, 시스템 리셋 등의
제어를 처리한다(s40).
3) 전원 공급이 정상적으로 되는지 알기 위하여, 12VDC, 5VDC, 3.3 VDC 등 의 전압을 주기적으로 진단하고, 이상이 있는 경우 주의(attention)와
함께 메시지를 공급한다(s45).
4) CPU의 내부 오류(internal error), 열 트립(trip) 오류, VRM 양호
(Voltage Regulator Module good) 등의 신호를 주기적으로 진단하고,
이상이 있는 경우 주의와 함께 메시지를 공급한다(s45).
5) 모니터링 하기 위한 시리얼 포트를 폴링하여 모니터링 콘솔을 처리한
다(s50).
3. I2C 슬레이브 장치 제어 단계
1) 멀티플렉서를 사용하여 다수 개의 동일한 슬레이브 장치들을 제어한다(s55).
2) 시스템의 상태 정보를 수집하고 제어한다(s60).(PCF8574)
3) 온도, 전압, 팬의 회전 속도 등의 정보를 수집한다(s65).(LM75,LM78, LM79)
4) 각 장치들의 고유한 정보를 기록한다(s70).(X24CO2)
5) μSMC가 시스템을 관리하기 위하여 각 장치들과 연관하여 보존할 필요가 있는 데이터들을 기록한다(s75).(MC24C32)
본 발명은 다양하게 변형될 수 있고 여러 가지 형태를 취할 수 있으며 상기 발명의 상세한 설명에서는 그에 따른 특별한 실시예에 대해서만 기술하였다. 하지만 본 발명은 상기 발명의 상세한 설명에서 언급된 특별한 형태로 한정되는 것이 아닌 것으로 이해되어야 하며, 오히려 첨부된 청구범위에 의해 정의되는 본 발명의 정신과 범위 내에 있는 모든 변형물과 균등물 및 대체물을 포함하는 것으로 이해되어야 한다.
상기와 같이 동작하는 본 발명은, 마이크로 콘트롤러를 사용하고 I2C 프로토콜을 사용하여 시스템 보드, 입출력 보드, 제어판, 전력 공급 백 플레인(back plane) 등의 정보를 제어함으로써, 시스템의 안정성을 최대로 유지하고, 시스템의 신뢰성과 가용성을 극대화할 수 있는 효과가 있다.

Claims (12)

  1. 마이크로 시스템의 관리를 제어하는 μSMC(Micro System Management Controller);
    호스트와의 인터페이스를 통하여 사용자에게 하드웨어 정보를 제어하게 하는 호스트 인터페이스 모듈;
    I2C 버스 프로토콜을 이용하여 마이크로 제어기에서 하드웨어의 정보를 얻고 제어하는 I2C 슬레이브 장치 인터페이스 모듈;
    I2C 버스를 멀티플렉싱하는 I2C 버스 멀티플렉서; 및
    제어판의 입력 정보를 처리하는 제어판 인터페이스 모듈을 구비하는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치.
  2. 제 1 항에 있어서, 상기 호스트 인터페이스 모듈에서 μSMC 드라이버와 관련한 하드웨어는 운영 시스템 상에서 운영되는 시스템 관리 소프트웨어와 정보를 송수신할 수 있도록 공유 메모리(Shared RAM)를 통하여 인터페이스하는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치.
  3. 제 2 항에 있어서, 상기 호스트 인터페이스 모듈에서 μSMC의 코드 영역을 가지는 플래시 메모리(Flash Memory), μSMC와 인터페이스를 하기 위한 공유 영역을 가지는 공유 메모리, 실시간 클럭으로서 현재 시간과 워치독 타이머를 구동하는 RTC(Real Time Clock), 마스크가 아닌 상황에서도 인터럽트를 발생하는 NMI(Non Maskable Interrupt) 블록, 그리고 정상 상태인 경우에 인터럽트를 발생하는 NI(Normal Interrupt) 블록을 구비하여 인터페이스를 실행하는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치.
  4. 제 1 항 또는 제 3 항중 어느 한 항에 있어서, 상기 I2C 슬레이브 장치 인터페이스 모듈은, 시스템의 상태 정보를 수집하고 제어하는 블록과, 온도, 전압, 팬의 회전 속도 등의 정보를 수집하는 블록과, 각 장치들의 고유 정보를 기록하여 저장하는 블록과, μSMC가 시스템을 관리하기 위하여 각 장치들과 연관하여 보존할 필요가 있는 데이터들을 기록하는 블록을 포함하는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치.
  5. 제 4 항에 있어서, 상기 I2C 슬레이브 장치 인터페이스 모듈은, I2C 버스 마스터 장치가 위치하는 각 모듈에는 제1 I2C 버스(Primary I2C Bus)가 연결되어 있고, 시스템 보드에 이어진 제1 I2C 버스는 I2C 버스 멀티플렉서를 통해 다수 개의 제 이 I2C 버스(secondary I2C Bus)로 분기되고, 제2 I2C 버스는 시스템의 전원이 오프된 경우에도 중요 정보를 보존하기 위해 스탠바이(standby) 전원이 공급되는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치.
  6. 제 5 항에 있어서 상기 I2C 버스 멀티플렉서는, 다수 개의 슬레이브 장치를 지원하는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치.
  7. 제 6 항에 있어서, 상기 제어판 인터페이스 모듈은, 제어판에서 입력되는 정보를 처리하는 수단과, 시스템의 주요 메시지를 LCD 판(panel)에 출력하여 시스템의 상태를 전달하는 수단을 포함하는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치.
  8. 제 7 항에 있어서, 상기 제어판 인터페이스 모듈은, 시스템을 잠금으로 시스템을 보호하기 위한 키보드 잠금 스위치(keyboard lock switch)를 추가로 포함하는 , 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치.
  9. 제 8 항에 있어서, 제어판에서 입력되는 상기 정보의 종류는, 전원 온/오프 정보, 메뉴 정보, 주의(attention) 정보로 이루어지는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 장치.
  10. I2C 버스 프로토콜을 초기화하는 단계;
    주요 부분에 해당하는 각각의 I2C 장치를 검증하는 단계;
    인터럽트와 관련된 사항들을 초기화하는 단계;
    EEPROM을 초기화하는 단계;
    시스템의 전원을 온 상태로 하고, 시스템의 전원을 살펴 이상이 없으면 시스템이 정상적으로 부팅될 수 있게 하는 단계;
    전원이 정상적으로 동작하면 해당 I2C 장치를 초기화하는 단계를 포함하는 초기화 단계;
    μSMC는 공유 메모리 내의 호스트 명령 위치를 폴링(polling)하다가, 명령이 입력되면 그 명령을 처리하고 처리 결과를 돌려주는 단계;
    제어판 모듈을 폴링하여 시스템 전원의 온/오프, 시스템 리셋 등의 제어를 처리하는 단계;
    전원 공급이 정상적으로 되는지 알기 위하여 전압을 주기적으로 진단하고, 이상이 있는 경우 주의(attention)와 함께 메시지를 공급하는 단계;
    CPU의 내부 오류(internal error), 열 트립(trip) 오류, VRM 양호(Voltage Regulator Module good) 등의 신호를 주기적으로 진단하고, 이상이 있는 경우 주의와 함께 메시지를 공급하는 단계;
    모니터링 하기 위한 시리얼 포트를 폴링하여 모니터링 콘솔을 처리하는 단계를 포함하는 본 단계; 및
    I2C 슬레이브 장치 제어 단계로 이루어지는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 방법.
  11. 제 10 항에 있어서, 상기 μSMC 가 명령의 처리결과를 돌려주는 단계는, 공유 메모리에 보내고자 하는 정보를 기록하는 단계와, μSMC가 호스트에게 인터럽트를 보내어 호스트 영역에서 공유 메모리에 있는 정보를 가져갈 수 있게 하는 단계를 포함하는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 방법.
  12. 제 10 항에 있어서, 상기 I2C 슬레이브 장치 제어 단계는,
    멀티플렉서를 사용하여 다수개의 동일한 슬레이브 장치들을 제어하는 단계;
    시스템의 상태 정보를 수집하고 제어하는 단계;
    온도, 전압, 팬의 회전 속도 등의 정보를 수집하는 단계;
    각 장치들의 고유한 정보를 기록하는 단계; 및
    μSMC가 시스템을 관리하기 위하여 각 장치들과 연관하여 보존할 필요가 있는 데이터들을 기록하는 단계를 포함하는, 마이크로 콘트롤러와 표준 I2C 버스 프로토콜을 이용한 시스템 하드웨어 관리 방법.
KR1019990006830A 1999-03-03 1999-03-03 마이크로 콘트롤러와 표준 아이스퀘어씨 버스 프로토콜을 이용한시스템 하드웨어 관리 장치 및 방법 KR100291036B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990006830A KR100291036B1 (ko) 1999-03-03 1999-03-03 마이크로 콘트롤러와 표준 아이스퀘어씨 버스 프로토콜을 이용한시스템 하드웨어 관리 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990006830A KR100291036B1 (ko) 1999-03-03 1999-03-03 마이크로 콘트롤러와 표준 아이스퀘어씨 버스 프로토콜을 이용한시스템 하드웨어 관리 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20000059334A KR20000059334A (ko) 2000-10-05
KR100291036B1 true KR100291036B1 (ko) 2001-05-15

Family

ID=19575362

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990006830A KR100291036B1 (ko) 1999-03-03 1999-03-03 마이크로 콘트롤러와 표준 아이스퀘어씨 버스 프로토콜을 이용한시스템 하드웨어 관리 장치 및 방법

Country Status (1)

Country Link
KR (1) KR100291036B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100349669B1 (ko) * 1999-12-24 2002-08-22 한국전자통신연구원 아이이씨 버스를 구비하는 액정디스플레이-버튼 및 주변시스템 정합 장치와 그 정합 방법
KR20030056567A (ko) * 2001-12-28 2003-07-04 한국전자통신연구원 다중 프로세서와 주변 블록을 갖는 시스템 칩을 위한 버스구조
KR20040032419A (ko) * 2002-10-09 2004-04-17 엘지전자 주식회사 동작상태 정보를 저장하는 컴퓨터 시스템
TWI753606B (zh) * 2020-10-14 2022-01-21 全漢企業股份有限公司 主從互換式電源供應裝置及其主機、主從互換式電源供應方法及其電腦可讀取記錄媒體

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55135949A (en) * 1979-04-10 1980-10-23 Toshiba Corp Soft test support device of microcontroller
JPH07253946A (ja) * 1994-02-02 1995-10-03 Philips Electron Nv モータ車両電子装置
KR19980701425A (ko) * 1995-01-21 1998-05-15 칼-페터 찌이트로우/볼프강 화우스 병렬 데이터버스방식에 있어서의 오류검출과 오류정정
KR19990009678A (ko) * 1997-07-10 1999-02-05 윤종용 다층 구조의 아이 2씨 버스를 이용한 진단/제어 시스템
KR100279830B1 (ko) * 1999-02-02 2001-01-15 윤종용 마이크로 콘트롤러와 퍼스널 컴퓨터 호환 아이사 버스 사이의 공

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55135949A (en) * 1979-04-10 1980-10-23 Toshiba Corp Soft test support device of microcontroller
JPH07253946A (ja) * 1994-02-02 1995-10-03 Philips Electron Nv モータ車両電子装置
KR19980701425A (ko) * 1995-01-21 1998-05-15 칼-페터 찌이트로우/볼프강 화우스 병렬 데이터버스방식에 있어서의 오류검출과 오류정정
KR19990009678A (ko) * 1997-07-10 1999-02-05 윤종용 다층 구조의 아이 2씨 버스를 이용한 진단/제어 시스템
KR100279830B1 (ko) * 1999-02-02 2001-01-15 윤종용 마이크로 콘트롤러와 퍼스널 컴퓨터 호환 아이사 버스 사이의 공

Also Published As

Publication number Publication date
KR20000059334A (ko) 2000-10-05

Similar Documents

Publication Publication Date Title
CN107526665B (zh) 机箱管理系统及机箱管理方法
EP1358555B1 (en) Service processor and system and method using a service processor
US6968470B2 (en) System and method for power management in a server system
US7447934B2 (en) System and method for using hot plug configuration for PCI error recovery
US6145098A (en) System for displaying system status
US6065053A (en) System for resetting a server
US7197657B1 (en) BMC-hosted real-time clock and non-volatile RAM replacement
US6330690B1 (en) Method of resetting a server
US6519669B1 (en) Apparatus and method of connecting a computer and a peripheral device
US20060206286A1 (en) Method to reduce IPMB traffic and improve performance for accessing sensor data
JPS61114322A (ja) パワー制御ネツトワーク
JPH0997125A (ja) コンピュータシステムおよびこのシステムで使用される拡張ユニット
KR20060047693A (ko) 스카시 및 사스 하드웨어 검증시스템 및 방법
US7206947B2 (en) System and method for providing a persistent power mask
US7685348B2 (en) Dedicated server management card with hot swap functionality
CN108799176A (zh) 风扇控制系统及方法
GB2381611A (en) Server management card
US7962735B2 (en) Servo device auto-booted upon power supply recovery and method thereof
KR100291036B1 (ko) 마이크로 콘트롤러와 표준 아이스퀘어씨 버스 프로토콜을 이용한시스템 하드웨어 관리 장치 및 방법
CN108920331A (zh) 一种计算机硬件配置变动的报警方法
CN105975382B (zh) 一种硬件配置变动的报警方法
CN101430659A (zh) 系统管理总线的监控芯片的管理方法及系统
US20040030413A1 (en) Computer assembly
US20090276616A1 (en) Servo device and method of shared basic input/output system
US7103692B2 (en) Method and apparatus for an I/O controller to alert an external system management controller

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070227

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee