CN102201191B - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN102201191B
CN102201191B CN201110073486.8A CN201110073486A CN102201191B CN 102201191 B CN102201191 B CN 102201191B CN 201110073486 A CN201110073486 A CN 201110073486A CN 102201191 B CN102201191 B CN 102201191B
Authority
CN
China
Prior art keywords
mentioned
value
signal line
image signal
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110073486.8A
Other languages
English (en)
Other versions
CN102201191A (zh
Inventor
大石纯久
丰岛刚树
丸山纯一
大轮美沙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Panasonic Intellectual Property Corp of America
Original Assignee
Panasonic Liquid Crystal Display Co Ltd
Japan Display Central Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Liquid Crystal Display Co Ltd, Japan Display Central Inc filed Critical Panasonic Liquid Crystal Display Co Ltd
Publication of CN102201191A publication Critical patent/CN102201191A/zh
Application granted granted Critical
Publication of CN102201191B publication Critical patent/CN102201191B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种显示装置,其包括:控制部;显示板,具有至少一个像素电路和与上述至少一个像素电路连接的图像信号线;以及图像信号线驱动电路。上述控制部包括差异获取电路,该差异获取电路获取上述图像信号线要对上述像素电路之一施加的灰度电位的值与基于上述灰度电位的预充电电位的值的差异数据。上述图像信号线驱动电路根据上述灰度电位的值和上述差异数据来计算预充电电位,并将上述预充电电位和上述灰度电位依次提供给上述图像信号线。

Description

显示装置
技术领域
本发明涉及在基板上配置有多个像素电路且由各像素电路显示灰度的显示装置。
背景技术
有例如液晶显示装置等在基板上呈矩阵状配置有像素电路且由各个像素电路显示灰度的显示装置。在该显示装置中各列像素电路与对应的图像信号线相连接。从图像信号线驱动电路向图像信号线施加与显示灰度对应的灰度电位,图像信号线向所连接的像素电路依次提供图像信号线的电位。另一方面,近年来由于分辨率的提高和每秒帧数的提高等原因,对1个像素电路施加电位的时间(水平期间)缩短了。这样一来,在向图像信号线施加灰度电位的情况下产生以下问题:出现了作为目的的灰度电位与到达水平期间内的图像信号线的电位的偏差增大的现象。该现象导致向像素电路施加的电位产生变化,例如显示了与原来的灰度不同的灰度。
作为用于改善上述现象的方法,有被称为过驱动的方法。实现过驱动的显示装置将对灰度电位进行修正后的电位提供给图像信号线。更具体而言,根据要提供给某个像素电路的灰度电位和在要提供该灰度电位的定时之前的图像信号线的电位,生成对灰度电位进行修正后的电位,将该电位提供给图像信号线。将该被修正后的电位在水平期间1H向图像信号线施加时,图像信号线的电位比施加灰度电位时更快速地接近灰度电位。在水平期间1H结束的图像信号线的电位更接近灰度电位。并且,在实现过驱动的显示装置中,对灰度电位进行修正后的电位的值由与液晶显示板分别设置的控制基板计算出来,将对该灰度电位进行修正后的电位的值从控制基板输入到图像信号线驱动电路中。图像信号线驱动电路根据该值生成电位(数字模拟变换),将对该灰度电位进行修正后的电位施加到图像信号线上。
日本特开2008-209890号公报公开了一种显示装置,该显示装置将对上述那样的灰度电位进行修正后的电位提供给图像信号线。
发明内容
作为如过驱动那样将修正后的电位提供给图像信号线的方法之一,考虑有以下方法:在对某个像素电路提供电位的期间内,向图像信号线连续地提供修正后的电位(以下称为预充电电位)和灰度电位的方法。如果这样,则能够期待图像信号线的电位更接近灰度电位。在使用该方法的情况下,需要向图像信号线驱动电路输入预充电电位的值和灰度电位的值这两者。即,向图像信号线驱动电路输入的信息量增大。因此,例如产生与图像信号线驱动电路连接的总线宽度增大等问题,难以构成用于向图像信号线驱动电路输入数据的电路。
本申请是鉴于上述课题而做出的,其目的在于提供抑制向图像信号线驱动电路输入的信息的增加量的显示装置。
以下简单说明本申请所公开的发明中具有代表性内容的概要。
(1)一种显示装置,包括:控制部;显示板,其具有至少一个像素电路和与上述至少一个像素电路连接的图像信号线;以及图像信号线驱动电路,所述显示装置的特征在于,上述控制部具有差异获取电路,其获取上述图像信号线应施加在上述像素电路之一中的灰度电位的值与基于上述灰度电位的预充电电位的值的差异数据,上述图像信号线驱动电路包括:运算部,根据上述灰度电位的值和上述差异数据来计算预充电电位的值;和图像信号线输出部,根据上述运算部的运算结果,将上述预充电电位和上述灰度电位依次提供给上述图像信号线。
(2)根据(1)所述的显示装置,其特征在于,上述显示板包含呈矩阵状配置的多个像素电路,上述控制部还包括:在先行存储器(先行行存储器),用于存储上述像素电路一行的灰度电位的值;和查找表,根据从上述控制部的外部所输入的灰度电位的值和上述在先行存储器所输出的一行前的灰度电位的值,来输出预充电电位的值
(3)根据(1)所述的显示装置,其特征在于,还包括:从上述差异获取电路向上述图像信号线驱动电路传输上述差异数据的多条第一布线;和从上述控制部向上述图像信号线驱动电路传输上述灰度电位的值的第二布线,上述第一布线的数量比上述第二布线的数量少。
(4)一种显示装置,包括:控制部;显示板,其具有至少一个像素电路和与上述至少一个像素电路连接的图像信号线;以及图像信号线驱动电路,所述显示装置的特征在于,上述控制部包括:差异获取电路,获取上述图像信号线应施加在上述像素电路之一中的灰度电位的值与基于上述灰度电位的预充电电位的值的差异数据;和分时发送部,向上述图像信号线驱动电路依次发送上述灰度电位的值和上述差异数据,上述图像信号线驱动电路包括:分时接收部,从上述分时发送部接收上述灰度电位的值和上述差异数据;运算部,根据上述分时接收部接收到的上述灰度电位的值和上述差异数据,来计算预充电电位的值;以及图像信号线输出部,根据上述运算部的运算结果,将上述预充电电位和上述灰度电位依次提供给上述图像信号线。
(5)根据(4)所述的显示装置,其特征在于,上述显示板包含呈矩阵状配置的多个像素电路,上述控制部包括:在先行存储器,用于存储上述像素电路一行的灰度电位的值;和查找表,根据从上述控制部的外部所输入的灰度电位的值和上述在先行存储器所输出的一行前的灰度电位的值,来输出预充电电位的值。
(6)根据(4)所述的显示装置,其特征在于,上述控制部还包括:从上述差异获取电路向上述分时发送部传输上述差异数据的第一布线;将从上述控制部的外部获得的上述灰度电位的值向上述分时发送部传输的第二布线,上述第一布线的数量比上述第二布线的数量少。
(7)一种显示装置,包括:控制部;显示板,具有至少一个像素电路和与上述至少一个像素电路连接的图像信号线;以及图像信号线驱动电路,所述显示装置的特征在于,上述控制部具有差异获取电路,其获取上述图像信号线应施加在上述像素电路之一中的灰度电位的值与基于上述灰度电位的预充电电位的值的差异数据,上述图像信号线驱动电路包括:运算部,根据上述预充电电位的值和上述差异数据来计算灰度电位的值;和图像信号线输出部,根据上述运算部的运算结果,将上述预充电电位和上述灰度电位依次提供给上述图像信号线。
根据本发明,能够在某个期间内向图像信号线持续提供预充电电位和灰度电位的情况下,抑制向图像信号线驱动电路输入的信息的增加量。
附图说明
图1是表示第一实施方式的液晶显示装置的结构的一例的图。
图2是表示图1的例子中的预充电电位计算部的结构的例子的图。
图3是表示图1的例子中的查找表的内部结构的图。
图4是表示控制基板发送的发送信号和图像信号线驱动电路接收的接收信号的图。
图5是表示图1的例子中的图像信号线驱动电路的结构的一例的图。
图6是表示在水平期间依次输入预充电电位和灰度电位时的图像信号线的电位变化的图。
图7是表示第一实施方式的液晶显示装置的结构的另一例的图。
图8是表示图7的例子中的查找表的内部结构的另一例的图。
图9是表示第二实施方式的液晶显示装置的结构的一例的图。
图10是表示图9的例子中的图像信号线驱动电路的结构的一例的图。
图11是表示控制基板发送的发送信号和图像信号线驱动电路接收的接收信号的图。
标号说明
CU控制基板
DA显示区域
DAU差异获取部
GL扫描线
PAU预充电电位计算部
PC、PCR、PCG、PCB像素电路
SL图像信号线
TGU定时生成部
XDV图像信号线驱动电路
YDV垂直扫描电路
DDB显示数据总线
FDB符号数据总线
SDB差分数据总线
TDB分时数据总线
TB定时控制总线
PX像素电极
TR像素晶体管
CTS分时发送部
DTS分时接收部
HLM在先行存储器
LUT查找表
DAC图像信号线输出部
DLM显示数据存储器
HDS数据输出选择器
PLM预充电数据存储器
PRU运算部
DD显示数据
FD符号数据
PD预充电数据
SD差分数据
HPS半个水平同步信号
TD分时数据
TS定时控制信号
Tx发送信号
Rx接收信号
Clk时钟
DP传输期间
Sstart传输开始信号
Sstart2数据种类切换信号
Vc预充电电位
Vin输入电位
Vm图像信号线的测量电位
具体实施方式
以下,根据附图说明本发明的实施方式。对出现的构成要素中具有相同功能的部件标以相同的符号,省略其说明。以下,对一种显示装置即液晶显示装置应用了本发明时的例子进行说明。
【第一实施方式】
本发明第一实施方式的液晶显示装置具有液晶显示板,该液晶显示板在结构上包括:形成像素电路PC等的阵列基板;与该阵列基板相对地设置的对置基板;封入阵列基板与对置基板之间的液晶;以及配置在阵列基板上的集成电路封装。此外,在阵列基板的外侧和对置基板的外侧粘贴有偏振片。
图1是表示第一实施方式的液晶显示装置的结构的一例的图。本实施方式的液晶显示装置包括:控制基板CU、图像信号线驱动电路XDV、垂直扫描电路YDV、显示区域DA、多条图像信号线SL以及多条扫描线GL。图像信号线驱动电路XDV、垂直扫描电路YDV、显示区域DA、多条图像信号线SL以及多条扫描线GL配置在液晶显示板内的阵列基板上。在显示区域DA上呈矩阵状配置有多个像素电路PC。各扫描线GL在显示区域DA内相互并列而在图中左右方向延伸,其每一条的一端与垂直扫描电路YDV连接。各图像信号线SL在显示区域DA内相互并列而在图中上下方向延伸,其每一条的一端与图像信号线驱动电路XDV连接。各像素电路PC与图像信号线SL和扫描线GL的交点对应地设置。此外,本实施方式的液晶显示装置进行彩色显示,因此像素电路PC分成显示红色的像素电路PCR、显示绿色的像素电路PCG、显示蓝色的像素电路PCB这3种,3个像素电路PCR、PCG、PCB在横向逐一并列而显示1个像素。此外,本实施方式的例子中的画面的分辨率为1920列×1080行。显示区域DA内的像素电路PC的数量为(1920×3)列×1080行。存在与像素电路PC的列对应的图像信号线SL,各像素电路PC连接在与其对应的图像信号线SL上。
在此,各像素电路PC包括像素电极PX和像素晶体管TR。像素电极PX连接在像素晶体管TR的漏极上。像素晶体管TR的源极连接在与将其包括在内的像素电路PC对应的图像信号线SL上。像素晶体管TR是薄膜晶体管。薄膜晶体管本身在源极与漏极之间没有极性,称为源极还是称为漏极通常是根据与被提供的电位的关系来方便地确定的。因此,也可以使驱动晶体管的源极和漏极的连接目标相反。像素电极PX与设置在对置基板上的对置电极相对,利用在像素电极PX与对置电极之间产生的电场,液晶使透过像素电路PC的光量产生变化,由此显示灰度发生变化。
控制基板CU包括定时生成部TGU、预充电电位计算部PAU以及差异获取部DAU。向控制基板CU输入显示数据DD,该显示数据DD被输入定时生成部TGU和预充电电位计算部PAU中。定时生成部TGU根据显示数据DD,将水平同步信号和垂直同步信号等定时控制信号TS通过定时控制总线TB提供给图像信号线驱动电路XDV和垂直扫描电路YDV。在此,显示数据DD是由要向与各图像信号线SL对应的像素电路PC施加的灰度电位的值构成的数据。在图1的例子中,对某个像素电路PC的显示数据DD是以0到255的256个等级来表示提供给各像素电路PC中的灰度电位的值的数字数据。对某个像素电路PC的显示数据DD的灰度电位的值(以下称为显示数据DD的值)为n时的灰度电位根据(Vo+n×H/255)来求出。在此,Vo是显示数据DD的值为0时的灰度电位,H是显示数据DD的值为255时的灰度电位与Vo的电位差。并且,按照对各像素电路PC的数据从左上方开始按每行扫描的顺序排列而构成了1画面量的显示数据DD。具体而言,将对第n行第m列的像素电路PC的显示数据DD的值设为DD(n,m)时,某一帧的一画面量的显示数据DD按DD(1,1)、DD(1,2)、...、DD(1,m)、DD(2,1)、...、DD(n,m)的顺序排列数据而构成。
预充电电位计算部PAU根据输入的显示数据DD的值,计算要施加在图像信号线SL上的预充电电位Vc的值,将计算出的预充电电位Vc的值作为预充电数据PD输出。预充电电位Vc的具体计算方法在下面进行叙述。预充电数据PD也是数字数据,值为n时的预充电电位Vc用与灰度电位相同的公式来表示。
差异获取部DAU根据显示数据DD和预充电数据PD来获取显示数据DD所表示的灰度电位与预充电电位计算部PAU计算出的预充电电位Vc的差异数据。在本实施方式中,该差异数据是显示数据的值与预充电数据的值之差。在图1的例子中,差异数据由其差的符号即符号数据FD和其差的绝对值即差分数据SD构成。
阵列基板和控制基板CU在物理上由挠性基板(FPC)连接。定时控制总线TB、显示数据总线DDB、差分数据总线SDB、符号数据总线FDB是在物理上经过挠性基板上的布线组。定时控制总线TB按水平同步信号、垂直同步信号等的每个信号而具有1条布线。显示数据总线DDB、差分数据总线SDB、符号数据总线FDB各自的宽度(各自包含的布线的条数)由经由该总线而传输的数据的大小来确定。例如,1个像素电路PC量的显示数据DD是表示从0到255的8比特数据,因此显示数据总线DDB含有8条布线。
图2是表示图1的例子中的预充电电位计算部PAU的结构的例子的图。预充电电位计算部PAU包括在先行存储器HLM和查找表LUT。在先行存储器HLM是存储像素电路PC一行的显示数据DD的先入先出型存储电路。向在先行存储器HLM输入第m列第n行的显示数据DD(n,m)时,在先行存储器HLM存储该显示数据DD(n,m),输出前一行且相同列的显示数据DD(n-1,m)。查找表LUT根据从控制基板CU的外部所输入的显示数据DD(n,m)和在先行存储器HLM所输出的前一行的显示数据DD(n-1,m),输出预充电电位Vc的值。查找表LUT以显示数据DD(n,m)的值和DD(n-1,m)的值为基础,获取对应的预充电电位Vc的值并将其作为预充电数据PD输出。
查找表LUT存储针对显示数据DD(n,m)与DD(n-1,m)的组合的矩阵的每一个预先计算出的预充电数据PD即可,但也未必针对显示数据DD(n,m)的值和显示数据DD(n-1,m)的值所能获得的所有组合存储预充电数据PD。图3是表示查找表LUT的内部结构的图。本图所示的查找表LUT存储针对显示数据DD(n,m)和显示数据DD(n-1,m)分别以从0到255的值中大致等间隔的9个值的预充电数据PD。此外,本图中,对一部分显示数据DD(n,m)和DD(n-1,m)的预充电数据PD为空栏,但实际上在这些栏中也设有值。并且,对与未存储的显示数据DD的组合对应的预充电数据PD通过使用与其接近的显示数据DD的值所对应的预充电数据PD的值进行内插来求出。通过这样,存储在矩阵表中的预充电电位Vc的数量为9×9的81个,与全部存储时的65536个相比,能够大幅削减存储量。例如,在图3中,在DD(n-1,m)为0且DD(n,m)为224时,预充电数据PD的值为260,在DD(n-1,m)为11且DD(n、m)为32时,预充电数据PD的值变为使用DD(n-1,m)为0时和为32时进行内插而得到的值即37。在此,根据显示数据DD(n,m)和DD(n-1,m)求出预充电数据PD是因为表示在向第n行第m列的像素电路PC提供电位之前提供给图像信号线SL的电位的数据是DD(n-1,m)。
如上所述,在图1的例子中,差异获取部DAU计算显示数据DD与预充电数据PD之差,将表示该差的差分数据SD和符号数据FD获取为其差异数据。在本图的例子中,显示数据DD与预充电数据PD之差的绝对值小于64灰度。因此,以6比特来表示差分数据SD。此外,符号数据FD是1比特的数据。此外,该差的绝对值最大达到何种程度根据液晶显示板的特性而变动,但通常比预充电电位Vc本身的灰度小。
然后,控制基板CU将所输入的显示数据DD、差分数据SD、符号数据FD以及定时控制信号TS经由挠性基板输入到图像信号线驱动电路XDV中。图4是表示控制基板CU发送的发送信号Tx和图像信号线驱动电路XDV接收的接收信号Rx的图。本图示出了包含在定时控制信号TS中的时钟Clk、传输开始信号Sstart、显示数据DD、差分数据SD以及符号数据FD。在此,发送的内容和接收的内容本质上相同,但从控制基板CU发送到图像信号线驱动电路XDV接收为止偏移了与传输期间DP的量的时滞相当的量的定时。在本实施方式中,数据的传输速度非常快,因此传输期间DP比发送1像素电路PC量的数据的期间长。在本图中,Dk(k为1以上的整数)是某一行的显示数据DD中的第k列的像素电路PC,Sk是第k列的像素电路PC的差分数据SD,Fk是第k个像素电路PC的符号数据FD。在本实施方式中,显示数据DD、差分数据SD以及符号数据FD按1个时钟周期被并行发送。这种情况下,同时发送用于发送显示数据DD的8比特、用于发送差分数据SD的6比特、用于发送符号数据FD的1比特共计15比特。因此,为了在控制基板CU与图像信号线驱动电路XDV之间传输数据,15条布线被配置在挠性基板上。此外,预充电数据PD的灰度超出256灰度,因此在本图的例子中以9比特表示预充电数据PD。这样,假设发送显示数据DD和预充电数据PD,则需要17条布线。在本实施方式中,通过发送差异数据,能够抑制数据量的增大,与发送预充电数据PD本身的情况相比削减了2条布线。
图5是表示图1的例子中的图像信号线驱动电路XDV的结构的图。图像信号线驱动电路XDV包括运算部PRU、显示数据存储器DLM、预充电数据存储器PLM、数据输出选择器HDS以及图像信号线输出部DAC。显示数据存储器DLM是存储从控制基板CU经由显示数据总线DDB而输入的显示数据DD中的一行的先入先出型存储装置。运算部PRU根据从控制基板CU输入的显示数据DD、表示差异的差分数据SD以及符号数据FD计算预充电电位Vc的值。更具体而言,通过对某个像素电路PC的显示数据DD在符号数据FD表示正(例如0)时与差分数据SD相加,在符号数据FD表示负(例如1)时减去差分数据SD,来计算预充电电位Vc的值即预充电数据PD。
作为运算结果的预充电数据PD被存储在预充电数据存储器PLM中。在此,预充电数据存储器PLM是存储预充电数据PD中的一行的先入先出型存储装置。数据输出选择器HDS根据周期为水平扫描期间的1/2的半个水平同步信号HPS,按水平扫描期间的1/2期间(以下称为半个期间)选择是将来自显示数据存储器DLM的显示数据DD输入到图像信号线输出部DAC中,还是将预充电数据PD输入到图像信号线输出部DAC中。在某个水平扫描期间内,从数据输出选择器HDS依次输出一行的预充电数据PD和一行的显示数据DD。此外,将预充电数据PD和显示数据DD分别输入到图像信号线输出部DAC中的期间变为一半,但在该期间内设定数据输出选择器HDS和图像信号线输出部DAC的传输速度,以传输各个1行量的数据。图像信号线输出部DAC将在某个水平扫描期间的前半部分的半个期间输入来的预充电数据PD锁存1行量,在后半部分的半个期间将对该被锁存的预充电数据PD进行数字模拟变换后的预充电电位Vc输出到对应的图像信号线SL中。此外,图像信号线输出部DAC将在某个水平扫描期间的后半部分的半个期间输入来的显示数据DD锁存1行量,在下一水平扫描期间的前半部分的半个期间将对被锁存的显示数据DD进行数字模拟变换后的灰度电位输出到图像信号线SL中。图像信号线输出部DAC向各图像信号线SL依次提供预充电电位Vc和灰度电位。
图6是表示在水平期间1H依次输入预充电电位Vc和灰度电位时的图像信号线SL的电位变化的图。本图示出了图像信号线驱动电路XDV施加的电位Vin和测量到的图像信号线SL的电位Vm的时间变化。在某个水平期间1H开始之前的图像信号线SL的电位在Vn-1的状态下将预充电电位Vc施加半个期间时,与仅施加灰度电位Vn的情况(图中以虚线表示)相比,电位Vm的变化变快。在下一半个期间施加灰度电位Vn,电位Vm向灰度电位Vn渐近地变化。这样,将预充电电位Vc施加到图像信号线SL上时,与施加灰度电位的情况相比,使图像信号线SL的电位更接近灰度电位。
此外,在上述实施方式的例子中,在求出预充电电位Vc的值之后获取灰度电位的值与预充电电位Vc的值的差异数据,但也可以不求出预充电电位Vc的值而直接获取差异数据。图7是表示第一实施方式的液晶显示装置的结构的另一例的图。与图1的例子的不同点在于,显示数据DD被输入到差异获取部DAU中。
差异获取部DAU与图2的例子的预充电电位计算部PAU的结构相似,包括以先入先出式存储一行的显示数据DD的在先行存储器HLM和查找表LUT。与图2的结构的不同点在于查找表LUT的输出是差分数据SD和符号数据FD。查找表LUT以显示数据DD(n,m)和DD(n-1,m)为基础,获取灰度电位的值和预充电电位Vc的值之差即差分数据SD和符号数据FD。图8是表示查找表LUT的内部结构的另一例的图。本图所示的查找表LUT存储针对显示数据DD(n,m)和显示数据DD(n-1,m)的各9个值的组合的差分数据SD和符号数据FD。实际上对预充电数据PD为空栏的显示数据DD(n,m)和DD(n-1,m)的组合具有值这一点与图3相同。例如,在DD(n-1,m)为0且DD(n,m)为224时,差分数据SD的值为36,符号数据FD为0。此外,对与未存储的显示数据DD的组合对应的差分数据SD和符号数据FD与图3的例子相同地使用内插来获取。通过这样,不需要在控制基板CU中计算预充电电位Vc的值,削减了控制基板CU的电路规模。
此外,也可以取代发送显示数据DD和作为上述差异数据的差分数据SD及符号数据FD,而发送预充电数据PD和差异的数据。但是,预充电数据PD比显示数据DD所能获取的值的范围大,因此可能相应地增大要发送的信息量。这种情况下,运算部PRU根据预充电数据PD和差异的数据来计算显示数据DD。
【第二实施方式】
本发明的第二实施方式与第一实施方式相比,主要不同点在于控制基板CU和图像信号线驱动电路XDV之间的数据传输方式不同。以下以与第一实施方式的不同点为中心进行说明。
图9是表示第二实施方式的液晶显示装置的结构的一例的图,对应于第一实施方式中的图1。图10是表示第二实施方式的图像信号线驱动电路XDV的结构的一例的图,对应于第一实施方式中的图5。与图1和图5所示的液晶显示装置的主要不同点在于,在控制基板CU上包括分时发送部CTS这一点和在图像信号线驱动电路XDV中包括分时接收部DTS这一点。
向分时发送部CTS中输入以下数据:输入到控制基板CU中的显示数据DD和来自差异获取部DAU的差分数据SD及符号数据FD。分时发送部CTS按每1行量向图像信号线驱动电路XDV依次发送显示数据DD、差分数据SD以及符号数据FD。显示数据DD由灰度电位的值构成,差分数据SD和符号数据FD表示灰度电位的值与预充电电位Vc的值的差异数据。在本实施方式中,与图1的例子不同,在控制基板CU与图像信号线驱动电路XDV之间取代显示数据总线DDB、差分数据总线SDB以及符号数据总线FDB而设置有分时数据总线TDB。通过分时数据总线TDB传输显示数据DD、差分数据SD以及符号数据FD。以下,将由分时数据总线TDB传输的数据称为分时数据TD。此外,控制基板CU内的差异获取部DAU、预充电电位计算部PAU以及定时生成部TGU的结构与图1的例子相同。
包含在图像信号线驱动电路XDV中的分时接收部DTS从控制基板CU经由分时数据总线TDB接收分时数据TD。图11是表示控制基板CU发送的发送信号Tx和图像信号线驱动电路XDV接收的接收信号Rx的图。本图对应于第一实施方式中的图4。在图11中作为定时控制信号TS示出有时钟Clk、传输开始信号Sstart以及按数据种类切换信号Sstart2。本图中,Ak(k为1以上的整数)是对第k列的像素电路PC的差分数据SD和符号数据FD。此外,时钟Clk是第一实施方式的2倍的频率。分时数据TD的内容在从某行的数据传输开始的传输开始信号Sstart为高电平起到数据种类切换信号成为高电平之前为止是显示数据DD,数据种类切换信号为高电平,到下一行的数据传输开始的传输开始信号Sstart成为高电平为止是差分数据SD和符号数据FD。此外,分时数据总线TDB的宽度与显示数据DD一起为8比特,差分数据SD和符号数据FD使用分时数据总线TDB中的6+1的7比特进行传输。
分时接收部DTS在分时数据TD的内容为显示数据DD时,向显示数据存储器DLM输出显示数据DD,在分时数据TD的内容为差分数据SD和符号数据FD时将这些数据输出到运算部PRU。运算部PRU从显示数据存储器DLM中获取与差分数据SD和符号数据FD对应的显示数据DD,使用与第一实施方式相同的方法计算预充电数据PD。将计算出的预充电数据PD存储在预充电数据存储器PLM中。数据输出选择器HDS向图像信号线输出部DAC依次输出一行的预充电数据PD和一行的显示数据DD。图像信号线输出部DAC与第一实施方式的例子相同地向图像信号线SL施加电位。
尽管描述了本发明的某些实施方式,但是应当理解,可以对其做出各种变更,并且所附权利要求意在涵盖所有落入本发明的真实精神和范围内的这些变更。
例如,在上述实施方式中,对在对置基板上配置对置电极(例如TN方式或VA方式等的)液晶显示装置进行了说明,当然也能应用于在阵列基板上配置相当于上述对置电极的公共电极的IPS方式的液晶显示装置。并且也能够应用于有机EL显示装置。因为无论是在使用图像信号线SL向像素电路提供电位的方面、还是在提供上述电位的期间受到限制的方面都是相同的,产生共同的课题。

Claims (5)

1.一种显示装置,其包括:控制部;显示板,具有至少一个像素电路和与上述至少一个像素电路连接的图像信号线;以及图像信号线驱动电路,其特征在于,
上述控制部包括差异获取电路,该差异获取电路基于上述图像信号线要对上述像素电路之一施加的灰度电位的值、被施加上述灰度电位的上述像素电路的前一行的像素电路的灰度电位的值、和查找表,来获取差异数据,
上述查找表是相对于上述图像信号线要对上述像素电路之一施加的灰度电位的值和被施加上述灰度电位的上述像素电路的前一行的像素电路的灰度电位的值而对应一个预充电电位的结构,
上述图像信号线驱动电路包括:
运算部,通过对上述灰度电位的值加上或减去上述差异数据来计算预充电电位的值;和
图像信号线输出部,根据上述运算部的运算结果来在一水平期间内将上述预充电电位和上述灰度电位依次提供给上述图像信号线,
上述显示装置还包括:多条第一布线,用于从上述差异获取电路向上述图像信号线驱动电路传输基于上述查找表而得的上述差异数据;和多条第二布线,用于从上述控制部向上述图像信号线驱动电路传输上述灰度电位的值,
上述差异数据包括符号数据和差分数据,上述符号数据表示上述灰度电位的值与上述预充电电位的值之差的符号,上述差分数据是上述灰度电位的值与上述预充电电位的值之差的绝对值,
上述第一布线的数量比上述第二布线的数量少。
2.根据权利要求1所述的显示装置,其特征在于,
上述显示板具有呈矩阵状配置的多个像素电路,
上述控制部还包括:
在先行存储器,用于存储上述像素电路一行的灰度电位的值;和
查找表,根据从上述控制部的外部输入的灰度电位的值和上述在先行存储器输出的一行前的灰度电位的值来输出预充电电位的值。
3.一种显示装置,其包括:控制部;显示板,具有至少一个像素电路和与上述至少一个像素电路连接的图像信号线;以及图像信号线驱动电路,其特征在于,
上述控制部包括:
差异获取电路,基于上述图像信号线要对上述像素电路之一施加的灰度电位的值、被施加上述灰度电位的上述像素电路的前一行的像素电路的灰度电位的值、和查找表,来获取差异数据;和
分时发送部,向上述图像信号线驱动电路依次发送上述灰度电位的值和上述差异数据,
上述查找表是相对于上述图像信号线要对上述像素电路之一施加的灰度电位的值和被施加上述灰度电位的上述像素电路的前一行的像素电路的灰度电位的值而对应一个预充电电位的结构,
上述图像信号线驱动电路包括:
分时接收部,从上述分时发送部接收上述灰度电位的值和上述差异数据;
运算部,通过对上述分时接收部接收到的上述灰度电位的值加上或减去上述差异数据来计算预充电电位的值;以及
图像信号线输出部,根据上述运算部的运算结果来在一水平期间内将上述预充电电位和上述灰度电位依次提供给上述图像信号线,
上述显示装置还包括:多条第一布线,用于从上述差异获取电路向上述图像信号线驱动电路传输上述差异数据;和多条第二布线,用于从上述控制部向上述图像信号线驱动电路传输上述灰度电位的值,
上述差异数据包括符号数据和差分数据,上述符号数据表示上述灰度电位的值与上述预充电电位的值之差的符号,上述差分数据是上述灰度电位的值与上述预充电电位的值之差的绝对值,
上述第一布线的数量比上述第二布线的数量少。
4.根据权利要求3所述的显示装置,其特征在于,
上述显示板包括呈矩阵状配置的多个像素电路,
上述控制部包括:
在先行存储器,用于存储上述像素电路一行的灰度电位的值;和
查找表,根据从上述控制部的外部输入的灰度电位的值和上述在先行存储器输出的一行前的灰度电位的值来输出预充电电位的值。
5.一种显示装置,其包括:控制部;显示板,具有至少一个像素电路和与上述至少一个像素电路连接的图像信号线;以及图像信号线驱动电路,其特征在于,
上述控制部包括差异获取电路,该差异获取电路基于上述图像信号线要对上述像素电路之一施加的灰度电位的值、被施加上述灰度电位的上述像素电路的前一行的像素电路的灰度电位的值、和查找表,来获取差异数据,
上述查找表是相对于上述图像信号线要对上述像素电路之一施加的灰度电位的值和被施加上述灰度电位的上述像素电路的前一行的像素电路的灰度电位的值而对应一个预充电电位的结构,
上述图像信号线驱动电路包括:
运算部,通过对上述预充电电位的值加上或减去上述差异数据来计算灰度电位的值;和
图像信号线输出部,根据上述运算部的运算结果来在一水平期间内将上述预充电电位和上述灰度电位依次提供给上述图像信号线,
上述显示装置还包括:多条第一布线,用于从上述差异获取电路向上述图像信号线驱动电路传输上述差异数据;和多条第二布线,用于从上述控制部向上述图像信号线驱动电路传输上述灰度电位的值,
上述差异数据包括符号数据和差分数据,上述符号数据表示上述灰度电位的值与上述预充电电位的值之差的符号,上述差分数据是上述灰度电位的值与上述预充电电位的值之差的绝对值,
上述第一布线的数量比上述第二布线的数量少。
CN201110073486.8A 2010-03-23 2011-03-22 显示装置 Active CN102201191B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010067064A JP5470123B2 (ja) 2010-03-23 2010-03-23 表示装置
JP2010-067064 2010-03-23

Publications (2)

Publication Number Publication Date
CN102201191A CN102201191A (zh) 2011-09-28
CN102201191B true CN102201191B (zh) 2015-01-07

Family

ID=44655887

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110073486.8A Active CN102201191B (zh) 2010-03-23 2011-03-22 显示装置

Country Status (3)

Country Link
US (1) US8648785B2 (zh)
JP (1) JP5470123B2 (zh)
CN (1) CN102201191B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102294783B1 (ko) * 2015-01-21 2021-08-26 엘지디스플레이 주식회사 소스 드라이버 및 이를 구비한 표시장치
JP7082905B2 (ja) * 2018-05-24 2022-06-09 シャープ株式会社 表示装置及びテレビ受信装置
CN111862889B (zh) * 2019-04-28 2022-12-16 京东方科技集团股份有限公司 显示装置及其驱动装置和驱动方法
JP7312678B2 (ja) * 2019-11-18 2023-07-21 株式会社ジャパンディスプレイ 液晶表示装置
CN112885309B (zh) * 2021-04-16 2022-11-22 京东方科技集团股份有限公司 一种像素充电方法、装置、显示设备及存储介质

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1938749A (zh) * 2004-04-01 2007-03-28 皇家飞利浦电子股份有限公司 对矩阵显示器的像素的过驱动
CN101645256A (zh) * 2009-09-04 2010-02-10 福州华映视讯有限公司 液晶显示装置的过驱动查找表的产生器及其产生方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2506582B2 (ja) * 1991-04-05 1996-06-12 日本航空電子工業株式会社 アクティブ液晶表示装置
JP3455677B2 (ja) * 1998-06-30 2003-10-14 株式会社東芝 画像データ処理装置
KR100769167B1 (ko) * 2001-09-04 2007-10-23 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 장치
JP2003263135A (ja) * 2002-03-07 2003-09-19 Mitsubishi Electric Corp データ送出回路及び画情報表示装置
KR100515299B1 (ko) * 2003-04-30 2005-09-15 삼성에스디아이 주식회사 화상 표시 장치와 그 표시 패널 및 구동 방법
JP3671973B2 (ja) * 2003-07-18 2005-07-13 セイコーエプソン株式会社 表示ドライバ、表示装置及び駆動方法
JP4431951B2 (ja) * 2003-11-05 2010-03-17 株式会社 日立ディスプレイズ 表示装置
JP2005338494A (ja) * 2004-05-27 2005-12-08 Toshiba Matsushita Display Technology Co Ltd 有機発光素子を用いたアクティブマトリクス型表示装置及びその駆動方法、半導体回路
JP2007094158A (ja) * 2005-09-29 2007-04-12 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP5229713B2 (ja) 2007-01-29 2013-07-03 株式会社ジャパンディスプレイイースト 表示装置
KR20080079554A (ko) * 2007-02-27 2008-09-01 삼성전자주식회사 제로 데이터 전압 공급 회로를 구비하는 엑티브 매트릭스유기전계 발광 디스플레이 장치 및 이의 구동 방법
TW200921606A (en) * 2007-11-02 2009-05-16 Qisda Corp Compensation device, method, and electronic system utilizing the same
CN101828215A (zh) * 2007-11-08 2010-09-08 夏普株式会社 数据处理装置、液晶显示装置、电视接收机及数据处理方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1938749A (zh) * 2004-04-01 2007-03-28 皇家飞利浦电子股份有限公司 对矩阵显示器的像素的过驱动
CN101645256A (zh) * 2009-09-04 2010-02-10 福州华映视讯有限公司 液晶显示装置的过驱动查找表的产生器及其产生方法

Also Published As

Publication number Publication date
CN102201191A (zh) 2011-09-28
JP2011197586A (ja) 2011-10-06
US20110234648A1 (en) 2011-09-29
JP5470123B2 (ja) 2014-04-16
US8648785B2 (en) 2014-02-11

Similar Documents

Publication Publication Date Title
KR101250787B1 (ko) 데이터 구동 ic 내에 레지스터 방식의 감마전압발생기를구비한 액정표시장치
KR100496545B1 (ko) 커넥터 및 이를 이용한 액정표시장치의 구동장치
KR102297573B1 (ko) 컨트롤러, 소스 드라이버 집적회로, 표시장치 및 그 신호전송방법
KR101257220B1 (ko) 액정표시장치
CN102201191B (zh) 显示装置
US10417980B2 (en) Liquid crystal display device and driving method thereof
US20070139340A1 (en) Flat panel display
US20110205260A1 (en) Liquid crystal display device and driving method thereof
CN1987575A (zh) 液晶显示器装置及其驱动方法
KR102298339B1 (ko) 유기 발광 다이오드 디스플레이 장치 및 유기 발광 다이오드 디스플레이 장치의 광학 보상 방법
US10042496B2 (en) Driving circuit and electronic device including the same
US8605026B2 (en) Timing controller, liquid crystal display having the same, and method of driving liquid crystal display
TWI428876B (zh) 驅動液晶顯示器之系統及方法
JP2011133888A (ja) 駆動回路及びこれを有する表示装置
US20090085858A1 (en) Driving circuit and related driving method of display panel
US9007354B2 (en) Display device and method for manufacturing the same
KR101146376B1 (ko) 액정표시장치 및 그의 구동방법
KR20220095592A (ko) 게이트 구동 회로 및 표시 장치
US9570031B2 (en) Apparatus and method for monitoring pixel data and display system adopting the same
US8599188B2 (en) Data driver and display apparatus having the same
CN110111719B (zh) 一种串行数据传输电路
KR101630335B1 (ko) 액정표시장치
KR101715855B1 (ko) 액정표시장치의 타이밍 콘트롤러
KR20190074541A (ko) 게이트구동부를 포함하는 표시장치 및 그 구동방법
KR102279372B1 (ko) 구동부 및 이를 포함하는 표시장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
ASS Succession or assignment of patent right

Owner name: PANASONIC LCD CO., LTD.

Free format text: FORMER OWNER: IPS ALPHA SUPPORT CO., LTD.

Owner name: IPS ALPHA SUPPORT CO., LTD.

C10 Entry into substantive examination
C41 Transfer of patent application or patent right or utility model
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20111017

Address after: Chiba County, Japan

Applicant after: Hitachi Displays, Ltd.

Co-applicant after: Panasonic Liquid Crystal Display Co.,Ltd.

Address before: Chiba County, Japan

Applicant before: Hitachi Displays, Ltd.

Co-applicant before: IPS pioneer support society

Effective date of registration: 20111017

Address after: Chiba County, Japan

Applicant after: Hitachi Displays, Ltd.

Co-applicant after: IPS Pioneer Support Society

Address before: Chiba County, Japan

Applicant before: Hitachi Displays, Ltd.

C53 Correction of patent of invention or patent application
CB02 Change of applicant information

Address after: Tokyo port xixinqiao Japan three chome 7 No. 1

Applicant after: JAPAN DISPLAY Inc.

Applicant after: Panasonic Liquid Crystal Display Co.,Ltd.

Address before: Chiba County, Japan

Applicant before: Japan Display East Inc.

Applicant before: Panasonic Liquid Crystal Display Co.,Ltd.

Address after: Chiba County, Japan

Applicant after: Japan Display East Inc.

Applicant after: Panasonic Liquid Crystal Display Co.,Ltd.

Address before: Chiba County, Japan

Applicant before: Hitachi Displays, Ltd.

Applicant before: Panasonic Liquid Crystal Display Co.,Ltd.

COR Change of bibliographic data

Free format text: CORRECT: APPLICANT; FROM: APAN DISPLAY EAST, INC. TO: JAPAN DISPLAY, INC.

Free format text: CORRECT: APPLICANT; FROM: HITACHI DISPLAY CO., LTD. TO: APAN DISPLAY EAST, INC.

C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20231201

Address after: Tokyo, Japan

Patentee after: JAPAN DISPLAY Inc.

Patentee after: PANASONIC INTELLECTUAL PROPERTY CORPORATION OF AMERICA

Address before: Tokyo port xixinqiao Japan three chome 7 No. 1

Patentee before: JAPAN DISPLAY Inc.

Patentee before: Panasonic Liquid Crystal Display Co.,Ltd.

TR01 Transfer of patent right