KR20220095592A - 게이트 구동 회로 및 표시 장치 - Google Patents

게이트 구동 회로 및 표시 장치 Download PDF

Info

Publication number
KR20220095592A
KR20220095592A KR1020200187255A KR20200187255A KR20220095592A KR 20220095592 A KR20220095592 A KR 20220095592A KR 1020200187255 A KR1020200187255 A KR 1020200187255A KR 20200187255 A KR20200187255 A KR 20200187255A KR 20220095592 A KR20220095592 A KR 20220095592A
Authority
KR
South Korea
Prior art keywords
circuit
voltage
sensing
gate
node
Prior art date
Application number
KR1020200187255A
Other languages
English (en)
Inventor
이해승
홍무경
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020200187255A priority Critical patent/KR20220095592A/ko
Priority to US17/549,552 priority patent/US11749205B2/en
Priority to CN202111554508.2A priority patent/CN114765005A/zh
Priority to DE102021006445.3A priority patent/DE102021006445A1/de
Publication of KR20220095592A publication Critical patent/KR20220095592A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Abstract

본 발명의 실시예들은 하나 이상의 서브화소를 포함하는 표시 패널 및 서브화소에 게이트 신호를 게이트 라인으로 출력하는 게이트 구동 회로를 포함하는 표시장치에 관한 것으로, 게이트 구동 회로는, 클럭 입력 노드와 게이트 출력 노드 간의 연결을 제어하는 풀-업 트랜지스터와, 로우 레벨 전압 노드와 게이트 출력 노드 간의 연결을 제어하는 풀-다운 트랜지스터를 포함하는 게이트 출력 버퍼 회로, 게이트 출력 버퍼 회로를 제어하는 제어 회로 및 풀-다운 트랜지스터의 게이트 노드와 게이트 노드를 공유하는 더미 풀-다운 트랜지스터를 포함한다.

Description

게이트 구동 회로 및 표시 장치{GATE DRIVING CIRCUIT, DISPLAY DEVICE, AND GATE DRIVING EMTHOD}
본 발명의 실시예들은 게이트 구동 회로 및 표시 장치에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시 장치에 대한 요구가 다양한 형태로 증가하고 있으며, 근래에는 액정 표시 장치, 유기 발광 표시 장치 등과 같은 다양한 표시 장치가 활용되고 있다.
종래의 표시 장치에서, 표시 패널의 비-표시 영역 크기를 줄일 수 있다면, 표시 장치의 디자인 설계 자유도를 높일 수 있고, 디자인 품질도 향상시킬 수 있다. 하지만, 표시 패널의 비-표시 영역에는 다양한 배선들과 회로들이 배치되어야 하기 때문에, 표시 패널의 비-표시 영역을 줄이기가 쉽지 않다.
본 발명의 실시예들은, 게이트 구동 회로를 구성하는 트랜지스터들의 수를 줄고, 회로도의 복잡성이 낮은 게이트 구동 회로 및 표시 장치를 제공할 수 있다.
본 발명의 실시예들은, 게이트 구동 회로의 불량률을 개선하고 네로우 베젤을 구현하는 게이트 구동 회로 및 표시 장치를 제공할 수 있다.
본 발명의 실시예들은, 트랜지스터의 수명을 최대화하는 게이트 구동 회로 및 표시장치를 제공한다.
본 발명의 실시예들은, 하나 이상의 서브화소를 포함하는 표시 패널 및 서브화소에 게이트 신호를 게이트 라인으로 출력하는 게이트 구동 회로를 포함하는 표시장치를 제공할 수 있다.
게이트 구동 회로는, 클럭 입력 노드와 게이트 출력 노드 간의 연결을 제어하는 풀-업 트랜지스터와, 로우 레벨 전압 노드와 게이트 출력 노드 간의 연결을 제어하는 풀-다운 트랜지스터를 포함하는 게이트 출력 버퍼 회로, 게이트 출력 버퍼 회로를 제어하는 제어 회로 및 풀-다운 트랜지스터의 게이트 노드와 게이트 노드를 공유하는 더미 풀-다운 트랜지스터를 포함한다.
본 발명의 실시예들에 따른 게이트 구동 회로 및 표시 장치에 의하면, 게이트 구동 회로를 구성하는 트랜지스터들의 수를 줄이고, 회로도의 복잡성이 낮출 수 있다.
이를 통해, 본 발명의 실시예들에 따른 게이트 구동 회로 및 표시 장치에 의하면, 게이트 구동 회로의 불량률을 개선하고 네로우 베젤을 구현할 수 있다.
또한, 본 발명의 실시예들에 따른 게이트 구동 회로 및 표시장치에 의하면, 게이트 구동 회로를 구성하는 트랜지스터의 스트레스를 조절하여 트랜지스터의 수명을 최대화할 수 있다.
도 1은 본 발명의 실시예들에 따른 표시 장치의 시스템 구성도이다.
도 2는 본 발명의 실시예들에 따른 표시 장치의 시스템 구현 예시도이다.
도 3은 도 2의 표시 장치의 회로도이다.
도 4는 도 3의 제어 회로에 인가되는 구동시간에 따른 전원 전압을 나타난다.
도 5는 도 3의 보상회로의 제어장치를 도 1의 컨트롤러로 구현한 예를 도시한 블럭도이다.
도 6a는 센싱 처리 회로가 게이트 구동 회로와 인접한 데이터 구동 회로의 소스 드라이버 집적회로 내에 포함되는 것을 도시하고 있다.
도 6b는 도 3의 보상회로의 제어장치를 도 1의 컨트롤러로 구현되고, 도 3의 보상회로의 센싱 처리 회로가 도 1의 데이터 구동 회로의 소스 드라이버 집적회로 내에 포함된 예를 도시한 회로도이다.
도 7은 컨트롤 인쇄회로기판에 위치하는 파워 관리 집적회로와 게이트 구동 회로의 제어 회로의 연결 상태를 나타낸다.
도 8은 다른 실시예에 표시장치의 시스템도이다.
도 9는 도 8의 표시장치의 일예의 회로도이다.
이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성 요소들에 참조부호를 부가함에 있어서, 동일한 구성 요소들에 대해서는 비록 다른 도면 상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다. 본 명세서 상에서 언급된 "포함한다", "갖는다", "이루어진다" 등이 사용되는 경우 "~만"이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별한 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함할 수 있다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제1, 제2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다.
구성 요소들의 위치 관계에 대한 설명에 있어서, 둘 이상의 구성 요소가 "연결", "결합" 또는 "접속" 등이 된다고 기재된 경우, 둘 이상의 구성 요소가 직접적으로 "연결", "결합" 또는 "접속" 될 수 있지만, 둘 이상의 구성 요소와 다른 구성 요소가 더 "개재"되어 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다. 여기서, 다른 구성 요소는 서로 "연결", "결합" 또는 "접속" 되는 둘 이상의 구성 요소 중 하나 이상에 포함될 수도 있다.
구성 요소들이나, 동작 방법이나 제작 방법 등과 관련한 시간적 흐름 관계에 대한 설명에 있어서, 예를 들어, "~후에", "~에 이어서", "~다음에", "~전에" 등으로 시간적 선후 관계 또는 흐름적 선후 관계가 설명되는 경우, "바로" 또는 "직접"이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
한편, 구성 요소에 대한 수치 또는 그 대응 정보(예: 레벨 등)가 언급된 경우, 별도의 명시적 기재가 없더라도, 수치 또는 그 대응 정보는 각종 요인(예: 공정상의 요인, 내부 또는 외부 충격, 노이즈 등)에 의해 발생할 수 있는 오차 범위를 포함하는 것으로 해석될 수 있다.
도 1은 본 발명의 실시예들에 따른 표시 장치(100)의 시스템 구성도이다.
도 1을 참조하면, 본 발명의 실시예들에 따른 표시 장치(100)는 표시 패널(110)과, 표시 패널(110)을 구동하기 위한 구동 회로(120, 130, 140)를 포함할 수 있다.
구동 회로는 데이터 구동 회로(120) 및 게이트 구동 회로(130) 등을 포함할 수 있으며, 데이터 구동 회로(120) 및 게이트 구동 회로(130)를 제어하는 컨트롤러(140)를 더 포함할 수 있다.
표시 패널(110)은 기판(SUB)과, 기판(SUB) 상에 배치되는 다수의 데이터 라인(DL) 및 다수의 게이트 라인(GL) 등의 신호 배선들을 포함할 수 있다. 표시 패널(110)은 다수의 데이터 라인(DL) 및 다수의 게이트 라인(GL)과 연결된 다수의 서브픽셀(SP)을 포함할 수 있다.
표시 패널(110)은 영상이 표시되는 표시 영역(DA)과 영상이 표시되지 않는 비-표시 영역(NDA)을 포함할 수 있다. 표시 패널(110)에서, 표시 영역(DA)에는 이미지를 표시하기 위한 다수의 서브픽셀(SP)이 배치되고, 비-표시 영역(NDA)에는 구동 회로들(120, 130, 140)이 전기적으로 연결되거나 구동 회로들(120, 130, 140)이 실장 될 수 있고, 집적회로 또는 인쇄회로 등이 연결되는 패드부가 배치될 수도 있다.
데이터 구동 회로(120)는 다수의 데이터 라인(DL)을 구동하기 위한 회로로서, 다수의 데이터 라인(DL)으로 데이터 신호들을 공급할 수 있다.
게이트 구동 회로(130)는 다수의 게이트 라인(GL)을 구동하기 위한 회로로서, 다수의 게이트 라인(GL)으로 게이트 신호들을 공급할 수 있다.
컨트롤러(140)는 데이터 구동 회로(120)의 동작 타이밍을 제어하기 위하여 데이터 제어 신호(DCS)를 데이터 구동 회로(120)에 공급할 수 있다. 컨트롤러(140)는 게이트 구동 회로(130)의 동작 타이밍을 제어하기 위한 게이트 제어 신호(GCS)를 게이트 구동 회로(130)에 공급할 수 있다.
컨트롤러(140)는, 각 프레임에서 구현하는 타이밍에 따라 스캔을 시작하고, 외부에서 입력되는 입력 영상 데이터를 데이터 구동 회로(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터(Data)를 데이터 구동 회로(120)에 공급하고, 스캔에 맞춰 적당한 시간에 데이터 구동을 제어할 수 있다.
컨트롤러(140)는, 입력 영상 데이터와 함께, 수직 동기 신호(VSYNC), 수평 동기 신호(HSYNC), 입력 데이터 인에이블 신호(DE: Data Enable), 클럭 신호(CLK) 등을 포함하는 각종 타이밍 신호들을 외부(예: 호스트 시스템(150))로부터 수신한다.
컨트롤러(140)는, 데이터 구동 회로(120) 및 게이트 구동 회로(130)를 제어하기 위하여, 수직 동기 신호(VSYNC), 수평 동기 신호(HSYNC), 입력 데이터 인에이블 신호(DE), 클럭 신호(CLK) 등의 타이밍 신호를 입력 받아, 각종 제어 신호들(DCS, GCS)을 생성하여 데이터 구동 회로(120) 및 게이트 구동 회로(130)로 출력한다.
예를 들어, 컨트롤러(140)는, 게이트 구동 회로(130)를 제어하기 위하여, 게이트 스타트 펄스(GSP: Gate Start Pulse), 게이트 쉬프트 클럭(GSC: Gate Shift Clock), 게이트 출력 인에이블 신호(GOE: Gate Output Enable) 등을 포함하는 각종 게이트 제어 신호(GCS: Gate Control Signal)를 출력한다.
또한, 컨트롤러(140)는, 데이터 구동 회로(120)를 제어하기 위하여, 소스 스타트 펄스(SSP: Source Start Pulse), 소스 샘플링 클럭(SSC: Source Sampling Clock), 소스 출력 인에이블 신호(SOE: Source Output Enable) 등을 포함하는 각종 데이터 제어 신호(DCS: Data Control Signal)를 출력한다.
컨트롤러(140)는, 데이터 구동 회로(120)와 별도의 부품으로 구현될 수도 있고, 데이터 구동 회로(120)와 함께 통합되어 집적회로로 구현될 수 있다.
데이터 구동 회로(120)는, 컨트롤러(140)로부터 영상 데이터(Data)를 입력 받아 다수의 데이터 라인(DL)로 데이터 전압을 공급함으로써, 다수의 데이터 라인(DL)을 구동한다. 여기서, 데이터 구동 회로(120)는 소스 구동 회로라고도 한다.
이러한 데이터 구동 회로(120)는 하나 이상의 소스 드라이버 집적회로(SDIC: Source Driver Integrated Circuit)를 포함할 수 있다.
각 소스 드라이버 집적회로(SDIC)는 시프트 레지스터(Shift Register), 래치 회로(Latch Circuit), 디지털 아날로그 컨버터(DAC: Digital to Analog Converter), 출력 버퍼(Output Buffer) 등을 포함할 수 있다. 각 소스 드라이버 집적회로(SDIC)는, 경우에 따라서, 아날로그 디지털 컨버터(ADC: Analog to Digital Converter)를 더 포함할 수 있다.
예를 들어, 각 소스 드라이버 집적회로(SDIC)는 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식으로 표시 패널(110)과 연결되거나, 칩 온 글래스(COG: Chip On Glass) 또는 칩 온 패널(COP: Chip On Panel) 방식으로 표시 패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, 칩 온 필름(COF: Chip On Film) 방식으로 구현되어 표시 패널(110)과 연결될 수 있다.
게이트 구동 회로(130)는 컨트롤러(140)의 제어에 따라, 턴-온 레벨 전압의 게이트 신호를 출력하거나 턴-오프 레벨 전압의 게이트 신호를 출력할 수 있다. 게이트 구동 회로(130)는 다수의 게이트 라인(GL)으로 턴-온 레벨 전압의 게이트 신호를 순차적으로 공급함으로써, 다수의 게이트 라인(GL)을 순차적으로 구동할 수 있다.
게이트 구동 회로(130)는 테이프 오토메티드 본딩(TAB) 방식으로 표시 패널(110)과 연결되거나, 칩 온 글래스(COG) 또는 칩 온 패널(COP) 방식으로 표시 패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, 칩 온 필름(COF) 방식에 따라 표시 패널(110)과 연결될 수 있다. 또는, 게이트 구동 회로(130)는 게이트 인 패널(GIP: Gate In Panel) 타입으로 표시 패널(110)의 비-표시 영역(NDA)에 형성될 수 있다. 게이트 구동 회로(130)는 기판(SUB) 상에 배치되거나 기판(SUB)에 연결될 수 있다. 즉, 게이트 구동 회로(130)는 GIP 타입인 경우 기판(SUB)의 비-표시 영역(NDA)에 배치될 수 있다. 게이트 구동 회로(130)는 칩 온 글래스(COG) 타입, 칩 온 필름(COF) 타입 등인 경우 기판(SUB)에 연결될 수 있다.
데이터 구동 회로(120)는, 게이트 구동 회로(130)에 의해 특정 게이트 라인(GL)이 열리면, 컨트롤러(140)로부터 수신한 영상 데이터(Data)를 아날로그 형태의 데이터 전압으로 변환하여 다수의 데이터 라인(DL)으로 공급할 수 있다.
데이터 구동 회로(120)는 표시 패널(110)의 일 측(예: 상측 또는 하측)에 연결될 수도 있다. 구동 방식, 패널 설계 방식 등에 따라, 데이터 구동 회로(120)는 표시 패널(110)의 양 측(예: 상측과 하측)에 모두 연결되거나, 표시 패널(110)의 4 측면 중 둘 이상의 측면에 연결될 수도 있다.
게이트 구동 회로(130)는 표시 패널(110)의 일 측(예: 좌측 또는 우측)에 연결될 수도 있다. 구동 방식, 패널 설계 방식 등에 따라, 게이트 구동 회로(130)는 표시 패널(110)의 양 측(예: 좌측과 우측)에 모두 연결되거나, 표시 패널(110)의 4 측면 중 둘 이상의 측면에 연결될 수도 있다.
컨트롤러(140)는 통상의 디스플레이 기술에서 이용되는 타이밍 컨트롤러(Timing Controller)이거나, 타이밍 컨트롤러(Timing Controller)를 포함하여 다른 제어 기능도 더 수행할 수 있는 제어장치일 수 있으며, 타이밍 컨트롤러와 다른 제어장치일 수도 있으며, 제어장치 내 회로일 수도 있다. 컨트롤러(140)는, IC (Integrate Circuit), FPGA (Field Programmable Gate Array), ASIC (Application Specific Integrated Circuit), 또는 프로세서(Processor) 등의 다양한 회로나 전자 부품으로 구현될 수 있다.
컨트롤러(140)는 인쇄회로기판, 연성 인쇄회로 등에 실장되고, 인쇄회로기판, 연성 인쇄회로 등을 통해 데이터 구동 회로(120) 및 게이트 구동 회로(130)와 전기적으로 연결될 수 있다.
컨트롤러(140)는, 미리 정해진 하나 이상의 인터페이스에 따라 데이터 구동 회로(120)와 신호를 송수신할 수 있다. 여기서, 예를 들어, 인터페이스는 LVDS (Low Voltage Differential Signaling) 인터페이스, EPI 인터페이스, SPI (Serial Peripheral Interface) 등을 포함할 수 있다.
컨트롤러(140)는 하나 이상의 레지스터 등의 기억 매체를 포함할 수 있다.
본 실시예들에 따른 표시 장치(100)는, 액정표시장치 등의 백 라이트 유닛을 포함하는 디스플레이일 수도 있고, OLED(Organic Light Emitting Diode) 디스플레이, 퀀텀닷(Quantum Dot) 디스플레이, 마이크로 LED (Micro Light Emitting Diode) 디스플레이 등의 자발광 디스플레이일 수 있다.
본 실시예들에 따른 표시 장치(100)가 OLED 디스플레이인 경우, 각 서브픽셀(SP)은 스스로 빛을 내는 유기발광다이오드(OLED)를 발광소자로서 포함할 수 있다. 본 실시예들에 따른 표시 장치(100)가 퀀텀닷 디스플레이인 경우, 각 서브픽셀(SP)은 스스로 빛을 내는 반도체 결정인 퀀텀닷(Quantum Dot)으로 만들어진 발광소자를 포함할 수 있다. 본 실시예들에 따른 표시 장치(100)가 마이크로 LED 디스플레이인 경우, 각 서브픽셀(SP)은 스스로 빛을 내고 무기물을 기반으로 만들어진 마이크로 LED (Micro Light Emitting Diode)를 발광소자로서 포함할 수 있다.
도 2는 본 발명의 실시예들에 따른 표시 장치의 시스템 구현 예시도이다.
도 2를 참조하면, 표시 패널(110)은 영상이 표시되는 표시 영역(DA)과 영상이 표시되지 않는 비-표시 영역(NDA)을 포함할 수 있다.
데이터 구동 회로(120)가 하나 이상의 소스 드라이버 집적회로(SDIC)를 포함하고 칩 온 필름(COF) 방식으로 구현된 경우, 각 소스 드라이버 집적회로(SDIC)는 표시 패널(110)의 비-표시 영역(NDA)에 연결된 회로필름(SF) 상에 실장될 수 있다.
게이트 구동 회로(130)는 게이트 인 패널(GIP) 타입으로 구현될 수 있다. 이 경우, 게이트 구동 회로(130)는 표시 패널(110)의 비-표시 영역(NDA)에 형성될 수 있다. 게이트 구동 회로(130)는 도 2와 다르게, COF(Chip On Film) 타입으로 구현될 수도 있다.
표시 장치(100)는, 하나 이상의 소스 드라이버 집적회로(SDIC)와 다른 장치들 간의 회로적인 연결을 위해, 적어도 하나의 소스 인쇄회로기판(SPCB: Source Printed Circuit Board)과, 제어 부품들과 각종 전기 장치들을 실장 하기 위한 컨트롤 인쇄회로기판(CPCB: Control Printed Circuit Board)을 포함할 수 있다.
적어도 하나의 소스 인쇄회로기판(SPCB)에는 소스 드라이버 집적회로(SDIC)가 실장 된 필름(SF)이 연결될 수 있다. 즉, 소스 드라이버 집적회로(SDIC)가 실장 된 필름(SF)은 일 측이 표시 패널(110)과 전기적으로 연결되고 타 측이 소스 인쇄회로기판(SPCB)과 전기적으로 연결될 수 있다.
컨트롤 인쇄회로기판(CPCB)에는 컨트롤러(140) 및 파워 관리 집적회로(PMIC: Power Management IC, 310) 등이 실장될 수 있다. 컨트롤러(140)는 표시 패널(110)의 구동과 관련한 전반적인 제어 기능을 수행할 수 있으며, 데이터 구동 회로(120) 및 게이트 구동 회로(130)의 동작을 제어할 수 있다. 파워 관리 집적회로(310)는 데이터 구동 회로(120) 및 게이트 구동 회로(130) 등으로 각종 전압 또는 전류를 공급해주거나 공급할 각종 전압 또는 전류를 제어할 수 있다.
적어도 하나의 소스 인쇄회로기판(SPCB)과 컨트롤 인쇄회로기판(CPCB)은 적어도 하나의 연결 케이블(CBL)을 통해 회로적으로 연결될 수 있다. 여기서, 연결 케이블(CBL)은, 일 예로, 연성 인쇄 회로(FPC: Flexible Printed Circuit), 연성 플랫 케이블(FFC: Flexible Flat Cable) 등일 수 있다.
적어도 하나의 소스 인쇄회로기판(SPCB)과 컨트롤 인쇄회로기판(CPCB)은 하나의 인쇄회로기판으로 통합되어 구현될 수도 있다.
본 발명의 실시예들에 따른 표시 장치(100)는 전압 레벨을 조정하기 위한 레벨 쉬프터(Level Shifter, 300)를 더 포함할 수 있다. 예를 들어, 레벨 쉬프터(300)는 컨트롤 인쇄회로기판(CPCB) 또는 소스 인쇄회로기판(SPCB)에 배치될 수 있다.
도 3은 도 2의 표시 장치의 회로도이다.
도 3을 참조하면, 표시장치(100)에서, 게이트 구동 회로(130)는 클럭 신호(CLK)에 근거하여 게이트 신호(Vgout)를 생성하여 출력할 수 있다. 게이트 신호(Vgout)는 표시 패널(110)에 배치된 게이트 라인들(GL)에 공급될 수 있다.
게이트 구동 회로(130)는, 클럭 신호(CLK)에 근거하여 게이트 신호(Vgout)를 출력하는 게이트 출력 버퍼 회로(GBUF)와, 게이트 출력 버퍼 회로(GBUF)를 제어하는 제어 회로(500) 등을 포함할 수 있다.
게이트 출력 버퍼 회로(GBUF)는 클럭 신호(CLK)가 입력되는 클럭 입력 노드(Nc)와 게이트 신호(Vgout)가 출력되는 게이트 출력 노드(Ng) 간의 연결을 제어하는 풀-업 트랜지스터(Tu)와, 게이트 출력 노드(Ng)와 로우 레벨 전압(VGL)이 입력되는 로우 레벨 전압 노드(Ns) 간의 연결을 제어하는 풀-다운 트랜지스터(Td)를 포함할 수 있다.
제어 회로(500)는 스타트 신호(VST) 및 리셋 신호(RST) 등을 입력 받아 게이트 출력 버퍼 회로(GBUF)의 동작을 제어할 수 있다. 이를 위해, 제어 회로(500)는 Q 노드(Q)의 전압과 QB 노드(QB)의 전압을 제어할 수 있다. 제어 회로(500)는 QB 노드(QB)의 전압을 직류 전원전원(GVDD)으로 제어할 수 있다.
게이트 구동 회로(130)는, 신뢰성에 취약한 트랜지스터, 예를 들어 풀-다운 트랜지스터(Td)와 동일한 스트레스를 받는 더미 풀-다운 트랜지스터(Dd)를 추가로 포함한다.
더미 풀-다운 트랜지스터(Dd)의 게이트 노드는 풀-다운 트랜지스터(Td)의 게이트 노드와 전기적으로 연결될 수 있다. 즉, 풀-다운 트랜지스터(Td) 및 더미 풀-다운 트랜지스터(Dd) 각각의 게이트 노드는 하나의 QB 노드(QB)에 모두 전기적으로 연결될 수 있다.
더미 풀-다운 트랜지스터(Dd)는, 구조나 재료, 타입 등 구성 측면에서, 풀 다운 트랜지스터(Td)와 동일 또는 실질적으로 동일하나, 이에 제한되지 않는다.
더미 풀-다운 트랜지스터(Dd)는 드레인 노드(Ndd)에 제1전원 전압(V1)을 연결하고 소스 노드(Nds)로 전류를 흐르게 하여 해당 전류 또는 전류에 의한 전압을 센싱할 수 있다. 더미 풀-다운 트랜지스터(Dd)는 트랜지스터의 타입에 따라 전술한 드레인 노드(Ndd)와 소스 노드(Nds)가 반대로 위치할 수 있다.
본 발명의 실시예들에 따른 표시 장치(100)는, 전원 전압 보상을 위해 더미 풀-다운 트랜지스터(Dd)의 소스 노드(Nds)로 흐르는 전류 또는 해당 전류에 의한 전압을 센싱하고, 센싱된 전류 또는 전압에 따라 전원 전압을 보상하는 보상 회로(400)를 더 포함할 수 있다.
보상 회로(400)는 전원 전압 보상을 위해 더미 풀-다운 트랜지스터(Dd)의 소스 노드(Nds)로 흐르는 센싱 전류 또는 해당 전류에 의한 전압을 센싱하는 센싱 처리 회로(405)와 센싱된 전류 또는 전압에 따라 전원 전압을 보상하는 제어 장치(420)로 나눌 수 있다.
예를 들어, 센싱 처리 회로(405)는, 도 3에 도시한 바와 같이 샘플링 스위치(SAM) 및 아날로그 디지털 컨버터(410), 센싱 커패시터(Csen)를 포함할 수 있다.
샘플링 스위치(SAM)는 아날로그 디지털 컨버터(410)와 더미 풀-다운 트랜지스터(Dd)의 소스 노드(Nds) 사이에 배치된다. 샘플링 스위치(SAM)는 아날로그 디지털 컨버터(410)와 더미 풀-다운 트랜지스터(Dd)의 소스 노드(Nds) 간의 전기적인 연결을 제어할 수 있다.
아날로그 디지털 컨버터(410)는 샘플링 스위치(SAM)에 의해 전기적으로 연결된 더미 풀-다운 트랜지스터(Dd)의 소스 노드(Nds)로부터의 센싱 전류(Isen)을 센싱 커패시터(Csen)에 저장된 센싱 전압(Vsen)을 센싱할 수 있다.
예를 들어, 센싱 커패시터(Csen)는 더미 풀-다운 트랜지스터(Dd)의 소스 노드(Nds)와 그라운드 전압(GND) 사이에 연결될 수 있다. 센싱 커패시터(Csen)는 센싱 전류(Isen)를 센싱 전압(Vsen)으로 저장한다. 센싱 커패시터(Csen)는 샘플링 스위치(SAM)에 의해 아날로그 디지털 컨버터(410)에 전기적으로 연결되면, 아날로그 디지털 컨버터(410)는 센싱 전압(Vsen)을 센싱한다.
아날로그 디지털 컨버터(410)는 센싱 전압(Isen)을 디지털 형태의 센싱 데이터로 변환하여 제어 장치(420)에 출력할 수 있다.
제어 장치(420)는 센싱 데이터를 기반으로 게이트 구동 회로(130)의 풀-다운 트랜지스터(Td)의 수명의 산포나 예상 수명에 따라 게이트 구동 회로(130)의 전원 전압(GVDD)의 전압값을 결정할 수 있다.
도 4에 도시한 바와 같이 게이트 구동 회로(130)의 제어 회로(500)에 인가되는 전원 전압(GVDD)이 구동시간에 따라 낮은 전압에서 높은 전압으로 점차 상승하도록 할 수 있다.
예를 들어, 기존의 표시패널(110)을 구동하는 게이트 구동 회로(130)는 교류로 제어되어 제어회로(500)당 2개의 출력 버퍼 회로들(GBUF)을 가질 수 있다. 이때, 고전압에 해당되는 게이트 구동 회로(130)의 전원 전압(GVDD)를 직류(DC)로 제어회로(500)에 계속 인가하면, 풀-다운 트랜지스터(Td)의 수명이 빨리 단축되기 때문에, 제어회로(500)에 교류(AC)로 교번구동할 수 있다.
이때, 제어 회로(500)가 교류로 교번구동을 위해 제어회로(500)당 2개의 출력 버퍼 회로들(GBUF)로 구성되어, 게이트 구동 회로(130)를 구성하는 트랜지스터들의 수가 많고 회로도의 복잡성이 높아질 수 있다. 게이트 구동 회로(130)를 구성하는 트랜지스터들의 수가 많고 회로도의 복잡성이 증가하면 게이트 구동 회로(130)의 불량률이 높아지고 네로우 베젤을 구현할 수 없게 된다.
전술한 표시장치(100)에 포함되는 게이트 구동 회로(130)는 제어 회로(500)의 전원 전압(GVDD)을 직류 전압으로 인가하되, 풀-다운 트랜지스터(Td)의 수명의 최대화를 위해 풀-다운 트랜지스터(Td)의 스트레스 정도에 따라 제어 회로(500)의 전원 전압(GVDD)을 도 4에 도시한 바와 같이 낮은 전압(예: 5V)에서 높은 전압(예: 12V 또는 20V)으로의 구동시간에 따른 보상을 할 수 있다. 전술한 바와 같이, 제어 회로(500)의 전원 전압(GVDD)을 도 4에 도시한 바와 같이 낮은 전압(예: 5V)에서 높은 전압(예: 12V 또는 20V)으로의 구동시간에 따른 보상하므로 트랜지스터의 스트레스를 조절하여 풀-다운 트랜지스터(Td)의 수명을 최대화할 수 있다.
구체적으로, 본 발명의 실시예들에 따른 표시 장치(100)는, 게이트 구동 회로(130)에 더미 풀-다운 트랜지스터(Dd)를 추가하고, 출력 버퍼 회로(GBUF)의 풀-다운 트랜지스터(Td)와 동일한 스트레스를 받도록 하고, 해당 더미 풀-다운 트랜지스터(Dd)에 의한 센싱 전류(Isen) 또는 센싱 전압(Vsen)을 센싱할 수 있다.
센싱한 센싱 전류(Isen) 또는 센싱 전압(Vsen)을 근거로 출력 버퍼 회로(GBUF)의 풀-다운 트랜지스터(Td)의 수명 산포와 예상 수명을 제어 장치(420)에서 산출하여 게이트 구동 회로(130)의 제어회로(500)에 인가하는 전원 전압(GVDD)을 보상할 수 있다. 게이트 구동 회로(130)의 제어회로(500)에 인가하는 전원 전압(GVDD)을 낮은 전압에서부터 높은 전압으로 점점 올려 사용하면, 풀-다운 트랜지스터(Td)의 수명을 개선할 수 있다.
본 발명의 실시예들에 따른 표시 장치(100)는, 게이트 구동 회로(130)를 구성하는 트랜지스터들의 수를 줄이고 회로도의 복잡성을 낮출 수 있다. 따라서, 본 발명의 실시예들에 따른 표시 장치(100)는, 게이트 구동 회로(130)의 불량률을 개선하고 네로우 베젤을 구현할 수 있다.
전술한 실시예들에 따른 표시 장치(100)는 게이트 제어 회로(130)의 제어 회로(500)에 인가되는 전원 전압(GVDD)이 직류이고 제어 회로(500)에 인가되는 직류 전원 전압(GVDD)이 구동시간에 따라 보상되는 것으로 설명하였으나, 이에 제한되지 않는다. 전술한 실시예들에 따른 표시장치(100)는 게이트 제어 회로(130)의 제어 회로(500)에 인가되는 전원 전압(GVDD)이 저전압(low voltage)과 고전압(high voltage)이 교번하는 교류이고 제어 회로(500)에 인가되는 교류 전원 전압(GVDD)의 저전압 또는 고전압이 구동시간에 따라 보상될 수도 있다.
전술한 실시예들에 따른 표시 장치(100)는, 아날로그 디지털 컨버터(410)가 더미 풀-다운 트랜지스터(Dd)의 소스 노드(Nds)로부터의 센싱 전류(Isen)가 센싱 커패시터(Csen)에 저장된 센싱 전압(Vsen)을 센싱하는 것으로 설명하였으나, 이에 제한되지 않는다. 예를 들어 센싱 커패시터(Csen) 대신에 센싱 저항과 같은 임피턴스 회로(impedance circuit)를 구성하고, 아날로그 디지털 컨버터(410)가 임피던스 회로에 의해 형성된 전압을 센싱할 수 있다.
또한, 아날로그 디지털 컨버터(410)가 더미 풀-다운 트랜지스터(Dd)의 소스 노드(Nds)로부터의 센싱 전류(Isen)를 직접 센싱하고, 이 센싱 전류(Isen)을 디지털 형태의 센싱 데이터로 변환할 수도 있다.
한편, 보상회로(400)의 제어 장치(420)는 별도의 구성요소로 구현될 수도 있지만, 도 5를 참조하여 후술하는 바와 같이 도 1의 컨트롤러(140)에 의해 구현될 수 있다. 즉 보상 회로(400)는, 더미 풀-다운 트랜지스터(Dd)의 소스 노드(Nds)로 흐르는 전류 또는 해당 전류에 의한 전압을 센싱하는 센싱 처리 회로(405)와 센싱된 전류 또는 전압에 따라 전원 전압을 보상하는 컨트롤러(140)를 포함할 수 있다.
도 5는 도 3의 보상회로의 제어장치를 도 1의 컨트롤러로 구현한 예를 도시한 블럭도이다.
도 5를 참조하면, 컨트롤러(140)는, 아날로그 디지털 컨버터(410)에서 출력된 센싱 데이터를 기초로, 각종 연산 기능과 제어 기능을 수행할 수 있다.
컨트롤러(140)는, 아날로그 디지털 컨버터(410)에서 출력된 센싱 데이터에 기초하여, 풀-다운 트랜지스터(Td)의 수명의 산포와 예상 수명을 산출할 수 있다. 컨트롤러(140)는, 산출된 풀-다운 트랜지스터(Td)의 수명의 산포와 예상 수명에 근거하여 전원 전압(GVDD)를 결정한다.
컨트롤러(140)는, 아날로그 디지털 컨버터(410)에서 출력된 센싱 데이터를 저장하거나, 각종 제어 정보를 메모리(142)에 저장할 수 있다. 컨트롤러(140)는, 전원 전압 보상을 위한 제어 정보들을 룩-업 테이블(LUT: Lookup Table) 형태로 메모리(142)에 저장하고 있을 수 있다.
컨트롤러(140)는 전원 전압 보상을 위한 전력 제어 신호(PCS)를 파워 관리 집적회로(310)에 출력할 수 있다.
파워 관리 집적회로(310)는, 전원 전압 보상을 위한 전력 제어 신호(PCS)에 따라 게이트 구동 회로(130)의 제어회로(500)로 전원 전압(GVDD)을 공급해주거나 전원 전압(GVDD)을 공급하도록 전원 회로(미도시)를 제어할 수 있다.
또한, 센싱 처리 회로(405)는 별도의 구성요소로 구현될 수도 있지만, 도 1의 데이터 구동 회로(120) 내에 포함될 수도 있다. 예를 들어, 센싱 처리 회로(405)는 도 1의 데이터 구동 회로(120)의 소스 드라이버 집적회로(SDIC) 내에 포함될 수도 있다.
센싱 처리 회로(405)는 도 6a에 도시한 바와 같이 게이트 구동 회로(130)와 인접한 데이터 구동 회로(120)의 소스 드라이버 집적회로(SDIC) 내에 포함될 수 있다.
전술한 바와 같이, 게이트 구동 회로(130)는 표시 패널(110)의 양 측(예: 좌측과 우측)에 모두 연결되거나, 표시 패널(110)의 4 측면 중 둘 이상의 측면에 연결될 수도 있다. 이 경우, 센싱 처리 회로(405)는 표시 패널(110)의 양 측(예: 좌측과 우측)에 각각 위치하는 소스 드라이버 집적회로(SDIC)에 포함될 수 있다.
만약, 게이트 구동 회로(130)가 표시 패널(110)의 일 측(예: 좌측 또는 우측)에 위치할 경우, 센싱 처리 회로(405)는 게이트 구동 회로(130)와 인접한 일 측(예: 최좌측 또는 최우측)의 데이터 구동 회로(120)의 소스 드라이버 집적회로(SDIC)에 포함될 수 있다.
도 6b는 도 3의 보상회로의 제어장치를 도 1의 컨트롤러로 구현되고, 도 3의 보상회로의 센싱 처리 회로가 도 1의 데이터 구동 회로의 소스 드라이버 집적회로(SDIC) 내에 포함된 예를 도시한 회로도이다.
도 6b를 참조하면, 표시장치(100)는 데이터 구동 회로(120), 도 3을 참조하여 설명한 게이트 구동 회로(130), 도 5를 참조하여 설명한 컨트롤러(140) 및 서브픽셀(SP)를 포함한다.
데이터 구동회로(120)는 선택 스위치(SW), 샘플/홀더(S/H), 샘플링 스위치(SAM) 및 아날로그 디지털 컨버터(410)를 포함한다.
표시 장치(100)의 표시 패널(110)에 배치된 다수의 서브픽셀(SP) 각각은 발광소자(ED), 구동 트랜지스터(DRT) 및 센싱 트랜지스터(SEN)를 포함할 수 있다.
구동 트랜지스터(DRT)의 제1 노드(N1)는 구동 트랜지스터(DRT)의 게이트 노드일 수 있다. 구동 트랜지스터(DRT)의 제2 노드(N2)는 구동 트랜지스터(DRT)의 소스 노드 또는 드레인 노드일 수 있으며, 센싱 트랜지스터(SEN)의 소스 노드 또는 드레인 노드와 전기적으로 연결되고, 발광소자(ED)와 전기적으로 연결될 수 있다. 구동 트랜지스터(DRT)의 제3 노드(N3)는 구동전압(EVDD)을 공급하는 구동전압 라인(DVL)과 전기적으로 연결될 수 있다.
센싱 트랜지스터(SEN)는, 센스 신호(SENSE)에 의해 턴-온 되어, 기준전압 라인(RVL)에서 공급된 기준전압들(VpreS, VpreR) 중 하나를 구동 트랜지스터(DRT)의 제2 노드(N2)에 전달해줄 수 있다. 이 기준전압들(VpreS, VpreR)은 두 개의 스위치들(SPRE, RPRE)에 의해 선택될 수 있다.
또한, 센싱 트랜지스터(SEN)는, 센스 신호(SENSE)에 의해 턴-온 되어, 구동 트랜지스터(DRT)의 제2 노드(N2)의 전압을 기준전압 라인(RVL)으로 전달해줄 수 있다.
이 경우, 기준전압 라인(RVL)으로 전달되는 구동 트랜지스터(DRT)의 제2 노드(N2)의 전압은 서브픽셀(SP)의 특성치를 산출하기 위한 전압이거나 서브픽셀(SP)의 특성치가 반영된 전압일 수 있다. 예를 들어, 서브픽셀(SP)의 특성치는 구동 트랜지스터(DRT) 또는 발광소자(ED)의 특성치일 수 있다. 구동 트랜지스터(DRT)의 특성치는 구동 트랜지스터(DRT)의 문턱전압 및 이동도 등을 포함할 수 있다. 발광소자(ED)의 특성치는 발광소자(ED)의 문턱전압을 포함할 수 있다.
기준전압 라인(RVL)은 데이터 패드들(SIO #k, k는 해당 서브픽셀(SP)에 대응하는 기준전압 라인(DL)의 번호에 해당함)을 통해 선택 스위치들(SW) 및 둘 이상의 샘플&홀드들(S/H), 샘플링 스위치(SAM), 아날로그 디지털 컨버터(410)에 전기적으로 연결될 수 있다.
전술한 바와 같이 게이트 구동 회로(130)의 더미 풀-다운 트랜지스터(Dd)의 소소 노드(Nds)로부터 연장된 더미 라인(DuL)도 더미 패드(Du SIO)를 통해 선택 스위치(SW) 및 샘플&홀드(S/H), 샘플링 스위치(SAM), 아날로그 디지털 컨버터(410)에 전기적으로 연결된다.
선택 스위치들(SW)은 더미 패드(Du SIO)와 둘 이상의 데이터 패드들(SIO #k) 중 하나를 선택한다. 일 예로, 선택 스위치들(SW)은 디스플레이 구동 중에 둘 이상의 데이터 패드들(SIO #k)을 선택하고, 블랭크 타임에 더미 패드(Du SIO)를 선택할 수 있다.
샘플&홀드들(S/H)은 각각 데이터 패드(SIO #k)을 통해 연결된 기준전압 라인(RVL)을 통해 전달된 구동 트랜지스터(DRT)의 제2노드(N2)의 전압과 더미 라인(DuL)을 통해 더미 풀-다운 트랜지스터(Dd)의 센싱 전압(Vsen)을 일시적으로 저장한다.
샘플링 스위치(SAM)는 샘플&홀드들(S/H)을 순차적으로 아날로그 디지털 컨버터(410)에 전기적인 연결을 제어한다.
즉, 데이터 구동부(120)는 구동 트랜지스터(DRT)의 제2노드(N2)의 전압을 센싱하는데 필요한 데이터 패드들(SIO #k)과 선택 스위치들(SW), 샘플&홀드들(S/H) 이외에 더미 풀-다운 트랜지스터(Dd)의 센싱 전압(Vsen)을 센싱하는데 필요한 더미 패드(Du SIO) 및 선택 스위치(Du SW), 샘플&홀드(Du S/H)를 추가로 포함한다.
더미 패드(Du SIO) 및 선택 스위치(Du SW), 샘플&홀드(Du S/H), 아날로그 디지털 컨버터(410)가 도 3을 참조하여 설명한 센싱 처리 회로(405)에 대응될 수 있다.
아날로그 디지털 컨버터(410)는 샘플링 스위치(SAM)의 선택에 따라 구동 트랜지스터(DRT)의 제2노드(N2)의 전압과 더미 풀-다운 트랜지스터(Dd)의 센싱 전압(Vsen)을 센싱할 수 있다.
아날로그 디지털 컨버터(410)가 구동 트랜지스터(DRT)의 제2노드(N2)의 전압과 더미 풀-다운 트랜지스터(Dd)의 센싱 전압(Vsen)을 센싱하는 시점은 동일할 수도 있고 상이할 수도 있다.
일 예로, 아날로그 디지털 컨버터(410)는 일반 디스플레이 구동 중에는 구동 트랜지스터(DRT)의 제2노드(N2)의 전압을 센싱하고, 블랭크 타임에 더미 풀-다운 트랜지스터(Dd)의 센싱 전압(Vsen)을 센싱할 수 있다. 다른 예로 아날로그 디지털 컨버터(410)는, 블랭크 타임에 시간을 나누어, 구동 트랜지스터(DRT)의 제2노드(N2)의 전압과 더미 풀-다운 트랜지스터(Dd)의 센싱 전압(Vsen)을 센싱할 수도 있다.
데이터 구동 회로(120)는 구동 트랜지스터(DRT)의 제2노드(N2)의 전압과 더미 풀-다운 트랜지스터(Dd)의 센싱 전압(Vsen)에 대응하는 센싱 데이터들을 컨트롤러(140)로 전송한다.
컨트롤러(140)는 더미 풀-다운 트랜지스터(Dd)의 센싱 전압(Vsen)에 대응하는 센싱 데이터를 기반으로 도 5에 도시한 바와 같이 룩업 테이블 형태의 게이트 구동 회로(130)의 풀-다운 트랜지스터(Td)의 수명 산포와 예상 수명에 따라 게이트 구동 회로(130)의 전원 전압(GVDD)의 전압값을 결정할 수 있다.
컨트롤러(140)에서 파워 관리 집적회로(310)의 출력 전압을 제어하여 최종 출력되는 전원 전압(GVDD)이 구동시간에 따라 낮은 전압에서 높은 전압으로 점차 상승하도록 할 수 있다.
도 7에 도시한 바와 같이 컨트롤 인쇄회로기판(CPCB)에 위치하는 파워 관리 집적회로(310)는 회로필름(SF)과 표시패널(110)의 표시 패널(110)의 비-표시 영역(NDA)에 위치하는 파워 라인(PL)을 통해 전원 전압(GVDD)을 게이트 구동 회로(130)의 제어 회로(500)에 전달할 수 있다.
전술한 예에서 보상회로(400)의 센싱 처리 회로(405)는 데이터 구동 회로(120) 내에 포함되고, 보상회로(400)의 제어 장치(420)는 도 1의 컨트롤러(140)에 의해 구현되는 것으로 설명하였으나, 이에 제한되지 않는다.
도 8은 다른 실시예에 표시장치의 시스템도이다. 도 9는 도 8의 표시장치의 일예의 회로도이다.
도 8을 참조하면, 다른 실시예에 따른 표시장치(200)는 더미 풀-다운 트랜지스터(Dd)를 통해 스트레스 정도를 센싱할 수 있는 보상회로(400)가 게이트 구동 회로(130)에 포함될 수 있다.
도 9를 참조하면, 보상회로(400)는 오피앰프(OP-AMP)와 센싱 전압(Vsen)를 오피앰프(OP-AMP)의 비반전입력단(+)에 제공하는 센싱 저항들(Rset1, Rset2), 기준 전압(Vr)을 오피앰프(OP-AMP)의 반전입력단(-)에 제공하는 입력 저항들(Rop1, Rop2)을 포함하는 차등 증폭기 구조일 수 있다.
센싱 저항들(Rset1, Rset2) 중 하나의 센싱 저항(Rset1)은 설정 전압(Vset)과 비반전입력단(+) 사이에 배치된다. 그리고 다른 하나의 센싱 저항(Rset2)은 다른 기저 전압(Vss)과 비반전입력단(+) 사이에 배치된다. 설정 전압(Vset)은 예를 들어 15V일 수 있고, 기저 전압(Vss)은 0V일 수 있다.
입력 저항들(Rop1, Rop2) 중 하나의 입력 저항(Rop2)은 기준전압(Vr)과 반전입력단(-) 사이에 배치되고, 다른 하나의 입력 저항(Rop1)은 반전입력단(-)과 출력단 사이에 배치된다.
오피앰프(OP-AMP)는 초기 기준전압(Vr) 대비 센싱된 센싱 전압(Vsen)의 차이(변동량)를 입력으로 받고, 그 차이(변동량)가 커질수록 출력 전압(Vop)을 높여 전원 전압(GVDD)을 생성할 수 있다.
이상에서 설명한 본 발명의 실시예들에 따른 게이트 구동 회로(130) 및 표시 장치(100, 200)에 의하면, 게이트 구동 회로(130)를 구성하는 트랜지스터들의 수를 줄이고, 회로도의 복잡성이 낮출 수 있다.
본 발명의 실시예들에 따른 게이트 구동 회로(130) 및 표시 장치(100, 200)에 의하면, 게이트 구동 회로(130)의 불량률을 개선하고 네로우 베젤을 구현할 수 있다.
또한, 본 발명의 실시예들에 따른 게이트 구동 회로(130) 및 표시장치(100, 200)에 의하면, 게이트 구동 회로(130)를 구성하는 풀-다운 트랜지스터(Td)와 같은 트랜지스터의 스트레스를 조절하여 트랜지스터의 수명을 최대화할 수 있다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 다양한 수정 및 변형이 가능할 것이다. 또한, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이므로 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.

Claims (16)

  1. 하나 이상의 서브화소를 포함하는 표시 패널; 및
    상기 서브화소에 게이트 신호를 게이트 라인으로 출력하는 게이트 구동 회로를 포함하고,
    상기 게이트 구동 회로는,
    상기 클럭 입력 노드와 상기 게이트 출력 노드 간의 연결을 제어하는 풀-업 트랜지스터와, 상기 로우 레벨 전압 노드와 상기 게이트 출력 노드 간의 연결을 제어하는 풀-다운 트랜지스터를 포함하는 게이트 출력 버퍼 회로,
    상기 게이트 출력 버퍼 회로를 제어하는 제어 회로 및
    상기 풀-다운 트랜지스터의 게이트 노드와 게이트 노드를 공유하는 더미 풀-다운 트랜지스터를 포함하는, 표시 장치.
  2. 제1항에 있어서,
    상기 제어 회로에 인가되는 전원 전압이 직류이며, 상기 제어 회로에 인가되는 직류 전원 전압이 구동시간에 따라 보상되는, 표시장치.
  3. 제1항에 있어서,
    상기 더미 풀-다운 트랜지스터의 소스 노드로 흐르는 전류 또는 상기 전류에 의한 전압을 센싱하고, 센싱된 전류 또는 전압에 따라 전원 전압을 보상하는 보상 회로를 더 포함하는, 표시 장치.
  4. 제3항에 있어서,
    상기 보상 회로는, 상기 더미 풀-다운 트랜지스터의 소스 노드로 흐르는 전류 또는 해당 전류에 의한 전압을 센싱하는 센싱 처리 회로와 센싱된 전류 또는 전압에 따라 전원 전압을 보상하는 제어 장치를 포함하는, 표시 장치.
  5. 제4항에 있어서,
    상기 센싱 처리 회로는,
    상기 더미 풀-다운 트랜지스터의 소스 노드로 흐르는 전류를 센싱 전압으로 저장하는 센싱 커패시터,
    상기 센싱 커패시터에 저장된 상기 센싱 전압을 디지털 형태의 센싱 데이터로 변환하는 아날로그 디지털 컨버터 및
    상기 센싱 커패시터와 상기 아날로그 디지털 컨버터의를 전기적인 연결을 제어하는 샘플링 스위치를 포함하는, 표시 장치.
  6. 제3항에 있어서
    상기 보상 회로는, 상기 더미 풀-다운 트랜지스터의 소스 노드로 흐르는 전류 또는 해당 전류에 의한 전압을 센싱하는 센싱 처리 회로와 센싱된 전류 또는 전압에 따라 전원 전압을 보상하는 컨트롤러를 포함하는, 표시 장치.
  7. 제3항에 있어서,
    데이터 신호를 데이터 라인으로 출력하는 하나 이상의 소스 드라이버 집적회로를 포함하는 데이터 구동 회로를 더 포함하고,
    상기 보상 회로는, 상기 더미 풀-다운 트랜지스터의 소스 노드로 흐르는 전류 또는 해당 전류에 의한 전압을 센싱하는 센싱 처리 회로와 센싱된 전류 또는 전압에 따라 전원 전압을 보상하는 제어 장치를 포함하고,
    상기 센싱 처리 회로는 적어도 하나의 상기 소스 드라이버 내에 포함되는, 표시장치.
  8. 제7항에 있어서,
    상기 센싱 처리 회로는 상기 게이트 구동 회로가 위치하는 상기 표시패널의 일측과 인접한 위치의 상기 소스 드라이버 집적회로 내에 포함되는, 표시장치.
  9. 제3항에 있어서,
    데이터 신호를 데이터 라인으로 출력하는 하나 이상의 소스 드라이버 집적회로를 포함하는 데이터 구동 회로를 더 포함하고,
    상기 서브화소는 구동 트랜지스터 및 상기 구동 트랜지스터의 특정 노드와 전기적으로 연결된 기준전압 라인을 포함하고,
    상기 소스 드라이버 집적회로는,
    상기 기준 전압 라인과 상기 더미 풀-다운 트랜지스터와 전기적으로 연결된 더미 라인을 선택하는 선택 스위치들,
    상기 선택 스위치들과 각각 전기적으로 연결되고, 상기 기준전압 라인을 통해 전달된 상기 구동 트랜지스터의 특정 노드의 전압과 상기 더미 라인을 통해 상기 더미 풀-다운 트랜지스터의 센싱 전압을 저장하는 샘플&홀더들,
    상기 샘플&홀더들에 저장된 상기 구동 트랜지스터의 특정 노드의 전압과 상기 더미 라인을 통해 상기 더미 풀-다운 트랜지스터의 센싱 전압을 디지털 형태의 센싱 데이터로 변환하는 아날로그 디지털 컨버터 및
    상기 샘플&홀드들을 순차적으로 아날로그 디지털 컨버터에 전기적인 연결을 제어하는 샘플링 스위치를 포함하는, 표시 장치.
  10. 제3항에 있어서,
    상기 보상 회로는 상기 게이트 구동 회로 내에 포함되는, 표시장치.
  11. 상기 클럭 입력 노드와 상기 게이트 출력 노드 간의 연결을 제어하는 풀-업 트랜지스터와, 상기 로우 레벨 전압 노드와 상기 게이트 출력 노드 간의 연결을 제어하는 풀-다운 트랜지스터를 포함하는 게이트 출력 버퍼 회로;
    상기 게이트 출력 버퍼 회로를 제어하는 제어 회로; 및
    상기 풀-다운 트랜지스터의 게이트 노드와 게이트 노드를 공유하는 더미 풀-다운 트랜지스터를 포함하는, 게이트 구동 회로.
  12. 제11항에 있어서,
    상기 제어 회로에 인가되는 전원 전압이 직류이며, 상기 제어 회로에 인가되는 직류 전원 전압을 구동시간에 따라 보상되는, 게이트 구동 회로.
  13. 제11항에 있어서,
    상기 더미 풀-다운 트랜지스터의 소스 노드로 흐르는 전류 또는 상기 전류에 의한 전압을 센싱하고, 센싱된 센싱 전류 또는 센싱 전압에 따라 전원 전압을 보상하는 보상 회로를 더 포함하는, 게이트 구동 회로.
  14. 제13항에 있어서,
    상기 보상 회로는, 상기 더미 풀-다운 트랜지스터의 소스 노드로 흐르는 전류 또는 해당 전류에 의한 전압을 센싱하는 센싱 처리 회로와 센싱된 전류 또는 전압에 따라 전원 전압을 보상하는 제어 장치를 포함하는, 게이트 구동 회로.
  15. 제14항에 있어서,
    상기 센싱 처리 회로는,
    상기 더미 풀-다운 트랜지스터의 소스 노드로 흐르는 전류를 센싱 전압으로 저장하는 센싱 커패시터,
    상기 센싱 커패시터에 저장된 상기 센싱 전압을 디지털 형태의 센싱 데이터로 변환하는 아날로그 디지털 컨버터 및
    상기 센싱 커패시터와 상기 아날로그 디지털 컨버터의 전기적인 연결을 제어하는 샘플링 스위치를 포함하는, 게이트 구동 회로.
  16. 제13항에 있어서,
    상기 보상 회로는 상기 게이트 구동 회로 내에 포함되는, 게이트 구동 회로.
KR1020200187255A 2020-12-30 2020-12-30 게이트 구동 회로 및 표시 장치 KR20220095592A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020200187255A KR20220095592A (ko) 2020-12-30 2020-12-30 게이트 구동 회로 및 표시 장치
US17/549,552 US11749205B2 (en) 2020-12-30 2021-12-13 Gate driving circuit having a dummy pull-down transistor to sense current and driving method thereof
CN202111554508.2A CN114765005A (zh) 2020-12-30 2021-12-17 栅极驱动电路,显示装置和栅极驱动方法
DE102021006445.3A DE102021006445A1 (de) 2020-12-30 2021-12-28 Gate-treiberschaltung, anzeigevorrichtung und gate-ansteuerverfahren

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200187255A KR20220095592A (ko) 2020-12-30 2020-12-30 게이트 구동 회로 및 표시 장치

Publications (1)

Publication Number Publication Date
KR20220095592A true KR20220095592A (ko) 2022-07-07

Family

ID=81972506

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200187255A KR20220095592A (ko) 2020-12-30 2020-12-30 게이트 구동 회로 및 표시 장치

Country Status (4)

Country Link
US (1) US11749205B2 (ko)
KR (1) KR20220095592A (ko)
CN (1) CN114765005A (ko)
DE (1) DE102021006445A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116778858A (zh) * 2022-03-07 2023-09-19 群创光电股份有限公司 电子装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI490845B (zh) * 2013-02-08 2015-07-01 E Ink Holdings Inc 顯示面板
KR102360845B1 (ko) 2015-06-15 2022-02-10 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
KR102578837B1 (ko) * 2016-09-30 2023-09-15 엘지디스플레이 주식회사 게이트 구동 회로와 이를 이용한 표시장치
KR20180070997A (ko) 2016-12-19 2018-06-27 엘지디스플레이 주식회사 게이트 구동회로
KR102468756B1 (ko) 2017-12-21 2022-11-18 엘지디스플레이 주식회사 게이트 구동 회로, 터치표시장치 및 표시패널
CN110120200B (zh) * 2018-02-05 2021-08-10 群创光电股份有限公司 显示装置
CN109949749B (zh) 2018-08-01 2021-01-26 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示装置和栅极驱动方法
CN110942742B (zh) 2019-12-10 2020-05-22 京东方科技集团股份有限公司 栅极驱动单元及驱动方法、栅极驱动电路和显示装置

Also Published As

Publication number Publication date
CN114765005A (zh) 2022-07-19
US11749205B2 (en) 2023-09-05
DE102021006445A1 (de) 2022-06-30
US20220208108A1 (en) 2022-06-30

Similar Documents

Publication Publication Date Title
EP3040971B1 (en) Oled display device
JP2019074764A (ja) 有機発光表示装置、有機発光表示パネル、有機発光表示装置の映像駆動方法、並びに有機発光表示装置の有機発光ダイオード劣化センシング駆動方法
KR102297573B1 (ko) 컨트롤러, 소스 드라이버 집적회로, 표시장치 및 그 신호전송방법
US9390680B2 (en) Liquid crystal display device
CN108231831B (zh) 有机发光显示面板和有机发光显示装置
CN105469735B (zh) 源极驱动集成电路及包括该源极驱动集成电路的显示装置
KR20180131745A (ko) 유기 발광 다이오드 디스플레이 장치 및 유기 발광 다이오드 디스플레이 장치의 광학 보상 방법
US11600213B2 (en) Level shifter, gate driving circuit, and display device
KR102379188B1 (ko) 표시장치 및 이의 구동방법
US11749205B2 (en) Gate driving circuit having a dummy pull-down transistor to sense current and driving method thereof
KR20220082559A (ko) 표시 장치, 데이터 구동 회로 및 표시 장치 구동 방법
KR20160055324A (ko) 유기발광표시장치 및 유기발광표시패널
TW202329080A (zh) 顯示裝置、驅動電路及電源管理電路
KR20170064174A (ko) 게이트 구동 방법, 센싱 구동 방법, 게이트 드라이버 및 유기발광표시장치
KR20220087316A (ko) 표시장치 및 게이트 구동 회로
KR102523251B1 (ko) 유기발광표시장치 및 그 구동방법
KR102420492B1 (ko) 시리얼 인터페이스를 이용한 레벨 쉬프터부를 갖는 디스플레이 장치
KR20170118992A (ko) 컨트롤러, 유기발광표시장치 및 그 구동방법
KR102256357B1 (ko) 표시장치
US20230032028A1 (en) Display device and data driving circuit
US20230215380A1 (en) Gate driving circuit and display device
KR102481897B1 (ko) 표시장치 및 그 구동방법
US20220101799A1 (en) Source driver and display device including the same
KR20220092296A (ko) 표시 패널 및 표시 장치
KR102520025B1 (ko) 유기발광표시장치, 기저전압 제어 회로 및 전원 관리 집적회로

Legal Events

Date Code Title Description
E902 Notification of reason for refusal