CN102087825B - 源极驱动器 - Google Patents

源极驱动器 Download PDF

Info

Publication number
CN102087825B
CN102087825B CN2011100523513A CN201110052351A CN102087825B CN 102087825 B CN102087825 B CN 102087825B CN 2011100523513 A CN2011100523513 A CN 2011100523513A CN 201110052351 A CN201110052351 A CN 201110052351A CN 102087825 B CN102087825 B CN 102087825B
Authority
CN
China
Prior art keywords
circuit
analog conversion
numeral
conversion circuit
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2011100523513A
Other languages
English (en)
Other versions
CN102087825A (zh
Inventor
林勇旭
钟竣帆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN102087825A publication Critical patent/CN102087825A/zh
Application granted granted Critical
Publication of CN102087825B publication Critical patent/CN102087825B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明公开一种源极驱动器,其可提供多种不同源极驱动信号的极性反转型样。由于本发明于源极驱动器中额外设置多路复用装置与切换装置,并妥善地运用多路复用装置与切换装置,所以本发明的源极驱动器的电路架构并未较公知源极驱动器复杂。因此,本发明的源极驱动器在不增加硬件成本与电路复杂度的情形下,可比公知源极驱动器有着更好的效能。

Description

源极驱动器
技术领域
本发明涉及液晶显示技术,特指一种可提供多种不同信号极性转换型样的源极驱动器。
背景技术
液晶显示器(Liquid Crystal Display,LCD)由于具有全平面,轻薄且低耗电的特性,因此相当受到市场上的欢迎,现已成为目前的主流显示技术。而液晶显示器的操作原理主要通过将外在电场施加于液晶分子的两极,致使液晶分子进行不同程度的扭转,进而控制光通量。最后,由于不同的光通量可产生不同的灰阶效果,再通过不同光原色间的调和,进而显示出影像。然而,若是长期对液晶分子施加某一个特定方向的电场,将会导致液晶分子的结构被破坏,所以在实际驱动液晶分子时,都会于一定周期内交替地改变驱动电压的极性,也就是所谓的极性反转(polarity inversion)。而为了达到极性反转的驱动效果,一般来说,用于产生驱动电压的源极驱动器的电路架构会经过特殊的设计,关于这类具备极性反转功能的源极驱动器的电路架构请见以下说明。
请参考图1,其为公知源极驱动器的简化后功能方块示意图。如图所示,源极驱动器10包含有移位寄存器11_1~11_2、主栓锁电路12_1~12_2、次栓锁电路13_1~13_2、电位转换电路14_1~14_2、数字至模拟转换电路15_1~15_2、输出缓冲电路16_1~16_2、输出电路17_1~17_2。其中,移位寄存器11_1、主栓锁电路12_1、次栓锁电路13_1、电位转换电路14_1、数字至模拟转换电路15_1、输出缓冲电路16_1、输出电路17_1形成所谓的信号通道10A,经信号通道所生成的源极驱动信号最后会通过信号线而输出至像素,同理,其他电路亦形成另一信号通道10B。对每一信号通道来说,数字至模拟转换电路15_1或15_2可根据极性控制信号POL的控制,来改变各自信号通道的输出信号的极性。举例来说,若数字输入像素数据经过数字至模拟转换电路转换后所形成的模拟电压为20V,则随着极性控制信号POL的不同,数字至模拟转换电路15_1或15_2可能输出+20V或-20V的电压至输出电路17_1或17_2来驱动像素。然而,若需实现兼具输出正极性或负极性电压的功能,则数字至模拟转换电路15_1~15_2的电路结构会相较仅输出单一极性的电压的数字至模拟转换电路来得更为复杂。如此一来,源极转换电路10的整体电路面积也随之增加。
因此,公知技术中存在一种改良后的源极驱动器架构。请参考图2,其为一改良后的源极驱动器的功能方块示意图。如图所示,源极驱动器20包含有移位寄存器21_1~21_2、主栓锁电路22_1~22_2、次栓锁电路23_1~23_2、电位转换电路24_1~24_2、数字至模拟转换电路25_1~25_2、输出缓冲电路26_1~26_2、输出电路27_1~27_2。其中,每一信号通道20A与20B中的数字至模拟转换电路25_1~25_2仅能输出单一极性的电压(正或负),而通过切换装置2A与切换装置2B的辅助,仍可使源极驱动器20达到交替改变源极驱动电压的信号极性效果,然而,这种架构仅交换相邻的信号通道20A与20B所输出的驱动信号的信号极性,因此,最后能达到的信号极性反转型样有限,其所拥有的变化性反而不如传统的源极转换电路10。原因在于源极驱动器10可任意地反转每个信号通道的输出信号极性,而源极驱动器20却必须凭借与相邻的信号通道进行信号路径切换,来达成信号极性反转的效果,因此,源极驱动器20仅能输出如”正、负、正、负....”以及”负、正、负、正....”等极性规律变化的驱动信号序列,而无法提供更进一步的变化。承上可知,传统的源极驱动器架构仍存有诸多极待改进的地方。
发明内容
有鉴于此,本发明的目的在于提供一种妥善运用多路复用装置与切换装置以于不同信号通道间建立信号传输路径的源极驱动器。通过多路复用装置与切换装置的辅助,本发明的源极驱动器仅凭单一信号输出极性的数字至模拟转换电路便可达成信号极性反转的效果。此外,相较于公知技术,本发明的多路复用装置与切换装置同时控制更多个信号通道间的信号传输路径,因此可以提供更多种的驱动信号的极性反转型样。
本发明的一实施例提供一种源极驱动器,该源极驱动器包含:N个主拴锁电路、一多路复用装置、N个数字至模拟转换电路、一切换装置以及N个输出电路。该N个主拴锁电路分别用以接收N个像素数据。该多路复用装置耦接于该N个主拴锁电路,并且用以控制该N个主拴锁电路的信号传输路径。该N个数字至模拟转换电路分别具有正极性或负极性的信号输出,而相邻的数字至模拟转换电路具有不同信号输出极性,并且用以依据该N个像素数据来分别产生N个驱动电压信号。该切换装置耦接于该N个数字至模拟转换电路,用以控制该N个数字至模拟转换电路的信号传输路径。该N个输出电路用以接收该N个驱动电压信号,并依此输出N个源极驱动信号予至少N个像素。其中,该多路复用装置与该切换装置分别依据一极性转换信号来交替地转换该N个输出电路中相邻的多个输出电路所分别输出的多个特定源极驱动信号的极性。而于一第一时间间隔内,这些特定源极驱动信号的极性分别为正、负、负以及正,并且,在一第二时间间隔内这些特定源极驱动信号的极性分别为负、正、正以及负。
较佳地,于该第一时间间隔内,该多路复用装置建立以下的信号传输路径:一第一主拴锁电路与一第一个数字至模拟转换电路之间、一第二主拴锁电路与一第二数字至模拟转换电路之间、一第三主拴锁电路与一第四数字至模拟转换电路之间以及一第四主拴锁电路与一第三数字至模拟转换电路之间;以及该切换装置建立以下的信号传输路径:该第一数字至模拟转换电路与该第一输出电路之间、该第二数字至模拟转换电路与该第二输出电路之间、该第三数字至模拟转换电路与该第四输出电路之间以及该第四数字至模拟转换电路与该第三输出电路之间。其中,该第一至第四主拴锁电路、该第一至该第四数字至模拟转换电路以及该第一至该第四输出电路分别为相邻,且该第一至该第四输出电路输出该多个特定源极驱动信号。
较佳地,在该第二时间间隔内,该多路复用装置建立以下的信号传输路径:该第一主拴锁电路与该第二数字至模拟转换电路之间、该第二主拴锁电路与该第一数字至模拟转换电路之间、该第三主拴锁电路与该第三数字至模拟转换电路之间以及该第四主拴锁电路与该第四数字至模拟转换电路之间;以及该切换装置建立以下的信号传输路径:该第一数字至模拟转换电路与该第二输出电路之间、该第二数字至模拟转换电路与该第一输出电路之间、该第三数字至模拟转换电路与该第三输出电路之间以及该第四数字至模拟转换电路与该第四输出电路之间。
本发明的另一实施例提供一种源极驱动器,该源极驱动器,包含:N个主拴锁电路、一多路复用装置、N个数字至模拟转换电路、一切换装置以及N个输出电路。该N个主拴锁电路分别用以接收N个像素数据。该多路复用装置耦接于该N个主拴锁电路,且用以控制该N个主拴锁电路的信号传输路径。该N个数字至模拟转换电路,分别具有正极性或负极性的信号输出,而相邻的数字至模拟转换电路具有不同信号输出极性,并且用以依据该N个像素数据来分别产生N个驱动电压信号。该切换装置耦接于该N个数字至模拟转换电路,并且用以控制该N个数字至模拟转换电路的信号传输路径。该N个输出电路系用以接收该N个驱动电压讯号信号,并依此输出N个源极驱动讯号信号予N个画素像素。其中,该多工多路复用装置与该切换装置分别依据一极性转换讯号信号来交替地转换该N个输出电路中相邻之的复数多个输出电路所分别输出的复数多个特定源极驱动讯号信号的极性。而于一第一时间间隔内,该些这些特定源极驱动讯号信号之的极性分别为正、正、负以及负。以及于一第二时间间隔内该些这些特定源极驱动讯号信号之的极性分别为负、负、正以
Figure BSA00000444307800041
,于该第一时间间隔内,该多路复用装置建立以下的信号传输路径:一第一主拴锁电路与一第一数字至模拟转换电路之间、一第二主拴锁电路与一第三数字至模拟转换电路之间、一第三主拴锁电路与一第二数字至模拟转换电路之间以及一第四主拴锁电路与一第四数字至模拟转换电路之间;以及该切换装置建立以下的信号传输路径:该第一数字至模拟转换电路与该第一输出电路之间、该第二数字至模拟转换电路与该第三输出电路之间、该第三数字至模拟转换电路与该第二输出电路之间以及该第四数字至模拟转换电路与该第四输出电路之间。其中,该第一至第四主拴锁电路、该第一至该第四数字至模拟转换电路以及该第一至该第四输出电路分别为相邻,且该第一至该第四输出电路输出该多个特定源极驱动信号。
较佳地,在该第二时间间隔内,该多路复用装置建立以下的信号传输路径:该第一主拴锁电路与该第四数字至模拟转换电路之间、该第二主拴锁电路与该第二数字至模拟转换电路之间、该第三主拴锁电路与该第三数字至模拟转换电路之间以及该第四主拴锁电路与该第一数字至模拟转换电路之间;以及该切换装置建立以下的信号传输路径:该第一数字至模拟转换电路与该第四输出电路之间、该第二数字至模拟转换电路与该第二输出电路之间、该第三数字至模拟转换电路与该第三输出电路之间以及该第四数字至模拟转换电路与该第一输出电路之间。
附图说明
图1为公知源极驱动器的功能方块示意图;
图2为公知改良后源极驱动器的功能方块示意图;
图3为本发明源极驱动器的一第一实施例的功能方块示意图;
图4A~图4B说明本发明源极驱动器的第一实施例所能达成的信号极性反转型样;
图5A~图5B说明本发明源极驱动器的第一实施例所能达成的信号极性反转型样;
图6A~图6B说明本发明源极驱动器的第一实施例所能达成的信号极性反转型样。
其中,附图标记
10、20、100、200                      源极驱动器
10A~10B、20A~20B、100_1~100_N      信号通道
11_1~11_2、21_1~21_2、101_1~101_N  移位寄存器
12_1~12_2、22_1~22_2、102_1~102_N  主栓锁电路
103、203                              多路复用装置
108、208、2A、2B                      切换装置
13_1~13_2、23_1~23_2、104_1~104_N  次栓锁电路
14_1~14_2、24_1~24_2、105_1~105_N  电位转换电路
15_1~15_2、251~252、106_1~106_N    数字至模拟转换电路
16_1~16_2、26_1~26_2、107_1~107_N  输出缓冲电路
17_1~17_2、27_1~27_2、109_1~109_N  输出电路
具体实施方式
请参考图3,其为本发明源极驱动器的第一实施例的功能方块示意图。如图所示,源极驱动器100包含有(但不限定于)N个移位寄存器101_1~101_N、N个主栓锁电路102_1~102_N、一多路复用装置103、N个次栓锁电路104_1~104_N、N个电位转换电路105_1~105_N、N个数字至模拟转换电路106_1~106_N、N个输出缓冲电路107_1~107_N、一切换装置108以及N个输出电路109_1~109_N。这些电路分别形成信号通道100_1~100_N,进而提供N个源极驱动信号予N个像素。
其中,移位寄存器101_1~101_N用以依据一控制信号SP_in以控制N个主栓锁电路102_1~102_N自一影像数据Data中分别取得并接收N个像素数据。多路复用装置103耦接于主拴锁电路102_1~102_N,以控制主拴锁电路102_1~102_N的信号传输路径。次栓锁电路104_1~104_N耦接于多路复用装置103,用以接收该N个像素数据。电位转换电路105_1~105_N分别耦接于次栓锁电路104_1~104_N,用以对该N个像素数据进行信号电位的转换。再者,数字至模拟转换电路106_1~106_N分别具有如附图般正极性或负极性的信号输出,且相邻信号通道中的数字至模拟转换电路具有不同信号输出极性,数字至模拟转换电路106_1~106_N用以依据该N个像素数据来分别产生N个驱动电压信号,而输出缓冲电路107_1~107_N用以缓冲数字至模拟转换电路106_1~106_N的输出。切换装置108耦接于输出缓冲电路107_1~107_N,用以控制输出缓冲电路107_1~107_N的信号传输路径以决定该N个驱动电压信号将被输入至输出电路109_1~109_N中的何者,输出电路109_1~109_N将用以接收该N个驱动电压信号,并依此输出N个源极驱动信号予N个像素。其中,多路复用装置103与切换装置108分别依据一极性转换信号POL来交替地转换该N个输出电路中相邻的多个输出电路所分别输出的多个特定源极驱动信号的极性,经多路复用装置103与切换装置108建立不同的信号传输路径,源极驱动器100可以产生不同的驱动信号极性反转型样。应当注意的是,以上所提及的电路元件并非本发明源极驱动器的实施限制,事实上,在一实施例中,一信号通道可能仅包含有主拴锁电路、多路复用装置、数字至模拟转换电路、切换装置以及输出电路。
以下的内容将说明本实施例的源极驱动器100所能达成的信号的不同极性反转型样。
首先,请参考图4A与图4B,其分别解释本发明源极驱动器100在一实施例中所提供的信号极性反转型样,与反转前后多路复用装置103与切换装置108所建立的信号传输路径。此一实施例可使由相邻的信号通道100_k~100_k+3(其可能为信号通道100_1~100_N中的任意相邻四者)所输出的源极驱动信号的极性在一第一时间间隔分别为正、负、负以及正,并且于一第二时间间隔分别为负、正、正以及负。此处的第一时间间隔与第二时间间隔分别对应至不同的同步信号(可能为水平同步信号Hsync或垂直同步信号Vsync)。举例来说,若第一时间间隔与第二时间间隔对应至不同的水平同步信号Hsync,则第一时间间隔与第二时间间隔分别代表不同的扫描线周期(scanline period),而若第一时间间隔与第二时间间隔对应至不同的垂直同步信号Vsync,则第一时间间隔与第二时间间隔分别代表不同的画面周期(frameperiod)。再者,应当注意的是,此处所谓相邻的信号通道,其所输出的源极驱动信号分别对应于相邻的像素。换言之,相邻信号通道之间拥有像素数据上的相邻性,而并不一定为电路布线层级中的物理位置上的相邻性。
于图4A中的多路复用装置103内部的连线代表多路复用装置103在第一时间间隔所建立的信号传输路径,而切换装置108内部的连线则代表切换装置108在第一时间间隔所建立的信号传输路径。当中,多路复用装置103会建立以下的信号传输路径:主拴锁电路102_k与数字至模拟转换电路106_k之间、主拴锁电路102_k+1与数字至模拟转换电路106_k+1之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+3之间以及主拴锁电路102_k+3与数字至模拟转换电路106_k+2之间。再者,同样在第一时间间隔内,切换装置108会建立以下的信号传输路径:数字至模拟转换电路106_k与输出电路109_k之间、数字至模拟转换电路106_k+1与输出电路109_k+1之间、数字至模拟转换电路106_k+2与输出电路109_k+3之间以及数字至模拟转换电路106_k+3与输出电路之间109_k+2。
再者,在图4B中的多路复用装置103内部的连线代表多路复用装置103于第二时间间隔所建立的信号传输路径,而切换装置108内部的连线代表多路复用装置108在第二时间间隔所建立的信号传输路径。当中,多路复用装置103会建立以下的信号传输路径:主拴锁电路102_k与数字至模拟转换电路106_k+1之间、主拴锁电路102_k+1与数字至模拟转换电路106_k之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+2之间以及主拴锁电路102_k+3与数字至模拟转换电路106_k+3之间。再者,同样在第二时间间隔内,切换装置108会建立以下的信号传输路径:数字至模拟转换电路106_k与输出电路109_k+1之间、数字至模拟转换电路106_k+1与输出电路109_k之间、数字至模拟转换电路106_k+2与输出电路109_k+2之间以及数字至模拟转换电路106_k+3与输出电路之间109_k+3。
通过以上的信号传输路径的切换,本实施例可提供将该N个源极驱动信号中的多个特定源极驱动信号的极性由正、负、负以及正,转换至负、正、正以及负的极性反转型样。
接着,请再参考图5A与图5B,其分别绘示本发明源极驱动器100的于另一实施例中所提供的信号极性反转型样,与细部操作,此一实施例可使由相邻的信号通道100_k~100_k+3所输出的源极驱动信号的极性于一第一时间间隔分别为正、正、负以及负,并且于一第二时间间隔分别为负、负、正以及正。此处的第一时间间隔与第二时间间隔分别对应至不同的同步信号(可能为水平同步信号Hsync或垂直同步信号Vsync)。举例来说,若第一时间间隔与第二时间间隔对应至不同的水平同步信号Hsync,则第一时间间隔与第二时间间隔分别代表不同的扫描线周期(scan line period),而若第一时间间隔与第二时间间隔对应至不同的垂直同步信号Vsync,则第一时间间隔与第二时间间隔分别代表不同的画面周期(frame period)。再者,应当注意的是,此处所谓相邻的信号通道,其所输出的源极驱动信号分别对应于相邻的像素。换言之,相邻信号通道之间拥有像素数据上的相邻性,而并不一定为电路布线层级中的物理位置上的相邻性。
请见图5A,于第一时间间隔内,多路复用装置103建立以下的信号传输路径:主拴锁电路102_k与数字至模拟转换电路106_k之间、主拴锁电路102_k+1与数字至模拟转换电路106_k+2之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+1之间以及主拴锁电路102_k+3与数字至模拟转换电路106_k+3之间。再者,同样于第一时间间隔内,切换装置108建立以下的信号传输路径:数字至模拟转换电路106_k与输出电路109_k之间、数字至模拟转换电路106_k+1与输出电路109_k+2之间、数字至模拟转换电路106_k+2与输出电路109_k+1之间以及数字至模拟转换电路106_k+3与输出电路之间109_k+3。
再者,在图5B中,在第二时间间隔内,多路复用装置103建立以下的信号传输路径:主拴锁电路102_k与数字至模拟转换电路106_k+3之间、主拴锁电路102_k+1与数字至模拟转换电路106_k+1之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+2之间以及主拴锁电路102_k+3与数字至模拟转换电路106_k之间。再者,同样于第二时间间隔内,切换装置108建立以下的信号传输路径:数字至模拟转换电路106_k与输出电路109_k+3之间、数字至模拟转换电路106_k+1与输出电路109_k+1之间、数字至模拟转换电路106_k+2与输出电路109_k+2之间以及数字至模拟转换电路106_k+3与输出电路之间109_k。
本发明的源极驱动器100除了可以提供以上两种信号极性反转的型样之外,亦可提供传统的点反转型式(dot inversion)。请参考图6A与图6B所示的细部操作。其中在一第一时间间隔内,由相邻的信号通道100_k~100k+3所输出的源极驱动信号的极性分别为正、负、正以及负,并且于一第二时间间隔内分别为负、正、负以及正。
接着,请见图6A。在第一时间间隔内,多路复用装置103建立以下的信号传输路径:主拴锁电路102_k与数字至模拟转换电路106_k之间、主拴锁电路102_k+1与数字至模拟转换电路106_k+1之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+2之间以及主拴锁电路102_k+3与数字至模拟转换电路106_k+3之间。再者,同样于第一时间间隔内,切换装置108建立以下的信号传输路径:数字至模拟转换电路106_k与输出电路109_k之间、数字至模拟转换电路106_k+1与输出电路109_k+1之间、数字至模拟转换电路106_k+2与输出电路109_k+2之间以及数字至模拟转换电路106_k+3与输出电路之间109_k+3。
再者,在图6B中,在第二时间间隔内,多路复用装置103建立以下的信号传输路径:主拴锁电路102_k与数字至模拟转换电路106_k+1之间、主拴锁电路102_k+1与数字至模拟转换电路106_k之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+3之间以及主拴锁电路102_k+3与数字至模拟转换电路106_2之间。再者,同样于第二时间间隔内,切换装置108建立以下的信号传输路径:数字至模拟转换电路106_k与输出电路109_k+1之间、数字至模拟转换电路106_k+1与输出电路109_k之间、数字至模拟转换电路106_k+2与输出电路109_k+3之间以及数字至模拟转换电路106_k+3与输出电路之间109_k+2。
应当注意的是,在本发明的合理范畴内,以上公开的三种极性反转型样可毫无窒碍的实现于本发明的一特定实施例中,原因在于本发明的多路复用装置103与切换装置108所建立的信号传输路径相当有弹性,可以灵活的切换不同信号通道间的信号传输路径。再者,不同于公知技术,本发明的多路复用装置103与切换装置108更可于不相邻的信号通道间建立信号传输路径(如图5A与图5B中,主拴锁电路102_k与数字至模拟转换电路106_k+3之间或是数字至模拟转换电路106_k+3与输出电路之间109_k之间的信号传输路径)。
总结来说,本发明通过多路复用装置与切换装置的运用,有效地于不同架构的源极驱动器(如第一实施例)上,建立信号传输路径,以提供多样性的信号极性反转型样。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

Claims (8)

1.一种源极驱动器,其特征在于,包含:
N个主拴锁电路,分别用以接收N个像素数据;
一多路复用装置,耦接于该N个主拴锁电路,用以控制该N个主拴锁电路的信号传输路径;
N个数字至模拟转换电路,分别具有正极性或负极性的信号输出,且相邻的数字至模拟转换电路具有不同信号输出极性,用以依据该N个像素数据来分别产生N个驱动电压信号;
一切换装置,耦接于该N个数字至模拟转换电路,用以控制该N个数字至模拟转换电路的信号传输路径;以及
N个输出电路,用以接收该N个驱动电压信号,并依此输出N个源极驱动信号至N个像素;
其中,该多路复用装置与该切换装置分别依据一极性转换信号来交替地转换该N个输出电路中相邻的多个输出电路所分别输出的多个特定源极驱动信号的极性,其中:于一第一时间间隔内这些特定源极驱动信号的极性分别为正、负、负以及正;以及于一第二时间间隔内这些特定源极驱动信号的极性分别为负、正、正以及负。
2.根据权利要求1所述的源极驱动器,其特征在于,在该第一时间间隔内,该多路复用装置与该切换装置建立以下信号传输路径:
该多路复用装置建立以下的信号传输路径:一第一主拴锁电路与一第一数字至模拟转换电路之间、一第二主拴锁电路与一第二数字至模拟转换电路之间、一第三主拴锁电路与一第四数字至模拟转换电路之间以及一第四主拴锁电路与一第三数字至模拟转换电路之间;以及
该切换装置建立以下的信号传输路径:该第一数字至模拟转换电路与一第一输出电路之间、该第二数字至模拟转换电路与一第二输出电路之间、该第三数字至模拟转换电路与一第四输出电路之间以及该第四数字至模拟转换电路与一第三输出电路之间;
其中,该第一至第四主拴锁电路、该第一至该第四数字至模拟转换电路以及该第一至该第四输出电路分别为相邻,且该第一至该第四输出电路输出该多个特定源极驱动信号。
3.根据权利要求2所述的源极驱动器,其特征在于,在该第二时间间隔内:
该多路复用装置建立以下的信号传输路径:该第一主拴锁电路与该第二数字至模拟转换电路之间、该第二主拴锁电路与该第一数字至模拟转换电路之间、该第三主拴锁电路与该第三数字至模拟转换电路之间以及该第四主拴锁电路与该第四数字至模拟转换电路之间;以及
该切换装置建立以下的信号传输路径:该第一数字至模拟转换电路与该第二输出电路之间、该第二数字至模拟转换电路与该第一输出电路之间、该第三数字至模拟转换电路与该第三输出电路之间以及该第四数字至模拟转换电路与该第四输出电路之间。
4.根据权利要求1所述的源极驱动器,其特征在于,另包含有:
N个移位寄存器,分别耦接于该N个主拴锁电路,并且控制该N个主拴锁电路依据一画面数据来接收该N个像素数据;
N个次拴锁电路,分别耦接于该多路复用装置;
N个电位转换器,分别耦接于N个次主拴锁电路与该N个数字至模拟转换电路之间;以及
N个输出缓冲器,分别耦接于该N个数字至模拟转换电路与该N个输出电路之间。
5.一种源极驱动器,其特征在于,包含:
N个主拴锁电路,分别用以接收N个像素数据;
一多路复用装置,耦接于该N个主拴锁电路,用以控制该N个主拴锁电路的信号传输路径;
N个数字至模拟转换电路,分别具有正极性或负极性的信号输出,且相邻的数字至模拟转换电路具有不同信号输出极性,用以依据该N个像素数据来分别产生N个驱动电压信号;
一切换装置,耦接于该N个数字至模拟转换电路,用以控制该N个数字至模拟转换电路的信号传输路径;以及
N个输出电路,用以接收该N个驱动电压信号,并依此输出N个源极驱动信号至N个像素;
其中,该多路复用装置与该切换装置分别依据一极性转换信号来交替地转换该N个输出电路中相邻的多个输出电路所分别输出的多个特定源极驱动信号的极性,其中:于一第一时间间隔内这些特定源极驱动信号的极性分别为正、正、负以及负;以及于一第二时间间隔内这些特定源极驱动信号的极性分别为负、负、正以及正。
6.根据权利要求5所述的源极驱动器,其特征在于,于该第一时间间隔内:
该多路复用装置建立以下的信号传输路径:一第一主拴锁电路与一第一数字至模拟转换电路之间、一第二主拴锁电路与一第三数字至模拟转换电路之间、一第三主拴锁电路与一第二数字至模拟转换电路之间以及一第四主拴锁电路与一第四数字至模拟转换电路之间;以及
该切换装置建立以下的信号传输路径:该第一数字至模拟转换电路与一第一输出电路之间、该第二数字至模拟转换电路与一第三输出电路之间、该第三数字至模拟转换电路与一第二输出电路之间以及该第四数字至模拟转换电路与一第四输出电路之间;
其中,该第一至第四主拴锁电路、该第一至该第四数字至模拟转换电路以及该第一至该第四输出电路分别为相邻,且该第一至该第四输出电路输出该多个特定源极驱动信号。
7.根据权利要求6所述的源极驱动器,其中,于该第二时间间隔内:
该多路复用装置建立以下的信号传输路径:该第一主拴锁电路与该第四数字至模拟转换电路之间、该第二主拴锁电路与该第二数字至模拟转换电路之间、该第三主拴锁电路与该第三数字至模拟转换电路之间以及该第四主拴锁电路与该第一数字至模拟转换电路之间;以及
该切换装置建立以下的信号传输路径:该第一数字至模拟转换电路与该第四输出电路之间、该第二数字至模拟转换电路与该第二输出电路之间、该第三数字至模拟转换电路与该第三输出电路之间以及该第四数字至模拟转换电路与该第一输出电路之间。
8.根据权利要求5所述的源极驱动器,其特征在于,另包含有:
N个移位寄存器,分别耦接于该N个主拴锁电路,并且控制该N个主拴锁电路依据一画面数据来接收该N个像素数据;
N个次拴锁电路,分别耦接于该多路复用装置;
N个电位转换器,分别耦接于N个次主拴锁电路与该N个数字至模拟转换电路之间;以及
N个输出缓冲器,分别耦接于该N个数字至模拟转换电路与该N个输出电路之间。
CN2011100523513A 2010-12-31 2011-03-02 源极驱动器 Active CN102087825B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW099147204A TWI522982B (zh) 2010-12-31 2010-12-31 源極驅動器
TW099147204 2010-12-31

Publications (2)

Publication Number Publication Date
CN102087825A CN102087825A (zh) 2011-06-08
CN102087825B true CN102087825B (zh) 2013-01-02

Family

ID=44099603

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011100523513A Active CN102087825B (zh) 2010-12-31 2011-03-02 源极驱动器

Country Status (3)

Country Link
US (1) US8743103B2 (zh)
CN (1) CN102087825B (zh)
TW (1) TWI522982B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201516997A (zh) 2013-10-29 2015-05-01 Novatek Microelectronics Corp 源極驅動器及其驅動方法
CN104809993A (zh) * 2015-04-15 2015-07-29 深圳市华星光电技术有限公司 源极驱动器及液晶显示器
TWI581230B (zh) * 2015-04-20 2017-05-01 奇景光電股份有限公司 源極驅動器
KR102328583B1 (ko) 2015-04-30 2021-11-18 삼성전자주식회사 소스 드라이버 및 이를 포함하는 디스플레이 장치
CN106205512B (zh) * 2015-05-04 2019-08-23 奇景光电股份有限公司 源极驱动器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1427391A (zh) * 2001-12-19 2003-07-02 Lg.菲利浦Lcd株式会社 液晶显示器
CN1949035A (zh) * 2005-10-14 2007-04-18 Lg.菲利浦Lcd株式会社 液晶显示器件的驱动装置及驱动方法
CN101887676A (zh) * 2009-05-14 2010-11-17 奇景光电股份有限公司 源极驱动器

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100268904B1 (ko) 1998-06-03 2000-10-16 김영환 Tft-lcd 구동 회로
US7006072B2 (en) * 2001-11-10 2006-02-28 Lg.Philips Lcd Co., Ltd. Apparatus and method for data-driving liquid crystal display
KR100840675B1 (ko) * 2002-01-14 2008-06-24 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
KR100438785B1 (ko) * 2002-02-23 2004-07-05 삼성전자주식회사 슬루 레이트 (slew rate)를 감소시키는 박막트랜지스터형 액정 표시 장치의 소스 드라이버 회로 및 방법
KR100894643B1 (ko) * 2002-12-03 2009-04-24 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
KR100905330B1 (ko) * 2002-12-03 2009-07-02 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
US8487859B2 (en) * 2002-12-30 2013-07-16 Lg Display Co., Ltd. Data driving apparatus and method for liquid crystal display device
US7292217B2 (en) 2004-03-18 2007-11-06 Novatek Microelectronics Corp. Source driver and liquid crystal display using the same
JP4678755B2 (ja) 2004-08-06 2011-04-27 ルネサスエレクトロニクス株式会社 液晶表示装置,ソースドライバ,及びソースドライバ動作方法
KR100707634B1 (ko) * 2005-04-28 2007-04-12 한양대학교 산학협력단 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
TWI285362B (en) 2005-07-12 2007-08-11 Novatek Microelectronics Corp Source driver and the internal data transmission method thereof
JP2007310234A (ja) * 2006-05-19 2007-11-29 Nec Electronics Corp データ線駆動回路、表示装置、及びデータ線駆動方法
JP4773928B2 (ja) * 2006-11-16 2011-09-14 セイコーエプソン株式会社 ソースドライバ、電気光学装置及び電子機器
US8154503B2 (en) * 2009-09-01 2012-04-10 Au Optronics Corporation Method and apparatus for driving a liquid crystal display device
US8717274B2 (en) * 2010-10-07 2014-05-06 Au Optronics Corporation Driving circuit and method for driving a display

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1427391A (zh) * 2001-12-19 2003-07-02 Lg.菲利浦Lcd株式会社 液晶显示器
CN1949035A (zh) * 2005-10-14 2007-04-18 Lg.菲利浦Lcd株式会社 液晶显示器件的驱动装置及驱动方法
CN101887676A (zh) * 2009-05-14 2010-11-17 奇景光电股份有限公司 源极驱动器

Also Published As

Publication number Publication date
TW201227667A (en) 2012-07-01
US8743103B2 (en) 2014-06-03
TWI522982B (zh) 2016-02-21
US20120169689A1 (en) 2012-07-05
CN102087825A (zh) 2011-06-08

Similar Documents

Publication Publication Date Title
CN106531096B (zh) Rgbw四基色显示面板的驱动方法
CN101075417B (zh) 采用数据线驱动电路和数据线驱动方法的显示设备
JP3638121B2 (ja) データ信号線駆動回路およびそれを備える画像表示装置
KR100326909B1 (ko) 액정표시장치의 구동방법
CN104808862B (zh) 阵列基板、触控显示面板和阵列基板的驱动方法
CN108231031B (zh) 显示面板及其驱动方法、显示装置
CN105118470B (zh) 一种栅极驱动电路及栅极驱动方法、阵列基板和显示面板
CN102087825B (zh) 源极驱动器
CN105957484B (zh) 一种基于液晶面板的驱动电路及液晶面板
EP0899713A2 (en) Column driver for an active matrix liquid crystal display
US20200201130A1 (en) Array Substrate, Liquid Crystal Display Panel and Driving Method Thereof
TW200514010A (en) Display panel having crossover connections effecting dot inversion
US20070097056A1 (en) Driving method and data driving circuit of a display
JP2005134864A (ja) 液晶表示パネルおよびその駆動回路
WO2019051995A1 (zh) 显示面板驱动方法
US6310592B1 (en) Liquid crystal display having a dual bank data structure and a driving method thereof
CN102737591A (zh) 双闸极显示器的闸极驱动器以及其图框控制方法
CN113257130B (zh) 一种显示区集成栅极驱动电路的显示面板
CN105301813B (zh) 一种双面显示面板及双面显示装置
US20170372651A1 (en) Gate driving circuit and display device
KR100310521B1 (ko) 액정표시장치의 구동방법 및 그 구동회로
TWI428877B (zh) 多模式源極驅動器及其適用之顯示裝置
KR100569024B1 (ko) 신호 회로, 이것을 이용한 표시 장치, 및 데이터 라인의구동 방법
CN109272950A (zh) 扫描驱动电路及其驱动方法、显示装置
KR100244042B1 (ko) 디스플레이되는 화상을 임의로 확대할 수 있는 액정 디스플레이 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant