CN102057479A - 具有水蒸气的uv固化方法与设备 - Google Patents

具有水蒸气的uv固化方法与设备 Download PDF

Info

Publication number
CN102057479A
CN102057479A CN2009801220006A CN200980122000A CN102057479A CN 102057479 A CN102057479 A CN 102057479A CN 2009801220006 A CN2009801220006 A CN 2009801220006A CN 200980122000 A CN200980122000 A CN 200980122000A CN 102057479 A CN102057479 A CN 102057479A
Authority
CN
China
Prior art keywords
chamber
base material
treatment
admixture
gas
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2009801220006A
Other languages
English (en)
Other versions
CN102057479B (zh
Inventor
D·W·何
S·A·亨德里克森
J·C·罗查-阿尔瓦雷斯
S·巴录佳
T·诺瓦克
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Applied Materials Inc
Original Assignee
Applied Materials Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Applied Materials Inc filed Critical Applied Materials Inc
Publication of CN102057479A publication Critical patent/CN102057479A/zh
Application granted granted Critical
Publication of CN102057479B publication Critical patent/CN102057479B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

本发明实施例大致有关于固化沉积于基材表面中的沟槽或间隙内的介电材料以产生不具空隙与缝隙的特征的方法与设备。一实施例中,介电材料暴露于紫外光辐射时经蒸汽退火。一实施例中,介电材料进一步于氮环境中经热退火。

Description

具有水蒸气的UV固化方法与设备
技术领域
本发明实施例大致关于固化介电材料以产生不具有空隙与缝隙的隔离结构等的方法与设备。
背景技术
现代集成电路在单一芯片上包括数百万部件的复杂组件;然而,对更快、更小电子装置的需求始终在增加。此需求不仅需要更快的电路,同时也需要各个芯片上更高的电路密度。为了达到更高的电路密度,不仅必须降低组件特征尺寸,而且亦必须缩小组件之间的隔离结构。
目前隔离技术包括浅沟槽隔离(STI)处理。STI处理包括首先将具有预定宽度与深度的沟槽蚀刻进入基材。接着以介电材料层填满沟槽。接着经由例如化学机械研磨(CMP)来平坦化介电材料。
随着沟槽宽度持续变小,深宽比(深度除以宽度)持续增加。与制造高深宽比沟槽有关的一个挑战避免在将介电材料沉积于沟槽中的过程中形成空隙。
为了填满沟槽,首先沉积介电材料(例如,氧化硅)层。介电层通常覆盖场以及沟槽的壁与底部。若沟槽既宽且浅,则相当容易完全填满沟槽。然而,随着深宽比提高,沟槽开口变得更容易「捏合」而将空隙捕捉于沟槽中。
为了减少将空隙捕捉于沟槽中的机率,高深宽比工艺(HARP)可用来形成介电材料。这些工艺包括在不同处理阶段以不同速率沉积介电材料。较低的沉积速率可用来于沟槽中形成更共形的介电层,而较高的沉积速率可用来在沟槽上形成块介电层。
填满高深宽比沟槽中的另一挑战避免在介电材料与其本身的界面处形成虚弱缝隙。当沉积的介电材料由沟槽的相对壁向内生长且虚弱地附着或无法附着其本身时形成虚弱缝隙。
比起其它部分的介电材料,沿着缝隙的介电材料具有较低密度与较高多孔性,这造成介电材料在随后处理(例如,CMP)过程中暴露于蚀刻剂时凹陷比率的提高。如同空隙一般,虚弱缝隙在间隙填充的介电强度中产生不同质,这会负面影响半导体组件的运作。
可经由在高温熔炉中蒸汽退火基材来修复介电材料中的空隙与缝隙。蒸汽退火之后,可额外地将基材置于高温氮环境以密化介电材料。熔炉退火充分运作以修复介电材料中的空隙或缝隙。然而,由于熔炉大小与其对基材处理的影响而存在有某些熔炉退火的限制。
一般熔炉大小用来大批处理基材,而这造成控制、均匀性与产量的受限。由于熔炉大小与需要的处理气体体积的故,熔炉内反应环境的控制与弹性受限的。例如,因为用来填充熔炉所需的气体体积,改变或微调批处理熔炉中的处理气体混合物需要可观的时间。此外,当水蒸汽与氧的混合物流过一批基材,水蒸汽压力会随着水蒸汽被基材吸收而降低。因此,氧气与水蒸汽的比例随着其自入口流过基材并到达熔炉出口而提高。降低的蒸汽压造成批次基材中膜生长的减少与均匀的降低。因为除了传统熔炉退火所需时间外,基材必须在熔炉处理之前与之后排队等候的时间亦会减少基材制造产量。
因此,需要可产生不具空隙与缝隙的高深宽比隔离结构等的改良处理与设备。
发明内容
本发明一实施例中,固化形成于基材上沟槽中的介电材料的方法包括将基材转移至设以暴露紫外光辐射给基材的腔室处理区、将气体混合物流入腔室处理区、并将气体混合物暴露于紫外光辐射。一实施例中,气体混合物包括一或更多水蒸汽、臭氧与过氧化氢。一实施例中,将气体混合物暴露于紫外光辐射以产生氢氧自由基。一实施例中,将基材暴露于紫外光辐射。
另一实施例中,在基材上的沟槽中形成介电材料的方法包括将基材转移至多-腔室处理系统中第一处理腔室的处理区中、以第一流率将第一气体混合物引导进入第一处理腔室的处理区中、以第二流率将第二气体混合物引导进入第一处理腔室的处理区中、将基材由第一处理腔室的处理区转移至多-腔室处理系统中的第二处理腔室的处理区中、将第三气体混合物流入第二处理腔室的处理区中、并将第三气体混合物暴露于紫外光辐射。一实施例中,第一处理腔室设以沉积介电材料于基材上。一实施例中,第二气体混合物导入第一处理腔室的处理区的流率大于第一气体导入第一处理腔室的处理区的流率。一实施例中,第二处理腔室设以暴露基材于紫外光辐射。一实施例中,第三气体混合物包括一或更多水蒸汽、臭氧与过氧化氢。一实施例中,第三气体混合物暴露于紫外光辐射以产生氢氧自由基。一实施例中,基材暴露于紫外光辐射。
本发明又另一实施例中,多-腔室处理系统包括设以沉积介电材料的第一腔室、设以固化介电材料的第二腔室、设以将基材自第一腔室转移至第二腔室的转移机器人及系统控制器。一实施例中,系统控制器经程序化以提供控制信号好以第一与第二速率沉积介电材料。一实施例中,第二速率高于第一速率。一实施例中,系统控制器经程序化以将包括一或更多水蒸汽、臭氧与过氧化氢的气体混合物导入第二腔室并将气体混合物暴露于紫外光辐射。
附图说明
为了更详细地了解本发明的上述特征,可参照实施例(某些描绘于附图中)来理解本发明简短概述于上的特定描述。然而,需注意附图仅描绘本发明的典型实施例而因此不被视为其的范围的限制因素,因为本发明可允许其它等效实施例。
图1(现有技术)填充有利用传统处理沉积的介电材料的示范性沟槽的简要剖面图。
图2(现有技术)填充有利用传统处理沉积的介电材料的另一沟槽实例的简要剖面图。
图3(现有技术)图2的沟槽在平面化后的简要剖面图。
图4修补形成于以介电材料填充的沟槽中的缝隙的化学机制的概要图标。
图5根据本发明一实施例而应用的示范性处理系统的平面图。
图6设以用于紫外光(UV)固化的串接处理腔室的一实施例的等角图。
图7图6的串接处理腔室的一实施例的部分剖面图。
图8描绘根据本发明一实施例的示范性方法。
图9比较根据本发明一实施例在UV蒸汽退火之前与之后沉积介电质膜填充的沟槽的傅立叶转换红外线光谱的图表。
图10比较热蒸汽退火沟槽填充介电质膜与UV蒸汽退火沟槽填充介电质膜的图表。
具体实施方式
本发明实施例包括固化介电材料以产生不具空隙与缝隙的隔离结构等的方法与设备。一实施例包括利用紫外光(UV)辐射来退火与密化用来填充基材中间隙与沟槽的介电材料。
图1填充有介电材料102(例如,氧化硅)的示范性沟槽100的简单剖面图,利用传统处理来沉积介电材料。如图所示,在沟槽100的提高边缘上介电材料102沉积速率的提高会造成沟槽100的捏合并在沟槽100中产生不欲的空隙104。块介电层106形成于介电质填充沟槽100上。块介电层106提供额外的介电材料以作为待续处理(例如,CMP)的起始点,而待续处理会暴露空隙104。
图2填充有介电材料202(例如,氧化硅)的另一沟槽200实例的简单剖面图,利用传统处理来沉积介电材料。在由沟槽200的相对侧壁201成长的介电材料202的接合处形成虚弱缝隙204。虚弱缝隙204可造成将块层206在接续处理(例如,CMP)中暴露于蚀刻剂时,比起周围的介电材料202而言,沿着缝隙204的介电材料202以较快的速率被移除。
图3图2中绘示的沟槽200经过CMP处理后的简单剖面图。沿着缝隙204的蚀刻速率增加造成介电质填充沟槽200的表面中的不欲凹陷208。
图4修复介电质沟槽填充材料中形成的缝隙(例如,缝隙204)的机制的概要描述。介电材料沉积402具有低密度的硅醇(SiOH),造成缝隙204处的虚弱附着。蒸汽退火404经由并入氢氧自由基(-OH)而提高缝隙204处的硅醇密度。高温退火406进一步促进氢氧自由基化合以释出水分而促进稳定的Si-O-Si键结,造成无缝隙的氧化物填充沟槽。
图5根据本发明一实施例而应用的示范性处理系统500的平面图。处理系统500可为自备式系统,其具有主框架结构501上支撑的必须处理工具。处理系统500可包括前端平台区502,其中支撑有基材匣509并将基材负载与卸载于负载锁定腔室512。处理系统500可进一步包括转移室511(其容纳基材处理机513)、一列安装于转移室511上的串接处理腔室506、及后端538(其容纳系统500运作所需的支持工具)。一实施例中,后端538包括气体面板503与功率分布面板505。
一实施例中,各个串接处理腔室506包括两个处理基材的处理区(参见第6与7图)。两个处理区可共有相同的气体供应、相同的压力控制器与相同的处理气体排气/泵送系统。系统的模块设计可自一结构配置快速转换成另一个。为了执行特定处理步骤,可改变腔室的配置与组合。一实施例中,至少一串接处理腔室506可包括根据如下所述的本发明方面的盖,其包括一或更多用来固化介电材料的UV灯。一实施例中,至少一串接处理腔室506化学气相沉积腔室,其用来沉积介电材料于基材上以填充沟槽。一实施例中,两个串接处理腔室506具有UV灯并设以成为平行运作的UV固化腔室。一实施例中,所有三个串接处理腔室506具有UV灯并设以成为平行运作的UV固化腔室。
一实施例中,处理系统500配有系统控制器550,其经程序化以控制并执行不同处理方法与顺序,诸如图8中所述的处理与随后的描述以及执行于处理系统500中的其它描述。系统控制器550通常促进整体系统的控制与自动化,并通常可包括中央处理单元(CPU)(未显示)、内存(未显示)与支持电路(未显示)。CPU可为用于工业设定中以控制不同系统功能与腔室处理的任何计算机处理器的其中一者。
一实施例中,系统控制器550提供控制信号好以第一与第二速率于一或更多串接处理腔室506中沉积介电材料于基材上形成的沟槽内,其中第二速率高于第一速率。一实施例中,系统控制器550进一步经程序化以提供控制信号而将包括一或更多水蒸汽、臭氧与过氧化氢的气体混合物引导进入串接处理腔室506中并暴露气体混合物于UV辐射。一实施例中,系统控制器550进一步经程序化以提供控制信号好暴露基材于串接处理腔室506中的UV辐射。
图6描绘半导体处理系统500的串接处理腔室506中设以用于UV固化的一处理腔室的一实施例。串接处理腔室506可包括主体600与可铰链安装至主体600的盖602。盖602耦接有两个外罩604,其各自耦接至入口606以及出口608,好让冷却空气穿过外罩604的内部。中央加压气体源610提供足够的气体流率至入口606以确保与串接处理腔室506有关的任何UV灯泡与/或灯泡的功率源614的适当运作。出口608自外罩604接收排出气体,并由共同的排气系统612所收集。
图7绘示具有盖602、外罩604与功率源614的串接处理腔室506的一实施例的部分剖面图。各个外罩604覆盖两个分别位于两个处理区700(界定于主体600中)上的个别UV灯泡702。各个处理区700包括加热基座706以于处理区700中支撑基材708。基座706可包括陶瓷或金属(例如,铝)。一实施例中,基座706耦接至杆710,其延伸穿过主体600的底部并由驱动系统712运作以移动处理区700中的基座706朝向与远离UV灯泡702。驱动系统712亦可在固化过程中旋转与/或转移基座706以进一步提高均匀性。
一般而言,实施例考虑过任何UV源,诸如水银微波弧光灯、脉冲氙气闪光灯与高效UV发光二极管数组。UV灯泡702可为密封的等离子体灯泡,其充满一或更多气体(诸如,氙气或水银)以由功率源614所激发。一实施例中,功率源614微波产生器,其可包括一或更多磁电管(未显示)与一或更多供给磁电管的细丝能量的变压器(未显示)。具有千瓦微波功率源的一实施例中,各个外罩604包括邻近功率源614的孔洞615,以自功率源614接收高达约6000W的微波功率好接着自各个UV灯泡702产生高达约100W的UV光。一实施例中,UV灯泡702可包括电极或细丝于其中,以致功率源614代表电极的电路与/或电流供应器,诸如直流(DC)或脉冲DC。
一实施例中,功率源614可包括射频(RF)功率源,其能够激发UV灯泡702中的气体。灯泡中的RF激发配置可为电容式或感应式。感应耦合等离子体(ICP)灯泡可经由产生比电容耦合放电更密的等离子体来有效地提高灯泡亮度。此外,ICP灯可排除起因为电极消减的UV输出消减而造成较长的灯泡寿命以提高系统生产率。
一实施例中,UV灯泡702散发的UV光经由穿过盖602中的孔洞内配置的窗口714而进入处理区700。窗口714可由不具OH的合成石英玻璃所构成且其的厚度足以维持真空而不会破裂。一实施例中,窗口714传送下至约150nm的UV光的熔融二氧化硅。
一实施例中,处理区700提供的容积能够维持约1托(Torr)至约650托的压力。一实施例中,处理气体717可通过两个入口通道716其中一者进入处理区700。处理气体717可通过相同的出口埠718离开。一实施例中,供应至外罩604内部的冷却气体经由窗口714而与处理区700分隔。
一实施例中,入口通道716与蒸汽输送系统750流体连通。此外,蒸汽输送系统可设以产生且输送去离子水蒸汽穿过入口通道716并进入处理区700。一实施例中,蒸汽输送系统750的部件、入口通道716与其它与处理区700流体连通的部件可包括具有钝化或涂覆表面的材料以避免去离子水蒸汽的腐蚀攻击。
一实施例中,蒸汽输送系统750的部件以及与其流体连通的部件包括电解抛光的不锈钢。不锈钢的电解抛光过程中,产生选择性自部件表面移除铁与镍原子且留下实质由铬与其氧化物构成的表面层的化学反应。结果为实质抵抗可能腐蚀物质(例如,去离子水蒸汽)攻击的表面层。
一实施例中,蒸汽输送系统750的部件以及与其流体连通的部件包括具有铬氧化物(chromoxide)膜薄层生长于其的表面上的不锈钢。得到的表面层实质抵抗可能腐蚀物质(例如,去离子水蒸汽)的攻击。
一实施例中,蒸汽输送系统750的部件以及与其流体连通的部件包括具有聚合物涂层(例如,TEFLON
Figure BPA00001276416600071
PTFE(聚四氟乙烯))的不锈钢。涂层可抵抗极端温度,且结果为实质抵抗可能腐蚀物质(例如,去离子水蒸汽)攻击的表面。
一实施例中,各个外罩604包括由涂覆有两向色性膜的铸模石英衬里704界定的内抛物线表面。石英衬里704反射UV灯泡702散发的UV光并根据石英衬里704导入处理区700的UV光图案而塑形以符合固化处理。一实施例中,石英衬里704经由移动与改变内抛物线表面来调节以更适合各个处理或任务。此外由于两向色性膜,石英衬里704可传送红外线并反射UV灯泡702散发的UV光。
一实施例中,在固化过程中旋转或以其它方式周期性移动石英衬里704可提高基材面中的亮度均匀性。一实施例中,当石英衬里相对于灯泡702为固定时,可旋转或周期性移动外罩604越过基材708。一实施例中,经由基座706的基材708旋转或周期性转移可提供基材708与灯泡702间的相对移动以提高亮度与固化均匀性。
一实施例中,UV灯泡702可为UV灯数组。一实施例中,UV灯数组可包括至少一散发第一波长分布的灯泡与至少一散发第二波长分布的灯泡。因此,除了调节气体流动、组成、压力与基材温度外,可经由界定已知固化腔室中的不同灯的不同照射顺序来控制固化处理。
图8描绘根据本发明一实施例的示范性方法800。文字块802,沉积介电层于基材上。利用高深宽比沟填工艺(HARP)技术来在介电层形成过程中改变介电材料的沉积速率来沉积氧化物层。示范性沉积处理如下。
首先将基材置于处理腔室(例如,串接处理腔室506)中。一实施例中,串接处理腔室506化学气相沉积(CVD)腔室。一实施例中,前体材料可流过与处理腔室506流体连通的歧管。这可包括将氧化气体前体、含硅前体与含氢氧自由基前体流过歧管。各个前体以初始流率流过歧管并进入处理腔室506。
取决于应用的处理类型,前体材料可帮助形成产物用来在基材上形成介电层的等离子体。沉积处理可包括诸如等离子体增强化学气相沉积(PECVD)、高密度等离子体化学气相沉积(HDPCVD)、大气压力化学气相沉积(APCVD)、次大气压化学气相沉积(SACVD)、或低压化学气相沉积(LPCVD)等技术。
前体的初始流率建立含硅前体比上氧化气体前体以及含硅前体比上含氢氧自由基前体的第一流率比例。对高深宽比沟槽中介电材料的初始沉积而言,含硅前体比上氧化气体前体的比例相当低以提供沟槽中介电材料的较慢沉积。随着沉积进展,含硅前体比上氧化气体前体的比例可被提高以增加介电材料的沉积速率。较高沉积速率造成沟槽中空隙机率降低的沉积阶段可达成调节。
一但在文字块802沉积氧化物层之后,在文字块804中介电层可经退火以提高高深宽比沟槽的缝隙中介电层的硅醇密度。一实施例中,通过暴露于蒸汽与UV辐射来完成退火处理。
可自用于文字块802(用来沉积介电层于基材上)中的处理腔室506移除基材并置于UV暴露腔室(例如,另一串接处理腔室506)中。与处理腔室506的入口通道716流体连通的蒸汽输送系统750引导蒸汽至基材表面。同时基材表面可于处理腔室506中暴露于来自UV灯泡702的UV辐射。UV辐射可分解输送至基材的蒸汽以致将氢氧自由基并入介电材料、提高硅醇的密度,特别在缝隙处。
一实施例中,蒸汽输送系统750输送水蒸汽(H2O)至基材表面以用于氢氧自由基的分离。一实施例中,亦可在UV辐射存在下引导臭氧(O3)与水蒸汽反应。一实施例中,可在UV辐射存在下输送过氧化氢(H2O2)至基材表面以用于氢氧自由基的分离。一实施例中,蒸汽输送系统可在UV辐射存在下输送水蒸汽、臭氧与过氧化氢以反应与分离好形成氢氧自由基。因此,可根据下列化学式产生氢氧自由基:
H2O+(UV)→OH+H
O3+(UV)→O2+O
H2O+O→2OH
H2O2+(UV)→H2O+O
H2O+O→2OH
基材进一步暴露于UV辐射以进一步固化。因此,氢氧自由基化合以自介电层释放水分。进一步UV固化亦促进稳定、网状的Si-O-Si键结。
文字块806,可将氮气(N2)导入处理区700以进一步退火且密化介电材料层。一实施例中,氮气退火发生于蒸汽退火介电材料的相同处理腔室506中。一实施例中,氮气退火发生于处理系统500中不同的处理腔室506内。
图9比较根据本发明一实施例在UV蒸汽退火之前与之后沉积的沟槽填充介电质膜的傅立叶转换红外线(FT-IR)光谱。如图所示,(-OH)与H2O键结(约3500cm-1处)的尖峰高度在UV蒸汽退火后减少的。吸收的减少暗指UV蒸汽退火处理造成膜的水分去吸附。
图10比较热蒸汽退火的沟槽填充介电质膜与UV蒸汽退火的沟槽填充介电质膜的图表。如长条图所示,UV蒸汽退火的膜具有明显较高的膜收缩。此外,如线图所示,UV蒸汽退火的膜亦具有明显较高的Si-O网状/笼状比例。这指出膜具有非常少的不欲的笼状键结且有相当高数目所欲的网状键结。笼状键结具有悬垂键结并易于在水分存在下吸引氢原子。然而,一但膜经UV退火,许多Si-O笼状键结转换成网状键结而造成更稳定、高度抗水膜。
本发明实施例提供修补隔离结构等中的空隙与缝隙的处理的控制提高,其经由单一基材工艺容积中快速与有效的退火处理。既然本发明实施例中所用的UV暴露腔室的处理区的容积明显低于批处理熔炉的那些容积,因此可达成较高的弹性于改变或微调退火处理中所用的气体混合物。再者,腔室中所需的气体体积的较小数量导致改变所欲气体混合物所需时间的明显减少。
此外,本发明实施例的较小处理容积导致退火基材中均匀性的提高。均匀性退火处理中温度与气体压力的函数。批次烘炉退火所需的大容积导致横跨一批基材的气体压力的非-均匀性。相对地,本发明实施例所需的工艺容积可让明显更恒定的气体压力横跨基材,导致均匀性的明显提高。
相对于批次烘炉退火,本发明实施例的修复处理产量亦明显改善。UV退火比起热蒸汽退火需要明显较少的时间。此外,相对于批次烘炉退火,本发明实施例在退火处理之前或之后不需时间用于排队等候。
因此,本发明实施例导致产生无空隙与缝隙的隔离结构等等,同时改善现有技术的方法与处理的控制、均匀性与产量。
虽然上文针对本发明的某些实施例,但可在不悖离本发明的基本范围下设计出本发明其它与进一步实施例,而本发明的范围由权利要求书所界定。

Claims (15)

1.一种固化一形成于一基材上的一沟槽中的介电材料的方法,包括:
转移该基材进入一腔室的一处理区中,该处理区设以暴露紫外光辐射给该基材;
流动一气体混合物进入该腔室的处理区中,其中该气体混合物包括一或更多水蒸汽、臭氧与过氧化氢;
暴露该气体混合物于紫外光辐射以产生一氢氧自由基;及
暴露该基材于紫外光辐射。
2.如权利要求1所述的方法,进一步包括在一氮环境中热退火该基材,其中该氮环境提供于该腔室的处理区中。
3.如权利要求1所述的方法,进一步包括:
转移该基材进入一第二腔室中;及
在一氮环境中热退火该基材。
4.如权利要求1所述的方法,其中该气体混合物包括水蒸汽与臭氧。
5.如权利要求1所述的方法,其中该气体混合物包括水蒸汽与过氧化氢。
6.一种在一基材上的一沟槽中形成介电材料的方法,包括:
转移该基材进入一多-腔室处理系统中的一第一处理腔室的一处理区中,其中该第一处理腔室设以沉积该介电材料于该基材上;
以一第一流率将一第一气体混合物引导进入该第一处理腔室的处理区中;
以一第二流率将一第二气体混合物引导进入该第一处理腔室的处理区中;其中该第二流率大于该第一流率;
将该基材自该第一处理腔室的处理区转移进入该多-腔室处理系统中的一第二处理腔室的处理区中,其中该第二处理腔室设以暴露该基材于紫外光辐射;
将一第三气体混合物流入该第二处理腔室的处理区中,其中该第三气体混合物包括一或更多水蒸汽、臭氧与过氧化氢;
暴露该第三气体混合物于紫外光辐射以产生一氢氧自由基;及
暴露该基材于紫外光辐射。
7.如权利要求6所述的方法,其中该第一与第二气体混合物各自包括一氧化气体前体、一含硅前体与一含氢氧自由基前体,且其中该第二气体混合物的含硅前体/氧化气体前体的比例高于该第一气体混合物。
8.如权利要求6所述的方法,进一步包括:
将氮气引导进入该第二处理腔室的处理区中;及
在一氮气氛围中热退火该基材。
9.如权利要求6所述的方法,进一步包括:
将该基材自该第二处理腔室转移至该多-腔室处理系统中的一第三处理腔室;及
在一氮环境中热退火该基材。
10.如权利要求6所述的方法,其中该第三气体混合物包括水蒸汽与臭氧。
11.如权利要求6所述的方法,其中该第三气体混合物包括水蒸汽与过氧化氢。
12.一种多-腔室处理系统,包括:
一第一腔室,设以沉积一介电材料;
一第二腔室,设以固化该介电材料;
一转移机器人,设以将一基材自该第一腔室转移至该第二腔室;
一蒸汽输送系统,流体连通于该第二腔室;及
一系统控制器,经程序化以提供控制信号好:
以一第一与第二速率将该介电材料沉积进入该基材上形成的一沟槽中,其中该第二速率高于该第一第一速率;
通过该蒸汽输送系统将一气体混合物引导进入该第二腔室中,该气体混合物包括一或更多水蒸汽、臭氧与过氧化氢;及
暴露该气体混合物于紫外光辐射。
13.如权利要求12所述的多-腔室处理系统,其中该蒸汽输送系统与该第二腔室包括具有钝化表面层的部件,且其中该系统控制器进一步经程序化以提供控制信号好暴露该基材于紫外光辐射。
14.如权利要求13所述的多-腔室处理系统,其中该第二腔室进一步设以在一氮环境中热退火该基材。
15.如权利要求13所述的多-腔室处理系统,进一步包括一设以在一氮环境中热退火该基材的第三处理腔室,其中该转移机器人进一步设以将该基材自该第二腔室转移至该第三腔室。
CN200980122000.6A 2008-06-06 2009-05-22 具有水蒸气的uv固化方法与设备 Expired - Fee Related CN102057479B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/134,413 US20090305515A1 (en) 2008-06-06 2008-06-06 Method and apparatus for uv curing with water vapor
US12/134,413 2008-06-06
PCT/US2009/045003 WO2009148859A2 (en) 2008-06-06 2009-05-22 Method and apparatus for uv curing with water vapor

Publications (2)

Publication Number Publication Date
CN102057479A true CN102057479A (zh) 2011-05-11
CN102057479B CN102057479B (zh) 2014-03-12

Family

ID=41398777

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200980122000.6A Expired - Fee Related CN102057479B (zh) 2008-06-06 2009-05-22 具有水蒸气的uv固化方法与设备

Country Status (5)

Country Link
US (1) US20090305515A1 (zh)
KR (1) KR20110015053A (zh)
CN (1) CN102057479B (zh)
TW (1) TW201001620A (zh)
WO (1) WO2009148859A2 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013016942A1 (zh) * 2011-07-29 2013-02-07 无锡华瑛微电子技术有限公司 多腔室半导体处理装置
CN103817058A (zh) * 2014-01-20 2014-05-28 老虎粉末涂料制造(太仓)有限公司 一种热敏性基材封边的固化方法
CN106158721A (zh) * 2015-05-15 2016-11-23 台湾积体电路制造股份有限公司 用于填充浅沟槽隔离(sti)区的沟槽的方法
CN113517217A (zh) * 2021-06-29 2021-10-19 上海华力集成电路制造有限公司 Harp膜的形成方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8528224B2 (en) * 2009-11-12 2013-09-10 Novellus Systems, Inc. Systems and methods for at least partially converting films to silicon oxide and/or improving film quality using ultraviolet curing in steam and densification of films using UV curing in ammonia
US8338086B2 (en) * 2010-03-31 2012-12-25 Tokyo Electron Limited Method of slimming radiation-sensitive material lines in lithographic applications
US8309421B2 (en) 2010-11-24 2012-11-13 Applied Materials, Inc. Dual-bulb lamphead control methodology
US8778816B2 (en) 2011-02-04 2014-07-15 Applied Materials, Inc. In situ vapor phase surface activation of SiO2
JP5976776B2 (ja) * 2011-04-08 2016-08-24 アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated Uv処理、化学処理、および堆積のための装置および方法
TWM610611U (zh) * 2011-10-05 2021-04-21 美商應用材料股份有限公司 羥化基材表面的裝置
KR101221969B1 (ko) * 2012-01-02 2013-01-15 한국광기술원 Led 패키지의 가압 경화 장치 및 방법
US10343907B2 (en) 2014-03-28 2019-07-09 Asm Ip Holding B.V. Method and system for delivering hydrogen peroxide to a semiconductor processing chamber
US9431238B2 (en) 2014-06-05 2016-08-30 Asm Ip Holding B.V. Reactive curing process for semiconductor substrates
WO2018191484A1 (en) * 2017-04-13 2018-10-18 Applied Materials, Inc. Method and apparatus for deposition of low-k films
US10093108B1 (en) 2017-06-28 2018-10-09 Xerox Corporation System and method for attenuating oxygen inhibition of ultraviolet ink curing on an image on a three-dimensional (3D) object during printing of the object

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5972430A (en) * 1997-11-26 1999-10-26 Advanced Technology Materials, Inc. Digital chemical vapor deposition (CVD) method for forming a multi-component oxide layer
EP1077479A1 (en) * 1999-08-17 2001-02-21 Applied Materials, Inc. Post-deposition treatment to enchance properties of Si-O-C low K film
US6475930B1 (en) * 2000-01-31 2002-11-05 Motorola, Inc. UV cure process and tool for low k film formation
US6596343B1 (en) * 2000-04-21 2003-07-22 Applied Materials, Inc. Method and apparatus for processing semiconductor substrates with hydroxyl radicals
US6614181B1 (en) * 2000-08-23 2003-09-02 Applied Materials, Inc. UV radiation source for densification of CVD carbon-doped silicon oxide films
US6566278B1 (en) * 2000-08-24 2003-05-20 Applied Materials Inc. Method for densification of CVD carbon-doped silicon oxide films through UV irradiation
US7141483B2 (en) * 2002-09-19 2006-11-28 Applied Materials, Inc. Nitrous oxide anneal of TEOS/ozone CVD for improved gapfill
US7456116B2 (en) * 2002-09-19 2008-11-25 Applied Materials, Inc. Gap-fill depositions in the formation of silicon containing dielectric materials
US20070212850A1 (en) * 2002-09-19 2007-09-13 Applied Materials, Inc. Gap-fill depositions in the formation of silicon containing dielectric materials
US7335609B2 (en) * 2004-08-27 2008-02-26 Applied Materials, Inc. Gap-fill depositions introducing hydroxyl-containing precursors in the formation of silicon containing dielectric materials
US20050136684A1 (en) * 2003-12-23 2005-06-23 Applied Materials, Inc. Gap-fill techniques
US7528051B2 (en) * 2004-05-14 2009-05-05 Applied Materials, Inc. Method of inducing stresses in the channel region of a transistor
US20050272220A1 (en) * 2004-06-07 2005-12-08 Carlo Waldfried Ultraviolet curing process for spin-on dielectric materials used in pre-metal and/or shallow trench isolation applications
US20070212847A1 (en) * 2004-08-04 2007-09-13 Applied Materials, Inc. Multi-step anneal of thin films for film densification and improved gap-fill
US7678682B2 (en) * 2004-11-12 2010-03-16 Axcelis Technologies, Inc. Ultraviolet assisted pore sealing of porous low k dielectric films
US20060105106A1 (en) * 2004-11-16 2006-05-18 Applied Materials, Inc. Tensile and compressive stressed materials for semiconductors
US20060249175A1 (en) * 2005-05-09 2006-11-09 Applied Materials, Inc. High efficiency UV curing system
US7777198B2 (en) * 2005-05-09 2010-08-17 Applied Materials, Inc. Apparatus and method for exposing a substrate to a rotating irradiance pattern of UV radiation
US20060251827A1 (en) * 2005-05-09 2006-11-09 Applied Materials, Inc. Tandem uv chamber for curing dielectric materials
US7247582B2 (en) * 2005-05-23 2007-07-24 Applied Materials, Inc. Deposition of tensile and compressive stressed materials
US8138104B2 (en) * 2005-05-26 2012-03-20 Applied Materials, Inc. Method to increase silicon nitride tensile stress using nitrogen plasma in-situ treatment and ex-situ UV cure
US7692171B2 (en) * 2006-03-17 2010-04-06 Andrzei Kaszuba Apparatus and method for exposing a substrate to UV radiation using asymmetric reflectors
SG136078A1 (en) * 2006-03-17 2007-10-29 Applied Materials Inc Uv cure system
US7566891B2 (en) * 2006-03-17 2009-07-28 Applied Materials, Inc. Apparatus and method for treating a substrate with UV radiation using primary and secondary reflectors
US20070295012A1 (en) * 2006-06-26 2007-12-27 Applied Materials, Inc. Nitrogen enriched cooling air module for uv curing system

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013016942A1 (zh) * 2011-07-29 2013-02-07 无锡华瑛微电子技术有限公司 多腔室半导体处理装置
CN103817058A (zh) * 2014-01-20 2014-05-28 老虎粉末涂料制造(太仓)有限公司 一种热敏性基材封边的固化方法
CN106158721A (zh) * 2015-05-15 2016-11-23 台湾积体电路制造股份有限公司 用于填充浅沟槽隔离(sti)区的沟槽的方法
CN106158721B (zh) * 2015-05-15 2019-12-27 台湾积体电路制造股份有限公司 用于填充浅沟槽隔离(sti)区的沟槽的方法
CN113517217A (zh) * 2021-06-29 2021-10-19 上海华力集成电路制造有限公司 Harp膜的形成方法

Also Published As

Publication number Publication date
TW201001620A (en) 2010-01-01
CN102057479B (zh) 2014-03-12
WO2009148859A2 (en) 2009-12-10
US20090305515A1 (en) 2009-12-10
KR20110015053A (ko) 2011-02-14
WO2009148859A3 (en) 2010-03-18

Similar Documents

Publication Publication Date Title
CN102057479B (zh) 具有水蒸气的uv固化方法与设备
CN109791870B (zh) 半导体器件制造中高品质氧化硅膜的低温形成
CN103270578B (zh) 使用微波等离子体的薄膜沉积
KR101853802B1 (ko) 라디칼­성분 cvd에 의한 컨포멀 층들
US20130288485A1 (en) Densification for flowable films
KR101837648B1 (ko) 라디칼-컴포넌트 cvd를 위한 인­시츄 오존 경화
KR101528832B1 (ko) 유동성 유전체 층의 형성 방법
US7582555B1 (en) CVD flowable gap fill
KR101931134B1 (ko) 2개의 스테이지들에서의 균일한 건식 에칭
CN1082569C (zh) 微波等离子体处理装置及其处理方法
CN101736316B (zh) 处理室的高效uv清洁
TWI395269B (zh) 以harpii 處理固化烷氧矽烷前驅物沉積之二氧化矽薄膜的方法
CN100483646C (zh) 用于改进间隙填充应用的高产能hdp-cvd处理
US20130217240A1 (en) Flowable silicon-carbon-nitrogen layers for semiconductor processing
CN107408493B (zh) 脉冲氮化物封装
CN1735710A (zh) 形成高质量的低温氮化硅膜的方法和设备
CN101032002A (zh) 用于处理衬底的等离子体处理系统
CN1898409A (zh) 形成高质量低温氮化硅层的方法和设备
CN1732288A (zh) 形成高质量的低温氮化硅层的方法和设备
TWI236059B (en) Method for cleaning a plasma enhanced CVD chamber
CN1940129A (zh) 高密度电浆化学气相沉积反应器及方法
CN1460130A (zh) 无机/有机介电薄膜的沉积系统及方法
TWI288185B (en) Processing apparatus and processing method
JP2008181912A (ja) プラズマ処理装置
CN100541736C (zh) 基板处理方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C53 Correction of patent for invention or patent application
CB02 Change of applicant information

Address after: American California

Applicant after: Applied Materials Inc.

Address before: American California

Applicant before: Applied Materials Inc.

GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140312

Termination date: 20160522

CF01 Termination of patent right due to non-payment of annual fee