CN102054062A - 互动式文字标记金属短路电路位置的检测方法及装置 - Google Patents

互动式文字标记金属短路电路位置的检测方法及装置 Download PDF

Info

Publication number
CN102054062A
CN102054062A CN2009102096262A CN200910209626A CN102054062A CN 102054062 A CN102054062 A CN 102054062A CN 2009102096262 A CN2009102096262 A CN 2009102096262A CN 200910209626 A CN200910209626 A CN 200910209626A CN 102054062 A CN102054062 A CN 102054062A
Authority
CN
China
Prior art keywords
short circuit
testing result
design
circuit paths
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2009102096262A
Other languages
English (en)
Inventor
刘佩佩
王佳维
黄思诚
杰生·普耶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Synopsys Inc
Original Assignee
Synopsys Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Synopsys Inc filed Critical Synopsys Inc
Priority to CN2009102096262A priority Critical patent/CN102054062A/zh
Priority to PCT/IB2010/002740 priority patent/WO2011051786A2/en
Priority to US13/504,439 priority patent/US20120221991A1/en
Publication of CN102054062A publication Critical patent/CN102054062A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明涉及一种互动式文字标记金属短路电路位置检测方法及装置,该方法包含如下步骤:包含步骤如下:输入一电路设计的档案,其中该电路设计档案包含该电路设计的布局图案数据,该电路设计的档案格式为通用数据流格式;输入一设计规则组;根据该设计规则组选取一特定检查规则,其中该特定检查规则是用以检测该电路设计中的文字标记金属短路电路;根据该特定检查规则对于该电路设计执行一验证程序以得到一第一短路路径检测结果,其中该第一短路路径检测结果包含该电路设计中所有短路路径;以及根据该第一短路路径检测结果产生一第一提示状态以提供一使用者确认一第一金属短路位置。

Description

互动式文字标记金属短路电路位置的检测方法及装置
技术领域
本发明是关于电路设计中的检测方法及装置,特别是关于电路设计中的互动式文字标记金属短路位置检测方法及其装置。
背景技术
集成电路(IC)的制造技术不断进步,使得IC芯片的最小尺寸也一直下降。然在缩小芯片尺寸趋势的物理设计中,更需要考虑制造能力(Manufacturability)所造成合格率和可靠性的影响,而其中功率损耗问题尤需注意。典型的处理规则具体指定导线单位宽度所承载电流的安培量。另一方面,总功率限制亦为重要的议题,其延伸的散热问题对于单一封装设计而言,需具备在器件损坏之前的散热能力。标准集成电路封装具备数瓦特的散热能力。然而,新颖的封装设计利用热鳍(Heat Fin)或其它散热方法使其具备更佳的散热能力。
集成电路的物理设计验证(Physical Design Verification)为电路设计流程中重要的一环。物理设计验证的步骤将确认一集成电路设计是否符合所有流程规则。几何设计规则藉由检查一电路的最终布局的相对位置或语法(Syntax)确保该电路得以正确地制造。然而,功能正确性检验将由可操纵电路动作及其行为的仿真器(Simulator)和验证器(Verifier)协助完成。电气规则检查(Electrical Rule Check)或设计规则检查(Design Rule Check),其用以处理布局语法及复杂行为分析。电气规则为一电路的相关属性规定,其可藉由几何及连结关系决定。
在集成电路设计的验证工作中,文字标记金属短路电路位置检测是一重要议题。然而,现有工具的检测方式为列出一短路路径上所有多边形(Polygon),随后需使用者逐一检查所列出的多边形。当完成该短路路径检查后,再次执行验证工具以取得另一短路路径,随后使用者再次逐一检查所列出的多边形。此程序重复操作直到完成所有短路电路位置检测工作,以致花费了太多的时间。因此,电子设计自动化业界需要一种有效率的文字标记金属短路电路位置检测方法与装置,藉此以缩短电路的设计过程。
发明内容
本发明提供一种互动式文字标记金属短路电路位置检测方法与装置,其根据一特定检查规则对于一电路设计执行一验证程序以得到一短路路径检测结果,其中该短路路径检测结果包含该电路设计中所有短路路径。随后,针对该短路路径检测结果中的所有短路路径,依序产生提示状态以提供一使用者依序确认金属短路位置,藉此加速该电路设计中的文字标记金属短路电路位置的检测。
根据本发明一实施例揭示一种互动式文字标记金属短路电路位置检测方法,包含步骤如下:输入一电路设计,其中该电路设计档案包含布局图案数据,该电路设计的档案格式为通用数据流(Generic Data Stream)格式;输入一设计规则组;根据该设计规则组选取一特定检查规则,其中该特定检查规则是用以检测该电路设计中的文字标记金属短路电路路径;根据该特定检查规则对于该电路设计执行一验证程序以得到一第一短路路径检测结果,其中该第一短路路径检测结果包含该电路设计中所有短路路径;以及根据该第一短路路径检测结果产生一第一提示状态以提供一使用者确认一第一金属短路位置,藉此加速该电路设计中的文字标记金属短路电路位置的检测。该第一短路路径检测结果为单元短路(Cell Short)检测结果、阶层短路(HierarchicalShort)检测结果或同时包含单元短路路径检测结果及阶层短路路径检测结果,但本发明不以此为限。上述的验证程序为一设计规则检查(Design RuleCheck)程序。上述的标记伪文字程序为一标记VDD及VSS文字程序,但本发明不以此为限。
根据本发明一实施例揭示一种互动式文字标记金属短路电路检测装置,其包含一输入模块、一选取单元、一执行单元、一产生单元、一互动单元、一更新单元及一显示单元。该输入模块被构建以输入一电路设计及一设计规则组,其中该电路设计档案包含布局图案的数据,该电路设计的档案格式为通用数据流格式,但本发明不以此为限。该选取单元被构建以根据该设计规则组选取一特定检查规则。该特定检查规则是用以检测该电路设计中的至少一文字标记金属短路电路路径,但本发明不以此为限。该执行单元被构建以根据该特定检查规则对于该电路设计执行一验证程序,或根据该验证程序的结果使用模糊算法执行一标记伪文字程序。该验证程序为一设计规则检查程序。该标记伪文字程序为一标记VDD及VSS文字程序,但本发明不以此为限。该产生单元被构建以根据该验证程序的该结果或该标记伪文字程序的结果产生一短路路径检测结果。该短路路径检测结果为单元短路路径检测结果、阶层短路路径检测结果或同时包含单元短路路径检测结果及阶层短路路径检测结果,但本发明不以此为限。该互动单元,被构建以根据该短路路径检测结果产生一提示状态或一待确认状态。该更新单元被构建以根据一使用者对于该提示状态的回复信息或该使用者对于该待确认状态提供的确认信息更新该短路路径检测结果、该提示状态或该待确认状态。该显示单元被构建以显示该短路路径检测结果、该提示状态或该待确认状态。
附图说明
图1是本发明的一实施例的互动式文字标记金属短路电路位置检测方法的流程图;
图2是步骤S102的详细步骤;
图3是步骤S103的详细步骤;
图4是本发明的另一实施例的互动式文字标记金属短路电路位置检测装置的方块图;及
图5是本发明的再一实施例的一单元短路位置检测窗口。
具体实施方式
本发明在此所探讨的方向为一种互动式文字标记金属短路电路位置检测方法及其装置。为了能彻底地了解本发明,将在下列的描述中提出详尽的步骤及组成。显然地,本发明的施行并未限定于电路设计的技术人员所熟悉的特殊细节。另一方面,众所周知的组成或步骤并未描述于细节中,以避免造成本发明不必要的限制。本发明的较佳实施例会详细描述如下,然而除了这些详细描述之外,本发明还可以广泛地施行在其它的实施例中,且本发明的范围不受限定,其以之后的权利要求书为准。
图1显示本发明的一实施例的互动式文字标记金属短路电路位置检测方法的流程图。为了使本领域普通技术人员可以通过本实施例的教导实施本发明,以下结合图1至图3说明互动式文字标记金属短路电路位置检测方法的流程。
在步骤101中,开始本实施例的流程。在步骤102中,验证一使用者输入的一待检测电路。在步骤103中,根据步骤102的验证结果执行一互动式文字标记金属短路电路(Texted Metal Short Circuit)检测程序。在步骤104中,结束本实施例的流程。
根据本发明的一实施例,图2显示步骤102的详细步骤。在步骤201中,输入一电路设计,其中该电路设计包含布局图案数据,该电路设计的档案格式为通用数据流(Generic Data Stream)格式,但本发明不以此为限。该电路设计,例如为一集成电路设计。在步骤202中,输入一设计规则(Design Rule)组。在步骤203中,根据该设计规则组选取一特定检查规则。根据本发明的一实施例,该特定检查规则是用以检测该电路设计中的文字标记金属短路电路路径。该特定检查规则将随后用于,例如一设计规则检查(Design RuleCheck)程序,但本发明不以此为限。该电路设计中的文字标记金属短路电路路径为该电路设计中的配电(Power Distribution)、输入单元(Input Cell)或输出单元(Output Cell)的文字标记金属短路电路路径,但本发明不以此为限。在步骤204中,根据该特定检查规则对于该电路设计执行一验证程序。该验证程序为一设计规则检查程序。在步骤205中,根据该验证程序的执行结果产生一短路路径(Path)检测结果,其中该短路路径检测结果包含该电路设计中所有短路路径。该短路路径检测结果为单元短路(Cell Short)路径检测结果或为阶层短路(Hierarchical Short)路径检测结果,或同时包含单元短路路径检测结果及阶层短路路径检测结果,但本发明不以此为限。
根据本发明的一实施例,图3显示步骤103的详细步骤。在步骤301中,根据步骤205产生的短路路径检测结果判断为何种类型短路。若该短路路径检测结果为单元短路路径,则执行步骤302-305以完成所有文字标记金属短路电路位置的检测。若该短路路径检测结果为阶层短路路径,则执行步骤307-313以完成所有文字标记金属短路电路位置的检测。若该短路路径检测结果同时包含单元短路路径及阶层短路路径,则需执行步骤302-305及步骤307-313以完成所有文字标记金属短路电路位置的检测。根据本发明的一实施例,该短路路径检测结果同时包含单元短路路径及阶层短路路径。在步骤302中,根据该短路路径检测结果中的一单元短路路径产生一提示状态,以提供一使用者根据该提示状态确认一金属短路位置。在步骤303中,该使用者修改该单元短路电路。在步骤304中,判断是否已完成该检测结果中所有单元短路电路位置检测。若是,则在步骤306中,结束单元短路电路位置检测。若否,则在步骤305中更新该电路设计及更新该短路路径检测结果。
对于阶层短路类型的短路电路路径,在步骤307中根据该短路路径检测结果中的阶层短路路径使用模糊(Fuzzy)算法执行一标记伪文字(Pseudo Text)程序,并得到一使用模糊算法的检测结果。该标记伪文字程序为一标记VDD及VSS文字程序,但本发明不以此为限。在步骤308中,判断是否有待确认的情况。例如,两个相连接的多边形(Polygon)或二维图案具有不同的文字标记。在此情况下,则需该使用者确认是否为正确的连接。因此,若需使用者确认,则在步骤308中产生一待确认状态以提供该使用者确认是否为正确的连接。随后,在步骤313中,更新该电路设计及更新该使用模糊算法的短路路径检测结果。若在步骤308中判断无需使用者确认,则在步骤310中根据该使用模糊算法的短路路径检测结果的一阶层短路路径产生一提示状态以提供该使用者根据该提示状态确认一金属短路位置。随后,在步骤311中修改该阶层短路电路。在步骤312中,判断是否已完成所有文字标记金属短路电路位置检测。若是,则在步骤314中结束阶层短路类型的短路电路位置检测。若否,则在步骤313中更新该电路设计及更新该使用模糊算法的短路路径检测结果。
图4显示本发明的另一实施例的互动式文字标记金属短路电路位置检测装置的方块图。互动式文字标记金属短路电路位置检测装置400包含一输入模块401、一选取单元402、一执行单元403、一产生单元404、一互动单元405、一更新单元406及一显示单元407。该输入模块401被构建以输入一电路设计及一设计规则组,其中该电路设计档案包含布局图案的数据,该电路设计的档案格式为通用数据流格式,但本发明不以此为限。该电路设计,例如为一集成电路设计。该选取单元402被构建以根据该设计规则组选取一特定检查规则。该特定检查规则是用以检测该电路设计中的至少一文字标记金属短路电路路径,但本发明不以此为限。该电路设计中的该至少一文字标记金属短路电路路径包含该电路设计中的配电、输入单元或输出单元的文字标记金属短路电路路径,但本发明不以此为限。该执行单元403被构建以根据该特定检查规则对于该电路设计执行一验证程序,及根据该验证程序的结果使用模糊算法执行一标记伪文字程序。该验证程序为一设计规则检查程序。该标记伪文字程序为一标记VDD及VSS文字程序,但本发明不以此为限。该产生单元404被构建以根据该验证程序的该结果或该标记伪文字程序的结果产生一短路路径检测结果。该短路路径检测结果为单元短路路径检测结果、阶层短路路径检测结果,或同时包含单元短路路径检测结果及阶层短路路径检测结果,但本发明不以此为限。该互动单元405被构建以根据该短路路径检测结果产生一提示状态或一待确认状态。该更新单元406被构建以根据一使用者对于该提示状态提供的回复信息或该使用者对于该待确认状态提供的确认信息更新该短路路径检测结果、该提示状态或该待确认状态。该显示单元407被构建以显示该短路路径检测结果、该提示状态或该待确认状态。
根据本发明的再一实施例,图5示例一单元短路位置检测窗口500的情景。根据一短路路径检测结果中的一单元短路路径,一提示状态的部分内容,例如短路搜寻(Short Finder)窗口51,提供使用者关于该单元短路路径的相关信息。该提示状态的内容包含,例如短路网(Shorted Nets)信息及操作提示(Instructions)信息,但本发明不以此为限。短路网信息包含不同类型的多边形信息,例如图案501、502及503,其在布局(Layout)窗口52中所相对应多边形为501′、502′及503′。使用者在短路网信息中可以获取,例如,多边形501′(相对应图案为501)所属的网、单元、层及多边形501′在布局窗口52中的相关坐标信息。此外,使用者在操作提示信息中可获取,例如,一短路存在于单元TOP中的网test1及网test2之间。使用者亦可根据操作提示信息中的提示确认503及503′属于网test1或网test2。该操作提示信息亦提示使用者短路存在的位置,使用者可点选图案501、502或503,其在布局窗口52中相对应的多边形将会被突显出来。
本发明的技术内容及技术特点已揭示如上,然而熟悉本项技术的人士仍可能基于本发明的教示及揭示而作种种不背离本发明精神的替换及修饰。因此,本发明的保护范围应不限于实施例所揭示者,而应包括各种不背离本发明的替换及修饰,并为以下的申请权利要求书所涵盖。

Claims (22)

1.一种互动式文字标记金属短路电路位置的检测方法,其特征在于包含如下步骤:
提供一电路设计,其中该电路设计包含布局图案的数据;
提供一设计规则组;
根据该设计规则组选取一特定检查规则;
根据该特定检查规则对于该电路设计执行一验证程序以得到一第一短路路径检测结果,其中该第一短路路径检测结果包含该电路设计中所有短路路径;及
根据该第一短路路径检测结果产生一第一提示状态以提供使用者确认一第一金属短路位置,藉此加速该电路设计中的文字标记金属短路电路位置的检测。
2.根据权利要求1所述的方法,其另包含根据该第一短路路径检测结果使用模糊算法执行一标记伪文字程序,用以得到一第二短路路径检测结果。
3.根据权利要求2所述的方法,其另包含根据该第二短路路径检测结果产生一第二提示状态以提供该使用者确认一第二金属短路位置。
4.根据权利要求2所述的方法,其另包含根据该第二短路路径检测结果产生一待确认状态。
5.根据权利要求4所述的方法,其另包含根据该使用者对于该待确认状态提供的确认结果得到一第三短路路径检测结果。
6.根据权利要求5所述的方法,其特征在于,其中该第一短路路径检测结果、该第二短路路径检测结果及该第三短路路径检测结果为单元短路路径检测结果、阶层短路路径检测结果,或同时包含单元短路路径检测结果及阶层短路路径检测结果。
7.根据权利要求1所述的方法,其特征在于,其中该验证程序为一设计规则检查程序。
8.根据权利要求1所述的方法,其特征在于,其中该标记伪文字程序为一标记VDD及VSS的文字程序。
9.根据权利要求1所述的方法,其特征在于,其中该电路设计的档案格式为通用数据流格式。
10.根据权利要求1所述的方法,其特征在于,其中该电路设计为一集成电路设计。
11.根据权利要求1所述的方法,其特征在于,其中该特定检查规则是用以检测该电路设计中的至少一文字标记金属短路电路路径。
12.根据权利要求11所述的方法,其特征在于,其中该电路设计中的该至少一文字标记金属短路电路路径为该电路设计中的配电、输入单元或输出单元的文字标记金属短路电路路径。
13.一种互动式文字标记金属短路电路位置的检测装置,其特征在于包含:
一输入模块,被构建以输入一电路设计及一设计规则组,其中该电路设计档案包含布局图案的数据;
一选取单元,被构建以根据该设计规则组选取一特定检查规则;
一执行单元,被构建以根据该特定检查规则对于该电路设计执行一验证程序,或根据该验证程序的结果使用模糊算法执行一标记伪文字程序;
一产生单元,被构建以根据该验证程序的结果或该标记伪文字程序的结果产生一短路路径检测结果;及
一互动单元,被构建以根据该短路路径检测结果产生一提示状态或一待确认状态。
14.根据权利要求13所述的装置,其另包一更新单元,被构建以根据一使用者对于该提示状态提供的回复信息或该使用者对于该待确认状态提供的确认信息更新该短路路径检测结果、该提示状态或该待确认状态。
15.根据权利要求14所述的装置,其另包含一显示单元,被构建以显示该短路路径检测结果、该提示状态或该待确认状态。
16.根据权利要求13所述的装置,其特征在于,其中该短路路径检测结果为单元短路路径检测结果、阶层短路路径检测结果,或同时包含单元短路路径检测结果及阶层短路路径检测结果。
17.根据权利要求13所述的装置,其特征在于,其中该验证程序包含一设计规则检查程序。
18.根据权利要求13所述的装置,其特征在于,其中该标记伪文字程序为一标记VDD及VSS的文字程序。
19.根据权利要求13所述的装置,其特征在于,其中该电路设计的档案格式为通用数据流格式。
20.根据权利要求13所述的装置,其特征在于,其中该电路设计为一集成电路设计。
21.根据权利要求13所述的装置,其特征在于,其中该特定检查规则是用以检测该电路设计中的至少一文字标记金属短路电路路径。
22.根据权利要求13所述的装置,其特征在于,其中该电路设计中的该至少一文字标记金属短路电路路径为该电路设计中的配电、输入单元或输出单元的文字标记金属短路电路路径。
CN2009102096262A 2009-10-30 2009-10-30 互动式文字标记金属短路电路位置的检测方法及装置 Pending CN102054062A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN2009102096262A CN102054062A (zh) 2009-10-30 2009-10-30 互动式文字标记金属短路电路位置的检测方法及装置
PCT/IB2010/002740 WO2011051786A2 (en) 2009-10-30 2010-10-27 Interactive method and apparatus for detecting texted metal short circuits
US13/504,439 US20120221991A1 (en) 2009-10-30 2010-10-27 Interactive Method and Apparatus for Detecting Texted Metal Short Circuits

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009102096262A CN102054062A (zh) 2009-10-30 2009-10-30 互动式文字标记金属短路电路位置的检测方法及装置

Publications (1)

Publication Number Publication Date
CN102054062A true CN102054062A (zh) 2011-05-11

Family

ID=43958383

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009102096262A Pending CN102054062A (zh) 2009-10-30 2009-10-30 互动式文字标记金属短路电路位置的检测方法及装置

Country Status (1)

Country Link
CN (1) CN102054062A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103970917A (zh) * 2013-01-28 2014-08-06 瑞昱半导体股份有限公司 死结检测方法以及机器可读媒体
WO2015161396A1 (zh) * 2014-04-24 2015-10-29 蔡忠贞 故障检测表
CN106649895A (zh) * 2015-10-28 2017-05-10 北京华大九天软件有限公司 一种层次化的集成电路版图短路查找方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103970917A (zh) * 2013-01-28 2014-08-06 瑞昱半导体股份有限公司 死结检测方法以及机器可读媒体
CN103970917B (zh) * 2013-01-28 2018-09-07 瑞昱半导体股份有限公司 死结检测方法以及机器可读媒体
WO2015161396A1 (zh) * 2014-04-24 2015-10-29 蔡忠贞 故障检测表
CN106649895A (zh) * 2015-10-28 2017-05-10 北京华大九天软件有限公司 一种层次化的集成电路版图短路查找方法

Similar Documents

Publication Publication Date Title
CN101669121B (zh) 增量式布局分析
CN201562275U (zh) 用于在物理验证期间管理违例和错误分类的设备
CN106055724B (zh) 设计半导体器件、制造器件的系统以及使用系统的方法
KR100517537B1 (ko) 반도체 집적회로의 설계방법
CN101542488A (zh) 电子设计自动化中的属性
CN103838894B (zh) 一种pdk自动测试实现方法
US7900178B2 (en) Integrated circuit (IC) design method, system and program product
KR102419645B1 (ko) 집적 회로를 설계하기 위한 컴퓨터 구현 방법, 컴퓨팅 시스템, 및 집적 회로의 제조 방법
US11972186B2 (en) Integrated circuit device design method and system
CN112199913B (zh) 一种基于Coq的超大规模集成电路RTL漏洞形式化分析方法
CN104933214A (zh) 集成电路设计方法和装置
CN108959693B (zh) 设计集成电路的方法,以及制造集成电路的方法
CN102054062A (zh) 互动式文字标记金属短路电路位置的检测方法及装置
US8718382B2 (en) Scalable pattern matching between a pattern clip and a pattern library
US20080072191A1 (en) Sanity checker for integrated circuits
CN101162477A (zh) 验证drc配置文件的方法
CN108140059A (zh) 用于基于布局的检查的分析过程参数的可视化
JP2006058413A (ja) マスクの形成方法
CN102054076A (zh) 文字标记金属短路电路的检测方法及装置
US20120221991A1 (en) Interactive Method and Apparatus for Detecting Texted Metal Short Circuits
KR101051687B1 (ko) 리버스 마스크 툴링 스펙을 이용한 마스크 데이터 검증 시스템
TW201122872A (en) Interactive method and apparatus for detecting texted metal short circuit location
CN102054081A (zh) 应用于集成电路的物理设计验证的方法及其装置
TWI526859B (zh) 應用於積體電路之實體設計驗證之方法及其裝置
JP2003163144A (ja) テストパターン作成装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20110511