CN103838894B - 一种pdk自动测试实现方法 - Google Patents

一种pdk自动测试实现方法 Download PDF

Info

Publication number
CN103838894B
CN103838894B CN201210487094.0A CN201210487094A CN103838894B CN 103838894 B CN103838894 B CN 103838894B CN 201210487094 A CN201210487094 A CN 201210487094A CN 103838894 B CN103838894 B CN 103838894B
Authority
CN
China
Prior art keywords
pdk
program
testing
file
test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210487094.0A
Other languages
English (en)
Other versions
CN103838894A (zh
Inventor
任丛飞
张效通
吕昌
李起宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Empyrean Technology Co Ltd
Original Assignee
Beijing CEC Huada Electronic Design Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing CEC Huada Electronic Design Co Ltd filed Critical Beijing CEC Huada Electronic Design Co Ltd
Priority to CN201210487094.0A priority Critical patent/CN103838894B/zh
Publication of CN103838894A publication Critical patent/CN103838894A/zh
Application granted granted Critical
Publication of CN103838894B publication Critical patent/CN103838894B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本发明公开一种PDK自动测试的实现方法,属于IC CAD工具中PDK设计、测试技术领域。该方法通过程序实现了PDK单元的批量产生和测试。通过读取配置文件中设置的PDK库名、单元名、路径、以及单元的参数组合,可以自动生成对应的电路图和版图,包含不同参数的大量PDK单元;并且可以批量的进行DRC,LVS验证,有效的验证了技术文件,Symbol,CDF,Callback,参数化单元,物理验证规则,Spice Model的正确性。依照本发明,程序内定义了测试单元的产生、测试过程,测试结果的整理,以及用户进行不同测试步骤的选择。

Description

一种PDK自动测试实现方法
技术领域
一种PDK自动测试实现方法是通过EDA(Electronic Design Automation)工具来进行PDK(Process Design Kits)库的自动测试的方法。本发明属于集成电路计算机辅助设计( IC CAD )领域,尤其是IC CAD工具中PDK设计、测试技术领域。
背景技术
PDK是沟通IC设计公司、代工厂与EDA厂商的桥梁。当我们需要开始采用一个新的半导体工艺时,首先需要开发一套PDK,PDK用代工厂的语言定义了一套反映代工厂工艺的文档资料,是设计公司用来做物理验证的基石。PDK包含了反映制造工艺基本的“积木块”:晶体管、接触孔,互连线等。
除PDK的参考手册(Documentation)外,PDK的内容还包括:
(1)器件模型(Device Model):由Foundry提供的仿真模型文件
(2)Symbols 和 View:用于原理图设计的符号,参数化的设计单元都通过了SPICE仿真的验证
(3)CDF(Component Description Format,组件描述格式) & Callback:器件的属性描述文件,定义了器件类型、器件名称、器件参数及参数调用关系函数集Callback、器件模型、器件的各种视图格式等
(4)Pcell(Parameterized Cell,参数化单元):它由EDA工具所支持的语言编写,其对应的版图通过了DRC和LVS验证,方便设计人员进行Schematic Driven Layout(原理图驱动的版图)设计流程
(5)技术文件(Technology File):用于版图设计和验证的工艺文件,包含GDSII的设计数据层和工艺层的映射关系定义、设计数据层的属性定义、在线设计规则、电气规则、显示色彩定义和图形格式定义等
(6)PV Rule(物理验证规则)文件:包含版图验证文件DRC/LVS/RC提取等
为了验证PDK的正确性,往往需要对不同的PDK单元进行不同的参数设置,生成大量的单元,然后来进行正确性的检查,包括DRC(Design Rule Check), LVS(Layout VersusSchematic)等,这个过程需要占用设计人员和测试人员的大量时间。通过程序来进行自动化测试,不仅大大减少了重复劳动,增加了验证的样本;而且非常有利于设计者查看验证结果,修改PDK设计,实现设计过程的快速验证;并在自动化测试的过程中调用了PDK中的不同组成部分,很好的进行了相互验证。
发明内容
本发明公开一种PDK自动测试的实现方法。该方法通过程序实现了PDK单元的批量产生和测试。通过读取配置文件中设置的PDK库名、单元名、路径、以及单元的参数组合,可以自动生成对应的电路图和版图,包含不同参数的大量PDK单元;通过对这些单元进行批量DRC,LVS等验证过程,有效的验证了技术文件,Symbol,CDF, Callback,参数化单元,物理验证规则,Spice Model的正确性。依照本发明,程序内定义了测试单元的产生过程,测试过程,测试结果的整理,以及根据用户的需要进行不同测试步骤的选择。
基本思想:
PDK库的测试存在大量的重复性工作,当测试发现错误并修改后,仍然需要对相关内容进行重复测试,而这些工作往往可以通过EDA工具所支持的编程语言来完成。通过程序来调用EDA工具和EDA工具所支持的编程语言,就可以自动完成测试的过程并将结果整理输出,这可以节省设计、测试人员的大量时间。将输入条件包括PDK库的路径、名字,工艺文件,显示文件,测试库的名字,被测试单元的名字、CDF参数组合等写在配置文件中,通过程序来调用对应的EDA工具和EDA工具所支持的编程语言,根据配置文件的内容来生成对应的测试单元;并通过程序来调用对应的EDA工具来进行DRC,LVS验证,输出整理后的测试结果,可以完成PDK库的自动测试。
附图说明
图1 PDK自动测试的配置文件
图2 根据配置文件所生成的测试单元的电路图
图3 根据配置文件所生成的测试单元的版图
图4 对版图进行自动DRC检查的结果
图5 对版图进行自动LVS检查的结果
具体实施方式
PDK自动测试是通过编写的程序和EDA工具来共同实现的。最终生成的测试单元依赖于EDA工具和给定的参数取值。使用程序来实现单元批量测试的自动化,操作流程步骤如下:
(1)首先定义配置文件,包括PDK库的路径、名字、工艺文件、显示文件、测试库的名字、被测试单元的名字、CDF参数组合、物理验证规则、仿真模型文件;
(2)通过程序来调用电路图编辑工具,根据配置文件的内容来生成大量测试单元电路图;
(3)通过程序自动导出各测试单元电路的网表文件;
(4)通过程序来调用版图编辑工具,根据配置文件的内容来生成大量测试单元版图。
(5)通过程序自动导出各测试单元版图的GDS文件;
(6)通过程序来调用版图验证工具,对生成的GDS,网表文件进行自动化,批量化的DRC和LVS检查;
(7)通过程序对(6)的检查结果进行整理后输出,根据结果判断测试单元是否通过了DRC和LVS检查;
(8)可通过程序顺序执行上述步骤或选择执行某一步骤,来选择所需检查的内容。

Claims (1)

1.一种PDK自动测试实现方法,主要涉及通过程序来实现PDK单元的批量产生和测试的过程,具体特征如下:
(1)首先定义配置文件,包括PDK库的路径、名字、工艺文件、显示文件、测试库的名字、被测试单元的名字、CDF参数组合、物理验证规则、仿真模型文件;
(2)通过程序来调用电路图编辑工具,根据配置文件的内容来生成大量测试单元电路图;
(3)通过程序自动导出各测试单元电路的网表文件;
(4)通过程序来调用版图编辑工具,根据配置文件的内容来生成大量测试单元版图;
(5)通过程序自动导出各测试单元版图的GDS文件;
(6)通过程序来调用版图验证工具,对生成的GDS,网表文件进行自动化,批量化的DRC和LVS检查;
(7)通过程序对(6)的检查结果进行整理后输出,根据结果判断测试单元是否通过了DRC和LVS检查;
(8)可通过程序顺序执行上述步骤或选择执行某一步骤,来选择所需检查的内容。
CN201210487094.0A 2012-11-26 2012-11-26 一种pdk自动测试实现方法 Active CN103838894B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210487094.0A CN103838894B (zh) 2012-11-26 2012-11-26 一种pdk自动测试实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210487094.0A CN103838894B (zh) 2012-11-26 2012-11-26 一种pdk自动测试实现方法

Publications (2)

Publication Number Publication Date
CN103838894A CN103838894A (zh) 2014-06-04
CN103838894B true CN103838894B (zh) 2017-05-24

Family

ID=50802388

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210487094.0A Active CN103838894B (zh) 2012-11-26 2012-11-26 一种pdk自动测试实现方法

Country Status (1)

Country Link
CN (1) CN103838894B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105095535B (zh) * 2014-05-04 2019-09-03 中芯国际集成电路制造(上海)有限公司 一种工艺开发包中参数化单元的drc验证方法
CN105224702B (zh) * 2014-06-19 2019-01-22 中芯国际集成电路制造(上海)有限公司 一种版图设计方法和版图设计系统
CN106802967A (zh) * 2015-11-26 2017-06-06 北京华大九天软件有限公司 一种滤除指定单元网表输出的方法
CN107301256B (zh) * 2016-04-15 2020-11-10 深圳市中兴微电子技术有限公司 一种集成电路的验证方法及装置
CN109214023B (zh) * 2017-07-05 2022-12-09 中国科学院微电子研究所 一种工艺设计工具包的测试方法及装置
CN111125990A (zh) * 2019-12-19 2020-05-08 北京华大九天软件有限公司 一种寄生参数结果正确性的判断方法
CN112270146B (zh) * 2020-10-28 2024-05-24 中国科学院微电子研究所 工艺设计工具包开发方法、装置、电子设备及存储介质
CN112153165B (zh) * 2020-11-27 2021-02-02 中国电力科学研究院有限公司 一种电力业务仿真环境构建方法、系统、设备及存储介质
CN113361223B (zh) * 2021-06-09 2023-06-23 北京航空航天大学合肥创新研究院(北京航空航天大学合肥研究生院) 面向sot-mram相关电路的自旋电子工艺设计系统
CN114004192A (zh) * 2021-10-12 2022-02-01 广芯微电子(广州)股份有限公司 一种芯片物理版图的模块验证方法、装置及系统
CN115131007B (zh) * 2022-09-01 2022-11-29 中国电子科技集团公司信息科学研究院 异构集成微系统工艺库开发平台的过程管理方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1521830A (zh) * 2003-02-12 2004-08-18 上海芯华微电子有限公司 集成电路设计、验证与测试一体化的技术方法
CN1862267A (zh) * 2005-09-19 2006-11-15 华为技术有限公司 对电路原理图进行审查的方法
CN102129483A (zh) * 2010-01-20 2011-07-20 天津蓝海微科技有限公司 版图验证规则文件测试向量的自动生成方法
CN102156794A (zh) * 2011-05-26 2011-08-17 中国科学院微电子研究所 参数化单元的实现方法及由该参数化单元构成的系统
CN102368276A (zh) * 2011-09-14 2012-03-07 天津蓝海微科技有限公司 一种自动验证电学规则文件正确性的流程方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6950997B2 (en) * 2003-04-28 2005-09-27 International Business Machines Corporation Method and system for low noise integrated circuit design
US7096441B2 (en) * 2004-05-11 2006-08-22 Faraday Technology Corp. Method for generating a command file of a group of DRC rules and/or a command file of a group of LVS/LPE rules

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1521830A (zh) * 2003-02-12 2004-08-18 上海芯华微电子有限公司 集成电路设计、验证与测试一体化的技术方法
CN1862267A (zh) * 2005-09-19 2006-11-15 华为技术有限公司 对电路原理图进行审查的方法
CN102129483A (zh) * 2010-01-20 2011-07-20 天津蓝海微科技有限公司 版图验证规则文件测试向量的自动生成方法
CN102156794A (zh) * 2011-05-26 2011-08-17 中国科学院微电子研究所 参数化单元的实现方法及由该参数化单元构成的系统
CN102368276A (zh) * 2011-09-14 2012-03-07 天津蓝海微科技有限公司 一种自动验证电学规则文件正确性的流程方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
PAS平台下PDK套件的开发与分析;肖杰明;《中国优秀硕士学位论文全文数据库 信息科技辑》;20080615(第6期);第5-7,13-15,19-21页 *
全定制模拟电路设计平台——熊猫EDA系统-九天系列工具;张丽;《URL:http://www.idnovo.com.cn/magazine/2009/1213/article_433.html》;20091213;第1-8页 *

Also Published As

Publication number Publication date
CN103838894A (zh) 2014-06-04

Similar Documents

Publication Publication Date Title
CN103838894B (zh) 一种pdk自动测试实现方法
CN201562275U (zh) 用于在物理验证期间管理违例和错误分类的设备
US8682631B2 (en) Specifications-driven platform for analog, mixed-signal, and radio frequency verification
US9449130B1 (en) Methods, systems, and articles of manufacture for back annotating and visualizing parasitic models of electronic designs
JP4058252B2 (ja) Ic設計の検証方法
CN103268375B (zh) 标准单元库版图设计规则检查验证方法
CN103853863B (zh) Pdk自动测试界面实现方法
US8732632B1 (en) Method and apparatus for automated extraction of a design for test boundary model from embedded IP cores for hierarchical and three-dimensional interconnect test
Marwah System-on-Chip Design and Test with Embedded Debug Capabilities
US10997332B1 (en) System and method for computing electrical over-stress of devices associated with an electronic design
CN106934121B (zh) 一种测试器件模型仿真结果正确性的方法
US20140325460A1 (en) Method for simulation of partial vlsi asic design
CN105279345B (zh) 一种航天器用数字软ip核评测方法
US20200074040A1 (en) Hierarchical expression coverage clustering for design verification
CN115688641A (zh) 一种表征标准单元片上变化参数的方法与系统
CN107784185B (zh) 一种门级网表中伪路径的提取方法、装置及终端设备
CN111624475B (zh) 大规模集成电路的测试方法及系统
JP2023519139A (ja) 電気回路設計検査システムおよび方法
CN102129483A (zh) 版图验证规则文件测试向量的自动生成方法
US10783307B1 (en) System and method for power-grid aware simulation of an IC-package schematic
US10657307B1 (en) Using runtime information from solvers to measure quality of formal verification
Anghel et al. Self-test library generation for in-field test of path delay faults
CN114580326A (zh) 用于器件功能仿真中的网表导出方法、服务器和存储介质
CN117521587B (zh) 系统级芯片的设计方法、装置、电子设备及存储介质
CN112329374B (zh) 一种针对大规模电路的单粒子效应快速仿真方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 100102 Beijing city two Chaoyang District Lize Road No. 2 A block two layer

Patentee after: Beijing Huada Jiutian Technology Co.,Ltd.

Address before: 100102 Beijing city two Chaoyang District Lize Road No. 2 A block two layer

Patentee before: HUADA EMPYREAN SOFTWARE Co.,Ltd.