CN101996268A - 电路布线系统及方法 - Google Patents
电路布线系统及方法 Download PDFInfo
- Publication number
- CN101996268A CN101996268A CN2009103058361A CN200910305836A CN101996268A CN 101996268 A CN101996268 A CN 101996268A CN 2009103058361 A CN2009103058361 A CN 2009103058361A CN 200910305836 A CN200910305836 A CN 200910305836A CN 101996268 A CN101996268 A CN 101996268A
- Authority
- CN
- China
- Prior art keywords
- electric capacity
- field effect
- effect transistor
- pin
- wiring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
一种电路布线方法,包括:查找待测电路板上脉冲宽度调制控制器的所有高频引脚;当所述高频引脚连接的元件是场效应管时,根据该效应管的共源引脚的绝对坐标值和连接该场效应管的电容引脚的绝对坐标值,计算场效应管的共源引脚与电容引脚之间的直线段距离;根据场效应管和电容之间线路的走线,计算该场效应管的共源引脚与电容引脚之间的线路走线距离;当直线段距离和线路走线距离都符合所述电路设计规范时,判断所述电容的电容值是否符合该电路设计规范;及根据判断结果于电路布线结果报告中记载电路布线情况。另外,本发明还提供一种电路布线方法。
Description
技术领域
本发明涉及一种布线系统及方法,尤其涉及一种电路布线系统及方法。
背景技术
随着电子科学技术的发展,印刷电路板(Printed Circuit Board,PCB)已成为各种电器设备(如计算机)不可缺少的重要组成部分。由于印刷电路板的电路中传递有超高频率的微波信号,若要保证印刷电路板在使用时的可靠性,就必须在出厂时对其信号走线的特性阻抗进行检测。所述特性阻抗是指电子信号走线无限长所具有的阻抗,单位为欧姆。
以往传统的检测方法需要工作人员在测试前对测试设备状态逐一确认,测试参数需要人工逐一输入,由于检测的范围广、功能多,因此,在检测时常常忙得不可开交,不仅劳动强度大,工作效率低,而且容易产生人为错误,检测的数据也不易管理。
发明内容
鉴于以上内容,有必要提供一种电路布线系统,实现最优的电路布线。
还有必要提供一种电路布线方法,实现最优的电路布线。
一种电路布线系统,该系统运行于计算机上,该计算机提供一个图形用户界面用于显示待测电路板的电路布线图,该电路布线图上标注有所述待测电路板上所有元件的绝对坐标值,该系统包括:一数据库,与该计算机相连,用于存储电路设计规范及电路布线结果报告;执行模块,用于查找待测电路板上脉冲宽度调制控制器的所有高频引脚;计算模块,用于当所述高频引脚连接的元件是场效应管时,根据该场效应管的共源引脚的绝对坐标值和连接该场效应管的电容引脚的绝对坐标值,计算场效应管的共源引脚与电容引脚之间的直线段距离,还用于根据场效应管和电容之间线路的走线,计算该场效应管的共源引脚与电容引脚之间的线路走线距离;判断模块,用于当直线段距离和线路走线距离都符合数据库中的电路设计规范时,判断所述电容的电容值是否符合该电路设计规范;及所述执行模块,还用于根据判断结果于所述电路布线结果报告中记载电路布线情况。
一种电路布线方法,该方法包括以下步骤:提供一图形用户界面,显示待测电路板的电路布线图及标注该待测电路板上所有元件的绝对坐标值;提供一数据库,存储电路设计规范及电路布线结果报告;查找待测电路板上脉冲宽度调制控制器的所有高频引脚;当所述高频引脚连接的元件是场效应管时,根据该效应管的共源引脚的绝对坐标值和连接该场效应管的电容引脚的绝对坐标值,计算场效应管的共源引脚与电容引脚之间的直线段距离;根据场效应管和电容之间线路的走线,计算该场效应管的共源引脚与电容引脚之间的线路走线距离;当直线段距离和线路走线距离都符合所述电路设计规范时,判断所述电容的电容值是否符合该电路设计规范;及根据判断结果于电路布线结果报告中记载电路布线情况。
相较于现有技术,所述电路布线系统及方法,快速方便地对电路板进行布线设计,节省了大量的工作时间,提高工作效率。
附图说明
图1与图2是本发明电路布线系统较佳实施例的运行环境图。
图3是图1中电路布线系统100的功能模块图。
图4与图5是本发明电路布线方法较佳实施例的流程图。
图6是本发明计算场效应管的共源引脚相对坐标值的示意图。
具体实施方式
如图1与图2所示,是本发明电路布线系统较佳实施例的运行环境图。该电路布线系统100运行于计算机1上,该计算机1连接于数据库2。在本实施例中,该计算机1提供了一个图形用户界面(graphical user interface,GUI)101,用于显示数据库2中所存储的待测电路板102的电路布线图。
该待测电路板102安装有多个直流直流转换器(DC-DC converter)103,每个直流直流转换器103包括一个脉冲宽度调制(pulse width modulation,PWM)控制器104和多个元件105(图1中仅示出一个)。该PWM控制器104有多个引脚(pin)(图中未示出),该多个引脚包括,但不限于,高频引脚(high side pin),低频引脚(low side pin)等。PWM控制器104的每个pin通过线(net)连接一个元件105的引脚,且该元件105还通过net与其他元件105相连。其中,所述元件105包括电容、电阻、金属氧化物半导体场效应晶体管(简称:场效应管)等。每个场效应管有一个共源极(driver side),该共源极可作为该场效应管的电源输入,其中,每个共源极包括一个共源引脚(driver pin)。
另外,所述数据库2还用于存储待测电路板102上所有元件105的坐标值,该坐标值为绝对坐标值。所述GUI 101根据数据库2所存储的内容,在所显示的电路布线图上标注每个元件105的绝对坐标值。如果用户在所述GUI 101上输入一个坐标值,所述电路布线系统100即可从电路布线图上找到与该输入的坐标值对应的元件105。所述数据库2中还存储储待测电路板102的电路设计规范及电路布线结果报告。该电路设计规范中记载有电路设计中场效应管的共源引脚和与该场效应管连接的电容引脚之间的距离范围,以及每个电容的电容值范围。所述电路布线结果报告用于布线完成后记载每条线路的布线是否成功。
如图3所示,是图1中电路布线系统100的功能模块图。所述电路布线系统100包括:执行模块10、判断模块12、生成模块14、计算模块16及存储模块18。所述模块是具有特定功能的软件程序段,该软件存储于计算机可读存储介质或其它存储设备,可被计算机或其它包含处理器的计算装置执行,从而完成对电路布线的系列流程。
执行模块10用于查找PWM控制器104的所有高频引脚,并对所查找的高频引脚进行编号。该执行模块10开始按照所述编号查找第X个高频引脚所连接的第一元件105,本较佳实施例中,X的初始值为0。
判断模块12用于判断第X个高频引脚所连接的第一元件105是否为场效应管。若该第X个高频引脚所连接的第一元件105不是场效应管,所述执行模块10查找该第一元件105所连接的第二元件105,该判断模块12判断该连接的第二元件105是否为场效应管,若该第二元件105不是场效应管,则所述执行模块10查找与该第二元件105连接的第三元件105,以此类推,直至查找到所有的场效应管。
生成模块14用于当找到的元件105是场效应管时,以该场效应管的几何中心位置为坐标原点,建立相对直角坐标系,记录该场效应管的共源引脚在该相对直角坐标系中的相对坐标值。
计算模块16用于根据该共源引脚的相对坐标值和该场效应管的几何中心位置的绝对坐标值(以下简称为:场效应管的绝对坐标值),计算该共源引脚的绝对坐标值。如图6所示,以待测电路板102的左下角为绝对坐标系的坐标原点(0,0),该待测电路板102上的场效应管a的绝对坐标值为(x0,y0),所述生成模块14以该(x0,y0)点为坐标原点建立相对直角坐标系,该场效应管a上的共源引脚b的相对坐标值为(x1,y1),所述计算模块16计算所述共源引脚b的绝对坐标值为(x1+x0,y1+y0)。
所述执行模块10还用于查找与该场效应管的共源极连接的所有电容。
所述生成模块14还用于以所查找的每个电容的中心位置为坐标原点,分别建立相对直角坐标系,记录每个电容的引脚在该相对直角坐标系中的相对坐标值。
所述计算模块16还用于根据所述电容引脚的相对坐标值和该电容的绝对坐标值,来计算所述电容引脚的绝对坐标值,该计算方法类似于共源引脚的绝对坐标值计算方法。所述计算模块16还用于根据所述场效应管的共源引脚的绝对坐标值和电容引脚的绝对坐标值,计算场效应管的共源引脚与电容引脚之间的直线段距离。该计算模块16还用于根据场效应管和电容之间线路的走线,计算该场效应管的共源引脚与电容引脚之间的线路走线距离。
存储模块18用于存储计算得到的场效应管的共源引脚与电容引脚之间的直线段距离和线路走线距离。
所述判断模块12还用于判断所存储的场效应管的共源引脚与电容引脚之间的直线段距离和线路走线距离是否符合电路设计规范。若所述场效应管的共源引脚与电容引脚之间的直线段距离和线路走线距离都符合电路设计规范,则判断模块12还用于判断与该场效应管连接的每个电容的电容值是否符合电路设计规范。
所述执行模块10还用于当所述电容的电容值符合设计规范时,于所述电路布线结果报告中记载该电路布线成功。反之,该执行模块10于所述电路布线结果报告中记载该电路布线失败。
如图4与图5所示,是本发明电路布线方法较佳实施例的流程图。
步骤S30,执行模块10查找PWM控制器104的所有高频引脚,并对所查找的高频引脚进行编号。
步骤S31,该执行模块10按照所述编号查找第X个高频引脚所连接的元件105,本较佳实施例中,X的初始值为0。
步骤S32,判断模块12判断该查找到的元件105是否为场效应管。若该查找到的元件105不是场效应管,进入步骤S33。若该查找到的元件105是场效应管,则进入步骤S34。
步骤S33,所述执行模块10查找与该元件105所连接的其他元件,并转至步骤S32。
步骤S34,生成模块14以该场效应管的中心为坐标原点,建立相对直角坐标系,记录该场效应管的共源引脚在该相对直角坐标系中的相对坐标值。
步骤S35,计算模块16根据该共源引脚的相对坐标值和该场效应管的绝对坐标值,计算该共源引脚的绝对坐标值,计算方法如图5所述。
步骤S36,执行模块10查找该场效应管的共源极连接的所有电容。
步骤S37,生成模块14以所查找的每个电容的中心位置为坐标原点,分别建立相对直角坐标系,记录每个电容的引脚在该相对直角坐标系中的相对坐标值。
步骤S38,所述计算模块16根据所述电容引脚的相对坐标值和该电容的绝对坐标值,计算所述电容引脚的绝对坐标值。
步骤S39,所述计算模块16根据场效应管和电容之间线路的走线,计算该场效应管的共源引脚与电容引脚之间的线路走线距离,并根据该场效应管的共源引脚的绝对坐标值和电容引脚的绝对坐标值,计算场效应管的共源引脚与电容引脚之间的直线段距离。
步骤S40,存储模块18存储计算得到的场效应管的共源引脚与电容引脚之间的直线段距离和线路走线距离,及场效应管的共源引脚与电容引脚之间的直线段距离。
步骤S41,判断模块12判断所存储的场效应管的共源引脚与电容引脚之间的直线段距离和线路走线距离是否符合电路设计规范。若所述场效应管的共源引脚与电容引脚之间的直线段距离和线路走线距离符合电路设计规范,进入步骤S42。若场效应管的共源引脚与电容引脚之间的直线段距离和线路走线距离不符合电路设计规范,进入步骤S44。
步骤S42,判断模块12判断与该场效应管连接的每个电容的电容值是否符合电路设计规范。若与该场效应管连接的每个电容的电容值都符合电路设计规范,则进入步骤S43。若与该场效应管连接的电容的电容值不符合电路设计规范,则进入步骤S44。
步骤S43,所述执行模块10在电路布线结果报告中记录该电路布线成功。
步骤S44,所述执行模块10在电路布线结果报告中记录该电路布线失败。
最后所应说明的是,以上实施例仅用以说明本发明的技术方案而非限制,尽管参照较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或等同替换,而不脱离本发明技术方案的精神和范围。
Claims (10)
1.一种电路布线系统,该系统运行于计算机上,该计算机提供一个图形用户界面用于显示待测电路板的电路布线图,该电路布线图上标注有所述待测电路板上所有元件的绝对坐标值,其特征在于,该系统包括:
一数据库,与该计算机相连,用于存储电路设计规范及电路布线结果报告;
执行模块,用于查找待测电路板上脉冲宽度调制控制器的所有高频引脚;
计算模块,用于当所述高频引脚连接的元件是场效应管时,根据该场效应管的共源引脚的绝对坐标值和连接该场效应管的电容引脚的绝对坐标值,计算场效应管的共源引脚与电容引脚之间的直线段距离,还用于根据场效应管和电容之间线路的走线,计算该场效应管的共源引脚与电容引脚之间的线路走线距离;
判断模块,用于当直线段距离和线路走线距离都符合数据库中的电路设计规范时,判断所述电容的电容值是否符合该电路设计规范;及
所述执行模块,还用于根据判断结果于所述电路布线结果报告中记载电路布线情况。
2.如权利要求1所述的电路布线系统,其特征在于,所述执行模块还用于当所述高频引脚连接的元件不是场效应管时,查找该元件所连接的元件。
3.如权利要求1所述的电路布线系统,其特征在于,该系统还包括:
生成模块,用于以场效应管的中心点为坐标原点建立相对直角坐标系,记录该场效应管的共源引脚在相对直角坐标系中的相对坐标值;
所述计算模块,还用于根据该共源引脚的相对坐标值和场效应管的绝对坐标值,计算该共源引脚的绝对坐标值;
所述生成模块,还用于以场效应管连接的每个电容的中心位置为坐标原点,分别建立相对直角坐标系,记录每个电容的引脚在该相对直角坐标系中的相对坐标值;及
所述计算模块,还用于根据每个电容引脚的相对坐标值和该电容的绝对坐标值,计算该电容引脚的绝对坐标值。
4.如权利要求1所述的电路布线系统,其特征在于,所述执行模块还用于当所述电容的电容值符合电路设计规范时,于所述电路布线结果报告中记载该电路布线成功,当所述电容的电容值不符合电路设计规范时,于所述电路布线结果报告中记载该电路布线失败。
5.如权利要求1所述的电路布线系统,其特征在于,所述执行模块还用于当直线段距离和线路走线距离不符合电路设计规范时,于所述电路布线结果报告中记载该电路布线失败。
6.一种电路布线方法,其特征在于,该方法包括以下步骤:
(a)提供一图形用户界面,显示待测电路板的电路布线图及标注该待测电路板上所有元件的绝对坐标值;
(b)提供一数据库,存储电路设计规范及电路布线结果报告;
(c)查找待测电路板上脉冲宽度调制控制器的所有高频引脚;
(d)当所述高频引脚连接的元件是场效应管时,根据该效应管的共源引脚的绝对坐标值和连接该场效应管的电容引脚的绝对坐标值,计算场效应管的共源引脚与电容引脚之间的直线段距离;
(e)根据场效应管和电容之间线路的走线,计算该场效应管的共源引脚与电容引脚之间的线路走线距离;
(f)当直线段距离和线路走线距离都符合所述电路设计规范时,判断所述电容的电容值是否符合该电路设计规范;及
(g)根据判断结果于电路布线结果报告中记载电路布线情况。
7.如权利要求6所述的电路布线方法,其特征在于,该方法还包括:当所述高频引脚连接的元件不是场效应管时,查找该元件所连接的元件。
8.如权利要求6所述的电路布线方法,其特征在于,该方法在步骤(d)之前还包括:
以场效应管的中心点为坐标原点建立相对直角坐标系,记录该场效应管的共源引脚在相对直角坐标系中的相对坐标值;
根据该共源引脚的相对坐标值和场效应管的绝对坐标值,计算该共源引脚的绝对坐标值;
以场效应管连接的每个电容的中心位置为坐标原点,分别建立相对直角坐标系,记录每个电容的引脚在该相对直角坐标系中的相对坐标值;及
根据每个电容引脚的相对坐标值和该电容的绝对坐标值,计算该电容引脚的绝对坐标值。
9.如权利要求6所述的电路布线方法,其特征在于,该方法还包括:
当所述电容的电容值符合电路设计规范时,于所述电路布线结果报告中记载该电路布线成功;及
当所述电容的电容值不符合电路设计规范时,于所述电路布线结果报告中记载该电路布线失败。
10.如权利要求6所述的电路布线方法,其特征在于,该方法还包括:当直线段距离和线路走线距离不符合电路设计规范时,于所述电路布线结果报告中记载该电路布线失败。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009103058361A CN101996268A (zh) | 2009-08-20 | 2009-08-20 | 电路布线系统及方法 |
US12/701,677 US8239815B2 (en) | 2009-08-20 | 2010-02-08 | System and method for inspecting layout of a printed circuit board |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009103058361A CN101996268A (zh) | 2009-08-20 | 2009-08-20 | 电路布线系统及方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101996268A true CN101996268A (zh) | 2011-03-30 |
Family
ID=43606311
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009103058361A Pending CN101996268A (zh) | 2009-08-20 | 2009-08-20 | 电路布线系统及方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8239815B2 (zh) |
CN (1) | CN101996268A (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102799699A (zh) * | 2011-05-27 | 2012-11-28 | 鸿富锦精密工业(深圳)有限公司 | 电路板布线系统及方法 |
CN103258062A (zh) * | 2012-02-15 | 2013-08-21 | 鸿富锦精密工业(深圳)有限公司 | 布线检查系统及方法 |
CN109711084A (zh) * | 2019-01-09 | 2019-05-03 | 郑州云海信息技术有限公司 | 一种pcb中串联器件的检查方法及相关装置 |
CN111241775A (zh) * | 2019-12-27 | 2020-06-05 | 成都锐成芯微科技股份有限公司 | 集成电路版图拼接方法 |
CN114152228A (zh) * | 2021-10-29 | 2022-03-08 | 苏州浪潮智能科技有限公司 | 一种检查芯片周围电容的方法、系统、设备和存储介质 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102651037A (zh) * | 2011-02-25 | 2012-08-29 | 鸿富锦精密工业(深圳)有限公司 | 电子线路筛选系统及方法 |
TWI453581B (zh) * | 2012-04-09 | 2014-09-21 | Asrock Inc | 偵測硬體的方法 |
CN104181405A (zh) * | 2013-05-21 | 2014-12-03 | 鸿富锦精密工业(深圳)有限公司 | 电磁兼容性检测方法和装置 |
TWI782707B (zh) * | 2021-09-15 | 2022-11-01 | 英業達股份有限公司 | 訊號路徑搜尋方法、電子裝置和非暫態計算機可讀取媒體 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1725221A (zh) * | 2004-07-20 | 2006-01-25 | 鸿富锦精密工业(深圳)有限公司 | 布线干扰检查系统及方法 |
CN1979503A (zh) * | 2005-12-09 | 2007-06-13 | 英业达股份有限公司 | 电路板布局方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7143021B1 (en) * | 2000-10-03 | 2006-11-28 | Cadence Design Systems, Inc. | Systems and methods for efficiently simulating analog behavior of designs having hierarchical structure |
US7721232B2 (en) * | 2004-11-29 | 2010-05-18 | Infineon Technologies Ag | Designated MOSFET and driver design to achieve lowest parasitics in discrete circuits |
-
2009
- 2009-08-20 CN CN2009103058361A patent/CN101996268A/zh active Pending
-
2010
- 2010-02-08 US US12/701,677 patent/US8239815B2/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1725221A (zh) * | 2004-07-20 | 2006-01-25 | 鸿富锦精密工业(深圳)有限公司 | 布线干扰检查系统及方法 |
CN1979503A (zh) * | 2005-12-09 | 2007-06-13 | 英业达股份有限公司 | 电路板布局方法 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102799699A (zh) * | 2011-05-27 | 2012-11-28 | 鸿富锦精密工业(深圳)有限公司 | 电路板布线系统及方法 |
CN103258062A (zh) * | 2012-02-15 | 2013-08-21 | 鸿富锦精密工业(深圳)有限公司 | 布线检查系统及方法 |
CN109711084A (zh) * | 2019-01-09 | 2019-05-03 | 郑州云海信息技术有限公司 | 一种pcb中串联器件的检查方法及相关装置 |
CN109711084B (zh) * | 2019-01-09 | 2022-02-18 | 郑州云海信息技术有限公司 | 一种pcb中串联器件的检查方法及相关装置 |
CN111241775A (zh) * | 2019-12-27 | 2020-06-05 | 成都锐成芯微科技股份有限公司 | 集成电路版图拼接方法 |
CN111241775B (zh) * | 2019-12-27 | 2023-05-30 | 成都锐成芯微科技股份有限公司 | 集成电路版图拼接方法 |
CN114152228A (zh) * | 2021-10-29 | 2022-03-08 | 苏州浪潮智能科技有限公司 | 一种检查芯片周围电容的方法、系统、设备和存储介质 |
Also Published As
Publication number | Publication date |
---|---|
US20110047524A1 (en) | 2011-02-24 |
US8239815B2 (en) | 2012-08-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101996268A (zh) | 电路布线系统及方法 | |
CN108694262B (zh) | 一种去耦电容优化方法和装置 | |
CN103675531A (zh) | 识别器件类别的电路、电路板、终端设备及信号控制器 | |
CN104112031A (zh) | 检测电路板上芯片电源引脚布线的方法和装置 | |
CN103970959A (zh) | 一种电路板布线方法及系统 | |
WO2011149074A1 (ja) | ワイヤハーネス導通検査方法およびワイヤハーネス導通検査プログラム | |
CN102053205A (zh) | 接地引脚检测系统及方法 | |
CN104038207A (zh) | 一种切换电路及电子设备 | |
CN204925338U (zh) | 一种电路板测试装置 | |
CN203922037U (zh) | 一种新型pcb板测试运载平台 | |
CN101464821B (zh) | Pci负载卡 | |
CN103345436B (zh) | 检测电路及检测方法 | |
US20090146759A1 (en) | Circuit topology for multiple loads | |
CN104182555A (zh) | 电路板布线的检测装置及方法 | |
CN103869885A (zh) | 扩展卡及支持所述扩展卡的主板 | |
CN218584889U (zh) | 动态电阻测试装置 | |
CN201331567Y (zh) | 检测装置 | |
CN104459426A (zh) | 线缆检测系统 | |
CN101198217A (zh) | 零件布线系统及方法 | |
TWI453617B (zh) | 電路佈線系統及方法 | |
CN101697103A (zh) | 触摸面板线性测试装置及方法 | |
CN109659921A (zh) | 过流保护系统、方法及显示装置 | |
CN101303703B (zh) | 穿引通孔的开设系统及方法 | |
CN103454570B (zh) | 电路布局的短路检测方法与电路布局的短路检测装置 | |
CN102955868A (zh) | 布线检查系统及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
AD01 | Patent right deemed abandoned |
Effective date of abandoning: 20110330 |
|
C20 | Patent right or utility model deemed to be abandoned or is abandoned |