CN111241775A - 集成电路版图拼接方法 - Google Patents

集成电路版图拼接方法 Download PDF

Info

Publication number
CN111241775A
CN111241775A CN201911374024.2A CN201911374024A CN111241775A CN 111241775 A CN111241775 A CN 111241775A CN 201911374024 A CN201911374024 A CN 201911374024A CN 111241775 A CN111241775 A CN 111241775A
Authority
CN
China
Prior art keywords
pin
processed
chip module
spliced
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911374024.2A
Other languages
English (en)
Other versions
CN111241775B (zh
Inventor
成爱
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Analog Circuit Technology Inc
Original Assignee
Chengdu Analog Circuit Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Analog Circuit Technology Inc filed Critical Chengdu Analog Circuit Technology Inc
Priority to CN201911374024.2A priority Critical patent/CN111241775B/zh
Publication of CN111241775A publication Critical patent/CN111241775A/zh
Application granted granted Critical
Publication of CN111241775B publication Critical patent/CN111241775B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明公开了一种集成电路版图拼接方法,涉及集成电路技术领域。该集成电路版图拼接方法包括以下步骤:S1、获取待处理芯片模块中待处理引脚的引脚信息,所述引脚信息包括待处理引脚的引脚名称和引脚坐标数组;S2、根据所述待处理引脚的引脚坐标数组计算得到该待处理引脚的中心点坐标;S3、获取待拼接芯片模块的引脚信息,所述待拼接芯片模块的引脚信息包括待拼接引脚的引脚名称和引脚坐标数组;S4、将所述待拼接引脚的引脚名称和所述待处理引脚的引脚名称进行一一对应,并根据对应的待拼接引脚的引脚坐标数组和待处理引脚的中心点坐标进行拼接。本发明技术方案通过引脚坐标计算得到中心点坐标,以确定引脚的位置,达到芯片模块无缝拼接的效果。

Description

集成电路版图拼接方法
技术领域
本发明涉及集成电路技术,特别是涉及一种集成电路版图拼接方法。
背景技术
在芯片设计过程中,为了实现不同设计要求,需要将模拟版图部分与数字版图部分进行数模混合,即模拟版图部分的设计模块需要与数字版图部分的设计模块进行拼接,以实现芯片的整体功能。但是拼接时,由于各个设计模块较多、且每个模块中的接口较多,造成在模拟版图中很难灵活地调整引脚的位置、实现拼接。
发明内容
本发明的主要目的在于提供一种集成电路版图拼接方法,使得集成电路版图在拼接过程中能更加灵活地调整引脚的位置。
为实现上述目的,本发明提供一种集成电路版图拼接方法,包括以下步骤:
S1、获取待处理芯片模块中待处理引脚的引脚信息,所述引脚信息包括待处理引脚的引脚名称和引脚坐标数组;
S2、根据所述待处理引脚的引脚坐标数组计算得到该待处理引脚的中心点坐标;
S3、获取待拼接芯片模块的引脚信息,所述待拼接芯片模块的引脚信息包括待拼接引脚的引脚名称和引脚坐标数组;
S4、将所述待拼接引脚的引脚名称和所述待处理引脚的引脚名称进行一一对应,并根据对应的待拼接引脚的引脚坐标数组和待处理引脚的中心点坐标进行拼接。
优选地,在所述步骤S1中,获取的所述待处理芯片模块的引脚信息还包括所述待处理引脚所属层信息。
优选地,所述步骤S2之后还包括:
S2.1、将所述待处理芯片模块中的所有所述待处理引脚的引脚名称、引脚中心点坐标、所属层信息以及预设的引脚宽度和引脚长度输出,并根据预设格式保存为第一文件。
优选地,所述步骤S2.1之后还包括:
S2.2、将所述第一文件进行格式转换,并得到与所述待拼接芯片模块相同格式的第二文件。
优选地,所述步骤S3之后还包括:
S3.1、在所述待拼接芯片模块界面打开所述第二文件,并获取所述待处理芯片模块中所有的所述待处理引脚的引脚名称、引脚中心点坐标、所属层信息以及预设的引脚宽度和引脚长度。
优选地,在所述步骤S2中,所述待处理引脚的中心点坐标的计算方法包括:
将所述待处理引脚的引脚坐标数组中的对角点坐标分别相加、并分别除以2,以得到该待处理引脚的中心点坐标。
本发明技术方案通过在数字版图部分提取待处理芯片模块的引脚信息,根据引脚信息中的引脚坐标计算得到待处理芯片模块中所有引脚的中心点坐标,根据中心点坐标来确定待处理芯片模块中所有引脚的位置,并将待处理芯片模块中所有引脚的位置发送至模拟版图部分进行引脚拼接,以达到模拟版图部分与数字版图部分的芯片模块无缝拼接的效果。
附图说明
图1为本发明集成电路版图拼接方法的流程示意图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
下面结合附图对本发明进一步说明。
本发明实施例中的集成电路版图的拼接方法,用于将两个较小的芯片模块拼接,以得到一个较大的芯片模块、完成较完整的功能,其拼接通过连接需拼接边上的引脚来完成。
如图1所示,本发明实施例提供一种集成电路版图拼接方法,包括以下步骤:
S1、获取待处理芯片模块中待处理引脚的引脚信息,所述引脚信息包括待处理引脚的引脚名称和引脚坐标数组。
具体地,获取的所述待处理芯片模块的引脚信息还包括所述待处理引脚所属层信息。获取待处理引脚所属层信息可便于后续拼接时,确认拼接的模块在同一层。该层信息可根据待拼接芯片模块中的层信息设定。
在具体实施例中,待处理引脚的引脚名称一般由工作人员根据每个引脚的功能进行命名,在同一个芯片模块中,每一个引脚的名称均不相同。待处理引脚在图形界面上表示为一个四边形,其引脚坐标数组一般表示为(a,b,c,d),其中a与c为对角、b与d为对角。
S2、根据所述待处理引脚的引脚坐标数组计算得到该待处理引脚的中心点坐标。
具体地,将所述待处理引脚的引脚坐标数组中的对角点坐标分别相加、并分别除以2,以得到该待处理引脚的中心点坐标。引脚坐标数组一般表示为(a,b,c,d),其中a与c为对角、b与d为对角,计算得到的中心点坐标表示为(x,y),其中x=(a+c)/2,y=(b+d)/2。在输出中心点坐标时,一般通过中心点坐标(x,y)计算得到该中心点距离原点的距离A。
S2.1、将所述待处理芯片模块中的所有所述待处理引脚的引脚名称、引脚中心点坐标、所属层信息以及预设的引脚宽度和引脚长度输出,并根据预设格式保存为第一文件。
在具体实施例中,第一文件的格式可表示为:Pin name =“CKIN” offset=5 layer=3 width=1 depth=1,表示待处理芯片模块中其中一个待处理引脚的引脚名称为CKIN,其中心点距离原点的距离为5,该待处理引脚所属层为第3层,该待处理引脚的宽度为1、长度为1。
具体的,待处理引脚的引脚宽度根据待拼接芯片模块中的引脚宽度和最小工艺线宽要求来设定。待处理引脚的引脚长度根据待处理芯片模块的布线要求设定。
S2.2、将所述第一文件进行格式转换,并得到与所述待拼接芯片模块相同格式的第二文件。
在具体实施例中,待处理芯片模块一般由数字版图部分进行处理,而待拼接芯片模块由模拟版图部分进行处理,两者格式不同,需要将处理后的待处理芯片模块进行格式转换以便于模拟版图进行处理。
S3、获取待拼接芯片模块的引脚信息,所述待拼接芯片模块的引脚信息包括待拼接引脚的引脚名称和引脚坐标数组;
S3.1、在所述待拼接芯片模块界面打开所述第二文件,并获取所述待处理芯片模块中所有的所述待处理引脚的引脚名称、引脚中心点坐标、所属层信息以及预设的引脚宽度和引脚长度。
S4、将所述待拼接引脚的引脚名称和所述待处理引脚的引脚名称进行一一对应,并根据对应的待拼接引脚的引脚坐标数组和待处理引脚的中心点坐标进行拼接。
具体地,根据第二文件中的待处理引脚的所属层信息确定拼接工作所在层;将待处理引脚的引脚名称与待拼接引脚中相同的引脚名称进行一一对应;根据中心点坐标确定拼接位置,再根据引脚宽度和长度确定待处理引脚的大小,以完成芯片模块的拼接。
具体地,由于拼接过程只需要待处理芯片模块的其中一条边上的引脚和待拼接芯片模块的其中一条边上的引脚,在获取引脚信息时,工作人员可根据自身需要提取待处理芯片模块中某一条边上的引脚信息。
应当理解的是,以上仅为本发明的优选实施例,不能因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (6)

1.一种集成电路版图拼接方法,其特征在于,包括以下步骤:
S1、获取待处理芯片模块中待处理引脚的引脚信息,所述引脚信息包括待处理引脚的引脚名称和引脚坐标数组;
S2、根据所述待处理引脚的引脚坐标数组计算得到该待处理引脚的中心点坐标;
S3、获取待拼接芯片模块的引脚信息,所述待拼接芯片模块的引脚信息包括待拼接引脚的引脚名称和引脚坐标数组;
S4、将所述待拼接引脚的引脚名称和所述待处理引脚的引脚名称进行一一对应,并根据对应的待拼接引脚的引脚坐标数组和待处理引脚的中心点坐标进行拼接。
2.根据权利要求1所述的集成电路版图拼接方法,其特征在于,在所述步骤S1中,获取的所述待处理芯片模块的引脚信息还包括所述待处理引脚所属层信息。
3.根据权利要求2所述的集成电路版图拼接方法,其特征在于,所述步骤S2之后还包括:
S2.1、将所述待处理芯片模块中的所有所述待处理引脚的引脚名称、引脚中心点坐标、所属层信息以及预设的引脚宽度和引脚长度输出,并根据预设格式保存为第一文件。
4.根据权利要求3所述的集成电路版图拼接方法,其特征在于,所述步骤S2.1之后还包括:
S2.2、将所述第一文件进行格式转换,并得到与所述待拼接芯片模块相同格式的第二文件。
5.根据权利要求4所述的集成电路版图拼接方法,其特征在于,所述步骤S3之后还包括:
S3.1、在所述待拼接芯片模块界面打开所述第二文件,并获取所述待处理芯片模块中所有的所述待处理引脚的引脚名称、引脚中心点坐标、所属层信息以及预设的引脚宽度和引脚长度。
6.根据权利要求1所述的集成电路版图拼接方法,其特征在于,在所述步骤S2中,所述待处理引脚的中心点坐标的计算方法包括:
将所述待处理引脚的引脚坐标数组中的对角点坐标分别相加、并分别除以2,以得到该待处理引脚的中心点坐标。
CN201911374024.2A 2019-12-27 2019-12-27 集成电路版图拼接方法 Active CN111241775B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911374024.2A CN111241775B (zh) 2019-12-27 2019-12-27 集成电路版图拼接方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911374024.2A CN111241775B (zh) 2019-12-27 2019-12-27 集成电路版图拼接方法

Publications (2)

Publication Number Publication Date
CN111241775A true CN111241775A (zh) 2020-06-05
CN111241775B CN111241775B (zh) 2023-05-30

Family

ID=70871630

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911374024.2A Active CN111241775B (zh) 2019-12-27 2019-12-27 集成电路版图拼接方法

Country Status (1)

Country Link
CN (1) CN111241775B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112507649A (zh) * 2020-12-23 2021-03-16 珠海市一微半导体有限公司 一种模拟版图的数模引脚映射到数字版图的方法
WO2022003438A1 (en) * 2020-07-02 2022-01-06 International Business Machines Corporation Semiconductor circuit design and unit pin placement

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6772405B1 (en) * 2002-06-13 2004-08-03 Xilinx, Inc. Insertable block tile for interconnecting to a device embedded in an integrated circuit
JP2004240763A (ja) * 2003-02-06 2004-08-26 Renesas Technology Corp 自動設計装置
US20060059447A1 (en) * 2004-09-10 2006-03-16 Fujitsu Limited Integrated circuit design support apparatus, integrated circuit design support method, and integrated circuit design support program
CN101996268A (zh) * 2009-08-20 2011-03-30 鸿富锦精密工业(深圳)有限公司 电路布线系统及方法
US20110106481A1 (en) * 2009-10-29 2011-05-05 Hon Hai Precision Industry Co., Ltd. System and method for checking ground vias of a controller chip of a printed circuit board
CN104655062A (zh) * 2013-11-19 2015-05-27 鸿富锦精密工业(武汉)有限公司 电路板芯片引脚信息检测方法及装置
CN105701290A (zh) * 2016-01-13 2016-06-22 宁波大学 一种电压岛的多供电引脚分配方法
CN105930584A (zh) * 2016-04-19 2016-09-07 安徽大学 一种计算机组成与系统结构的虚拟实验平台及其实现方法
CN107464240A (zh) * 2017-08-11 2017-12-12 哈尔滨工业大学 一种基于模板匹配的带矩形引脚芯片的定位算法
CN107478152A (zh) * 2017-08-11 2017-12-15 哈尔滨工业大学 Tr芯片定位方法及检测方法
CN108062424A (zh) * 2016-11-09 2018-05-22 成都锐成芯微科技股份有限公司 基于Verilog模型提取IP硬核设计文件的方法
CN108304614A (zh) * 2017-12-27 2018-07-20 苏州中晟宏芯信息科技有限公司 集成电路版图引脚的设置方法及装置
CN109101730A (zh) * 2018-08-14 2018-12-28 郑州云海信息技术有限公司 一种获取芯片关联元件的方法及系统
CN110442983A (zh) * 2019-08-09 2019-11-12 慧讯圆成电子科技(南通)有限公司 集成电路系统物理版图生成方法、装置、设备及存储介质

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6772405B1 (en) * 2002-06-13 2004-08-03 Xilinx, Inc. Insertable block tile for interconnecting to a device embedded in an integrated circuit
JP2004240763A (ja) * 2003-02-06 2004-08-26 Renesas Technology Corp 自動設計装置
US20060059447A1 (en) * 2004-09-10 2006-03-16 Fujitsu Limited Integrated circuit design support apparatus, integrated circuit design support method, and integrated circuit design support program
CN101996268A (zh) * 2009-08-20 2011-03-30 鸿富锦精密工业(深圳)有限公司 电路布线系统及方法
US20110106481A1 (en) * 2009-10-29 2011-05-05 Hon Hai Precision Industry Co., Ltd. System and method for checking ground vias of a controller chip of a printed circuit board
CN104655062A (zh) * 2013-11-19 2015-05-27 鸿富锦精密工业(武汉)有限公司 电路板芯片引脚信息检测方法及装置
CN105701290A (zh) * 2016-01-13 2016-06-22 宁波大学 一种电压岛的多供电引脚分配方法
CN105930584A (zh) * 2016-04-19 2016-09-07 安徽大学 一种计算机组成与系统结构的虚拟实验平台及其实现方法
CN108062424A (zh) * 2016-11-09 2018-05-22 成都锐成芯微科技股份有限公司 基于Verilog模型提取IP硬核设计文件的方法
CN107464240A (zh) * 2017-08-11 2017-12-12 哈尔滨工业大学 一种基于模板匹配的带矩形引脚芯片的定位算法
CN107478152A (zh) * 2017-08-11 2017-12-15 哈尔滨工业大学 Tr芯片定位方法及检测方法
CN108304614A (zh) * 2017-12-27 2018-07-20 苏州中晟宏芯信息科技有限公司 集成电路版图引脚的设置方法及装置
CN109101730A (zh) * 2018-08-14 2018-12-28 郑州云海信息技术有限公司 一种获取芯片关联元件的方法及系统
CN110442983A (zh) * 2019-08-09 2019-11-12 慧讯圆成电子科技(南通)有限公司 集成电路系统物理版图生成方法、装置、设备及存储介质

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022003438A1 (en) * 2020-07-02 2022-01-06 International Business Machines Corporation Semiconductor circuit design and unit pin placement
US11354478B2 (en) 2020-07-02 2022-06-07 International Business Machines Corporation Semiconductor circuit design and unit pin placement
GB2611691A (en) * 2020-07-02 2023-04-12 Ibm Semiconductor circuit design and unit pin placement
CN112507649A (zh) * 2020-12-23 2021-03-16 珠海市一微半导体有限公司 一种模拟版图的数模引脚映射到数字版图的方法
CN112507649B (zh) * 2020-12-23 2024-04-02 珠海一微半导体股份有限公司 一种模拟版图的数模引脚映射到数字版图的方法

Also Published As

Publication number Publication date
CN111241775B (zh) 2023-05-30

Similar Documents

Publication Publication Date Title
CN111241775B (zh) 集成电路版图拼接方法
US6357036B1 (en) Computerized method and apparatus for designing wire bond diagrams and locating bond pads for a semiconductor device
KR880004545A (ko) 와이어본딩방법
CN110717212A (zh) 一种bim模型校验方法
CN102841953A (zh) 一种基于宏设计集成电路版图的方法
CN110263442B (zh) 一种模拟版图的走线映射到数字版图的方法
CN104715092B (zh) 一种层次版图验证中快速建立Label与图形连接关系的方法
CN101908081B (zh) 电路辅助设计方法及系统
CN100449555C (zh) 一种手机拼版实现方法
CN101414313A (zh) 线路布局系统及方法
CN110146071B (zh) 定位维度提升方法及装置
CN110781641B (zh) 一种快速识别纠正版图中敏感图形的方法
CN114297980A (zh) 一种基于AutoCAD的布线图纸设计自动化软件系统及设计方法
CN105912782B (zh) 一种使用编译器自动生成位宽可配置总线版图的方法
KR101422404B1 (ko) 다이 본딩 상태 표시 방법
JP2933584B2 (ja) 半導体集積回路装置及びマクロ端子クランプ処理方法
CN112446200A (zh) 一种站所终端配置文件的配置方法及系统
CN204639680U (zh) 高精度cnc加工中心夹具快速定位结构
US20020032899A1 (en) Method and apparatus for modifying flattened data of designed circuit pattern
CN104794285A (zh) 一种快速从表格生成bga封装的方法及系统
JPH05114009A (ja) ワイヤボンデイング位置座標作成方法
CN105580122A (zh) 用于定位具有电子元器件的承载件的方法和以此类方法生产的电子元器件
CN113709485A (zh) 大尺寸图像快速精准压缩方法
JPS62192868A (ja) 図面作成装置
CN115034174A (zh) 一种封装中芯片焊盘位置及网络的检查方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant