CN101989456A - 静态随机存取存储器 - Google Patents

静态随机存取存储器 Download PDF

Info

Publication number
CN101989456A
CN101989456A CN2009100561344A CN200910056134A CN101989456A CN 101989456 A CN101989456 A CN 101989456A CN 2009100561344 A CN2009100561344 A CN 2009100561344A CN 200910056134 A CN200910056134 A CN 200910056134A CN 101989456 A CN101989456 A CN 101989456A
Authority
CN
China
Prior art keywords
field effect
effect transistor
grid
drain
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2009100561344A
Other languages
English (en)
Other versions
CN101989456B (zh
Inventor
黄艳
黄威森
顾一鸣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Manufacturing International Shanghai Corp
Semiconductor Manufacturing International Beijing Corp
Original Assignee
Semiconductor Manufacturing International Shanghai Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Manufacturing International Shanghai Corp filed Critical Semiconductor Manufacturing International Shanghai Corp
Priority to CN2009100561344A priority Critical patent/CN101989456B/zh
Publication of CN101989456A publication Critical patent/CN101989456A/zh
Application granted granted Critical
Publication of CN101989456B publication Critical patent/CN101989456B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明公开了一种静态随机存取存储器(SRAM),在制作SRAM时,重新制造掩模版上的AA图形,使该掩膜版的AA图形中,接近场效应晶体管PG_1的栅极区域的拐角区域为非直角,接近场效应晶体管PG_r的栅极区域的拐角区域为非直角,非直角的拐角区域可以为曲面或楼梯形。因此,本发明防止了最终形成的SRAM性能失配。

Description

静态随机存取存储器
技术领域
本发明涉及半导体器件制作技术,特别涉及一种静态随机存取存储器(SRAM)。
背景技术
随着半导体制造技术的发展,可以制造越来越多的半导体器件,其中一种就是SRAM。图1为现有的SRAM电路结构图,如图所示,该SRAM中,在电压Vcc和地(Vss)之间,包括六个场效应晶体管,分别为场效应晶体管PG_1、场效应晶体管PG_r、场效应晶体管PU_1、场效应晶体管PU_r、场效应晶体管PD_1和场效应晶体管PD_r。其中,场效应晶体管PG_1的栅极空置,漏极接入一个位线(BL,Byte Line),源极分别接入场效应晶体管PU_1的漏极和场效应晶体管PU_r的栅极;PG_r的栅极空置,漏极接入另一个位线(BLB),源极分别接入场效应晶体管PU_r的漏极和场效应晶体管PU_1的栅极;场效应晶体管PU_1的源极接Vcc,漏极和栅极分别与场效应晶体管PD_1的漏极和栅极相连;场效应晶体管PD_r的源极接入Vss,漏极和栅极分别与场效应晶体管PD_1的漏极和栅极相连;场效应晶体管PU_r的源极接入Vcc,漏极和栅极分别与场效应晶体管PD_r的漏极和栅极相连;场效应晶体管PD_r的源极接入Vss,漏极和栅极分别与场效应晶体管PD_1的漏极和栅极相连。该电路可以实现数据的存储,在Vcc掉电时所存储的数据同时丢失。
在该SRAM中,场效应晶体管PG_1、场效应晶体管PG_r、场效应晶体管PU_1、场效应晶体管PU_r、场效应晶体管PD_1和场效应晶体管PD_r可以为NPN晶体管,也可以为PNP晶体管。
在采用半导体制程技术制作图1所述的SRAM时,首先需要构造布局图,如图2所示,图2为现有技术SRAM的布局图,字线(WL,Word Line)表示为用于制作场效应管的多晶硅层和栅氧层,Vss为接地的方向,Vcc为施加的电压,BL和BLB为两条位线。在该SRAM中,包括用点表示的半导体器件衬底;在半导体器件衬底上采用光刻和离子注入方式得到的有源区(AA),该有源区用左斜线表示,其中包括六个场效应晶体管,即场效应晶体管PG_1、场效应晶体管PG_r、场效应晶体管PU_1、场效应晶体管PU_r、场效应晶体管PD_1和场效应晶体管PD_r的源漏极;在半导体器件衬底上通过沉积、光刻及离子注入方式得到的六个场效应晶体管的栅极,采用右斜线表示。可以看出,六个场效应晶体管的栅极和半导体器件衬底的AA有重叠。其中,对于场效应晶体管PG_1和场效应晶体管PG_r来说,其栅极与AA之间的距离决定了形成的场效应晶体管PG_1和场效应晶体管PG_r的导电沟道的宽窄。另外,在制造AA时,先在掩膜版上制造AA图形,该AA图形的各个拐角区域都为直角,然后采用曝光方式将AA图形曝光在半导体器件衬底的光刻胶层后,按照该AA图形进行离子注入得到AA。
由场效应晶体管的原理可以得知,导电沟道的宽窄对最终得到的场效应晶体管性能起着决定性的作用,导电沟道越宽,最终得到的场效应晶体管的饱和电流越大以及饱和电压也越大。从图2可以看出,场效应晶体管PG_1和场效应晶体管PG_r是对称分布的,在制版时,场效应晶体管PG_1的栅极与AA距离和场效应晶体管PG_r的相同,以保证最终得到SRAM的匹配特性。但是,在实际制作时,特别是采用光刻制作场效应晶体管PG_1的栅极时和场效应晶体管PG_r的栅极时,是采用掩膜版将栅极图形一次曝光到该半导体器件衬底的光刻胶层后,按照该栅极图形依次刻蚀该半导体器器件衬底上的多晶硅层和栅氧层得到的。在进行曝光过程中,有很大可能因为未将掩膜版对准半导体器件衬底或因为光学临近修正(OPC),而导致曝光得到的栅极图形上下偏移,最终导致所形成的场效应晶体管PG_1的栅极和场效应晶体管PG_r的栅极相对于AA同时上偏或下偏,如图3所示,图3所示为所形成的场效应晶体管PG_1的栅极和场效应晶体管PG_r的栅极相对于AA,整体上偏的示意图。在图3中场效应晶体管PG_1的栅极和AA的距离明显比场效应晶体管PG_r的栅极和AA的距离大,在严重时,还可能导致场效应晶体管PG_1或场效应晶体管PG_r的栅极和其AA重合。导致制成的SRAM中的场效应晶体管PG_1和场效应晶体管PG_r的特性不一致,最终导致制成的SRAM的工作性能,称为性能失配。
发明内容
有鉴于此,本发明提供一种SRAM,该SRAM解决的问题是防止最终形成的SRAM性能失配。
为达到上述目的,本发明实施例的技术方案具体是这样实现的:
一种静态随机存储器,包括场效应晶体管PG_1的栅极空置,漏极接入一个位线BL,源极分别接入场效应晶体管PU_1的漏极和场效应晶体管PU_r的栅极;PG_r的栅极空置,漏极接入另一个位线BLB,源极分别接入场效应晶体管PU_r的漏极和场效应晶体管PU_1的栅极;场效应晶体管PU_1的源极接Vcc,漏极和栅极分别与场效应晶体管PD_1的漏极和栅极相连;场效应晶体管PD_r的源极接入Vss,漏极和栅极分别与场效应晶体管PD_1的漏极和栅极相连;场效应晶体管PU_r的源极接入电压Vcc,漏极和栅极分别与场效应晶体管PD_r的漏极和栅极相连;场效应晶体管PD_1的源极接入地Vss,漏极和栅极分别与场效应晶体管PD_r的漏极和栅极相连;
在布图时,场效应晶体管PG_1、场效应晶体管PG_r、场效应晶体管PU_1、场效应晶体管PU_r、场效应晶体管PD_1和场效应晶体管PD_r的源漏极作为有源区域,与场效应晶体管PG_1、场效应晶体管PG_r、场效应晶体管PU_1、场效应晶体管PU_r、场效应晶体管PD_1和场效应晶体管PD_r的栅极区域在图上有部分重叠,
接近场效应晶体管PG_1的栅极区域的有源区域图形的拐角区域为非直角结构,接近场效应晶体管PG_r的栅极区域的有源区域图形的拐角区域为非直角结构。
所述非直角结构为楼梯结构。
所述楼梯结构为接近场效应晶体管PG_1的栅极区域的有源区域图形的拐角区域去掉一个角,接近场效应晶体管PG_r的栅极区域的有源区域图形的拐角区域去掉一个角。
所述去掉一个角在垂直方向上距离有源区域拐角区域为2~5纳米。
所述非直角结构为圆弧形结构。
所述圆弧形状为1/4圆。
由上述技术方案可见,本发明在制程SRAM时,重新制造掩模版上的AA图形,使该掩膜版的AA图形中,接近场效应晶体管PG_1的栅极区域的拐角区域为非直角,接近场效应晶体管PG_r的栅极区域的拐角区域为非直角,非直角的拐角区域可以为曲面或楼梯形。这样,当SRAM中的场效应晶体管PG_1的栅极和场效应晶体管PG_r的栅极在整体上移或下移过程中,由于距离场效应晶体管PG_r的栅极区域和SRAM中的场效应晶体管PG_1的栅极区域的AA图形的拐角区域是非直角,场效应晶体管PG_r的栅极区域或SRAM中的场效应晶体管PG_1的栅极区域与AA的距离不会像现有技术那样会同时上偏或下偏,造成所形成的导电沟道不相同,甚至会重合的问题。因此,本发明防止了最终形成的SRAM性能失配。
附图说明
图1为现有的SRAM电路结构图;
图2为现有技术SRAM的布局图;
图3为现有技术所形成的场效应晶体管PG_1的栅极时和场效应晶体管PG_r的栅极相对于AA,整体上偏的示意图;
图4为本发明提供的SRAM的布局一示意图;
图5为本发明提供的SRAM的布局二示意图。
具体实施方式
为使本发明的目的、技术方案及优点更加清楚明白,以下参照附图并举实施例,对本发明作进一步详细说明。
本发明在制程SRAM时,重新制造掩模版上的AA图形,使该掩膜版的AA图形中,接近场效应晶体管PG_1的栅极区域的拐角区域为非直角,接近场效应晶体管PG_r的栅极区域的拐角区域为非直角,非直角的拐角区域可以为曲面或楼梯形。
图4为本发明提供的SRAM的布局一示意图,在该图中,将掩膜板上的AA图形重新构造为:接近场效应晶体管PG_1的栅极区域的拐角区域为楼梯结构,接近场效应晶体管PG_r的栅极区域的拐角区域为楼梯结构。也就是说,相比于现有技术提供的图2,在AA图形中,接近场效应晶体管PG_1的栅极区域的拐角区域再去掉一个拐角,接近场效应晶体管PG_r的栅极区域的拐角区域再去掉一个拐角。这样,在所形成的场效应晶体管PG_1的栅极和场效应晶体管PG_r的栅极相对于AA,整体上偏或下偏时,场效应晶体管PG_1和场效应晶体管PG_r仍然都存在导电沟道,不会出现场效应晶体管PG_1和场效应晶体管PG_r的性能失配。
在图4的实施例中,去掉一个拐角在垂直方向上距离AA图形的拐角区域为2~5纳米。
图5为本发明提供的SRAM的布局图二示意图,在该图中,将掩膜板上的AA图形重新构造为:接近场效应晶体管PG_1的栅极区域的拐角区域为圆弧形结构,接近场效应晶体管PG_r的栅极区域的拐角区域为圆弧形结构。也就是说,相比于现有技术提供的图2,在AA图形中,接近场效应晶体管PG_1的栅极区域的拐角区域设置为圆弧形,接近场效应晶体管PG_r的栅极区域的拐角区域设置为圆弧形。这样,在所形成的场效应晶体管PG_1的栅极和场效应晶体管PG_r的栅极相对于AA,整体上偏或下偏时,圆弧形的下方会挡住上偏场效应晶体管PG_r的栅极或下偏的场效应晶体管PG_1的栅极,这样,场效应晶体管PG_1和场效应晶体管PG_r仍然都存在导电沟道,不会出现场效应晶体管PG_1和场效应晶体管PG_r的性能失配。
在图5所示的实施例中,圆弧形为1/4圆。
可以看出,本发明提供的方法当SRAM中的场效应晶体管PG_1的栅极和场效应晶体管PG_r的栅极在整体上移或下移过程中,由于距离场效应晶体管PG_r的栅极区域和SRAM中的场效应晶体管PG_1的栅极区域的AA图形的拐角区域是非直角,场效应晶体管PG_r的栅极区域或SRAM中的场效应晶体管PG_1的栅极区域与AA的距离不会像现有技术那样会同时上偏或下偏,造成所形成的导电沟道不相同,甚至会重合的问题。因此,本发明防止了最终形成的SRAM性能失配。
以上举较佳实施例,对本发明的目的、技术方案和优点进行了进一步详细说明,所应理解的是,以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (6)

1.一种静态随机存储器,包括场效应晶体管PG_1的栅极空置,漏极接入一个位线BL,源极分别接入场效应晶体管PU_1的漏极和场效应晶体管PU_r的栅极;PG_r的栅极空置,漏极接入另一个位线BLB,源极分别接入场效应晶体管PU_r的漏极和场效应晶体管PU_1的栅极;场效应晶体管PU_1的源极接Vcc,漏极和栅极分别与场效应晶体管PD_1的漏极和栅极相连;场效应晶体管PD_r的源极接入Vss,漏极和栅极分别与场效应晶体管PD_1的漏极和栅极相连;场效应晶体管PU_r的源极接入电压Vcc,漏极和栅极分别与场效应晶体管PD_r的漏极和栅极相连;场效应晶体管PD_1的源极接入地Vss,漏极和栅极分别与场效应晶体管PD_r的漏极和栅极相连;
在布图时,场效应晶体管PG_1、场效应晶体管PG_r、场效应晶体管PU_1、场效应晶体管PU_r、场效应晶体管PD_1和场效应晶体管PD_r的源漏极作为有源区域,与场效应晶体管PG_1、场效应晶体管PG_r、场效应晶体管PU_1、场效应晶体管PU_r、场效应晶体管PD_1和场效应晶体管PD_r的栅极区域在图上有部分重叠,其特征在于,
接近场效应晶体管PG_1的栅极区域的有源区域图形的拐角区域为非直角结构,接近场效应晶体管PG_r的栅极区域的有源区域图形的拐角区域为非直角结构。
2.如权利要求1所述的静态随机存储器,其特征在于,所述非直角结构为楼梯结构。
3.如权利要求2所述的静态随机存储器,其特征在于,所述楼梯结构为接近场效应晶体管PG_1的栅极区域的有源区域图形的拐角区域去掉一个角,接近场效应晶体管PG_r的栅极区域的有源区域图形的拐角区域去掉一个角。
4.如权利要求3所述的静态随机存储器,其特征在于,所述去掉一个角在垂直方向上距离有源区域拐角区域为2~5纳米。
5.如权利要求1所述的静态随机存储器,其特征在于,所述非直角结构为圆弧形结构。
6.如权利要求5所述的静态随机存储器,其特征在于,所述圆弧形状为1/4圆。
CN2009100561344A 2009-08-07 2009-08-07 静态随机存取存储器 Active CN101989456B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009100561344A CN101989456B (zh) 2009-08-07 2009-08-07 静态随机存取存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009100561344A CN101989456B (zh) 2009-08-07 2009-08-07 静态随机存取存储器

Publications (2)

Publication Number Publication Date
CN101989456A true CN101989456A (zh) 2011-03-23
CN101989456B CN101989456B (zh) 2012-11-28

Family

ID=43745952

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009100561344A Active CN101989456B (zh) 2009-08-07 2009-08-07 静态随机存取存储器

Country Status (1)

Country Link
CN (1) CN101989456B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104517637A (zh) * 2013-09-30 2015-04-15 中芯国际集成电路制造(上海)有限公司 Sram单元
CN109494223A (zh) * 2018-12-12 2019-03-19 上海华力集成电路制造有限公司 Sram的6t存储单元结构
US11784255B2 (en) 2017-09-12 2023-10-10 Samsung Electronics Co., Ltd. Semiconductor devices with bent portions

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104183268B (zh) * 2013-05-21 2017-11-03 中芯国际集成电路制造(上海)有限公司 静态随机存储器结构

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3538170B2 (ja) * 2001-09-11 2004-06-14 松下電器産業株式会社 半導体装置及びその製造方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104517637A (zh) * 2013-09-30 2015-04-15 中芯国际集成电路制造(上海)有限公司 Sram单元
CN104517637B (zh) * 2013-09-30 2017-09-22 中芯国际集成电路制造(上海)有限公司 Sram单元
US11784255B2 (en) 2017-09-12 2023-10-10 Samsung Electronics Co., Ltd. Semiconductor devices with bent portions
CN109494223A (zh) * 2018-12-12 2019-03-19 上海华力集成电路制造有限公司 Sram的6t存储单元结构
CN109494223B (zh) * 2018-12-12 2021-04-13 上海华力集成电路制造有限公司 Sram的6t存储单元结构

Also Published As

Publication number Publication date
CN101989456B (zh) 2012-11-28

Similar Documents

Publication Publication Date Title
US11342337B2 (en) Structure and method for FinFET SRAM
US7327591B2 (en) Staggered memory cell array
US9324619B2 (en) Semiconductor device and method of fabricating the same
US7790360B2 (en) Methods of forming multiple lines
US8269284B2 (en) Method of manufacturing semiconductor device, and semiconductor device
US20060289940A1 (en) Fin FET CMOS device, method of manufacturing the same, and memory including fin FET CMOS device
JP3575988B2 (ja) 半導体記憶装置
JP2011238746A (ja) 半導体装置及びそのレイアウト作成方法
US7486543B2 (en) Asymmetrical SRAM device and method of manufacturing the same
CN111863069B (zh) 八晶体管静态随机存取存储器的布局图案与形成方法
CN101989456B (zh) 静态随机存取存储器
CN102254808B (zh) 减小ler的方法及实施该方法的装置
JP2007194562A (ja) 半導体装置及びその製造方法
CN108281425B (zh) 存储器结构及其形成方法
KR20070073237A (ko) 플래쉬 메모리 소자 및 그 제조 방법
CN110943038B (zh) 闪存的制造方法及闪存
KR20110001703A (ko) 비트라인 패터닝 방법
US7982258B2 (en) Flash memory device and method for manufacturing the device
US6777762B2 (en) Mask ROM structure having a coding layer between gates and word lines
KR20060109091A (ko) 포토 마스크
KR20070003140A (ko) 반도체 소자 제조 방법
KR20070093185A (ko) 반도체 디바이스 제조를 위한 이온주입 방법
KR20100001662A (ko) 반도체 소자의 제조 방법
JP2007129094A (ja) 半導体装置
US20150017807A1 (en) Methods of forming patterns

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: SEMICONDUCTOR MANUFACTURING INTERNATIONAL (BEIJING

Effective date: 20121116

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20121116

Address after: 201203 Shanghai City, Pudong New Area Zhangjiang Road No. 18

Patentee after: Semiconductor Manufacturing International (Shanghai) Corporation

Patentee after: Semiconductor Manufacturing International (Beijing) Corporation

Address before: 201203 Shanghai City, Pudong New Area Zhangjiang Road No. 18

Patentee before: Semiconductor Manufacturing International (Shanghai) Corporation