CN101950540B - 液晶显示装置 - Google Patents

液晶显示装置 Download PDF

Info

Publication number
CN101950540B
CN101950540B CN201010213865.8A CN201010213865A CN101950540B CN 101950540 B CN101950540 B CN 101950540B CN 201010213865 A CN201010213865 A CN 201010213865A CN 101950540 B CN101950540 B CN 101950540B
Authority
CN
China
Prior art keywords
voltage
liquid crystal
bus
retention time
pix
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201010213865.8A
Other languages
English (en)
Other versions
CN101950540A (zh
Inventor
维拉朋·贾鲁普弗尔
竹内刚也
佐藤友彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display West Inc
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101950540A publication Critical patent/CN101950540A/zh
Application granted granted Critical
Publication of CN101950540B publication Critical patent/CN101950540B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3629Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
    • G09G3/364Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals with use of subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明提供了一种液晶显示装置。所述液晶显示装置包括扫描线驱动电路、信号线驱动电路和公共连接线驱动电路。所述公共连接线驱动电路在用于写入到作为选择目标的所述液晶元件的写入时间中将与所述信号线的电压极性相反的电压施加到对应于作为选择目标的液晶元件的所述公共连接线,并且在实行写入到作为选择目标的所述液晶元件后,所述公共连接线驱动电路在保持时间中将一个或多个电压施加到所述公共连接线,所述各电压值不同于在写入时间中施加到所述公共连接线的电压的上限值和下限值之间的中间值。本发明的液晶显示装置可以在所有显示灰度级中减少闪烁。

Description

液晶显示装置
相关申请的交叉参考 
本申请包含与2009年7月9日向日本专利局提交的日本在先专利申请JP2009-163134的公开内容相关的主题,在此将该在先申请的全部内容以引用的方式并入本文。 
技术领域
本发明涉及有源矩阵液晶显示装置。 
背景技术
最近,液晶显示装置被广泛地使用,液晶显示装置驱动使用液晶的显示元件(液晶元件)进行视频显示。在这种液晶显示装置中,改变封在诸如玻璃基板等基板之间的液晶层中液晶分子的排列,传输或调制来自光源的光后进行显示。 
在该液晶显示装置中,通常使用有源矩阵驱动。在这种驱动方法中,实行帧反向驱动以抑制液晶劣化,在帧反向驱动中施加到液晶的电压的极性每帧周期反转。此外,实行线反向驱动以抑制由于在帧反向驱动中施加到液晶的电压的极性反转而在各帧中出现的闪烁,在线反向驱动中施加到液晶的电压的极性每水平周期(1H)反转。此外,实行公共反向驱动以减小施加到各像素电极的信号电压的幅度,在公共反向驱动中施加到公共电极的电压的极性反转。 
在例如日本专利申请公开公报No.11-271787和日本专利申请公开公报No.2001-159877中说明了上述驱动方法。 
显示图像的分辨率和亮度近来的发展暴露出一些没有被认真考虑过的难点。具体地说,闪烁和高功耗是较大的难点。作为不良闪烁的原因,列出以下事实:显示更多地受到由于与高分辨率有关的像素电容减小而从像素电路泄漏的电流的影响。作为不良闪烁的另一个原因,列出以下事实:增加光源的亮度以补偿由于与高分辨率有关的孔径比减小而出现 的亮度的降低。如上所述的增加光源的亮度以补偿由于与高分辨率有关的孔径比减小而出现的亮度的降低导致了功耗增加。 
作为抑制闪烁的方法,例如可以考虑改进制造工艺或改进液晶材料。然而,在这种情况下,增加了生产成本或者延长了产品试制周期,这会带来不便。因此,在过去,将在公共反向驱动中施加到公共电极的电压的中间值((上限值+下限值)/2)调节到使闪烁最小的值。 
然而,上述使闪烁最小的值随着显示灰度级的不同而不同。这是因为在中间灰度级和高灰度级中闪烁的主要原因是不同的。具体地说,在中间灰度级中保持时间中的漏电流是闪烁的主要原因,而在高灰度级中挠曲电效应是闪烁的主要原因。挠曲电效应是指这样一种现象:在分子被定向时,由于各液晶分子的形状不对称而在液晶分子中以分子水平出现的极化达到表面。 
因此,当在公共反向驱动中施加到公共电极的电压的中间值被调节到适于中间灰度级的值时,在高灰度级中闪烁增加,而当该中间值被调节到适于高灰度级的值时,在中间灰度级中闪烁增加。这样,在现有的调节方法中,难以在所有显示灰度级中抑制闪烁。 
发明内容
鉴于上述问题,本发明旨在提供一种可以在所有显示灰度级中减少闪烁的液晶显示装置。 
本发明实施例的液晶显示装置包括像素阵列部、扫描线驱动电路、信号线驱动电路和公共连接线驱动电路。所述像素阵列部具有按列布置的多个扫描线、按行布置的多个信号线和按对应于所述扫描线和所述信号线之间交点的矩阵布置的多个像素电路,所述多个像素电路分别连接到对应于所述交点的扫描线和信号线。所述像素阵列部还具有按对应于交点的矩阵布置的多个液晶元件,所述多个液晶元件分别连接到对应于所述交点的像素电路;以及针对各行连接到所述多个液晶元件的多个公共连接线。所述扫描线驱动电路依次将选择脉冲施加到多个扫描线以通过作为一个单元的扫描线依次选择多个液晶元件。所述信号线驱动电路将对应于视频信号的信号电压施加到各信号线,所述电压的极性每帧周 期反转以将信号写入到作为选择目标的液晶元件中。所述公共连接线驱动电路在用于写入到作为选择目标的液晶元件的写入时间中将与所述信号线的电压极性相反的电压施加到对应于作为选择目标的液晶元件的公共连接线。此外,在实行写入到作为选择目标的液晶元件后,所述公共连接线驱动电路在保持时间中将一个或多个电压施加到所述公共连接线,所述各电压值小于在写入时间中施加到公共连接线的电压的上限值和下限值之间的中间值,并大于所述下限值。 
在本发明实施例的液晶显示装置中,在保持时间中将一个或多个电压施加到公共连接线,所述各电压值小于在写入时间中施加到公共连接线的电压的上限值和下限值之间的中间值并大于该下限值。因此,与等于所述中间值的电压施加到公共连接线的情况相比,在保持时间中可以使中间灰度级中使闪烁最小的电压值接近高灰度级中使闪烁最小的电压值。 
按照本发明实施例的液晶显示装置,可以使中间灰度级中使闪烁最小的电压值接近高灰度级中使闪烁最小的电压值。因此,可以在所有显示灰度级中减少闪烁。 
附图说明
以下说明将使本发明的其它目的、特征和优点更充分地呈现。附图中: 
图1示出了本发明第一实施例的液晶显示装置的示意性方框图。 
图2是图1中的亚像素的结构图。 
图3是表示图1的液晶显示装置的操作示例的波形图。 
图4是表示图1的液晶显示装置的操作示例的示意图。 
图5是表示接着图4的操作的示意图。 
图6是表示接着图5的操作的示意图。 
图7是表示图1的液晶显示装置的操作的另一个示例的示意图。 
图8A和图8B是用于表示在图1中的亚像素内的漏电流的原理图。 
图9A和图9B是用于表示在图1中的亚像素内的漏电流的其它原理 图。 
图10是表示现有技术中液晶显示装置的操作示例的波形图。 
图11A和图11B是用于表示在图10的液晶显示装置中施加到液晶元件的电压的波形图。 
图12A和图12B是用于表示在图1的液晶显示装置中施加到液晶元件的电压的波形图。 
图13是用于表示在出现图8A的漏电流的情况下施加到液晶元件的电压的波形图。 
图14是用于表示在出现图9A的漏电流的情况下施加到液晶元件的电压的波形图。 
图15是用于表示使闪烁最小的电压值的原理图。 
图16是表示本发明第二实施例的显示装置的操作示例的波形图。 
图17是表示图16的液晶显示装置的操作示例的示意图。 
图18是表示接着图17的操作的示意图。 
图19是表示接着图18的操作的示意图。 
图20是表示图16的液晶显示装置的操作的另一个示例的示意图。 
图21是图16的波形图所表示的操作的状态图。 
图22是表示图16的液晶显示装置的操作的第一变化例的状态图。 
图23是表示图16的液晶显示装置的操作的第二变化例的状态图。 
图24是表示图16的液晶显示装置的操作的第三变化例的状态图。 
图25是表示图16的液晶显示装置的操作的第四变化例的状态图。 
图26是表示图16的液晶显示装置的操作的第五变化例的状态图。 
图27是表示图16的液晶显示装置的操作的第六变化例的状态图。 
图28是表示图16的液晶显示装置的操作的第七变化例的状态图。 
图29是表示图16的液晶显示装置的操作的第八变化例的状态图。 
图30是表示图16的液晶显示装置的操作的第九变化例的状态图。 
图31是详细示出图30的状态图的图。 
图32是表示图16的液晶显示装置的公共连接线驱动电路的示例的结构图。 
图33是表示图16的液晶显示装置的公共连接线驱动电路的第一变化例的结构图。 
图34是表示图16的液晶显示装置的公共连接线驱动电路的第二变化例的结构图。 
图35A和图35B是用于表示图1 6的液晶显示装置中施加到液晶元件的电压的波形图。 
具体实施方式
以下参照附图详细说明本发明的各优选实施例。按照以下顺序进行说明: 
1.第一实施例(图1至图15) 
在保持时间Th中把一个电压施加到公共连接线COM的示例。 
2.第二实施例(图16至图35B) 
在保持时间Th中把多个电压施加到公共连接线COM的示例。 
第一实施例
示意性结构
图1示出了本发明第一实施例的液晶显示装置1的示意性结构。液晶显示装置1包括液晶显示面板10、布置在液晶显示面板10后部的背光源20和驱动液晶显示面板10的驱动电路30。液晶显示面板10例如具有像素阵列部13,在像素阵列部13中多个亚像素11R、11G和11B按矩阵方式布置着。在本实施例中,例如彼此相邻的亚像素11R、亚像素11G和亚像素11B构成了一个像素12。以下,亚像素11适当用作亚像素11R、亚像素11G和亚像素11B的统称。驱动电路30例如具有视频信号处理电路31、定时发生器电路32、信号线驱动电路33、扫描线驱动电路34 和公共连接线驱动电路35。 
像素阵列部13
图2示出了在像素阵列部13内的电路结构的示例。如图1和图2所示,像素阵列部13例如具有按行布置的多个扫描线WSL和按列布置的多个信号线DTL。多个亚像素,即亚像素11R、亚像素11G和亚像素11B对应于扫描线WSL和信号线DTL之间的交点以矩阵形式排列。此外,在像素阵列部13中,多个公共连接线COM对应于各列中的亚像素11R、亚像素11G和亚像素11B一个接一个地布置着。 
如图2所示,各亚像素11例如具有晶体管14和晶体管15及液晶元件16。晶体管14和晶体管15对应于本发明实施例中的“像素电路”的具体示例。液晶元件16从驱动基板侧起在驱动基板上例如依次具有公共电极、绝缘膜、像素电极、取向膜、液晶层、取向膜和透明基板。驱动基板包括例如形成在玻璃基板上的晶体管14和晶体管15。公共电极是设置用于各水平线(各行)的条形电极,通常用于在一个水平线上的多个亚像素11所包括的液晶元件16。例如,公共电极构成了部分公共连接线COM,因此电连接到公共连接线COM。使公共电极与像素电极隔离的绝缘膜在公共电极和像素电极之间提供了垂直间隙。液晶层包括例如垂直取向(Vertical Alignment,VA)模式或平面内切换(In-Plane Switching,IPS)模式的液晶,具有根据所施加的电压传输或阻挡从背光源20发出的光的功能。像素电极用作各亚像素11的电极,布置在例如与公共电极不相对的区域中。因此,当在像素电极和公共电极之间施加电压时,在液晶层内形成横向电场。晶体管14和晶体管15例如都是场效应薄膜晶体管(Thin Film Transistor,TFT),包括控制沟道的栅极以及设置在沟道两侧的源极和漏极。晶体管14和晶体管15可以是p型晶体管或n型晶体管。 
液晶元件16的一端连接到晶体管15的源极或漏极,另一端连接到公共连接线COM。晶体管14和晶体管15的栅极连接到扫描线WSL,晶体管15的源极和漏极中不连接到液晶元件16的那一个连接到晶体管14的源极或漏极。晶体管14的源极和漏极中不连接到晶体管15的那一个连接到信号线DTL。在一个水平线的多个亚像素11中,例如,晶体管14和晶体管15的栅极连接到公共扫描线WSL。也就是说,连接到一个 扫描线WSL的多个亚像素11沿着扫描线WSL布置成一行。 
在一个水平线中,虽然没有示出,但例如一个亚像素11的晶体管14和晶体管15的栅极可以连接到设置在各亚像素11两侧的两个扫描线WSL中的一个扫描线WSL,另一个亚像素11的晶体管14和晶体管15的栅极可以连接到两个扫描线WSL中的另一个扫描线WSL。在这种情况下,连接到一个扫描线WSL的多个亚像素11关于扫描线WSL交替地(之字形)布置着。在这种情况下,在多个液晶元件16中被一个扫描线WSL选择的液晶元件16关于该扫描线WSL交替地布置着。 
背光源20
背光源20从背面照射液晶显示面板10,例如包括导光板、布置在导光板侧面的光源和布置在导光板的顶部(光出射面)上的光学元件。导光板将来自光源的光导向导光板的顶部,在顶部和底部的至少其中之一上具有例如预定的图形化形状,因此具有散射从侧面进入的光以使其变得均匀的功能。光源是线性光源,包括例如热阴极荧光灯(hot cathode fluorescent lamp,HCFL)、冷阴极荧光灯(cold cathode fluorescent lamp,CCFL)或布置成一行的多个发光二极管(light emitting diode,LED)。扩散板、扩散片、透镜膜、偏光分离片等层叠起来形成光学元件。背光源20可以是在光源正上方的具有扩散板和其它光学元件的直接背光源。 
驱动电路30
接着,参照图1说明设置在像素阵列部13周边的驱动电路30的各电路。 
视频信号处理电路31修正从外部输入的数字视频信号30A,将修正过的视频信号转换成模拟信号,将该模拟信号输出到信号线驱动电路33。定时发生器电路32控制信号线驱动电路33、扫描线驱动电路34和公共连接线驱动电路35,于是各电路彼此相关联地工作。例如,定时发生器电路32响应于(同步于)从外部输入的同步信号30B向各电路输出控制信号32A。 
信号线驱动电路33将从视频信号处理电路31输入的模拟视频信号(对应于视频信号30A的信号电压)施加到各信号线DTL以将信号写入 到作为选择目标的亚像素11。例如,信号线驱动电路33可输出对应于视频信号30A的信号电压Vsig。例如,如稍后说明的图3、图6和图7所示,信号线驱动电路33实行帧反向驱动,在帧反向驱动中,信号的极性每帧周期关于基准电压Vref反向的信号电压Vsig被施加到各信号线DTL,使得信号被写入到作为选择目标的亚像素11。帧反向驱动用于抑制液晶元件16的劣化,在必要时使用。此外,例如,如稍后说明的图3至图6所示,信号线驱动电路33可以实行1H反向驱动,在1H反向驱动中,信号的极性每1H周期关于基准电压Vref反向的信号电压Vsig被施加到各信号线DTL,使得对应于信号电压Vsig的电压被写入到作为选择目标的亚像素11。1H反向驱动用于抑制由于施加到液晶元件16的电压的极性反向而在各帧中出现的闪烁,在必要时使用。基准电压Vref例如是零伏。 
扫描线驱动电路34响应(同步)于控制信号32A的输入向多个扫描线施加选择脉冲以通过期望的单元选定多个亚像素11。根据需要,可以选择不同数目的线作为选择亚像素11的单元,例如可选择一根线或相邻的两根线。此外,还可以依次或随机选择多个线。例如,当晶体管15导通时,扫描线驱动电路34可以输出施加的电压Von,当晶体管15截止时,扫描线驱动电路34可以输出施加的电压Voff。电压Von具有等于或大于晶体管15的导通电压的值(固定值)。电压Voff具有小于晶体管15的导通电压的值(固定值)。 
接着,说明公共连接线驱动电路35。图3是表示液晶显示装置1的操作的示例的时序图。图3示出了在n-1、n和n+1帧周期中每一个帧周期的波形。在图3中,为了区分,扫描线WSL、公共连接线COM和亚像素11R带有(i)(1≤i)后缀。此外,图3中省略了其它的亚像素11G和亚像素11B中的信号波形。 
图4示意性示出了在图3的n-1帧周期中当Von施加到扫描线WSL(i)时亚像素11的极性。图5示意性示出了在图3的n-1帧周期中当Von施加到扫描线WSL(i+1)时亚像素11的极性。图6示意性示出了在图3的n-1帧周期中对应于亚像素11R(i-1)的公共连接线COM的电压从V1变化到V2(稍后说明)后亚像素11的极性。图7示意性示出了在图3的n帧周期中对应于亚像素11R(i-1)的公共连接线COM的电压从V1变化到 V2(稍后说明)后亚像素11的极性。图4至图7示出了在信号线驱动电路33实行1H反向驱动和帧反向驱动的情况下亚像素11的极性。在图4和图5中,粗线方框包围的各亚像素11表示扫描线WSL(i)或扫描线WSL(i+1)选择的亚像素。在图4至图7中,细线方框包围的各亚像素11表示已经被扫描线WSL选择并且处于保持时间Th中的亚像素。在图4和图5中,虚线框包围的各亚像素11表示还未被扫描线选择的亚像素。 
上述“亚像素11的极性”是指在写入时间Tw中亚像素11的电压(图3中的各虚线)相对于公共连接线COM的电压(VL或VH)(VL<VH)是正的或负的。例如,如图3所示,当Von施加到扫描线WSL(i)时,例如,亚像素11R(i)的电压相对于电压VH是负的。因此,在这种情况下,认为亚像素11R(i)具有负极性。相反,例如,当Von施加到扫描线WSL(i+1)时,施加到亚像素11R(i+1)的电压相对于电压VL是正的。因此,在这种情况下,认为亚像素11R(i+1)具有正极性。 
信号线驱动电路33实行1H反向驱动,而公共连接线驱动电路35实行公共反向驱动,在公共反向驱动中提供给公共电极(公共连接线COM)的电压的极性被预定数目的线反转。具体地说,公共连接线驱动电路35将电压施加到对应于作为选择目标的亚像素11的公共连接线COM,该电压相对于基准电压Vref的极性与信号线DTL相对于基准电压Vref的极性相反。例如,如图3至图6所示,当信号线DTL的极性相对于基准电压Vref为正时,公共连接线驱动电路3 5将电压VL施加到公共连接线COM,该电压VL的极性相对于基准电压Vref是负的。此外,例如,如图3至图6所示,当信号线DTL的极性相对于基准电压Vref为负时,公共连接线驱动电路35将电压VH施加到公共连接线COM,该电压VH的极性相对于基准电压Vref是正的。 
此外,在保持时间Th中公共连接线驱动电路35将多个彼此不同的电压施加到公共电极(公共连接线COM)。例如,如图3至图6所示,在保持时间Th中公共连接线驱动电路35将电压V1施加到公共连接线COM,该电压V1与在写入时间Tw中施加到公共连接线COM的电压的上限值(VH)和下限值(VL)之间的中间值(电压Vcent)不同。电压V1具有小于电压Vcent且大于下限值(VL)的值。 
在保持时间Th中,公共连接线驱动电路35使对应于作为选择目标的亚像素11布置的公共连接线COM与对应于作为非选择目标的亚像素11布置的多个公共连接线COM电隔离。例如,如图3和图5所示,在保持时间Th中公共连接线驱动电路35使具有电压VL的公共连接线COM(i+1)与具有电压V1的公共连接线COM(i-2)、COM(i-1)和COM(i)电隔离。 
此外,在本实施例中,如图3、图6和图7所示,信号线驱动电路33实行帧反向驱动,而公共连接线驱动电路35实行公共反向驱动,在公共反向驱动中提供给公共电极(公共连接线COM)的电压的极性每帧周期反转。例如,如图6和图7所示,公共连接线驱动电路35使施加到各亚像素11的电压的极性反转,过了n-1帧周期后亚像素11的极性与过了n帧周期后亚像素11的极性相反。 
接着,说明公共连接线驱动电路35的内部结构。如图4所示,公共连接线驱动电路35具有例如开关元件36,各开关元件36电连接到各公共连接线COM。设置各开关元件36用于各公共连接线COM,具有例如两个输出端子。开关元件36的第一输出端子连接到布线36A,经由布线36A连接到脉冲发生器37的输出端子。开关元件36的第二输出端子连接到布线36B。例如,如图4所示,布线36B连接到逻辑电路4 1的输出端子。脉冲发生器37将预定电压VH和VL周期性地输出到布线36A。逻辑电路41将预定电压V1输出到布线36B。 
公共连接线驱动电路35将公共连接线COM连接到脉冲发生器37的输出端子,该公共连接线COM对应于包括通过Von施加到扫描线WSL而导通的亚像素11(作为选择目标)的水平线布置。例如,如图4所示,公共连接线驱动电路35经由开关元件36和布线36A将公共连接线COM(i)连接到脉冲发生器37的输出,使得线COM(i)的电压是VH,该公共连接线COM(i)对应于包括作为选择目标的亚像素11R(i)、11G(i)和11B(i)的一行布置。此外,例如,如图5所示,公共连接线驱动电路35经由开关元件36和布线36A将公共连接线COM(i+1)连接到脉冲发生器37的输出,使得线COM(i+1)的电压是VL,该公共连接线COM(i+1)对应于包括作为选择目标的亚像素11R(i+1)、11G(i+1)和11B(i+1)的一行布 置。 
公共连接线驱动电路35将公共连接线COM连接到布线36B,该公共连接线COM对应于包括通过电压Voff施加到扫描线WSL而断开的亚像素11(作为非选择目标)的多个水平线布置着。例如,如图3和图5所示,公共连接线驱动电路35经由开关元件36将公共连接线COM(i-2)、COM(i-1)和COM(i)连接到布线36B,使得各线的电压是V1,这些公共连接线COM(i-2)、COM(i-1)和COM(i)对应于包括作为非选择目标的亚像素11R(i-2)、11R(i-1)和11R(i)的三行布置。 
虽然没有示出,但公共连接线驱动电路35可具有恒压源38而代替逻辑电路41。 
接着,说明本实施例的液晶显示装置1的操作。 
写入时间T w
在作为各帧周期的第一半的写入时间Tw中,扫描线驱动电路34将电压Von施加到以期望数目的线作为一个单元的多个扫描线WSL,使得晶体管14和晶体管15导通。此外,信号线驱动电路33将信号电压Vsig施加到各信号线DTL,公共连接线驱动电路35将信号电压VL或VH施加到对应于作为选择目标的亚像素11的公共连接线COM。 
这时,信号线驱动电路33将信号电压Vsig施加到各信号线DTL(1H反向驱动和帧反向驱动),该信号电压Vsig的极性相对于基准电压Vref每1H周期反转并且每帧周期反转。此外,在各帧周期的写入时间(公共反向驱动)中公共连接线驱动电路35将电压施加到对应于作为选择目标的亚像素11的公共连接线COM,该电压相对于基准电压Vref的极性与信号线DTL相对于基准电压Vref的极性相反。因此,在写入时间Tw中对应于信号电压Vsig的电压Vw被写入到作为选择目标的亚像素11中(参见图3)。在本实施例中,通过1H反向驱动、帧反向驱动和公共反向驱动写入电压Vw。这可以减小施加到亚像素11的信号电压的幅度,因此可以将功耗控制得比较低。 
保持时间T h
在作为各帧周期的第二半的保持时间Th中,扫描线驱动电路34将 电压Voff施加到对应于作为非选择目标的亚像素11的多个扫描线WSL,使得晶体管14和晶体管15截止。因此,在写入时间Tw期间写入的电压Vw保持在作为非选择目标的各亚像素11中。因此,各亚像素11被对应于电压Vw的亮度的光照亮着。 
在保持时间Th期间电压Vw基本上不易被保持。例如,在VH帧周期中,如图2和图8A所示,当晶体管14和晶体管15截止时,作为晶体管14和晶体管15间连接点的中间节点的电压Vmid耦合为在负向上拉升。因此,由于电压Vmid变为接近于晶体管14和晶体管15的断开电压,所以漏电流I1从液晶元件16流到晶体管14和晶体管15侧,漏电流I2从信号线DTL流到晶体管14和晶体管15侧。如图8B所示,就在VH帧周期中写入后,由于液晶元件16的电压Vpix低于每1H极性反转的信号线DTL的电压的平均值(电压Vsig-ave),所以漏电流I3从信号线DTL流到晶体管14和晶体管15侧。电压Vsig-ave表示每1H极性反转的信号线DTL的电压的平均值。 
例如,在VL帧周期中,如图2和图9A所示,当晶体管14和晶体管15截止时,作为晶体管14和晶体管15间连接点的中间节点的电压Vmid耦合为在负向上拉升。因此,由于电压Vmid变为接近于晶体管14和晶体管15的断开电压,所以漏电流I1从液晶元件16流到晶体管14和晶体管15侧,漏电流I2从信号线DTL流到晶体管14和晶体管15侧。如图9B所示,就在VL帧周期中写入后,由于液晶元件16的电压Vpix高于每1H极性反转的信号线DTL的电压的平均值(电压Vsig-ave),所以漏电流I3从晶体管14和晶体管15侧流到信号线DTL。电压Vsig-ave是每1H极性反转的信号线DTL的电压的平均值。 
因此,例如,如图10所示,在保持时间Th中,当公共连接线驱动电路35连续地将电压Vcent施加到对应于作为非选择目标的亚像素11的公共连接线COM时,电压Vpix如图11A和图11B所示。具体地说,在VH帧周期中,如图11A所示,在保持时间Th的第一半中电压Vpix朝负方向变化,然后朝正方向变化。这样,在VH帧周期中,保持时间Th具有在该时间的第一半中电压Vpix朝着负方向变化的周期Td和在该时间的第二半中电压Vpix朝着正方向变化的周期Tu。相比之下,在VL帧周期中, 如图11B所示,在保持时间Th的第一半和第二半中电压Vpix都朝着负方向变化。这样,在VL帧周期中,保持时间Th仅具有电压Vpix朝着负方向变化的周期Td。 
图11A和图11B示出了晶体管14和晶体管15是n型晶体管情况下的波形。在晶体管14和晶体管15是p型晶体管的情况下,在VH帧周期中,保持时间Th仅具有电压Vpix朝着正方向变化的周期Tu,在VL帧周期中,保持时间Th具有电压Vpix朝着负方向变化的周期Td和电压Vpix朝着正方向变化的周期Tu。 
在该实施例中,例如,如图3所示,在保持时间Th中,公共连接线驱动电路35连续地将电压V1(<Vcent)施加到对应于作为非选择目标的亚像素11的公共连接线COM。此时,电压Vpix是图12A和图12B所示的情形。具体地说,在VH帧周期中,如图12A所示,如同图11A一样,在保持时间Th的第一半中电压Vpix朝着负方向变化,然后朝着正方向变化。这样,在VH帧周期中,保持时间Th具有在该时间的第一半中电压Vpix朝着负方向变化的周期Td和在该时间的第二半中电压Vpix朝着正方向变化的周期Tu。在保持时间Th中施加到液晶元件16的电压Vw的幅度等于在写入时间Tw中施加到液晶元件16的电压Vw的幅度。相比之下,在VL帧周期中,如图12B所示,如同图11B一样,在保持时间Th的第一半和第二半中电压Vpix都朝负方向变化。这样,在VL帧周期中,保持时间Th仅具有电压Vpix朝着负方向变化的周期Td。即使在这种情况下,在保持时间Th中施加到液晶元件16的电压Vw的幅度也等于在写入时间Tw中施加到液晶元件16的电压Vw的幅度。也就是说,在本实施例中,在保持时间Th中调节公共连接线COM的电压,由此不用改变电压Vw的幅度而可以控制施加到液晶元件16的电压Vw的幅度。 
接下来说明通过在保持时间Th中调节公共连接线COM的电压的优点。在本实施例中,如前所述,通过在保持时间Th中调节公共连接线COM的电压来控制施加到液晶元件16的电压Vw的幅度。例如,在VH帧周期中,在保持时间Th中公共连接线COM的电压被调节到电压V1(<Vcent)。因此,例如,如图12A所示,与在保持时间Th中将公共连接线COM的电压调节到电压Vcent的情况相比,液晶元件16的电压Vpix减 小。因此,例如,如图13所示,由于漏电流I1减小,所以与在保持时间Th中将公共连接线COM的电压调节到电压Vcent的情况相比,液晶元件16的电压Vpix增大。 
例如,在VL帧周期中,在保持时间Th中把公共连接线COM的电压调节到电压V1。因此,例如,如图12B所示,与在保持时间Th中将公共连接线COM的电压调节到电压Vcent的情况相比,液晶元件16的电压Vpix减小。因此,例如,如图14所示,由于漏电流I1减小,所以与在保持时间Th中将公共连接线COM的电压调节到电压Vcent的情况相比,液晶元件16的电压Vpix增大。 
这样,在该实施例中,在保持时间Th中公共连接线COM的电压被调节到低于电压Vcent的电压V1。因此,使闪烁最小的电压值(最优值Vbest)在保持时间Th中增大(见图13和图14)。如图15所示,最优值Vbest是中间灰度级中的最优值。在保持时间Th中公共连接线COM的电压被调节到电压Vcent的情况下,最优值Vbest-1与高灰度级中的最优值相差太大。相比之下,在保持时间Th中公共连接线COM的电压被调节到电压V1的情况下,最优值Vbest-2接近高灰度级中的最优值。因此,将在写入时间Tw中施加到公共连接线COM的电压的中间值(上限值(电压VH)+下限值(电压VL)/2)调节到最优值Vbest-2,由此可以在所有显示灰度级中减少闪烁。 
因此,在本实施例中,在液晶显示装置1的生产(出厂)中调节电压VH和电压VL的各自的值,使得在写入时间Tw中施加到公共连接线COM的电压的中间值((上限值(电压VH)+下限值(电压VL))/2)是最优值Vbest-2。这样,在本实施例的液晶显示装置1中,与过去不同,在保持时间Th中各公共连接线COM的电压被调节到低于电压Vcent的电压V1,因此可以很容易地在所有显示灰度级中调节闪烁。这可以减少在高灰度级中闪烁所引起的残影(burn-in)。 
第二实施例
接着说明本发明第二实施例的液晶显示装置。本实施例的液晶显示装置与第一实施例的液晶显示装置1在结构上的不同之处在于,在保持 时间Th中公共连接线驱动电路35将彼此不同的多个电压施加到公共连接线COM。以下,省去说明与第一实施例中相同的内容,主要说明与第一实施例的差异。 
图16示出了本实施例的液晶显示装置的操作示例的时序图。图16示出了在n-1、n和n+1帧周期中的波形。 
在保持时间Th中公共连接线驱动电路35将彼此不同的多个电压施加到公共连接线COM。例如,如图16至图18所示,在保持时间Th中公共连接线驱动电路35依次施加两个电压V1和V2(V1>V2)。如同第一实施例中的电压V1,电压V1和电压V2的值都不同于在写入时间Tw中施加到公共连接线COM的电压(VL和VH)的上限值(VH)和下限值(VL)之间的中间值(电压Vcent)。如同第一实施例中的电压V1,电压V1和电压V2都具有小于电压Vcent且大于下限值(VL)的值。 
在保持时间Th中公共连接线驱动电路35使施加有相同电压的公共连接线COM彼此电连接。例如,如图16和图18所示,在保持时间Th中,公共连接线驱动电路35将对应于作为非选择目标的亚像素11布置的多个公共连接线COM中施加有电压V1的公共连接线COM(i)和COM(i+1)彼此电连接。此外,例如,如图16和图18所示,在保持时间Th中,公共连接线驱动电路35将对应于作为非选择目标的亚像素11布置的多个公共连接线COM中施加有电压V2的公共连接线COM(i-2)和COM(i-1)彼此电连接。优选电压V1不明显地与电压V2不同。 
在保持时间Th中公共连接线驱动电路35使对应于作为选择目标的亚像素11布置的公共连接线COM与对应于作为非选择目标的亚像素11布置的多个公共连接线COM电隔离。例如,如图16和图18所示,在保持时间Th中公共连接线驱动电路35使施加有电压VL的公共连接线COM(i+1)与施加有电压V1的公共连接线COM(i-2)、COM(i-1)和COM(i)电隔离。此外,在保持时间Th中,公共连接线驱动电路35将对应于作为非选择目标的亚像素11布置的多个公共连接线COM中施加有不同电压的公共连接线COM彼此电隔离。例如,如图16和图18所示,在保持时间Th中公共连接线驱动电路35使施加有电压V1的公共连接线COM(i)和COM(i+1)与施加有电压V2的公共连接线COM(i-2)和COM(i-1)电隔 离。 
此外,在本实施例中,如图16、图18和图20所示,信号线驱动电路33实行帧反向驱动,而公共连接线驱动电路35实行公共反向驱动,在公共反向驱动中提供给公共电极(公共连接线COM)的电压的极性每帧周期反转。例如,如图19和图20所示,公共连接线驱动电路35使施加到各亚像素11的电压的极性反转,于是n-1帧周期经过后亚像素11的极性与n帧周期经过后亚像素11的极性相反。 
在各帧周期中保持时间Th中的电压优选是相同的。例如,如图16所示,在写入时间Tw中施加VH的帧周期(VH帧周期)和写入时间中施加VL的帧周期(VL帧周期)中保持时间Th中的电压优选是相同的。在保持时间Th中的电压的数目可以是如图21所示的两个,或者是如图22所示的至少三个。图21以状态图的形式表示图16的波形图。类似地,图22以状态图的形式表示波形图。 
在全部帧周期期间保持时间Th中的电压可以是不相同的。例如,在VH帧周期和VL帧周期之间保持时间Th中的电压可以彼此不同。具体地说,如图23所示,在保持时间Th中依次施加两个电压,并且VH帧周期的保持时间Th中的第二电压VB不同于VL帧周期的保持时间Th中的第二电压VA,这是可以的。在这种情况下,VH帧周期的保持时间Th中的第一电压V1可以等于或不同于VL帧周期的保持时间Th中的第一电压V1。 
在全部帧周期期间保持时间Th中的电压的个数可以是不相同的。例如,在晶体管14和晶体管15是p型晶体管的情况下,如图24所示,VH帧周期的保持时间Th中依次施加两个电压(V1和V2),并且VL帧周期的保持时间Th中施加一个电压(V1),这是可以的。在这种情况下,VL帧周期的保持时间Th中施加的电压可以等于VH帧周期的保持时间Th中的第一电压。此外,例如,在晶体管14和晶体管15是n型晶体管的情况下,如图25所示,VH帧周期的保持时间Th中施加一个电压(V1),并且VL帧周期的保持时间Th中依次施加两个电压(V1和V2),这是可以的。在这种情况下,VL帧周期的保持时间Th中施加的电压V1可以等于VH帧周期的保持时间Th中的第一电压(V1)。 
当在保持时间Th内存在多个电压时,在保持时间Th开始时可以以AC方式(交替地)施加等于写入时间Tw中施加的电压(VH和VL)的电压。例如,如图26所示,在VH帧周期的保持时间Th开始时可以按照VH、VL、VH、VL…的顺序施加电压,在VL帧周期的保持时间Th开始时可以按照VL、VH、VL、VH…的顺序施加电压。 
此外,例如,如图1 6所示,当在保持时间Th内存在多个电压时,在一个场周期内,保持时间Th内电压的施加时序各线彼此偏移1H。此外,例如,如图27所示,当在保持时间Th内存在多个电压时,在一个场周期内,保持时间Th内电压的施加时序每k条线(k是正整数)彼此同步。这时,扫描时序每k条线优选彼此偏移1H×k。此外,虽然在预定帧周期的保持时间Th中每作为一个单元的期望数目的行(每k行)偏移1H×k,但公共连接线驱动电路35优选依次将相同的电压(V2)施加到多个公共连接线COM。在保持时间Th中的电压每k条线彼此同步的时序的情况下,优选地,在VH帧周期中保持时间Th中的第一电压是VH,在VL帧周期中保持时间Th中的第一电压是VL。 
具体地说,对于自然图像,当在保持时间Th内存在多个电压时,一个电压可以是浮空电压。这是因为即使一个电压是浮空电压,在自然图像中也几乎不会观察到图像质量变坏。例如,如图28所示,保持时间Th中的第一电压可以是浮空电压。然而,在这种情况下,例如,如图28所示,由于公共连接线COM易于与另一线(例如,信号线DTL)耦合,所以公共连接线COM的电压由于耦合而波动。在这种情况下,如稍后所述,浮空的公共连接线COM通过公共连接线驱动电路35彼此连接。于是,一条公共连接线COM浮空,由此该公共连接线COM在浮空前所保持的电荷分配给已经浮空的其它公共连接线COM。因此,浮空的各公共连接线COM的电压在波动的同时收敛于预定电压(例如,等同于电压V1的电压)。 
例如,在保持时间Th的第一半中可以交替地将预定电压V1和浮空电压施加到公共连接线COM。例如,在1H周期中,如图30和图31所示,接通时间段(或包括接通时间段的时间段)中的电压是浮空电压并且另一个时间段中的电压是V1,这是可以的,其中在接通时间段中将对应于 视频信号30A的信号电压从视频信号处理电路31施加到信号线DTL(i)。接通时间段可以包括预充电电压施加到信号线DTL(i)的时间段。 
接着,说明公共连接线驱动电路35的内部结构。以下说明在保持时间Th内存在两个电压的情况下内部结构的示例。 
例如,如图1 7所示,公共连接线驱动电路35具有开关元件36,各开关元件36电连接到各公共连接线COM。各开关元件36设置用于各公共连接线COM,例如具有三个输出端子。开关元件36的第一输出端子连接到布线36A,并且经由布线36A连接到脉冲发生器37的输出端子。开关元件36的第二输出端子连接到布线36B。例如,如图17所示,布线36B连接到恒压源38的输出端子。恒压源3 8将预定电压V1输出到布线36B。开关元件36的第三输出端子连接到布线36C。例如,如图17所示,布线36C连接到恒压源39的输出端子。恒压源39将预定电压V2(<V1)输出到布线36C。 
公共连接线驱动电路35将公共连接线COM连接到脉冲发生器37的输出端子,该公共连接线COM对应于包括通过将Von施加到扫描线WSL而导通的亚像素11(作为选择目标)的水平线布置。例如,如图17所示,公共连接线驱动电路35经由开关元件36和布线36A将公共连接线COM(i)连接到脉冲发生器37的输出,于是线COM(i)的电压是VH,该公共连接线COM(i)对应于包括作为选择目标的亚像素11R(i)、11G(i)和11B(i)的一行布置。此外,例如,如图18所示,公共连接线驱动电路35经由开关元件36和布线36A将公共连接线COM(i+1)连接到脉冲发生器37的输出,于是线COM(i+1)的电压是VL,该公共连接线COM(i+1)对应于包括作为选择目标的亚像素11R(i+1)、11G(i+1)和11B(i+1)的一行布置。 
公共连接线驱动电路35将公共连接线COM连接到布线36B,该公共连接线COM对应于包括通过电压Voff施加到扫描线WSL而断开的亚像素11(作为非选择目标)的多个水平线中的一个水平线布置,在该水平线处直到经过预定时间非选择时间才过去。例如,如图16和图18所示,公共连接线驱动电路35经由开关元件36将公共连接线COM(i-2)、COM(i-1)和COM(i)连接到布线36B,于是各线的电压是V1,这些公共连 接线对应于包括作为非选择目标的亚像素11R(i-2)、11R(i-1)和11R(i)的三行布置。 
此外,公共连接线驱动电路35将公共连接线COM连接到布线36C,该公共连接线COM对应于包括通过电压Voff施加到扫描线WSL而断开的亚像素11(作为非选择目标)的多个水平线中的一个水平线布置,在该水平线处预定非选择时间已过去。例如,如图16和图19所示,公共连接线驱动电路35经由开关元件36将公共连接线COM(i-2)和COM(i-1)连接到布线36C,于是各线的电压是V2,公共连接线COM(i-2)和COM(i-1)对应于包括作为非选择目标的亚像素11R(i-2)和11R(i-1)的两行布置。 
当在保持时间Th内存在至少三个电压时,虽然未示出,但公共连接线驱动电路35具有例如以下结构已经足够了。即,公共连接线驱动电路35具有例如开关元件36、脉冲发生器37、至少三种恒压电路、连接到脉冲发生器37的布线36A和连接到各恒压电路的布线,这就足够了。 
公共连接线驱动电路35可具有逻辑电路而代替恒压源38和恒压源39。例如,如图32所示,公共连接线驱动电路35可具有逻辑电路41而代替恒压源38。此外,虽然未示出,但可在公共连接线COM的另一端上另外设置另一个公共连接线驱动电路35。 
在保持时间Th内存在多个电压的情况下,当这些电压的其中之一是浮空电压时,公共连接线驱动电路35例如具有以下结构已经足够了。即,例如,如图33所示,公共连接线驱动电路35具有开关元件36、脉冲发生器37、恒压源39、连接到脉冲发生器37的布线36A、处于浮空状态的布线36B和连接到恒压源39的布线36C,这就足够了。或者,例如,公共连接线驱动电路35可以在处于浮空状态的布线36B和地线之间具有高电阻R。在这种情况下,基本上可以认为布线36B是浮空的。 
接着,说明本实施例的液晶显示装置的操作。以下说明在保持时间Th内存在两个电压的情况下的操作。 
写入时间T w
在作为各帧周期的第一半的写入时间Tw中,扫描线驱动电路34将电压Von施加到作为一个单元的期望数目的行的多个扫描线WSL,使得 晶体管14和晶体管15导通。此外,信号线驱动电路33将信号电压Vsig施加到各信号线DTL,公共连接线驱动电路35将信号电压VL或信号电压VH施加到对应于作为选择目标的亚像素11的公共连接线COM。 
此时,信号线驱动电路33将信号电压Vsig施加到各信号线DTL,该信号电压Vsig的极性相对于基准电压Vref每1H周期反转并且每帧周期反转(1H反向驱动和帧反向驱动)。此外,在各帧周期的写入时间Tw中公共连接线驱动电路35将电压施加到对应于作为选择目标的亚像素11的公共连接线COM,该电压相对于基准电压Vref的极性与信号线DTL相对于基准电压Vref的极性相反(公共反向驱动)。因此,在写入时间Tw中对应于信号电压Vsig的电压Vw写入到作为选择目标的亚像素11中(见图16)。在本实施例中,通过1H反向驱动、帧反向驱动和公共反向驱动写入电压Vw。这可以减小施加到亚像素11的信号电压的幅度,因此可以将功耗控制得比较低。 
保持时间T h
在作为各帧周期的第二半的保持时间Th中,扫描线驱动电路34将电压Voff施加到对应于作为非选择目标的亚像素11的多个扫描线WSL,使得晶体管14和晶体管15截止。于是,在写入时间Tw期间写入的电压Vw保持在作为非选择目标的各亚像素11中。因此,各亚像素11被对应于电压Vw的亮度的光照亮着。 
在保持时间Th期间电压Vw基本上不易被保持。例如,在VH帧周期中,如图2和图8A所示,当晶体管14和晶体管15截止时,作为晶体管14和晶体管15间连接点的中间节点的电压Vmid耦合为在负向上拉升。因此,由于电压Vmid变为近似于晶体管14和晶体管15的断开电压,所以漏电流I1从液晶元件16流到晶体管14和晶体管15侧。就在VH帧周期中写入后,由于液晶元件16的电压Vpix低于每1H极性反转的信号线DTL的电压的平均值(电压Vsig-ave),所以漏电流I2从信号线DTL流到晶体管14和晶体管15侧。电压Vsig-ave表示每1H极性反转的信号线DTL的电压的平均值。 
例如,在VL帧周期中,如图2和图9A所示,当晶体管14和晶体 管15截止时,作为晶体管14和晶体管15间连接点的中间节点的电压Vmid耦合为在负向上拉升。因此,由于电压Vmid变为近似于晶体管14或晶体管15的断开电压,所以漏电流I1从液晶元件16流到晶体管14或晶体管15侧。就在VL帧周期中写入后,由于液晶元件16的电压Vpix高于每1H极性反转的信号线DTL的电压的平均值(电压Vsig-ave),所以漏电流I2从晶体管14或晶体管15侧流到信号线DTL。电压Vsig-ave表示每1H极性反转的信号线DTL的电压的平均值。 
因此,例如,如图12A和图12B所示,在保持时间Th中,当公共连接线驱动电路35连续地将恒压施加到对应于作为非选择目标的亚像素11的公共连接线COM时,电压Vpix如图12A和图12B所示。具体地说,在VH帧周期中,如图12A所示,在保持时间Th的第一半中电压Vpix朝着负方向变化,然后朝着正方向变化。这样,在VH帧周期中,保持时间Th具有在该时间的第一半中电压Vpix朝着负方向变化的周期Td和在该时间的第二半中电压Vpix朝着正方向变化的周期Tu。相比之下,在VL帧周期中,如图11B所示,在保持时间Th的第一半和第二半中电压Vpix都朝负方向变化。这样,在VL帧周期中,保持时间Th仅具有电压Vpix朝着负方向变化周期Td。这意味着,当调节公共连接线COM的电压V1的值时,几乎不能使在VL帧周期中保持时间Th的第一半和第二半中写入电压Vw的平均值(施加到液晶元件16的电压的平均值)完全彼此相等。 
图12A和图12B示出了晶体管14和晶体管15是n型晶体管情况下的波形。在晶体管14和晶体管15是p型晶体管的情况下,在VH帧周期中,保持时间Th仅具有电压Vpix朝着正方向变化的周期Tu,在VL帧周期中,保持时间Th具有电压Vpix朝着负方向变化的周期Td和电压Vpix朝着正方向变化的周期Tu。 
在本实施例中,例如,如图16所示,在保持时间Th中,公共连接线驱动电路35将多个(两个)电压施加到对应于作为非选择目标的亚像素11的公共连接线COM。此时,电压Vpix是图35A和图35B所示的情形。具体地说,在VH帧周期中,如图35A所示,在保持时间Th的第一半中电压Vpix朝着负方向变化,然后朝着正方向变化。这样,在VH帧周期中,保持时间Th具有在该时间的第一半中电压Vpix朝着负方向变化的 周期Td和在该时间的第二半中电压Vpix朝着正方向变化的周期Tu。即使在VL帧周期中,如图35B所示,在保持时间Th的第一半中电压Vpix朝着负方向变化,然后朝着正方向变化。这样,即使在VL帧周期中,保持时间Th具有在该时间的第一半中电压Vpix朝着负方向变化的周期Td和在该时间的第二半中电压Vpix朝着正方向变化的周期Tu。因此,在本实施例中,调节公共连接线COM的电压V1或电压V2的值,或调节施加时间Th1或Th2的长度,从而使在VH帧周期和VL帧周期中每个帧周期的保持时间的第一半和第二半中写入电压Vw的平均值(施加到液晶元件16的电压的平均值)完全或基本彼此相等。 
换句话说,在本实施例中,驱动亚像素11,使得各帧周期的保持时间Th具有其中一个液晶元件16的电压降低的周期(Td)和电压增加的周期(Tu)。此外,将多个(两个)电压施加到多个公共连接线COM,使得在施加一个电压(V1)的时间(Th1)和施加另一个电压(V2)的时间(Th2)中施加到液晶元件16的电压平均值彼此相等。 
因此,可以使亚像素11在时间Th1和时间Th2中的亮度均匀。因此,可以减少闪烁。在本实施例中,由于各帧周期的长度与以前的长度相比不需要减小(即,不需要增加帧频),所以即使不实行高速驱动也可以减少闪烁。当不实行高速驱动时,除了减少闪烁之外,还可以抑制功耗增加。由于可以减少闪烁,所以与过去相比可以增加背光源20的亮度。因此,可以实现诸如高对比度或高亮度等高图像质量,同时减少闪烁。此外,在本实施例中,不限制亚像素11的结构或形状,这排除了孔径比减小的可能性或制造过程中所使用的掩模数目增加的可能性。 
在本实施例中,如同在第一实施例中,在保持时间Th中公共连接线COM的电压被调节到低于电压Vcent的电压V1或V2。因此,使闪烁最小的电压值(最优值Vbest)在保持时间Th中增大(见图13和图14)。如图15所示,最优值Vbest是中间灰度级中的最优值。在公共连接线COM的电压在保持时间Th中被调节到电压Vcent的情况下,最优值Vbest-1与高灰度级中的最优值相差太大。相比之下,在公共连接线COM的电压在保持时间Th中被调节到电压V1的情况下,最优值Vbest-2近似于高灰度级中的最优值。因此,将在写入时间Tw中施加到公共连接线COM的电压的 中间值((上限值(电压VH)+下限值(电压VL))/2)调节到最优值Vbest-2,由此可以在所有显示灰度级中减少闪烁。 
因此,即使在本实施例中,也在液晶显示装置的生产(出厂)中调节电压VH和电压VL的各自的值,使得在写入时间Tw中施加到公共连接线COM的电压的中间值((上限值(电压VH)+下限值(电压VL))/2)是最优值Vbest-2。这样,即使在本实施例的液晶显示装置中,也在保持时间Th中将各公共连接线COM的电压调节到低于电压Vcent的电压V1或V2,因此与过去不同,可以很容易在所有显示灰度级中调节闪烁。这可以减少在高灰度级中闪烁所引起的残影。 
在本实施例中,无论在保持时间Th中公共连接线COM的电压在各帧周期中是相同的或不相同的,都可以使写入电压Vw的平均值在VH帧周期和VL帧周期的保持时间Th中相等。此外,即使在保持时间Th中公共连接线COM的电压的数目在全部帧周期中不固定,也可以使写入电压Vw的平均值在VH帧周期和VL帧周期的保持时间Th中相等。 
在本实施例中,在保持时间Th中,使对应于作为选择目标的亚像素11布置的公共连接线COM与对应于作为非选择目标的亚像素11布置的多个公共连接线COM电隔离。因此,与公共电极设置用于所有亚像素11的情况相比,在驱动期间可以降低电容。此外,在本实施例中,在对应于作为非选择目标的亚像素11布置的多个公共连接线COM中,在保持时间Th中施加有不同电压的公共连接线COM同样彼此电隔离。这防止了用于作为非选择目标的亚像素11的施加有相同电压的公共连接线COM之间产生电压差。因此,可以以高速率实行公共连接线COM的充电和放电,同时将功耗和光位移(light slipping)控制得较低/较小。 
优选保持时间Th中施加的电压彼此不显著地不同。在这种情况下,由于在施加有彼此不同的电压的公共连接线COM之间的区域中不产生较大的横向电场,所以在该区域中可以减小光位移。 
在本实施例中,如图19和图20所示,在信号线驱动电路33实行帧反向驱动时,也实行提供给公共电极(公共连接线COM)的电压的极性每帧周期反转的公共反向驱动。这样,由于可以减小施加到亚像素11的信 号电压的幅度,因此可以进一步地将功耗控制得比较低。 
在本实施例中,例如,如图28至图31所示,在公共连接线COM在预定时间段内浮空的情况下,信号线DTL和公共连接线COM之间的布线电容大幅减小。因此,可以进一步地将功耗控制得较低。 
在本实施例中,例如,如图32所示,可以设置逻辑电路41来代替恒压源38,使得逻辑电路41控制在保持时间中公共连接线COM的电势由于浮空而不稳定的时段(图29中的各波动时段)和其它时段(图29中的非波动时段)。这提供了两个优点,即由于浮空的低功耗和由于恒流源充电的低噪声。 
虽然未示出,但在各公共连接线COM的另一端上另外设置另一个公共连接线驱动电路35的情况下,可以提高驱动公共连接线COM的能力。 
虽然以上已经结合这些实施例说明了本发明,但本发明不局限于这些实施例,可以做各种修改或改变。例如,在这些实施例中,虽然在保持时间Th中施加到公共连接线COM或中间节点线MID的电压是直流电压,但该电压也可以是包括直流分量的交流电压。 
本领域技术人员应当理解,依据设计要求和其它因素,可以在本发明所附的权利要求或其等同物的范围内进行各种修改、组合、次组合及改变。 

Claims (6)

1.一种液晶显示装置,其包括:
像素阵列部,其包括:按列布置的多个扫描线;按行布置的多个信号线;按对应于所述扫描线和所述信号线之间交点的矩阵布置的多个像素电路,所述多个像素电路分别连接到对应于所述交点的扫描线和信号线;按对应于所述交点的矩阵布置的多个液晶元件,所述多个液晶元件分别连接到对应于所述交点的所述像素电路;以及针对各行连接到所述多个液晶元件的多个公共连接线;
扫描线驱动电路,其依次将选择脉冲施加到所述多个扫描线以通过作为一个单元的扫描线依次选择所述多个液晶元件;
信号线驱动电路,其将对应于视频信号的信号电压施加到各信号线,所述电压的极性每帧周期反转以将信号写入到作为选择目标的液晶元件中;以及
公共连接线驱动电路,其在用于写入到作为选择目标的所述液晶元件的写入时间中将与所述信号线的电压极性相反的电压施加到对应于作为选择目标的液晶元件的所述公共连接线,并且在实行写入到作为选择目标的所述液晶元件后,所述公共连接线驱动电路在保持时间中将一个或多个电压施加到所述公共连接线,所述各电压的值小于在所述写入时间中施加到所述公共连接线的电压的上限值和下限值之间的中间值,并大于所述下限值。
2.如权利要求1所述的液晶显示装置,
其中,在所述保持时间中所述公共连接线驱动电路将具有小于所述中间值并大于所述下限值的值的多个电压施加到所述公共连接线,
所述多个电压中的一个电压是浮空电压。
3.如权利要求1所述的液晶显示装置,其中,在所述保持时间中所述公共连接线驱动电路将具有小于所述中间值并大于所述下限值的值的多个电压施加到所述公共连接线,而且,在预定帧周期的保持时间开始时,以交流方式将等于在所述写入时间中施加到对应于作为选择目标的液晶元件的公共连接线的电压的电压施加到所述多个公共连接线。
4.如权利要求1所述的液晶显示装置,其中,所述一个或多个电压均是包括直流分量的交流电压或直流电压。
5.如权利要求1所述的液晶显示装置,其中,在预定帧周期的保持时间中所述公共连接线驱动电路施加具有与作为一个单元的期望数目行中的多个公共连接线相同的值的电压。
6.如权利要求1所述的液晶显示装置,
其中,在所述保持时间中所述公共连接线驱动电路将具有小于所述中间值并大于所述下限值的值的多个电压施加到所述公共连接线,
所述公共连接线驱动电路将所述多个电压施加到所述多个公共连接线,使得在用于施加一个电压的时间段和用于施加另一个电压的时间段中施加到所述液晶元件的电压的平均值彼此相等。
CN201010213865.8A 2009-07-09 2010-06-30 液晶显示装置 Active CN101950540B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009-163134 2009-07-09
JP2009163134A JP5306926B2 (ja) 2009-07-09 2009-07-09 液晶表示装置

Publications (2)

Publication Number Publication Date
CN101950540A CN101950540A (zh) 2011-01-19
CN101950540B true CN101950540B (zh) 2013-01-09

Family

ID=43427108

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010213865.8A Active CN101950540B (zh) 2009-07-09 2010-06-30 液晶显示装置

Country Status (5)

Country Link
US (1) US8466867B2 (zh)
JP (1) JP5306926B2 (zh)
KR (1) KR101670514B1 (zh)
CN (1) CN101950540B (zh)
TW (1) TWI425468B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101541474B1 (ko) * 2009-12-25 2015-08-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치의 구동 방법
KR101730500B1 (ko) * 2010-11-25 2017-04-27 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
US20130021315A1 (en) * 2011-07-20 2013-01-24 Shenzhen China Star Optoelectronics Technology Co., Ltd. Lcd device and signal driving method thereof
US8730229B2 (en) * 2011-09-28 2014-05-20 Apple Inc. Devices and methods for zero-bias display turn-off using VCOM switch
CN104303225B (zh) * 2012-06-01 2017-03-08 夏普株式会社 显示装置的驱动方法、显示装置以及具备该显示装置的便携设备
KR102280009B1 (ko) 2017-05-24 2021-07-21 삼성전자주식회사 지그재그 연결 구조를 갖는 디스플레이 패널 및 이를 포함하는 디스플레이 장치
JP2019079025A (ja) * 2017-10-19 2019-05-23 シナプティクス インコーポレイテッド 表示装置、表示パネルにおける電圧制御方法及び表示ドライバ

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1253303A (zh) * 1998-11-06 2000-05-17 三星电子株式会社 具有不同公共电压的液晶显示器
CN1581257A (zh) * 2003-08-11 2005-02-16 索尼株式会社 显示器及驱动该显示器的方法

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62262029A (ja) * 1986-05-09 1987-11-14 Hitachi Ltd 光スイツチ素子の駆動方法
JPH10293286A (ja) * 1997-02-21 1998-11-04 Toshiba Corp 液晶表示装置の駆動方法
US6084562A (en) * 1997-04-02 2000-07-04 Kabushiki Kaisha Toshiba Flat-panel display device and display method
JP3361049B2 (ja) * 1998-03-20 2003-01-07 株式会社東芝 液晶表示装置
JP2001159877A (ja) 1999-09-20 2001-06-12 Sharp Corp マトリクス型画像表示装置
JP3465886B2 (ja) * 2000-03-31 2003-11-10 シャープ株式会社 液晶表示装置およびその駆動回路
JP2001296554A (ja) * 2000-04-17 2001-10-26 Matsushita Electric Ind Co Ltd 液晶表示装置及び情報携帯機器
EP1331507A4 (en) * 2000-10-25 2008-04-16 Toshiba Matsushita Display Tec CONTROL METHOD FOR A LIQUID CRYSTAL DISPLAY AND LIQUID CRYSTAL DISPLAY
JP3868826B2 (ja) * 2002-02-25 2007-01-17 シャープ株式会社 画像表示装置の駆動方法および画像表示装置の駆動装置
JP2004191581A (ja) * 2002-12-10 2004-07-08 Sharp Corp 液晶表示装置およびその駆動方法
JP2005141169A (ja) * 2003-11-10 2005-06-02 Nec Yamagata Ltd 液晶表示装置及びその駆動方法
JP2005300948A (ja) * 2004-04-13 2005-10-27 Hitachi Displays Ltd 表示装置及びその駆動方法
JP4510530B2 (ja) * 2004-06-16 2010-07-28 株式会社 日立ディスプレイズ 液晶表示装置とその駆動方法
KR100688498B1 (ko) * 2004-07-01 2007-03-02 삼성전자주식회사 게이트 드라이버가 내장된 액정 패널 및 이의 구동 방법
JP4494180B2 (ja) * 2004-12-07 2010-06-30 ナノックス株式会社 コレステリック液晶表示装置およびコレステリック液晶表示素子の駆動方法
US20070159574A1 (en) * 2006-01-06 2007-07-12 Eastman Kodak Company Common transparent electrode for reduced voltage displays
JP4415393B2 (ja) * 2006-09-26 2010-02-17 エプソンイメージングデバイス株式会社 駆動回路、液晶装置、電子機器、および液晶装置の駆動方法
JP2008145837A (ja) * 2006-12-12 2008-06-26 Sharp Corp 液晶表示装置
JP4400637B2 (ja) * 2007-03-06 2010-01-20 セイコーエプソン株式会社 液晶装置、液晶装置の駆動方法および電子機器
JP4382839B2 (ja) * 2007-08-09 2009-12-16 統▲宝▼光電股▲分▼有限公司 アクティブマトリクス型液晶表示装置の駆動方法
JP4455629B2 (ja) * 2007-08-22 2010-04-21 統▲宝▼光電股▲分▼有限公司 アクティブマトリクス型液晶表示装置の駆動方法
JP5137744B2 (ja) * 2007-08-30 2013-02-06 株式会社ジャパンディスプレイウェスト 表示装置およびその駆動方法、電子機器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1253303A (zh) * 1998-11-06 2000-05-17 三星电子株式会社 具有不同公共电压的液晶显示器
CN1581257A (zh) * 2003-08-11 2005-02-16 索尼株式会社 显示器及驱动该显示器的方法

Also Published As

Publication number Publication date
TW201117167A (en) 2011-05-16
JP2011017943A (ja) 2011-01-27
KR101670514B1 (ko) 2016-11-09
KR20110005210A (ko) 2011-01-17
US20110007060A1 (en) 2011-01-13
JP5306926B2 (ja) 2013-10-02
TWI425468B (zh) 2014-02-01
CN101950540A (zh) 2011-01-19
US8466867B2 (en) 2013-06-18

Similar Documents

Publication Publication Date Title
CN101950540B (zh) 液晶显示装置
CN106710562B (zh) 一种显示面板及显示装置
TWI404039B (zh) 液晶顯示裝置
US7511691B2 (en) Display drive device and display apparatus having same
US6822718B2 (en) Liquid crystal display
CN100462824C (zh) 液晶显示器
TWI404022B (zh) 驅動一液晶顯示裝置的方法
CN101872594B (zh) 液晶显示设备和驱动液晶显示设备的方法
US20070152951A1 (en) Liquid crystal display device and driving method thereof
CN101216650A (zh) 液晶显示装置阵列基板及驱动方法
US10192510B2 (en) Source driving module generating two groups of gamma voltages and liquid crystal display device using same
CN101621870A (zh) 用于驱动背光单元的光源的装置和方法
CN101216649A (zh) 液晶显示装置阵列基板及驱动方法
CN101221337A (zh) 液晶显示装置阵列基板及驱动方法
CN100595643C (zh) 液晶显示器件及其驱动方法
CN106652932B (zh) 液晶显示装置及其驱动方法
CN1455383A (zh) 显示装置及其驱动方法和便携式终端装置
US8872742B2 (en) LCD and drive method thereof
CN105118470A (zh) 一种栅极驱动电路及栅极驱动方法、阵列基板和显示面板
KR20080104758A (ko) 액정표시장치와 그 구동방법
CN102598108A (zh) 像素电路和显示装置
CN101937658B (zh) 液晶显示设备以及驱动液晶显示设备的方法
KR20130057704A (ko) 표시 장치 및 그 구동 방법
KR101761674B1 (ko) 표시 패널의 구동 방법 및 표시 장치
KR20080088728A (ko) 액정 표시 장치 및 구동 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: JAPAN DISPLAY WEST INC.

Free format text: FORMER OWNER: SONY CORPORATION

Effective date: 20121107

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20121107

Address after: Aichi

Applicant after: Japan display West Co.,Ltd.

Address before: Tokyo, Japan

Applicant before: Sony Corp.

C14 Grant of patent or utility model
GR01 Patent grant