CN101937848A - Mos晶体管及其制作方法 - Google Patents
Mos晶体管及其制作方法 Download PDFInfo
- Publication number
- CN101937848A CN101937848A CN2009100544118A CN200910054411A CN101937848A CN 101937848 A CN101937848 A CN 101937848A CN 2009100544118 A CN2009100544118 A CN 2009100544118A CN 200910054411 A CN200910054411 A CN 200910054411A CN 101937848 A CN101937848 A CN 101937848A
- Authority
- CN
- China
- Prior art keywords
- monocrystalline silicon
- silicon layer
- type monocrystalline
- layer
- type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
一种MOS晶体管及其制作方法。其中MOS晶体管包括:硅基底、位于硅基底上的氧化层和位于氧化层上的顶层硅,其中顶层硅由第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层组成;位于第一p型单晶硅层中央的第一栅极通孔;位于第二p型单晶硅层中央的第二栅极通孔;位于第一栅极通孔和第二栅极通孔内壁以及第二n型单晶硅层上的栅介质层和栅极;位于栅极两侧源/漏极区域内的源/漏极延伸区;位于栅极两侧源/漏极区域的源/漏极;其中,第一n型单晶硅层和第二n型单晶硅层的边角圆滑。本发明提高芯片面积的利用率,解决由于边角电流强而造成的边角效应。
Description
技术领域
本发明涉及半导体技术领域,尤其涉及MOS晶体管及其制作方法。
背景技术
随着半导体工业朝更小、速度更快的器件发展,半导体器件的特征横向尺寸和深度逐渐减小,要求源/漏极以及源/漏极延伸区(Source/DrainExtension)相应地变浅,当前工艺水平要求半导体器件的源/漏极结的深度小于1000埃,而且最终可能要求结的深度在200埃或者更小的数量级。当前源/漏极结几乎都是以离子注入法来进行掺杂形成。随着电子元件的尺寸缩小,如何以毫微米的工艺技术制造金属-氧化物-半导体(MOS)晶体管的源极和漏极是目前和未来离子注入技术的发展方向。
现有形成MOS晶体管如专利号为6624014的美国专利中所记述的,具体工艺如图1至图3。参考图1,提供半导体衬底100,所述半导体衬底100中形成有隔离结构101,隔离结构101之间的区域为有源区102;在有源区102的半导体衬底100中掺杂离子,形成掺杂阱103;在有源区102的半导体衬底100上依次形成栅介质层104与栅极105,所述栅介质层104与栅极105构成栅极结构106。
如图2所示,以栅极结构106为掩模,进行离子注入,在半导体衬底100内形成源/漏极延伸区110。
如图3所示,在栅极结构106两侧形成侧墙112;以侧墙112及栅极结构106为掩模,在栅极结构106两侧的半导体衬底100中进行离子注入,形成源/漏极114。最后,对半导体衬底100进行退火,使注入的各种离子扩散均匀。
现有技术形成的MOS晶体管的结构单一,在设计中不够灵活;且随着半导体器件的集成度越来越高,其体积随之变小的余地越来越小,无法满足工艺发展需求。
发明内容
本发明解决的问题是提供一种MOS晶体管及其制作方法,防止MOS晶体管的结构单一,体积无法继续变小。
为解决上述问题,本发明一种MOS晶体管的制作方法,包括:提供半导体衬底,所述半导体衬底包含硅基底、位于硅基底上的氧化层和位于氧化层上的顶层硅,所述顶层硅为n型单晶硅;向顶层硅内进行第一次p型离子注入形成第一p型单晶硅层,所述第一p型单晶硅层与氧化层接触;向顶层硅内进行第二次p型离子注入形成第二p型单晶硅层,所述第一p型单晶硅层和第二p型单晶硅层之间为第一n型单晶硅层,第二p型单晶硅层上为第二n型单晶硅层;进行退火工艺后,刻蚀第二n型单晶硅层、第二p型单晶硅层、第一n型单晶硅层和第一p型单晶硅层,定义源/漏极区域;在第一p型单晶硅层中央形成第一栅极通孔,第二p型单晶硅层中央形成第二栅极通孔;进行高温处理,使第一n型单晶硅层和第二n型单晶硅层的边角圆滑;对第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层进行掺杂形成同一导电类型的单晶硅层;在第一栅极通孔和第二栅极通孔内以及源/漏极区域周围依次形成栅介质层和栅极;在栅极两侧源/漏极区域的第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层内形成源/漏极延伸区和源/漏极。
可选的,形成第一栅极通孔和第二栅极通孔的方法为电化学腐蚀法。所述电化学腐蚀法采用的是浓度为10%~49%的氢氟酸溶液,对p型单晶硅层和n型单晶硅层的腐蚀速率选择比为10~20。
可选的,所述第一栅极通孔贯穿第一p型单晶硅层的厚度,第二栅极通孔贯穿第二p型单晶硅层。
可选的,所述p型离子为硼离子。所述第一次p型离子注入的剂量为1012/cm2~1014/cm2,能量为5KeV~25KeV,浓度为1016/cm3~1018/cm3。所述第二次p型离子注入的剂量为1012/cm2~1014/cm2能量为30KeV~50KeV,浓度为1016/cm3~1018/cm3。
可选的,所述退火时间为1秒~5秒,温度为900℃~1200℃。
可选的,所述高温处理的温度为900℃~1200℃,时间为30分~120分。所述高温处理采用的气体为氢气。
可选的,形成栅极之前还包括步骤:在栅介质层上形成阻挡层。所述阻挡层的材料为氮化钛,厚度为1nm~10nm。
可选的,所述顶层硅的厚度为40nm~100nm,第一p型单晶硅层的厚度为10nm~25nm,第一n型单晶硅层的厚度为10nm~25nm、第二p型单晶硅层的厚度为10nm~25nm,第二n型单晶硅层的厚度为10nm~25nm。
可选的,MOS晶体管为N型时,向第一n型单晶硅层和第二n型单晶硅层掺杂P型离子,使第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层导电类型相同。
可选的,所述P型离子为硼离子,掺杂剂量是1012ion/cm2~1014ion/cm2,浓度为1016ion/cm3~1018ion/cm3。
可选的,MOS晶体管为P型时,向第一p型单晶硅层和第二p型单晶硅层掺杂N型离子,使第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层导电类型相同。
可选的,所述N型离子为磷离子或砷离子,掺杂剂量为1012ion/cm2~1014ion/cm2,浓度为1016ion/cm3~1018ion/cm3。
本发明还提供一种MOS晶体管,包括:半导体衬底,所述半导体衬底包含硅基底、位于硅基底上的氧化层和位于氧化层上的顶层硅,其中顶层硅由位于氧化层上的第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层组成;位于第一p型单晶硅层中央且贯穿第一p型单晶硅层厚度的第一栅极通孔;位于第二p型单晶硅层中央且贯穿第二p型单晶硅层厚度的第二栅极通孔;位于第一栅极通孔和第二栅极通孔内壁以及第二n型单晶硅层上的栅介质层;位于栅介质层上及第一栅极通孔和第二栅极通孔内的栅极;位于栅极两侧第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层内的源/漏极延伸区;位于栅极两侧第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层内的源/漏极;其中,第一n型单晶硅层和第二n型单晶硅层的边角圆滑。
可选的,MOS晶体管还包括:层间介质层和栅极之间的阻挡层。所述阻挡层的材料为氮化钛,厚度为1nm~10nm。
可选的,所述顶层硅的厚度为40nm~100nm,第一p型单晶硅层的厚度为10nm~25nm,第一n型单晶硅层的厚度为10nm~25nm、第二p型单晶硅层的厚度为10nm~25nm,第二n型单晶硅层的厚度为10nm~25nm。
与现有技术相比,本发明具有以下优点:在绝缘体上硅的n型单晶硅的顶层硅中注入深度不同的p型离子,形成与n型单晶硅层交迭的第一p型单晶硅层和第二p型单晶硅层,使MOS晶体管的体积能进一步减小,满足半导体器件集成度不断增加的趋势,提高芯片面积的利用率,使布局更加灵活;并且节约了制造成本。
另外,对第一n型单晶硅层和第二n型单晶硅层的边角进行高温处理后使之圆滑,解决方形边角由于边角电流强而造成的边角效应。
进一步,由于通过电化学腐蚀法刻蚀第一p型单晶硅层和第二p型单晶硅层中央形成第一栅极通孔和第二栅极通孔,电化学腐蚀法对不同材料的膜层的刻蚀速率不同,因此在刻蚀第一p型单晶硅层和第二p型单晶硅层时,对第一n型单晶硅层和第二n型单晶硅层不产生任何影响,使刻蚀效果达到最佳。
附图说明
图1至图3是现有工艺形成MOS晶体管的示意图;
图4是采用本发明工艺形成的MOS晶体管俯视图;
图5、图6、图7、图8a、图8b、图9a、图9b、图10a、图10b、图11a、图11b、图12、图13a、图13b是本发明形成MOS晶体管的实施例示意图。
具体实施方式
本发明的目的在绝缘体上硅的n型单晶硅的顶层硅中注入深度不同的p型离子,形成与n型单晶硅层交迭的第一p型单晶硅层和第二p型单晶硅层,使MOS晶体管的体积能进一步减小,满足半导体器件集成度不断增加的趋势,提高芯片面积的利用率,使布局更加灵活;并且节约了制造成本。另外,对第一n型单晶硅层和第二n型单晶硅层的边角进行高温处理后使之圆滑,解决方形边角由于边角电流强而造成的边角效应。
本发明形成MOS晶体管的具体实施方法,包括:提供半导体衬底,所述半导体衬底包含硅基底、位于硅基底上的氧化层和位于氧化层上的顶层硅,所述顶层硅为n型单晶硅;向顶层硅内进行第一次p型离子注入形成第一p型单晶硅层,所述第一p型单晶硅层与氧化层接触;向顶层硅内进行第二次p型离子注入形成第二p型单晶硅层,所述第一p型单晶硅层和第二p型单晶硅层之间为第一n型单晶硅层,第二p型单晶硅层上为第二n型单晶硅层;进行退火工艺后,刻蚀第二n型单晶硅层、第二p型单晶硅层、第一n型单晶硅层和第一p型单晶硅层,定义源/漏极区域;在第一p型单晶硅层中央形成第一栅极通孔,第二p型单晶硅层中央形成第二栅极通孔;进行高温处理,使第一n型单晶硅层和第二n型单晶硅层的边角圆滑;对第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层进行掺杂形成同一导电类型的单晶硅层;在第一栅极通孔和第二栅极通孔内以及源/漏极区域周围依次形成栅介质层和栅极;在栅极两侧源/漏极区域的第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层内形成源/漏极延伸区和源/漏极。
基于上述实施方式形成的MOS晶体管,包括:半导体衬底,所述半导体衬底包含硅基底、位于硅基底上的氧化层和位于氧化层上的顶层硅,其中顶层硅由位于氧化层上的第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层组成;位于第一p型单晶硅层中央且贯穿第一p型单晶硅层厚度的第一栅极通孔;位于第二p型单晶硅层中央且贯穿第二p型单晶硅层厚度的第二栅极通孔;位于第一栅极通孔和第二栅极通孔内壁以及第二n型单晶硅层上的栅介质层;位于栅介质层上及第一栅极通孔和第二栅极通孔内的栅极;位于栅极两侧第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层内的源/漏极延伸区;位于栅极两侧第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层内的源/漏极;其中,第一n型单晶硅层和第二n型单晶硅层的边角圆滑。
下面结合附图对本发明的具体实施方式做详细的说明。
图4是采用本发明工艺形成的MOS晶体管俯视图。如图4所示,MOS晶体管,包括:位于半导体衬底上的氧化层202;在氧化层202上形成有栅极212;位于栅极212和源/漏极区域两侧的侧墙216;位于栅极212及侧墙216两侧源/漏极区域内的源/漏极218。
图5、图6、图7、图8a、图8b、图9a、图9b、图10a、图10b、图11a、图11b、图12、图13a、图13b是本发明形成MOS晶体管的实施例示意图。
如图5所示,提供半导体衬底,所述半导体衬底为绝缘体上硅,包含硅基底200、氧化层202和顶层硅204;本实施例中,所述顶层硅204是导电类型为n型的单晶硅,厚度为50nm~500nm。
继续参考图5,向顶层硅204中进行第一次p型离子注入,形成与氧化层202接触的第一p型单晶硅层204a;其中,注入的p型离子为硼离子,所述第一次p型离子注入的剂量为1012/cm2~1014/cm2,能量为5KeV~25KeV,浓度为1016/cm3~1018/cm3;形成的第一p型单晶硅层204a厚度为10nm~25nm。
如图6所示,向顶层硅204中进行第二次p型离子注入,形成第二p型单晶硅层204c,其中,注入的p型离子为硼离子,所述第二次p型离子注入的剂量为1012/cm2~1014/cm2能量为30KeV~50KeV,浓度为1016/cm3~1018/cm3。第二p型单晶硅层204c的深度为在第一p型单晶硅层204a和第二p型单晶硅层204c之间留有厚度为10nm~25nm的第一n型单晶硅层204b;形成的第一p型单晶硅层204a厚度为10nm~25nm。在顶层硅204中第二p型单晶硅层204c上留有厚度为10nm~25nm的第二n型单晶硅层204d。采用低压化学气相沉积法在第二n型单晶硅层204d上形成厚度为10nm~100nm的掩膜层206,所述掩膜层206的材料可以是氮化硅,其作用为在后续刻蚀过程中防止其下方的膜层被腐蚀而影响器件性能。
然后,进行退火工艺,使p型离子扩散均匀。
本实施例中,所述退火时间为1秒~5秒,温度为900℃~1200℃。
如图7所示,刻蚀掩膜层206、第二n型单晶硅层204d、第二p型单晶硅层204c、第一n型单晶硅层204b和第一p型单晶硅层204a,定义源/漏极区域。具体工艺如下:用旋涂法在掩膜层206上形成第一光刻胶层(未图示),采用光刻工艺,将光掩模版源/漏极整体图形转移至第一光刻胶层上;经过显影工艺,在第一光刻胶层上形成源/漏极整体图形;以第一光刻胶层为掩膜,沿源/漏极整体图形刻蚀掩膜层206、第二n型单晶硅层204d、第二p型单晶硅层204c、第一n型单晶硅层204b和第一p型单晶硅层204a至露出氧化层202,形成源/漏极区域。
接着,采用灰化法或湿法刻蚀法去除第一光刻胶层。
继续参考图7,用电化学腐蚀法刻蚀第二p型多晶硅层205和第一p型多晶硅层203的中间部分,且将第二p型单晶硅层204c和第一p型单晶硅层204a的中间部分刻穿,分别在第一p型多晶硅层203内形成第一栅极通孔204a’、在第二p型多晶硅层205内形成第二栅极通孔204c’。具体工艺如下:在源/漏极区域周围形成第二光刻胶层(未图示),对光刻胶层进行曝光显影工艺,定义栅极通孔图形;以第二光刻胶层为掩膜,用电化学腐蚀法沿栅极图形从侧面刻蚀第二p型单晶硅层204c和第一p型单晶硅层204a,在第二p型单晶硅层204c的中间部分形成贯通的第二栅极通孔204c’,在第一p型单晶硅层204a的中间部分形成贯通的第一栅极通孔204a’。
本实施例中,所述电化学腐蚀法采用的是浓度为10%~49%的氢氟酸溶液,对p型单晶硅层和n型单晶硅层的腐蚀速率选择比为10~20。
图8a为图4沿AA方向的剖面图,图8b为图4沿BB方向的剖面图。如图8a和图8b所示,用湿法刻蚀方法去除掩膜层;然后,在退火炉内进行高温热处理工艺,使第二n型单晶硅层204d和第一n型多晶硅层204b的边角圆滑。
本实施例中,所述热处理的温度为900℃~1200℃,时间为30分~120分。所述高温处理采用的气体为氢气。其中,在温度为900℃时,热处理时间为120分钟;温度为1000℃时,热处理时间为90分钟;温度为1100℃时,热处理时间为60分钟;温度为1200℃时,热处理时间为30分钟。
本实施例对第二n型单晶硅层204d和第一n型单晶硅层204b的边角进行高温处理后使之圆滑,解决方形边角由于边角电流强而造成的边角效应。
图9a为图4沿AA方向的剖面图,图9b为图4沿BB方向的剖面图。如图9a和图9b所示,对第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层进行掺杂形成同一导电类型的第一p型单晶硅层204a”、第一n型单晶硅层204b”、第二p型单晶硅层204c”和第二n型单晶硅层204d”。
本实施例中,如果形成的MOS晶体管为N型时,则是向第一n型多晶硅层和第二n型多晶硅层掺杂P型离子,使第一n型单晶硅层、第二n型单晶硅层的导电类型为P型,与第一p型单晶硅层和第二p型单晶硅层导电类型相同。
所述P型离子为硼离子,掺杂剂量是1012ion/cm2~1014ion/cm2,是浓度为1016ion/cm3~1018ion/cm3。
本实施例中,如果形成的MOS晶体管为P型时,向第一p型单晶硅层和第二p型单晶硅层掺杂N型离子,使第一p型单晶硅层、第二p型单晶硅层的导电类型为N型,与第一n型单晶硅层和第二n型单晶硅层导电类型相同。
所述N型离子为磷离子或砷离子,掺杂剂量为1012ion/cm2~1014ion/cm2,是浓度为1016ion/cm3~1018ion/cm3。
继续参考图9a和图9b,采用化学气相沉积法或原子层沉积法在源/漏极区域周围及第一栅极通孔204a’内壁和第二栅极通孔204c’内壁形成厚度为1.2nm~3nm的栅介质层208,所述栅介质层208的材料为二氧化硅或其它高k介质材料。
本实施例中,在形成栅极之前,还可以采用化学气相沉积法或原子层沉积法在栅介质层208和氧化层202上形成厚度为1nm~10nm的阻挡层210,所述阻挡层210的材料为氮化钛,其作用为防止多晶硅耗尽。
图10a为图4沿AA方向的剖面图,图10b为图4沿BB方向的剖面图。如图10a和图10b所示,在第二n型单晶硅层204d”和氧化层202上方的阻挡层210上形成栅极212,且栅极212填充满第一栅极通孔204a’和第二栅极通孔204c’。具体工艺为:用低压化学气相沉积法在阻挡层210上形成多晶硅层,且将多晶硅层填充满第一栅极通孔204a’和第二栅极通孔204c’;在多晶硅层上旋涂光刻胶层(未图示),经过曝光显影工艺后,定义出栅极图形;以光刻胶层为掩膜,沿栅极图形用干法刻蚀法刻蚀多晶硅层、阻挡层210和栅介质层208至露出第二n型单晶硅层204d”。
图11a为图4沿AA方向的剖面图,图11b为图4沿BB方向的剖面图。如图11a和图11b所示,以栅极212为掩膜,向源/漏极区域的第一p型单晶硅层204a”、第一n型单晶硅层204b”、第二p型单晶硅层204c”和第二n型单晶硅层204d”内注入离子,经过快速热退火工艺后,形成源/漏极延伸区214。
本实施例中,在形成PMOS晶体管区域,向源/漏极区域注入的是p型离子,所述p型离子可以是硼离子;所述p型离子注入能量值的范围为50Kev~300Kev,注入剂量范围为1012ion/cm2~1014ion/cm2。退火后,p型离子注入浓度范围为1016ion/cm3~1018ion/cm3。
在形成NMOS晶体管区域,向源/漏极区域注入的是n型离子,所述n型离子可以是磷离子或砷离子;所述n型离子注入能量值的范围为100Kev~500Kev,注入剂量范围为1012ion/cm2~1014ion/cm2。退火后,n型离子注入浓度范围为1016ion/cm3~1018ion/cm3。
继续参考图11a和图11b,在栅极212及第一p型单晶硅层204a”、第一n型单晶硅层204b”、第二p型单晶硅层204c”和第二n型单晶硅层204d”两侧形成侧墙216。具体工艺如下:用化学气相沉积法于整个半导体衬底上形成掩膜层(未图示),用于形成后续的侧墙,所述掩膜层的材料可以是氧化硅、氧化硅-氮化硅或氧化硅-氮化硅-氧化硅等;用干法刻蚀法的回蚀工艺刻蚀掩膜层,形成侧墙216,用以保护栅极212,在第一p型单晶硅层204a”、第一n型单晶硅层204b”、第二p型单晶硅层204c”和第二n型单晶硅层204d”两侧形成侧墙220的作用是介质隔离。
如图12所示,以栅极212及侧墙216为掩模,向栅极212两侧的源/漏极区域的第一p型单晶硅层204a”、第一n型单晶硅层204b”、第二p型单晶硅层204c”和第二n型单晶硅层204d”内注入离子,形成源/漏极218。最后,进行退火处理,使注入的离子扩散均匀。
本实施例中,在形成PMOS晶体管区域,向源/漏极区域注入的是p型离子,如硼离子等,所述离子注入能量值的范围为50Kev~300Kev;所述离子注入剂量值的范围为1012ion/cm2~1014ion/cm2。
本实施例中,在形成NMOS晶体管区域,向源/漏极区域注入的是n型离子,如磷离子或砷离子等,所述离子注入能量值的范围为100Kev~500Kev;所述离子注入剂量值的范围为1012ion/cm2~1014ion/cm2。
图13a为图4沿AA方向的剖面图,图13b为图4沿BB方向的剖面图。如图13a和图13b所示,向源/漏极218表面注入离子,形成接触窗220,用以后续与导电插塞连通进行金属布线。用化学气相沉积法在氧化层202及栅极212上形成层间介质层222;接着,在层间介质层222上形成光刻胶层(未图示),经过光刻工艺后定义出接触孔的图形;以光刻胶层为掩膜,刻蚀层间介质层222至露出源/漏极218;在层间介质层222上形成导电物质层,且将导电物质填充满接触孔内;用化学机械抛光法平坦化导电物质层至露出层间介质层,形成与源/漏极218的接触窗220导通的导电插塞224;然后,进行后续金属布线工艺。
基于上述实施例形成的MOS晶体管,包括:半导体衬底201;氧化层202,位于半导体衬底201上;第一p型单晶硅层204a”,位于氧化层202上;第一n型单晶硅层204b”,位于第一p型单晶硅层204a”上;第二p型单晶硅层204c”,位于第一n型单晶硅层204b”上;第二n型单晶硅层204d”,位于第二p型单晶硅层204c”上;第一栅极通孔204a’,位于第一p型单晶硅层204a”中央且贯穿第一p型单晶硅层204a”厚度;第二栅极通孔204c’,位于第二p型单晶硅层204a”中央且贯穿第二p型单晶硅层204a”厚度;栅介质层208,位于第一栅极通孔204a’和第二栅极通孔204c’内壁以及第二n型单晶硅层204d”上。其中,经过高温处理后,第一n型单晶硅层204b”和第二n型单晶硅层204d”的边角圆滑。
阻挡层210,位于栅介质层208和氧化层202上;栅极212,位于阻挡层210上及填充满第一栅极通孔204a’和第二栅极通孔204c’;源/漏极延伸区214,位于栅极212两侧第一p型单晶硅层204a”、第一n型单晶硅层204b”、第二p型单晶硅层204c”和第二n型单晶硅层204d”内;侧墙216,位于栅极212两侧、源/漏极区域两侧;源/漏极218,位于栅极212两侧第一p型单晶硅层204a”、第一n型单晶硅层204b”、第二p型单晶硅层204c”和第二n型单晶硅层204d”且比源/漏极延伸区214深度深;接触窗220,位于源/漏极区域内,深度比源/漏极延伸区214浅;层间介质层222,位于氧化层202及栅极212上;导通插塞224,贯穿层间介质层222与接触窗220连通。
本实施例中,所述阻挡层210的材料为氮化钛,厚度为1nm~10nm。所述栅介质层208的材料为二氧化硅或其它高K材料,厚度为1nm~10nm。
虽然本发明已以较佳实施例披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (21)
1.一种MOS晶体管的制作方法,其特征在于,包括:
提供半导体衬底,所述半导体衬底包含硅基底、位于硅基底上的氧化层和位于氧化层上的顶层硅,所述顶层硅为n型单晶硅;
向顶层硅内进行第一次p型离子注入形成第一p型单晶硅层,所述第一p型单晶硅层与氧化层接触;
向顶层硅内进行第二次p型离子注入形成第二p型单晶硅层,所述第一p型单晶硅层和第二p型单晶硅层之间为第一n型单晶硅层,第二p型单晶硅层上为第二n型单晶硅层;
进行退火工艺后,刻蚀第二n型单晶硅层、第二p型单晶硅层、第一n型单晶硅层和第一p型单晶硅层,定义源/漏极区域;
在第一p型单晶硅层中央形成第一栅极通孔,第二p型单晶硅层中央形成第二栅极通孔;
进行高温处理,使第一n型单晶硅层和第二n型单晶硅层的边角圆滑;
对第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层进行掺杂形成同一导电类型的单晶硅层;
在第一栅极通孔和第二栅极通孔内以及源/漏极区域周围依次形成栅介质层和栅极;
在栅极两侧源/漏极区域的第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层内形成源/漏极延伸区和源/漏极。
2.根据权利要求1所述MOS晶体管的制作方法,其特征在于,形成第一栅极通孔和第二栅极通孔的方法为电化学腐蚀法。
3.根据权利要求2所述MOS晶体管的制作方法,其特征在于,所述电化学腐蚀法采用的是浓度为10%~49%的氢氟酸溶液,对p型单晶硅层和n型单晶硅层的腐蚀速率选择比为10~20。
4.根据权利要求1所述MOS晶体管的制作方法,其特征在于,所述第一栅极通孔贯穿第一p型单晶硅层的厚度,第二栅极通孔贯穿第二p型单晶硅层的厚度。
5.根据权利要求1所述MOS晶体管的制作方法,其特征在于,所述p型离子为硼离子。
6.根据权利要求1所述MOS晶体管的制作方法,其特征在于,所述第一次p型离子注入的剂量为1012/cm2~1014/cm2,能量为5KeV~25KeV,浓度为1016/cm3~1018/cm3。
7.根据权利要求1所述MOS晶体管的制作方法,其特征在于,所述第二次p型离子注入的剂量为1012/cm2~1014/cm2能量为30KeV~50KeV,浓度为1016/cm3~1018/cm3。
8.根据权利要求1所述MOS晶体管的制作方法,其特征在于,所述退火时间为1秒~5秒,温度为900℃~1200℃。
9.根据权利要求1所述MOS晶体管的制作方法,其特征在于,所述高温处理的温度为900℃~1200℃,时间为30分~120分。
10.根据权利要求9所述CMOS晶体管的制作方法,其特征在于,所述高温处理采用的气体为氢气。
11.根据权利要求1所述MOS晶体管的制作方法,其特征在于,形成栅极之前还包括步骤:在栅介质层上形成阻挡层。
12.根据权利要求11所述MOS晶体管的制作方法,其特征在于,所述阻挡层的材料为氮化钛,厚度为1nm~10nm。
13.根据权利要求1所述MOS晶体管的制作方法,其特征在于,所述顶层硅的厚度为40nm~100nm,第一p型单晶硅层的厚度为10nm~25nm,第一n型单晶硅层的厚度为10nm~25nm、第二p型单晶硅层的厚度为10nm~25nm,第二n型单晶硅层的厚度为10nm~25nm。
14.根据权利要求1所述MOS晶体管的制作方法,其特征在于,MOS晶体管为N型时,向第一n型单晶硅层和第二n型单晶硅层掺杂P型离子,使第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层导电类型相同。
15.根据权利要求14所述MOS晶体管的制作方法,其特征在于,所述P型离子为硼离子,掺杂剂量是1012ion/cm2~1014ion/cm2,浓度为1016ion/cm3~1018ion/cm3。
16.根据权利要求1所述MOS晶体管的制作方法,其特征在于,MOS晶体管为P型时,向第一p型单晶硅层和第二p型单晶硅层掺杂N型离子,使第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层导电类型相同。
17.根据权利要求16所述MOS晶体管的制作方法,其特征在于,所述N型离子为磷离子或砷离子,掺杂剂量为1012ion/cm2~1014ion/cm2,浓度为1016ion/cm3~1018ion/cm3。
18.一种MOS晶体管,包括:半导体衬底,所述半导体衬底包含硅基底、位于硅基底上的氧化层和位于氧化层上的顶层硅,其中顶层硅由位于氧化层上的第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层组成;位于第一p型单晶硅层中央且贯穿第一p型单晶硅层厚度的第一栅极通孔;位于第二p型单晶硅层中央且贯穿第二p型单晶硅层厚度的第二栅极通孔;位于第一栅极通孔和第二栅极通孔内壁以及第二n型单晶硅层上的栅介质层;位于栅介质层上及第一栅极通孔和第二栅极通孔内的栅极;位于栅极两侧第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层内的源/漏极延伸区;位于栅极两侧第一p型单晶硅层、第一n型单晶硅层、第二p型单晶硅层和第二n型单晶硅层内的源/漏极;其中,第一n型单晶硅层和第二n型单晶硅层的边角圆滑。
19.根据权利要求18所述MOS晶体管,其特征在于,还包括:位于栅介质层和栅极之间的阻挡层。
20.根据权利要求19所述MOS晶体管,其特征在于,所述阻挡层的材料为氮化钛,厚度为1nm~10nm。
21.根据权利要求18所述MOS晶体管,其特征在于,所述顶层硅的厚度为40nm~100nm,第一p型单晶硅层的厚度为10nm~25nm,第一n型单晶硅层的厚度为10nm~25nm、第二p型单晶硅层的厚度为10nm~25nm,第二n型单晶硅层的厚度为10nm~25nm。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009100544118A CN101937848B (zh) | 2009-07-03 | 2009-07-03 | Mos晶体管及其制作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009100544118A CN101937848B (zh) | 2009-07-03 | 2009-07-03 | Mos晶体管及其制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101937848A true CN101937848A (zh) | 2011-01-05 |
CN101937848B CN101937848B (zh) | 2012-06-06 |
Family
ID=43391095
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009100544118A Expired - Fee Related CN101937848B (zh) | 2009-07-03 | 2009-07-03 | Mos晶体管及其制作方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101937848B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103563254A (zh) * | 2011-05-19 | 2014-02-05 | 株式会社半导体能源研究所 | 可编程逻辑装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1084045A (ja) * | 1996-09-06 | 1998-03-31 | Matsushita Electron Corp | 半導体集積回路装置およびその製造方法 |
US5691212A (en) * | 1996-09-27 | 1997-11-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | MOS device structure and integration method |
JP2002198525A (ja) * | 2000-12-27 | 2002-07-12 | Toshiba Corp | 半導体装置及びその製造方法 |
CN100419975C (zh) * | 2002-10-22 | 2008-09-17 | 台湾积体电路制造股份有限公司 | 一种晶体管及其制造方法 |
US20070045719A1 (en) * | 2005-09-01 | 2007-03-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-purpose semiconductor device |
-
2009
- 2009-07-03 CN CN2009100544118A patent/CN101937848B/zh not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103563254A (zh) * | 2011-05-19 | 2014-02-05 | 株式会社半导体能源研究所 | 可编程逻辑装置 |
US9595964B2 (en) | 2011-05-19 | 2017-03-14 | Semiconductor Energy Laboratory Co., Ltd. | Programmable logic device |
US9900007B2 (en) | 2011-05-19 | 2018-02-20 | Semiconductor Energy Laboratory Co., Ltd. | Programmable logic device |
Also Published As
Publication number | Publication date |
---|---|
CN101937848B (zh) | 2012-06-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2000332237A (ja) | 半導体装置の製造方法 | |
KR100837555B1 (ko) | 반도체 소자 및 그 제조 방법 | |
TW449836B (en) | Manufacturing method and device for forming anti-punch-through region by large-angle-tilt implantation | |
JP5821174B2 (ja) | 半導体装置の製造方法 | |
CN116504718B (zh) | 一种半导体结构的制作方法 | |
US9159604B2 (en) | Semiconductor device and method for forming the same | |
US20090096023A1 (en) | Method for manufacturing semiconductor device | |
US20050098818A1 (en) | Drain/source extension structure of a field effect transistor including doped high-k sidewall spacers | |
CN101930920B (zh) | Mos晶体管及其制作方法 | |
CN101937848B (zh) | Mos晶体管及其制作方法 | |
KR20090070721A (ko) | 트랜지스터 제조 방법 | |
KR100840662B1 (ko) | 반도체 소자의 제조 방법 | |
KR100897821B1 (ko) | 반도체 소자 제조 방법 | |
CN107799421B (zh) | 半导体器件的形成方法 | |
KR100519507B1 (ko) | 반도체 소자의 제조방법 | |
US20050153498A1 (en) | Method of manufacturing p-channel MOS transistor and CMOS transistor | |
JP2004186359A (ja) | 半導体集積回路装置およびその製造方法 | |
JP2003249567A (ja) | 半導体装置 | |
KR100731092B1 (ko) | 고전압 반도체소자 및 그 제조방법 | |
US8956948B2 (en) | Shallow trench isolation extension | |
JP2008098205A (ja) | 半導体装置及び半導体装置の製造方法 | |
JP2008235567A (ja) | 半導体装置の製造方法および半導体装置 | |
KR100459930B1 (ko) | 부분적으로 셀프 얼라인 된 살리사이드 콘택 형성 방법 | |
KR100815960B1 (ko) | 반도체 소자 형성방법 | |
KR100702833B1 (ko) | 고속 트랜지스터의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120606 Termination date: 20200703 |
|
CF01 | Termination of patent right due to non-payment of annual fee |