CN101740492A - 功能区域的移设方法和led阵列、打印机头及打印机 - Google Patents
功能区域的移设方法和led阵列、打印机头及打印机 Download PDFInfo
- Publication number
- CN101740492A CN101740492A CN200910211533A CN200910211533A CN101740492A CN 101740492 A CN101740492 A CN 101740492A CN 200910211533 A CN200910211533 A CN 200910211533A CN 200910211533 A CN200910211533 A CN 200910211533A CN 101740492 A CN101740492 A CN 101740492A
- Authority
- CN
- China
- Prior art keywords
- substrate
- layer
- functional area
- releasing layer
- releasing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 68
- 238000012546 transfer Methods 0.000 title description 11
- 239000000758 substrate Substances 0.000 claims abstract description 382
- 230000008569 process Effects 0.000 claims abstract description 9
- 239000004065 semiconductor Substances 0.000 claims description 92
- 238000009940 knitting Methods 0.000 claims description 62
- 150000001875 compounds Chemical class 0.000 claims description 56
- 239000000463 material Substances 0.000 claims description 47
- 238000000354 decomposition reaction Methods 0.000 claims description 24
- 238000007639 printing Methods 0.000 claims description 22
- 238000000926 separation method Methods 0.000 claims description 22
- 238000005530 etching Methods 0.000 claims description 21
- 230000009467 reduction Effects 0.000 claims description 16
- 238000010276 construction Methods 0.000 claims description 14
- 238000012545 processing Methods 0.000 claims description 11
- 239000002131 composite material Substances 0.000 claims description 9
- 238000002360 preparation method Methods 0.000 claims description 9
- 238000007786 electrostatic charging Methods 0.000 claims description 7
- 238000003384 imaging method Methods 0.000 claims description 4
- 108091008695 photoreceptors Proteins 0.000 claims 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 42
- 239000010703 silicon Substances 0.000 description 42
- 229910052710 silicon Inorganic materials 0.000 description 42
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 33
- 239000000853 adhesive Substances 0.000 description 29
- 230000001070 adhesive effect Effects 0.000 description 29
- 230000014509 gene expression Effects 0.000 description 26
- 238000003475 lamination Methods 0.000 description 20
- 235000012431 wafers Nutrition 0.000 description 14
- 229920002120 photoresistant polymer Polymers 0.000 description 12
- 229910000980 Aluminium gallium arsenide Inorganic materials 0.000 description 11
- 230000015572 biosynthetic process Effects 0.000 description 11
- 229910052751 metal Inorganic materials 0.000 description 9
- 239000002184 metal Substances 0.000 description 9
- 150000003254 radicals Chemical class 0.000 description 8
- 239000011521 glass Substances 0.000 description 7
- 239000012212 insulator Substances 0.000 description 7
- 230000005855 radiation Effects 0.000 description 7
- 230000004888 barrier function Effects 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 6
- 238000001020 plasma etching Methods 0.000 description 6
- 238000010438 heat treatment Methods 0.000 description 5
- 239000000203 mixture Substances 0.000 description 5
- 230000003287 optical effect Effects 0.000 description 5
- 229910002704 AlGaN Inorganic materials 0.000 description 4
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 4
- 239000007767 bonding agent Substances 0.000 description 4
- 239000012530 fluid Substances 0.000 description 4
- 230000007062 hydrolysis Effects 0.000 description 4
- 238000006460 hydrolysis reaction Methods 0.000 description 4
- 239000011368 organic material Substances 0.000 description 4
- 239000002245 particle Substances 0.000 description 4
- 230000011218 segmentation Effects 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 4
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 3
- HEMHJVSKTPXQMS-UHFFFAOYSA-M Sodium hydroxide Chemical compound [OH-].[Na+] HEMHJVSKTPXQMS-UHFFFAOYSA-M 0.000 description 3
- CXOWYMLTGOFURZ-UHFFFAOYSA-N azanylidynechromium Chemical compound [Cr]#N CXOWYMLTGOFURZ-UHFFFAOYSA-N 0.000 description 3
- 238000003486 chemical etching Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 239000012535 impurity Substances 0.000 description 3
- 239000004033 plastic Substances 0.000 description 3
- 229920003023 plastic Polymers 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 238000004528 spin coating Methods 0.000 description 3
- 238000010023 transfer printing Methods 0.000 description 3
- 238000009281 ultraviolet germicidal irradiation Methods 0.000 description 3
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 2
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 2
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 2
- VEXZGXHMUGYJMC-UHFFFAOYSA-N Hydrochloric acid Chemical compound Cl VEXZGXHMUGYJMC-UHFFFAOYSA-N 0.000 description 2
- MHAJPDPJQMAIIY-UHFFFAOYSA-N Hydrogen peroxide Chemical compound OO MHAJPDPJQMAIIY-UHFFFAOYSA-N 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- KWYUFKZDYYNOTN-UHFFFAOYSA-M Potassium hydroxide Chemical compound [OH-].[K+] KWYUFKZDYYNOTN-UHFFFAOYSA-M 0.000 description 2
- 239000004820 Pressure-sensitive adhesive Substances 0.000 description 2
- QAOWNCQODCNURD-UHFFFAOYSA-N Sulfuric acid Chemical compound OS(O)(=O)=O QAOWNCQODCNURD-UHFFFAOYSA-N 0.000 description 2
- 125000003545 alkoxy group Chemical group 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 239000002775 capsule Substances 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 238000007599 discharging Methods 0.000 description 2
- QUPDWYMUPZLYJZ-UHFFFAOYSA-N ethyl Chemical compound C[CH2] QUPDWYMUPZLYJZ-UHFFFAOYSA-N 0.000 description 2
- 230000002349 favourable effect Effects 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 239000011737 fluorine Substances 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- -1 phenyl free radical Chemical class 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 229910052594 sapphire Inorganic materials 0.000 description 2
- 239000010980 sapphire Substances 0.000 description 2
- 239000000243 solution Substances 0.000 description 2
- 230000003746 surface roughness Effects 0.000 description 2
- WGTYBPLFGIVFAS-UHFFFAOYSA-M tetramethylammonium hydroxide Chemical compound [OH-].C[N+](C)(C)C WGTYBPLFGIVFAS-UHFFFAOYSA-M 0.000 description 2
- 238000007738 vacuum evaporation Methods 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- LFQSCWFLJHTTHZ-UHFFFAOYSA-N Ethanol Chemical compound CCO LFQSCWFLJHTTHZ-UHFFFAOYSA-N 0.000 description 1
- 229910002601 GaN Inorganic materials 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 238000005411 Van der Waals force Methods 0.000 description 1
- CIUQDSCDWFSTQR-UHFFFAOYSA-N [C]1=CC=CC=C1 Chemical compound [C]1=CC=CC=C1 CIUQDSCDWFSTQR-UHFFFAOYSA-N 0.000 description 1
- 230000032912 absorption of UV light Effects 0.000 description 1
- 229910021529 ammonia Inorganic materials 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 239000012298 atmosphere Substances 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000005422 blasting Methods 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000007600 charging Methods 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 238000009833 condensation Methods 0.000 description 1
- 230000005494 condensation Effects 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000011243 crosslinked material Substances 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000018044 dehydration Effects 0.000 description 1
- 238000006297 dehydration reaction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005553 drilling Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 239000006260 foam Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000006698 induction Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 239000000314 lubricant Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- WCYWZMWISLQXQU-UHFFFAOYSA-N methyl Chemical compound [CH3] WCYWZMWISLQXQU-UHFFFAOYSA-N 0.000 description 1
- 125000002496 methyl group Chemical group [H]C([H])([H])* 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- SCPYDCQAZCOKTP-UHFFFAOYSA-N silanol Chemical compound [SiH3]O SCPYDCQAZCOKTP-UHFFFAOYSA-N 0.000 description 1
- 125000005372 silanol group Chemical group 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 238000009736 wetting Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/435—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material
- B41J2/447—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources
- B41J2/45—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources using light-emitting diode [LED] or laser arrays
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0093—Wafer bonding; Removal of the growth substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68318—Auxiliary support including means facilitating the separation of a device or wafer from the auxiliary support
- H01L2221/68322—Auxiliary support including means facilitating the selective separation of some of a plurality of devices from the auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68368—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used in a transfer process involving at least two transfer steps, i.e. including an intermediate handle substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Optics & Photonics (AREA)
- Health & Medical Sciences (AREA)
- General Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Led Devices (AREA)
- Led Device Packages (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明公开了一种功能区域的移设方法和LED阵列、打印机头及打印机。所述方法包括:将第一接合层布置在第一衬底上的第一功能区域或第二衬底上的区域上;通过所述第一接合层将所述第一功能区域接合到所述第二衬底;使得所述第一释放层经受第一处理,以在第一释放层将所述第一衬底从所述第一功能区域分离;将第二接合层布置在第一衬底上的第二功能区域或第三衬底上的区域上;通过所述第二接合层将所述第二功能区域接合到所述第二衬底或所述第三衬底;以及使得所述第二释放层经受第二处理,以在第二释放层将所述第一衬底从所述第二功能区域分离。
Description
技术领域
本发明涉及用于制造半导体构件、半导体产品、半导体器件等的功能区域的移设方法。
背景技术
已知用于将经由牺牲层在GaAs衬底上形成的发光二极管的构成层移设到硅衬底的技术。美国专利No.6,913,985公开了这种技术。更具体地说,经由牺牲层而在GaAs衬底上沉积的发光二极管的构成层通过在其中形成凹槽(groove)而被初始地划分为多个发光区域。牺牲层暴露于凹槽。然后,干膜抗蚀剂附着到发光二极管的构成层,网格金属线的支撑构件接合在干膜抗蚀剂上。
此后,将抗蚀剂的除了恰在网格金属线之下的部分之外的部分移除。使得牺牲层通过网格支撑构件与蚀刻剂接触,以对牺牲层进行蚀刻。因此,GaAs衬底与复合结构分离。此外,在分离GaAs衬底之后,硅衬底接合在具有各构成层的发光二极管上。具有各构成层的发光二极管被移设到硅衬底。
日本专利特开No.2003-174041公开的技术是:将从衬底上所形成的多个半导体芯片选择的芯片部分放置在另一衬底上。更具体地说,制备第一衬底上所形成的具有器件层的第一叠层结构,并且制备第二衬底上所形成的具有释放层(release layer)的第二叠层结构。然后,器件层和释放层彼此面对,第一叠层结构与第二叠层结构被接合。包括器件层和释放层的叠层结构按预定图案而划分为多个部分。因此,包括各器件的多个芯片形成在第二衬底上。从多个芯片选择的预定芯片接合到第三衬底上的预定位置。此后,第二衬底在释放层处与所选芯片分离,所选芯片因此而放置在第三衬底上。
当在GaAs衬底上通过使用化合物半导体(例如GaAs)来制造LED阵列等的情况下,因为与硅衬底相比,GaAs衬底是昂贵的,所以期望高效使用GaAs衬底。此外,在GaAs衬底的尺寸(例如2、4、6或8英寸衬底)不同于硅衬底的尺寸(例如4、5、6、8或12英寸衬底)的情况下,可移设区域是当每单位衬底一次全部或共同执行移设时较小的衬底的区域。因此,为了获得高效移设,要使得两个衬底的尺寸符合较小衬底的尺寸。
当以美国专利No.6,913,985中所公开的方式来执行移设时,可使用的GaAs半导体层仅是与硅衬底上形成的器件对应的部分。因此,放弃了与硅衬底上各器件之间的部分对应的GaAs半导体而不使用。
将参照图20A和图20B来描述上述情况。图20A和图20B分别示出硅衬底上形成的电路器件以及GaAs衬底上形成的发光器件层。标号11表示GaAs衬底,标号12表示GaAs的发光器件层,标号13表示硅衬底,标号14表示硅衬底13上形成的电路器件。可以通过将发光器件层12移设到电路器件14上来获取发光器件。发光器件层12放置在电路器件14的一部分上或接近于该部分。例如,发光层12的尺寸大约是10mm*50微米。与之对照,例如,电路器件14的尺寸大约是10mm*0.3mm。因此,在发光器件层12共同移设到电路器件14上的情况下,发光层12的布置和可移设数量因电路器件14的布置而受限。因此,GaAs衬底11的每单位面积的发光层12的可用面积易于是小的。
另一方面,根据日本专利特开No.2003-174041的技术,大量芯片形成在第一衬底上,芯片的一部分有选择地移设在第二衬底上。因此,与多个第二衬底上的移设部分对应的芯片可以形成在第一衬底上。因此,第一衬底可以在某种程度上被高效地使用。然而,根据这些技术,当有选择地移设芯片时,粘接剂沉积在用于移设的芯片上。因此,可能出现以下情况。当芯片尺寸小(例如,宽度小于几百微米)时,粘接剂有可能从目标芯片突出。在此情况下,有可能还会接合非目标芯片,并且可能出现不利的移设。结果,产率有可能下降。此外,随着芯片尺寸减小,所使用的粘接剂厚度变薄,从而粘接剂不从目标芯片突出。如果在这种条件下执行接合处理,有可能使得非目标芯片与第二衬底接触,因此可能出现某种损坏。
发明内容
根据一方面,本发明提供一种方法,该方法包括:将预定厚度的第一接合层布置在第一衬底上的第一功能区域和第二衬底上的所述第一功能区域将要移设到的区域中的至少一个上,所述第一衬底包括释放部分上接合的第一功能区域和第二功能区域,所述释放部分包括第一释放层和第二释放层,所述第一释放层和第二释放层包含在经受不同处理时产生分解或接合强度降低的相应材料;通过所述第一接合层将所述第一功能区域接合到所述第二衬底;使得所述第一释放层经受第一处理,以在第一释放层将所述第一衬底与所述第一功能区域分离;将预定厚度的第二接合层布置在所述第一衬底上的第二功能区域以及所述第二衬底上的所述第二功能区域将要移设到的区域或者第三衬底上的所述第二功能区域将要移设到的区域中的至少一个上;通过所述第二接合层将所述第二功能区域接合到所述第二衬底或所述第三衬底;以及使得所述第二释放层经受第二处理,以在第二释放层将所述第一衬底从所述第二功能区域分离。
结合附图从以下示例性实施例和示例的描述,本发明的进一步的特征将变得清楚。
附图说明
图1A至图1C是示出根据本发明的移设方法的实施例中制备第一衬底的步骤的截面图。
图2A和图2B是示出根据本发明的移设方法的实施例中形成接合层的步骤的截面图。
图3A和图3B是示出根据本发明的移设方法的实施例中有选择地将第一衬底上的第一功能区域移设到第二衬底的步骤的截面图。
图4A和图4B是示出根据本发明的移设方法的实施例中有选择地将第一衬底上的第二功能区域移设到第三衬底的步骤的截面图。
图5A和图5B是示出根据本发明的移设方法的另一实施例中有选择地将第一衬底上的第一功能区域移设到第二衬底的步骤的截面图。
图6A和图6B是示出根据本发明的移设方法的另一实施例中有选择地将第一衬底上的第二功能区域移设到第三衬底的步骤的截面图。
图7A和图7B是示出根据本发明的移设方法的又一实施例中有选择地将第一衬底上的第一功能区域移设到第二衬底的步骤的截面图。
图8A和图8B是示出根据本发明的移设方法的又一实施例中有选择地将第一衬底上的第二功能区域移设到第三衬底的步骤的截面图。
图9A是示出第二衬底上的多个移设期待区域的平面图。
图9B是示出第一衬底上的多个功能区域的平面图。
图10是示出第一衬底的表面上的各构图释放层的组合的截面图。
图11是示出根据本发明的移设方法的第一示例中制备第一衬底的步骤的截面图。
图12是通过从一侧观看图6的a1-b1截面所获得的平面图。
图13是通过从一侧观看图6的a2-b2截面所获得的平面图。
图14是示出半导体衬底中的凹槽与第一凹槽之间的位置关系以及在半导体衬底中的各凹槽之间布置岛状化合物半导体叠层的方式的分解透视图。
图15A至图15D是示出根据本发明的移设方法的第二示例中制备第一衬底的步骤的截面图。
图16是示出LED打印机头的示例的透视图。
图17是示出在Si衬底中直接形成的驱动器电路连接到LED器件的方式的截面图。
图18是示出能够以时间共享方式被驱动从而可以减少电极数量的发光器件阵列电路的平面图。
图19A是示出LED打印机的示例的配置的视图。
图19B是示出LED彩色打印机的示例的配置的视图。
图20A是示出传统示例中衬底上的多个移设期待区域的平面图。
图20B是示出传统示例中籽衬底(seed substrate)上的多个功能区域的平面图。
具体实施方式
下文中将描述本发明实施例。在该说明书中,功能区域典型地表示包括半导体结的区域。所述区域可以是器件。此外,功能区域可以是具有压电特性、绝缘特性、磁特性等的区域(例如可用作具有电功能或磁功能的功能器件的区域)。无论如何,本发明的关键点在于,通过使得多个释放层经受不同处理而将通过具有多个释放层的释放部分接合到衬底的功能区域的各部分有选择地移设到另一衬底或区域。在以下实施例中,释放部分包括两个释放层,但其可以包括三个或更多释放层。
此外,还重要的是,上述另一衬底的位置的表面或除了用于移设的位置之外的区域的粗糙度被设为大于接合层的表面的粗糙度。换句话说,即使使得不将被移设的功能区域的表面与除了用于移设的部分之外的部分接触,因表面粗糙度而导致接触点的数量也是有限的并且是小的,从而原子间或分子间力(范德华力,van der Waals力)弱。结果,甚至当在除了接合层之外的位置处产生偶然接触时,也不生成足够的接合力,因此在该位置不实现接合。
将参照附图描述本发明实施例。基于上述发明构思,本发明的基本移设方法包括上述第一步骤至第六步骤。
在第一步骤中初始地制备第一衬底。图1A至图1C示出制备具有功能区域的第一衬底100的步骤。在该实施例中,如图1A至1C所示,待从籽衬底的化合物半导体衬底103移设到第一衬底100的第一功能区域101和第二功能区域102中的每一个包括化合物半导体层106。此外,第一功能区域101和第二功能区域102中的每一个包括蚀刻牺牲层105和化合物半导体层106,它们按此顺序形成在化合物半导体衬底103上。在此,抗蚀层107在衬底103上的化合物半导体层106上被形成并且被构图,第一功能区域101和第二功能区域102之间的部分受蚀刻,以通过使用构图后的抗蚀层107来形成第一凹槽110。因此,岛状第一功能区域101和第二功能区域102彼此分离。
此外,第二凹槽111(其最终变为通孔)形成在第一衬底100和化合物半导体衬底103中的至少一个中。第二凹槽111形成为连接到第一凹槽110。在该实施例中,第二凹槽111形成在作为GaAs衬底的化合物半导体衬底103中。由NH4OH+H2O2的蚀刻剂和/或深RIE(反应离子蚀刻)执行GaAs的蚀刻。第一衬底100是玻璃等的透明衬底。第一功能区域101和第二功能区域102中的化合物半导体层106可以包括分布式布拉格反射(DBR)层和LED层,蚀刻牺牲层105可以是AlAs层等。
作为籽衬底103,可以使用GaAs衬底、p型GaAs衬底、n型GaAs衬底、InP衬底、SiC衬底、GaN衬底等。此外,替代上述化合物半导体衬底,还可以使用蓝宝石衬底、Ge衬底等。蚀刻牺牲层105是以快于化合物半导体叠层的蚀刻速率所蚀刻的层。如上所述,该实施例中的蚀刻牺牲层105是AlAs层或AlGaAs层(例如Al0.6Ga0.4As)。在AlGaAs层是AlxGax-1As层(x等于或小于一(1),并且等于或大于0.6)的情况下,当x等于或大于0.6时,蚀刻选择性是显著的。在蚀刻牺牲层是AlAs层的情况下,稀释为从百分之二(2)至百分之10的范围的HF溶液可以用作蚀刻剂。
在籽衬底103是蓝宝石衬底的情况下,金属氮化物层(例如氮化铬(CrN))可以用作蚀刻牺牲层。在此情况下,用于制造蓝光或紫外辐射的器件(比如LED或激光器)的功能叠层可以外延生长在氮化铬上。在叠层中,可以将GaInN用作活性层,并且将AlGaN或GaN用作间隔层。作为用于氮化铬(CrN)等的牺牲层的蚀刻剂,可以使用通常的Cr蚀刻剂(铬蚀刻液等)。
如图1B所示,化合物半导体衬底103是从底部表面研磨的,从而第二凹槽111穿透衬底103。此外,第一衬底100利用释放部分115(比如具有粘接层的薄层(sheet))接合到化合物半导体衬底103上的第一功能区域101和第二功能区域102。在此,虽然第二凹槽111形成在化合物半导体衬底103中,但由于与玻璃等的衬底100相比,GaAs衬底非常脆弱,并且物理强度相对较小,因此第二凹槽相反可以容易地形成在衬底100中。衬底100中的第二凹槽表示为图1A中的虚线。
释放部分115包括第一释放层115a和第二释放层115b,其包括在经受不同处理时产生分解或接合强度降低的相应材料。在一个实施例中,释放层115包括第一释放层115a和第二释放层115b。第一释放层115a是UV可释放粘接层,因UV光照射而产生其分解或接合强度降低,该UV可释放粘接层附着在薄层基本材料115c的一个表面上。第二释放层115b是热可释放粘接层,因温度改变而产生其分解或接合强度降低,该热可释放粘接层附着在薄层基本材料115c的另一表面上。替代热可释放粘接层,还可以使用压敏可释放粘接层。在此,UV可释放粘接层是包括因光照射而产生分解或接合强度降低的材料的层。热可释放粘接层是包括因加热或冷却而产生分解或接合强度降低的材料的层。
此外,在后面的步骤中,光阻挡层117可以设置在与第二功能区域102的区域对应的第一衬底100的表面上。光阻挡层117可以通过真空蒸镀等而形成。替代光阻挡层117,还可以使用能够容易剥离的模板掩模。此外,在下述后面的步骤中,可以例如通过会聚和扫描UV波长(300nm至400nm)的激光而对期望区域有选择地执行UV照射。在此情况下,可以不使用光阻挡层。
在第二凹槽设置在第一衬底100中的情况下,可以如下形成凹槽。在第一衬底是硅衬底的情况下,可以使用氟通过RIE而在SF6等的气氛下形成第二凹槽的穿透凹槽。自由基核素(radicalspecies)不限于氟。在湿法蚀刻的情况下,可以使用NaOH、KOH、TMAH等。更具体地说,在释放部分115放置在硅衬底100的一个表面上之后,在硅衬底100的另一表面上以抗蚀剂来形成用于形成凹槽的掩模层,使用掩模在硅衬底中形成凹槽。虽然可以使用干法蚀刻(比如RIE)和湿法蚀刻,但也可以使用喷砂器等。在喷砂器中,在暴露位置上吹送石英等精细颗粒,以对硅衬底的一部分进行物理破坏,并且形成凹槽。例如,这种穿透凹槽可以形成在几百微米的厚硅晶片中。在如此形成穿透凹槽时,其侧壁可以受保护,从而不产生其高宽比的降级。此外,该方法也可容易地应用于玻璃衬底等。因此,代替上述化学蚀刻,也可以通过喷砂方法或吹送流体能量的吹送方法来执行穿透凹槽的形成。激光钻孔或微钻孔也可以用于形成凹槽。
如上所述,可以制备衬底结构,其中,第一凹槽110形成在化合物半导体层106中,连接到第一凹槽110的穿透第二凹槽111形成在衬底100和衬底103中的至少一个中。图1B示出该衬底结构。
然后,使得蚀刻剂通过第一凹槽110以及第二凹槽111与蚀刻牺牲层105接触,以对蚀刻牺牲层105进行蚀刻。化合物半导体衬底103由此与功能区域101和102分离。如图1C所示制备了具有第一功能区域101和第二功能区域102的第一衬底100。可以重新使用分离的化合物半导体衬底103,以在其上新形成具有化合物半导体层的功能区域。在第一凹槽110或凹槽111深的情况下,有可能的是,通过蚀刻AlAs等的蚀刻牺牲层而生成的气体(氢气)的气泡可能使得凹槽的出口部分闭合。在此情况下,可以将超声波连续地或间歇地应用于蚀刻剂或化合物半导体衬底。此外,可以将用于降低润湿角的润滑剂或醇添加到蚀刻剂(例如氢氟酸),以在蚀刻期间抑制或者消除气泡。
如以下示例中所描述的那样,制备具有经由释放层放置在第一衬底上的功能区域的第一衬底的方法不限于上述方法。例如,制备第一衬底的方法可以是:将流体吹送到衬底结构的界面可分离或释放层的一侧或其附近,以自此分离衬底103。
在下一步骤中,预定厚度的第一接合层附着在将要有选择地移设的第一功能区域以及第一功能区域将要移设到的第二衬底的区域中的至少一个上(上述第一步骤)。在该实施例中,如图2A和图2B所示,接合层205放置在具有驱动器电路的硅衬底的第二衬底200上。初始地,如图2A所示,接合层205(例如有机绝缘层)形成在第二衬底200上。然后,仅对于第二衬底200上的第一功能区域101的移设期待区域执行通过抗蚀剂206进行的掩模。如图2B所示,通过化学蚀刻或RIE执行蚀刻,以仅在第二衬底200的移设期待区域上形成接合层205,并且通过灰化机(asher)等移除抗蚀剂206。在此,接合层205的厚度大约是2.0微米,并且其表面是足够平滑的。通过这样的厚度,当第一功能区域101接合到接合层205时,可以防止第二功能区域102对于第二衬底200的表面的强压力。
在该实施例中,接合层205的厚度大约处于从1.0微米至10微米的范围。在小于1.0微米的厚度的情况下,接合效果降低。在大于10微米的厚度的情况下,有可能的是,在功能区域移设到第二衬底之后,当功能区域电利用金属布线连接到第二衬底上形成的驱动器电路等时,引起在各台阶处的布线破裂等的情况。此外,该实施例的移设方法可以包括以下步骤:在除了将要移设第一功能区域101的区域之外的第二衬底200的区域中的表面上形成预定不平坦性(unevenness)208,如图2B所示。
通过这种不平坦性208,即使在接合时因应力等而导致第二功能区域102与第二衬底200的表面接触,也可以更有效地防止第二功能区域102与衬底200之间的接合。例如,可以通过当形成第一接合层205时执行的过蚀刻来形成不平坦性208。与接合层205的表面相比,不平坦性208的表面足够粗糙。例如,接合层205的表面的平滑度Rpv(不平坦性的最大峰谷差)在大约2nm以下,Ra(平均峰谷差)在大约0.2nm以下。与之对照,不平坦性208的表面粗糙度Rpv可以在大约2nm以上,不平坦性208的Ra可以在大约0.2nm以上。
如上所述,多个岛状功能区域101和102设置在第一衬底100上所放置的释放部分115上。在该示例中,不平坦性208可以形成在第二衬底200上的上述区域的表面上。
在该实施例中,由有机材料形成接合层205。作为有机材料,存在聚酰亚胺(polyimide)等。也可以使用环氧基接合层(epoxy-based bonding layer)。替代上述有机材料层,也可以使用旋涂聚合体(spin-on-polymer)或有机旋涂玻璃(spin-on-glass,SOG)。在这些材料中,甲基自由基(methyl radical)、乙基自由基(ethylradical)、苯基自由基(phenyl radical)等被添加到无机绝缘氧化层(比如硅氧化物层),并且可塑性由此被增加。例如,在电路区域形成在第二衬底200的硅衬底上和/或其中时,可以执行以下处理。使用有机SOG,将用于增加电路区域上的平坦性的氧化硅绝缘层形成在第二衬底200上达到预定厚度,并且对其进行构图。氧化硅绝缘层在大约100摄氏度的预烘焙温度下具有给定粘度。
在该实施例中,在预烘焙处理之后的接合层205的表面的这种粘度有利于以下接合步骤中的有效接合。通常,粘结度(粘度)被认为因有机绝缘材料(例如旋涂聚合体)中包含的水解自由基的硅烷醇基团(silanol group)、有机成分的烷氧基基团(alkoxy group)等而出现。随着在处理温度进行脱水缩合反应,这些组分可以产生各晶片或器件之间的结合或接合强度。关于可塑性,有机组分中的非水解自由基有助于在高温(>400摄氏度)时材料的可塑性的稳定性。接合的关键因素被认为是表面平坦性和颗粒。与之相关的是,用于具有器件结构的下层以及接合表面的平坦性可以因具有可塑性和粘接度的有机绝缘层的存在而被放松。
此外,关于颗粒的影响,某些尺寸的颗粒可以因有机绝缘层的可塑性而埋在有机绝缘层中。相应地,可以基本上消除颗粒的影响。可塑性还极大地用于放松当层厚度增加时所存储的应变。当用于增加可塑性的有机组分量小并且相对厚的层(大于一(1)微米)被形成时,有可能出现缺陷(比如裂缝)。为此,当将有机SOG中包含的水解自由基和非水解自由基中的有机组分量设置为大于大约1(一)wt.百分比时,可以获得适当的粘度和可塑性。相应地,甚至具有微米量级厚度的层可以是稳定的层。
如上所述,例如,第二衬底200是半导体衬底、硅衬底、表面上具有氧化层的硅晶片、设置有电子电路(例如驱动器电路)的硅晶片等。在制造包括化合物半导体叠层的LED的情况下,例如,驱动器电路是用于驱动控制LED的电路。硅衬底可以是表面上具有外延硅层的衬底以及所谓的CZ晶片。替代硅衬底,也可以使用绝缘体上硅(SOI)衬底。
将描述第二步骤:通过第一接合层205将第一功能区域101接合到第二衬底200;以及第三步骤:第一衬底100在释放部分115与第一功能区域101分离。如图3A所示,在第二步骤中,第一衬底100上放置的释放部分115上的第一功能区域101与接合层205对准,并且与其接合。如图3B所示,在第三步骤中,通过使得第一释放部分115a经受第一处理,第一衬底100在第一释放部分115a处与第一功能区域101分离。在该实施例中,第一释放层经受预定处理,并且变得可释放。预定处理是用于产生第一释放层的分解或接合强度降低的处理。在此,从透明衬底100的一侧执行UV光的照射(即第一处理),以产生第一释放层115a的UV可释放粘接层的分解或接合强度降低。因此,第一衬底100与第一功能区域101分离。由于存在光阻挡层117,因此不对与第二功能区域102对应的释放部分115的部分执行UV照射。因此,第一释放层115a的所述部分仍然不变,并且如图3B所示,第二功能区域102仍然在第一衬底100上。在第三步骤中,UV激光可以会聚为精细光斑,并且受扫描。
在该实施例中,还可以省略光阻挡层117,并且执行全面光照射,从而第一衬底100可以在第一释放层115a处与第一功能区域101分离。在此情况下,产生第一释放层115a的全面分解或接合强度的降低,并且接合到接合层205的第一功能区域101借助于第一功能区域101与接合层205之间的这种接合力而与第一衬底100分离。此时,在未接合到第二衬底200的第二功能区域102的部分中,释放部分115的UV可释放粘接层115a的粘着性也降低。然而,没有来自第二衬底200的剥离力作用于第二功能区域102,从而第二功能区域102仍然在第一衬底100上。
当适当地确定条件(例如释放层的材料、照射光的波长、光强度、照射时间等)时,在保持可靠性的同时,可以通过相对低的成本来容易地执行该方法,而不使用光阻挡层。在这种全面UV照射的情况下,可以使用i线(365nm)UV灯或用于生成UV光的LED。在此情况下,通过释放部分115的弱化的UV可释放粘接层115a而仍然在第一衬底100上的第二功能区域102也可以进一步移设到另一衬底,如下所述。另一衬底可以是第二衬底,第二功能区域102移设到与已经移设了第一功能区域101的部分不同的第二衬底200的部分。
释放部分115可以具有另一配置。例如,UV可释放粘接层115a和热可释放粘接层115b可以是相反的。释放部分115可以包括UV或热可释放粘接层以及压敏可释放粘接层。此外,如图10所示,具有不同特性的释放层120和121可以附着在第一衬底100上,分别与第一功能区域101和第二功能区域102对应。例如,一个是UV可释放粘接层,而另一个是热可释放粘接层。或者,一个是第一辐射可释放粘接层,而另一个是第二辐射可释放粘接层,因在与第一辐射可释放粘接层的波长不同的波长处的光照射而产生第二辐射可释放粘接层的分解或接合强度的降低。此外,一个是第一热可释放粘接层,另一个是第二热可释放粘接层,在不同于所述第一辐射可释放粘接层的温度的温度产生第二热可释放粘接层的分解或接合强度降低。
具有第一可释放粘接层和第二可释放粘接层的释放部分115可以通过真空蒸镀等形成在第一衬底100上,而不使用薄层。更具体地说,可以通过包含热发泡囊的材料来形成释放层。UV可释放粘接材料可以是交叉链接因UV能量照射而破坏的材料、或包含能够通过UV光的吸收而发泡的囊的材料。热可释放粘接材料可以是REVALPHA(NITTO DENKO的产品名称)等。
将描述第四至第六步骤。在第四步骤中,预定厚度的第二接合层305布置在仍然在第一衬底100上的第二功能区域102以及第三衬底300(其可以是第二衬底)上第二功能区域将要移设到的区域中的至少一个上。在第五步骤中,第二功能区域102通过第二接合层305而接合到第三衬底300。在第六步骤中,第二释放层115b经受第二处理,以在第二释放层处分离第一衬底100与第二功能区域102。
在接合方法中,在衬底划分为具有多个活性层的多个芯片或分段之后,各芯片可以依次接合到具有内置器件电路的硅衬底晶片。或者,为了进一步减少处理时间,可以在整个晶片之间共同执行接合。在本说明书中,分段是包括用于至少构建在功能区域的移设时确定的电路单元的活性层的区。在本发明中,甚至在不同尺寸的各衬底之间进行移设的情况下,也可以通过重复多次移设而以很少损耗来移设功能区域。例如,从第一衬底的4英寸衬底,通过划分衬底形成均包括各区域的多个分段。可以根据第二衬底的尺寸(例如5、6、8或12英寸硅晶片)而密集地布置第一衬底上的功能区域。仅与第一移设区域对应的第一衬底上的各功能区域中的功能区域有选择地移设到5、6、8或12英寸第二衬底上的第一移设区域。此后,与第二移设区域对应的第一衬底上的各功能区域中的功能区域有选择地移设到5、6、8或12英寸第二衬底上的其余第二移设区域。
因此,可以通过很少的损耗获得密集布置的功能区域的移设。鉴于经济原因等,这种方法有利于不同衬底、不同材料以及不同器件之间的移设(例如具有相对较小直径的昂贵衬底材料与可以用大直径可以生产并且可用的相对低成本衬底材料(比如硅)之间的移设)。此外,在多个活性层形成在分段上并且各活性层被移设多次的情况下,可以获得大直径的多个寄主晶片,不同活性层移设到所述多个寄主晶片中的每一个。其经济上的优点可以大于通过单个移设所获得的晶片。
当第二功能区域102移设到第三衬底300时,可以执行基本上与用于第一功能区域101的移设相同的处理。换句话说,如图4A所示,第二接合层305(例如有机绝缘层)形成在第三衬底300上,并且仅对第二功能区域102的移设区域执行通过抗蚀层进行的掩模。然后,通过化学蚀刻或RIE执行蚀刻,以仅在第三衬底300的移设期待区域上形成接合层305。
接下来,如图4A所示,第二功能区域102与接合层305对准,并且与其接合。如图4B所示,第一衬底100在第二释放层115b处与第二功能区域102分离。在此,第二释放层115b经受大约170摄氏度的加热(第二处理),以产生释放层115的热可释放粘接层115b的分解或接合强度降低。此后,通过剥离来移除抗蚀剂107。
与图1A所示的相比,释放部分115的UV可释放的释放层115a与热可释放的释放层115b之间的位置关系可以相反。例如,在此情况下,在图3A和图3B的步骤中,局部加热与第一功能区域101对应的释放部分115的部分,而不使用光阻挡层117。在图4A和图4B的步骤中,通过来自透明衬底100的一侧的UV光的照射产生释放部分115的UV可释放的释放层的分解或接合强度降低。因此,第一衬底100与第二功能区域102分离。
当第二功能区域102移设到第三衬底时,预定厚度的第二接合层形成在仍然在第一衬底上的第二功能区域以及第二功能区域将要移设到的第三衬底上的区域中的至少一个上。然后,执行如下步骤:以第二接合层305接合第二功能区域102与第三衬底300;以及在第二释放层处分离第一衬底100与第二功能区域102。在此情况下,也可以将预定不平坦性308形成在除了第二功能区域将要移设到的区域之外的第三衬底300上的区域上(第七步骤)。
如上所述,第一释放层115a和第二释放层115b可以包括在经受处于第一波长的光以及第一温度时产生分解或接合强度降低的相应材料。在此情况下,第三步骤包括以下步骤:以处于第一波长的光照射第一释放层达到预定时间(第一处理),第六步骤包括以下步骤:将第二释放层保持在大于第一温度的温度达到预定时间(第二处理)。
如上所述,第一释放层115a和第二释放层115b可以包括在经受第一温度以及处于第一波长的光时产生分解或接合强度降低的相应材料。在此情况下,第三步骤包括以下步骤:将第一释放层保持在大于第一温度的温度达到预定时间(第一处理),第六步骤包括以下步骤:以处于第一波长的光照射第二释放层达到预定时间(第二处理)。
将描述使用包括多个释放层的释放部分115的两种移设方法,所述释放层包含在经受不同处理时产生分解或接合强度降低的材料。将描述图5A至图6B所示的移设方法。在该方法中,第一释放层115a和第二释放层115b包括在经受不同温度时产生分解或接合强度降低的相应材料。在此,如图5A和图5B所示,第三步骤包括以下步骤:将第一释放层115a保持在大于第一温度的温度达到预定时间(第一处理)。由此,第一衬底100与第一功能区域101分离。第一衬底100无需具有透光特性。并且,如图6A和图6B所示,第六步骤包括以下步骤:将第二释放层115b保持在大于第一温度的第二温度达到预定时间(第二处理)。由此,第一衬底100与第二功能区域102分离。
在第一温度与第二温度之间的差大于预定值的情况下,可以通过以足够的精度进行局部加热而在第一释放层115a处有选择地分离第一功能区域101与第一衬底100。换句话说,不产生第二释放层115b的分解或接合强度降低。此外,由于局部加热,因此即使产生热传导,也不出现受热部分附近第一释放层115a的分解或接合强度降低。在第六步骤中,当整个结构加热到大于第二温度的温度时,第二功能区域102在第二释放层115b处与第一衬底100分离,并且被移设到第三衬底300。
将描述图7A至图8B所示的移设方法。在该方法中,第一释放层115a和第二释放层115b包括在经受处于不同波长的光时产生分解或接合强度降低的相应材料。在此,如图7A和图7B所示,第三步骤包括以下步骤:以处于第一波长的光照射第一释放层115a达到预定时间(第一处理)。由此,第一衬底100与第一功能区域101分离。第一衬底100具有透光特性,但无需在第一衬底100上放置光阻挡层。并且,如图8A和图8B所示,第六步骤包括以下步骤:以处于与第一波长不同的第二波长的光照射第二释放层115b达到预定时间(第二处理)。由此,第一衬底100与第二功能区域102分离。此后,通过剥离来移除抗蚀剂107。
在第一波长与第二波长之间的差大于预定值的情况下,可以通过以足够的精度进行局部照射而在第一释放层115a处有选择地分离第一功能区域101与第一衬底100。换句话说,不产生第二释放层115b的分解或接合强度降低。此外,由于局部照射,因此没有出现照射部分附近的第一释放层115a的分解或接合强度降低。在第六步骤中,当整个结构受处于第二波长的光照射时,第二功能区域102在第二释放层115b处与第一衬底100分离,并且移设到第三衬底300。在此,为了在第三步骤中更精确地实现局部照射,可以使用图3A所示的光阻挡层。
第一功能区域101和第二功能区域102可以按任何岛状图案而布置在第一衬底100上。典型地,如图9B所示,岛状第一功能区域101和第二功能区域102按预定间距布置在衬底100上。例如,在此情况下,如图9A所示,待接合到第一功能区域101的区域405按预定间距布置在第二衬底200上。
区域405是包括CMOS芯片区和接合层205的间隔物的区域。在这样的配置中,当仅第一衬底100上的第一功能区域101移设到用于第二衬底200上的接合层205的间隔物时,如果满足以下关系1至3,则可以高效地实现移设。
l<L (关系1)
W>w (关系2)
W+S>w+s (关系3)
如图9A和图9B所示,w是所述第一衬底上所述第一功能区域和第二功能区域中的每一个的宽度,l是每一功能区域的长度,s是功能区域之间的距离,W是待与被移设到所述第二衬底的第一功能区域连接的区域的宽度,L是所述第二衬底上的所述区域的长度,S是所述第二衬底上的所述区域之间的距离。
此外,满足以下关系4至6也是有利的。
l=L (关系4)
W=n*w (关系5)
W+S=n(w+s) (关系6)
其中,n是等于或大于2的整数。在此,第一衬底100上密集形成的第一功能区域101可以重复地(例如n次)有选择地移设到第二衬底200上的接合层205的区域。在此情况下,当发光层等的功能区域等移设到电路器件等时,功能区域的布置和可用数量不那么受限于电路器件的布置。相应地,可以增加可用于形成发光层等的籽衬底的面积的比率。由此可以高效使用与硅晶片相比昂贵的化合物半导体晶片。在制造复杂多功能器件集成电路等中,可以获得有利的经济效果。
在此,图5A所示的第二硅衬底200包括具有CMOS芯片的第三功能区域405,并且第一功能区域101通过接合层205接合或者连接到第三功能区域。相似地,第三衬底包括第四功能区域,并且第二功能区域102通过接合层接合到第四功能区域。
此外,在图1A所示的籽衬底103上,可以交替地重复形成蚀刻牺牲层和化合物半导体叠层。在此情况下,可以重复执行化合物半导体叠层到第一衬底的移设。也可以交替地重复形成蚀刻停止层、蚀刻牺牲层以及化合物半导体叠层。在此情况下,用于籽衬底上外延生长的热滞后次数的数量不是多个。
此外,可以将移设到第二衬底或第三衬底的功能区域全部移设到最终第四衬底。在此情况下,第二衬底或第三衬底是与第一衬底相似的临时载体衬底,但不是最终移设衬底。在该移设方法中,执行以下步骤。在第二步骤中,第一功能区域通过在经受给定处理时变得可释放的第三释放层的第一接合层接合到第二衬底。例如,以诸如图1A中的释放部分115的释放层来代替图3A中有机绝缘层的接合层205。然后,执行第八步骤至第十步骤。在第八步骤中,预定厚度的第三接合层放置在第四衬底以及利用第三释放层接合到第二衬底的第一功能区域中的至少一个上。第三接合层的形成近似相似于上述接合层的形成。不使用构图。在第九步骤中,第二衬底上的所有功能区域通过第三接合层而接合到第四衬底。在第十步骤中,第二衬底在所述第三释放层(即第一接合层)处与所述功能区域分离。第三释放层可以无需是有选择地可释放的,从而可以通过比上述释放层更简单的结构来制造第二释放层。此外,可以通过与上述第一衬底相似的材料来形成临时第二衬底,但无需光阻挡层。
关于第二功能区域,可以执行相同处理。在第五步骤中,第二功能区域通过在经受给定处理时变得可释放的第四释放层的第二接合层接合到第三衬底。然后,执行第十一步骤至第十三步骤。在第十一步骤中,预定厚度的第四接合层放置在第五衬底以及第三衬底上的第二功能区域中的至少一个上。在第十二步骤中,第三衬底上的所有第二功能区域通过第四接合层而接合到第五衬底。在第十三步骤中,第三衬底在第四释放层(即第二接合层)处与第二功能区域分离。
在该方法中,临时第一衬底100上的多个功能区域分别有选择地移设到多个临时衬底。此后,每一临时衬底上的所有功能区域全部移设到每一最终衬底。虽然由于临时衬底的数量增加,该方法看似一种迂回方式,但在某些情况下其可以使得工作流平滑,并且移设可以被高效进行。
将描述针对移设方法、LED阵列、LED打印机头和LED打印机的具体示例。
将参照图11至图14描述第一示例,其包括以下步骤:制备具有功能区域的第一衬底。在图11中,标号1000表示衬底(例如化合物半导体衬底、或Ge等的衬底)。标号1009表示蚀刻停止层,标号1010表示蚀刻牺牲层,标号1020表示化合物半导体叠层。标号1025表示第一凹槽,用于将化合物半导体衬底1000上的化合物半导体叠层1020划分为岛状区域。可以根据需要提供蚀刻停止层1009。
此外,标号2000表示第一衬底(例如硅衬底),标号2005表示第一衬底2000中形成的第二凹槽,标号2010表示释放层。第三凹槽2006形成在释放层2010中。第三凹槽2006连接到第二凹槽2005。在该示例中,虽然图11所示的第一凹槽1025的宽度和间距等于第二凹槽2005的宽度和间距,但可以使得第一凹槽1025的宽度大于第二凹槽2005的宽度。由于第一凹槽1025应连接到凹槽2005,因此可以有利地使得化合物半导体层的宽度窄于穿透硅衬底2000的凹槽2005之间的距离。第一衬底2000不限于硅衬底。其可以是玻璃衬底等,如上所述。
例如,在图11中,第一凹槽1025的宽度从几微米至几百微米。此外,例如,第二凹槽2005的宽度从几微米至几百微米。穿透第二凹槽2005可以在50微米以上或在100微米以上,或在200微米以上,从而可以容易地引入蚀刻剂。然而,这取决于第一衬底2000的厚度。重要的是确定穿透凹槽2005的位置,从而器件区域尽可能不减少。因此,穿透凹槽2005的位置可以与具有芯片分离宽度的划线对准。存在的很多情况是:硅电路上的引线接合盘(见图13)占用大于硅电路的器件的面积。在此情况下,盘区域不能变为移设器件的区域。因此,当盘区域聚集到硅电路芯片的端部分时,与聚集的盘区域对应的第一衬底的区域可以用于形成穿透凹槽。
图12示出沿着图11中线a1-b1取得的截面。从图12可见,化合物半导体叠层1020划分为化合物半导体衬底1000上的岛区域。岛区域从其周围区域突出。化合物半导体叠层1020仅用于按期望图案而划分,因此其划分后的形状可以是或者可以不是图12所示的矩形形状。第一凹槽1025是化合物半导体叠层1020的各岛区域之间的空间。在图12至图14中,以图11类似的标号来表示类似图11的元件。
图13示出沿着图11中线a2-b2取得的截面。如图13所示,凹槽2005形成在硅衬底2000中。半导体衬底凹槽2005是以其间的某些适当间距而形成的。由于穿透凹槽的这种布置方式,例如,因此硅晶片的刚性并不降级太多。因此,在如下处理中有助于进行操纵。图14示出半导体衬底中的凹槽2005与第一凹槽1025之间的位置关系以及在半导体衬底2000中的各凹槽2005之间的部分布置化合物半导体叠层1020的岛区域的方式。在图14中,省略释放层2010、蚀刻停止层1009和蚀刻牺牲层1010。如图14所示,当图12的构件和图13的构件堆叠时,突出岛1020进入各穿透凹槽2005之间的位置。
只要突出岛1020可以受支撑,布置方式就不限于图13和图14所示的布置方式。例如,可以布置穿透凹槽2005的方式是:其与突出岛1020的纵向方向正交,或者其与突出岛1020交叉。
在该示例中,如上所述,制备包括籽衬底1000、蚀刻牺牲层1010、化合物半导体叠层1020、释放层2010和第一衬底2000的衬底结构。可以通过穿透第一衬底2000和释放层2010的第二凹槽2005以及第三凹槽2006将蚀刻剂引入该结构。因此使得蚀刻剂与蚀刻牺牲层1010接触,以执行蚀刻处理,并且分离籽衬底1000与衬底结构。
虽然在图11中第一凹槽1025穿透蚀刻牺牲层1010,但第一凹槽1025不必用于穿透蚀刻牺牲层1010。蚀刻牺牲层1010对于蚀刻剂的暴露是重要的。
仅根据需要而使用蚀刻停止层1009。在将要及时地精确管理蚀刻的进行程度的情况下,可以省略蚀刻停止层。
在上述移设方法中,例如,当制造LED时,形成以下化合物半导体叠层。P-AlAs层(蚀刻牺牲层)形成在p型GaAs衬底(籽衬底)上,下面的层形成为蚀刻牺牲层上的化合物半导体叠层。也就是说,p型GaAs接触层、p型AlGaAs覆盖层、p型AlGaAs活性层、n型AlGaAs覆盖层和n型GaAs接触层被沉积。在牺牲层与化合物半导体衬底之间,AlInGaP可以形成为蚀刻停止层。
当以硫酸来蚀刻GaAs层和AlGaAs层时,蚀刻处理在AlInGaP层处停止。此后,通过盐酸来移除AlInGaP层。当以氨和过氧化氢来蚀刻GaAs层和AlGaAs层时,AlAs可以用作停止层。
例如,作为化合物半导体叠层的材料,替代上述GaAs系统,可以使用AlGaInP系、InGaAsP系、GaN系、AlGaN系或InAlGaN系。
此外,可以在化合物半导体叠层上提供金属层和DBR镜中的至少一个。例如,可以通过Au、Ti或Al来形成金属层。可以根据LED的发光波长来选择金属层的材料。当制造600nm至800nm的红色系LED时,Au、Ag等可以用作具有高反射性的材料。在接近360nm的蓝色系LED的情况下,可以使用Al。
例如,DBR镜可以包括的结构是:其中,AlAs层和AlGaAs层对于GaAs系化合物半导体材料交替形成多次。或者,交替形成氧化铝层和Al0.2Ga0.8As层。因为氧化铝难以通过外延生长而形成,所以可以通过在0.2至0.8之间交替改变AlxGa1-xAs中x的值来执行折射率的调节。
此外,当使用化合物半导体叠层制造LED器件时,可以采用同质结型LED替代异质结型LED。在此情况下,在通过外延生长形成各个层之后,通过以固态扩散方法执行的杂质扩散而在活性层中形成pn结。为了在接触层与p侧电极或n侧电极之间建立欧姆接触,接触具有的杂质浓度可以高于将活性层夹在其中的覆盖层的杂质浓度。
也是在该第一示例中,由于存在包括多个释放层的释放部分,因此如上所述制备的第一衬底上的功能区域可以在高精度的情况下有选择地移设到另一衬底,所述释放层包含在经受不同处理时产生分解或接合强度降低的相应材料。
将参照图15A至图15D描述第二示例,其包括以下步骤:制备具有功能区域的第一衬底。在图15A的步骤(界面分离层形成步骤以及半导体层形成步骤)中,半导体层(例如InGaAs)的界面分离层505通过异质外延生长而形成在籽衬底504(比如Ge衬底)上。半导体层的晶格常数和/或热膨胀系数不同于衬底504的晶格常数和/或热膨胀系数。然后,GaAs等的半导体层506形成在界面分离层505上。分离层505对应于上述牺牲层。
在图15B所示的接合步骤中,籽衬底504上的半导体层506接合到Si等的第一衬底507上形成的释放层510,以获得复合结构508。释放层510可以是上述释放层。
在图15C所示的分离步骤中,在界面分离层505、和/或界面分离层505与半导体层506之间的界面、和/或界面分离层505与籽衬底504之间的界面中生成在表面内方向上延伸的裂缝。因此,半导体层506和第一衬底507与复合结构508分离。在上述步骤中,半导体层506从籽衬底504移设到第一衬底507。如图15D所示,可以获得衬底结构509,其包括其上具有释放层510以及半导体层506的第一衬底507。
在上述步骤中,在界面分离层505、和/或界面分离层505与半导体层506之间的界面、和/或界面分离层505与籽衬底504之间的界面中以集中方式生成因晶格常数和/或热膨胀系数的失配而产生的应变能量。此后,分离诱导力(separation inducing force)被施加到整个复合结构508、或其一部分(例如,界面分离层505、和/或界面分离层505与半导体层506之间的界面、和/或界面分离层505与籽衬底504之间的界面)。借助于复合结构508中生成的应变能量,半导体层506和第一衬底507可以与复合结构508分离。凹槽被形成,以将半导体层506划分为多个岛状功能区域。在图15B的接合步骤之前,可以形成凹槽,以将半导体层506划分为岛状功能区域。
可以通过单晶材料来形成籽衬底504。例如,替代Ge,也可以通过Al2O3、SiC、GaAs、InP或Si来形成籽衬底504。具有上述晶格常数和/或热膨胀系数的界面分离层505可以包括化合物半导体材料(例如InGaAs,GaN,InGaN,AlGaN,AlN,AlAs,AlGaAs,InAlAs,InGaAlP,InGaAsP,或InGaP)。
半导体层506可以包括的化合物半导体材料包含例如GaAs,GaN,AlGaAs,InP,InGaN,AlGaN,AlN,AlAs,InGaAs,InAlAs,InGaAlP,InGaAsP,或InGaP的材料。可以通过Si等的半导体衬底、Al、Cu、Cu-W等的金属衬底、玻璃等的绝缘衬底或塑料等的弹性衬底来形成第一衬底507。
在将半导体层和第一衬底与复合结构508分离的步骤中,可以将流体W(液体或气体)吹送到界面分离层505或其附近。将流体W注入上述位置可以在复合结构的注入部分中生成裂缝,产生上述分离。
也是在第二示例中,由于存在包括上述多个释放层的释放部分,因此如上所述制备的第一衬底上的功能区域可以在高精度的情况下有选择地移设到另一衬底。
将描述针对通过上述移设方法制造的LED阵列的第三示例。可以通过使用上述移设方法获得图16所示的LED阵列。图16示出的结构是:其中,驱动电路和LED阵列4000被连接,并且布置在印刷电路板5000上。可以按以下方式获得驱动电路和LED阵列。如图9A所示,多个LED器件形成在硅衬底上,通过使用划线(dicing)来划分硅衬底而获取的多个部分被布置在印刷电路板5000上。每一LED器件和每一驱动电路的截面结构与下述图17所示的包括LED发光区域的LED器件和驱动器电路相似。
在图16的结构中,多组LED阵列/驱动电路4000被线性(linearly)布置在印刷电路板5000上。在LED阵列/驱动电路4000中,LED器件和驱动器IC的驱动器件是电连接的,如图17所示。棒状透镜阵列3000(例如SLA:自聚焦透镜阵列,Selfoc lens array)可以根据需要而放置为面对LED阵列4000。因此,可以制造LED打印机头。从线性布置的LED阵列4000发射的光由棒状透镜阵列3000会聚,以通过LED阵列实现成像。
在LED器件构成层形成在硅衬底上而其间插入金属层或DBR镜的情况下,因方向特性的改进而可以获得精细光斑。在此情况下,可以设置LED打印机头,而无需使用棒状透镜阵列。
在驱动器IC(驱动器电路)和LED器件之间的连接配置中,驱动器IC可以直接内建于硅衬底中,并且连接到LED器件,如图17所示。在图17的配置中,有机材料的绝缘层7010(见图3A和图3B的接合层205)形成在具有构成驱动器IC的MOS晶体管7060的硅衬底7000上。在绝缘层7010上提供包括化合物半导体叠层的LED发光区域7070。此外,标号7080表示另一绝缘层,标号7050表示形成MOS晶体管7060的源极区域或漏极区域的引线接合盘。例如,可以从图3B所示的第二衬底200的结构制造这种配置。
图18示出用于矩阵驱动的结构。图18中的发光器件阵列电路8500可以按时间共享方式而受驱动,以减少电极的数量。在图18中,标号8011表示n侧电极,标号8017表示p侧电极,标号8021表示n型AlGaAs上的绝缘层,标号8022表示p型GaAs接触层上的绝缘层,标号8023表示发光区域。
可以通过使用本发明的移设方法来实现上述低成本高性能LED阵列和LED打印机头。
图19A示出使用上述LED打印机头的LED打印机的示例。LED打印机包括LED打印机头、感光鼓和静电充电器件。成像单元通过使用来自LED打印机头的光源的光束在感光鼓上形成静电潜像。
在示出LED打印机的配置的示意性截面图的图19A中,可在顺时针方向上旋转的感光鼓8106放置在打印机主体8100中。在感光鼓8106之上,LED打印机头8104被布置为使感光鼓曝光。LED打印机头8104包括:LED阵列8105,具有多个发光二极管,每一发光二极管根据图像信号发射光;以及棒状透镜阵列8101,用于在感光鼓8106上形成每一发光二极管的辐射图案的图像。棒状透镜阵列8101具有上述配置。通过棒状透镜阵列8101使得发光二极管的成像平面与感光鼓8106的表面一致。换句话说,通过棒状透镜阵列实现了发光二极管的辐射表面与感光鼓的感光表面之间的光学共轭关系。
在感光鼓8106周围,静电充电器件8103用于对感光鼓8106的表面进行均匀充电,显影器件8102用于根据打印机头8104的曝光图案而将调色剂附着到感光鼓8106,以形成调色剂图像。进一步布置的是:转印静电充电器件8107,用于将调色剂图像转印到转印材料(比如复印片材);以及清洁部分8108,用于在转印之后收集感光鼓8106上残留的废调色剂。
此外,在打印机主体8100中,布置的是:片材盒8109,用于容纳转印材料;以及供纸部分8110,用于将转印材料供给到感光鼓8106和静电充电器件8107之间的位置。此外,所布置的是:定影器件8112,用于将转印的调色剂图像定影在转印材料上;传送部分8111,用于将转印材料传送到定影器件8112;以及片材排出盘8113,用于支撑在定影之后排出的转印材料。
将描述LED彩色打印机的示例。LED彩色打印机包括多组LED打印机头、感光鼓、静电充电器件、以及成像单元,所述成像单元用于通过使用LED打印机头作为光源而在感光鼓上形成静电潜像。图19B示出LED彩色打印机的示意性配置。在图19B中,标号9001、9002、9003和9004分别表示品红色(M)、青色(C)、黄色(Y)和黑色(K)的感光鼓。标号9005、9006、9007和9008表示各个LED打印机头。标号9009表示传送带,用于传送转印材料,并且使得转印材料与各个感光鼓9001、9002、9003和9004接触。标号9010表示用于供给片材的对齐辊,标号9011表示定影辊。
此外,标号9012表示用于吸附支撑传送带9009上的转印材料的充电器,标号9013表示电荷消除器件,标号9014表示用于检测转印材料的前沿的传感器。
如上所述,由于本发明的移设方法,因此可以高效使用并且重新使用籽衬底(比如GaAs衬底)。此外,可以在高可靠性的情况下有选择地移设功能区域,因此可以提供低成本高性能LED阵列、LED打印机头、LED打印机等。
本发明可以应用于其中半导体器件布置在半导体衬底上的阵列中的阵列器件、使用半导体衬底上形成的LED器件的LED打印机、使用半导体衬底上形成的LED器件的显示装置、光学收发机器件和光学接收机器件的制造等。在光学接收机器件的情况下,可以提供可靠的扫描仪。
除非在此另外讨论,图中的以轮廓或块形式所示的各种组件分别是已知的,并且它们的内部构造和操作对于制造或使用或者描述本发明的最佳模式并非是关键的。
本申请要求2008年11月4日提交的日本专利申请No.2008-282680的权益,其在此全部引入作为参考。
Claims (21)
1.一种方法,包括:
将预定厚度的第一接合层布置在第一衬底上的第一功能区域以及第二衬底上的第一功能区域将要移设到的区域中的至少一个上,所述第一衬底包括释放层上所接合的第一功能区域和第二功能区域,所述释放层包括第一释放层和第二释放层,所述第一释放层和第二释放层包含在经受不同处理时发生分解或接合强度降低的相应材料;
通过所述第一接合层将所述第一功能区域接合到所述第二衬底;
使所述第一释放层经受第一处理,以在第一释放层处将所述第一衬底从所述第一功能区域分离;
将预定厚度的第二接合层布置在所述第一衬底上的第二功能区域和所述第二衬底上的所述第二功能区域将要移设到的区域或第三衬底上的所述第二功能区域将要移设到的区域中的至少一个上;
通过所述第二接合层将所述第二功能区域接合到所述第二衬底或所述第三衬底;以及
使所述第二释放层经受第二处理,以在第二释放层处将所述第一衬底从所述第二功能区域分离。
2.根据权利要求1的方法,其中,所述第一释放层和所述第二释放层包括在经受不同温度时发生分解或接合强度降低的相应材料,使所述第一释放层经受第一处理包括将所述第一释放层保持在第一温度以上的温度达到预定时间,以及使所述第二释放层经受第二处理包括将所述第二释放层保持在第二温度以上的温度达到预定时间,所述第二温度比所述第一温度高。
3.根据权利要求1的方法,其中,所述第一释放层和所述第二释放层包括在经受不同波长的光时发生分解或接合强度降低的相应材料,使所述第一释放层经受第一处理包括以第一波长的光照射所述第一释放层达到预定时间,以及使所述第二释放层经受第二处理包括以处于与所述第一波长不同的第二波长的光照射所述第二释放层达到预定时间。
4.根据权利要求1的方法,其中,所述第一释放层包括在经受第一波长的光时发生分解或接合强度降低的材料,以及所述第二释放层包括在经受第一温度时发生分解或接合强度降低的材料。
5.根据权利要求4的方法,其中,使所述第一释放层经受第一处理包括以所述第一波长的光照射所述第一释放层达到预定时间,以及使所述第二释放层经受第二处理包括将所述第二释放层保持在所述第一温度以上的温度达到预定时间。
6.根据权利要求1的方法,其中,所述第一释放层包括在经受第一温度时发生分解或接合强度降低的材料,以及所述第二释放层包括在经受第一波长的光时发生分解或接合强度降低的材料。
7.根据权利要求6的方法,其中,使所述第一释放层经受第一处理包括将所述第一释放层保持在所述第一温度以上的温度达到预定时间,以及使所述第二释放层经受第二处理包括以所述第一波长的光照射所述第二释放层达到预定时间。
8.根据权利要求1的方法,还包括:在所述第二衬底上的除了所述第一功能区域将要移设到的区域之外的区域或所述第三衬底上的除了所述第二功能区域将要移设到的区域之外的区域上形成预定不平坦性。
9.根据权利要求1的方法,其中,所述第一功能区域和第二功能区域以预定间距布置在所述第一衬底上,将与被移设到所述第二衬底的所述第一功能区域相连接的各区域以预定间距布置在所述第二衬底上。
10.根据权利要求9的方法,其中,满足关系1至3:
l≤L 关系1
W>w 关系2
W+S>w+s 关系3
其中,w是所述第一衬底上所述第一功能区域和第二功能区域中的每一个的宽度,l是每一个功能区域的长度,s是功能区域之间的距离,W是将与被移设到所述第二衬底的第一功能区域相连接的区域的宽度,L是所述第二衬底上的所述区域的长度,以及S是所述第二衬底上的所述区域之间的距离。
11.根据权利要求1的方法,其中,所述第二衬底或第三衬底包括第三功能区域,以及所述第一功能区域通过所述第一接合层接合到所述第三功能区域。
12.根据权利要求11的方法,其中,所述第二衬底或第三衬底包括第四功能区域,以及所述第二功能区域通过所述第二接合层接合到所述第四功能区域。
13.根据权利要求1的方法,其中,在接合所述第一功能区域时,所述第一功能区域通过所述第一接合层接合到所述第二衬底,所述第一接合层是在经受处理时能够变为可释放状态的第三释放层。
14.根据权利要求13的方法,还包括:
将预定厚度的第三接合层布置在所述第二衬底上的第一功能区域以及第四衬底上的所述第一功能区域将要移设到的区域中的至少一个上;
通过所述第三接合层将所述第二衬底上的所述第一功能区域接合到所述第四衬底;以及
在所述第三释放层处将所述第二衬底从所述第一功能区域分离。
15.根据权利要求1的方法,其中,在接合所述第二功能区域中,所述第二功能区域通过所述第二接合层接合到所述第三衬底,所述第二接合层是在经受处理时能够变为可释放状态的第四释放层,以及所述方法还包括:将预定厚度的第四接合层布置在所述第三衬底上的所述第二功能区域和第五衬底上的所述第二功能区域将要移设到的区域中的至少一个上;通过所述第四接合层将所述第三衬底上的所述第二功能区域接合到所述第五衬底;以及在所述第四释放层处将所述第三衬底从所述第二功能区域分离。
16.根据权利要求1的方法,其中,所述第一衬底上的所述第一功能区域或第二功能区域包括化合物半导体层,以及通过以下处理来制备所述第一衬底:制备衬底结构,在所述衬底结构中,通过在化合物半导体衬底上提供蚀刻牺牲层、化合物半导体层、释放层以及第一衬底而形成第一功能区域或第二功能区域;在化合物半导体层中形成第一凹槽;在所述第一衬底和所述化合物半导体衬底中的至少一个中形成穿透第二凹槽以使得所述穿透第二凹槽连接到所述第一凹槽;以及通过使得蚀刻剂通过所述第一凹槽和所述穿透第二凹槽与所述蚀刻牺牲层接触来对所述蚀刻牺牲层进行蚀刻,而将所述化合物半导体衬底从所述衬底结构分离。
17.根据权利要求1的方法,其中,所述第一功能区域或第二功能区域包括化合物半导体层,以及通过以下步骤来制备所述第一衬底:界面分离层形成步骤,通过异质外延生长在籽衬底上形成界面分离层;半导体层形成步骤,在所述界面分离层上形成所述化合物半导体层;接合步骤,通过所述释放层将具有所述界面分离层和所述化合物半导体层的籽衬底接合到所述第一衬底;以及分离步骤,利用所述界面分离层将具有所述释放层的第一衬底和所述化合物半导体层从通过所述接合步骤获得的复合结构分离,以获得具有所述化合物半导体层的第一衬底。
18.一种LED阵列,包括:
多个LED,每一个LED包括通过根据权利要求1的移设方法而制造的功能区域;以及
驱动器电路,用于驱动所述LED。
19.一种LED打印机头,包括:
根据权利要求18的LED阵列;以及
棒状透镜阵列,被布置为面对所述LED阵列。
20.一种LED打印机,包括:
LED打印机头,其包括根据权利要求18的LED阵列;
感光构件;
静电充电器件;以及
成像部分,被配置为通过来自用作光源的LED打印机头的光而在所述感光构件上形成静电潜像。
21.一种LED彩色打印机,包括:
多个LED打印机头,每一个LED打印机头包括根据权利要求18的LED阵列;
多个感光构件;
多个静电充电器件;以及
多个成像部分,每一个成像部分被配置为通过来自用作光源的LED打印机头的光而在所述感光构件上形成静电潜像。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008282680A JP5276412B2 (ja) | 2008-11-04 | 2008-11-04 | 機能性領域の移設方法、ledアレイ、ledプリンタヘッド、及びledプリンタ |
JP2008-282680 | 2008-11-04 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101740492A true CN101740492A (zh) | 2010-06-16 |
CN101740492B CN101740492B (zh) | 2012-09-05 |
Family
ID=41655102
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009102115333A Expired - Fee Related CN101740492B (zh) | 2008-11-04 | 2009-11-04 | 功能区域的移设方法和led阵列、打印机头及打印机 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8420501B2 (zh) |
EP (1) | EP2182553A3 (zh) |
JP (1) | JP5276412B2 (zh) |
KR (1) | KR101160137B1 (zh) |
CN (1) | CN101740492B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108431971A (zh) * | 2015-12-23 | 2018-08-21 | 歌尔股份有限公司 | 微发光二极管转移方法及制造方法 |
CN109728142A (zh) * | 2017-10-31 | 2019-05-07 | 展晶科技(深圳)有限公司 | 发光二极管晶粒的制造方法 |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5390832B2 (ja) * | 2008-11-04 | 2014-01-15 | キヤノン株式会社 | 機能性領域の移設方法、ledアレイ、ledプリンタヘッド、及びledプリンタ |
KR101651927B1 (ko) * | 2010-03-15 | 2016-08-29 | 엘지전자 주식회사 | 디스플레이 장치 및 디스플레이 모듈 |
CN202721174U (zh) * | 2010-12-27 | 2013-02-06 | 松下电器产业株式会社 | 发光装置及灯 |
KR101932951B1 (ko) * | 2011-06-01 | 2018-12-27 | 루미리즈 홀딩 비.브이. | 지지 기판에 발광 디바이스를 부착하는 방법 |
DE102012112530A1 (de) * | 2012-12-18 | 2014-06-18 | Osram Opto Semiconductors Gmbh | Verfahren zum Herstellen von optoelektronischen Halbleiterchips und optoelektronischer Halbleiterchip |
US9768271B2 (en) * | 2013-02-22 | 2017-09-19 | Micron Technology, Inc. | Methods, devices, and systems related to forming semiconductor power devices with a handle substrate |
FR3005895B1 (fr) * | 2013-05-27 | 2015-06-26 | Commissariat Energie Atomique | Procede d'assemblage de deux substrats de nature differente via une couche intermediaire ductile |
KR102139681B1 (ko) | 2014-01-29 | 2020-07-30 | 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. | 발광소자 어레이 모듈 및 발광소자 어레이 칩들을 제어하는 방법 |
JP6322059B2 (ja) * | 2014-06-12 | 2018-05-09 | 日本電信電話株式会社 | 光デバイスの作製方法 |
EP3158583B1 (en) * | 2014-06-18 | 2022-01-26 | X Display Company Technology Limited | Micro assembled led displays |
US20160133486A1 (en) * | 2014-11-07 | 2016-05-12 | International Business Machines Corporation | Double Layer Release Temporary Bond and Debond Processes and Systems |
US10297711B2 (en) * | 2015-12-30 | 2019-05-21 | Globalfoundries Singapore Pte. Ltd. | Integrated LED and LED driver units and methods for fabricating the same |
US10002856B1 (en) * | 2017-01-26 | 2018-06-19 | International Business Machines Corporation | Micro-LED array transfer |
KR102179165B1 (ko) | 2017-11-28 | 2020-11-16 | 삼성전자주식회사 | 캐리어 기판 및 상기 캐리어 기판을 이용한 반도체 패키지의 제조방법 |
WO2019183105A1 (en) * | 2018-03-20 | 2019-09-26 | The Regents Of The University Of California | Van der waals integration approach for material integration and device fabrication |
CN112582343B (zh) * | 2019-09-29 | 2022-12-06 | 成都辰显光电有限公司 | 一种生长基板及微元件的转移方法 |
FR3123499A1 (fr) * | 2021-05-31 | 2022-12-02 | Aledia | Procédé de fabrication d’un dispositif électronique comprenant une phase de liaison |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3116085B2 (ja) * | 1997-09-16 | 2000-12-11 | 東京農工大学長 | 半導体素子形成法 |
JP3447619B2 (ja) * | 1999-06-25 | 2003-09-16 | 株式会社東芝 | アクティブマトリクス基板の製造方法、中間転写基板 |
JP4543487B2 (ja) | 2000-03-16 | 2010-09-15 | 富士ゼロックス株式会社 | 光プリンタヘッドの点灯方法 |
JP3906653B2 (ja) * | 2000-07-18 | 2007-04-18 | ソニー株式会社 | 画像表示装置及びその製造方法 |
JP2003174041A (ja) | 2001-12-06 | 2003-06-20 | Seiko Epson Corp | 素子の実装方法、電子機器、フラットパネルディスプレイ、システムインパッケージ型icおよびオプティカルエレクトリカルic |
JP4370796B2 (ja) | 2003-04-08 | 2009-11-25 | セイコーエプソン株式会社 | 半導体装置、半導体装置の製造方法及び電子機器 |
JP2004319538A (ja) * | 2003-04-10 | 2004-11-11 | Seiko Epson Corp | 半導体装置の製造方法、集積回路、電子光学装置及び電子機器 |
JP4315742B2 (ja) * | 2003-06-20 | 2009-08-19 | 株式会社沖データ | 半導体薄膜の製造方法及び半導体装置の製造方法 |
US6913985B2 (en) | 2003-06-20 | 2005-07-05 | Oki Data Corporation | Method of manufacturing a semiconductor device |
JP4554180B2 (ja) * | 2003-09-17 | 2010-09-29 | ソニー株式会社 | 薄膜半導体デバイスの製造方法 |
JP2005108943A (ja) * | 2003-09-29 | 2005-04-21 | Oki Data Corp | 半導体ウェハ及びこれを用いた半導体装置の製造方法 |
JP4672329B2 (ja) * | 2003-10-22 | 2011-04-20 | 株式会社沖データ | 半導体装置、及び、それを用いたledプリントヘッド、画像形成装置、半導体装置の製造方法 |
US7408566B2 (en) * | 2003-10-22 | 2008-08-05 | Oki Data Corporation | Semiconductor device, LED print head and image-forming apparatus using same, and method of manufacturing semiconductor device |
JP4468107B2 (ja) | 2004-08-09 | 2010-05-26 | シャープ株式会社 | 半導体装置の製造方法、半導体装置及び半導体回路基板 |
JP5171016B2 (ja) * | 2006-10-27 | 2013-03-27 | キヤノン株式会社 | 半導体部材、半導体物品の製造方法、その製造方法を用いたledアレイ |
WO2008053907A1 (en) | 2006-10-27 | 2008-05-08 | Canon Kabushiki Kaisha | Led array manufacturing method, led array and led printer |
-
2008
- 2008-11-04 JP JP2008282680A patent/JP5276412B2/ja not_active Expired - Fee Related
-
2009
- 2009-10-29 EP EP09013628.4A patent/EP2182553A3/en not_active Withdrawn
- 2009-11-02 KR KR1020090104804A patent/KR101160137B1/ko active IP Right Grant
- 2009-11-03 US US12/611,739 patent/US8420501B2/en not_active Expired - Fee Related
- 2009-11-04 CN CN2009102115333A patent/CN101740492B/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108431971A (zh) * | 2015-12-23 | 2018-08-21 | 歌尔股份有限公司 | 微发光二极管转移方法及制造方法 |
CN109728142A (zh) * | 2017-10-31 | 2019-05-07 | 展晶科技(深圳)有限公司 | 发光二极管晶粒的制造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN101740492B (zh) | 2012-09-05 |
KR101160137B1 (ko) | 2012-06-27 |
JP5276412B2 (ja) | 2013-08-28 |
JP2010114105A (ja) | 2010-05-20 |
US20100110157A1 (en) | 2010-05-06 |
US8420501B2 (en) | 2013-04-16 |
EP2182553A2 (en) | 2010-05-05 |
KR20100054723A (ko) | 2010-05-25 |
EP2182553A3 (en) | 2015-12-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101740492B (zh) | 功能区域的移设方法和led阵列、打印机头及打印机 | |
CN101740493B (zh) | 功能区域的移设方法和led阵列、打印机头及打印机 | |
CN101740494B (zh) | 功能区域的转移方法及led阵列、打印机头和打印机 | |
CN102341243B (zh) | 功能区域的转印方法、led阵列、led打印机头和led打印机 | |
US8053335B2 (en) | Forming method of gallium nitride system compound semiconductor layer, transfer method of the same, and substrate structure with the same bonded thereto | |
CN101529605B (zh) | 半导体构件、半导体物品制造方法以及使用该制造方法的led阵列 | |
JP5590837B2 (ja) | 機能性領域の移設方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120905 Termination date: 20201104 |