CN101677015A - 静态随机存储器及其形成与控制方法 - Google Patents

静态随机存储器及其形成与控制方法 Download PDF

Info

Publication number
CN101677015A
CN101677015A CN200810149486A CN200810149486A CN101677015A CN 101677015 A CN101677015 A CN 101677015A CN 200810149486 A CN200810149486 A CN 200810149486A CN 200810149486 A CN200810149486 A CN 200810149486A CN 101677015 A CN101677015 A CN 101677015A
Authority
CN
China
Prior art keywords
row
cell voltage
voltage
switch
tracking
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200810149486A
Other languages
English (en)
Other versions
CN101677015B (zh
Inventor
张金峰
郑坚斌
张昭勇
姚其爽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhiyuan Microelectronics (suzhou) Co Ltd
Original Assignee
Aicestar Technology Suzhou Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Aicestar Technology Suzhou Corp filed Critical Aicestar Technology Suzhou Corp
Priority to CN200810149486XA priority Critical patent/CN101677015B/zh
Publication of CN101677015A publication Critical patent/CN101677015A/zh
Application granted granted Critical
Publication of CN101677015B publication Critical patent/CN101677015B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Static Random-Access Memory (AREA)

Abstract

一种静态随机存储器及其形成与控制方法,上述静态随机存储器包括跟踪列、正常列、单元电压控制电路、以及单元电压下拉电路。跟踪列包括多个第一存储单元。正常列包括多个第二存储单元。单元电压控制电路耦接于跟踪列与正常列,用以在静态随机存储器的写操作开始之前导通工作电压、跟踪列、以及正常列,并且在写操作开始之后隔断工作电压、跟踪列、以及正常列。单元电压下拉电路耦接于跟踪列与正常列,用以在写操作开始之后使跟踪列和正常列的单元电压下降,并且在跟踪列的单元电压下降到一预设电压时停止正常列的单元电压下降。

Description

静态随机存储器及其形成与控制方法
技术领域
本发明涉及静态随机存储器,且特别涉及静态随机存储器的写操作。
背景技术
自从CMOS工艺进入65纳米(nanometer)后,静态随机存储器(SRAM:static random access memory)存储单元(cell)的稳定性就受到了挑战。由于晶体管的最小尺寸很难精确控制,随机掺杂波动的影响也随着工艺精度的提高而加大,这些因素很容易使晶体管的阈值(threshold)改变,对静态随机存储器的存储单元写裕度(write margin)有很不利的影响。
请参照图1和图2。图1是已知的静态随机存储器的存储单元电路图,存储单元是由两个反相器(inverter)组成的锁存器(latch),写入数据时必须让反相器翻转。存储单元进行写操作时,晶体管PU、TG和位线(bit line)BL构成一个分压回路,其等效电路如图2所示。如果因为晶体管的宽度和长度变化,或因为随机掺杂波动,使得PU的阈值降低和(或)TG的阈值升高,就会使节点nv1的电压升高,不利于反相器翻转,写裕度减小。
请参照图3和图4。图3是图1的存储单元的写操作成功时的字线(wordline)WL电压以及节点nv0和nv1电压的时序图,从nv0和nv1的电压可看出存储单元的两个反相器在字线电压的有效期间成功翻转,数据写入成功。图4则是图1的存储单元的写操作失败的时序图,由于上述的写裕度减小,反相器没有在字线电压的有效期间翻转,数据写入失败。一旦写入失败,表示这个静态随机存储器不可靠,这是不能允许的。
目前有几种方法能提高存储单元的写裕度,其共同点是在进行写操作时降低存储单元电压,以提高写裕度。请参照图2的分压回路,在写操作时将单元电压VDD降到比字线WL的开启电压更低,可提高晶体管PU导通时的等效电阻,进而降低节点nv1的电压,更有利于两个反相器的翻转。以下逐一说明提高写裕度的传统方案。
图5是K.Zhang等人在美国专利公开案编号2006/0067134提出的电路。此电路采用双电源概念,在读操作时选择电源电路501的高电源电压VDD_HI作为存储单元电压,在写操作时选择电源电路502的低电源电压VDD_LOW作为存储单元电压。这个电路的缺点是电路设计和时序控制复杂,因为读写时必须切换VDD_HI和VDD_LOW,电压不易稳定控制。而且VDD_HI和VDD_LOW都是固定的,不会跟随工作电压VDD的波动而改变,如果工作电压VDD的波动范围较大就不适用。
图6是RENESAS公司在美国专利公开案编号2006/0262628提出的电路。此电路采用悬空(floating)列电压的概念。在写操作时,位线BL和BLB的不同值会通过与非门(NAND gate)602关闭控制单元电压VDD的PMOS场效应晶体管(p-channel metal oxide semiconductor field effect transistor)603,使单元电源线601悬空。写操作时NMOS场效应晶体管(n-channel metaloxide semiconductor field effect transistor)604会开启,单元电源线601上的电荷会沿虚线方向流入位线BL,使单元电压降低。这个电路的缺点是不适用于太长的存储单元列。因为位线长度会影响其电容,如果位线太长,电容太大,单元电压降低幅度就会减小,对写裕度的帮助有限。
图7是RENESAS公司在论文″A 65-nm SoC Embedded 6T-SRAMDesigned for Manufacturability with Read and Write Operation StabilizingCircuits″中提出的电路。此电路采用电荷共用(charge sharing)以降低单元电压的概念,除了一般存储单元列包括的单元电源线701以外,还增加了一条附加金属线702。在写操作时,控制单元电压VDD的PMOS场效应晶体管703关闭,NMOS场效应晶体管704开启,使单元电源线701上的电荷沿虚线方向流入附加金属线702,使单元电压降低。此电路的缺点是单元电压降幅不容易精确控制,因为单元电压降幅取决于单元电源线701和附加金属线702的电容比值,而且导线电容不容易精准匹配,所以会影响单元电压降幅精度。
发明内容
本发明提供一种静态随机存储器以及形成与控制随机存储器的方法,可在写操作时降低存储单元电压以提高写裕度,而且不具备以上已知技术的各项缺点。
本发明提出一种静态随机存储器,包括跟踪列、正常列、单元电压控制电路、以及单元电压下拉电路。跟踪列包括多个第一存储单元。正常列包括多个第二存储单元。单元电压控制电路耦接于跟踪列与正常列,用以在静态随机存储器的写操作开始之前导通工作电压、跟踪列、以及正常列,并且在写操作开始之后隔断工作电压、跟踪列、以及正常列。单元电压下拉电路耦接于跟踪列与正常列,用以在写操作开始之后使跟踪列和正常列的单元电压下降,并且在跟踪列的单元电压下降到一预设电压时停止正常列的单元电压下降。
在本发明一实施例中,上述的跟踪列包括第一单元电源线,上述多个第一存储单元自第一单元电源线接收单元电压。正常列包括第二单元电源线,上述多个第二存储单元自第二单元电源线接收单元电压。单元电压控制电路耦接于第一单元电源线以及第二单元电源线,单元电压下拉电路亦耦接于第一单元电源线以及第二单元电源线。
在本发明一实施例中,上述的跟踪列以及正常列的结构完全相同。
在本发明一实施例中,上述的单元电压控制电路包括第一开关和第二开关。第一开关耦接于工作电压与跟踪列之间,根据一全局写使能信号而开启或关闭。第二开关耦接于工作电压与正常列之间,根据全局写使能信号而开启或关闭。
在本发明另一实施例中,上述的单元电压控制电路包括第一开关和第二开关。第一开关耦接于工作电压与跟踪列之间,根据全局写使能信号而开启或关闭。第二开关耦接于工作电压与正常列之间,根据一列写使能信号而开启或关闭。
在本发明一实施例中,上述的第一开关和第二开关皆为PMOS场效应晶体管,全局写使能信号和列写使能信号在写操作开始时从逻辑低电位上升到逻辑高电位,在写操作完成后从逻辑高电位下降到逻辑低电位。
在本发明一实施例中,上述的单元电压下拉电路包括第三开关、第四开关、以及探测器。第三开关耦接于跟踪列与地电压之间,根据全局写使能信号而开启或关闭。第四开关耦接于正常列与地电压之间。探测器则耦接于跟踪列与第四开关之间,根据跟踪列的单元电压控制第四开关的开启与关闭。
在本发明一实施例中,上述的预设电压是工作电压的一个预设比例,而且第三开关和第四开关的电流驱动能力呈另一预设比例。
在本发明一实施例中,上述的第三开关和第四开关皆为NMOS场效应晶体管。
在本发明一实施例中,上述的探测器在跟踪列的单元电压下降到预设电压之前使第四开关开启,而且在跟踪列的单元电压下降到预设电压之后使第四开关关闭。
在本发明一实施例中,上述的探测器为与门(AND gate)。上述与门的第一输入端耦接于跟踪列,用以接收跟踪列的单元电压。与门的第二输入端接收列写使能信号。与门的输出端耦接于第四开关,用以控制第四开关的开启与关闭。上述的预设电压为与门的输出翻转电压。
在本发明一实施例中,上述的单元电压下拉电路还包括一缓冲器。此缓冲器耦接于跟踪列与探测器之间,用以提高跟踪列的单元电压驱动探测器的能力。
延续以上说明,本发明另提供一种形成(譬如说是设计或生产)随机存储器的方法,包括:提供一跟踪列,其包括多个第一存储单元;提供一正常列,其包括多个第二存储单元;提供一单元电压控制电路,使其耦接于该跟踪列与该正常列,用以在该静态随机存储器的一写操作开始之前导通一工作电压、该跟踪列、以及该正常列,并且在该写操作开始之后隔断该工作电压、该跟踪列、以及该正常列;并提供一单元电压下拉电路,使其耦接于该跟踪列与该正常列,用以在该写操作开始之后使该跟踪列和该正常列的单元电压下降,并且在该跟踪列的单元电压下降到一预设电压时停止该正常列的单元电压下降。此方法可运用于电子设计辅助(CAD:computer-aided design)软件这一类的存储器设计工具或所谓的存储器编译器(memory compiler)。
延续前述说明,本发明另提供一种控制随机存储器的方法。此随机存储器中设有至少一第一列(如前述的追踪列)与一第二列(如前述的正常列);该第一列与该第二列中分别设有至少一存储单元,各存储单元分别根据一对应的单元电压而运作;而该方法包含了下列步骤:在写操作开始时,使第一列中的各存储单元的单元电压与一定值工作电压隔断而使该第一列中各存储单元的单元电压开始改变,同时使第二列中的各存储单元与该定值工作电压隔断而使该第二列中各存储单元的单元电压开始改变。其中,在使该第二列中各存储单元的单元电压开始改变时,本发明就可根据该第一列中各单元电压的改变量控制该第二列中各单元电压的改变量。
本发明可以在先进CMOS工艺下提高静态随机存储器的写裕度,避免失败写操作。本发明利用结构相同的跟踪列和正常列,以及两个开关的电流驱动能力比例,来控制写操作时的单元电压下降。因此本发明适用于较宽的工作电压范围,适用于各种位线长度的静态随机存储器架构,而且可精确调节存储单元电压的下降幅度。
为让本发明的上述特征和优点能更明显易懂,下文特举优选实施例,并配合附图,作详细说明如下。
附图说明
图1是已知的静态随机存储器的存储单元电路图。
图2是图1的存储单元进行写操作时的分压回路示意图。
图3和图4是图1的存储单元进行写操作的信号时序图。
图5至图7是已知的可降低存储单元电压的静态随机存储器电路示意图。
图8是依照本发明一实施例的一种静态随机存储器的部分电路图。
图9是图8电路进行写操作时的信号时序图。
图10是图8电路的单元电压降低时的等效电路图。
图11是依照本发明另一实施例的一种静态随机存储器的部分电路图。
图12是依照本发明一实施例的静态随机存储器的电路示意图。
【主要元件符号说明】
501、502:电源电路
601:单元电源线
602:与非门
603:PMOS场效应晶体管
604:NMOS场效应晶体管
701:单元电源线
702:附加金属线
703:PMOS场效应晶体管
704:NMOS场效应晶体管
810:跟踪列
811:单元电源线
820:正常列
821:单元电源线
830、1110-111n:与门
1120:缓冲器
1130:跟踪列
1131:单元电源线
1201:行译码电路和字线驱动电路
1202:单元电压控制电路
1203:跟踪列
1204:单元电压下拉电路
1205:地址预译码电路和时序控制电路
1206:列译码电路和位线预充电电路
1207:读放大电路
1208:写驱动电路
A、B、C:电路节点
ADDR:地址信号
BL、BL0-BLn、BL_tk、BLB、BLB0-BLBn、BLB_tk:位线
C1、C2:等效电容
CADDR:列地址
CLK:时钟信号
CS:片选信号
CWEN、CWEN0-CWENn:列写使能信号
GWEN:全局写使能信号
I1、I2:电流
N0-Nn、NTK:NMOS场效应晶体管
nv0、nv1:电路节点
PD:NMOS场效应晶体管
P0-Pn、PTK、PU:PMOS场效应晶体管
R/W:读写控制信号
RADDR:行地址
RDATA:读数据
T1-T3:时间点
TG:NMOS场效应晶体管
VDD、VDD_HI、VDD_LOW、VDD_tk、VDD0-VDDn:工作电压或单元电压
VSS:地电压
WDATA:写数据
WL、WL0-WLn:字线
WLCTRL:字线控制信号
具体实施方式
图8是依照本发明一实施例的一种静态随机存储器的部分电路图。图8的静态随机存储器包括跟踪列810、正常列820、PMOS场效应晶体管PTK、P0、NMOS场效应晶体管NTK、N0、以及与门830。跟踪列810是本实施例的特殊设计,用途在后面说明。跟踪列810包括单元电源线811以及多个存储单元(图8仅绘示两个存储单元,但本发明并不以此为限)。跟踪列810的存储单元自单元电源线811接收单元电压。正常列820用以存储位数据(bit data),包括单元电源线821以及多个第二存储单元(图8仅绘示两个存储单元,但本发明并不以此为限)。正常列820的存储单元自单元电源线821接收单元电压。
PMOS场效应晶体管PTK耦接于工作电压VDD与单元电源线811之间,PMOS场效应晶体管P0耦接于工作电压VDD与单元电源线821之间,NMOS场效应晶体管NTK耦接于单元电源线811和地电压VSS之间。PTK、P0和NTK都是根据全局写使能信号GWEN而开启或关闭。NMOS场效应晶体管N0则耦接于单元电源线821和地电压VSS之间,根据与门830的输出而开启或关闭。在本发明的其他实施例中,PTK、P0、NTK以及N0可以置换成其他种开关装置,只要能跟随各自的控制信号而开启或关闭即可。
与门830有两个输入端和一个输出端,其中第一个输入端耦接于单元电源线811以接收跟踪列810的单元电压,第二个输入端接收列写使能信号CWEN,输出端则耦接于NMOS场效应晶体管N0,以控制N0的开启与关闭。
图8电路的设计目的是降低正常列820的单元电压。跟踪列810是正常列820的完全复制,两列的结构完全相同,正常列820的单元电压会跟随跟踪列810的单元电压,同步降低。
图9绘示本实施例的静态随机存储器进行写操作时,全局写使能信号GWEN和列写使能信号CWEN的时序,以及图8电路中A、B、C这三个节点的电压时序。A点电压是跟踪列810的单元电压。B点电压是与门830的输出电压,也就是NMOS场效应晶体管N0的控制电压。C点电压是正常列820的单元电压。以下配合图8和图9说明本实施例的写操作过程。
首先,在时间点T1之前,全局写使能信号GWEN和列写使能信号CWEN处于逻辑低电位(VSS),场效应晶体管PTK和P0开启,NTK和N0关闭。在工作电压VDD的作用下,跟踪列810和正常列820的单元电压都上升到VDD。
接下来,写操作在时间点T1开始。全局写使能信号GWEN和列写使能信号CWEN在时间点T1从逻辑低电位(VSS)上升到逻辑高电位(VDD),使场效应晶体管PTK和P0关闭,NTK开启。因为A点电压还保持在高电位,而且列写使能信号CWEN升上高电位,所以与门830的输出端B点的电压也升上高电位,使场效应晶体管N0开启。在NMOS场效应晶体管NTK和N0接地的作用下,跟踪列810和正常列820的单元电压开始下降。
在时间点T2,跟踪列810的单元电压下降到与门830的输出翻转电压VDD/2,使与门830的输出电压翻转为低电位,关闭场效应晶体管N0,正常列820的单元电压因此停止下降。正常列820的单元电压在T2到达最低点,此时写裕度最高,写操作就在此时完成。然后在时间点T3,全局写使能信号GWEN和列写使能信号CWEN从逻辑高电位下降到逻辑低电位,使场效应晶体管PTK、P0开启,NTK关闭,使图8电路回复到T1之前的初始状态。
以下分析时间点T1和T2之间正常列820的单元电压下降幅度。图10绘示T1到T2之间跟踪列810和正常列820的单元电压下降的等效电路,其中C1和C2分别是单元电源线811和821的等效电容,I1和I2分别是单元电源线811和821的电流。假设Q1和Q2分别是电容C1和C2存储的电荷,U1和U2分别是跟踪列810和正常列820的单元电压,可得到下列等式。
Q1=C1*U1
Q2=C2*U2
假设T2-T1=ΔT,ΔU1和ΔU2分别是U1和U2在时间点T1和T2之间的降幅,可得到下列等式。
I1*ΔT=C1*ΔU1
I1*ΔT=C1*(VDD-VDD/2)
I2*ΔT=C2*ΔU2
ΔU2=(VDD-VDD/2)*I2/I1*C1/C2
因为跟踪列810和正常列820的结构完全相同,所以C1=C2。在本实施例中,NMOS场效应晶体管NTK的电流驱动能力是N0的N倍,N为预设正整数,这可以通过NTK和N0的栅极(gate)宽度比例或宽长比(aspectratio)比例来达成。因此I1=N*I2。将上述等式继续推导可得以下结果。
ΔU2=VDD/2*1/N=VDD/2N
ΔU2就是本实施例的静态随机存储器在写操作时的正常列单元电压下降幅度。从上面的等式可知ΔU2与工作电压VDD成正比,所以能跟踪工作电压在真实应用环境的波动变化,适用于各种工作电压范围。因为跟踪列和正常列的结构完全相同,等效电容相同,在ΔU2的推导过程互相抵消,所以ΔU2与等效电容无关,适用于各种位线长度的架构。而且ΔU2和工作电压VDD呈一预设比例(1∶2N),只要调整NMOS场效应晶体管NTK和N0的电流驱动能力比例,就可以对ΔU2进行精细调整。
在本发明其他实施例中,可以将NTK和N0的电流驱动能力设定为N1∶N2,其中N1和N2都是预设正整数。如此ΔU2和VDD的比例就成为N2∶2*N1,这样可以对ΔU2作更精细的调整。
在本发明其他实施例中,与门830可以用其他探测器来替代。此探测器可以耦接在单元电源线811与场效应晶体管N0之间,在跟踪列810的单元电压下降到一个预设电压之前使N0开启,并且在跟踪列810的单元电压下降到上述预设电压之后使N0关闭。为了跟踪工作电压VDD的波动变化,这个预设电压可以是工作电压VDD的一个预设比例,例如前面实施例的VDD/2。
图11为本发明另一实施例的静态随机存储器的部分电路图。如图11所示,这个静态随机存储器包括多个存储单元,存储单元组成多个列,最左边的是跟踪列1130,其余是存储位数据的正常列。无论是跟踪列或正常列,每一列的结构完全相同。
图11电路和图8电路的主要差别是每个正常列上方的PMOS场效应晶体管P0-Pn的栅极是接收各自对应的正常列的列写使能信号CWEN0-CWENn,不像图8的PMOS场效应晶体管P0的栅极是接收全局写使能信号GWEN。这是因为在包括多个正常列的电路中不可能同时将所有正常列使能,图11电路的上述改变并不影响图9所示的任一信号时序。
图11电路和图8电路的另一差别是包括缓冲器(buffer)1120。缓冲器1120耦接于跟踪列1130的单元电源线1131和每一正常列下方的与门1111-111n之间,作用是提高跟踪列1130的单元电压驱动与门1111-111n的能力。
图12是本发明另一实施例的静态随机存储器的完整电路示意图。此电路包括行译码电路和字线驱动电路1201、单元电压控制电路1202、跟踪列1203、多个正常列的存储单元、单元电压下拉电路1204、地址预译码电路和时序控制电路1205、列译码电路和位线预充电电路1206、读放大电路1207、以及写驱动电路1208。
单元电压控制电路1202相当于图8的PMOS场效应晶体管PTK和P0,或图11的PMOS场效应晶体管PTK和P0-Pn。单元电压控制电路1202的作用是在静态随机存储器的写操作开始之前导通工作电压VDD、跟踪列1203、以及进行写操作的正常列,并且在写操作开始之后隔断工作电压VDD、跟踪列1203、以及进行写操作的正常列。
单元电压下拉电路1204相当于图8的NMOS场效应晶体管NTK、N0、以及与门830,或图11的NMOS场效应晶体管NTK、N0-Nn、与门1110-111n、以及缓冲器1120。单元电压下拉电路1204的作用是在写操作开始之后使跟踪列1203和进行写操作的正常列的单元电压下降,并且在跟踪列1203的单元电压下降到上述的预设电压时停止进行写操作的正常列的单元电压下降。
至于其他电路,地址预译码电路和时序控制电路1205接收地址ADDR、时钟信号CLK、以及片选信号(chip select)CS,将地址ADDR译码为行地址RADDR和列地址CADDR,并控制静态随机存储器的信号时序。行译码电路和字线驱动电路1201接收行地址RADDR和字线控制信号WLCTRL,根据行地址RADDR选择静态随机存储器其中一行,以进行读写操作。列译码电路和位线预充电电路1206接收列地址CADDR和读写控制信号R/W,根据列地址CADDR选择静态随机存储器其中一列,以进行读写操作。如果目前进行的是读操作,列译码电路和位线预充电电路1206会先将受选择的一对位线预充电(pre-charge)到VDD。读放大电路(sense amplifier)1207用来放大读操作时的位线电压,输出自存储单元读取的数据RDATA。写驱动电路1208用以接收写操作的输入数据WDATA,将WDATA写入受选择的存储单元。
综上所述,本发明引入结构和正常列相同的跟踪列,藉以降低写操作时的存储单元电压。本发明可提高静态随机存储器的写裕度,适用于各种列长度的存储器架构,适合各种工作电压范围,而且单元电压的下降幅度可以精确控制。此外,因为跟踪列是正常列的完全复制,本发明可消除全局工艺参数变化的负面影响,版图和电路设计简单。本发明使用原有的静态随机存储器控制信号(全局写使能和列写使能),不需增加额外时序,也不需变动现有的操作时序,不影响静态随机存储器的读写速度。
虽然本发明已以优选实施例公开如上,然其并非用以限定本发明,本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视所附权利要求书所界定者为准。

Claims (18)

1.一种静态随机存储器,包括:
一跟踪列,包括多个第一存储单元;
一正常列,包括多个第二存储单元;
一单元电压控制电路,耦接于该跟踪列与该正常列,用以在该静态随机存储器的一写操作开始之前导通一工作电压、该跟踪列、以及该正常列,并且在该写操作开始之后隔断该工作电压、该跟踪列、以及该正常列;以及
一单元电压下拉电路,耦接于该跟踪列与该正常列,用以在该写操作开始之后使该跟踪列和该正常列的单元电压下降,并且在该跟踪列的单元电压下降到一预设电压时停止该正常列的单元电压下降。
2.如权利要求1所述的静态随机存储器,其中该跟踪列包括一第一单元电源线,上述多个第一存储单元自该第一单元电源线接收单元电压,该正常列包括一第二单元电源线,上述多个第二存储单元自该第二单元电源线接收单元电压,该单元电压控制电路耦接于该第一单元电源线以及该第二单元电源线,该单元电压下拉电路亦耦接于该第一单元电源线以及该第二单元电源线。
3.如权利要求1所述的静态随机存储器,其中该跟踪列以及该正常列的结构完全相同。
4.如权利要求1所述的静态随机存储器,其中该单元电压控制电路包括:
一第一开关,耦接于该工作电压与该跟踪列之间,根据一全局写使能信号而开启或关闭;以及
一第二开关,耦接于该工作电压与该正常列之间,根据该全局写使能信号而开启或关闭。
5.如权利要求4所述的静态随机存储器,其中该第一开关以及该第二开关皆为PMOS场效应晶体管,该全局写使能信号在该写操作开始时从逻辑低电位上升到逻辑高电位。
6.如权利要求1所述的静态随机存储器,其中该单元电压控制电路包括:
一第一开关,耦接于该工作电压与该跟踪列之间,根据一全局写使能信号而开启或关闭;以及
一第二开关,耦接于该工作电压与该正常列之间,根据一列写使能信号而开启或关闭。
7.如权利要求6所述的静态随机存储器,其中该第一开关以及该第二开关皆为PMOS场效应晶体管,该全局写使能信号和该列写使能信号在该写操作开始时从逻辑低电位上升到逻辑高电位。
8.如权利要求1所述的静态随机存储器,其中该单元电压下拉电路包括:
一第三开关,耦接于该跟踪列与一地电压之间,根据一全局写使能信号而开启或关闭;
一第四开关,耦接于该正常列与该地电压之间;以及
一探测器,耦接于该跟踪列与该第四开关之间,根据该跟踪列的单元电压控制该第四开关的开启与关闭。
9.如权利要求8所述的静态随机存储器,其中该预设电压是该工作电压的一个预设比例。
10.如权利要求8所述的静态随机存储器,其中该第三开关和该第四开关的电流驱动能力呈一预设比例。
11.如权利要求8所述的静态随机存储器,其中该第三开关和该第四开关皆为NMOS场效应晶体管,该全局写使能信号在该写操作开始时从逻辑低电位上升到逻辑高电位。
12.如权利要求8所述的静态随机存储器,其中该探测器在该跟踪列的单元电压下降到该预设电压之前使该第四开关开启,而且在该跟踪列的单元电压下降到该预设电压之后使该第四开关关闭。
13.如权利要求8所述的静态随机存储器,其中该探测器为与门,包括:
一第一输入端,耦接于该跟踪列,用以接收该跟踪列的单元电压;
一第二输入端,用以接收一列写使能信号;以及
一输出端,耦接于该第四开关,用以控制该第四开关的开启与关闭。
14.如权利要求13所述的静态随机存储器,其中该预设电压为该与门的输出翻转电压。
15.如权利要求8所述的静态随机存储器,其中该单元电压下拉电路还包括:
一缓冲器,耦接于该跟踪列与该探测器之间,用以提高该跟踪列的单元电压的驱动能力。
16.一种形成一随机存储器的方法,包括:
提供一跟踪列,其包括多个第一存储单元;
提供一正常列,其包括多个第二存储单元;
提供一单元电压控制电路,使其耦接于该跟踪列与该正常列,用以在该静态随机存储器的一写操作开始之前导通一工作电压、该跟踪列、以及该正常列,并且在该写操作开始之后隔断该工作电压、该跟踪列、以及该正常列;以及
提供一单元电压下拉电路,使其耦接于该跟踪列与该正常列,用以在该写操作开始之后使该跟踪列和该正常列的单元电压下降,并且在该跟踪列的单元电压下降到一预设电压时停止该正常列的单元电压下降。
17.一种控制一随机存储器的方法,其中该随机存储器中设有至少一第一列与一第二列,该第一列与该第二列中分别设有至少一存储单元,各存储单元分别根据一对应的单元电压而运作;而该方法包含有:
使该第一列中的各存储单元的单元电压与一工作电压隔断而使该第一列中各存储单元的单元电压开始改变,
同时使该第二列中的各存储单元与该工作电压隔断而使该第二列中各存储单元的单元电压开始改变。
18.如权利要求17项的控制该随机存储器的方法,还包含有:
在使该第二列中各存储单元的单元电压开始改变时,根据该第一列中各单元电压的改变量控制该第二列中各单元电压的改变量。
CN200810149486XA 2008-09-18 2008-09-18 静态随机存储器及其形成与控制方法 Active CN101677015B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200810149486XA CN101677015B (zh) 2008-09-18 2008-09-18 静态随机存储器及其形成与控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200810149486XA CN101677015B (zh) 2008-09-18 2008-09-18 静态随机存储器及其形成与控制方法

Publications (2)

Publication Number Publication Date
CN101677015A true CN101677015A (zh) 2010-03-24
CN101677015B CN101677015B (zh) 2012-07-04

Family

ID=42029536

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810149486XA Active CN101677015B (zh) 2008-09-18 2008-09-18 静态随机存储器及其形成与控制方法

Country Status (1)

Country Link
CN (1) CN101677015B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102347066A (zh) * 2010-07-29 2012-02-08 台湾积体电路制造股份有限公司 集成电路以及集成电路方法
CN102810329A (zh) * 2011-05-31 2012-12-05 阿尔特拉公司 多端口存储器元件电路
CN103310835A (zh) * 2012-03-15 2013-09-18 台湾积体电路制造股份有限公司 存储单元以及存储阵列
CN108154896A (zh) * 2016-12-06 2018-06-12 三星电子株式会社 具有均匀写入特性的静态随机存取存储器装置
CN109801656A (zh) * 2018-12-29 2019-05-24 成都海光集成电路设计有限公司 一种存储器电路、自适应负电压写辅助控制方法及芯片

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001126483A (ja) * 1999-10-28 2001-05-11 Mitsubishi Electric Corp データ出力回路およびそれを備える半導体記憶装置
CN1956098A (zh) * 2005-08-02 2007-05-02 株式会社瑞萨科技 半导体存储装置
CN100538890C (zh) * 2006-05-22 2009-09-09 台湾积体电路制造股份有限公司 静态随机存取存储器单元以及阵列

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102347066A (zh) * 2010-07-29 2012-02-08 台湾积体电路制造股份有限公司 集成电路以及集成电路方法
CN102347066B (zh) * 2010-07-29 2013-10-02 台湾积体电路制造股份有限公司 集成电路以及集成电路方法
CN102810329A (zh) * 2011-05-31 2012-12-05 阿尔特拉公司 多端口存储器元件电路
US9576617B1 (en) 2011-05-31 2017-02-21 Altera Corporation Multiport memory element circuitry
CN102810329B (zh) * 2011-05-31 2017-11-07 阿尔特拉公司 多端口存储器元件电路及向其写入数据的方法
CN103310835A (zh) * 2012-03-15 2013-09-18 台湾积体电路制造股份有限公司 存储单元以及存储阵列
CN103310835B (zh) * 2012-03-15 2016-01-20 台湾积体电路制造股份有限公司 存储单元以及存储阵列
CN108154896A (zh) * 2016-12-06 2018-06-12 三星电子株式会社 具有均匀写入特性的静态随机存取存储器装置
CN108154896B (zh) * 2016-12-06 2023-08-01 三星电子株式会社 具有均匀写入特性的静态随机存取存储器装置
CN109801656A (zh) * 2018-12-29 2019-05-24 成都海光集成电路设计有限公司 一种存储器电路、自适应负电压写辅助控制方法及芯片
CN109801656B (zh) * 2018-12-29 2021-05-07 成都海光集成电路设计有限公司 一种存储器电路、自适应负电压写辅助控制方法及芯片

Also Published As

Publication number Publication date
CN101677015B (zh) 2012-07-04

Similar Documents

Publication Publication Date Title
US9406373B2 (en) Memory array and method of operating the same
US9214208B2 (en) NOR-OR Decoder
US9142285B2 (en) Multi-port SRAM with shared write bit-line architecture and selective read path for low power operation
Abbasian et al. A reliable low standby power 10T SRAM cell with expanded static noise margins
US8300491B2 (en) Multiple bitcells tracking scheme for semiconductor memories
US9019753B2 (en) Two-port SRAM write tracking scheme
US9478269B2 (en) Tracking mechanisms
US20120063211A1 (en) Method for improving writability of sram memory
US20100103719A1 (en) Two-Stage 8T SRAM Cell Design
US9653150B1 (en) Static random access memory (SRAM) bitcell and memory architecture without a write bitline
US9570154B2 (en) Dual-port SRAM timing control circuit which can reduce the operational power consumption of SRAM without affecting the read reliability
CN101677015B (zh) 静态随机存储器及其形成与控制方法
US5680356A (en) Semiconductor integrated circuit device
CN103871461A (zh) 一种适用于静态随机存储器的写复制电路
CN210606636U (zh) 集成存储器电路
CN102163450B (zh) 使用独立读出放大器电压的存储器读取方法
Reddy et al. Process variation tolerant 9T SRAM bitcell design
Moon et al. Sense amplifier with offset mismatch calibration for sub 1-V DRAM core operation
CN203799670U (zh) 一种适用于静态随机存储器的写复制电路
US8619478B2 (en) System and method for generating a clock
US20130235681A1 (en) Implementing rc and coupling delay correction for sram
Kim et al. Design of advanced subthreshold SRAM array for ultra-low power technology
US10482950B2 (en) Static random access memory devices including a plurality of storage cells and a read/write circuit
TWI381380B (zh) 靜態隨機存取記憶體及其形成與控制方法
Karthika et al. Power analysis of bit interleaving 9T SRAM array

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee

Owner name: FARADAY TECHNOLOGY (SUZHOU) CORPORATION

Free format text: FORMER NAME: AICESTAR TECHNOLOGY (SUZHOU) CORPORATION

CP01 Change in the name or title of a patent holder

Address after: 215000 international science and Technology Park, 1355 Jinji Lake Avenue, Suzhou Industrial Park, Jiangsu, C302

Patentee after: Zhiyuan Microelectronics (Suzhou) Co., Ltd.

Address before: 215000 international science and Technology Park, 1355 Jinji Lake Avenue, Suzhou Industrial Park, Jiangsu, C302

Patentee before: AiceStar Technology Corporation