CN101661703A - 显示装置和用于到显示面板驱动器的数据传输的方法 - Google Patents
显示装置和用于到显示面板驱动器的数据传输的方法 Download PDFInfo
- Publication number
- CN101661703A CN101661703A CN200910170964.XA CN200910170964A CN101661703A CN 101661703 A CN101661703 A CN 101661703A CN 200910170964 A CN200910170964 A CN 200910170964A CN 101661703 A CN101661703 A CN 101661703A
- Authority
- CN
- China
- Prior art keywords
- data
- transmission
- control data
- pll
- time series
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
- G09G5/008—Clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本发明涉及显示装置和用于到显示面板驱动器的数据传输的方法。显示装置被设置有显示面板(3);驱动器(2),用于驱动显示面板(3);以及控制设备(1),用于通过使用图像数据信号(5)将图像数据(41)和控制数据(44)传输至驱动器(2)。驱动器(2)包括执行从图像数据信号(5)的时钟数据恢复的PLL电路(22)并且被构造为响应于图像数据(41)驱动显示面板(3)。控制数据(44)包括:驱动时序数据(43),指示开始驱动显示面板(3)中的显示元件;和PLL控制数据(42),是用于控制PLL电路(22)的频率和/或相位的特定数据。控制设备(1)被构造为在驱动时序数据(43)的传输之后传输PLL控制数据(42)。
Description
技术领域
本发明涉及显示装置和用于到显示面板驱动器的数据传输的方法,更加具体地,涉及从用于传输图像数据的图像数据信号的时钟数据恢复(CDR)。
背景技术
被强加于显示装置的一个要求是减少连接至驱动显示面板(诸如液晶显示(LCD)面板)的显示面板驱动器的信号线的数目。例如,液晶显示装置优先具有连接在LCD控制器和数据线驱动器之间的数目被减少了的信号线。信号线的减少有助于显示装置的成本、重量以及尺寸的减少。
用于减少信号线的数目的一个途径是从用于传输图像数据的图像数据信号的时钟数据恢复。该途径消除了通过分离的信号线传输图像数据信号和时钟信号的必要,有效地减少信号线的数目。例如,在SeiichiOzawa等人的″A Wide Band CDR for Digital Video Data transmission″,A-SSCC 2005,12-2,pp.33-36(2005)中公开了此种技术。
图1示出其中在显示面板驱动器中从图像数据信号恢复时钟信号的显示装置的典型构造。图1的显示装置被设置有控制设备101、驱动器102以及显示面板103,在显示面板103中显示元件被排列成行和列。显示面板103可以是LCD面板、OLED(有机发光二极管)显示面板、或者场发射显示面板。
控制设备101被设置有图像数据处理电路111、传送器112、以及PLL(锁相环)电路113。图像数据处理电路111接收外部图像信号104并且从外部图像信号104生成要传输至驱动器102的图像数据。传送器112编码图像数据,并从而生成图像数据信号105。传送器112与从PLL电路113接收到的时钟信号同步地将图像数据信号105传输至驱动器102。
在驱动器102中以其中能够实现时钟数据恢复的格式生成图像数据信号105。换言之,图像数据信号105与时钟信号叠加。除了图像数据和时钟信号之外,用于控制驱动器102的其它控制数据也被合并在图像数据信号105中。
驱动器102响应从传送器112接收到的图像数据信号105,以便于驱动显示面板103中的显示元件。详细地,驱动器102被设置有接收器121、PLL电路122、以及显示元件驱动器电路123。接收器121接收图像数据信号105并且解码接收到的图像数据信号105以再生图像数据。再生的图像数据被馈送给显示元件驱动器电路123。在图1中,通过数字126表示再生的图像数据。显示元件驱动器电路123从图像数据126生成显示元件驱动信号106并且将所生成的显示元件驱动信号106馈送给显示面板103。这导致驱动所期望的显示元件。
通过接收器121执行的图像数据信号105的接收与从PLL电路122馈送的被恢复的时钟125同步。详细地,接收器121将接收到的图像数据信号105转发给PLL电路122,波形不变化。在图1中,被转发给PLL电路122的图像数据信号105被称为时钟数据恢复信号124。PLL电路122执行从时钟数据恢复信号124的时钟数据恢复以生成被恢复的时钟125。接收器121从PLL电路122接收被恢复的时钟125并且接收图像数据信号105,使得图像数据信号105的采样时序与恢复的时钟125同步。
另外,接收器121响应于被合并在图像数据信号105中的控制数据,生成驱动时序信号127,该驱动时序信号127指示显示面板103中的显示元件的驱动时序。此外,接收器121生成与接收到的时钟125同步的时钟信号128并且将时钟信号128馈送给显示元件驱动器电路123。
图2是示出通过显示元件驱动器电路123执行的显示元件的驱动时序的时序图。恰在完成了与特定水平行中的显示元件相关联的图像数据的传输之后激活驱动时序信号127。响应于驱动时序信号127的激活,驱动与相关图像数据相关联的显示元件。换言之,被馈送给显示面板130的显示元件驱动信号被驱动到通过图像数据指示的信号电平以驱动相关显示元件。
如此构造的显示装置的一个问题是,通过当开始显示元件的驱动时流动的电流在地线和电源线上产生的大的噪音,并且该噪音在PLL电路122的振荡频率和相位中引起不期望的变化。再次参考图2,当开始显示元件的驱动时,由于显示元件驱动信号的信号电平中的大的变化在驱动器102中产生大的电流。这些电流引起地线和电源线上的电压电平中的瞬时变化。即,在地线和电源线上产生大的噪音。这些噪音可能在PLL电路122的振荡频率和相位中引起不期望的变化。一旦改变了PLL电路122的振荡频率和相位,驱动器102可能发生故障,直到再次适当地调整了振荡频率和相位。例如,可能错误地指示图像数据信号105的采样时序并且这可能引起在接收图像数据和/或控制数据中的错误。根据发明人的研究,通过快速地补救由通过当开始显示元件的驱动时流动的电流产生的噪音引起的PLL电路122的振荡频率和/或相位中的变化,能够避免此故障。
发明内容
在本发明的一方面,显示装置被设置有显示面板;驱动器,该驱动器驱动显示面板;以及控制设备,该控制设备通过使用图像数据信号将图像数据和控制数据传输至驱动器。驱动器包括从图像数据信号执行时钟数据恢复的PLL电路并且被构造为响应于图像数据驱动显示面板。控制数据包括:驱动时序数据,该驱动时序数据指示开始驱动显示面板中的显示元件;和PLL控制数据,该PLL控制数据是用于控制PLL电路的频率和/或相位的特定数据。控制设备被构造为在驱动时序数据的传输之后传输PLL控制数据。
被设计为传输PLL控制数据的本发明的显示装置允许快速地补救由通过当开始显示元件的驱动时流动的电流产生的噪音引起的PLL电路122的振荡频率和/或相位中的变化。
附图说明
结合附图,根据某些示例性实施例的以下描述,本发明的以上和其它目的、优点和特征将更加明显,其中:
图1是示出适用于从图像数据信号的时钟数据恢复的显示装置的典型构造的框图;
图2是示出图1中所示的显示装置的示例性操作的时序图;
图3是示出本发明的一个实施例中的显示装置的示例性构造的框图;
图4是示出图3中所示的显示装置的示例性操作的时序图;
图5是示出图4中所示的显示装置操作的详细情况的时序图;以及
图6示出PLL控制数据的示例。
具体实施方式
现在在此将参考说明性实施例来描述本发明。本领域的技术人员将会理解,能够使用本发明的教导完成许多可替选的实施例并且本发明不限于为解释性目的而示出的实施例。
图3是示出在本发明的一个实施例中的显示装置的示例性构造的框图。本实施例的显示装置被设置有控制设备1、驱动器2、以及显示面板3,在该显示面板3中显示元件被排列成行和列。显示面板3可以是LCD面板、OLED显示面板或者场发射显示面板。对于本发明被实现为液晶显示设备的情况,LCD面板被用作显示面板3,LCD控制器被用作控制设备1,并且源极驱动器(或者数据线驱动器)被用作驱动器2。
控制设备1被设置有图像信号处理电路11、PLL控制数据发生器电路12、传送器14、PLL电路15以及时序控制电路16。图像数据处理电路11接收外部图像信号4并且从该外部图像信号4生成要被传输至驱动器2的图像数据41。
PLL控制数据发生器电路12生成PLL控制数据,该PLL控制数据是用于控制在驱动器2中集成的PLL电路的振荡频率和相位的数据。如稍后所述,PLL控制数据42被传输至驱动器2并且被用于控制在驱动器2中集成的PLL电路的振荡频率和相位。稍后将描述PLL控制数据42的详细情况。
开关13响应从时序控制电路16接收到的开关控制信号33,以便于将从图像数据处理电路11接收到的图像数据41和从PLL控制数据发生器电路12接收到的PLL控制数据42选择性地转发给传送器14。
传送器14通过编码从图像数据处理电路11接收到的图像数据41生成图像数据信号5,并且将生成的图像数据信号5传输至驱动器2。到驱动器2的图像数据信号5的传输与从PLL电路15接收到的时钟信号35同步。由传送器14以允许在驱动器2中进行时钟数据恢复的格式生成图像数据信号5。换言之,时钟信号被合并在图像数据信号5中。时钟信号的合并对于在驱动器2中执行时钟数据恢复是重要的。
时序控制电路16响应被馈送到其的用于控制控制设备1和驱动器2的外部时钟信号和同步信号(诸如垂直同步信号VSYNC、水平同步信号HSYNC以及数据使能信号DE)。详细地,时序控制电路16将时序控制信号31和32分别馈送给图像信号处理电路11和PLL电路15,以控制操作时序。另外,时序控制电路16将开关时序控制信号馈送给开关13以控制开关13的切换时序。此外,时序控制电路16将传送器控制信号34馈送给传送器14从而控制传送器14。此外,时序控制电路16控制驱动器2驱动显示面板3中的显示元件时的时序。更加具体地,时序控制电路16生成指示驱动器2的驱动时序的驱动时序数据43,并且将生成的驱动时序数据43馈送给传送器14。传送器14在传送器控制信号34的控制下在正确的时序将驱动时序数据43传输至驱动器2。
如图4中所示,由传送器14生成的图像数据信号5合并控制数据44。如稍后详细地描述,上述PLL控制数据42和驱动时序数据43被合并在控制数据44中,并且控制数据44用于控制驱动器2的操作。
再次参考图3,驱动器2响应被馈送到其的图像数据信号5驱动显示面板3中的显示元件。详细地,驱动器2被设置有接收器21、PLL电路22以及显示元件驱动器电路23。接收器21接收图像数据信号5,解码图像数据信号5以再生图像数据,并且将再生的图像数据馈送给显示元件驱动器电路23。在图3中,用数字26表示再生的图像数据。显示元件驱动器电路23响应图像数据26生成显示元件驱动信号6并且将所生成的显示元件驱动信号6馈送给显示面板3的各个数据线以驱动显示面板3中的显示元件中所选择的一个。
接收器21与从PLL电路22馈送的再生的时钟25同步地接收图像数据信号5。详细地,接收器21将接收到的图像数据信号5转发给PLL电路22,波形不变化。在图3中,被转发给PLL电路22的图像数据信号5被称为时钟数据恢复信号24。PLL电路22执行从时钟数据恢复信号24的时钟数据恢复以生成再生的时钟25。在生成再生的时钟25中,PLL电路22比较时钟数据恢复信号24和再生的时钟25的边缘位置并且调整再生的时钟25的频率和相位使得时钟数据恢复信号24的边缘位置与再生的时钟25的边缘位置相一致。接收器21从PLL电路22接收再生的时钟25并且采样图像数据信号5,利用再生的时钟25同步图像数据信号5的采样时序。
另外,接收器21响应被合并在图像数据信号5中的控制数据44生成指示显示面板3中的显示元件的驱动时序的驱动时序信号27。此外,接收器21馈送来自于从PLL电路22馈送的再生的时钟25的时钟信号28。
接下来,描述了本实施例中显示装置的示例性操作。本实施例的显示装置的一个特征是PLL控制数据被馈送给驱动器2,从而补救在驱动显示元件中由通过电流产生的噪音引起的再生的时钟25的频率和/或相位中的变化。PLL控制数据42是被定义为以下的特定数据:使得图像数据信号5(即,时钟数据恢复信号24)的波形适合于控制再生的时钟25的频率和相位。应注意的是,PLL控制数据42不用于其它的用途;PLL控制数据42被专用于控制再生的时钟25的频率和相位。在本实施例的显示装置中,在显示元件的驱动的初始化之后通过使用PLL控制数据44执行时钟数据恢复,尽可能早地补救再生的时钟25的频率和相位。
图6示出PLL控制数据42的示例。在图6中,对于其中图像数据41和控制数据44(包括PLL控制数据42)是10位数据的情况,即,图像数据41和控制数据44的各个数据符号是由10个数据位组成,示出PLL控制数据42的示例性格式。接下来,传输周期时段意指通过图像数据信号5传输数据符号的周期时段;在每个传输周期时段中传输一个数据符号(即,10位数据)。在图6的示例中,图像数据信号5的位宽是1,并且通过连续地传输10个数据位实现各个数据符号的传输。此外,位“1”对应于图像数据信号5中的“高”电平,并且位“0”对应于“低”电平。本领域的技术人员应该理解被包括在一个数据符号中的数据位的数目不限于10。
在这样的情况下,当由其中可交替地重复位“1”和“0”的一个或者多个数据符号组成的最大频率数据45被传输作为PLL控制数据42时,图像数据信号5,即,时钟数据恢复信号24在每个传输周期时段中具有最大数目的上升和下降边缘。具有此种用于时钟数据恢复的波形的时钟数据恢复信号24的使用允许快速地补救PLL电路22的振荡频率(即,被恢复的时钟25的频率)。在图6中,最大频率数据45被示出由具有值“1010101010”的数据符号组成。最大频率数据45可以由具有值“0101010101”的数据符号组成。
另一方面,当由其中前导位是“1”并且剩余的位是“0”的一个或者多个数据符号组成的最小频率数据46被重复地传输作为PLL控制数据42时,上升边缘的生成周期时段与传输周期时段相一致,并且上升边缘的位置与各个传输周期时段的开始时序相一致。当PLL电路22被构造为控制被恢复的时钟25的频率和相位使得时钟数据恢复信号24的上升边缘位置与被恢复的时钟25的相一致时,具有此种波形的时钟数据恢复信号24适合于稳定被恢复的时钟25的相位并且有助于每个数据符号的前导位的位置的检测。在图6中,最小频率数据46被显示为由均具有值“1000000000”的数据符号组成。
或者,由其中前导位是“0”并且剩余的位是“1”的一个或者多个数据符号组成的最小频率数据46被重复地传输作为PLL控制数据42使得上升边缘的生成周期时段与传输周期时段相一致并且下降边缘的位置与各个传输周期时段的开始时序相一致。当PLL电路22被构造为控制被恢复的时钟25的频率和相位使得时钟数据恢复信号24的下降边缘位置与被恢复的时钟25的相一致时,具有此种波形的时钟数据恢复信号24适合于稳定被恢复的时钟25的相位并且有助于每个数据符号的前导位的位置的检测。
接下来,参考图4和图5详细地描述了本实施例的显示设备的操作。如图4中所示,每个水平时段包括其中图像数据41被传输的作用时段ACT和消隐时段BLNK。控制设备1传输控制数据44,其包括驱动时序数据43和PLL控制数据42。除了驱动时序数据43和PLL控制数据42之外,控制数据44还可以包括其它的用户数据。在图4中,用数字47表示被合并在控制数据44中的用户数据。
驱动时序数据43被用于控制设备1以控制显示面板3中的显示元件的驱动时序。在本实施例中,其中,驱动器2中的显示元件驱动器电路23被构造为响应于驱动时序信号27的激活开始驱动所选择的显示元件,控制设备1通过传输驱动时序数据43控制驱动器2的驱动时序信号27的激活和失活。
详细地,控制设备1于在每个消隐时段中将要激活驱动时序信号27时的时序传输驱动时序数据43,并且在将要失活驱动时序信号27的时序再一次传输驱动时序数据43。当第一次在特定的消隐时段BLNK中检测到驱动时序数据43时接收器21激活驱动时序信号27。驱动时序数据43的值被定义为特定的值。当通过图像数据信号5被传输至接收器21的数据符号的值是特定值时,接收器21判断驱动时序数据43被馈送到其并且激活驱动时序信号27。
当检测到驱动时序信号27的激活时,显示元件驱动器电路23响应于恰在前一作用时段ACT中传输的图像数据41开始驱动显示面板3中所选择的行中的显示元件。详细地,显示元件驱动器电路23将显示元件驱动信号6设置为与恰在前一作用时段ACT中传输的图像数据41的值相对应的信号电平,从而驱动所选择的行中的显示元件。即,最初传输和检测的驱动时序数据43被用于控制设备1以指示开始驱动所选择的行中的显示元件。当再次检测到驱动时序数据43时,接收器21失活驱动时序信号27。
如上所述,当开始显示元件的驱动时,由于通过流动的电流在地线和电源线上产生的噪音,由PLL电路22生成的被恢复的时钟25的频率和相位可能不同于适合于图像数据信号5的接收的频率和相位。为了避免此问题,控制设备1在传输了指示驱动时序信号27的激活的驱动时序数据43之后传输PLL控制数据42。如上所述,PLL控制数据42由适合于时钟数据恢复的特定数据符号组成,并且恰在开始显示元件的驱动之后的PLL控制数据42的传输允许将由PLL电路22生成的被恢复的时钟25的频率和相位快速地恢复为适合于图像数据信号5的接收的频率和相位。
显著的是,在开始显示元件的驱动之后并且在传输下一个图像数据41之前传输PLL控制数据42。这允许将被恢复的时钟25的频率和相位快速地恢复成适合于下一个图像数据41的接收之前的图像数据信号5的接收的频率和相位,改进图像数据41的接收的可靠性。在图4中所示的操作中,在第一传输驱动时序数据43之后并且在传输下一个图像数据41之前两次传输PLL控制数据42,并且这有效地改进了图像数据41的接收的可靠性。
更优选的是,在开始显示元件的驱动之后(即,在消隐时段中第一次传输了驱动时序数据43之后)并且在传输通过接收器21接下来将要接收的有效数据之前传输PLL控制数据42。应注意的是,接下来将要接收的有效数据意指实际上用于驱动器2的控制的控制数据(除了PLL数据42之外)。在图4的示例中,在消隐时段中最初传输了驱动时序数据43之后,传输指示驱动时序信号27的失活的驱动时序数据43作为有效数据。在传输了指示驱动时序信号27的激活的驱动时序数据43之后并且在传输指示驱动时序信号27的失活的驱动时序数据43之前,传输PLL控制数据42,并且这有效地改进了指示驱动时序信号27的失活的驱动时序数据43的接收可靠性。
优选的是,恰在开始了显示元件的驱动之后传输PLL控制数据42。换言之,优选的是,恰在消隐时段中第一次传输了驱动时序数据43之后传输PLL控制数据42。这允许将被恢复的时钟25的频率和相位更加快速地恢复到适合于图像数据信号5的接收的频率和相位。
除了在开始显示元件的驱动之后,在开始显示元件的驱动之前也可以传输PLL控制数据42。这增加了其间有效地调整被恢复的时钟25的频率和相位的时段的长度,改进被恢复的时钟25的频率和相位的稳定性。在图4中所示的示例中,在指示驱动时序信号27的激活的驱动时序数据43的传输之前也传输了PLL控制数据42。
PLL控制数据42可以包括图6中所示的最大频率数据45和/或最小频率数据46。应注意的是,最大频率数据45是具有已确定的值的数据使得图像数据信号5(即,时钟数据恢复信号24)的上升和下降边缘的数目是最大的,同时最小频率数据46是具有已确定的值的数据使得时钟数据恢复信号24的上升边缘或者下降边缘的生成周期时段与传输周期时段相一致,并且上升或者下降边缘的位置与各个传输周期时段的开始时序相一致。优选地,PLL控制数据42包括最大频率数据45和最小频率数据46。在图4中所示的示例中,最大频率数据45和最小频率数据46都被合并于在指示驱动时序信号27的激活的驱动时序数据43的传输与下一个图像数据41的传输之间传输的PLL控制数据42中,同时只有最小频率数据46被合并在指示驱动时序信号27的激活的驱动时序数据43之前传输的PLL控制数据42中。
优选的是,当PLL控制数据42包括最大频率数据45和最小频率数据46时,首先传输最大频率数据45,然后在最大频率数据45的传输之后传输了最小频率数据46。这是因为,当一旦改变了PLL电路22的振荡频率和相位时,理想的是首先补救振荡频率。
图5是示出在下述情况中的显示装置的操作的详细情况的时序图,即,其中,在指示驱动时序信号27的激活的驱动时序数据43的传输之后首先传输最大频率数据45作为PLL控制数据42,然后传输最小频率数据46。应注意的是,图5示出下述情况的操作,即,其中,PLL控制电路22被构造为通过比较时钟数据恢复信号24和被恢复的时钟25的上升边缘控制被恢复的时钟25的频率和相位。当开始消隐时段时,在当要开始显示元件的驱动时的时序传输驱动时序数据43。结果,驱动器2中的驱动时序信号27被激活以开始显示元件的驱动。此后接着,传输最大频率数据45。在图5中所示的操作中,最大频率数据45由一系列的均具有值“1010101010”的数据符号组成。当传输最大频率数据45时,在图像数据信号5(即,时钟数据恢复信号24)中上升边缘的数目被增加到最大值;上升边缘的频率是最大的。传输如此被定义的最大频率数据45允许快速地恢复被恢复的时钟25的频率,被恢复的时钟25由于显示元件的驱动的开始遭遇了从所期望的值的频率变化。此后接着,传输最小频率数据46。在图5中所示的操作中,最小频率数据46由一序列均具有值“1000000000”的数据符号组成。传输如此被定义的最小频率数据46使得稳定被恢复的时钟25的相位并且检测每个数据符号的前导位。
如此所述,本实施例的显示装置被构造为在开始了显示元件的驱动之后将PLL控制数据42馈送给驱动器2,并从而快速地补救当驱动显示元件时由流动电流产生的噪音引起的被恢复的时钟25的频率和/或相位的变化。
尽管在上面已经具体地描述了根据本发明的显示装置的实施例,但是本领域的技术人员应理解本发明不限于上述实施例;可以通过各种变化或者修改来实现本发明。应特别注意的是,本领域的技术人员应理解,尽管像通过上述实施例中的硬件实现的一样描述控制设备1的功能,但是可以通过硬件、软件或者它们的组合来实现控制设备1的功能。
Claims (12)
1.一种显示装置,包括:
显示面板;
驱动器,所述驱动器驱动所述显示面板;和
控制设备,所述控制设备通过使用图像数据信号将图像数据和控制数据传输至所述驱动器,
其中,所述驱动器包括PLL电路,所述PLL电路执行从所述图像数据信号的时钟数据恢复,并且所述驱动器被构造为响应于所述图像数据驱动所述显示面板,
其中,所述控制数据包括:
驱动时序数据,所述驱动时序数据指示开始驱动所述显示面板中的显示元件;和
PLL控制数据,所述PLL控制数据是用于控制所述PLL电路的频率和/或相位的特定数据,并且
其中,所述控制设备被构造为在所述驱动时序数据的传输之后传输所述PLL控制数据。
2.根据权利要求1所述的显示装置,
其中,所述图像数据和所述控制数据包括数据符号,所述数据符号每个包括预定数目的数据位,
其中,在所述图像数据信号的传输周期时段中分别传输所述数据符号,并且
其中,所述PLL控制数据包括最大频率数据,所述最大频率数据被定义使得所述传输周期时段的每一个中的所述图像数据信号的边缘的数目是最大的。
3.根据权利要求2所述的显示装置,其中所述PLL控制数据进一步包括最小频率数据,所述最小频率数据被定义使得所述图像数据信号的上升边缘的周期时段与所述传输周期时段相一致并且所述上升边缘的位置分别与所述传输周期时段的开始时序相一致,或者使得所述图像数据信号的下降边缘的周期时段与所述传输周期时段相一致并且所述下降边缘的位置分别与所述传输周期时段的开始时序相一致。
4.根据权利要求2所述的显示装置,
其中,在所述驱动时序数据的传输之后传输所述最大频率数据,并且在所述最大频率数据的传输之后传输所述最小频率数据。
5.根据权利要求1至4中的任何一项所述的显示装置,其中,在所述驱动时序数据的传输之后并且在然后将下一个图像数据传输至所述驱动器之前传输所述PLL控制数据。
6.根据权利要求5所述的显示装置,其中,在所述驱动时序数据的传输之后并且在实际用于所述驱动器的控制的有效数据被传输作为所述控制数据之前传输所述PLL控制数据。
7.根据权利要求6所述的显示装置,其中,恰在所述驱动时序数据之前传输所述PLL控制数据。
8.一种控制设备,所述控制设备用于将图像数据信号传输至驱动器,所述驱动器驱动显示面板并且包括执行从所述图像数据信号的时钟数据恢复的PLL电路,所述控制设备包括:
处理电路,所述处理电路馈送图像数据;和
传送器,所述传送器通过使用所述图像数据信号传输控制数据和所述图像数据,
其中,所述控制数据包括:
驱动时序数据,所述驱动时序数据指示开始驱动所述显示面板中的显示元件;和
PLL控制数据,所述PLL控制数据是用于控制所述PLL电路的频率和/或相位的特定数据,并且
其中,所述传送器被构造为在所述驱动时序数据的传输之后传输所述PLL控制数据。
9.一种数据传输方法,所述数据传输方法用于将图像数据信号传输至驱动器,所述驱动器驱动显示面板并且包括执行从所述图像数据信号的时钟数据恢复的PLL电路,所述方法包括:
通过使用所述图像数据信号传输控制数据和图像数据,
其中,所述控制数据包括:
驱动时序数据,所述驱动时序数据指示开始驱动所述显示面板中的显示元件;和
PLL控制数据,所述PLL控制数据是用于控制所述PLL电路的频率和/或相位的特定数据,并且
其中,所述传送器被构造为在所述驱动时序数据的传输之后传输所述PLL控制数据。
10.根据权利要求9所述的方法,其中所述图像数据和所述控制数据包括数据符号,所述数据符号每个包括预定数目的数据位,
其中,在所述图像数据信号的传输周期时段中分别传输所述数据符号,并且
其中,所述PLL控制数据包括最大频率数据,所述最大频率数据被定义使得所述传输周期时段的每一个中的所述图像数据信号的边缘的数目是最大的。
11.根据权利要求10所述的方法,其中,所述PLL控制数据进一步包括最小频率数据,所述最小频率数据被定义使得所述图像数据信号的上升边缘的周期时段与所述传输周期时段相一致并且所述上升边缘的位置分别与所述传输周期时段的开始时序相一致,或者使得所述图像数据信号的下降边缘的周期时段与所述传输周期时段相一致并且所述下降边缘的位置分别与所述传输周期时段的开始时序相一致。
12.根据权利要求11所述的方法,其中,在所述驱动时序数据的传输之后传输所述最大频率数据,并且在所述最大频率数据的传输之后传输所述最小频率数据。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008222453 | 2008-08-29 | ||
JP2008-222453 | 2008-08-29 | ||
JP2008222453A JP5258093B2 (ja) | 2008-08-29 | 2008-08-29 | 表示装置及び表示パネルドライバへのデータ送信方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101661703A true CN101661703A (zh) | 2010-03-03 |
CN101661703B CN101661703B (zh) | 2013-07-17 |
Family
ID=41724649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200910170964.XA Expired - Fee Related CN101661703B (zh) | 2008-08-29 | 2009-08-31 | 显示装置和用于到显示面板驱动器的数据传输的方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20100053123A1 (zh) |
JP (1) | JP5258093B2 (zh) |
CN (1) | CN101661703B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106023910A (zh) * | 2015-03-26 | 2016-10-12 | 奇景光电股份有限公司 | 信号传送与接收系统及相关显示器的时序控制器 |
CN114446239A (zh) * | 2022-02-17 | 2022-05-06 | 京东方科技集团股份有限公司 | 显示控制方法、装置、系统及显示设备 |
WO2022099676A1 (zh) * | 2020-11-16 | 2022-05-19 | 京东方科技集团股份有限公司 | 数据处理方法及装置、驱动器、显示装置 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7882384B2 (en) * | 2006-08-31 | 2011-02-01 | National Semiconductor Corporation | Setting and minimizing a derived clock frequency based on an input time interval |
JP2012042575A (ja) * | 2010-08-16 | 2012-03-01 | Renesas Electronics Corp | 表示装置、信号線ドライバ、及び、データ転送方法 |
KR20130112213A (ko) * | 2012-04-03 | 2013-10-14 | 삼성전자주식회사 | 디스플레이 장치 및 그것의 영상 데이터 신호 출력 방법 |
US20140160171A1 (en) * | 2012-12-06 | 2014-06-12 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Drive system for liquid crystal display device |
JP6462207B2 (ja) * | 2013-11-21 | 2019-01-30 | ラピスセミコンダクタ株式会社 | 表示デバイスの駆動装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11242550A (ja) * | 1998-02-24 | 1999-09-07 | Gurabiton:Kk | 静止画像伝送システムと静止画像受信装置 |
US7061286B2 (en) * | 2004-06-24 | 2006-06-13 | Teradyne, Inc. | Synchronization between low frequency and high frequency digital signals |
JP2006259487A (ja) * | 2005-03-18 | 2006-09-28 | Sanyo Epson Imaging Devices Corp | 電気光学装置の駆動方法 |
JP4713427B2 (ja) * | 2006-03-30 | 2011-06-29 | エルジー ディスプレイ カンパニー リミテッド | 液晶表示装置の駆動装置及び方法 |
KR101367279B1 (ko) * | 2007-07-11 | 2014-02-28 | 삼성전자주식회사 | 클록을 내장한 데이터 신호를 전송하는 디스플레이 장치 |
US7639088B2 (en) * | 2007-09-27 | 2009-12-29 | Nanoamp Mobile, Inc. | Phase-locked loop start-up techniques |
-
2008
- 2008-08-29 JP JP2008222453A patent/JP5258093B2/ja not_active Expired - Fee Related
-
2009
- 2009-08-25 US US12/461,827 patent/US20100053123A1/en not_active Abandoned
- 2009-08-31 CN CN200910170964.XA patent/CN101661703B/zh not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106023910A (zh) * | 2015-03-26 | 2016-10-12 | 奇景光电股份有限公司 | 信号传送与接收系统及相关显示器的时序控制器 |
CN106023910B (zh) * | 2015-03-26 | 2019-03-01 | 奇景光电股份有限公司 | 信号传送与接收系统及相关显示器的时序控制器 |
WO2022099676A1 (zh) * | 2020-11-16 | 2022-05-19 | 京东方科技集团股份有限公司 | 数据处理方法及装置、驱动器、显示装置 |
CN114446239A (zh) * | 2022-02-17 | 2022-05-06 | 京东方科技集团股份有限公司 | 显示控制方法、装置、系统及显示设备 |
CN114446239B (zh) * | 2022-02-17 | 2023-08-18 | 京东方科技集团股份有限公司 | 显示控制方法、装置、系统及显示设备 |
Also Published As
Publication number | Publication date |
---|---|
CN101661703B (zh) | 2013-07-17 |
JP5258093B2 (ja) | 2013-08-07 |
US20100053123A1 (en) | 2010-03-04 |
JP2010055013A (ja) | 2010-03-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101661703B (zh) | 显示装置和用于到显示面板驱动器的数据传输的方法 | |
US8294752B2 (en) | Image system, image display device and image viewing eyeglasses with them | |
JP5615430B2 (ja) | 映像情報再生部、映像情報再生装置、及び同期制御方法 | |
US8760577B2 (en) | Clock data recovery circuit and display device | |
EP3637408A1 (en) | Data transmission method, timing controller, source driver and display apparatus | |
JP2014130354A (ja) | 表示装置及びその駆動方法並びにタイムスケジュール制御回路のデータの処理及び出力方法 | |
WO2015017107A1 (en) | System, method and computer readable medium for transmitting clock and control signals to remote camera units | |
KR20130020338A (ko) | 클럭 임베디드 인터페이스 장치 및 이를 이용한 영상 표시장치 | |
US20120019639A1 (en) | Active shutter stereoscopic image display system and method of controlling the same | |
US9812090B2 (en) | Display device and driving method thereof | |
US20120251085A1 (en) | Video multiplexing | |
US20140126566A1 (en) | Data Transmission System and Method | |
CN107767826B (zh) | 显示驱动器以及显示装置 | |
JP2012018271A (ja) | 表示モジュールの制御装置および制御方法、表示装置、携帯型電子機器、表示制御プログラム、並びに該プログラムを記録した記録媒体 | |
CN102422645A (zh) | 显示设备、快门设备、快门控制电路、快门控制方法和显示系统 | |
CN104064161B (zh) | 应用于显示器的数据传输系统及操作方法 | |
US10593288B2 (en) | Apparatus of transmitting and receiving signal, source driver of receiving status information signal, and display device having the source driver | |
KR20100078604A (ko) | 데이터 송신 및 수신 장치들 | |
KR101813421B1 (ko) | 송신 장치, 수신 장치, 송수신 시스템 및 화상 표시 시스템 | |
CN104620562A (zh) | 用于链路的过度训练的方法和设备 | |
US20060256122A1 (en) | Method and apparatus for streaming data from multiple devices over a single data bus | |
KR20180066065A (ko) | 인코딩된 멀티-레인 n-팩토리얼 및 다른 멀티-와이어 통신 시스템들 | |
JP4640840B2 (ja) | リモコン信号受信装置、及び該装置を備えた映像表示装置 | |
TWI546790B (zh) | 源極驅動裝置及顯示訊號接收方法 | |
US20240256211A1 (en) | Image display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP02 | Change in the address of a patent holder |
Address after: Tokyo, Japan Patentee after: Renesas Electronics Corporation Address before: Kanagawa, Japan Patentee before: Renesas Electronics Corporation |
|
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130717 Termination date: 20190831 |
|
CF01 | Termination of patent right due to non-payment of annual fee |