CN1016554B - 同步数字多路复接系列stm-1信号的交叉联接方法 - Google Patents

同步数字多路复接系列stm-1信号的交叉联接方法

Info

Publication number
CN1016554B
CN1016554B CN90107938.3A CN90107938A CN1016554B CN 1016554 B CN1016554 B CN 1016554B CN 90107938 A CN90107938 A CN 90107938A CN 1016554 B CN1016554 B CN 1016554B
Authority
CN
China
Prior art keywords
transition matrix
matrix network
directive
signal
path
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
CN90107938.3A
Other languages
English (en)
Other versions
CN1051646A (zh
Inventor
雷金哈德·波斯皮希尔
霍斯特·米勒
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Publication of CN1051646A publication Critical patent/CN1051646A/zh
Publication of CN1016554B publication Critical patent/CN1016554B/zh
Expired legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/08Intermediate station arrangements, e.g. for branching, for tapping-off
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1611Synchronous digital hierarchy [SDH] or SONET
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0028Local loop
    • H04J2203/0039Topology
    • H04J2203/0041Star, e.g. cross-connect, concentrator, subscriber group equipment, remote electronics

Abstract

同步—数字—多路复接的不同数据块应能在一交叉联结装置中共同处理。由微机通过总线控制的STM-1信号的AU-4管理单元被分解成规格大致相同的虚拟存贮器组,在取出不再需要的附加信号后将一独特的转换矩阵网络一附加信息和一个专用的转换矩阵网络—同步脉冲选配指示字附加给虚拟存贮器组,在转换矩阵网络中经过转换后,从转换矩阵网络—输出信号中取出转换矩阵网络—同步脉冲通配指示字和附加信息并分解,被相应的多路复接器处理为形成新的STM-1信号。

Description

本发明涉及一种应用多次分路分接方法,对同步数字多路复接系列的STM-1信号交叉联接的方法。
上述多路复接和分接方法例如已经由CCITT推荐书G709和图1.1/G.709以及一个多路复接结构所公开,在欧洲传输标准研究所(ETSI)1989年4月24日至28日在布鲁塞尔召开的第三届“传输和多路复接”会议上,曾讨论过这种公开的结构。
德国专利申请公开说明书DE3511352A1公开了分接近声区宽带数字信号的方法和耦合装置,在这种方法中,上述信号在填充下由主脉冲控制转变为含有附加信号的中间数字信号,并且当其通过一个转换矩阵网络后又重新转变回近声宽带数字信号。
根据一较早建议(P3923172.0),可使不同层次多路复接结构的数据块转变为交叉联接的数据块,为得到38912千比特/秒的传输位速率(D39-信号),这些交叉联接的数据块被编排在一个固定的全帧中。
本发明的任务是提供一种方法,借助他,可使不同的多路复接结构数据块转变为交叉联接数据块。
本发明任务是通过以下的措施实现的,
在多路分接方法中,STM-1信号在具有几乎相同规模的虚拟存贮器组中被分解,
在放弃不再需要的附加信号的情况下为了形成一致的转换矩阵网络-输入信号,分别有一个独特的转换矩阵网络-同步脉冲适配指示字和 一个独特的转换矩阵网络-附加信息附加给上述虚拟存贮器组,
在转换矩阵网络-输入信号的信号内容和/或一个网络-管理(单元)控制下,分别来源于一个上一级单元的转换矩阵网络-输入信号输往转换矩阵网络,
虚拟存贮器在接收前将转换矩阵网络-输入信号变换为转换矩阵网络-输出信号,
从转换矩阵网络-输出信号取出转换矩阵网络-附加信息并加以分解,
转换矩阵网络-输出信号由一多路复接方法处理,以形成STM-1输出信号,
控制转换矩阵网络-输出信号的信号内容和/或控制网络-管理(单元),以便每次选择多路复接方法中的一个路径。
一个虚拟存贮器组是由一个或多个虚拟存贮器、子系统单元或子系统单元组组成。
使用本发明方法则可实现一个变换器,他将一子系统单元TUG-31或TUG-32结构变换成为子系统单元TU-31或TU-32结构,该方法同样适于构成同步数字多路复接用的所谓的分出(Drop)-插入(insert)-多路复接器结构。
图1是第一个多路复接结构
图2是一个子系统单元结构-全帧(uberrahmen)
图3是第二个多路复接结构
图4是一个包含有一个子系统单元TU-31和三个子系统单元组TUG-31的虚拟存贮器VC-4。
图5a是第一个多路分接器
图5b是第一个多路复接器
图6a是第二个多路分接器
图6b是第二个多路复接器
图7是一个共同受控的第二多路分接器和多路复接器。
图1是根据CCITT建议G709图1.1/G709中的多路复接结构。图中,AU为管理单元、C为存贮器、H为数字信号、STM为同步传输模式、TU为子系统单元、TUG为子系统单元组和VC为虚拟存贮器。
需传送的数字信号,在接入同步网络的输入端使用正极性填充脉冲插入存贮器C-n。各存贮器通过把周期地被传输的路径附加信息(path    overhead)POH附加到虚拟存贮器VC-n上而得到补充。虚拟存贮器的第一字节由一指示字PTR给出,其在全帧中的时间位置有所规定。通常使用处于较高分级的虚拟存贮器做为这种指示字。虚拟存贮器VC-n利用配属于该虚拟存贮器的指示字形成子系统单元TU-n。多个这种相同的结构又被组合成一个子系统单元组TUG-n。在上面所述的CCITT建议中被称为北美洲1.5兆比特/秒级用子系统单元组TUG-21和2兆比特/秒级用子系统单元组TUG-22,在欧洲是很流行的。
图1说明多路复接或多路分接可通过的不同途径。例如64个H12信号可在通过子系统单元组TUG-22后或者是直接或者是绕道通过虚拟存贮器VC-31和子系统单元TU-31插入虚拟存贮器VC-4。
如图2或CCITT-建议G.709、图3.13/G,709所示,子系统单元TU12或TU22分布在周期各为500微秒的全帧中,这样的全帧包含4个周期为125微秒的帧,对每个帧的第一字节V1、V2、V3和V4在CCITT-建议中有所规定。字节V1总是位于全帧的第一行上。虚拟存贮器VC-31或虚拟存贮器VC-4的路径附加信息POH通过字节H4确定全帧。第一行由字节J1标示,在把子系统单元组TUG-22直接插入虚拟存贮器VC-4时,由虚拟存贮器VC-4的路径附加信息POH确定字节Vn的位置,而在通过虚拟存贮器VC-31进行插入时,虚拟存贮器VC-31的路径附加信息POH确定字节Vn的位置。
两种途径各有其优缺点,当不在联接线路中插入例如由一路16子系统单元组TUG-22形成另一路4子系统单元TU-31的变换器时,则需在联接线路两端设置相同的多路复接装置,这一点同样适用于最多为16个传输速率为8448千比特/秒的信号的传输或传输速度为8448和2048千比特/秒的混合信号(H12-信号)。这一点也适用于具有1.5兆比特/秒级的21子系统单元组TUG-21或具有3个子系统单元TU-32的的虚拟存贮器VC-4的结构(见图1上部)。
传输速率为34368千比特/秒的信号(H21信号)只能通过虚拟存贮器VC-31和子系统单元TU-31这一途径插入。n=1、2、3或4的n×4子系统单元组TUG-22与4-n子系统单元TU-31的混合未在CCITT-建议中规定。
取消子系统单元组TUG-22经过虚拟存贮器VC-31和子系统单元TU-31至虚拟存贮器VC-4的路径,是ETSI的图3在设置上区别于图1的标志。另外,虚拟存贮器VC-4可由n×4个子系统单元组TUG-22和4-n个子系统单元TUG-31两者混合构成,4个子系统单元组TUG-22组成一个子系统单元组TUG-31。与子系统单元TU-31不同的是该子系统单元组TUG-31没有自己的指示字和共同的路径附加信息,然而属于子系统单元组TUG-31的子系统单元TU-12或TU-22的指示字可以正常设置。其位置通过虚拟存贮器VC-4的路径附加信息VC-4POH确定。在这种混合下的存贮器C-4的开头4列包含属于TU-31的指示字或一固定的模式(填充)。
图4所示为一举例,把两个子系统单元组TUG-31、一个子系统单元TU-31和第三个子系统单元组TUG-31按列(spaltenwise)交替插入虚拟存贮器VC-4。通过用固定填充的字节(Fixed    stuff)FS和指示字TU-31PTR对开头4列计值,可识别其是否是子系统单元组TUG-31,亦或子系统单元TU-31。图4右下角展示的虚拟存贮器VC-31依据路径附加信息VC-4POH交替行被插入4列中的第3列,字节J1的位置由指示字 TU-31PTR描述,子系统单元组TUG-31在第1、第2和第4列中分别以字节V1开头,在该例中有48个这样的字节。
与在采用分出(drop)-插入(insert)-多路复接器时一样,在数字交叉联接器时,必须使汇合成一个新输出信号的全部信号同步于输出信号脉冲和帧。在同步-数字多路复接系列中,网络结点全部输出信号STM-1具有相同的同步脉冲和相同的帧。因此全部连续进入分开的子系统单元的按耦合矩阵重新组合的信号在组合前必须互相同步。
图5a为一个在输入侧设在转换矩阵网络之前的多路分接器。它包含一个AU-4-PTR-去耦分解器2、一个VC-4-POH-去耦分解器4、一个带有同步装置的存贮器-多路分接器6、一个并联分路器7、一个包含一个TU-3x-PTR去耦分解器8、一个TU-3x-转换矩阵网络-同步脉冲适配指示字-耦合器10和一个转换矩阵网络-附加信息-插入装置12的第一路径,以及设有一个包含一个固定的填充字节去耦器14、一个多重TU-Iy-PTR去耦分解器16、一个多重TU-Iy-PTR-转换矩阵网络-同步脉冲适配指示字-耦合和同步装置18、一个转换矩阵网络-附加信息-插入装置20的第二路径以及一个信号转换开关22。单元7至22应用于2兆比特/秒级为4重设置,而应用于1.5兆比特/秒级则为3重设置,带有同步装置的存贮器-多路分接器6的4个输出即为2兆比特/秒级而设。在欧洲系列中,x=1,y=2,在美国系列中,x=2和y=1。为清晰起见,每一个同步脉冲适配所需的缓冲存贮器在该图和以下的附图中没有示出。
同步传输模块STM-1的AU-4管理单元接往输入端1。AU-4-PTR指示字由AU-4-去耦分解器2通过输出端3去耦合和分解。保留的VC-4虚拟存贮器到达VC-4-POH-去耦器和分解器4,VC-4-POH-去耦器和计值器4对VC-4-POH路径附加信息分解并在输出端5将其输出。关于存贮器起始和全帧状态的信息传输至线路6、8、14、16、18和20。C-4存贮 器到达设有同步装置的存贮器-多路分接器6。在该存贮器-多路分接器中,就2兆比特/秒系列而言,它被分成4个TU-3x-子系统单元,就1.5兆比特/秒系列而言,它被分成3个TU-3x-子系统单元,4个TUG-3x子系统单元组或二者的混合体。或是分别有一个TU-3x子系统单元或是分别有一个TUG-3x子系统单元组被输往4个并联分路器7。
在第一路径上的TU-3x-PTR-去耦分解器8中,及在第二路径上的固定-填充字节去耦器14中检查是否存在一个TU-3x-PTR-指示字或固定的填充字节FS,如存在一个TU-3x-PTR-指示字,该指示字则被分解并由输出端9送出。关于存贮器起始和全帧状态的信息被传输至随后的线路10和12。如存在固定填充字节FS,则把FS从输出端15送出。
在TU-3x-PTR-去耦分解器8的输出端有一个带有其脉冲源的VC-3x-虚拟存贮器备用。使VC-3x-虚拟存贮器在TU-3x转换矩阵网络-同步脉冲适配指示字-耦合器10中在插入TU-3x-PTR-(KF)指示字的情况下,与局部的、由网络结点同步脉冲导出的转换矩阵网络同步脉冲同步,并在带有转换矩阵网络-附加信息KFOH的转换矩阵网络-附加信息-插入装置12内,在输入端13插入一个转换矩阵网络-全帧。若输出端23通过信号转换开关22与转换矩阵网络-附加信息-插入装置12的输出端连接,则在x=1的情况下,在输出端有一个D39-数字信号,在x=2的情况下则有一个D52信号供使用。该信号可被输往未描绘的用于分解VC-3x-虚拟存贮器的多路分接器,或者可被输往图5b中的多路复接器变成新AU-4-管理单元。
如在固定-填充字节-去耦合器14中确实识别出固定的填充字节,则会在去耦器14的主输出端出现一个TUG-3x-子系统单元组,该单元组不是由16个TU-12-子系统单元,就是由28个TU-11-子系统单元(m    TU-Iy-子系统单元)组成。在多重TU-Iy-PTR去耦器和分解器16内,m    TU-Iy-PTR-指示字被分解并通过输出端17送出。m    VC-Iy-虚拟存贮器由多 重-TU-Iy-PTR-去耦分解器16到达多重-TU-Iy-转换矩阵网络-同步脉冲适配指示字-耦合器-同步装置18。在插入m    TU-Iy-PTR-(KF)指示字的情况下,m    VC-Iy-虚拟存贮器同步于本地转换矩阵网络同步脉冲,而在转换矩阵网络-附加信息-插入装置20中,在输入转换矩阵网络-附加信息KFOH的情况下,由输入端21插入转换矩阵网络-全帧之中。如果信号转换开关22此时将输出端23与转换矩阵网络-附加信息-插入装置20的主输出端联在一起,则不是D39信号,就是D52信号抵达输出端23。
合理的是,转换矩阵网络-附加信息-插入装置20还具有“预定路线”(Router)功能(时间转换矩阵网络),借助它可改变m    VC-Iy-虚拟存贮器的时间顺序。
在输出端23处提供使用的D39或D52数字信号通过由时间间隙可控的转换矩阵网络或者被传至通过C-Iy-存贮器把各个VC-Iy-虚拟存贮器分解为准同步信号HIy的未示出的多路分接器,或者是依据图5b被输往建立新AU-4-管理单元的多路复接器。
图5b是转换矩阵网络发射侧的多路复接器。该装置包含一个并联分路器25、一个具有一个转换矩阵网络-附加信息-去耦装置26、一个TU-3x-转换矩阵网络-同步脉冲适配指示字-去耦分解器28和一个TU-3x-PTR-耦合器30的第一路径,还具有一个信号转换开关32、一存贮器-多路复接器33、一个VC-4-POH-耦合器34、一个AU-4-PTR-耦合器36,以及一个具有一个转换矩阵网络-附加信息-去耦合装置39、一个多重-TU-Iy-转换矩阵网络-同步脉冲适配指示字-去耦分解器41,一个多重-TU-Iy-PTR-耦合器43和一个固定一填充字节-耦合器45的第二路径。
多路复接方法依据与图5a多路分接器相逆转的顺序进行。首先在转换矩阵网络-附加信息-去耦装置26内,转换矩阵网络-附加信息KFOH 被去耦分解后由输出端27输出,在TU-3x-转换矩阵网络-同步脉冲适配指示字-去耦分解器28中,TU-3x-PTR-(KF)-指示字分解,由输出端29送出。在TU-3x-PTR-耦合器30中,通过输入端31将TU-3x-PTR-指示字补充到留下的VC-3x-虚拟存贮器中。因为所有D39或D52数字信号在转换矩阵网络前已同步于网络结点同步脉冲,因此此时不需要通过填充达到同步脉冲适配。
在转换矩阵网络-附加信息-去耦装置39内,在有D39或D52数字信号时分解转换矩阵网络-附加信息KFOH,并通过输出端40将其输出。残留的m    TU-Iy-子系统单元到达多重-TU-Iy-转换矩阵网络-同步脉冲适配指示字-去耦器和计值器41,在那里对m    TU-Iy-PTR-(KF)-指示字进行分解并通过输出端42将其输出。在这里也不需要通过填充来达到同步脉冲适配,因为所有的D39或D52数字信号已在转换矩阵网络之前同步于网络结点同步脉冲,m    TU-Iy-PTR指示字通过输入端44被输往多重-TU-Iy-PTR耦合器43内留下的VC-Iy-虚拟存贮器。固定的填充字节FS在固定的填充字节-耦合器45内补充TUG-3x子系统单元组。
信号转换开关32的位置依据D39或D52信号的信号内容而定或由网络管理单元确定。在存贮器-多路复接器33内对2兆比特/秒系列的4个和对1/5兆比特/秒系列的3个TU-3x-子系统单元与/或TUG-3x-子系统单元组进行按字节的嵌套。在VC-4-POH耦合器34内,VC-4-POH内务路径通过输入端35加到C-4-存贮器。在AU-4-PTR耦合器36内,通过输入端37,将一个AU-4-PTR-指示字加到这样形成的VC-4-虚拟存贮器中,使同步传输模块STM-1的一个AU-4-管理单元能在输出端38输出。
图5a示出的多路分接器和图5b示出的多路复接器适合于“分开(drop)和插入(insert)”功能、“选路”(Routing)功能和适用于在依据图3的ETSI建议的TUG-3x-子系统单元组的结点上的信号的交叉联接。
借助图6a和图6b示出的附加功能,图1中的TUG-2y子系统单元组也可通过VC-3x虚拟存贮器和TU-3x-子系统单元输往VC-4-虚拟存贮器并以相应的方式得到处理。
图6a中的多路分接器与图5a中的多路分接器相比,附加了一个包含并联分路器47、一个VC-3x-POH去耦器48和一个信号转换开关50的第三路径。图6b中的复接器与图5b中的复接器相比,附加了一个包含一个信号转换开关51、一个VC-3x-POH耦合器52和一并联分路器54的第三路径。如果要以封闭的形式接通VC-3x-虚拟存贮器,则路径经过单元47、10、12和22或通过25、26、28和51。而如果把VC-3x-虚拟存贮器分解为它的TU-Iy-子系统单元,这两个路径则通过单元47、48、50、16、18、20和22或通过25、39、41、43、54、52和51激活。VC-3x-POH-路径附加信息在VC-3x-POH去耦器48内通过输出端49从VC-3x-虚拟存贮器中取出和分解,为C-3X存贮器指出起始字节和全帧归属。C-3x-存贮器的内容具有与一个TUG-3x-子系统单元组相同的结构,因此,如图5a所示,可通过单元16、18和20继续进行处理。
在图6b中,VC-3x-POH路径附加信息通过输入端53相应地补充到VC-3x-POH耦合器52中。
图5a、5b、6a和6b示出的在各自的第一和第二路径中的功能在很大程度上一致。这样,在图5a和5b中,单元8和14分析并析取到达的TU-3x-子系统单元的指示字列。单元10和18用于插入同步于转换矩阵网络同步脉冲和全帧的TU-3x-PTR-(KF)-指示字,而单元12和20用于插入转换矩阵网络-附加信息KFOH。其相应情况适用于图5b和6b中的复接器一侧。
在图7示出的装置中,这些并联功能分别由唯一的功能单元实现。这些功能单元有标号。在这些标号中,两个原先的标号通过一条斜线连接。VC-3x-POH-去耦器48′和VC-3x-POH-耦合器52′尚须为各个第一和 第二路径承担接通功能。
到达输入端1的AU-4-管理单元在装置2、4和6中受到处理,与网络结点同步脉冲同步或与同步脉冲同步,并分解为它的TU-3x-子系统单元,或TUG-3x-子系位单元组。在单元8/14内确定,是否第一个指示字列含有一个TU-3x-PTR指示字或固定填充字节FS。在第一种情况下,只有该行的头三个字节被分解并从信号中取出。而在第二种情况下,具有9个字节的整个列被引用。若TU-3x子系统单元或TUG-3x子系统单元组应进一步分解为它的m    TU-Iy-子系统单元,那么对TU-3x子系统单元而言首先在单元48′中分解VC-3x-POH路径附加信息。对TUG-3x-子系统单元组而言,该步骤被取消。然后,在单元16内m    TU-Iy-PTR指示字必面借助来自VC-4-POH路径附加信息或VC-3x-POH-路径附加信息的字节H4得到鉴定。跟着在单元10/18内实现与转换矩阵网络同步脉冲和全帧的同步并置入转换矩阵网络的TU-3x-PTR-(KF)-指示字或TU-Iy-PTR-(KF)-指示字。通过在单元12/20内置入转换矩阵网络-附加信息KFOH形成D39或D52信号。
反方向复接信号的形成在输入端24和输出端38之间相应进行。所有的功能单元均通过总线系统57由微处理机55控制,微处理机通过接口56与一个网络管理系统联接。
1.多路分接器入口
2.AU-PTR-输出耦合器和分解器
3.AU-PTR-出口
4.Vc-4-POH输出耦合器和分解器
5.Vc-4-POH出口
6.存贮器-多路分接器和同步装置
7.并联分路器
8.TU-3X-PTR-输出耦合器和分解器
9.TU-3X-出口
10.TU-3X-转换矩阵网络-同步脉冲适配指示字-输入耦合器
11.TU-3X-转换矩阵网络-同步脉冲适配指示字-入口
12.转换矩阵网络-附加信息-插入装置
13.转换矩阵网络-附加信息-入口
14.固定填充字节-输出耦合器
15.固定填充字节-出口
16.数倍-TU-Iy-PTR输出耦合器和-分解器
17.数倍-TU-Iy-PTR-出口
18.数倍-TU-Iy-转换矩阵网络-同步脉冲适配指示字-输入耦合器-和同步装置
19.数倍-TU-Iy-转换矩阵网络-同步脉冲适配指示字-入口
20.转换矩阵网络-附加信息-输入装置
21.转换矩阵网络-附加信息-入口
22.信号转换开关
23.多路分接器出口
24.多路复接器入口
25.并联分路器
26.转移矩阵网络-附加信息-输出耦合装置
27.转移矩阵网络-附加信息-出口
28.TU-3X-转移矩阵网络-同步脉冲适配指示字-输出耦合器和-分解器
29.TU-3X-转移矩阵网络-同步脉冲适配指示字-出口
30.TU-3X-PTR输入耦合器
31.TU-3X-PTR-入口
32.信号转移开关
33.存贮器-多路复接器
34.Vc-4-POH-输入耦合器
35.Vc-4-POH-入口
36.AU-4-PTR-输入耦合器
37.AU-4-PTR-入口
38.多路复接器出口
39.转换矩阵网络-附加信息-输出耦合装置
40.转换矩阵网络-附加信息-出口
41.数倍-TU-Iy-转换矩阵网络-同步脉冲适配指示字-输出耦合器和-分解器
42.数倍-TU-Iy-转换矩阵网络-同步脉冲适配指示字出口
43.数倍-TU-Iy-PTR-输入耦合器
44.数倍-TU-Iy-PTR-入口
45.固定填充字节-输入耦合器
46.固定填充字节-入口
47.并联分路器
48.Vc-3X-POH-输出耦合器
48′.Vc-3X-POH-输出耦合器-和穿通装置
49.Vc-3X-POH-入口
50.信号转换开关
51.信号转换开关
52.Vc-3X-POH-输入耦合器
52′.Vc-3X-POH-输入耦合器和穿通装置
53.Vc-3X-POH-入口
54.并联分路器
55.微处理机
56.微机接口
57.总线
AU    管理单元(Administration  unit)
C    存贮器(container)
D39    数字信号38912千位/秒
D52    数字信号51968千位/秒
FS    固定填充字节(Fixed  stuff)
H    数字信号
KF    转换矩阵网络
KFOH    转换矩阵网络-附加信息(overhead)
POH    内务路径(path  overhead)
PTR    指示字(pointer)
SOH    内务段(section  overhead)
STM    同步传输模式(synchronous  Transport  Module)
TU    子系统单元(Tributary  unit)
TUG.    子系统组(Tributary  unit  Group)
Vc.    虚拟存贮器(virtual  container)

Claims (14)

1、同步-数字多路复接系列的STM-1信号的交叉联接方法,
多次应用多路分接手段,为了把1544-、6312-、44736-、2048-、和或34368千位/秒的信号分开,有选择地通过不同的路径,把每个STM-1信号先分解为3个(AU-32、TU-32、TUG32),或4个(AU-31、TU-31、TUG31)上一级单元,随后再把这些上一级单元分别分解为下一级单元(TUG-21、TU-11、TU-12、TUG22、TU12、TU22)包括各个输出端(Vc-32、Vc-31),
多次应用与该多路分接相反的多路复接手段,并
应用转换矩阵网络运行的手段
其特征在于,
在多路分接方法中,STM-1信号在具有几乎相同规模的虚拟存贮器组中被分解,
在放弃不再需要的附加信号的情况下为了形成一致的转换矩阵网络-输入信号,分别有一个独特的转换矩阵网络-同步脉冲适配指示字和一个独特的转换矩阵网络-附加信息附加给上述虚拟存贮器组,
在转换矩阵网络-输入信号的信号内容和/或一个网络-管理(单元)控制下,分别来源于一个上一级单元的转换矩阵网络-输入信号输往转换矩阵网络,
虚拟存贮器在接收前将转换矩阵网络-输入信号变换为转换矩阵网络-输出信号,
从转换矩阵网络-输出信号取出转换矩阵网络-附加信息并加以分解,
转换矩阵网络-输出信号由一多路复接方法处理,以形成STM-1输出信号,
控制转换矩阵网络-输出信号的信号内容和/或控制网络-管理单元,以便每次选择多路复接方法中的一个路径。
2、依据权利要求1的方法,其特征在于,
转换矩阵网络-帧识别字、转换矩阵网络路径地址、转换矩阵网络-质量控制信息被规定为转换矩阵网络附加信息。
3、依据权利要求1的方法,其特征在于,
转换矩阵网络-附加信息仅被附加给输往转换矩阵网络的转换矩阵-输入信号。
4、依据权利要求1的方法,其特征在于,
所说的虚拟存贮器组为:16×VC-12、4×VC-22、1×VC-31、20×VC-11与/或5×VC-21,
所说的转换矩阵网络-同步脉冲适配指示字为TU-12PTR(KF)、TU-22PTR(KF)、TU-31PTR(KF)、TU-11PTR(KF)和/或TU-21PRR(KF),
所说的转换矩阵网络-输入信号及输出信号(D39)的位速率为38912千比特/秒。
5、依据权利要求1的方法,其特征在于,
所说的虚拟存贮器组为28×VC-11、7×VC-21、1×VC-32与/或21×VC-12,所说的转换矩阵网络-同步脉冲适配指示字为TU-11PTR(KF)、TU-21PTR(KF),TU-32PTR(KF)和/或TU-12PTR(KF),
所说的转换矩阵网络-输入信号和转换矩阵网络-输出信号(D52)的位速率为51968千比特/秒。
6、依据权利要求1的方法,为在转换矩阵网络-输入侧,
对AU4-PTR-管理单元指示字去耦和分解,从STM-1信号的AU-4管理单元中取出VC-4-虚拟存贮器,
对VC-4-POH-路径附加信息去耦合并分解,由VC-4-虚拟存贮器取出它的C-4-存贮器,并且
将C-4存贮器分成4个分别由一个TU-3x-子系统单元或TUG-3x-子系统单元组成的可变换选择对,
其特征在于:
每个可变换选择对被输往两个其输入侧相连、其输出侧可交替与转换矩阵网络接通的路径,
在第一路径上通过对TUG-3x-PTR-子系统单元组指示字去耦和分解,从TU-3x-子系统单元中取出它的VC-3x-虚拟存贮器,并将TU-3x-PTR-(KF)-转换矩阵网络-同步脉冲适配指示字和转换矩阵网络-附加信息(KFOH)输往VC-3x虚拟存贮器,
在第二路径上,通过分解,从TUG-3x-子系统单元组中取出m数目的TUG-Iy-PTR-子系统单元组指示字和一个固定填充(FS),并且为了形成转换矩阵网络-输入信号(D39、D52),将m数目的TUG-Iy-PTR-(KF)-转换矩阵网络-同步脉冲适配指示字和转换矩阵网络-附加信息(KFOH)送往留下的m数目的VC-Iy-虚拟存贮器(X=1和y=2,或x=2、y=1)。
7、依据权利要求6的方法,其特征在于,
将VC-3x-虚拟存贮器送往由第一路径分枝出的第三路径,
在第三路径上,通过对其VC-3x-POH-路径附加信息进行去耦和分解,从VC-3x-虚拟存贮器中取出它的C-3x-存贮器,
通过关断第二路径上的相应的第一部分,将代替没有固定填充的TUG-3x-子系统单元组的C-3x-存贮器,送给第二路径的保留部分。
8、依据权利要求1为分别4个转换矩阵网络-输出信号的方法,
其特征在于:
为了形成一个VC-4-虚拟存贮器,分别把一个VC-4-POH-路径附加信息插入C-4存贮器,
为了形成STM-1信号的AU-4-管理单元,分别把一个AU-4-PTR-指示字插入VC-4-虚拟存贮器,
由4个转换矩阵网络-输出信号组成组,
每个转换矩阵网络-输出信号(D39、D52)被输往两个输入侧相连而在输出侧交替接通的路径,
在第一路径上,为了获得TU-3x-子系统单元,取出转换矩阵网络-附加信息(KFOH)和TU-3x-PTR-(KF)-转换矩阵网络-同步脉冲适配指示字,并插入一个TU-3x-PTR-指示字,
在第二路径中,为获得TUG-3x-子系统单元组,取出转换矩阵网络-附加信息(KFOH)和m个TU-Iy-pPTR-(KF)-转换矩阵网络-同步脉冲适配指示字,并插入m个TU-Iy-PTR-指示字和一个固定填充(FS),
或是将TU-3x-子系统单元或是将4个可变换选择对中的每对中的TUG-3x-子系统单元组插入C-4存贮器(x=1的y=2或x=2和y=1)。
9、依据权利要求8的方法,其特征在于,
没有固定填充的TU-3x-子系统单元组被输往在耦合3m个TU-Iy-PTR指示字后由第二路径分枝出的第三路径,
在第三路径中,为了形成VC-3x-虚拟存贮器,将VC-3x-POH-路径附加信息插入C-3x-存贮器,
为了接收TU-3x-PTR指示字,在关断第一路径的相应的第一部分的同时,该VC-3x-虚拟存贮器被送往第一路径的保留部分。
10、依据权利要求6的方法,其特征是,具有各自配置的第一和第二路径中的相同方法步骤按时分多路复接方式进行。
11、依据权利要求8的方法,其特征是,
具有各自配置的第一和第二路径中的相同方法步骤按时分多路复接方式进行。
12、依据权利要求1的方法,其特征在于,
转换开关动作是由信号内容和/或网络-管理(系统)触发的。
13、依据权利要求1的方法,其特征在于,程序步骤是由微处理机所控制的。
14、依据权利要求1的方法,其特征在于,
该方法在一集成电路中实施。
CN90107938.3A 1989-08-31 1990-08-31 同步数字多路复接系列stm-1信号的交叉联接方法 Expired CN1016554B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
DE3928905 1989-08-31
DE3930007.2 1989-09-08
DE3928905.2 1989-09-08
DE3930007 1989-09-08

Publications (2)

Publication Number Publication Date
CN1051646A CN1051646A (zh) 1991-05-22
CN1016554B true CN1016554B (zh) 1992-05-06

Family

ID=25884631

Family Applications (1)

Application Number Title Priority Date Filing Date
CN90107938.3A Expired CN1016554B (zh) 1989-08-31 1990-08-31 同步数字多路复接系列stm-1信号的交叉联接方法

Country Status (17)

Country Link
EP (1) EP0415112B1 (zh)
JP (1) JPH0695665B2 (zh)
CN (1) CN1016554B (zh)
AT (1) ATE129838T1 (zh)
AU (1) AU613839B2 (zh)
BR (1) BR9004304A (zh)
CA (1) CA2024215C (zh)
DE (1) DE59009834D1 (zh)
DK (1) DK0415112T3 (zh)
ES (1) ES2079406T3 (zh)
FI (1) FI110463B (zh)
IE (1) IE903147A1 (zh)
LU (1) LU87713A1 (zh)
NO (1) NO302266B1 (zh)
PT (1) PT95143B (zh)
RU (1) RU2106067C1 (zh)
YU (1) YU47693B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4104238A1 (de) * 1991-02-12 1992-08-13 Siemens Ag Verfahren zum empfang und zur abgabe von rahmenkoepfen von und fuer stm-1-signale in einem rahmenkopf-server eines netzknotens
GB2253973B (en) * 1991-03-22 1995-06-07 Plessey Telecomm Multiplex data ring transmission
US5329520A (en) * 1992-07-17 1994-07-12 Alcatel Network Systems, Inc. High-speed facility protection in a digital telecommunications system
FI94813C (fi) * 1993-11-12 1995-10-25 Nokia Telecommunications Oy Menetelmä synkronisessa digitaalisessa tietoliikennejärjestelmässä käytettävän signaalin vastaanottamiseksi
US5893133A (en) * 1995-08-16 1999-04-06 International Business Machines Corporation Keyboard for a system and method for processing Chinese language text
CN1076914C (zh) * 1997-05-17 2001-12-26 华为技术有限公司 光同步数字传输设备的分插复用器
DE19740107A1 (de) 1997-09-12 1999-03-18 Alsthom Cge Alcatel Verfahren zum Übertragen von Datenpaketen und zur Durchführung des Verfahrens geeignetes Netzelement
CN1298117C (zh) * 2002-11-21 2007-01-31 中兴通讯股份有限公司 浮动指针的交叉处理的方法
CA2804418C (en) * 2010-08-10 2016-05-31 Huawei Technologies Co., Ltd. Method, system and device for transmitting synchronous digital hierarchy signals through microwave

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61135243A (ja) * 1984-12-06 1986-06-23 Fujitsu Ltd 多重伝送方法
DE3511352A1 (de) * 1985-03-28 1986-10-09 Siemens AG, 1000 Berlin und 8000 München Verfahren und koppeleinrichtung zum verteilen von plesiochronen breitband-digitalsignalen
NL8501738A (nl) * 1985-06-17 1987-01-16 Philips Nv Hogere orde digitaal transmissiesysteem voorzien van een multiplexer en een demultiplexer.
CA1265227A (en) * 1985-07-08 1990-01-30 Reginhard Pospischil Method for monitoring and controlling the traffic in digital transmission networks
US4998242A (en) * 1988-12-09 1991-03-05 Transwitch Corp. Virtual tributary cross connect switch and switch network utilizing the same

Also Published As

Publication number Publication date
EP0415112A2 (de) 1991-03-06
ATE129838T1 (de) 1995-11-15
CN1051646A (zh) 1991-05-22
AU613839B2 (en) 1991-08-08
BR9004304A (pt) 1991-09-03
PT95143B (pt) 1997-09-30
DK0415112T3 (da) 1996-03-04
ES2079406T3 (es) 1996-01-16
EP0415112B1 (de) 1995-11-02
FI904286A0 (fi) 1990-08-30
LU87713A1 (de) 1990-07-24
RU2106067C1 (ru) 1998-02-27
YU163790A (sh) 1994-04-05
YU47693B (sh) 1996-01-08
NO302266B1 (no) 1998-02-09
NO903785D0 (no) 1990-08-29
NO903785L (no) 1991-03-01
PT95143A (pt) 1992-04-30
DE59009834D1 (de) 1995-12-07
AU6197490A (en) 1991-03-21
IE903147A1 (en) 1991-03-13
JPH03102929A (ja) 1991-04-30
CA2024215A1 (en) 1991-03-01
JPH0695665B2 (ja) 1994-11-24
EP0415112A3 (en) 1992-06-10
CA2024215C (en) 2001-06-05
FI110463B (fi) 2003-01-31

Similar Documents

Publication Publication Date Title
CN1083186C (zh) 用于终接并产生同步传输信号的处理器装置
US6965612B2 (en) Methods and apparatus for the hardware implementation of virtual concatenation and link capacity adjustment over SONET/SDH frames
AU620744B2 (en) Method for transmitting a digital broadband signal in a tributary unit concatenation via a network of a synchronous digital multiplex hierarchy
US5267239A (en) Cross-connect method for STM-1 signals of the synchronous digital multiplex hierarchy
US20110170864A1 (en) Interface device, demultiplexing method, and multiplexing method
CN1439205A (zh) 同步光网络环上等时的和突发数据的传输
JP2004529594A (ja) データ伝送方法および装置
EP2079177A1 (en) Method and device to adjust the signal of the optical transport network
CN1267164A (zh) 传输低速同步数字系列信号的传输方法与装置
US5579323A (en) Virtual tributary/tributary unit transport method and apparatus
CN1016554B (zh) 同步数字多路复接系列stm-1信号的交叉联接方法
US5955959A (en) Synchronization message transmitting apparatus
US5265095A (en) Method for inputting signals into and outputting signals out from subareas of the auxiliary signals of transport modules of a synchronous digital signal hierarchy
AU627338B2 (en) Method for the through-connection of multiplex signals via cross connectors
US6891862B1 (en) Multiplex hierarchy for high capacity transport systems
CN1625858A (zh) 通信系统
US7839885B2 (en) Connection memory for tributary time-space switches
CN1397118A (zh) 用于在一个电信网内清楚表示告警的方法
US20070206646A1 (en) Flexible tributary interface with serial control line
US20040042462A1 (en) Synchonous transmission network node
CA2358058A1 (en) Transport module for sdh/sonet
CN1486000A (zh) 相位调整装置、相位调整方法和用于相位调整方法的程序
JPH06112917A (ja) 多重通信方法および装置
EP1040708B1 (en) Inserting a plurality of higher order virtual containers into a higher order stmframe in an sdh system
EP1047214A2 (en) Multiplex structures for communications system

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C13 Decision
GR02 Examined patent application
C14 Grant of patent or utility model
GR01 Patent grant
C15 Extension of patent right duration from 15 to 20 years for appl. with date before 31.12.1992 and still valid on 11.12.2001 (patent law change 1993)
OR01 Other related matters
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee