CN101577248A - 阵列基板及其形成方法 - Google Patents

阵列基板及其形成方法 Download PDF

Info

Publication number
CN101577248A
CN101577248A CNA2009101461127A CN200910146112A CN101577248A CN 101577248 A CN101577248 A CN 101577248A CN A2009101461127 A CNA2009101461127 A CN A2009101461127A CN 200910146112 A CN200910146112 A CN 200910146112A CN 101577248 A CN101577248 A CN 101577248A
Authority
CN
China
Prior art keywords
insulating barrier
data wire
array base
base palte
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2009101461127A
Other languages
English (en)
Other versions
CN101577248B (zh
Inventor
林祥麟
林敬桓
石志鸿
黄伟明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Priority to CN2009101461127A priority Critical patent/CN101577248B/zh
Publication of CN101577248A publication Critical patent/CN101577248A/zh
Application granted granted Critical
Publication of CN101577248B publication Critical patent/CN101577248B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明提供一种阵列基板及其形成方法,其数据线是由第一线段及第二线段组成,两者以接触垫电连接。上述的数据线与像素电极之间夹设一遮蔽电极,且遮蔽电极与数据线的第一线段之间夹设有第一及第二绝缘层。另一方面,数据线的第二线段与栅极线垂直相交的部分夹设有第一绝缘层。藉由上述设计,可减少导电层之间的偶合效应,例如降低数据线和遮蔽电极的寄生电容延迟。同时由于遮蔽电极与数据线的第一线段之间相隔两层绝缘层,可以减少两电极层短路的机率,而增加生产时的良率。

Description

阵列基板及其形成方法
技术领域
本发明是关于一种显示器,更特别关于阵列基板结构及其形成方法。
背景技术
目前的液晶显示器制造,元件像素开口率的设计大小直接影响到背光来源的利用率,也影响到面板的显示亮度。影响开口率设计大小的最主要因素,在于透明导电电极与数据配线(data line)之间的距离,当透明导电电极与数据配线过于接近,其所受的杂散电容Cpd(capacitance between pixel and data line)会变大。这将导致像素电极上充饱的电荷在下个信号转换前,受到数据配线传送不同电压的影响而产生串音效应(cross talk)。
为减少Cpd的效应,有一种高开口率的结构为在数据线与像素电极之间再夹设遮蔽电极,而此遮蔽电极电连结共通电位(common voltage),因为遮蔽电极遮蔽掉数据线的电场,所以像素电极并不会受数据电极信号的影响,减少了Cpd所产生的串音效应。上述结构的上视图如图1A所示。在图1A中,关于晶体管的A-A’切线及关于数据线的B-B’切线的剖视结构如图1B所示。在上述结构中,先在基板10上形成栅极线11后,以绝缘层12A覆盖上述结构。接着依序形成半导体层13及欧姆接触层15,再形成金属图案作为晶体管的源极/漏极17A及数据线17B,接着形成绝缘层12B覆盖上述结构后,然后形成遮蔽电极18于数据线17B上方,用以降低Cpd效应。接着形成绝缘层12C覆盖上述结构,并移除部份绝缘层12B及12C以露出晶体管部分漏极17A而形成接触窗A。最后形成像素电极19于像素区的绝缘层12C上,且像素电极19经由接触窗A电连接至控制所述像素区的晶体管的部分漏极17A。
虽然上述结构可解决Cpd的问题,但由于数据线17B和遮蔽电极18,亦称共通电极(common electrode)的重迭面积增加,两者之间的电性耦合将使数据线的寄生电容延迟问题恶化。
综上所述,目前急需在不大幅更动现有机台及工艺的前提下,同时改善Cpd及共通电极(common line)与数据线(data line)之间的寄生电容的结构。
发明内容
本发明提供一种一种形成阵列基板的方法,包括提供基板;形成第一图案化导电层于基板上以定义栅极线、栅极、与第一数据线及其一端具第一数据线接触垫;形成第一绝缘层于第一图案化导电层上;形成图案化半导体通道层于栅极上;移除部分第一绝缘层,以露出部份第一数据线接触垫;形成第二图案化导电层,以同时定义源极/漏极于半导体通道层上,以及第二数据线及其一端具有第二数据线接触垫,其中第二数据线跨过栅极线,且第二数据线与栅极线相交处隔有第一绝缘层;形成第二绝缘层覆盖第二图案化导电层;形成第三图案化导电层于第一数据线与第二数据线上,其中第一数据线与第三图案化导电层之间隔有第一绝缘层与第二绝缘层;形成第三绝缘层覆盖第三图案化导电层、第二数据线、源极/漏极、及第二绝缘层;移除漏极上的部分第二绝缘层及第三绝缘层,露出部份漏极,以形成接触窗;以及形成像素电极覆盖第三绝缘层并经由接触窗电连接至露出的部份漏极。
本发明更提供一种阵列基板,包括像素区位于基板上,是由栅极线与第一数据线及第二数据线定义而成,其中第一数据线的一端与第二数据线电连接,第二数据线跨过栅极线,且第二数据线与栅极线相交处隔有第一绝缘层;薄膜晶体管,包括栅极连接至栅极线、半导体通道层、以及源极/漏极;第一绝缘层,位于第一数据线及栅极上;第二绝缘层,位于第二数据线、第一绝缘层、源极/漏极、及部份半导体层上,并露出部份漏极;遮避电极,位于第一数据线及/或第二数据线上,其中部分电极与第一数据线之间隔有第一绝缘层及第二绝缘层;第三绝缘层,覆盖遮避电极及第二绝缘层,并露出部分漏极;以及像素电极,覆盖像素区的部分第三绝缘层并电连接漏极。
附图说明
图1A是已知技艺中,阵列基板的上视图;
图1B是已知技艺中,阵列基板的剖视图;
图2是本发明一实施例中,阵列基板的上视图;以及
图3A-图3G是本发明一实施例中,形成阵列基板的工艺剖视图。
附图标号:
10、20~基板;
11、21A~栅极线;
12A、12B、12C、22B、22C~绝缘层;
13、23~半导体通道层;
15、25~欧姆接触层;
17A、27B~源极/漏极;
17B~数据线;
18、28~遮蔽电极;
19、29~像素电极;
21B~栅极;
21C~第一数据线;
21D~第一数据线接触垫;
22A~栅极绝缘层;
27A~第二数据线;
27D~第二数据线接触垫;
100、200~像素区;
101~图案化导电层;
103~第二图案化导电层;
A~接触窗;
B~第一接触窗;
C~第二接触窗。
具体实施方式
为解决已知工艺的问题,本发明提供一种阵列基板的结构,其上视图如图2所示,且图2中切线A-A’、B-B’、与C-C’的剖视图均图示于图3G中。
为形成上述结构,首先提供基板20。接着形成图案化导电层101于基板20上如图3A所示,此图案化导电层101定义出栅极线21A、与栅极线21A电连接的晶体管栅极21B、第一数据线21C及其一端具第一数据线接触垫21D,且第一数据线及其一端的第一数据线接触垫是同时定义完成,且接触垫亦可因设计不同,而位于数据线的各端。形成第一图案化导电层101的方式包括先于基板100上形成第一导电层(未图示),并将第一导电层(未图示)图案化。上述的基板20的材质可为透光材质如玻璃、石英或其它透明材质、不透光材质如陶瓷、晶圆或其它不透明材质、或可挠性材质如塑胶、橡胶、聚酯、聚碳酸酯或其它可挠性材质。图案化导电层101可为金属如钛、钽、银、金、铂、铜、铝、钼、钕、钨、铬、铑、铼、钌、钴、其他合适金属、或上述合金;金属氧化物如铟锡氧化物(indium tin oxide,ITO)、铟锌氧化物(indium zincoxide,IZO)、或上述的多层结构。
接着如图3B所示,以栅极绝缘层22A覆盖图案化导电层101后,于栅极21B上方的栅极绝缘层22A上形成半导体通道层23。在本发明一实施例中,可视情况需要进一步形成欧姆接触层25于半导体通道层23上。栅极绝缘层22A的材质可为有机材质如光阻、有机硅化合物、或其它有机材质、无机材质如氮化硅、氧化硅、氮氧化硅、碳氧化硅、碳化硅或其他无机材质、或上述材质的组合。半导体通道层23一般为半导体层如非晶硅、多晶硅、微晶硅、单晶硅、或上述材料的组合,其形成方式可为化学气相沉积法(CVD)、等离子体增强化学气相沉积法(PECVD)、快速升温式化学气相沉积法(RTCVD)、超高真空化学气相沉积法(UHV/CVD)、或分子束外延成长法(MBE)。欧姆接触层25一般为掺杂硅,可视情况需要选择n型或p型掺杂。
另外,形成半导体通道层23的方法包括以下步骤。首先,于栅极绝缘层22A上形成非晶硅等半导体材料层(未图示),并可选择性进行掺杂工艺,以于半导体材料层(未图示)的上表面形成欧姆接触材料层(未图示),然后,图案化半导体材料层(未图示),以形成位于栅极112上方的半导体通道层23及其上表面的欧姆接触层25。接下来的说明将以具有欧姆接触为例来说明。
接着如图3C所示,移除部份栅极绝缘层22A,以形成第一接触窗B并露出部分第一数据线一端的接触垫21D。移除栅极绝缘层22A方式为一般光刻工艺配合干刻蚀或湿刻蚀。
接着请参考图3D及图2,于栅极绝缘层22A、半导体通道层23以及欧姆接触层25上形成第二图案化导电层103。具体而言,形成第二图案化导电层103的方式例如是于栅极绝缘层22A以及欧姆接触层25上形成第二导电层(未图示),并将第二导电层(未图示)图案化,以形成第二图案化导电层103。值得注意的是,在第二导电层(未图示)进行图案化的同时,部分的欧姆接触层25会一并地被移除。详言之,在第二导电层(未图示)被图案化之后,会形成第二数据线27A及其一端具有第二数据线接触垫27D、源极与漏极27B,且第二数据线及其一端的第二数据线接触垫是同时定义完成,且接触垫亦可因设计不同,而位于数据线的各端,而未被源极以及漏极27B所覆盖住的欧姆接触层25会被移除,直到部分的半导体通道层23被暴露出来为止。
由图3D及图2可知,第二数据线接触垫27D与第第一数据线第一数据线第一数据线接触垫21D,经由第一接触窗B而电连接,且第二数据线27A并跨过栅极线21A以连接另一像素的第一数据线接触垫(未图示)。由图3D的D-D’切线可知,第二数据线27A与栅极线相交重迭的部份隔有栅极绝缘层22A。在这必需说明的是,第一数据线21C与第二数据线27A之间的长度比例约介于1∶1至15∶1之间,且以第一数据线27A的长度越长于第二数据现为最佳,例如第一数据线21C与第二数据线27A之间的长度比介于13∶1至15∶1之间。当后续形成的共通电极(或称遮蔽电极)与第二数据线27A的重迭比例比起第一数据线较低时,可有效减少数据线与共通电极之间的寄生电容。上述的第二图案化导电层103可为金属如钛、钽、银、金、铂、铜、铝、钼、钕、钨、铬、铑、铼、钌、钴、或其它金属、上述的合金、或上述的多层结构。
接着如图3E所示,于栅极绝缘层22A上形成绝缘层22B,以覆盖第二图案化导电层103。形成绝缘层22B的方法包括先于基板100上形成覆盖于栅极绝缘层22A以及第二图案化导电层103上的第二介电层(未图示)。接下来,形成遮蔽电极28于第一数据线21C、第一数据线接触垫21D、及第二数据线27A上。形成遮蔽电极28的方法包括先形成覆盖于绝缘层22B上的第三层导体层(未图示),并将第三导电层(未图示)图案化。
绝缘层22B的材质选择及形成方法类似栅极绝缘层22A,两者可采用相同或不同材质。在本发明一实施例中,栅极绝缘层22A及绝缘层22B的总厚度介于6000μm至12000μm,或介于4000μm至7000μm。在本发明另一实施例中,绝缘层22B的厚度介于1500μm至6000μm,其中以厚度介于3000μm至4000μm较佳。遮蔽电极28的材质选择类似前述的图案化导电层。遮蔽电极28电连接共通电极,所以兼具共通电极的作用,其共通电位可遮蔽数据线电场并降低Cpd效应以改善串音问题。与已知技艺相较,其数据线17B及遮蔽电极18之间只有单一绝缘层12B如图1B所示。本发明的数据线段的主要部份第一数据线21C与遮蔽电极28之间隔有栅极绝缘层22A及22B,可减少两者之间的耦合效应,并降低数据线的寄生电容延迟的问题。另一方面,由于第一数据线21C与遮蔽电极28之间隔有两层绝缘层,更可减少两电极层之间线路短路的机率,进而增加产品良率。
接着如图3F所示,于遮蔽电极28及绝缘层22B上形成保护层22C,接下来移除部份的绝缘层22B及其下的保护层22C,形成第二接触窗C以露出晶体管的部分漏极27B。保护层22C的组成及形成方法类似于栅极绝缘层22A及绝缘层22B,可采用相同或不同的材料。
最后如图3G所示,于保护层22C上形成像素电极29,以使像素电极29是藉由第二接触窗C与漏极27B电连接。像素电极29的形成方式可以是于保护层22C上形成铟锡氧化物、铟锌氧化物或是其他材质的透明导体层(未图示),并将透明导体层(未图示)图案化以形成像素电极29。
像素电极29的材质为透明导体层,较佳为铟锡氧化物、铟锌氧化物、铝锌氧化物、镉锡氧化物、或上述材质的组合。如图3G的B-B’切线所示,像素电极29、绝缘层22C、与遮蔽电极28重迭的部份可构成储存电容。由于第一数据线21C与遮蔽电极28之间隔有两层绝缘层,也就是栅极绝缘层22A及绝缘层22B,除了可以减少导体层之间的偶合效应、串音等问题,例如降低第一数据线21C和遮蔽电极28的寄生电容延迟、第一数据线21C与像素电极29之间串音等问题外,更可减少两电极层之间线路短路的机率,进而增加产品良率。
虽然本发明已以数个较佳实施例揭露如上,然其并非用以限定本发明,任何熟悉本技术领域的人员,在不脱离本发明的精神和范围内,当可作任意的更动与润饰,因此本发明的保护范围当视权利要求范围所界定为准。

Claims (21)

1.一种形成阵列基板的方法,其特征在于,所述方法包括:
提供一基板;
形成一第一图案化导电层于所述基板上以定义一栅极线、一栅极、与一第一数据线及其一端具一第一数据线接触垫;
形成一第一绝缘层于所述第一图案化导电层上;
形成一图案化半导体通道层于所述栅极上;
移除所述部分所述第一绝缘层,以露出部份所述第一数据线接触垫;
形成一第二图案化导电层,以同时定义一源极/漏极于所述半导体通道层上,以及一第二数据线及其一端具有第二数据线接触垫,其中所述第二数据线跨过所述栅极线,且所述第二数据线与所述栅极线相交处隔有所述第一绝缘层;
形成一第二绝缘层覆盖所述第二图案化导电层;
形成一第三图案化导电层于所述第一数据线与所述第二数据线上,其中所述第一数据线与所述第三图案化导电层之间隔有所述第一绝缘层与所述第二绝缘层;
形成一第三绝缘层覆盖所述第三图案化导电层、所述第二数据线、所述源极/漏极、及所述第二绝缘层;
移除所述漏极上的部分所述第二绝缘层及所述第三绝缘层,露出部份所述漏极,以形成一接触窗;以及
形成一像素电极覆盖所述第三绝缘层并经由所述接触窗电连接至露出的部份漏极。
2.如权利要求1所述的形成阵列基板的方法,其特征在于,所述第一绝缘层与所述第二绝缘层包括氮化硅、氧化硅、氮氧化硅、碳化硅、或上述材质的多层结构。
3.如权利要求1所述的形成阵列基板的方法,其特征在于,所述第一绝缘层与所述第二绝缘层的组成及/或不同。
4.如权利要求1所述的形成阵列基板的方法,其特征在于,所述第二绝缘层的厚度介于1500μm至6000μm。
5.如权利要求1所述的形成阵列基板的方法,其特征在于,所述第二绝缘层的厚度介于3000μm至4000μm。
6.如权利要求1所述的形成阵列基板的方法,其特征在于,所述第一绝缘层及所述第二绝缘层的总厚度介于6000μm至12000μm。
7.如权利要求1所述的形成阵列基板的方法,其特征在于,所述第一绝缘层及所述第二绝缘层的总厚度介于4000μm至7000μm。
8.如权利要求1所述的形成阵列基板的方法,其特征在于,所述方法更包括形成一欧姆接触层于所述半导体通道层与所述源极/漏极之间。
9.如权利要求1所述的形成阵列基板的方法,其特征在于,部分所述像素电极和所述图案化第三导电层重迭。
10.如权利要求9所述的形成阵列基板的方法,其特征在于,所述图案化第三导电层、所述第三图案化导电层上方的所述第三绝缘层、及和第三图案化导电层重迭的部分像素电极形成一储存电容。
11.一种阵列基板,其特征在于,所述阵列基板包括:
一基板;
一像素区位于所述基板上,是由一栅极线与一第一数据线及一第二数据线定义而成,其中所述第一数据线的一端与所述第二数据线电连接,所述第二数据线跨过所述栅极线,且所述第二数据线与所述栅极线相交处隔有一第一绝缘层;
一薄膜晶体管,包括一栅极连接至所述栅极线、一半导体通道层、以及一源极/漏极;
一第一绝缘层,位于所述第一数据线及所述栅极上;
一第二绝缘层,位于所述第二数据线、所述第一绝缘层、所述源极/漏极、及部份所述半导体层上,并露出部份所述漏极;
一遮蔽电极,位于所述第一数据线及/或所述第二数据线上,其中部分所述电极与所述第一数据线之间隔有所述第一绝缘层及所述第二绝缘层;
一第三绝缘层,覆盖所述遮蔽电极及所述第二绝缘层,并露出部分所述漏极;以及
一像素电极,覆盖所述像素区的部分所述第三绝缘层并电连接所述漏极。
12.如权利要求11所述的阵列基板,其特征在于,所述第一绝缘层与所述第二绝缘层包括氮化硅、氧化硅、氮氧化硅、碳化硅、或上述材质的多层结构。
13.如权利要求11所述的阵列基板,其特征在于,所述第一绝缘层与所述第二绝缘层的组成及/或不同。
14.如权利要求11所述的阵列基板,其特征在于,所述第二绝缘层的厚度介于1500μm至6000μm。
15.如权利要求11所述的阵列基板,其特征在于,所述第二绝缘层的厚度介于3000μm至4000μm。
16.如权利要求11所述的阵列基板,其特征在于,所述第一绝缘层及所述第二绝缘层的总厚度介于6000μm至12000μm。
17.如权利要求11所述的阵列基板,其特征在于,所述第一绝缘层及所述第二绝缘层的总厚度介于4000μm至7000μm。
18.如权利要求11所述的阵列基板,其特征在于,更包括形成一欧姆接触层于所述半导体通道层与所述源极/漏极之间。
19.如权利要求11所述的阵列基板,其特征在于,部分所述像素电极和所述电极重迭。
20.如权利要求19所述的阵列基板,其特征在于,所述电极、所述电极上方的所述第三绝缘层、及和电极重迭的部分像素电极形成一储存电容。
21.如权利要求11所述的阵列基板,其特征在于,部所述电极和部分所述像素区重迭。
CN2009101461127A 2009-06-12 2009-06-12 阵列基板及其形成方法 Active CN101577248B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009101461127A CN101577248B (zh) 2009-06-12 2009-06-12 阵列基板及其形成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009101461127A CN101577248B (zh) 2009-06-12 2009-06-12 阵列基板及其形成方法

Publications (2)

Publication Number Publication Date
CN101577248A true CN101577248A (zh) 2009-11-11
CN101577248B CN101577248B (zh) 2012-02-29

Family

ID=41272130

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009101461127A Active CN101577248B (zh) 2009-06-12 2009-06-12 阵列基板及其形成方法

Country Status (1)

Country Link
CN (1) CN101577248B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103676373A (zh) * 2013-11-27 2014-03-26 北京京东方光电科技有限公司 一种阵列基板及其制备方法、显示装置
CN104865726A (zh) * 2015-06-04 2015-08-26 上海天马微电子有限公司 一种阵列基板、显示面板、显示装置以及制备方法
WO2017118096A1 (zh) * 2016-01-07 2017-07-13 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
WO2018152874A1 (zh) * 2017-02-22 2018-08-30 深圳市华星光电半导体显示技术有限公司 一种阵列基板及阵列基板的制作方法
CN109037194A (zh) * 2018-08-03 2018-12-18 上海天马有机发光显示技术有限公司 一种显示面板及其显示装置
CN109507814A (zh) * 2017-09-15 2019-03-22 佳胜科技股份有限公司 复合基板的制作方法
US10825884B2 (en) 2018-08-03 2020-11-03 Shanghai Tianma AM-OLED Co., Ltd. Display panel and display device having anode not overlapping with gate lines and/or light-emitting control signal lines
CN112154369A (zh) * 2019-04-29 2020-12-29 京东方科技集团股份有限公司 显示基板及其制作方法、显示面板、显示装置
US11225563B2 (en) 2017-02-16 2022-01-18 Azotek Co., Ltd. Circuit board structure and composite for forming insulating substrates

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103676373A (zh) * 2013-11-27 2014-03-26 北京京东方光电科技有限公司 一种阵列基板及其制备方法、显示装置
CN104865726A (zh) * 2015-06-04 2015-08-26 上海天马微电子有限公司 一种阵列基板、显示面板、显示装置以及制备方法
US9933645B2 (en) 2015-06-04 2018-04-03 Shanghai Tianma Micro-electronics Co., Ltd. Array substrate, display panel, display device and manufacturing method thereof
WO2017118096A1 (zh) * 2016-01-07 2017-07-13 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
US20180047760A1 (en) * 2016-01-07 2018-02-15 Boe Technology Group Co., Ltd. Display substrate and manufacturing method thereof, display device
US10411044B2 (en) 2016-01-07 2019-09-10 Boe Technology Group Co., Ltd. Display substrate and manufacturing method thereof, display device
US11225563B2 (en) 2017-02-16 2022-01-18 Azotek Co., Ltd. Circuit board structure and composite for forming insulating substrates
WO2018152874A1 (zh) * 2017-02-22 2018-08-30 深圳市华星光电半导体显示技术有限公司 一种阵列基板及阵列基板的制作方法
CN109507814A (zh) * 2017-09-15 2019-03-22 佳胜科技股份有限公司 复合基板的制作方法
CN109037194A (zh) * 2018-08-03 2018-12-18 上海天马有机发光显示技术有限公司 一种显示面板及其显示装置
CN109037194B (zh) * 2018-08-03 2021-09-07 上海天马有机发光显示技术有限公司 一种显示面板及其显示装置
US10825884B2 (en) 2018-08-03 2020-11-03 Shanghai Tianma AM-OLED Co., Ltd. Display panel and display device having anode not overlapping with gate lines and/or light-emitting control signal lines
CN112154369A (zh) * 2019-04-29 2020-12-29 京东方科技集团股份有限公司 显示基板及其制作方法、显示面板、显示装置
CN112154369B (zh) * 2019-04-29 2024-04-05 京东方科技集团股份有限公司 显示基板及其制作方法、显示面板、显示装置

Also Published As

Publication number Publication date
CN101577248B (zh) 2012-02-29

Similar Documents

Publication Publication Date Title
CN101577248B (zh) 阵列基板及其形成方法
TWI418910B (zh) 陣列基板及其形成方法
JP7274818B2 (ja) 指紋認識モジュール及びその作製方法並びに駆動方法、表示装置
CN101097928B (zh) 薄膜晶体管阵列基板及其制造方法
US9280026B2 (en) Pixel structure and display panel
CN100524701C (zh) 薄膜晶体管阵列面板及其制造方法
CN104022076A (zh) 阵列基板及其制作方法、显示装置
CN102347335A (zh) 显示基底及其制造方法
TWI411858B (zh) 用於液晶顯示器的畫素結構及製造畫素結構的方法
CN102456696A (zh) 显示装置及其制造方法
CN100399569C (zh) 像素结构和液晶显示器及其制作方法
CN105932176B (zh) 像素结构与其制造方法
CN103779362A (zh) X射线平板探测装置的制造方法
CN102969311B (zh) 阵列基板及其制作方法、显示装置
CN103413834B (zh) 一种薄膜晶体管及其制作方法、阵列基板及显示装置
CN101872096B (zh) 一种液晶显示器的像素结构及其制造方法
CN104134656A (zh) 显示面板
CN101645423A (zh) 薄膜晶体管基板及其制造方法
CN100483233C (zh) 平面显示器的像素结构及其制造方法
CN103199112A (zh) 一种阵列基板及其制备方法和显示面板
CN101510529B (zh) 像素结构及其制造方法
CN206961834U (zh) 薄膜晶体管和像素结构
CN101593731B (zh) 有源元件阵列基板及其制作方法与液晶显示装置
CN101752308B (zh) 形成像素结构的方法
CN101197332A (zh) 像素结构的制作方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant