CN101566791A - 具防止静电破坏的光罩 - Google Patents

具防止静电破坏的光罩 Download PDF

Info

Publication number
CN101566791A
CN101566791A CNA2009100525494A CN200910052549A CN101566791A CN 101566791 A CN101566791 A CN 101566791A CN A2009100525494 A CNA2009100525494 A CN A2009100525494A CN 200910052549 A CN200910052549 A CN 200910052549A CN 101566791 A CN101566791 A CN 101566791A
Authority
CN
China
Prior art keywords
light shield
metal wire
prevents
intervals
electrostatic breakdown
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2009100525494A
Other languages
English (en)
Inventor
于世瑞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CNA2009100525494A priority Critical patent/CN101566791A/zh
Publication of CN101566791A publication Critical patent/CN101566791A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Elimination Of Static Electricity (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

本发明提出一种具防止静电破坏的光罩,包括多个彼此间隔的金属线,其中,所述每个金属线分别具有多个间隔,所述多个间隔的宽度小于曝光分辨率。本发明提出一种具防止静电破坏的光罩,其能够有效防止静电电荷累积,避免产生静电电荷放电,从而保护光罩。

Description

具防止静电破坏的光罩
技术领域
本发明涉及半导体制造领域,且特别涉及一种具防止静电破坏的光罩。
背景技术
半导体加工过程中,微影加工过程是一关键性步骤,特别是在组件尺寸日趋微细化的集成电路时代,使微影加工过程面临极大的挑战。光罩,是在微影加工过程中用以将所需要的图案,定义在半导体芯片的光致抗蚀层上,然后半导体芯片才进一步利用光致抗蚀层的图案作为基础,进行后续的蚀刻或离子布值处理。因此,光罩若出现了问题,对后续的曝光、显影、蚀刻等加工过程的改善也都无法获得所要的图案而无法达到所要求的电路设计。
随着半导体加工过程中图案的缩小,光罩上由金属铬所构成的图案的线宽线距也越来越小,致使静电电荷(electric static charge,ESC)容易导致光罩上的金属线因电场而产生静电电荷放电(ESD)。在此情况之下,静电荷通常会由光罩上相邻两图案的尖角之间,尤其是较大型的图案尖角间,以点对点尖端放电的方式来达到释放静电的效果。请参考图1,图1所示为现有技术的光罩上的金属线结构示意图,相邻两金属线10和20之间具有窄间隔30,在间隔30处会产生静电电荷放电。然而,在电放电瞬间将产生一足够大的热能而破坏电路图案,而使加工合格率下降。严重的话,甚至将造成光罩的损毁。上述的尖端放电现象在光罩加工演进至更窄的线宽(line width)时,其情形将更加严重。
为了解决静电所导致的光罩图案破坏,在工业上已有许多方法。一种是从环境上着手,例如,在操作员的手套上加装接地装置以防止手接触光罩时产生静电,或在光罩的放置位置以及移动的路线上喷洒离子以中和产生的静电。但是往往需要大量的设备以及成本。另一种则是由光罩盒的材料着手。但是,一来是换材料的成本浩大,二来是步进机等用以处理光罩盒的机台的接口都可能要加以变更,也是成本的问题。
发明内容
本发明提出一种具防止静电破坏的光罩,其能够有效防止静电电荷累积,避免产生静电电荷放电,从而保护光罩。
为了达到上述目的,本发明提出一种具防止静电破坏的光罩,包括多个彼此间隔的金属线,其中,所述每个金属线分别具有多个间隔。
进一步的,所述多个间隔的宽度小于曝光分辨率。
进一步的,所述金属线为铬金属层。
进一步的,所述铬金属层下具有基底层。
进一步的,所述基底层的材料为二氧化硅玻璃。
本发明提出的具防止静电破坏的光罩,在每个金属线上形成多个宽度小于曝光分辨率的间隔,因此能够有效防止静电电荷累积,避免产生静电电荷放电,从而保护光罩,同时由于其宽度小于曝光分辨率,因此不会再后续的微影加工过程中将金属线上的间隔定义到光致抗蚀层上。
附图说明
图1所示为现有技术的光罩上的金属线结构示意图。
图2所示为本发明较佳实施例的具防止静电破坏的光罩上的金属线结构示意图。
具体实施方式
为了更了解本发明的技术内容,特举具体实施例并配合所附图式说明如下。
本发明提出一种具防止静电破坏的光罩,其能够有效防止静电电荷累积,避免产生静电电荷放电,从而保护光罩。
请参考图2,图2所示为本发明较佳实施例的具防止静电破坏的光罩上的金属线结构示意图。本发明提出的具防止静电破坏的光罩,包括多个彼此间隔的金属线,其中,所述每个金属线分别具有多个间隔。图2中举例相邻两个金属线100和200,两者之间具有窄间隔300,金属线100和200分别具有多个间隔110和210。所述多个间隔110和210的宽度小于曝光分辨率,所述金属线100和200为铬金属层,所述铬金属层下具有基底层,所述基底层的材料为二氧化硅玻璃。
综上所述,本发明提出的具防止静电破坏的光罩,在每个金属线上形成多个宽度小于曝光分辨率的间隔,由于具有多个间隔,因此电荷能够分散开并且通过间隔放电,能够有效防止静电电荷累积,避免产生静电电荷放电,从而保护光罩,同时由于其宽度小于曝光分辨率,因此不会再后续的微影加工过程中将金属线上的间隔定义到光致抗蚀层上。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明。本发明所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰。因此,本发明的保护范围当视权利要求书所界定者为准。

Claims (5)

1.一种具防止静电破坏的光罩,包括多个彼此间隔的金属线,其特征在于所述每个金属线分别具有多个间隔。
2.根据权利要求1所述的具防止静电破坏的光罩,其特征在于所述多个间隔的宽度小于曝光分辨率。
3.根据权利要求1所述的具防止静电破坏的光罩,其特征在于所述金属线为铬金属层。
4.根据权利要求3所述的具防止静电破坏的光罩,其特征在于所述铬金属层下具有基底层。
5.根据权利要求4所述的具防止静电破坏的光罩,其特征在于所述基底层的材料为二氧化硅玻璃。
CNA2009100525494A 2009-06-04 2009-06-04 具防止静电破坏的光罩 Pending CN101566791A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNA2009100525494A CN101566791A (zh) 2009-06-04 2009-06-04 具防止静电破坏的光罩

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNA2009100525494A CN101566791A (zh) 2009-06-04 2009-06-04 具防止静电破坏的光罩

Publications (1)

Publication Number Publication Date
CN101566791A true CN101566791A (zh) 2009-10-28

Family

ID=41283014

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2009100525494A Pending CN101566791A (zh) 2009-06-04 2009-06-04 具防止静电破坏的光罩

Country Status (1)

Country Link
CN (1) CN101566791A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105785709A (zh) * 2016-02-23 2016-07-20 京东方科技集团股份有限公司 光刻掩膜版及光刻掩膜版的制作方法
CN109085466A (zh) * 2018-07-13 2018-12-25 上海华力集成电路制造有限公司 光罩静电释放缺陷检测方法
CN112711174A (zh) * 2020-12-28 2021-04-27 Tcl华星光电技术有限公司 光罩、阵列基板的制备方法与显示面板
WO2022247280A1 (zh) * 2021-05-26 2022-12-01 惠科股份有限公司 驱动电路的制造方法、驱动电路和光罩

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105785709A (zh) * 2016-02-23 2016-07-20 京东方科技集团股份有限公司 光刻掩膜版及光刻掩膜版的制作方法
CN109085466A (zh) * 2018-07-13 2018-12-25 上海华力集成电路制造有限公司 光罩静电释放缺陷检测方法
CN109085466B (zh) * 2018-07-13 2020-11-20 上海华力集成电路制造有限公司 光罩静电释放缺陷检测方法
CN112711174A (zh) * 2020-12-28 2021-04-27 Tcl华星光电技术有限公司 光罩、阵列基板的制备方法与显示面板
WO2022247280A1 (zh) * 2021-05-26 2022-12-01 惠科股份有限公司 驱动电路的制造方法、驱动电路和光罩

Similar Documents

Publication Publication Date Title
US20110124196A1 (en) Method for forming fine pattern in semiconductor device
CN101566791A (zh) 具防止静电破坏的光罩
CN102171824A (zh) 用于堆叠式ic的静电放电(esd)防护
US10643888B2 (en) Overlay marks, methods of forming the same, and methods of fabricating semiconductor devices using the same
TW201310516A (zh) 使用可物理性移除的遮罩之雷射及電漿蝕刻晶圓切割
CN101598893A (zh) 具防止静电破坏的光罩
CN101740335A (zh) 半导体制造设备和半导体结构的刻蚀方法
US20150033554A1 (en) Organic module emi shielding structures and methods
JP2006145627A (ja) マイクロレンズの製造方法及び固体撮像素子の製造方法
CN101345190A (zh) 图案的形成方法
US7612980B2 (en) Method and structure for electrostatic discharge protection of photomasks
CN103839769A (zh) 形成图案的方法
JP6315470B2 (ja) 分割方法
JP2007150038A (ja) 光学半導体装置及びその製造方法
KR101095078B1 (ko) 반도체 소자의 형성 방법
JP2016058578A (ja) 分割方法
KR100875233B1 (ko) 돌출된 플라즈마 배출구 주위에 흡입구가 형성된 플라즈마발생장치
JP6305269B2 (ja) 加工方法
CN100499094C (zh) 半导体元件
US10818508B2 (en) Semiconductor structure and method for preparing the same
US10867107B2 (en) Method for manufacturing photomask and semiconductor thereof
CN105374673A (zh) 加工方法
JP2008034503A (ja) 半導体保護素子及び半導体保護素子の製造方法
KR20100042423A (ko) 반도체 소자의 패턴 형성 방법
US20230156897A1 (en) Over-voltage protection device

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20091028