CN101425988B - 消除差分传输时延差的方法及系统 - Google Patents
消除差分传输时延差的方法及系统 Download PDFInfo
- Publication number
- CN101425988B CN101425988B CN200710176650A CN200710176650A CN101425988B CN 101425988 B CN101425988 B CN 101425988B CN 200710176650 A CN200710176650 A CN 200710176650A CN 200710176650 A CN200710176650 A CN 200710176650A CN 101425988 B CN101425988 B CN 101425988B
- Authority
- CN
- China
- Prior art keywords
- utmost point
- level signal
- time delay
- point level
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0292—Arrangements specific to the receiver end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03343—Arrangements at the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/08—Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults
- H04L25/085—Arrangements for reducing interference in line transmission systems, e.g. by differential transmission
Abstract
一种消除差分传输时延差的实现方法及系统,其主要包括:首先,测量接收到的差分信号的相位差信息作为传输时延差信息;之后,利用所述的传输时延差信息对差分信号进行时延的补偿,消除差分信号的差分传输时延差。可见,由于本发明实施例采用了相位差测量装置测量差分信号的相位差信息以作为相应的传输时延差信息,以便于根据该相位差信息进行传输时延差的调节,因此,本发明实施例的实现可以有效简化消除差分传输时延差的处理过程,并可以改善针对传输时延差的调节效果。
Description
技术领域
本发明涉及电子技术领域,尤其涉及一种消除差分传输时延差的技术。
背景技术
随着高速互连技术的快速发展,相应的通道传输速率也越来越高,目前的传输速率已经达到10Gbps。对于高速传输的信号,通常采用两个极性相反的信号组成一对差分信号进行传输,所述两个极性相反的信号中的一个信号定义为正极P,另一个信号定义为负极N。因此,差分信号的传输需要通过两个通道实现,即存在两条信号传输路径。在接收端,将两个正、负极信号进行相减,得到接收信号,然后进行电平判决,即进行信号的接收处理。
理想情况下,从发送端到接收端,两个极性相反的差分信号都是同时传输到通道某一点,包括同时到达接收端的芯片的判决器。因此,为保证信号传输的可靠性,在差分信号传输过程中,要求这两个极性相反的信号具有相同的传输时延,如图1所示,即要求差分传输时延差为零,这样,两个差分信号相减后才能够获得最佳接收信号,如图2所示。
然而,由于实际线路板的板材特性的各向异性和差分走线不等长等因素,在差分信号传输过程中可能会引起两个极性相反的信号传输时延的不一致的情况出现,即出现差分传输时延差不为零的情况。
如图3所示,图中给出了差分传输时延差不为0时的接收信号的示意图,此时,在基于两差分信号处理获得的接收信号如图4所示,显然,图4中经差分传输获得的信号已经不是期望的接收信号。
因此,越大的差分传输时延差会在接收端产生越大的抖动问题,使CDR(Clock Data Recover,时钟和数据恢复)的恢复的最佳采样时刻点误差变大。由于最佳采样点变差,接收端的接收误码率必将会增加,从而使得系统性能劣化。而且,对于速率较高的信号,任何劣化都可能导致误码率急剧增加,甚至导致整个系统无法正常运行。
为此,业界提出了一种消除差分传输时延差的方法,如图5所示,该方法的主要思路就是对P端信号和N端信号进行差分传输时延补偿。时延差装置包括时延控制、时延模块、减法器和误差产生电路以及SLICER门限电平判决器。基于自适应概念的差分传输时延差的补偿,对门限电平判决器前和门限电平判决器后的信号进行作差,得到误差分量。把误差分量分别输出到P端和N端的时延控制器,时延控制器根据误差分量确定时延控制分量。时延模块根据时延控制分量,确定P端和N端时延调节分量,弥补通道产生的差分传输时延差。
但是,上述现有技术提供的技术方案中,消除差分传输时延差的方法实现复杂,实现有一定的难度。而且,不能直接测量P端和N端的差分传输时延差,对差分传输时延调节效果存在一定的影响。进而使得对差分传输时延调节效果较差。
发明内容
本发明的实施例提供了一种消除差分传输时延差的方法及系统,可以改善针对传输时延差的调节效果。
一种消除差分传输时延差的系统,包括:
相位差测量装置,用于对接收端接收到的差分信号进行鉴相检测,以获得差分信号的相位差信息作为传输时延差信息;
时延调节装置,用于根据所述相位差测量装置获得的传输时延差信息对进入该装置的信号进行时延调节处理,输出时延调节后的信号。
一种消除差分传输时延差的实现方法,包括:
测量接收到的差分信号的相位差信息作为传输时延差信息;
利用所述的传输时延差信息对差分信号进行时延的补偿,消除差分信号的差分传输时延差。
由上述的技术方案可以看出,由于采用了相位差测量装置测量差分信号的相位差信息以作为相应的传输时延差信息,以便于根据该相位差信息进行传输时延差的调节,因此,本发明实施例的实现可以有效简化消除差分传输时延差的处理过程,并可以改善针对传输时延差的调节效果。
附图说明
图1为现有技术中接收端接收的无时延差的信号示意图;
图2为现有技术中接收端接收的无时延差的信号相减处理后获得的信号示意图;
图3为现有技术中接收端接收的有时延差的信号示意图;
图4为现有技术中接收端接收的有时延差的信号相减处理后获得的信号示意图;
图5为现有技术中消除时延差的装置的原理示意图
图6为本发明实施例一提供的系统的结构示意图;
图7为本发明实施例提及的NRZ差分传输相位差示意图;
图8为本发明实施例提及的PAM4差分传输相位差示意图;
图9为本发明实施例中的相位差测量装置的结构示意图;
图10为本发明实施例中P极电平信号和N极电平信号的时序图;
图11为本发明实施例一中时延调节控制装置的状态转换示意图;
图12A和图12B分别为本发明实施例中交叉开关的状态示意图;
图13为本发明实施例中时延调节装置的结构示意图;
图14为本发明实施例二提供的系统的结构示意图;
图15为本发明实施例二中的误差电压测量装置的结构示意图;
图16为本发明实施例二中的时延调节控制装置的状态转换示意图。
具体实施方式
本发明实施例中,采用的消除差分传输时延差的实现方法是将测量获得的差分信号的相位差信息作为传输时延差信息,以便利用所述的作为传输时延差信息的相位差信息对差分信号进行时延的补偿,消除差分信号的差分传输时延差。
在本发明实施例中,相应的对差分信号进行时延的补偿的操作具体可以但不限于包括:首先,根据差分信号的传输时延差信息获得对应的控制信息,即数字控制信号,并对所述控制信息执行数模转换处理,获得转换后的电压信号;之后,根据所述转换后的电压信号对输入的差分信号进行时延调整处理,输出经过时延调整后的差分信号。
在利用所述的传输时延差信息对差分信号进行时延的补偿的过程中具体可以根据所述传输时延差信息判断需要对差分信号中的P极电平信号或N极电平信号进行时延调节处理,并根据判断结果对所述P极电平信号或N极电平信号进行延迟处理。例如,若判断确定差分信号中的P极电平信号先于N极电平信号到达,则确定需要对P极电平信号进行时延调节处理;若判断确定差分信号中的N极电平信号先于P极电平信号到达,则确定需要对N极电平信号进行时延调节处理;若判断确定差分信号中的P极电平信号和N极电平信号同时到达,则无需进行时延调节处理,在该情况下,可选地,还可以在经过预定时间后,根据当前差分信号的误差对差分信号进行时延调节,以对差分信号的时延差进行微调,提高差分信号的调节精度。
在进行时延调节处理的过程中,若预计可能需要调节的量大于相应的调节能力,则在进行时延调节处理之前还可以预先判断当前是否达到时延调节边界,之后,根据判断结果确定是否时延调节处理,具体包括:若根据判断结果确定已经达到时延调节边界,则表明已经无法继续增加时延调节的步长,此时,便可以停止对P极电平信号或N极电平信号进行时延调节处理,否则,即尚未达到时延调节边界,则可以继续执行对P极电平信号或N极电平信号进行执行时延调节处理。
可选地,在上述描述的时延调节处理过程中,还可以根据所述传输时延差信息确定对差分信号进行时延调节处理的步长,以适应不同的差分信号的时延调节的需求。
为便于对本发明的理解,下面将结合附图及实施例对本发明实施例的具体实现方式进行详细描述。
实施例一
如图6所示,本发明实施例提供的装置可以包括:交叉开关、时延调节装置、相位差测量装置及时延调节控制装置;在接收端的P极信号为接收到的差分信号中的正极信号,接收端的N极电平信号为接收到的差分信号中的负极信号。
下面将对图6中各组成部分的具体功能作用进行说明:
(1)交叉开关,用于根据所述相位差测量装置获得的传输时延差信息将选定的差分信号输入到相应的时延调节装置,进一步地,用于完成P极电平信号和N极电平信号在时延通道和正常通道之间的切换;通过两个交叉开关同时工作可以使系统处于两个状态:
一种状态为:P极电平信号接在时延通道,N极电平信号接在正常通道;
另一种状态为:P极电平信号接在正常通道,N极电平信号接在时延通道。
(2)相位差测量装置,用于对接收端接收到的差分信号进行鉴相检测,以获得差分信号的相位差信息作为传输时延差信息;具体用于完成P极电平信号和N极电平信号的相位差比较操作,将比较获得的相位差信息作为相应的传输时延差信息转化为控制信息,并发送给时延调节控制装置。
(3)时延调节装置,主要是完成对进入该装置信号的时延调节,即根据所述相位差测量装置获得的传输时延差信息对进入该装置的信号进行时延调节处理,输出时延调节后的信号。
(4)时延调节控制装置,主要用于根据相位差测量装置发送的传输时延差信息对交叉开关和时延调节装置进行控制,以实现针对差分信号中的P极电平信号或N极电平信号的时延调节处理,具体可以为根据传输时延差信息生成相应的控制信息,并利用生成的控制信息对所述交叉开关及时延调节装置进行控制。该时延调节控制装置为可选存在,若相位测量装置可以直接利用相位差信息对时延调节装置的时延调节进行控制,则该装置可省。
在上述装置中,相位差测量装置采用比较两路P极和N极电平信号到达时刻,输出两个快慢电平信号(即两个表示P极和N极电平信号到达时刻间先后关系的电平信息,如图9中P_FAST和P_FAST信号)给时延调节控制装置,具体包括以下情况:
(1)当差分信号中P极电平信号和N极电平信号同时到达接收端,则P极电平信号过共模电平时刻Tp和N极电平信号过共模电平时刻Tn相同,即Tp=Tn;
(2)当差分信号中P极电平信号早于N极电平信号到达接收端时,则P极电平信号过共模电平时刻Tp要早于N极电平信号过共模电平时刻Tn,即Tp<Tn;
(3)当差分信号中P极电平信号晚于N极电平信号到达接收端时,则P极电平信号过共模电平时刻Tp要晚于N极电平信号过共模电平时刻Tn,即Tp>Tn。
如图7所示,以NRZ(Non-Return-to-Zero,非归零)差分信号为例,P极和N极电平信号到达时刻不相同,且P极电平信号过共模电平时刻要比N极电平信号过共模时刻要早,因此,P极电平信号将先于N极电平信号到达。
如图8所示,对于PAM4(4级脉冲幅度调制)信号,若P极和N极电平信号到达时刻不相同,且P极电平信号过共模电平时刻要比N极电平信号过共模时刻要早,则P极电平信号先于N极电平信号到达。
总之,差分信号P极电平信号和N极电平信号到达时间关系可以表示为:
当Tp=Tn时,差分信号不存在时延差;
当Tp<Tn时,P极电平信号早于N极电平信号到达;
当Tp>Tn时,P极电平信号晚于N极电平信号到达。
在本发明实施例中,需要获取Tp和Tn到达先后时间信息,即由相位差测量装置获取相应的时间信息,具体可以采用的实现电路如图9所示,用于作为时延差检测装置的相位差检测电路包括:两个分别输入P极电平信号和N极电平信号的D触发器,以及一个与两个D触发器连接的与门,即两个触发器的输出端与所述与门的输入端连接,所述与门的输出端分别连接于两个触发器的复位端,两个触发器的输出端还输出所述传输时延差信息(即相位差信息)对应的控制信息,该相位差检测电路的具体工作处理过程可以包括:
当P极电平信号产生有效触发沿时,会通过输入P极电平信号的第一D触发器输出一个P_FAST电平信号;同样,当N极电平信号产生有效触发沿时,则会通过输入N仍信号的第二D触发器输出一个N_FAST电平信号;若P_FAST电平信号和N_FAST电平信号同时有效,则可以通过与门会对第一D触发器和第二D触发器的复位端R进行复位,以将P_FAST电平信号和N_FAST电平信号置零。
基于上述时延测量装置的结构及功能,若P极电平信号先于N极电平信号到达时,则首先产生一个有效的P_FAST电平信号,随后N极电平信号到达,再产生一个N_FAST电平信号,之后很快P_FAST电平信号和N_FAST电平信号都被置零,因此,该相位差检测电路仅检测P_FAST电平信号,而N_FAST电平信号作为毛刺将被忽略。若N极电平信号先于P极电平信号到达,则首先产生一个有效的N_FAST电平信号,随后P极电平信号到达,并产生一个P_FAST电平信号,之后很快P_FAST和N_FAST信号都被置零,因此,该相位差检测电路仅检测N_FAST电平信号,而P_FAST作为毛刺被忽略。若N极电平信号和P极电平信号同时到达,则同时产生N_FAST信号和P_FAST电平信号,并通过与门作用,P_FAST电平信号和N_FAST电平信号均被置零,因此,该相位差检测电路检测不到任何有效电平信号。
根据上述相位差检测电路的描述可知,相应的相位差检测电路时序状态具体可以分为以下三种情况:
(1)当Tp=Tn时,差分信号(P极电平信号和N极电平信号)不存在时延差,P_FAST=0,N_FAST=0;
(2)当Tp<Tn时,相应的P极电平信号早于N极电平信号到达,P_FAST=1,N_FAST=0;
(3)当Tp>Tn时,相应的P极电平信号晚于N极电平信号到达,P_FAST=0,N_FAST=1。
相应的P极电平信号和N极电平信号的时序图如图10所示,图中仅以P极信号早于N极电平信号到达的情况为例,其他情况与其类似,故不一一绘制相应时序图。
根据P极电平信号和N极电平信号的时序关系,相应的时延调节控制装置(或称控制器)实现的基本功能,具体可以采用状态机实现,如图11所示,相应的控制器的状态转换过程包括:
(1)当系统复位或上电时,控制器处于第二状态(即状态2),边界标志flag_boundary置为0,该边界标志用于表示时延调节装置在时延调节过程中是否达到时延调节的边界;
在控制器处于第二状态时,根据收到的相位差测量装置发来的信号的不同,在不同的状态之间跳转的过程可以为:
若收到相位差测量装置发来的信号为:P_FAST=0,N_FAST=0,或flag_boundary=1时,则保持第二状态,即不调节时延参数和开关状态;
若收到相位差测量装置发来的信号为:P_FAST=1,N_FAST=0,则跳转到第一状态(即状态1),并通过交叉开关将P极电平信号接到时延通道上的时延调节装置上,以增加P极时延;
若收到的相位差测量装置发来的信号为:P_FAST=0,N_FAST=1,则跳到第三状态(即状态3),并通过交叉开关将N极电平信号接到时延通道上的时延调节装置上,以增加N极时延。
(2)在控制器处于第一状态时,根据收到的相位差测量装置发来的信号的不同,在不同的状态之间跳转的过程可以为:
若收到相位差测量装置发出的信号为:P_FAST=1,N_FAST=0,则保持第一状态,并通过交叉开关将P极电平信号接到时延通道上的时延调节装置上,以增加P极时延;
若收到相位差测量装置发出的信号为:P_FAST=0,N_FAST=0,则跳到第二状态,不调节时延参数和交叉开关状态;
若时延调节装置达到调节边界时,则返回第二状态,即不再对差分信号进行时延调节,并将flag_boundary设为1。
(3)在控制器处于第三状态时,根据收到的相位差测量装置发来的信号的不同,在不同的状态之间跳转的过程可以为:
若收到相位差测量装置给出的信号为:P_FAST=0,N_FAST=1,则保持第三状态,并通过交叉开关将N极电平信号接到时延通道上的时延调节装置上,以增加N极时延;
若收到相位差测量装置给出的信号为:P_FAST=0,N_FAST=0,则跳到第二状态,不调节时延参数和开关状态;
若时延调节装置达到调节边界时,则回第二状态,即不再对差分信号进行时延调节,并将flag_boundary设为1。
需要说明的的是,相应的时延调节装置是否达到调节边界的情况为可选考虑,即相应的flag_boundary也可以省去,例如,在时延调节装置的调节能力足够大时,则可以省去flag_boundary。
在上述处理过程中,在不同状态下,需要将通过一组交叉开关将N极电平信号或P极电平信号接到时延通道上的时延调节装置上进行时延调节处理,即根据所述相位差测量装置获得的传输时延差信息将选定的差分信号中的P极电平信号或N极电平信号交叉切换输入到所述时延调节装置。进一步地,所述一组交叉开关至少可以包括两个,如包含第一交叉开关与第二交叉开关,通过所述第一交叉开关和第二交叉形状控制将差分信号中的P极电平信号或N极电平信号交叉切换输入到所述时延调节装置中;参照图12A和图12B所示,相应的交叉开关的连接方式可有包括以下两种:
一种连接方式如图12A所示,将P极电平信号接在时延通道,N极电平信号接在正常通道,以用于对P极电平信号进行时延增加处理;
另一种连接方式如图12B所示,将P极电平信号接在正常通道,N极电平信号接在时延通道,以用于对N极电平信号进行时延增加处理。
通过交叉开关的使用,可以减小一路时延调节装置的使用,由于时延调节装置的实现成本较高,且设计较为复杂,因此,通过采用交叉开关方式,可以避免使用两路时延调节装置,从而降低时延调节的成本及复杂度。
本发明实施例中,时延调节装置的实现结构如图13所示,其主要可以包括至少一个压控延迟线单元和数模转换器,即VCDL(压控延迟线)和D/A转换器,其中,所述D/A转换器用于将所述时延调节控制装置输出的控制信息转换成电压信息,并将转换后的电压信号传送给VCDL;所述的VCDL根据该D/A转换器电压信息实现对输入信号的时延调节操作,输出经过时延调整后的差分信号。采用该结构的时延调节转置的调节精度依赖于VCDL延时精度和D/A转换器的精度。当然,若时延调节控制装置输出的为模拟电压信号,则不需要在时延调节装置中设置D/A转换器。另外,考虑到高精度的时延调节需求,还可以采用多个VCDL级联实现,级联的多个不同VCDL分别实现不同的调节精度。
在本发明实施例中,为了能够实现系统快速收敛到最佳值,可选地,还可以在时延调节控制装置的基本功能的基础上进一步增加步长调节功能,以实现步长自动调节控制。具体地,在时延调节装置中,若时延调节控制装置输出的信号可以是数字信号,则需要在时延调节装置内部实现数字信号到模拟电压信号的转换,之后,通过该电压信号控制VCDL(压控延迟线)的时延分量,以实现时延调节,若时延调节控制装置输出的为模拟电压信号,则无需进行数模转换处理,直接通过相应的模拟电压信号控制VCDL的时延分量即可。
若时延调节装置输出的控制信号为N比特:[N-1:0],则对于VCDL中包含的多个时延器,相应的最高位有效时对应的调节步长为2N-1,即在VCDL中,调节步长最大的时延器的调节步长为2N-1,调节步长最小的时延器的调节步长为20=1。数模D/A转换器输出的最小电压对应的为VCDL的最小时延分量(为VCDL的最小时延调节精度),即调节步长最小的时延器有效。可见,D/A转换器输入低位时可以实现VCDL的微调功能,而输入高位时则可以实现VCDL的粗调功能。时延调节控制装置在调节精度方面可以从大到小,以便于较快地找到最佳时延控制方式。
在当控制器(即时延调节控制装置)从第二状态跳到第一状态或第三状态时,则可以更改控制器输出的控制信号的最高比特位,并称该最高比特位为当前控制位,将该比特位设为1。
当控制器收到新的状态信号时,具体的处理过程可以包括:
(1)如果控制器收到的新的状态信号的电平关系没有发生变化,即仍然存在相应的时延,例如,调节之前P极电平信号早于N极电平信号到达,在调节之后P极电平信号仍早于N极电平信号到达,则表明该控制位设置的时延分量无法满足时延调节要求,此时,可以保持当前控制位的数值,并将当前控制位更新为下一个比特位,以增加时延调节的步长;
(2)如果控制器收到的新的状态信号的电平关系发生变化,且P_FAST和N_FAST信号并没有等于0,例如,调节之前P极电平信号早于N极电平信号到达,在调节之后使得N极电平信号早于P极电平信号到达,则表明时当前控制位设置的时延分量过大,此时,可以将当前控制位清零,并将当前控制位更新为下一个比特位,以减少时延调节的步长;
(3)如果控制器收到的新的状态信号的电平关系发生变化,且P_FAST和N_FAST信号都等于0,即P极电平信号与N极电平信号之间不再存在时延,此时,表明当前比特位设置已经达到最佳系数值,并可以停止设置。
通过上述处理过程,便可以完成所有的比特设置,以达到最佳时延调节状态,从而获得质量较佳的差分信号。
需要说明的是,在上述处理过程中,若相应的控制比特调节到最低比特位,而时延调节控制装置输出的P_FAST和N_FAST信号仍然不能全部为0,且控制信号比特已经最大(即全部为1),则表明差分传输时延差超出了时延调节装置所能调节的最大幅度,此时,则可以将flag_boundary设置为1,并停止相应的设置工作。
若在时延调节控制装置的输出控制信息为数字信息,相应的数字信息总线宽度可以根据系统的时延调节精度要求确定。
实施例二
在该实施例中,主要是在实施例一的基础上,增加电压误差测量装置,该实施例的结构如图14所示,该电压误差测量装置与所述的时延调节控制装置连接,以便于引入所述电压误差测量装置输出的电压误差控制信号,从而对差分信号的时延差进行精确地调节。
其中,相应的电压误差测量装置的具体结构可以如图15所示,其结构包括:两个作差电路和一个判决器,一个作差电路用于将时延差修正后的信号进行做差以得到差分信号,将得到的该差分信号分别传送给另一个作差电路和判决器,其中,所述的判决器用于对所述差分信号进行判决处理获得经过判决后的信号并传送给对差分信号和判决器后信号进行做差,得到电压误差信号。将该电压误差信号提供给时延调节控制装置。
在该实施例二中,增加电压误差测量装置后,时延调节控制装置接收相应的电压误差控制信号后,通过相应的状态机实现控制时延调节控制装置提供微调模式下的时延差调节。相对于该微调模式,在实施例一中提供的则可以称为粗调模式。即在该实施例二中,在系统复位或上电时,首先进入粗调模式,在经过粗调模式的处理后则可以进入相应的微调模式。
在微调模式下的状态机处理过程可以包括:
(1)当控制器稳定在第二状态的时间大于或等于N周期,N≥1,并且flag_boundary=0,则进入第四状态(即状态4),则进入微调模式;
(2)在微调模式下,启动时延分量微调功能,调节时延系数;
具体可以为:首先,从误差电压测量装置接收电压误差信号,之后,从所述电压误差信号中选取误差电压最小的时延值,或者,也可以采用其他预定的选取误差电压的策略进行误差电压,最后,设置电压差最小的微调系数或其他选定的误差电压对应的微调系统进行时延的调节;
也就是说,在微调模式下,具体可以采用遍历方法,在时延微调范围循环以选择最适合的微调系数进行时延的调节,相应的时延微调范围和步长可以但不限于根据粗调步长和精度确定。
需要说明的是,在微调模式下,经过L个周期后,还可以重新遍历时延微调范围,重复执行上述过程(2),以进行微调系数的调整,从而可以实现定时控制对时延差采用最适合的微调系数进行时延调节;其中,所述的L周期个数需大于等于遍历所述时延微调范围所需要消耗的时间。
而且,在第四状态,即微调模式下时,若P_FAST≠0,N_FAST≠0,flag_boundary=0,且连续存在M个周期,M≥1,则回到第二状态。
综上所述,上述各个本发明实施例在实现过程中,由于采用了鉴相电路进行差分传输过程中的时延差的测量,且相应的鉴相电路可满足高速串行链路差分传输时延差高精度调整要求,因而可以提高时延差的测量精度及可靠性。同时,本发明实施例中,还通过状态机的方式实现相应的时延调节控制装置,从而可以进一步实现高精度和高可靠性的时延差调节操作。另外,本发明实施例中,还可以将电压差信息和相位差信息结合起来,以实现更高精度的时延差补偿,实现针对时延差的精确调节。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求的保护范围为准。
Claims (12)
1.一种消除差分传输时延差的系统,其特征在于,包括:
相位差测量装置,用于对接收端接收到的差分信号进行鉴相检测,以获得差分信号的相位差信息作为传输时延差信息;
时延调节装置,用于根据所述相位差测量装置获得的传输时延差信息对进入所述时延调节装置的信号进行时延调节处理,输出时延调节后的信号;
时延调节控制装置,用于获取所述相位差测量装置输出的传输时延差信息,并根据所述传输时延差信息控制交叉开关及时延调节装置,以控制对差分信号进行时延调节处理;
所述的时延调节控制装置采用状态机实现,且相应的状态包括:
第一状态:差分信号中的P极电平信号先于N极电平信号到达,则增加P极电平信号的时延,保持N极电平信号的时延;
第二状态:差分信号中的P极电平信号与N极电平信号同时到达,则保持P极电平信号和N极电平信号的时延;
第三状态:差分信号中的N极电平信号先于P极电平信号到达,则增加N极电平信号的时延,保持P极电平信号的时延。
2.根据权利要求1所述的消除差分传输时延差的系统,其特征在于,所述的相位差测量装置包括两个触发器和一个与门,两个触发器的输入端分别引入差分信号的P极电平信号和N极电平信号,两个触发器的输出端与所述与门的输入端连接,所述与门的输出端分别连接于两个触发器的复位端,两个触发器的输出端还输出控制信息。
3.根据权利要求1所述的消除差分传输时延差的系统,其特征在于,所述的时延调节装置包括:
数模转换器,用于对收到的根据所述传输时延差信息获得的控制信息执 行数模转换处理,获得转换后的电压信号;
至少一个压控延迟线单元,根据所述的数模转换器输出的电压信号对输入的差分信号进行时延调整处理,输出经过时延调整后的差分信号。
4.根据权利要求3所述的消除差分传输时延差的系统,其特征在于,所述的压控延迟线单元为多个级联。
5.根据权利要求1所述的消除差分传输时延差的系统,其特征在于,该系统还包括:
所述交叉开关为一组交叉开关,至少包含两个交叉开关,用于根据所述相位差测量装置获得的传输时延差信息将选定的差分信号中的P极电平信号或N极电平信号交叉切换输入到所述时延调节装置。
6.根据权利要求1所述的消除差分传输时延差的系统,其特征在于,所述的系统还包括误差电压测量装置,用于对经过所述时延调节装置调整后的差分信号的误差进行测量,并输出给所述时延调节控制装置。
7.根据权利要求6所述的消除差分传输时延差的系统,其特征在于,所述的时延调节控制装置采用状态机实现,且相应的状态包括:
第一状态:差分信号中的P极电平信号先于N极电平信号到达,且时延调节装置未达到时延调节边界,则增加P极电平信号的时延,保持N极电平信号的时延;
第二状态:差分信号中的P极电平信号与N极电平信号同时到达,或时廷调节装置达到时延调节边界,则保持P极电平信号和N极电平信号的时延;
第三状态:差分信号中的N极电平信号先于P极电平信号到达,且时延调节装置未达到时延调节边界,则增加N极电平信号的时延,保持P极电平信号的时延;
第四状态:处于所述第二状态超过预定时间,且时延调节装置未达到时延调节边界,则通过所述误差电压测量装置测得的误差对差分信号进行时延 调节。
8.一种消除差分传输时延差的实现方法,其特征在于,包括:
测量接收到的差分信号的相位差信息作为传输时延差信息;
利用所述的传输时延差信息对差分信号进行时延的补偿,消除差分信号的差分传输时延差;
其中,利用所述的传输时延差信息对差分信号进行时延的补偿的步骤包括:
根据所述传输时延差信息判断需要对差分信号中的P极电平信号或N极电平信号进行时延调节处理;
对所述P极电平信号或N极电平信号进行延迟处理;
以及,所述的判断需要对差分信号中的P极电平信号或N极电平信号进行时延调节处理的步骤包括:
根据所述传输时延差信息,若确定差分信号中的P极电平信号先于N极电平信号到达,则确定需要对P极电平信号进行时延调节处理;
根据所述传输时延差信息,若确定差分信号中的N极电平信号先于P极电平信号到达,则确定需要对N极电平信号进行时延调节处理。
9.根据权利要求8所述的消除差分传输时延差的实现方法,其特征在于,所述的对差分信号进行时延的补偿的步骤具体包括:
根据所述的传输时延差信息获得对应的控制信息,并对该控制信息执行数模转换处理,获得转换后的电压信号;
根据所述转换后的电压信号对输入的差分信号进行时延调整处理,输出经过时延调整后的差分信号。
10.根据权利要求8所述的消除差分传输时延差的实现方法,其特征在于,所述的进行时延调节处理的步骤包括:
判断当前是否达到时延调节边界,若是,则停止对P极电平信号或N极电 平信号进行时延调节处理,否则,执行对P极电平信号或N极电平信号进行时延调节处理。
11.根据权利要求8所述的消除差分传输时延差的实现方法,其特征在于,该方法还包括:
若确定差分信号中的P极电平信号和N极电平信号同时到达,则在经过预定时间后,还根据当前差分信号的误差对差分信号进行时延调节。
12.根据权利要求8所述的消除差分传输时延差的实现方法,其特征在于,该方法还包括:
根据所述传输时延差信息确定对差分信号进行时延调节处理的步长。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710176650A CN101425988B (zh) | 2007-10-31 | 2007-10-31 | 消除差分传输时延差的方法及系统 |
PCT/CN2008/072844 WO2009059526A1 (fr) | 2007-10-31 | 2008-10-27 | Méthode, système et appareil d'élimination la différence des temps de retard dans des transmissions différentielles |
US12/477,546 US8013653B2 (en) | 2007-10-31 | 2009-06-03 | Method, system and device for eliminating intra-pair skew |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710176650A CN101425988B (zh) | 2007-10-31 | 2007-10-31 | 消除差分传输时延差的方法及系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101425988A CN101425988A (zh) | 2009-05-06 |
CN101425988B true CN101425988B (zh) | 2012-09-05 |
Family
ID=40616329
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200710176650A Expired - Fee Related CN101425988B (zh) | 2007-10-31 | 2007-10-31 | 消除差分传输时延差的方法及系统 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8013653B2 (zh) |
CN (1) | CN101425988B (zh) |
WO (1) | WO2009059526A1 (zh) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101651646B (zh) * | 2009-09-02 | 2013-07-03 | 中兴通讯股份有限公司 | 蜂窝接收机的差分接收系统及其实现信号接收的方法 |
KR101156032B1 (ko) * | 2009-12-29 | 2012-06-18 | 에스케이하이닉스 주식회사 | 반도체 집적회로의 인터페이스 장치 및 그 인터페이스 방법 |
US9071293B1 (en) * | 2012-04-30 | 2015-06-30 | Pmc-Sierra Us, Inc. | Transmitter data path single-ended duty cycle correction for EMI reduction |
CN102769587A (zh) * | 2012-07-09 | 2012-11-07 | 广东威创视讯科技股份有限公司 | 增强pci-e数据传输稳定性的方法及装置 |
CN103684426B (zh) * | 2012-09-26 | 2016-08-03 | 珠海全志科技股份有限公司 | 差分时钟信号调整电路及差分时钟信号的调整方法 |
US8798127B2 (en) | 2012-11-15 | 2014-08-05 | Altera Corporation | Apparatus and methods for adaptive receiver delay equalization |
JP5971113B2 (ja) * | 2012-12-26 | 2016-08-17 | 富士通株式会社 | 差動信号スキュー調整方法および送信回路 |
US9571308B1 (en) | 2013-12-27 | 2017-02-14 | Clariphy Communications, Inc. | High speed transceiver |
US9559880B1 (en) * | 2016-03-04 | 2017-01-31 | Inphi Corporation | Eye modulation for pulse-amplitude modulation communication systems |
WO2017177422A1 (zh) * | 2016-04-14 | 2017-10-19 | 华为技术有限公司 | 差分信号补偿方法和装置 |
JP6738682B2 (ja) * | 2016-08-01 | 2020-08-12 | 日本ルメンタム株式会社 | 光送受信器、光送信集積回路及び光受信集積回路 |
CN110868209B (zh) * | 2019-10-30 | 2023-04-28 | 西安邮电大学 | 一种用于多相位延时锁相环的高相位精度压控延迟线结构及其实现方法 |
CN113764024B (zh) * | 2020-06-02 | 2023-07-07 | 长鑫存储技术有限公司 | 差分信号偏移校准电路及半导体存储器 |
CN115695104B (zh) * | 2023-01-03 | 2023-07-21 | 成都登临科技有限公司 | 差分线补偿的方法、装置、电子设备及介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6043717A (en) * | 1998-09-22 | 2000-03-28 | Intel Corporation | Signal synchronization and frequency synthesis system configurable as PLL or DLL |
US6052007A (en) * | 1998-03-17 | 2000-04-18 | Fujitsu Limited | Phase control method and apparatus for synchronizing dual link transmission signals |
WO2004068750A1 (en) * | 2003-01-30 | 2004-08-12 | Samsung Electronics Co., Ltd. | Apparatus and method for measuring and compensating delay between main base station and remote base station interconnected by an optical cable |
CN1933465A (zh) * | 2005-09-13 | 2007-03-21 | 华为技术有限公司 | 消除差分传输时延差的实现方法及装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7085337B2 (en) * | 2003-09-30 | 2006-08-01 | Keyeye Communications | Adaptive per-pair skew compensation method for extended reach differential transmission |
US7493509B2 (en) * | 2004-12-10 | 2009-02-17 | Ati Technologies Ulc | Intra-pair differential skew compensation method and apparatus for high-speed cable data transmission systems |
US7352204B2 (en) * | 2005-05-13 | 2008-04-01 | Warpspeed Chips, Llc | Automatic skew correction for differential signals |
JP4879569B2 (ja) * | 2005-11-29 | 2012-02-22 | パナソニック株式会社 | 位相調整回路 |
US7405598B2 (en) * | 2006-10-04 | 2008-07-29 | Infineon Technologies Ag | Differential line compensation apparatus, method and system |
-
2007
- 2007-10-31 CN CN200710176650A patent/CN101425988B/zh not_active Expired - Fee Related
-
2008
- 2008-10-27 WO PCT/CN2008/072844 patent/WO2009059526A1/zh active Application Filing
-
2009
- 2009-06-03 US US12/477,546 patent/US8013653B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6052007A (en) * | 1998-03-17 | 2000-04-18 | Fujitsu Limited | Phase control method and apparatus for synchronizing dual link transmission signals |
US6043717A (en) * | 1998-09-22 | 2000-03-28 | Intel Corporation | Signal synchronization and frequency synthesis system configurable as PLL or DLL |
WO2004068750A1 (en) * | 2003-01-30 | 2004-08-12 | Samsung Electronics Co., Ltd. | Apparatus and method for measuring and compensating delay between main base station and remote base station interconnected by an optical cable |
CN1933465A (zh) * | 2005-09-13 | 2007-03-21 | 华为技术有限公司 | 消除差分传输时延差的实现方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2009059526A1 (fr) | 2009-05-14 |
US20090243682A1 (en) | 2009-10-01 |
US8013653B2 (en) | 2011-09-06 |
CN101425988A (zh) | 2009-05-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101425988B (zh) | 消除差分传输时延差的方法及系统 | |
CN1933465B (zh) | 消除差分传输时延差的实现方法及装置 | |
CA2017394C (en) | Data alignment method and apparatus | |
KR102610853B1 (ko) | 반속/사분속 복합 판정 궤환 등화기 및 표시 장치 | |
US8289196B2 (en) | Parallel-serial converter | |
CN112313881B (zh) | 具有抖动注入自应力机制的serdes | |
US20010038675A1 (en) | Digital clock/data signal recovery method and apparatus | |
CN101750534B (zh) | 一种功率变换电路的电流采样方法及系统 | |
CN101150547B (zh) | 消除差分传输时延差的实现方法及装置 | |
CN108449086B (zh) | 多通道高速串行总线发送端并行端口同步方法及电路 | |
US7977989B2 (en) | Method and apparatus for detecting and adjusting characteristics of a signal | |
CN101132238B (zh) | 对高比特率数字信号的再生和转换方法以及相应的接收机 | |
JP4772793B2 (ja) | 光受信装置、試験装置、光受信方法、試験方法、テストモジュール、及び半導体チップ | |
US7120838B2 (en) | Method and unit for deskewing signals | |
CN114765463A (zh) | 接收机和数据传输系统 | |
KR102132437B1 (ko) | 수신장치 및 그 동작 방법 | |
US7900113B2 (en) | Debug circuit and a method of debugging | |
US20030014683A1 (en) | Receiver with automatic skew compensation | |
DE19922804A1 (de) | Taktwiedergewinnungsschaltung | |
CN112769536B (zh) | 一种基于误码率检测的多通道数字信号同步方法及系统 | |
CN108932208A (zh) | 一种数据处理的方法和设备 | |
WO2021015066A1 (ja) | 電池管理回路、蓄電装置および電池管理方法 | |
JPH08340325A (ja) | 高速データ受信回路 | |
CN101227441A (zh) | 基线飘移补偿电路与方法 | |
CN102812678A (zh) | 通信设备、通信系统和通信控制方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120905 Termination date: 20131031 |