CN103684426B - 差分时钟信号调整电路及差分时钟信号的调整方法 - Google Patents
差分时钟信号调整电路及差分时钟信号的调整方法 Download PDFInfo
- Publication number
- CN103684426B CN103684426B CN201210362896.9A CN201210362896A CN103684426B CN 103684426 B CN103684426 B CN 103684426B CN 201210362896 A CN201210362896 A CN 201210362896A CN 103684426 B CN103684426 B CN 103684426B
- Authority
- CN
- China
- Prior art keywords
- signal
- nand gate
- clock
- circuit
- clock control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Logic Circuits (AREA)
Abstract
本发明公开了一种差分时钟信号调整电路及差分时钟信号调整方法,其中调整电路包括:时钟控制信号产生电路,用于接收外部系统发送的使能信号enable、异步时钟控制信号enck及时钟信号ckni,将异步时钟控制信号enck进行处理最终输出对应的时钟控制信号en0、en1;时钟控制电路,用于接收所述时钟控制信号产生电路产生的时钟控制信号en0、en1及外部系统产生的差分时钟信号ckpi及ckni并进行调整处理,输出第一个时钟周期和最后一个时钟周期完整的差分信号ckpo和ckno。本发明提供的调整电路及调整方法通过对电路合理的结构设计,最终输出的逻辑差分时钟信号的第一个时钟周期和最后一个时钟周期完整。
Description
技术领域
本发明涉及电路技术领域,特别是涉及一种差分时钟信号调整电路及差分时钟信号的调整方法。
背景技术
伴随着电子信息产业的迅猛发展,时钟运行速度越来越快,电路对时钟品质的要求也越来越高。差分传输是一种信号传输的技术,区别于传统的一根信号线一根地线的做法,差分传输在这两根线上都传输信号,这两个信号的振幅相等,相位相反。在这两根线上的传输的信号就是差分信号。信号接收端比较这两个电压的差值来判断发送端发送的是逻辑0还是逻辑1。在电路板上,差分走线必须是等长、等宽、紧密靠近、且在同一层面的两根线。
由于差分时钟信号开启和关闭时有可能产生窄脉冲,导致一些电路工作出错,因此有些应用会要求时钟控制信号打开和关闭时,差分时钟信号的第一个时钟周期和最后一个时钟周期必须完整。
由于系统的控制信号与差分时钟之间通常为异步时序,如果将控制信号突然的变化直接作用于差分时钟,必然会导致差分时钟信号的第一个时钟周期和最后一个时钟周期不完整。
因此对于现有技术,异步控制信号对差分时钟进行打开和关闭功能时,差分时钟的第一个时钟周期和最后一个时钟周期的不完整是个亟待解决的问题。
发明内容
基于上述问题,本发明提供了差分时钟信号调整电路及差分时钟信号的调整方法,克服了现有技术中异步控制信号对差分时钟进行打开和关闭功能时,第一个时钟周期和最后一个时钟周期的不完整的技术缺陷。
本发明提供了一种差分时钟信号调整电路,所述差分时钟信号调整电路包括时钟控制信号产生电路和时钟控制电路,其中:
所述时钟控制信号产生电路,用于接收外部系统发送的使能信号enable、异步时钟控制信号enck及时钟信号ckni,将异步时钟控制信号enck进行处理最终输出对应的时钟控制信号en0、en1;
所述时钟控制电路,用于接收所述时钟控制信号产生电路产生的时钟控制信号en0、en1及外部系统产生的差分时钟信号ckpi及ckni并进行调整处理,输出第一个时钟周期和最后一个时钟周期完整的差分信号ckpo和ckno。
较佳地,作为一种可实施方式。所述差分时钟信号调整电路集成在一个电路系统中,所述时钟控制信号产生电路接收外部系统产生的使能信号enable;
当enable有效时,时钟控制信号产生电路处于准备状态并准备利用时钟信号ckni对异步时钟控制信号enck执行相应的调整操作;
当enable无效时,时钟控制信号产生电路处于关闭状态,其输出的时钟控制信号en0、en1等于逻辑0。
较佳地,作为一种可实施方式。所述时钟控制信号产生电路包括边沿D触发器、第一反相器、第二反相器、第一与非门及第二与非门,其中:
所述边沿D触发器,用于接收系统产生的时钟信号ckni及异步时钟控制信号enck,输出信号enck0;所述边沿D触发器的第一输入端用于接收外部系统产生的异步时钟控制信号enck,第二输入端用于接收外部系统产生的时钟信号ckni;所述边沿D触发器输出端耦合至所述第一反相器的输入端及第二与非门的第一输入端;
所述第一反相器的输入端耦合至所述边沿D触发器的输出端,并对接收的信号enck0执行反相操作并将反相操作结果输出,所述第一反相器输出端耦合至第一与非门的第二输入端;
所述第一与非门的第二输入端耦合至所述第一反相器的输出端,所述第一与非门的第一输入端耦合至第二与非门的输出端,并对两个输入端接收信号执行与非操作,将操作结果en0信号输出;所述第一与非门的输出端耦合至第二与非门的第二输入端及时钟控制电路;
所述第二与非门的第一输入端耦合至所述边沿D触发器的输出端,所述第二与非门的第二输入端耦合至第一与非门的输出端,并对输入信号en0和enck0执行与非操作,将操作结果输出;所述第二与非门的输出端耦合至第一与非门的第一输入端及第二反相器的输入端;
所述第二反相器的输入端耦合至第二与非门的输出端,对输入信号执行反相操作en1信号输出;所述第二反相器的输出端耦合至时钟控制电路。
较佳地,作为一种可实施方式。所述时钟控制电路包括第一支路和第二支路,所述第一支路上包括第三与非门、第四与非门;所述第二支路上包括第五与非门和第六与非门,其中:
所述第一支路上依次串联第三与非门和第四与非门:
所述第三与非门的第一输入端用于接收系统产生的时钟ckpi,所述第三与非门的第二输入端耦合至时钟控制信号产生电路的第一与非门的输出端,用于接收所述时钟控制信号产生电路的第一与非门输出的时钟控制信号en0,对两个输入端输入的信号执行与非操作将操作结果输出;所述第三与非门的输出端耦合至第四与非门的第一输入端;
所述第四与非门的第一输入端耦合至第三与非门的输出端,所述第四与非门的第二输入端接收的信号始终为高电平信号,对两个输入端输入的逻辑信号执行与非操作并输出操作结果;所述第四与非门的输出端输出信号ckpo;
所述第二支路上依次串联第五与非门和第六与非门:
所述第五与非门的第一输入端用于接收系统产生的时钟ckni,所述第五与非门的第二输入端耦合至时钟控制信号产生电路的第一与非门的输出端,用于接收所述时钟控制信号产生电路的第一与非门输出的时钟控制信号en0,对两个输入端输入的信号执行与非操作并将操作结果cknib输出;所述第五与非门的输出端耦合至第六与非门的第一输入端;
所述第六与非门的第一输入端耦合至第五与非门的输出端;所述第六与非门的第二输入端耦合至时钟控制信号产生电路的第二反相器的输出端,用于接收所述时钟控制信号产生电路的第二反相器输出的时钟控制信号en1,对两个输入端输入的信号执行与非操作并输出操作结果;所述第六与非门的输出端输出信号ckno;
所述的ckpi和ckni为一对差分时钟信号,ckpo和ckno为一对差分信号。
较佳地,作为一种可实施方式。所述边沿D触发器为上升沿D触发器。
较佳地,作为一种可实施方式。所述第四与非门也可用一个非门电路替代。
相应地,作为一种可实施方式。本发明还提供了一种差分时钟信号的调整方法,所述方法包括如下步骤:
步骤S100、所述时钟控制信号产生电路接收外部系统发送的使能信号enable、异步时钟控制信号enck及差分时钟信号ckni,将使能信号进行处理输出对应的时钟控制信号en0、en1;
步骤S200、所述时钟控制电路接收所述时钟控制信号产生电路产生的时钟控制信号en0、en1及外部系统产生的差分时钟信号ckpi及ckni并进行调整处理,输出的差分信号ckpo和ckno的第一个时钟周期和最后一个时钟周期完整。
较佳地,作为一种可实施方式。在所述步骤S100中,还包括如下步骤:
步骤S101、所述时钟控制信号产生电路接收外部系统产生的使能信号enable时,当enable有效时,时钟控制信号产生电路启动执行相应的调整操作;当enable无效时,时钟控制信号产生电路关闭。
本发明的有益效果包括:
本发明提供的一种差分时钟信号调整电路及差分时钟信号调整方法,其中调整电路包括:时钟控制信号产生电路,用于接收外部系统发送的使能信号enable、异步时钟控制信号enck及时钟信号ckni,将使能信号进行处理最终输出对应的时钟控制信号en0、en1;时钟控制电路,用于接收所述时钟控制信号产生电路产生的时钟控制信号en0、en1及外部系统产生的差分时钟信号ckpi及ckni并进行调整处理,输出第一个时钟周期和最后一个时钟周期完整的差分信号ckpo和ckno。本发明提供的调整电路及调整方法通过对电路合理的结构设计,最终输出的逻辑差分时钟信号的第一个时钟周期和最后一个时钟周期完整。
附图说明
图1为本发明差分时钟时钟信号调整电路一具体实施例的结构示意图;
图2为图1中时钟控制信号产生电路L1具体结构示意图;
图3为图1中时钟控制电路L2具体结构示意图;
图4为本发明差分时钟信号调整电路的工作波形图;
图5为本发明差分时钟信号的调整方法一具体实施例的流程示意图。
具体实施方式
下面结合说明书附图,对本发明一种差分时钟信号调整电路及差分时钟信号的调整方法的具体实施方式进行说明。
为了解决异步控制信号对差分时钟进行打开和关闭功能时,差分时钟的第一个时钟周期和最后一个时钟周期不完整的问题,本发明实施例提出了一种差分时钟时钟信号调整电路L0,如图1所示,所述差分时钟信号调整电路L0集成在一个电路系统中,所述差分时钟信号调整电路包括时钟控制信号产生电路L1和时钟控制电路L2,其中:
所述时钟控制信号产生电路L1,用于接收外部系统发送的使能信号enable、异步时钟控制信号enck及时钟信号ckni,将异步时钟控制信号enck进行处理最终输出对应的时钟控制信号en0、en1;
所述时钟控制电路L2,用于接收所述时钟控制信号产生电路产生的时钟控制信号en0、en1及外部系统产生的差分时钟信号ckpi及ckni并进行调整处理,输出第一个时钟周期和最后一个时钟周期完整的差分信号ckpo和ckno。
较佳地,作为一种可实施方式。所述时钟控制信号产生电路接收外部系统产生的使能信号enable;
当enable有效时,时钟控制信号产生电路处于准备状态并准备利用时钟信号ckni对异步时钟控制信号enck执行相应的调整操作;
当enable无效时,时钟控制信号产生电路处于关闭状态,其输出的时钟控制信号en0、en1等于逻辑0。
较佳地,作为一种可实施方式。所述时钟控制信号产生电路L1包括边沿D触发器10、第一反相器20、第二反相器30、第一与非门40及第二与非门50,参见图2,其中:
所述边沿D触发器10,用于接收系统产生的时钟信号ckni及异步时钟控制信号enck,输出信号enck0;所述边沿D触发器的第一输入端101用于接收外部系统产生的异步时钟控制信号enck,第二输入端102用于接收外部系统产生的时钟信号ckni;所述边沿D触发器输出端103耦合至所述第一反相器20的输入端201及第二与非门50的第一输入端501;
所述第一反相器20的输入端201耦合至所述边沿D触发器10的输出端103,并对接收的信号enck0执行反相操作并将反相操作结果输出,所述第一反相器20输出端202耦合至第一与非门40的第二输入端402;
所述第一与非门40的第二输入端402耦合至所述第一反相器20的输出端202,所述第一与非门的第一输入端401耦合至第二与非门50的输出端503,并对两个输入端接收信号执行与非操作,将操作结果en0信号输出;所述第一与非门40的输出端403耦合至第二与非门50的第二输入端502及时钟控制电路L2;
所述第二与非门50的第一输入端501耦合至所述边沿D触发器10的输出端103,所述第二与非门50的第二输入端502耦合至第一与非门40的输出端403,并对输入信号en0和enck0执行与非操作,将操作结果输出;所述第二与非门50的输出端503耦合至第一与非门40的第一输入端401及第二反相器30的输入端301;
所述第二反相器30的输入端301耦合至第二与非门50的输出端503,对输入信号执行反相操作en1信号输出;所述第二反相器30的输出端302耦合至时钟控制电路L2。
较佳地,作为一种可实施方式。所述时钟控制电路L2包括第一支路和第二支路,所述第一支路上包括第三与非门60、第四与非门70;所述第二支路上包括第五与非门80和第六与非门90,参见图3,其中:
所述第一支路上依次串联第三与非门60和第四与非门70:
所述第三与非门60的第一输入端601用于接收系统产生的时钟ckpi,第三与非门60的第二输入端602耦合至时钟控制信号产生电路L1的第一与非门40的输出端403,用于接收所述时钟控制信号产生电路L1的第一与非门40输出的时钟控制信号en0,对两个输入端输入的信号执行与非操作将操作结果输出,第三与非门60的输出端603耦合至第四与非门70的第一输入端701;
所述第四与非门70的第一输入端701耦合至第三与非门60的输出端603,第四与非门70的第二输入端702接收的信号始终为高电平信号(即信号始终为逻辑1),对两个输入端输入的逻辑信号执行与非操作并输出操作结果,第四与非门70的输出端703输出信号ckpo;
所述第二支路上依次串联第五与非门80和第六与非门90:
所述第五与非门80的第一输入端801用于接收系统产生的时钟ckni,第五与非门80的第二输入端802耦合至时钟控制信号产生电路L1的第一与非门40的输出端403,用于接收所述时钟控制信号产生电路L1的第一与非门40输出的时钟控制信号en0,对两个输入端输入的信号执行与非操作并将操作结果cknib输出,第五与非门80的输出端803耦合至第六与非门90的第一输入端901;
所述第六与非门90的第一输入端901耦合至第五与非门80的输出端803,第六与非门90的第二输入端902耦合至时钟控制信号产生电路L1的第二反相器30的输出端302,用于接收所述时钟控制信号产生电路L1的第二反相器30输出的时钟控制信号en1,对两个输入端输入的信号执行与非操作并输出操作结果,第六与非门90的输出端903输出信号ckno;
上述的ckpi和ckni为一对差分时钟信号,ckpo和ckno为一对差分信号。
较佳地,作为一种可实施方式。所述边沿D触发器为上升沿D触发器。
所述上升沿D触发器允许在触发信号CP触发上升沿来到前一瞬间加载输入信号。所述上升沿D触发器在理想情况下的输出信号仅取决于触发信号CP的上升沿到来时刻的输入信号,而在CP变化前后,输入信号的变化对触发器的输出都不产生影响。
较佳地,作为一种可实施方式。所述第四与非门也可用一个非门电路替代。
图2逻辑电路L1中包括上升沿D触发器。当enable有效时,时钟控制信号产生电路L1准备利用时钟信号ckni对异步时钟控制信号enck执行相应的调整操作。当时钟脉冲的上升沿到达时,若D=1,则触发器输出Q的次态为1;若D=0,则触发器输出Q的次态为0。所述上升沿D触发器的特性方程为:Qn+1=D。这时,若时钟信号ckni的上升沿到达D触发器,则enck0=enck,所以系统的异步时钟控制信号enck从逻辑0变化到逻辑1时,上升沿D触发器会在触发信号ckni信号上升沿的触发下引起enck0从逻辑0变化到逻辑1;系统的异步时钟控制信号enck从逻辑1变化到逻辑0时,上升沿D触发器会在触发信号ckni信号上升沿的触发下引起enck0从逻辑1变化到逻辑0。参见图4,可以看出enck0同ckni的波形关系。
在本发明实施例中,参见图2、图3和图4,本发明电路由时钟控制信号产生电路和时钟控制电路2个模块构成,其中时钟控制信号产生电路输出时钟控制信号en0和en1给时钟控制电路。
enable为系统的使能信号,当enable无效时,D触发器的输出enck0为逻辑0,时钟控制信号en0和en1为逻辑0,这样时钟控制电路的输出信号ckpo为逻辑0,ckno为逻辑1,保持为差分信号。
为了保证差分时钟信号的第一个时钟周期和最后一个时钟周期完整,本发明实施例的主要原理在于使en0的逻辑电平变化发生在ckpi的逻辑0区间,而en1的逻辑电平变化发生在cknib的逻辑0区间。本发明实施例电路的具体工作原理如图4所示,下面以时钟控制信号enck从逻辑0变化到逻辑1和时钟控制信号enck从逻辑1变化到逻辑0这两种情况来介绍本发明的具体工作原理:
情况一:
时钟控制信号产生电路处于准备状态,enck0等于逻辑0,时钟控制信号enck从逻辑0变化到逻辑1。由于D触发器使用ckni的上升沿(等效为ckpi的下降沿)对信号enck采样,D触发器的输出延迟TCK-Q会保证其输出enck0从逻辑0到逻辑1的变化发生在触发信号ckpi从逻辑1到逻辑0的变化之后。在enck0发生从逻辑0到逻辑1的变化之前,enck0等于逻辑0,则第二与非门的输出为逻辑1,第一与非门的输出en0为逻辑0,因此enck0发生从逻辑0到逻辑1的变化,会引起第一反相器的输出从逻辑1变化到逻辑0,导致第一与非门的输出en0发生从逻辑0到逻辑1的变化,并且en0发生从逻辑0到逻辑1变化的时刻应当在enck0发生从逻辑0到逻辑1变化的时刻之后,这样en0从逻辑0到逻辑1的变化一定发生在触发信号ckpi从逻辑1到逻辑0的变化之后,即en0会在ckpi的逻辑0区间从逻辑0变化到逻辑1。由于en0发生逻辑0到逻辑1的变化时,ckpi一直为逻辑0,则第三与非门的输出不会发生变化,ckpo维持为逻辑0;当en0维持在逻辑1状态时,输出时钟ckpo的逻辑电平等于ckpi的逻辑电平。这样时钟信号ckpi通过时钟控制电路输出时钟ckpo,并且保证了输出时钟ckpo的第一个时钟周期完整。
在enck0发生从逻辑0到逻辑1变化之前,第二与非门的输出为逻辑1,第一与非门的输出en0为逻辑0。在第二与非门的输入信号enck0发生从逻辑0到逻辑1变化的时刻,由于第二与非门的另一输入信号en0为逻辑0,则第二与非门的输出为逻辑1。当en0发生从逻辑0到逻辑1的变化时,由于第二与非门的两个输入信号同时为逻辑1,则第二与非门的输出为逻辑0,输出信号en1为逻辑1。因此en0发生的从逻辑0到逻辑1的变化需要通过第二与非门和第二反相器两级门延迟引起en1发生从逻辑0到逻辑1,而en0发生的从逻辑0到逻辑1的变化只需要通过第五与非门一级门延迟引起cknib发生从逻辑1到逻辑0的变化。由于en0从逻辑0到逻辑1的变化导致的cknib的从逻辑1到逻辑0的变化要早于en0的变化导致的en1从逻辑0到逻辑1的变化,这样en1会在cknib的逻辑0区间从逻辑0变化到逻辑1。当en0和en1维持在逻辑1状态时,输出时钟ckno的逻辑电平等于ckni的逻辑电平。这样时钟信号ckni通过时钟控制电路输出时钟ckno,并且保证了输出时钟ckno的第一个时钟周期完整。
由于ckni和ckpi为差分时钟信号,所以时钟控制信号enck完成从逻辑0到逻辑1的变化后,ckpo和ckno也为差分时钟,并且ckpo和ckno的第一个时钟周期均是完整的。
情况二:
时钟控制信号产生电路已处于工作状态,enck0、en0和en1均等于逻辑1,时钟控制信号enck从逻辑1变化到逻辑0。由于D触发器使用ckni的上升沿(等效为ckpi的下降沿)对信号enck采样,D触发器的输出延迟TCK-Q会保证其输出enck0从逻辑1到逻辑0的变化发生在触发信号ckpi从逻辑1到逻辑0的变化之后。在enck0发生从逻辑1到逻辑0的变化之前,en0等于逻辑1,第二与非门的输出等于逻辑0。常规电路中与非门的门级延迟大于反相器,因此enck0发生从逻辑1到逻辑0的变化引起的第一反相器输出从逻辑0到逻辑1变化的时刻,第二与非门的输出维持为逻辑0,第一与非门的输出en0维持为逻辑1。在enck0发生从逻辑1到逻辑0的变化引起第二与非门的输出从逻辑0变化到逻辑1的时刻,由于第一与非门与第一反相器输出相连的输入信号为逻辑1(与非门的门级延迟大于反相器),则第一与非门的两个输入同时为逻辑1,第一与非门的输出en0从逻辑1变化为逻辑0。同样由于常规电路中与非门的门级延迟大于反相器,第二与非门的输出从逻辑0到逻辑1的变化引起en0从逻辑1到逻辑0的变化要晚于en1从逻辑1到逻辑0的变化。由于enck0从逻辑1到逻辑0的变化发生在触发信号ckni从逻辑0到逻辑1的变化之后,则en0和en1从逻辑1到逻辑0的变化也发生在触发信号ckni从逻辑0到逻辑1的变化之后。在en0为逻辑1时,ckni发生从逻辑0到逻辑1的变化会导致cknib产生逻辑1到逻辑0的变化;而在ckni变为逻辑1之后,en0发生从逻辑1到逻辑0的变化会导致cknib产生逻辑0到逻辑1的变化,这样cknib就会在ckni的上升沿和en0的下降沿之间形成一个逻辑0区间。由于en1从逻辑1到逻辑0的变化要早于en0从逻辑1到逻辑0的变化,这样en1会在cknib的逻辑0区间从逻辑1变化到逻辑0,这样输出时钟ckno可保证最后一个时钟周期完整。同时由于en0从逻辑1到逻辑0的变化发生在ckpi的逻辑0区间,这样输出时钟ckpo也可保证对应的最后一个时钟周期完整。
当en0和en1维持在逻辑0状态时,输出时钟ckpo维持在逻辑0电平,ckno维持在逻辑1电平,ckpo和ckno为差分信号。
本领域技术人员应该可以理解,综上所述,Enck为系统发出的异步时钟控制信号。系统要求当enck从逻辑0变化到逻辑1时,差分时钟信号ckpi和ckni通过时钟控制电路输出差分时钟信号ckpo和ckno,并且输出的差分时钟信号ckpo和ckno从第一个时钟周期开始每个周期都是完整的;当enck从逻辑1变化到逻辑0时,输出的差分时钟信号ckpo和ckno的最后一个时钟周期是完整的,并且ckpo和ckno保持为差分信号。本发明有效解决了异步控制信号对差分时钟进行打开和关闭功能时,第一个时钟周期和最后一个时钟周期的完整。
举例来说,假设异步时钟控制信号没有经过时钟控制信号产生电路的处理直接作用于时钟控制电路,en0和en1直接与enck相连。
当enck的上升沿发生在ckpi的逻辑1区间时,由于第三与非门的两个输入信号同时为逻辑1,则其输出由逻辑1变为逻辑0,ckpo由逻辑0变为逻辑1,即ckpo的第一个上升沿发生在ckpi逻辑1区间内(即晚于ckpi的上升沿,早于ckpi的下降沿);而当enck完成上升沿翻转后,ckpo等于ckpi。这样ckpo的第一个上升沿和第二个上升沿之间的时间间隔(即ckpo的第一个时钟周期)必然小于ckpi相邻两个上升沿之间的时间间隔(即ckpi的一个完整的时钟周期)。
当enck的下降沿发生在ckpi的逻辑1区间时,第三与非门的输出会在enck的逻辑0作用下发生从逻辑0到逻辑1的变化,进一步造成输出信号ckpo发生从逻辑1到逻辑0的变化,即ckpo的最后一个下降沿发生在ckpi的逻辑1区间(即晚于ckpi的上升沿,早于ckpi的下降沿),而当enck完成下降沿翻转之前,ckpo等于ckpi。这样ckpo的最后一个下降沿和倒数第二个下降沿之间的时间间隔(即ckpo的最后一个时钟周期)必然小于ckpi相邻两个下降沿之间的时间间隔(即ckpi的一个完整的时钟周期)。
本发明实施例将会避免上述举例说明的这两种情况的发生。
基于同一发明构思,本发明实施例还提供了差分时钟信号的调整方法,由于此方法解决问题的原理与前述一种差分时钟信号调整电路的各项功能相似,因此,此方法的实施可以通过前述调整电路具体功能实现,重复之处不再赘述。
相应地,作为一种可实施方式。本发明实施例提供的差分时钟信号的调整方法,如图5所示,所述方法包括如下步骤:
步骤S100、所述时钟控制信号产生电路接收外部系统发送的使能信号enable、异步时钟控制信号enck及差分时钟信号ckni,将使能信号进行处理输出对应的时钟控制信号en0、en1;
步骤S200、所述时钟控制电路接收所述时钟控制信号产生电路产生的时钟控制信号en0、en1及外部系统产生的差分时钟信号ckpi及ckni并进行调整处理,输出的差分信号ckpo和ckno的第一个时钟周期和最后一个时钟周期完整;
较佳地,作为一种可实施方式。在所述步骤S100中,还包括如下步骤:
步骤S101、所述时钟控制信号产生电路接收外部系统产生的使能信号enable时,当enable有效时,时钟控制信号产生电路启动执行相应的调整操作;当enable无效时,时钟控制信号产生电路关闭。
本发明实施例提供的一种差分时钟信号调整电路及差分时钟信号调整方法,其中包括:时钟控制信号产生电路,用于接收系统发送的使能信号enable、异步时钟控制信号enck及时钟信号ckni,将使能信号进行处理最终输出对应的时钟控制信号en0、en1;时钟控制电路,用于接收所述时钟控制信号产生电路产生的时钟控制信号en0、en1及系统产生的差分时钟信号ckpi及ckni并进行调整处理,最终输出第一个时钟周期和最后一个时钟周期完整的差分信号ckpo和ckno。本发明实施例提供的调整电路及差分时钟信号的调整方法通过对电路合理的结构设计,最终输出逻辑差分时钟信号的第一个时钟周期和最后一个时钟周期完整。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。
Claims (8)
1.一种差分时钟信号调整电路,其特征在于,包括时钟控制信号产生电路和时钟控制电路,其中:
所述时钟控制信号产生电路,用于接收外部系统发送的使能信号enable、异步时钟控制信号enck及时钟信号ckni,将异步时钟控制信号enck进行处理最终输出对应的时钟控制信号en0、en1;
所述时钟控制电路,用于接收所述时钟控制信号产生电路产生的时钟控制信号en0、en1及外部系统产生的差分时钟信号ckpi及ckni并进行调整处理,输出第一个时钟周期和最后一个时钟周期完整的差分信号ckpo和ckno。
2.根据权利要求1所述的差分时钟信号调整电路,所述差分时钟信号调整电路集成在一个电路系统中,其特征在于,所述时钟控制信号产生电路接收外部系统产生的使能信号enable;
当enable有效时,时钟控制信号产生电路处于准备状态并准备利用时钟信号ckni对异步时钟控制信号enck执行相应的调整操作;
当enable无效时,时钟控制信号产生电路处于关闭状态。
3.根据权利要求1所述的差分时钟信号调整电路,其特征在于,所述时钟控制信号产生电路包括边沿D触发器、第一反相器、第二反相器、第一与非门及第二与非门,其中:
所述边沿D触发器,用于接收系统产生的时钟信号ckni及异步时钟控制信号enck,输出信号enck0;所述边沿D触发器的第一输入端用于接收外部系统产生的异步时钟控制信号enck,第二输入端用于接收外部系统产生的时钟信号ckni;所述边沿D触发器输出端耦合至所述第一反相器的输入端及第二与非门的第一输入端;
所述第一反相器的输入端耦合至所述边沿D触发器的输出端,并对接收的信号enck0执行反相操作并将反相操作结果输出,所述第一反相器输出端耦合至第一与非门的第二输入端;
所述第一与非门的第二输入端耦合至所述第一反相器的输出端,所述第一与非门的第一输入端耦合至第二与非门的输出端,并对两个输入端接收信号执行与非操作,将操作结果en0信号输出;所述第一与非门的输出端耦合至第二与非门的第二输入端及时钟控制电路;
所述第二与非门的第一输入端耦合至所述边沿D触发器的输出端,所述第二与非门的第二输入端耦合至第一与非门的输出端,并对输入信号en0和enck0执行与非操作,将操作结果输出;所述第二与非门的输出端耦合至第一与非门的第一输入端及第二反相器的输入端;
所述第二反相器的输入端耦合至第二与非门的输出端,对输入信号执行反相操作en1信号输出;所述第二反相器的输出端耦合至时钟控制电路。
4.根据权利要求1或2所述的差分时钟信号调整电路,其特征在于,所述时钟控制电路包括第一支路和第二支路,所述第一支路上包括第三与非门、第四与非门;所述第二支路上包括第五与非门和第六与非门,其中:
所述第一支路上依次串联第三与非门和第四与非门:
所述第三与非门的第一输入端用于接收系统产生的时钟ckpi,所述第三与非门的第二输入端耦合至时钟控制信号产生电路的第一与非门的输出端,用于接收所述时钟控制信号产生电路的第一与非门输出的时钟控制信号en0,对两个输入端输入的信号执行与非操作将操作结果输出;所述第三与非门的输出端耦合至第四与非门的第一输入端;
所述第四与非门的第一输入端耦合至第三与非门的输出端,所述第四与非门的第二输入端接收的信号始终为高电平信号,对两个输入端输入的逻辑信号执行与非操作并输出操作结果;所述第四与非门的输出端输出信号ckpo;
所述第二支路上依次串联第五与非门和第六与非门:
所述第五与非门的第一输入端用于接收系统产生的时钟ckni,所述第五与非门的第二输入端耦合至时钟控制信号产生电路的第一与非门的输出端,用于接收所述时钟控制信号产生电路的第一与非门输出的时钟控制信号en0,对两个输入端输入的信号执行与非操作并将操作结果cknib输出;所述第五与非门的输出端耦合至第六与非门的第一输入端;
所述第六与非门的第一输入端耦合至第五与非门的输出端;所述第六与非门的第二输入端耦合至时钟控制信号产生电路的第二反相器的输出端,用于接收所述时钟控制信号产生电路的第二反相器输出的时钟控制信号en1,对两个输入端输入的信号执行与非操作并输出操作结果;所述第六与非门的输出端输出信号ckno;
所述的ckpi和ckni为一对差分时钟信号,ckpo和ckno为一对差分信号。
5.根据权利要求3所述的差分时钟信号调整电路,其特征在于,所述边沿D触发器为上升沿D触发器。
6.根据权利要求4所述的差分时钟信号调整电路,其特征在于,所述第四与非门用一个非门电路替代。
7.一种差分时钟信号的调整方法,其特征在于,包括如下步骤:
步骤S100、时钟控制信号产生电路接收外部系统发送的使能信号enable、异步时钟控制信号enck及差分时钟信号ckni,将使能信号进行处理输出对应的时钟控制信号en0、en1;
步骤S200、时钟控制电路接收所述时钟控制信号产生电路产生的时钟控制信号en0、en1及外部系统产生的差分时钟信号ckpi及ckni并进行调整处理,输出的差分信号ckpo和ckno的第一个时钟周期和最后一个时钟周期完整。
8.根据权利要求7所述的时钟信号的调整方法,其特征在于,在所述步骤S100中,还包括如下步骤:
步骤S101、所述时钟控制信号产生电路接收外部系统产生的使能信号enable时,当enable有效时,时钟控制信号产生电路启动执行相应的调整操作;当enable无效时,时钟控制信号产生电路关闭。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210362896.9A CN103684426B (zh) | 2012-09-26 | 2012-09-26 | 差分时钟信号调整电路及差分时钟信号的调整方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210362896.9A CN103684426B (zh) | 2012-09-26 | 2012-09-26 | 差分时钟信号调整电路及差分时钟信号的调整方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103684426A CN103684426A (zh) | 2014-03-26 |
CN103684426B true CN103684426B (zh) | 2016-08-03 |
Family
ID=50320894
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210362896.9A Active CN103684426B (zh) | 2012-09-26 | 2012-09-26 | 差分时钟信号调整电路及差分时钟信号的调整方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103684426B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1667746A (zh) * | 2004-06-15 | 2005-09-14 | 开曼群岛威睿电通股份有限公司 | 产生写入门控时钟信号的方法和装置 |
CN1729447A (zh) * | 2002-12-19 | 2006-02-01 | 睦塞德技术公司 | 从qdr2兼容协处理器 |
US6999542B1 (en) * | 2001-10-22 | 2006-02-14 | Lsi Logic Corporation | Data ready indicator between different clock domains |
CN101425988A (zh) * | 2007-10-31 | 2009-05-06 | 华为技术有限公司 | 消除差分传输时延差的方法及系统 |
CN102111142A (zh) * | 2009-12-29 | 2011-06-29 | 海力士半导体有限公司 | 用于半导体集成电路的接口装置和其接口方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7352204B2 (en) * | 2005-05-13 | 2008-04-01 | Warpspeed Chips, Llc | Automatic skew correction for differential signals |
-
2012
- 2012-09-26 CN CN201210362896.9A patent/CN103684426B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6999542B1 (en) * | 2001-10-22 | 2006-02-14 | Lsi Logic Corporation | Data ready indicator between different clock domains |
CN1729447A (zh) * | 2002-12-19 | 2006-02-01 | 睦塞德技术公司 | 从qdr2兼容协处理器 |
CN1667746A (zh) * | 2004-06-15 | 2005-09-14 | 开曼群岛威睿电通股份有限公司 | 产生写入门控时钟信号的方法和装置 |
CN101425988A (zh) * | 2007-10-31 | 2009-05-06 | 华为技术有限公司 | 消除差分传输时延差的方法及系统 |
CN102111142A (zh) * | 2009-12-29 | 2011-06-29 | 海力士半导体有限公司 | 用于半导体集成电路的接口装置和其接口方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103684426A (zh) | 2014-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102361453B (zh) | 用于锁相环的高速占空比调节和双端转单端电路 | |
CN102647177B (zh) | 一种可抗共模噪声干扰的高压侧栅驱动电路 | |
CN101694991B (zh) | 用于实现任意脉宽的异步脉冲信号同步的电路 | |
CN102769454B (zh) | 一种可抗噪声干扰的高侧栅驱动电路 | |
CN101000510B (zh) | 时钟发生电路 | |
CN103281068B (zh) | 一种脉冲开关输入的接口电路 | |
CN103166605B (zh) | 一种多相非交叠时钟电路 | |
CN103812497B (zh) | 驱动器及低抖动串行信号的输出方法 | |
CN103684426B (zh) | 差分时钟信号调整电路及差分时钟信号的调整方法 | |
CN102790605B (zh) | 异步信号同步器 | |
CN105306022B (zh) | 一种用于异步电路四相位握手协议的非对称延时装置 | |
CN111262559A (zh) | 具有校正功能的延迟线电路及其校正方法 | |
CN204836104U (zh) | 一种基于逻辑延时锁定的抗干扰电路 | |
CN106571813A (zh) | 全新设计的边沿式高阻型数字鉴相器 | |
CN102118147B (zh) | 脉冲产生电路 | |
CN106026982A (zh) | 一种单稳态触发器 | |
CN102255497A (zh) | 电荷泵电路的控制电路 | |
CN104917497B (zh) | 一种基于逻辑延时锁定的抗干扰电路及方法 | |
CN203119852U (zh) | 一种脉冲产生电路 | |
CN203225734U (zh) | 一种脉冲开关输入的接口电路 | |
CN205304755U (zh) | 一种用于异步电路四相位握手协议的非对称延时装置 | |
CN105591631A (zh) | 脉冲产生器 | |
CN102354525B (zh) | 应用于一存储器电路内多个存储区块的栓锁系统 | |
CN106533419A (zh) | Esd保护电路以及mipi接口的时钟通路 | |
CN112886948B (zh) | 脉冲锁存器驱动电路及芯片 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |