CN101295115A - 一种液晶显示装置及其像素阵列基板 - Google Patents

一种液晶显示装置及其像素阵列基板 Download PDF

Info

Publication number
CN101295115A
CN101295115A CNA2008101101127A CN200810110112A CN101295115A CN 101295115 A CN101295115 A CN 101295115A CN A2008101101127 A CNA2008101101127 A CN A2008101101127A CN 200810110112 A CN200810110112 A CN 200810110112A CN 101295115 A CN101295115 A CN 101295115A
Authority
CN
China
Prior art keywords
pixel electrode
pixel
film transistor
tft
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008101101127A
Other languages
English (en)
Other versions
CN100592184C (zh
Inventor
钟德镇
邱郁雯
廖家德
简廷宪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
InfoVision Optoelectronics Kunshan Co Ltd
Original Assignee
InfoVision Optoelectronics Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by InfoVision Optoelectronics Kunshan Co Ltd filed Critical InfoVision Optoelectronics Kunshan Co Ltd
Priority to CN200810110112A priority Critical patent/CN100592184C/zh
Publication of CN101295115A publication Critical patent/CN101295115A/zh
Application granted granted Critical
Publication of CN100592184C publication Critical patent/CN100592184C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Abstract

本发明提供了一种液晶显示装置及其像素阵列基板,所述的像素阵列基板包括:多个像素电极,形成在所述的基板上,每个所述的像素电极具有两个子像素电极;多个开关元件,形成在所述的基板上,并且每个所述的开关元件与一个所述的子像素电极电性连接;多条数据线,形成在所述的基板上,与多个子像素所对应的开关元件电性连接,用于向任意两个相邻的子像素电极上施加极性相反的电压信号。本发明用以解决子像素的控制问题,提高画质的表现能力。

Description

一种液晶显示装置及其像素阵列基板
技术领域
本发明关于液晶显示技术领域,具体地,涉及一种具有高显示质量的液晶显示装置及其像素阵列基板。
背景技术
液晶显示装置具有轻、薄、低耗电等优点,被广泛应用于计算机、移动电话及个人数字助理等现代化信息设备。目前,市场对于液晶显示装置的性能要求是:高对比度、高亮度、高色彩饱和度、快速反应以及广视角等特性。
为了实现广视角,现有技术中开发出了多种技术,如:扭转向列型液晶显示装置(TN)加上广视角膜(wide viewing film)、共平面切换式(In-planeswitching,IPS)液晶显示装置、边际电场切换式(Fringe Field Switching,FFS)液晶显示装置以及多域垂直配向式(Multi-domain Vertical Alignment,MVA)液晶显示装置等。
多域垂直配向式液晶显示器在彩色滤光基板或薄膜晶体管阵列基板上设有配向凸起物或狭缝,它们可以使得液晶分子呈多方向排列,得到多个不同的配向域(Domain)。因此多域垂直配向式液晶显示器有利于实现广视角显示。
美国专利第6,922,183号公开了一种多域垂直配向式液晶显示器,图1为这种多域垂直配向式液晶显示器的像素结构。注意,为了清楚地描述该结构,图中省略了彩色滤光片基板。如图1所示,在这种液晶显示器的像素结构中,一个像素被分成两个子像素,一个像素的像素电极P(m,n)也被分成两个子像素电极,即第一子像素电极SP1(m,n)和第二子像素电极SP2(m,n),两个子像素电极SP1(m,n)与SP2(m,n)之间由狭缝124电性隔离。第一子像素电极SP1(m,n)和第二子像素电极SP2(m,n)由两个开关元件分别进行控制,这两个开关元件例如第一薄膜晶体管(TFT)S1(m,n)及第二薄膜晶体管S2(m,n)。第一薄膜晶体管S1(m,n)及第二薄膜晶体管S2(m,n)的栅极分别与扫描线SL(m)及SL(m+1)电性连接,第一薄膜晶体管S1(m,n)及第二薄膜晶体管S2(m,n)的源极分别和数据线DL1(n)及DL2(n)电性连接,第一薄膜晶体管S1(m,n)及第二薄膜晶体管S2(m,n)的漏极分别与第一子像素电极SP1(m,n)及第二子像素电极SP2(m,n)连接。
图2为图1的像素结构沿剖面线I-I’所取的剖面图。如图2所示,该像素结构包括第一基板102、第二基板122及液晶分子126。黑矩阵104及彩色滤光层106形成于第一基板102的一个表面上,第一绝缘层108覆盖了黑矩阵104及彩色滤光层106。公共电极110形成于第一绝缘层108上,在公共电极上设有多个凸起131,配向膜112覆盖了公共电极110及多个凸起131。
另外,扫描线SL(m)及SL(m+1)形成于第二基板122与公共电极110相对的那个表面上,栅极绝缘层120覆盖扫描线SL(m)及SL(m+1),数据线DL(n)(图2中未示出)形成于栅极绝缘层120上,钝化层118覆盖数据线DL(n)。第一子像素电极SP1(m,n)及第二子像素电极SP2(m,n)形成于钝化层118上,扫描线SL(m)及SL(m+1)上方相应地设有多个间隙130,用于分隔相邻两个像素的像素电极,且第一子像素电极SP1(m,n)及第二子像素电极SP2(m,n)之间还设有狭缝124,用于将第一子像素电极及第二子像素电极电性隔离。配向膜116覆盖第一子像素电极SP1(m,n)及第二子像素电极SP2(m,n)。液晶分子126被密封于第一基板102及第二基板122之间。
相反极性的数据信号分别通过第一薄膜晶体管S1(m,n)及第二薄膜晶体管S2(m,n),输入至第一子像素电极SP1(m,n)及第二子像素电极SP2(m,n),可驱动整个像素。施加于公共电极110上的电压作为公共电压Vcom,大于公共电压Vcom的电压定义为正极性电压,且小于公共电压Vcom的电压定义为负极性电压。在选择了该像素,并且第一薄膜晶体管S1(m,n)及第二薄膜晶体管S2(m,n)导通时,具有正极性电压+V及负极性电压-V的数据信号分别被输入至第一子像素电极SP1(m,n)及第二子像素电极SP2(m,n)中。另外,正极性电压+V及公共电压Vcom之间的电压差和负极性电压-V及公共电压Vcom之间的电压差大体相等,从而在两个子像素中显示相同的灰阶值(grey level)。
当具有不同极性的电压被施加于第一子像素电极SP1(m,n)及第二子像素电极SP2(m,n)上时,由于间隙130、狭缝124以及凸起131的作用,液晶分子126形成多个具有相反视觉特性的显示域,从而得到了具有广视角的多域垂直配向式液晶显示器。
图3为图1所示的MVA LCD的像素阵列结构示意图。其中,每一像素被两根扫描线所驱动。在该像素阵列结构中,一对扫描线分别与一行像素中所有第一子像素电极及所有第二子像素电极电性连接。以第m行的像素为例,第m行中所有第一子像素电极与扫描线SL1(m)电性连接,而第m行中所有第二子像素电极与扫描线SL2(m)电性连接。此外,一列中的第二子像素电极及下一列的第一子像素电极与同一数据线电性连接,例如,第二子像素电极SP2(m,n)及第一子像素电极SP1(m,n-1)皆与数据线DL(n-1)电性连接。
当图3所示的像素阵列被驱动时,每一扫描线逐一地被扫描,也就是说,每一行的第一薄膜晶体管与第二薄膜晶体管依序被打开,对应的数据信号将被输入至第一子像素电极及第二子像素电极。例如,当扫描线SL1(m)被扫描而使得第一薄膜晶体管S1(m,n-1)及S1(m,n)被打开时,对应的数据信号线分别将经由数据线DL(n-1)及DL(n)输入至第一子像素电极SP1(m,n-1)及SP1(m,n)。之后,扫描线SL2(m)被扫描,第二薄膜晶体管S2(m,n-1)及S2(m,n)被打开,而对应的数据信号将分别经由数据线DL(n-2)及DL(n-1)被输入至第二子像素电极SP2(m,n-1)及SP2(m,n)。
上述像素阵列结构中,同一像素中的第一子像素电极和第二子像素电极分别电性连接不同的数据线,因此两个子像素电极上可以输入极性相反的数据信号,从而可以实现子像素反向驱动。例如,第一子像素电极SP1(m,n)及SP1(m+1,n)是通过数据线DL(n)输入负极性的数据信号,而第二子像素电极SP2(m,n)及SP2(m+1,n)通过数据线DL(n-1)输入正极性的数据信号。
图4为图3所述像素阵列结构的各子像素极性示意图,如图所示,虽然同一像素中的两个子像素电极极性相反,但是两个相邻像素之间的相邻子像素极性相同,这样会产生电容耦合的问题,同时也会使得显示时候产生闪烁(Flicker)现象,从而影响显示画质。
发明内容
本发明提供了一种液晶显示装置及其像素阵列基板,用以提高画质的表现能力。
本发明的目的之一是,提供了一种液晶显示装置像素阵列基板,所述的像素阵列基板包括:多个像素电极,形成在所述的基板上,每个所述的像素电极具有两个子像素电极;多个开关元件,形成在所述的基板上,并且每个所述的开关元件与一个所述的子像素电极电性连接;多条数据线,形成在所述的基板上,与多个子像素所对应的开关元件电性连接,用于向任意两个相邻的子像素电极上施加极性相反的电压信号。
本发明的目的之一是,提供了一种液晶显示装置像素阵列基板,所述的像素阵列基板包括:多个像素电极,形成在所述的基板上,每个所述的像素电极具有两个子像素电极,分别为第一子像素电极和第二子像素电极;多个薄膜晶体管,形成在所述的基板上,并且每个所述的薄膜晶体管与一个所述的子像素电极电性连接;其特征在于,所述任意两个相邻像素电极的第一子像素电极所对应的薄膜晶体管连接不同的数据线。
本发明的目的之一是,提供了一种液晶显示装置,其特征在于,所述液晶显示装置包括:第一基板和第二基板;共同电极,形成在所述的第一基板上;多个像素电极,形成在所述的第二基板上,每个所述的像素电极具有两个子像素电极,分别为第一子像素电极和第二子像素电极;多个薄膜晶体管,形成在所述的第二基板上,并且每个所述的薄膜晶体管与一个所述的子像素电极电性连接;其特征在于,所述任意两个相邻像素电极的第一子像素电极所对应的薄膜晶体管连接不同的数据线。
本发明的有一效果在于,使像素阵列结构中,任意两个相邻像素电极的第一子像素电极分别电性连接不同的数据线,因此每一个相邻的子像素上施加的电压的极性均是相反的,可以显著降低子像素之间的电容耦合问题,同时可以显著降低显示时候产生的闪烁(Flicker)现象,以实现更优化的画质表现。
附图说明
图1为现有的MVALCD的像素结构图;
图2为图1的MVALCD中沿剖面线I-I’所示的剖面图;
图3为图1的MVALCD的像素阵列结构示意图;
图4为图3中的像素阵列结构的各子像素极性示意图;
图5为本发明一实施例的像素阵列结构示意图;
图6为图5中单个像素的结构示意图;
图7为依照图6像素阵列结构所实现的各子像素极性示意图;
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,下面结合附图说明本发明的具体实施方式。
如图5所示,为本发明的像素阵列结构示意图。这里以像素电极左边的数据线来定义像素电极的纵坐标,以像素电极所对应的扫描线对来定义像素电极的横坐标,如:像素电极P(x,y)即是由位于像素电极左边的第y条数据线DL(y)与像素电极所对应的第x对扫描线SL1(x)、SL2(x)来定义的。同理,像素电极P(x+1,y+1)即是由位于像素电极左边的第(y+1)条数据线DL(y+1)与像素电极所对应的第(x+1)对扫描线SL1(x+1)、SL2(x+1)来定义的。
如图6所示,为图5中单个像素的结构示意图。其中,该像素被分成两个子像素(sub-pixels),像素电极P(x,y)可以被分成两个子像素电极,如:第一子像素电极SP1(x,y)及第二子像素电极SP2(x,y)。
第一子像素电极SP1(x,y)及第二子像素电极SP2(x,y)之间通过一狭缝424而彼此电性隔离,第一子像素电极SP1(x,y)及第二子像素电极SP2(x,y)分别由两个开关元件所控制,此两开关元件例如是第一薄膜晶体管(thin filmtransistor,TFT)T1(x,y)及第二薄膜晶体管T2(x,y)。
第一薄膜晶体管T1(x,y)由栅极、半导体层405a、源极406a及漏极407a组成;第二薄膜晶体管T2(x,y)由栅极、半导体层405b、源极406b及漏极407b组成。第一薄膜晶体管T1(x,y)及第二薄膜晶体管T2(x,y)的栅极分别与扫描线(scan lines)SL1(x)及SL2(x)电性连接(如图6所示,栅极为扫描线的一部分),且第一薄膜晶体管T1(x,y)及第二薄膜晶体管T1(x,y)的源极406a、406b分别和数据线(data lines)DL(y)及DL(y+1)电性连接。第一薄膜晶体管T1(x,y)及第二薄膜晶体管T2(x,y)的漏极407a、407b分别通过通孔404a、404b与第一子像素电极SP1(x,y)及第二子像素电极SP2(x,y)电性连接。
其中,在第一子像素电极SP1(x,y)与第二子像素电极SP2(x,y)上分别设有多个开口408,优选地,本发明中,狭缝424与开口408平行设置。401为存储电容电极,其与像素电极构成存储电容,具体地,存储电容电极401与第一子像素电极SP1(x,y)中间隔有栅极绝缘层和钝化层,构成第一子存储电容,,存储电容电极401与第二子像素电极SP2(x,y)中间隔有栅极绝缘层和钝化层,构成第二子存储电容。优选地,为增大存储电容,在存储电容电极401与第一子像素电极SP1(x,y)、第二子像素电极SP2(x,y)之间分别设有辅助金属层402a、402b,所述辅助金属层402a、402b位于栅极绝缘层与钝化层之间,辅助金属层402a、402b分别通过通孔403a、403b穿过钝化层与第一子像素电极SP1(x,y)、第二子像素电极SP2(x,y)电性相连。
每一像素分别由两根扫描线及两根数据线所驱动,第一子像素电极及第二子像素电极分别由不同的扫描线及数据线通过第一薄膜晶体管及第二薄膜晶体管(或者第二薄膜晶体管及第一薄膜晶体管)来驱动。如图6所示,第一子像素电极SP1(x,y)由扫描线SL1(x)与数据线DL(y)通过第一薄膜晶体管T1(x,y)来驱动,第二子像素电极SP2(x,y)由扫描线SL2(x)与数据线DL(y+1)通过第二薄膜晶体管T2(x,y)来驱动。因此数据线DL(y)、DL(y+1)的数据信号可以通过第一薄膜晶体管T1(x,y)、第二薄膜晶体管T2(x,y)分别传输到第一子像素电极SP1(x,y)、第二子像素电极SP2(x,y)。
同理,如图5所示,与像素电极P(x,y)相邻的像素电极P(x,y+1)的两个子像素电极SP1(x,y+1)及SP2(x,y+1)分别通过第二薄膜晶体管T2(x,y+1)及第一薄膜晶体管T1(x,y+1)来驱动,第一薄膜晶体管T1(x,y+1)、第二薄膜晶体管T2(x,y+1)的栅极分别电性连接扫描线SL1(x)、SL2(x)(图中所示,所述薄膜晶体管的栅极为扫描线的一部分),第一薄膜晶体管T1(x,y+1)、第二薄膜晶体管T2(x,y+1)的源极分别连接像素P(x,y+1)相邻的两根数据线DL(y+1)及DL(y+2),第一薄膜晶体管T1(x,y+1)、第二薄膜晶体管T2(x,y+1)漏极则分别电性连接第二子像素电极SP2(x,y+1)、第一子像素电极SP1(x,y+1),因此数据线DL(y+1)、DL(y+2)的数据信号可以通过第一薄膜晶体管T1(x,y+1)、第二薄膜晶体管T2(x,y+1)分别传输到第二子像素电极SP2(x,y+1)、第一子像素电极SP1(x,y+1)。由于相邻数据线施加的是极性相反的电压,因此每一行像素电极中任意两个相邻像素电极的第一子像素电极上施加的电压极性均相反,同理,每一行像素电极中任意两个相邻像素电极的第二子像素电极上施加的电压极性也均相反。
另外,与像素电极P(x,y)下方相邻的像素电极P(x+1,y)的两个子像素电极SP1(x+1,y)及SP2(x+1,y)亦分别通过第二薄膜晶体管T2(x+1,y)及第一薄膜晶体管T1(x+1,y)来驱动,第一薄膜晶体管T1(x+1,y)、第二薄膜晶体管T2(x+1,y)的栅极分别电性连接扫描线SL1(x+1)、SL2(x+1)(如图6所示,所述薄膜晶体管的栅极为扫描线的一部分),第一薄膜晶体管T1(x+1,y)、第二薄膜晶体管T2(x+1,y)的源极分别连接像素P(x+1,y)相邻的两根数据线DL(y)及DL(y+1),第一薄膜晶体管T1(x+1,y)、第二薄膜晶体管T2(x+1,y)漏极则分别电性连接第二子像素电极SP2(x+1,y)、第一子像素电极SP1(x+1,y),因此数据线DL(y)、DL(y+1)的数据信号可以通过第一薄膜晶体管T1(x+1,y)、第二薄膜晶体管T2(x+1,y)分别传输到第二子像素电极SP2(x+1,y)、第一子像素电极SP1(x+1,y)。由于相邻数据线施加的是极性相反的电压,因此每一列中任意两个相邻像素电极的第一子像素电极上施加的电压极性均相反,同理,每一列像素电极中任意两个相邻像素电极的第二子像素电极上施加的电压极性也均相反。
当图5所示的像素阵列被驱动时,每一扫描线逐一地被扫描,也就是说,每一行像素电极中的每个像素电极所对应的第一薄膜晶体管与第二薄膜晶体管依序被打开,对应的数据信号将被输入至该像素的第一子像素电极及第二子像素电极。例如,当扫描线SL1(x)被扫描而使得第一薄膜晶体管T1(x,y)及T1(x,y+1)被打开时,对应的数据信号线分别将经由数据线DL(y)及DL(y+1)输入至像素电极P(x,y)的第一子像素电极SP1(x,y)及像素电极P(x,y+1)的第二子像素电极SP2(x,y+1)。之后,扫描线SL2(x)被扫描,第二薄膜晶体管T2(x,y)及T2(x,y+1)被打开,而对应的数据信号将分别经由数据线DL(y+1)及DL(y+2)被输入至像素电极P(x,y)的第二子像素电极SP2(x,y)及像素电极P(x,y+1)的第一子像素电极SP1(x,y+1)。
同理,当扫描线SL1(x+1)被扫描而使得第一薄膜晶体管T1(x+1,y)及T1(x+1,y+1)被打开时,对应的数据信号线分别将经由数据线DL(y)及DL(y+1)输入至像素电极P(x+1,y)的第二子像素电极SP2(x+1,y)及像素电极P(x+1,y+1)的第一子像素电极SP1(x+1,y+1)。之后,扫描线SL2(x+1)被扫描,第二薄膜晶体管T2(x+1,y)及T2(x+1,y+1)被打开,而对应的数据信号将分别经由数据线DL(y+1)及DL(y+2)被输入至像素电极P(x+1,y)的第一子像素电极SP1(x+1,y)及像素电极P(x+1,y+1)的第二子像素电极SP2(x+1,y+1)。
上述像素阵列结构中,任意一个像素电极内的第一子像素电极和第二子像素电极分别电性连接不同的数据线,同时任意两个相邻像素电极的两个第一子像素电极或是第二子像素电极分别电性连接不同的数据线,因此可以实现子像素反向驱动。
图7为依照本发明像素结构所实现的各子像素极性示意图,依照本发明结构,任意两个相邻的子像素上施加的电压的极性均是相反的,可以显著降低子像素之间的电容耦合问题,同时可以显著降低显示时候产生的闪烁(Flicker)现象,以实现更优化的画质表现。
上文中以MVA液晶显示装置为例进行了说明。但是应当明白,本发明并不限于MVA液晶显示装置,只要阵列基板的像素结构中存在两个子像素,就可以采用本发明。上文的说明中阐述了很多具体细节以便于充分理解本发明。但是本发明能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广。

Claims (21)

1.一种液晶显示装置像素阵列基板,其特征在于,所述的像素阵列基板包括:
多个像素电极,形成在所述的基板上,每个所述的像素电极具有两个子像素电极;
多个开关元件,形成在所述的基板上,并且每个所述的开关元件与一个所述的子像素电极电性连接;
多条数据线,形成在所述的基板上,与多个子像素电极所对应的开关元件电性连接,用于向任意两个相邻的子像素电极上施加极性相反的电压信号。
2.根据权利要求1所述的像素阵列基板,其特征在于,所述开关元件为薄膜晶体管。
3.根据权利要求2所述的像素阵列基板,其特征在于,每个所述的像素电极的两个子像素电极分别为第一子像素电极和第二子像素电极,所述每个像素中的第一子像素电极与第二子像素电极分别对应的薄膜晶体管分别连接不同的扫描线及数据线。
4.根据权利要求3所述的像素阵列基板,其特征在于,所述的子像素电极上设有多个开口。
5.根据权利要求1所述的像素阵列基板,其特征在于,所述的多个像素电极排列为像素电极阵列;
所述的数据线,用于向其中所述像素电极阵列中每一行像素电极中的任意两个子像素电极施加极性相反的电压信号。
6.根据权利要求1或5所述的像素阵列基板,其特征在于,所述的多个像素电极排列为像素电极阵列;
所述的数据线,用于向其中所述像素电极阵列中每一列像素电极中的任意两个子像素电极施加极性相反的电压信号。
7.一种液晶显示装置像素阵列基板,其特征在于,所述的像素阵列基板包括:
多个像素电极,形成在所述的基板上,每个所述的像素电极具有两个子像素电极,分别为第一子像素电极和第二子像素电极;
多个薄膜晶体管,形成在所述的基板上,并且每个所述的薄膜晶体管与一个所述的子像素电极电性连接;
其特征在于,所述任意两个相邻像素电极的第一子像素电极所对应的薄膜晶体管电性连接不同的数据线。
8.根据权利要求7所述的像素阵列基板,其特征在于,所述每个像素中的第一子像素电极与第二子像素电极所分别对应的薄膜晶体管分别电性连接不同的扫描线及数据线。
9.根据权利要求7所述的像素阵列基板,其特征在于,所述第一子像素电极与第二子像素电极被一狭缝电性隔离。
10.根据权利要求9所述的像素阵列基板,其特征在于,所述的子像素电极上设有多个开口。
11.根据权利要求10所述的像素阵列基板,其特征在于,所述的多个开口与所述的狭缝平行。
12.根据权利要求7所述的像素阵列基板,其特征在于,所述的像素阵列基板还包括:
储存电容电极,设置于所述的狭缝之下,与所述的子像素电极构成储存电容。
13.根据权利要求12所述的像素阵列基板,其特征在于,所述的子像素电极下方设有辅助金属层,该辅助金属层通过通孔与所述的子像素电极电性相连。
14.根据权利要求7所述的像素阵列基板,其特征在于,所述的多个像素电极排列为像素电极阵列;
其中所述像素电极阵列中每一行像素电极中的任意两个相邻像素电极的第一子像素电极所对应的薄膜晶体管连接不同的数据线。
15.根据权利要求7或14所述的像素阵列基板,其特征在于,所述的多个像素电极排列为像素电极阵列;
其中所述像素电极阵列中每一列像素电极中的任意两个相邻像素电极的第一子像素电极所对应的薄膜晶体管连接不同的数据线。
16.一种液晶显示装置,其特征在于,所述液晶显示装置包括:
第一基板和第二基板;
共同电极,形成在所述的第一基板上;
多个像素电极,形成在所述的第二基板上,每个所述的像素电极具有两个子像素电极,分别为第一子像素电极和第二子像素电极;
多个薄膜晶体管,形成在所述的第二基板上,并且每个所述的薄膜晶体管与一个所述的子像素电极电性连接;
其特征在于,所述任意两个相邻像素电极的第一子像素电极所对应的薄膜晶体管电性连接不同的数据线。
17.根据权利要求16所述的液晶显示装置,其特征在于,所述每个像素中的第一子像素电极与第二子像素电极所分别对应的薄膜晶体管分别电性连接不同的扫描线及数据线。
18.根据权利要求16所述的液晶显示装置,其特征在于,所述第一子像素电极与第二子像素电极被一狭缝电性隔离。
19.根据权利要求18所述的液晶显示装置,其特征在于,所述的第一子像素电极与第二子像素电极上设有多个开口。
20.根据权利要求16所述的液晶显示装置,其特征在于,所述的多个像素电极排列为像素电极阵列;
其中所述像素电极阵列中每一行像素电极中的任意两个相邻像素电极的第一子像素电极所对应的薄膜晶体管电性连接不同的数据线。
21.根据权利要求16或20所述的液晶显示装置,其特征在于,所述的多个像素电极排列为像素电极阵列;
其中所述像素电极阵列中每一列像素电极中的任意两个相邻像素电极的第一子像素电极所对应的薄膜晶体管电性连接不同的数据线。
CN200810110112A 2008-06-10 2008-06-10 一种液晶显示装置及其像素阵列基板 Active CN100592184C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200810110112A CN100592184C (zh) 2008-06-10 2008-06-10 一种液晶显示装置及其像素阵列基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200810110112A CN100592184C (zh) 2008-06-10 2008-06-10 一种液晶显示装置及其像素阵列基板

Publications (2)

Publication Number Publication Date
CN101295115A true CN101295115A (zh) 2008-10-29
CN100592184C CN100592184C (zh) 2010-02-24

Family

ID=40065475

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810110112A Active CN100592184C (zh) 2008-06-10 2008-06-10 一种液晶显示装置及其像素阵列基板

Country Status (1)

Country Link
CN (1) CN100592184C (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101893796A (zh) * 2009-05-19 2010-11-24 三星电子株式会社 液晶显示器
CN102759833A (zh) * 2012-07-27 2012-10-31 京东方科技集团股份有限公司 一种阵列基板及显示装置
CN105652547A (zh) * 2016-04-15 2016-06-08 京东方科技集团股份有限公司 阵列基板、其制造方法、显示面板及显示装置
CN107942588A (zh) * 2009-01-05 2018-04-20 统宝光电股份有限公司 影像显示系统
CN108287442A (zh) * 2018-02-06 2018-07-17 重庆京东方光电科技有限公司 阵列基板的修复方法和阵列基板
CN111458942A (zh) * 2019-01-19 2020-07-28 凌巨科技股份有限公司 像素阵列
CN111489712A (zh) * 2019-01-29 2020-08-04 咸阳彩虹光电科技有限公司 一种像素矩阵驱动装置及显示器
CN114518674A (zh) * 2022-03-22 2022-05-20 福州京东方光电科技有限公司 阵列基板及其控制方法、显示装置

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107942588A (zh) * 2009-01-05 2018-04-20 统宝光电股份有限公司 影像显示系统
US8964140B2 (en) 2009-05-19 2015-02-24 Samsung Display Co., Ltd. Liquid crystal display
CN101893796B (zh) * 2009-05-19 2014-09-24 三星显示有限公司 液晶显示器
CN101893796A (zh) * 2009-05-19 2010-11-24 三星电子株式会社 液晶显示器
US9564453B2 (en) 2012-07-27 2017-02-07 Boe Technology Group Co., Ltd. Array substrate and display device
CN102759833B (zh) * 2012-07-27 2015-05-20 京东方科技集团股份有限公司 一种阵列基板及显示装置
WO2014015591A1 (zh) * 2012-07-27 2014-01-30 京东方科技集团股份有限公司 阵列基板及显示装置
CN102759833A (zh) * 2012-07-27 2012-10-31 京东方科技集团股份有限公司 一种阵列基板及显示装置
CN105652547A (zh) * 2016-04-15 2016-06-08 京东方科技集团股份有限公司 阵列基板、其制造方法、显示面板及显示装置
CN108287442A (zh) * 2018-02-06 2018-07-17 重庆京东方光电科技有限公司 阵列基板的修复方法和阵列基板
CN108287442B (zh) * 2018-02-06 2021-11-16 重庆京东方光电科技有限公司 阵列基板的修复方法和阵列基板
CN111458942A (zh) * 2019-01-19 2020-07-28 凌巨科技股份有限公司 像素阵列
CN111458942B (zh) * 2019-01-19 2023-01-24 凌巨科技股份有限公司 像素阵列
CN111489712A (zh) * 2019-01-29 2020-08-04 咸阳彩虹光电科技有限公司 一种像素矩阵驱动装置及显示器
CN114518674A (zh) * 2022-03-22 2022-05-20 福州京东方光电科技有限公司 阵列基板及其控制方法、显示装置
CN114518674B (zh) * 2022-03-22 2024-06-18 福州京东方光电科技有限公司 阵列基板及其控制方法、显示装置

Also Published As

Publication number Publication date
CN100592184C (zh) 2010-02-24

Similar Documents

Publication Publication Date Title
US8537084B2 (en) Liquid crystal panel and display apparatus including liquid crystal panel
JP5643422B2 (ja) 液晶表示装置
CN100592184C (zh) 一种液晶显示装置及其像素阵列基板
US8581816B2 (en) Liquid crystal display and driving method thereof
US9019186B2 (en) Liquid crystal display device
US20090310047A1 (en) Liquid crystal display
KR101046929B1 (ko) 액정 표시 장치
US9646553B2 (en) Display device
US20140104547A1 (en) Pixel structure of transparent liquid crystal display panel
KR20070054010A (ko) 표시장치
KR20100055154A (ko) 액정 표시 장치 및 그의 구동 방법
KR101707212B1 (ko) 액정 표시 장치
US20130222747A1 (en) Display panel
KR20110101892A (ko) 액정 표시 장치
KR20130139548A (ko) 액정 표시 장치
WO2019192082A1 (zh) 一种液晶显示器
KR101733150B1 (ko) 액정 표시 장치
KR20100066044A (ko) 액정 표시 장치
KR20110080627A (ko) 액정 표시 장치
CN101782703B (zh) 像素阵列
CN101281311A (zh) 像素结构及其驱动方法
US20080122775A1 (en) Display apparatus
CN101377597A (zh) 液晶显示装置
US10168594B2 (en) Liquid crystal display
KR102640064B1 (ko) 디스플레이 패널 및 디스플레이 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 215300, Longteng Road, Jiangsu, Kunshan

Patentee after: InfoVision Optoelectronics(Kunshan)Co.,Ltd.

Address before: 215300, Longteng Road, Jiangsu, Kunshan

Patentee before: INFOVISION OPTOELECTRONICS (KUNSHAN) Co.,Ltd.

CP01 Change in the name or title of a patent holder