CN111458942A - 像素阵列 - Google Patents

像素阵列 Download PDF

Info

Publication number
CN111458942A
CN111458942A CN201910347543.3A CN201910347543A CN111458942A CN 111458942 A CN111458942 A CN 111458942A CN 201910347543 A CN201910347543 A CN 201910347543A CN 111458942 A CN111458942 A CN 111458942A
Authority
CN
China
Prior art keywords
pixel
color sub
electrically connected
signal lines
adjacent
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910347543.3A
Other languages
English (en)
Other versions
CN111458942B (zh
Inventor
林囿延
周志建
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Giantplus Technology Co Ltd
Original Assignee
Giantplus Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Giantplus Technology Co Ltd filed Critical Giantplus Technology Co Ltd
Publication of CN111458942A publication Critical patent/CN111458942A/zh
Application granted granted Critical
Publication of CN111458942B publication Critical patent/CN111458942B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

一种像素阵列包括多条第一信号线、多条第二信号线、多个主动组件、多个像素单元。多条第一信号线与多条第二信号线交错以定义出多个像素区。多个主动组件与多个像素单元设置于对应的像素区内,且各主动组件电性连接于对应的像素单元、第一信号线及第二信号线间。各像素单元包括第一颜色子像素与第二颜色子像素。第一颜色子像素具有相接的第一轮廓边与第二轮廓边。第二颜色子像素具有相接的第三轮廓边与第四轮廓边,第一轮廓边相邻于第三轮廓边,第二颜色子像素的面积大于第一颜色子像素的面积。

Description

像素阵列
技术领域
本发明是有关于一种像素阵列。
背景技术
现今市面上常见的电子卷标(Electronic Shelf Label;ESL)的显示技术中,以电泳式(electrophoretic)电子纸(ePaper)技术为主流,具有低耗电与广视角的特性,而显示效果可如同普通纸一般清晰。然而,由于电泳式电子纸主要是通过驱动电子墨水(electronic ink)来改变显示画面,与传统的液晶材料(Liquid Crystal;LC)相比,其改变显示画面的更新频率偏低,将不利于现今多样化的显示需求的发展。
随着科技的逐步发展,目前驱动芯片(driver IC)的耗电问题已大幅改善,在传统上使用薄膜晶体管(Thin Film Transistor;TFT)驱动液晶的显示技术中,已可实现低功耗驱动的需求,因而可用于电子卷标的显示技术,以达到较高的更新频率与较佳的视觉体验。然而,液晶显示技术用于电子卷标存在诸多问题,例如画面对比度不佳、画面存在条纹等,为所属技术领域人员亟欲解决的重要课题。
发明内容
本发明提供一种像素阵列,易实现高对比度且显示效果佳的像素面板。
本发明的像素阵列包括多条第一信号线、多条第二信号线、多个主动组件及多个像素单元。多条第一信号线与多条第二信号线交错设置,相邻的多条第一信号线与相邻的多条第二信号线定义出多个阵列排列的像素区。多个主动组件设置于多个像素区内,各主动组件与对应的第一信号线电性连接且与对应的第二信号线电性连接。多个像素单元分别与各主动组件电性连接,多个像素单元分别设置于对应的像素区内。各像素单元包括第一颜色子像素与第二颜色子像素。第一颜色子像素具有相接的第一轮廓边与第二轮廓边。第二颜色子像素具有相接的第三轮廓边与第四轮廓边,第一轮廓边相邻于第三轮廓边,且第一轮廓边的长度略小于第三轮廓边的长度,其中第二颜色子像素的面积大于第一颜色子像素的面积。
在本发明的一实施例中,上述的各像素单元的第一颜色子像素电性连接于相邻的多条第一信号线的其中一条,各像素单元的第二颜色子像素电性连接于相邻的多条第一信号线的另一条,且各像素单元的第一颜色子像素与第二颜色子像素电性连接于同一条第二信号线。
在本发明的一实施例中,上述的各像素单元的第一颜色子像素电性连接于相邻的多条第二信号线的其中一条,各像素单元的第二颜色子像素电性连接于相邻的多条第二信号线的另一条,且各像素单元的第一颜色子像素与第二颜色子像素电性连接于同一条第一信号线。
在本发明的一实施例中,上述的两相邻的多个像素单元设置于两相邻的多条第二信号线之间与两相邻的多条第一信号线之间,其中两相邻的多个像素单元的第一颜色子像素分别电性连接至两相邻的多条第二信号线且电性连接至同一条第一信号线,两相邻的多个像素单元的第二颜色子像素分别电性连接至两相邻的该些第二信号线且电性连接至同一条第一信号线。
在本发明的一实施例中,上述的各像素单元的第一颜色子像素电性连接于两相邻的多条第一信号线的其中一条,各像素单元的第二颜色子像素电性连接于两相邻的多条第一信号线的另一条,各像素单元的第二颜色子像素电性连接于两相邻的多条第二信号线的其中一条,且各像素单元的第一颜色子像素电性连接于同一条第二信号线。
在本发明的一实施例中,上述的多条第一信号线沿第一方向依序设置,其中于第一方向上相邻的两像素单元之间具有两条第一信号线。
在本发明的一实施例中,上述的多条第一信号线为多条栅极线,多条第二信号线为多条数据线。
在本发明的一实施例中,上述的多条第一信号线为多条数据线,多条第二信号线为多条栅极线。
在本发明的一实施例中,上述的第一颜色子像素与第二颜色子像素之间具有间隙。
在本发明的一实施例中,上述的各像素单元的第一颜色子像素的面积为A1,各像素单元的第二颜色子像素的面积为A2,满足下列条件:A1:A2=1:1.6。
在本发明的一实施例中,上述的第一颜色子像素具有第一颜色、第二颜色子像素具有第二颜色,其中第一颜色为红色、绿色及蓝色之一或红色、绿色及蓝色的至少两者的组合,第二颜色为白色。
基于上述,在本发明的一实施例的像素阵列中,像素阵列包括多条第一信号线与多条第二信号线,彼此交错设置以定义出多个像素区。多个像素单元位于多个像素区内,且多个像素单元的每一个包括第一颜色子像素与第二颜色子像素,彼此相邻设置。在同一个像素单元中,相邻的第一颜色子像素与第二颜色子像素之间不具有第一信号线或第二信号线,因而第一颜色子像素能尽可能靠近第二颜色子像素。如此一来,相邻的多个第一颜色子像素间的间隔可以进一步缩小,且相邻的多个第二子像素间的间隔可以进一步缩小,改善原先像素阵列彼此间隔过大所造成的对比度低以及条纹现象。此外,相较于传统的像素阵列,第一信号线与第二信号线的数量减少,因而能降低驱动芯片的负载及成本。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
附图说明
图1A是本发明的一实施例的像素阵列的俯视示意图。
图1B是本发明的另一实施例的像素阵列的俯视示意图。
图1C是本发明的又一实施例的像素阵列的俯视示意图。
图2A是本发明的再一实施例的像素阵列的俯视示意图。
图2B是本发明的一实施例的像素阵列的俯视示意图。
图2C是本发明的另一实施例的像素阵列的俯视示意图。
图3A是本发明的又一实施例的像素阵列的俯视示意图。
图3B是本发明的再一实施例的像素阵列的俯视示意图。
图4是本发明的一实施例的像素阵列的俯视示意图。
具体实施方式
图1A是本发明的一实施例的像素阵列的俯视示意图。请参见图1A,在本实施例中,像素阵列10A包括多条第一信号线110与多条第二信号线120,多条第一信号线110沿第一方向D1依序排列,多条第二信号线120沿第二方向D2依序排列,使多条第一信号线110与多条第二信号线120交错设置,相邻的多条第一信号线110与相邻的第二信号线120定义出多个阵列排列的像素区(未标示)。在本实施例中,第一方向D1与第二方向D2相互垂直,然而本发明不以此为限,在其他实施例中,第一方向D1与第二方向D2也可不垂直。
在本实施例中,像素阵列10A还包括多个主动组件T与多个像素单元P。多个主动组件T设置于多个像素区内,各主动组件T与对应的第一信号线110电性连接且与对应的第二信号线120电性连接。多个像素单元P分别与各主动组件T电性连接,多个像素单元P分别设置于对应的像素区内。在本实施例中,多个像素单元P至少具有像素单元P11、P12、P21及P22,于第一方向D1与第二方向D2所在平面呈阵列设置,图1A仅示意性绘示像素阵列10A的四个像素单元P,但像素阵列10A所包括的像素单元P的数量可视实际需求(例如:分辨率规格)而定。
在本实施例中,主动组件T可以是薄膜晶体管(Thin Film Transistor;TFT),所述薄膜晶体管具有栅极(未标示)、与栅极重叠的通道(未标示)以及分别与通道的两侧电性连接的源极(未标示)与漏极(未标示)。在本实施例中,所述薄膜晶体管可为底部栅极型薄膜晶体管(bottom gate TFT)、顶部栅极型薄膜晶体管(top gate TFT)或其他适当型式的薄膜晶体管,本发明不特别以薄膜晶体管的形式加以限制。在本实施例中,像素单元P可包括像素电极(未标示),所述像素电极可以是透明导电层,其包括金属氧化物,例如:铟锡氧化物、铟锌氧化物、铝锡氧化物、铝锌氧化物、铟锗锌氧化物、或其他合适的氧化物,或是上述至少二者的堆栈层,但本发明不以此为限。本发明不限制像素电极需完全透明。在其他实施例中,像素阵列10A也可以是反射导电层或反射导电层与透明导电层的组合。
详细而言,在本实施例中,相邻的多条第一信号线110与相邻的第二信号线120定义出多个阵列排列的像素区,其中第一信号线110至少具有第一信号线111、112、113及114,第二信号线120至少具有第二信号线121、122。其中,像素单元P11设置于第一信号线111、112与第二信号线121、122所围成的像素区内,像素单元P12设置于相邻的第一信号线111、112、第二信号线122与相邻于第二信号线122的另一条第二信号线(未绘示)所围成的像素区内,且像素单元P11与P12分别位于第二信号线122的相对两侧。像素单元P21设置于第一信号线113、114与第二信号线121、122所围成的像素区内,像素单元P22设置于相邻于第一信号线113、114、第二信号线122与相邻于第二信号线122的另一条第二信号线所围成的像素区内,且像素单元P21与P22分别位于第二信号线122的相对两侧。在本实施例中,于第一方向D1相邻的两像素单元P11与P21之间具有两条第一信号线112与113。
在本实施例中,多条第一信号线110为多条栅极线,多条第二信号线120为多条数据线。也就是说,主动组件T为薄膜晶体管时,所述薄膜晶体管的栅极与第一信号线110电性连接,所述薄膜晶体管的源极与第二信号线120电性连接。
在本实施例中,各像素单元P还包括第一颜色子像素SP1与第二颜色子像素SP2。第一颜色子像素SP1具有相接的第一轮廓边CE1与第二轮廓边CE2,第二颜色子像素SP2具有相接的第三轮廓边CE3与第四轮廓边CE4。在本实施例中,相互连接的第一轮廓边CE1与第二轮廓边CE2可形成封闭线段,所述封闭线段的轮廓定义出第一颜色子像素SP1的轮廓。相互连接的第三轮廓边CE3与第四轮廓边CE4可形成另一封闭线段,所述另一封闭线段的轮廓定义出第二颜色子像素SP2的轮廓。在本实施例中,第一轮廓边CE1与第二轮廓边CE2形成的上述封闭线段,可以是正方形、长方形、菱形、平行四边形、圆形、椭圆或是不规则的多边形,本发明不以此为限。第三轮廓边CE3与第四轮廓边CE4形成的上述另一封闭线段,可以是不规则多边形、扇形或其他合适的形状,本发明不以此为限。
再请参见图1A,在本实施例中,第一颜色子像素SP1的第一轮廓边CE1相邻于第二颜色子像素SP2的第三轮廓边CE3,彼此相对设置。在本实施例中,第一轮廓边CE1可实质上与第三轮廓边CE3平行设置。举例而言,第一轮廓边CE1可具有第一弯折点BP1,第一轮廓边CE1沿第一方向D1设置而在第一弯折点BP1后沿第二方向D2设置。第三轮廓边CE3可具有第二弯折点BP2,第三轮廓边CE3沿第一方向D1设置而在第二弯折点BP2后沿第二方向D2设置,然而,本发明不以此为限,在其他实施例中,第一轮廓边CE1与第三轮廓边CE3可分别不具有第一弯折点与第二弯折点,可为其他形式的态样,例如第一轮廓边CE1与第三轮廓边CE3可为弧状的态样,或是第一轮廓边CE1可具有多个第一弯折点BP1且第三轮廓边CE3可具有多个第二弯折点BP2,使第一轮廓边CE1与第三轮廓边CE3各自的设置方向多次改变。在本实施例中,第一轮廓边CE1可实质上沿第三轮廓边CE3共形地设置,然而本发明不以此为限。
在本实施例中,较佳地,第一轮廓边CE1的长度略小于第三轮廓边CE3的长度。也就是说,第一颜色子像素SP1与第二颜色子像素SP2之间具有间隙d,间隙d分隔开第一轮廓边CE1与第三轮廓边CE3。虽第一轮廓边CE1与第三轮廓边CE3之间具有间隙d,然而本领域具有通常知识可依据实际制程能力,将间隙d的大小尽可能缩小,使第一轮廓边CE1与第三轮廓边CE3可紧密相邻,因而第一颜色子像素SP1与第二颜色子像素SP2可更为靠近。换言之,可将第二颜色子像素SP2看作具有凸出部(未标示)、凹陷部(未标示)或两者的组合(未标示),位于第三轮廓边CE3附近,第一颜色子像素SP1填入第二颜色子像素SP2的上述凸出部、凹陷部或两者的组合中,使第一颜色子像素SP1与第二颜色子像素SP2形成完整的像素单元P。
在本实施例中,第一颜色子像素SP1可包括第一滤光单元(未绘示),用以显示第一颜色(未绘示)。第二颜色子像素SP2可具有第二滤光单元(未绘示),用以显示第二颜色(未绘示),其中第一滤光单元的形状可实质上相同于第一颜色子像素SP1的轮廓,第二滤光单元的形状可实质上相同于第二颜色子像素SP2的轮廓。在本实施例中,第一颜色子像素SP1通过第一滤光单元可显示第一颜色,第二颜色子像素SP2通过第一滤光单元可显示第二颜色,其中第一颜色可为红色、绿色及蓝色之一或红色、绿色及蓝色的至少两者的组合,第二颜色为白色。
在本实施例中,第二颜色子像素SP2的面积A2大于第一颜色子像素SP1的面积A1,然而本发明不以此为限,在其他实施例中,第二颜色子像素SP2的面积A2也可等于第一颜色子像素SP1的面积A1。举例而言,各像素单元P的第一颜色子像素SP1的面积为A1,各像素单元P的第二颜色子像素SP2的面积为A2,满足下列条件:A1:A2=1:1.6,然而本发明不以此为限,本领域技术人员可依据所选择的第一颜色与第二颜色的颜色搭配,来调整第一颜色子像素SP1的面积A1与第二颜色子像素SP2的面积A2的比例,以产生不同颜色的显示画面。
在本实施例中,各像素单元P的第一颜色子像素SP1电性连接于相邻的第一信号线110的其中一条,各像素单元P的第二颜色子像素SP2电性连接于相邻的第一信号线110的另一条,且各像素单元P的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第二信号线120。在本实施例中,在第二方向D2上相邻的两像素单元P的两第一颜色子像素SP1,分别电性连接于相同的第一连接线110。在第二方向D2上相邻的两像素单元P的两第二颜色子像素SP2,分别电性连接于相同的另一第一连接线110。详细而言,请参见图1A,在本实施例中,像素单元P11的第一颜色子像素SP1电性连接于第一信号线111,像素单元P11的第二颜色子像素SP2电性连接于第一信号线112,且像素单元P11的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第二信号线121。像素单元P12的第一颜色子像素SP1电性连接于第一信号线111,像素单元P12的第二颜色子像素SP2电性连接于第一信号线112,且像素单元P12的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第二信号线122。像素单元P21的第一颜色子像素SP1电性连接于第一信号线113,像素单元P21的第二颜色子像素SP2电性连接于第一信号线114,且像素单元P21的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第二信号线121。像素单元P22的第一颜色子像素SP1电性连接于第一信号线113,像素单元P22的第二颜色子像素SP2电性连接于第一信号线114,且像素单元P22的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第二信号线122。如此一来,图1A的像素阵列10A可进一步减少第二信号线120的数量,降低驱动芯片的负载及成本。
图1B是本发明的另一实施例的像素阵列的俯视示意图。在本实施例的像素阵列10B与图1A的像素阵列10A类似,以下就图1B的像素阵列10B与图1A的像素阵列10A的差异处加以说明,便不再重述像素阵列10B与像素阵列10A相同或相似处。在本实施例中,在第二方向D2上相邻的两像素单元P的两第一颜色子像素SP1,分别电性连接于相邻的两第一连接线110。在第二方向D2上相邻的两像素单元P的两第二颜色子像素SP2,分别电性连接于上述相邻的两第一连接线110。
详细而言,请参见图1B,像素单元P11的第一颜色子像素SP1电性连接于第一信号线111,像素单元P11的第二颜色子像素SP2电性连接于第一信号线112,且像素单元P11的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第二信号线121。像素单元P12的第一颜色子像素SP1电性连接于第一信号线112,像素单元P12的第二颜色子像素SP2电性连接于第一信号线111,且像素单元P12的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第二信号线122。像素单元P21的第一颜色子像素SP1电性连接于第一信号线113,像素单元P21的第二颜色子像素SP2电性连接于第一信号线114,且像素单元P21的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第二信号线121。像素单元P22的第一颜色子像素SP1电性连接于第一信号线114,像素单元P22的第二颜色子像素SP2电性连接于第一信号线113,且像素单元P22的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第二信号线122。
图1C是本发明的又一实施例的像素阵列的俯视示意图。在本实施例的像素阵列10C与图1A的像素阵列10A类似,以下就图1C的像素阵列10C与图1A的像素阵列10A的差异处加以说明,便不再重述像素阵列10C与像素阵列10A相同或相似处。在本实施例中,多条第一信号线110为多条数据线,多条第二信号线120为多条栅极线。也就是说,主动组件T为薄膜晶体管时,所述薄膜晶体管的源极与第一信号线110电性连接,所述薄膜晶体管的栅极与第二信号线120电性连接。在本实施例中,像素单元P的第一颜色子像素SP1以及第二颜色子像素SP2分别与对应电性连接的第一信号线110的连接次序可相互调换。举例而言,像素单元P11的第一颜色子像素SP1可电性连接于第一信号线111,像素单元P11的第二颜色子像素SP2可电性连接于第一信号线112,像素单元P12的第一颜色子像素SP1可电性连接于第一信号线111,像素单元P12的第二颜色子像素SP2可电性连接于第一信号线112,像素单元P21的第一颜色子像素SP1可电性连接于第一信号线113,像素单元P21的第二颜色子像素SP2可电性连接于第一信号线114,像素单元P22的第一颜色子像素SP1可电性连接于第一信号线113,像素单元P22的第二颜色子像素SP2可电性连接于第一信号线114,本发明不以此为限。
图2A是本发明的再一实施例的像素阵列的俯视示意图。在本实施例的像素阵列20A与图1A的像素阵列10A类似,以下就图2A的像素阵列20A与图1A的像素阵列10A的差异处加以说明,便不再重述像素阵列20A与像素阵列10A相同或相似处。在本实施例中,各像素单元P的第一颜色子像素SP1电性连接于相邻的多条第二信号线120的其中一条,各像素单元P的第二颜色子像素SP2电性连接于相邻的多条第二信号线120的另一条,且各像素单元P的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线110。在本实施例中,在第二方向D2上相邻的两像素单元P的两第一颜色子像素SP1,分别电性连接于相邻的两第一连接线110。在第二方向D2上相邻的两像素单元P的两第二颜色子像素SP2,分别电性连接于上述相邻的两第一连接线110。
详细而言,请参见图2A,在本实施例中,像素单元P11的第一颜色子像素SP1电性连接于第二信号线121,像素单元P11的第二颜色子像素SP2电性连接于第二信号线122,且像素单元P11的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线111。像素单元P12的第一颜色子像素SP1电性连接于第二信号线122,像素单元P12的第二颜色子像素SP2电性连接于第二信号线123,且像素单元P12的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线112。像素单元P21的第一颜色子像素SP1电性连接于第二信号线122,像素单元P21的第二颜色子像素SP2电性连接于第二信号线121,且像素单元P21的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线113。像素单元P22的第一颜色子像素SP1电性连接于第二信号线123,像素单元P22的第二颜色子像素SP2电性连接于第二信号线122,且像素单元P21的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线114。
图2B是本发明的一实施例的像素阵列的俯视示意图。在本实施例的像素阵列20B与图2A的像素阵列20A类似,以下就图2B的像素阵列20B与图2A的像素阵列20A的差异处加以说明,便不再重述像素阵列20B与像素阵列20A相同或相似处。在本实施例中,详细而言,像素单元P11的第一颜色子像素SP1电性连接于第二信号线121,像素单元P11的第二颜色子像素SP2电性连接于第二信号线122,且像素单元P11的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线112。像素单元P12的第一颜色子像素SP1电性连接于第二信号线123,像素单元P12的第二颜色子像素SP2电性连接于第二信号线122,且像素单元P12的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线111。像素单元P21的第一颜色子像素SP1电性连接于第二信号线121,像素单元P21的第二颜色子像素SP2电性连接于第二信号线122,且像素单元P21的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线113。像素单元P22的第一颜色子像素SP1电性连接于第二信号线123,像素单元P22的第二颜色子像素SP2电性连接于第二信号线122,且像素单元P22的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线114。
图2C是本发明的另一实施例的像素阵列的俯视示意图。在本实施例的像素阵列20C与图2B的像素阵列20B类似,以下就图2C的像素阵列20C与图2B的像素阵列20B的差异处加以说明,便不再重述像素阵列20C与像素阵列20B相同或相似处。在本实施例中,详细而言,像素单元P21的第一颜色子像素SP1电性连接于第二信号线121,像素单元P21的第二颜色子像素SP2电性连接于第二信号线122,且像素单元P21的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线114。像素单元P22的第一颜色子像素SP1电性连接于第二信号线123,像素单元P22的第二颜色子像素SP2电性连接于第二信号线122,且像素单元P22的第一颜色子像素SP1与第二颜色子像素SP2电性连接于同一条第一信号线113。
图3A是本发明的又一实施例的像素阵列的俯视示意图。在本实施例的像素阵列30A与图1A的像素阵列10A类似,以下就图3A的像素阵列30A与图1A的像素阵列10A的差异处加以说明,便不再重述像素阵列30A与像素阵列10A相同或相似处。在本实施例中,两相邻的多个像素单元P设置于两相邻的多个第二信号线120之间,其中两相邻的多个像素单元P的第一颜色子像素SP1分别电性连接至两相邻的多个第二信号线120,两相邻的多个像素单元P的第二颜色子像素SP2分别电性连接至两相邻的多个第二信号线120,两相邻的多个像素单元P的第一颜色子像素SP1电性连接至同一条第一信号线110,两相邻的多个像素单元P的第二颜色子像素SP2电性连接至同一条第一信号线110。
详细而言,在本实施例中,像素单元P11与P12设置于第二信号线121与122之间,像素单元P11与P12各自的第一颜色子像素SP1分别电性连接至第二信号线121与122,像素单元P11与P12各自的第二颜色子像素SP2分别电性连接至第二信号线121与122,像素单元P11与P12各自的第一颜色子像素SP1电性连接至同一条第一信号线112,像素单元P11与P12各自的第二颜色子像素SP2电性连接至同一条第一信号线111。在本实施例中,像素单元P21与P22设置于第二信号线121与122之间,像素单元P21与P22各自的第一颜色子像素SP1分别电性连接至第二信号线121与122,像素单元P21与P22各自的第二颜色子像素SP2分别电性连接至第二信号线121与122,像素单元P21与P22各自的第一颜色子像素SP1电性连接至同一条第一信号线113,像素单元P21与P22各自的第二颜色子像素SP2电性连接至同一条第一信号线114。如此一来,相邻两像素单元P可进一步更为靠近,有助于是显示画面的对比度提升。
图3B是本发明的再一实施例的像素阵列的俯视示意图。在本实施例的像素阵列30B与图3A的像素阵列30A类似,以下就图3B的像素阵列30B与图3A的像素阵列30A的差异处加以说明,便不再重述像素阵列30B与像素阵列30A相同或相似处。在本实施例中,详细来说,像素单元P11与P12各自的第一颜色子像素SP1电性连接至同一条第一信号线111,像素单元P11与P12各自的第二颜色子像素SP2电性连接至同一条第一信号线112,像素单元P21与P22各自的第一颜色子像素SP1电性连接至同一条第一信号线114,像素单元P21与P22各自的第二颜色子像素SP2电性连接至同一条第一信号线113。
图4是本发明的一实施例的像素阵列的俯视示意图。在本实施例的像素阵列40与图1A的像素阵列10A类似,以下就图4的像素阵列40与图1A的像素阵列10A的差异处加以说明,便不再重述像素阵列40与像素阵列10A相同或相似处。在本实施例中,各像素单元P的第一颜色子像素SP1电性连接于相邻的第一信号线110的其中一条,各像素单元P的第二颜色子像素SP2电性连接于相邻的第一信号线110的另一条,各像素单元P的第一颜色子像素SP1电性连接于相邻的第二信号线120的其中一条,各像素单元P的第二颜色子像素SP2电性连接于相邻的第二信号线120的另一条。
详细而言,像素单元P11的第一颜色子像素SP1电性连接于第一信号线112,像素单元P11的第二颜色子像素SP2电性连接于第一信号线111,像素单元P11的第一颜色子像素SP1电性连接于第二信号线122,像素单元P11的第二颜色子像素SP2电性连接于第二信号线121。像素单元P12的第一颜色子像素SP1电性连接于第一信号线111,像素单元P12的第二颜色子像素SP2电性连接于第一信号线112,像素单元P12的第一颜色子像素SP1电性连接于第二信号线122,像素单元P12的第二颜色子像素SP2电性连接于第二信号线123。像素单元P21的第一颜色子像素SP1电性连接于第一信号线114,像素单元P21的第二颜色子像素SP2电性连接于第一信号线113,像素单元P21的第一颜色子像素SP1电性连接于第二信号线122,像素单元P21的第二颜色子像素SP2电性连接于第二信号线121。像素单元P22的第一颜色子像素SP1电性连接于第一信号线113,像素单元P22的第二颜色子像素SP2电性连接于第一信号线114,像素单元P22的第一颜色子像素SP1电性连接于第二信号线122,像素单元P22的第二颜色子像素SP2电性连接于第二信号线123。
综上所述,本发明在本发明的一实施例的像素阵列中,像素阵列包括多条第一信号线与多条第二信号线,彼此交错设置以定义出多个像素区。多个像素单元位于多个像素区内,且多个像素单元的每一个包括第一颜色子像素与第二颜色子像素,彼此相邻设置。在同一个像素单元中,相邻的第一颜色子像素与第二颜色子像素之间不具有第一信号线或第二信号线,因而第一颜色子像素能尽可能靠近第二颜色子像素。如此一来,相邻的多个第一颜色子像素间的间隔可以进一步缩小,且相邻的多个第二子像素间的间隔可以进一步缩小,改善原先像素阵列彼此间隔过大所造成的对比度低以及条纹现象。此外,相比传统的像素阵列,第一信号线的与第二信号线的数量减少,因而能降低驱动芯片的负载及成本。
本领域技术人员根据上述实施例及说明,应能实现所需的像素阵列。在上述各实施例中,仅针对像素单元P11的第一轮廓边CE1与第三轮廓边CE3的技术特征进行说明,像素单元P12、P21及P22各自的第一轮廓边CE1与第三轮廓边CE3的技术特征,也可具有相同于像素单元P11的第一轮廓边CE1与第三轮廓边CE3的技术特征。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视后附的权利要求书所界定者为准。

Claims (10)

1.一种像素阵列,包括:
多条第一信号线;
多条第二信号线,该些第一信号线与该些第二信号线交错设置,相邻的该些第一信号线与相邻的该些第二信号线定义出多个阵列排列的像素区;
多个主动组件,设置于该些像素区内,各该主动组件与对应的第一信号线电性连接且与对应的第二信号线电性连接;
多个像素单元,分别与各该主动组件电性连接,该些像素单元分别设置于对应的像素区内,各该像素单元包括:
第一颜色子像素,具有相接的第一轮廓边与第二轮廓边;
第二颜色子像素,具有相接的第三轮廓边与第四轮廓边,该第一轮廓边相邻于该第三轮廓边,其中该第二颜色子像素的面积大于该第一颜色子像素的面积,
其中该第一轮廓边的长度小于该第三轮廓边的长度。
2.如权利要求1所述的像素阵列,其中各该像素单元的该第一颜色子像素电性连接于相邻的该些第一信号线的其中一条,各该像素单元的该第二颜色子像素电性连接于该相邻的该些第一信号线的另一条,且各该像素单元的该第一颜色子像素与该第二颜色子像素电性连接于同一条第二信号线。
3.如权利要求1所述的像素阵列,其中各该像素单元的该第一颜色子像素电性连接于相邻的该些第二信号线的其中一条,各该像素单元的该第二颜色子像素电性连接于该相邻的该些第二信号线的另一条,且各该像素单元的该第一颜色子像素与该第二颜色子像素电性连接于同一条第一信号线。
4.如权利要求1所述的像素阵列,其中两相邻的该些像素单元设置于两相邻的该些第二信号线之间与两相邻的该些第一信号线之间,其中该两相邻的该些像素单元的第一颜色子像素分别电性连接至该两相邻的该些第二信号线且电性连接至同一条第一信号线,该两相邻的该些像素单元的第二颜色子像素分别电性连接至该两相邻的该些第二信号线且电性连接至同一条第一信号线。
5.如权利要求1所述的像素阵列,其中各该像素单元的该第一颜色子像素电性连接于两相邻的该些第一信号线的其中一条,各该像素单元的该第二颜色子像素电性连接于该两相邻的该些第一信号线的另一条,各该像素单元的该第二颜色子像素电性连接于两相邻的该些第二信号线的其中一条,且各该像素单元的该第一颜色子像素电性连接于同一条第二信号线。
6.如权利要求1所述的像素阵列,其中该些第一信号线沿第一方向依序设置,其中于该第一方向上相邻的两该些像素单元之间具有两条该些第一信号线。
7.如权利要求1所述的像素阵列,其中,
该些第一信号线为多条栅极线,该些第二信号线为多条数据线;或者
该些第一信号线为多条数据线,该些第二信号线为多条栅极线。
8.如权利要求1所述的像素阵列,其中该第一颜色子像素与该第二颜色子像素之间具有间隙。
9.如权利要求1所述的像素阵列,其中各该像素单元的该第一颜色子像素的面积为A1,各该像素单元的该第二颜色子像素的面积为A2,满足下列条件:A1:A2=1:1.6。
10.如权利要求1所述的像素阵列,其中该第一颜色子像素具有第一颜色、该第二颜色子像素具有第二颜色,其中该第一颜色为红色、绿色及蓝色之一者或红色、绿色及蓝色的至少两者的组合,该第二颜色为白色。
CN201910347543.3A 2019-01-19 2019-04-28 像素阵列 Active CN111458942B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW108200961U TWM578393U (zh) 2019-01-19 2019-01-19 畫素陣列
TW108200961 2019-01-19

Publications (2)

Publication Number Publication Date
CN111458942A true CN111458942A (zh) 2020-07-28
CN111458942B CN111458942B (zh) 2023-01-24

Family

ID=67353493

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910347543.3A Active CN111458942B (zh) 2019-01-19 2019-04-28 像素阵列

Country Status (2)

Country Link
CN (1) CN111458942B (zh)
TW (1) TWM578393U (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040085272A1 (en) * 2002-11-01 2004-05-06 Chin-Lung Ting Multi-domain vertical alignment liquid crystal display and driving method thereof
CN1811535A (zh) * 2005-01-26 2006-08-02 三星电子株式会社 液晶显示器
CN101295115A (zh) * 2008-06-10 2008-10-29 昆山龙腾光电有限公司 一种液晶显示装置及其像素阵列基板
CN101881913A (zh) * 2009-05-06 2010-11-10 三星电子株式会社 液晶显示器
CN108732812A (zh) * 2018-05-28 2018-11-02 厦门天马微电子有限公司 显示面板和显示装置
CN109212819A (zh) * 2018-10-24 2019-01-15 惠科股份有限公司 像素架构、显示基板及显示器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040085272A1 (en) * 2002-11-01 2004-05-06 Chin-Lung Ting Multi-domain vertical alignment liquid crystal display and driving method thereof
CN1811535A (zh) * 2005-01-26 2006-08-02 三星电子株式会社 液晶显示器
CN101295115A (zh) * 2008-06-10 2008-10-29 昆山龙腾光电有限公司 一种液晶显示装置及其像素阵列基板
CN101881913A (zh) * 2009-05-06 2010-11-10 三星电子株式会社 液晶显示器
CN108732812A (zh) * 2018-05-28 2018-11-02 厦门天马微电子有限公司 显示面板和显示装置
CN109212819A (zh) * 2018-10-24 2019-01-15 惠科股份有限公司 像素架构、显示基板及显示器

Also Published As

Publication number Publication date
CN111458942B (zh) 2023-01-24
TWM578393U (zh) 2019-05-21

Similar Documents

Publication Publication Date Title
US10088720B2 (en) TFT array substrate and display device with tilt angle between strip-like pixel electrodes and direction of initial alignment of liquid crystals
CN107065319B (zh) 液晶显示面板及显示装置
US10353260B2 (en) Display panel and display device
US9638951B2 (en) Color filter substrate, array substrate, liquid crystal panel and liquid crystal display device
CN107179636B (zh) 一种显示面板及显示装置
US20130070002A1 (en) Display panel and display device
US10223954B2 (en) Array substrate and method for manufacturing the same, and display apparatus
EP2618209B1 (en) Active matrix substrate and electronic device comprising the same
US11942487B2 (en) Array substrate and display panel
CN103176320B (zh) 横向排列的像素结构、液晶显示装置及其制作方法
US20190056616A1 (en) Array substrate and liquid crystal display device
CN110007533A (zh) 像素电极及液晶显示面板
US10847109B2 (en) Active matrix substrate and display panel
KR100920355B1 (ko) 액정 표시 장치용 박막 다이오드 표시판 및 이를 포함하는액정 표시 장치
US10139684B2 (en) Liquid crystal display and electronic apparatus having electrodes with openings therein
CN111458942B (zh) 像素阵列
CN205301747U (zh) 液晶显示面板及显示装置
KR100465025B1 (ko) 액정 표시 장치
JP4501979B2 (ja) 液晶表示装置
CN218767727U (zh) 一种阵列基板及显示面板
US20160071450A1 (en) Pixel structure, liquid crystal display panel and driving method thereof
KR20080024699A (ko) 액정 표시 패널
KR100925471B1 (ko) 반투과형 액정 표시 장치용 박막 다이오드 표시판
KR101050945B1 (ko) 횡전계모드 액정표시소자
CN114660867A (zh) 显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant