CN101202117A - Nvm芯片测试系统及测试方法 - Google Patents
Nvm芯片测试系统及测试方法 Download PDFInfo
- Publication number
- CN101202117A CN101202117A CNA2006101195591A CN200610119559A CN101202117A CN 101202117 A CN101202117 A CN 101202117A CN A2006101195591 A CNA2006101195591 A CN A2006101195591A CN 200610119559 A CN200610119559 A CN 200610119559A CN 101202117 A CN101202117 A CN 101202117A
- Authority
- CN
- China
- Prior art keywords
- chip
- test
- nvm
- tester
- normal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
本发明公开了一种NVM芯片测试系统,包括依次连接并进行信号传输的测试仪、选通测试通道的多通道选择控制器以及探针台。本发明还公开一种NVM芯片测试方法,包括以下步骤:选择测试通道;连接测试通道和探针;修改自动分配测试资源的文件,使测试仪和探针台自动通讯;进行芯片测试流程一,判断芯片的正常或异常;根据芯片正常或异常决定需要断开的通道;顺序闭合多通道选择器上的通道;选通特定的对象芯片,将测试结果写入芯片;生成芯片测试结果分类信息并保存;读取芯片测试结果分类信息,确认测试结果;进行测试流程二;确定芯片是否正常。本发明可以最大限度的利用测试通道,提高同测数目,缩短测试时间,加快产品的产出速度。
Description
技术领域
本发明涉及集成电路测试领域,尤其是一种集成电路测试领域的非挥发存贮器(non-volatile memory,以下简称NVM)芯片测试系统,还设计到一种利用NVM芯片测试系统的NVM芯片测试方法。
背景技术
在某些测试系统中,通道数目即可用测试资源很多,大约有1300个左右的通道。但是现有的测试系统,如图1所示,包括测试仪、探针台以及通用接口总线、通讯软件,只支持32同测。由于测试系统硬件不支持,包括探针台的软件也不支持更多的芯片同测,在测试一些小pin数的芯片,如5个Pad的芯片,仅仅使用了32×5=160个通道,其余1140个通道则完全没有被使用,处于闲置状态,浪费测试资源。
目前由于硬件的限制,这些类别的测试仪无法在软件系统上进行升级更改。即使通过修改GPIB通讯协议,更改成更多数目的同测,也需要花费很大的精力和资金。通过修改GPIB通讯协议更改成64,128同测时,GPIB通讯不支持,导致修改通讯协议最终无效。
如图2所示,现有的测试方案在测试结束时测试仪会将每一个芯片的状态和测试芯片测试结果的分类信息传送给探针台,而后由探针台传送给信息管理系统。上述的缺点直接导致无法进行更多数目的芯片同测,或者探针台通讯无法支持的同测方式,如图2中的11、13等。
对于NVM芯片特别是Eflash芯片测试,当前通常的测试方法流程为,第一步,进行芯片测试流程一测试。芯片测试流程一测试结束时会在存储器特定区域写一个代码,以表示该芯片在芯片测试流程一中测试结果正常,如果在芯片测试流程一测试中芯片测试结果异常,则该代码不会被写入。第二步,烘烤芯片。第三步,做芯片测试流程二的测试,用以验证数据的保持能力。在芯片测试流程二步骤的开始时,首先会去在第一步中所述的存储器的特定区域读该区域中的代码,以次判断该芯片在芯片测试流程一测试中是否正常,然后再进行剩余的整个芯片测试流程二流程。最后确定该芯片是否正常,同时将这些测试正常的芯片进行打点,最终交给客户使用。
现有的NVM芯片测试系统和法不能进行更多芯片的同时测试,不仅会影响测试的效率,而且对测试资源是极大的浪费。
发明内容
本发明所要解决的技术问题是提供一种NVM芯片测试方法,使测试系统可以进行更多芯片的非标准同测,可以达到充分利用测试仪的资源,提高测试系统效率,缩短芯片的产出时间的目的。
为解决上述技术问题,本发明NVM芯片测试系统所采用的技术方案是,包括依次连接并进行信号传输的测试仪、选通测试通道的多通道选择控制器以及探针台。
本发明NVM芯片测试方法所采用的技术方案是,包括以下步骤:第一步,通过多通道选择控制器选择测试通道。第二步,连接第一步中多通道选择控制器选择的测试通道和探针。第三步,修改测试程序中自动分配测试资源的文件,使测试仪和探针台能自动通讯。第四步,NVM芯片测试系统对所测试的NVM芯片进行芯片测试流程一的测试,并通过单个管脚的结果来判断芯片的正常或异常。第五步,测试仪根据第四步中每个测试通道上的芯片正常或异常的信息决定需要断开的测试异常芯片的通道,并将该信息通过测试程序保存在测试程序中的数组内。第六步,根据第四步的测试结果和第五步中测试仪决定需要断开的通道,测试仪按顺序闭合多通道选择器上的通道。第七步,测试仪通过闭合的通道选通特定的对象芯片,将测试结果写入芯片的NVM区域。第八步,测试仪生成芯片测试结果分类信息,并将该分类信息保存在芯片的NVM区域。第九步,测试仪读取芯片中的芯片测试结果分类信息,确认芯片测试流程一的测试结果。第十步,进行芯片测试流程二测试。第十一步,NVM芯片测试系统确定芯片是否正常。
本发明NVM芯片测试系统通过在测试仪和探针卡之间增加多通道选择控制器,并在探针卡上增加继电器,以选通测试通道,并方便测试结束后芯片的选通,本发明NVM芯片测试系统改变了现有测试系统的通讯协议及硬件配置结构,拓展了受限测试仪的同测能力,增加了系统同测芯片。本发明NVM芯片测试方法在芯片测试流程一测试过程中采用非系统同测的方法,突破了测试系统的同测限制,最大限度的利用了测试资源,缩短测试时间,加快了产品的产出速度。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明:
图1为现有测试系统示意图;
图2为现有测试方案示意图;
图3为本发明系统示意图;
图4为本发明系统局部示意图;
图5为本发明方法流程图。
具体实施方式
如图3所示,本发明NVM芯片测试系统,包括依次连接并进行信号传输的测试仪、选通测试通道的多通道选择控制器以及探针台。测试仪通过选通测试通道的多通道选择控制器和探针台相连接,从而对芯片进行测试。并且该选通测试通道的多通道选择控制器由多个继电器组成。如图4所示,测试仪的测试通道在连接到探针台的探针之前,要通过继电器组成的多通道选择控制器,在测试时多通道选择控制器选通测试通道。
如图5所示,本发明NVM芯片测试方法包括以下步骤:利用NVM本发明的芯片测试系统,在测试通道连接到探针台的探针之前首先通过由多个继电器组成的多通道选择控制器选择测试通道。然后,在多通道选择控制器选择了测试通道的基础上,连接该多通道选择控制器所选择的测试通道和探针。接着,修改测试程序中自动分配测试资源的文件,使测试仪和探针台能自动通讯。然后NVM芯片测试系统对所测试的NVM芯片进行芯片测试流程一的测试,并通过单个管脚的测试结果来判断芯片的正常或异常。测试仪根据芯片测试流程一中每个测试通道上的芯片正常或异常的信息决定需要断开的测试异常芯片的通道,并将该信息通过测试程序保存在测试程序中的数组内。根据芯片测试流程一中芯片正常或异常的信息和测试仪决定需要断开的通道,测试仪按照同测芯片的序号顺序闭合多通道选择器上的通道。接着测试仪通过闭合的通道选通特定的对象芯片,将测试结果写入芯片的NVM区域。并且测试仪生成芯片测试结果分类信息,并将该分类信息保存在芯片的NVM区域。然后测试仪读取芯片中的芯片测试结果分类信息,确认芯片测试流程一的测试结果。接着进行正常的芯片测试流程二测试。最后NVM芯片测试系统确定芯片是否正常。
本发明NVM芯片测试系统在测试通道连接到探针之前,首先通过一个多通道选择控制器,以选择测试通道,可以最大限度的利用测试通道,提高同测数目。本发明NVM芯片测试方法首先用非系统同测的方法进行PW1测试,并通过单个管脚的结果来判断芯片的正常或异常,再用正常的系统同测的方法进行测试流程二测试。本发明缩短测试时间,加快了产品的产出速度。
Claims (4)
1.一种NVM芯片测试系统,其特征在于,包括依次连接并进行信号传输的测试仪、选通测试通道的多通道选择控制器以及探针台。
2.,如权利要求1所述的NVM芯片测试系统,其特征在于,选通测试通道的多通道选择控制器包括多个继电器。
3.一种利用权利要求1所述的NVM芯片测试系统的NVM芯片测试方法,其特征在于,包括以下步骤:
第一步,通过多通道选择控制器选择测试通道;
第二步,连接第一步中多通道选择控制器选择的测试通道和探针;
第三步,修改测试程序中自动分配测试资源的文件,使测试仪和探针台能自动通讯;
第四步,NVM芯片测试系统对所测试的NVM芯片进行芯片测试流程一的测试,并通过单个管脚的结果来判断芯片的正常或异常;
第五步,测试仪根据第四步中每个测试通道上的芯片正常或异常的信息决定需要断开的测试异常芯片的通道,并将该信息通过测试程序保存在测试程序中的数组内;
第六步,根据第四步的测试结果和第五步中测试仪决定需要断开的通道,测试仪按顺序闭合多通道选择器上的通道;
第七步,测试仪通过闭合的通道选通特定的对象芯片,将测试结果写入芯片的NVM区域;
第八步,测试仪生成芯片测试结果分类信息,并将该分类信息保存在芯片的NVM区域;
第九步,测试仪读取芯片中的芯片测试结果分类信息,确认芯片测试流程一的测试结果;
第十步,进行芯片测试流程二测试;
第十一步,NVM芯片测试系统确定芯片是否正常。
4.如权利要求3所述的一种NVM芯片测试方法,其特征在于,所述的第六步中测试仪按同测芯片的序号顺序闭合多通道选择器上的通道。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA2006101195591A CN101202117A (zh) | 2006-12-13 | 2006-12-13 | Nvm芯片测试系统及测试方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA2006101195591A CN101202117A (zh) | 2006-12-13 | 2006-12-13 | Nvm芯片测试系统及测试方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101202117A true CN101202117A (zh) | 2008-06-18 |
Family
ID=39517206
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2006101195591A Pending CN101202117A (zh) | 2006-12-13 | 2006-12-13 | Nvm芯片测试系统及测试方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101202117A (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102116834A (zh) * | 2010-01-05 | 2011-07-06 | 上海华虹Nec电子有限公司 | 用于nvm测试中不同品种参数之间坐标的对应方法 |
CN102788951A (zh) * | 2012-09-05 | 2012-11-21 | 无锡江南计算技术研究所 | Ate测试结果判断方法及ate测试方法 |
CN103630824A (zh) * | 2012-08-28 | 2014-03-12 | 上海华虹宏力半导体制造有限公司 | 芯片同测系统 |
CN104133172A (zh) * | 2014-08-08 | 2014-11-05 | 上海华力微电子有限公司 | 一种提高同测数的新型测试开发方法 |
CN106771692A (zh) * | 2015-11-19 | 2017-05-31 | 中国科学院苏州纳米技术与纳米仿生研究所 | 一种无刷直流电机中霍尔板的自动化测试系统及方法 |
CN109521350A (zh) * | 2017-09-19 | 2019-03-26 | 京元电子股份有限公司 | 测量设备及测量方法 |
CN111025121A (zh) * | 2019-10-09 | 2020-04-17 | 上海华虹集成电路有限责任公司 | 一种用于智能卡芯片多通道同测的嵌入式软件实现方法 |
-
2006
- 2006-12-13 CN CNA2006101195591A patent/CN101202117A/zh active Pending
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102116834A (zh) * | 2010-01-05 | 2011-07-06 | 上海华虹Nec电子有限公司 | 用于nvm测试中不同品种参数之间坐标的对应方法 |
CN102116834B (zh) * | 2010-01-05 | 2013-04-24 | 上海华虹Nec电子有限公司 | 用于nvm测试中不同品种参数之间坐标的对应方法 |
CN103630824A (zh) * | 2012-08-28 | 2014-03-12 | 上海华虹宏力半导体制造有限公司 | 芯片同测系统 |
CN103630824B (zh) * | 2012-08-28 | 2016-10-19 | 上海华虹宏力半导体制造有限公司 | 芯片同测系统 |
CN102788951A (zh) * | 2012-09-05 | 2012-11-21 | 无锡江南计算技术研究所 | Ate测试结果判断方法及ate测试方法 |
CN104133172A (zh) * | 2014-08-08 | 2014-11-05 | 上海华力微电子有限公司 | 一种提高同测数的新型测试开发方法 |
CN104133172B (zh) * | 2014-08-08 | 2017-09-29 | 上海华力微电子有限公司 | 一种提高同测数的新型测试开发方法 |
CN106771692A (zh) * | 2015-11-19 | 2017-05-31 | 中国科学院苏州纳米技术与纳米仿生研究所 | 一种无刷直流电机中霍尔板的自动化测试系统及方法 |
CN109521350A (zh) * | 2017-09-19 | 2019-03-26 | 京元电子股份有限公司 | 测量设备及测量方法 |
CN109521350B (zh) * | 2017-09-19 | 2021-05-07 | 京元电子股份有限公司 | 测量设备及测量方法 |
CN111025121A (zh) * | 2019-10-09 | 2020-04-17 | 上海华虹集成电路有限责任公司 | 一种用于智能卡芯片多通道同测的嵌入式软件实现方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101202117A (zh) | Nvm芯片测试系统及测试方法 | |
JP2648406B2 (ja) | ディジタルループ伝送システム装置 | |
CN106571166B (zh) | 一种可定制流程的mt29f系列nand flash测试老炼系统 | |
CN103310852B (zh) | 基于ieee 1500标准兼容sram/rom的mbist控制器结构系统 | |
KR100276654B1 (ko) | 내장 메모리를 구비한 반도체 장치 | |
CN106940428A (zh) | 芯片验证方法、装置及系统 | |
TWI476425B (zh) | 自動測試設備 | |
CN106227616A (zh) | 一种批量实现rmt自动测试的方法 | |
CN101738550A (zh) | 电子装置测试装置及测试方法 | |
CN103617810A (zh) | 嵌入式存储器的测试结构及方法 | |
CN108062267A (zh) | 一种可配置寄存器文件自测试方法及生成装置 | |
CN102142911A (zh) | 通信设备和通信测试方法 | |
CN1757193B (zh) | 高速串行接收器的自动眼形图老化测试技术 | |
CN103376340A (zh) | 一种转接板、多平台串行测试系统及方法 | |
CN101145384A (zh) | 半导体存储器装置及其数据掩蔽方法 | |
CN105551528A (zh) | 基于ATE的高速大容量多芯片Flash模块的测试装置及方法 | |
CN101196556A (zh) | 进行并行测试判定的soc及其实现方法 | |
US7689880B2 (en) | Test apparatus, test method, analyzing apparatus and computer readable medium | |
CN106205726B (zh) | Eeprom存储器的快速测试技术 | |
CN105893233A (zh) | 用于自动测试固件的方法和系统 | |
CN202404912U (zh) | 智能卡芯片存储器的神经网络测试模块及测试系统 | |
CN115856573B (zh) | 一种芯片量产测试的pd协议测试系统及其方法 | |
CN102654845A (zh) | 电源测试系统及方法 | |
US7433252B2 (en) | Semiconductor memory device capable of storing data of various patterns and method of electrically testing the semiconductor memory device | |
CN105097049A (zh) | 一种用于多页存储阵列的损坏单元片内统计系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Open date: 20080618 |