CN101091316B - 用于vco中心频率调谐和限制增益变化的方法和设备 - Google Patents

用于vco中心频率调谐和限制增益变化的方法和设备 Download PDF

Info

Publication number
CN101091316B
CN101091316B CN2005800449503A CN200580044950A CN101091316B CN 101091316 B CN101091316 B CN 101091316B CN 2005800449503 A CN2005800449503 A CN 2005800449503A CN 200580044950 A CN200580044950 A CN 200580044950A CN 101091316 B CN101091316 B CN 101091316B
Authority
CN
China
Prior art keywords
vco
signal
output signal
controlled oscillator
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2005800449503A
Other languages
English (en)
Other versions
CN101091316A (zh
Inventor
P·瓦阿纳南
P·厄立奥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nokia Oyj
Original Assignee
Nokia Oyj
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nokia Oyj filed Critical Nokia Oyj
Publication of CN101091316A publication Critical patent/CN101091316A/zh
Application granted granted Critical
Publication of CN101091316B publication Critical patent/CN101091316B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/087Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/02Automatic frequency control
    • H03J7/04Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant
    • H03J7/08Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant using varactors, i.e. voltage variable reactive diodes
    • H03J7/10Modification of automatic frequency control sensitivity or linearising automatic frequency control operation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/187Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using means for coarse tuning the voltage controlled oscillator of the loop
    • H03L7/189Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using means for coarse tuning the voltage controlled oscillator of the loop comprising a D/A converter for generating a coarse tuning voltage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J2200/00Indexing scheme relating to tuning resonant circuits and selecting resonant circuits
    • H03J2200/10Tuning of a resonator by means of digitally controlled capacitor bank
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J2200/00Indexing scheme relating to tuning resonant circuits and selecting resonant circuits
    • H03J2200/29Self-calibration of a receiver
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J2200/00Indexing scheme relating to tuning resonant circuits and selecting resonant circuits
    • H03J2200/36Circuit arrangements for, e.g. increasing the tuning range, linearizing the voltage-capacitance relationship, lowering noise, constant slope in different bands
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J7/00Automatic frequency control; Automatic scanning over a band of frequencies
    • H03J7/02Automatic frequency control
    • H03J7/023Neutralization of the automatic frequency correction during a tuning change
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop

Abstract

本发明描述了一种用于同时对电子设备(例如,通信设备、移动电子设备、移动电话等)的锁相环(PLL)的压控振荡器(VCO)的精确中心频率进行调谐并限制其增益变化的方法。本发明利用频率测量和算术优化。更具体地,本发明的实现基于包括使用预定的准则对VCO频率进行测量并对压控振荡器(VCO)增益进行计算的分析。用于实现所述分析的关键单元是控制和算术块。本发明可用于需要限制VCO的增益变化并调谐其中心频率的任何无线电结构中。

Description

用于VCO中心频率调谐和限制增益变化的方法和设备 
相关申请的优先权和交叉引用 
本申请要求2004年12月30日提交的美国专利申请序列号11/027,563的优先权。 
技术领域
本发明一般地涉及对电子设备的校准,并且更具体地,涉及对压控振荡器的中心频率的精确调谐并限制其增益变化。 
背景技术
传统上在蜂窝和非蜂窝无线收发机中使用锁相环(PLL)生成本地振荡器(LO)信号。该环路的关键部分之一是生成作为LO信号的输出信号的压控振荡器(VCO)。如果在设计过程中考虑了工序容差,则当前的基于硅的集成电路加工工序允许将包括VCO的全部PLL块集成到一个芯片。这需要在最终产品的生产线上或在设备开启的合适时间校准该容差。 
在无线电应用专用集成电路(ASIC)上实现发射机的传统方式是使用正交调制器以产生无线电频率单边带信号。也可通过使用所谓的直接极性变换而生成类似的无线电频率信号。在这些应用中,对VCO控制电压进行调制以提供信号相位调制。可通过例如调制功率放大器的电源而产生包络调制。具有恰当设计的极性变换减小了发射机在ASIC上的面积,并减低了功率消耗。另一方面,其对于例如PLL开环增益变化的单独的发射机块规格设置了严格的要求。VCO增益是描述开环增益的重要参数。 
在接收机中,可能没有特别精确地定义PLL开环增益,但VCO恰恰需要能够在考虑了特定的设计安全的一定的调谐电压范围中产 生正确的频率。然而,如果需要优化PLL的稳定时间(settling time),也可在接收机中使用VCO增益优化。 
存在决定集成VCO的设计问题的两个方面,其中第一方面是利用集成VCO的所有接收机和发射机结构所共有的,而第二方面更多涉及极性发射机结构。 
第一,由于工艺和温度变化,VCO中心频率变化多到使得需要对谐振器组进行粗调以补偿该变化。完成该补偿最为通用的方式是使用并联于谐振器线圈的数控电容器阵列。也可使用与影响VCO中心频率的谐振器线圈或其他控制类型串联的谐振器调谐。 
第二,对PLL开环增益的准确控制需要控制该环路的一些参数。实现该控制的一种方式是使用模数转换而做出一些测量,并继而在数字域中计算出校准系数,再将其转换回模拟参数(例如,电荷泵电流)用于开环增益调谐。例如,当利用了包含电荷泵、无源环路滤波器和变容二极管控制的VCO的至少一个传统PLL结构时,要满足对于在频率范围内的所有可能条件的极性转换需求,调谐是必要的。众所周知,当调谐所需的位更少时,降低了源于设备失配的转换器设计非线性问题。在使用中的频带之上的VCO增益变化范围将影响针对DA(数模)变换设置的要求,该DA变换补偿影响VCO开环增益的VCO增益误差。 
存在一些用于粗调集成VCO的中心频率的现有方法。然而,没有一种已知的现有技术同时处理了VCO增益变化。 
发明内容
本发明的目的是提供一种用于同时对电子设备(例如,移动电话)的锁相环(PLL)的压控振荡器的精确的中心频率进行调谐并限制其增益变化的方法。 
根据本发明的第一方面,一种用于同时对锁相环(PLL)的压控振荡器(VCO)的中心频率进行调谐并限制其增益变化的方法,包括下列步骤:向锁相环(PLL)的校准控制模块提供压控振荡器的 VCO输出信号;向校准控制模块提供包含稳定的参考频率的参考频率信号;以及响应于VCO输出信号和参考频率信号,由校准控制模块根据预定准则生成并向压控振荡器提供VCO调谐电压信号和校准信号,以便同时实现对VCO输出信号的中心频率进行调谐并限制压控振荡器(VCO)的增益变化。 
进一步,根据本发明的第一方面,可通过根据预定准则分析VCO输出信号,并可选地通过根据预定准则分析在预先选择的过去时间段提供给校准控制模块的选择数目的先前VCO输出信号,从而生成VCO调谐电压信号和校准信号,其中预先选择的数目是至少值为一的整数。再进一步,根据预定准则的分析可包括测量VCO输出信号和选择数目的先前VCO输出信号的频率,并基于对VCO输出信号和先前的VCO输出信号的频率的测量以及使用预定的准则来计算所述压控振荡器(VCO)的增益,并且可选地由校准控制模块的控制和算术块执行分析。 
进一步,根据本发明的第一方面,可向压控振荡器的压控振荡器核提供VCO调谐电压信号,并且可选地,VCO调谐电压信号是模拟信号。 
再进一步,根据本发明的第一方面,可向压控振荡器的VCO校准模块提供校准信号,其中可选地,校准信号可以是数字形式,而VCO校准块可以是数控电容器。 
进一步,根据本发明的第一方面,生成VCO调谐电压信号和校准信号的步骤包括:响应于VCO输出信号和参考频率信号,由计数器向校准控制模块的控制和算术块提供计数器信号,其中可选地使用除法器在频域中以预先选择的数目除VCO输出信号;并响应于计数器信号由控制和算术块生成校准信号和DAC字信号,其中DAC字信号可选地是VCO调谐电压信号。再进一步,校准信号和DAC字信号二者可以都是数字形式,并且生成VCO调谐电压信号和校准信号的步骤可进一步包括:由DAC块将数字DAC字信号转换为VCO调谐电压信号,其中VCO调谐电压信号是模拟信号。再进一步,计 数器、除法器和DAC块可包含于校准控制模块中。 
再进一步,根据本发明的第一方面,压控振荡器(VCO)可以是电子通信设备的部分,并用于在电子通信设备中发送或者接收信息。再进一步,电子通信设备的用户可通过用户接口对控制和算术块编程以便输入预定准则。再进一步,电子通信设备可以是发射机或接收机、或发射机和接收机二者、或便携式通信设备、或移动电子设备、或移动电话。 
根据本发明的第二方面,一种计算机程序产品包括:在其上包括计算机程序代码的计算机可读存储器结构,以便由计算机处理器执行,其中该计算机程序代码特征在于包括用于执行本发明的第一方面的步骤的指令。 
根据本发明的第三方面,一种能够同时对锁相环(PLL)的压控振荡器(VCO)的中心频率进行调谐并限制其增益变化的电子设备,包括:压控振荡器,用于提供VCO输出信号;参考频率块,用于提供包含稳定参考频率的参考频率信号;以及校准控制块,响应于VCO输出信号和参考频率信号,用于根据预定准则向压控振荡器提供VCO调谐电压信号和校准信号,以便同时实现对压控振荡器(VCO)的VCO输出信号的中心频率进行调谐并限制其增益变化。 
进一步,根据本发明的第三方面,可通过根据预定准则分析VCO输出信号,并可选地可通过根据预定准则分析在预先选择的过去时间段提供给校准控制模块的选择数目的先前VCO调谐电压信号,来生成VCO调谐电压信号和校准信号,其中预先选择的数目是至少值为一的整数。再进一步,根据预定准则的分析可包括测量VCO输出信号和选择数目的先前VCO输出信号的频率,并基于对VCO输出信号和先前的VCO输出信号的频率的测量并使用预定的准则来计算压控振荡器(VCO)的增益,并且可选地由校准控制模块的控制和算术块执行分析。 
进一步,根据本发明的第三方面,压控振荡器可包括:压控振荡器核,响应于VCO调谐电压信号,其中可选地,VCO调谐电压信 号是模拟信号。 
再进一步,根据本发明的第三方面,压控振荡器可包括:VCO校准块,响应于校准信号,其中可选地校准信号是数字形式,而VCO校准块是数控电容器。 
进一步,根据本发明的第三方面,压控振荡器(VCO)可用于发送或接收信息。 
再进一步根据本发明的第三方面,校准控制模块可包括:计数器,响应于VCO输出信号或可选地响应于在频域中由预先选择的数目所除的VCO输出信号,用于提供计数器信号;控制和算术块,响应于计数器信号,用于提供校准信号和DAC字信号,其中可选地DAC字信号是VCO调谐电压信号。进一步,电子设备可包括除法器,响应于VCO输出信号,用于执行在频域中以预先选择的数目除VCO输出信号。再进一步,校准信号和控制PLL信号二者可都是数字形式,并且校准控制模块可进一步包括:DAC块,响应于控制PLL信号,用于提供VCO调谐电压信号,其中VCO调谐电压信号是模拟信号。 
还仍然根据本发明的第三方面,电子设备的用户可通过用户接口对控制和算术块进行编程,以便输入预定准则。 
再进一步,根据本发明的第三方面,电子设备可以是发射机或接收机、或发射机和接收机二者、或电子通信设备、或便携式通信设备、或移动电子设备或移动电话。 
根据本发明的第四方面,一种能够同时对锁相环(PLL)的压控振荡器(VCO)的中心频率进行调谐并限制其增益变化的集成电路,包括:压控振荡器,用于提供VCO输出信号;以及校准控制模块,响应于VCO输出信号和包含稳定参考频率的参考频率信号,用于根据预定准则向压控振荡器提供VCO调谐电压信号和校准信号,以便同时实现对压控振荡器(VCO)的VCO输出信号的中心频率进行调谐并对其增益的变化进行所述限制。 
进一步,根据本发明的第四方面,可通过根据预定准则分析VCO 输出信号,并可选地可通过根据预定准则分析在预先选择的过去时间段提供给校准控制模块的选择数目的先前VCO调谐电压信号,来生成VCO调谐电压信号和校准信号,其中预先选择的数目是至少值为一的整数。再进一步,根据预定准则的分析可包括测量VCO输出信号和选择数目的先前VCO输出信号的频率,并基于对VCO输出信号和先前的VCO输出信号的频率的测量并使用预定的准则来计算压控振荡器(VCO)的增益,并且可选地由校准控制模块的控制和算术块执行分析。 
再进一步根据本发明的第四方面,该集成电路可进一步包括:参考频率块,用于提供包含稳定参考频率的参考频率信号。 
已有(现有技术)的VCO调谐算法无法对VCO增益提供足够的控制,但本发明提供对VCO增益的足够控制。进一步地,明显的优势在于,由本发明所描述的算法可被实现为几乎完全自治的并且相对快速的片上系统,即,可将外部控制的作用最小化。可在例如移动设备的连续的GSM(全球移动通信系统)发射机时隙之间执行所述“相对快速的”片上系统中的调谐。 
附图说明
为更好的理解本发明的本质和目的,将结合下面附图由下列详细描述做出参考,其中: 
图1是示出根据本发明的同时对锁相环(PLL)的压控振荡器的中心频率进行调谐并限制其增益变化的框图; 
图2是示出了根据本发明的图1的校准控制模块的一种可能实现的框图;以及 
图3是示出了根据本发明的用于图1和图2的锁相环的校准过程的流程图。 
具体实施方式
本发明提供了一种用于同时对电子设备(例如,电子通信设备、 便携式通信设备、移动电子设备、移动电话等)的锁相环(PLL)的压控振荡器(VCO)的精确的中心频率调谐并限制其增益变化的新方法。 
本发明利用了频率测量和算术优化。更具体地,本发明实现是基于包括对VCO调谐电压(VCO输出信号)的频率的测量,以及对压控振荡器(VCO)的增益的计算的分析,其中该分析基于预定准则。用于实现所述分析的关键单元是如下详细描述的控制和算术块。 
可在需要对VCO增益变化进行限制和调谐其中心频率的任何无线电结构中使用本发明。可利用片上逻辑(使用例如应用专用集成电路)实现本发明,或本发明可利用片外的控制和算术单元。 
图1表示示出了根据本发明的同时对锁相环(PLL)11的压控振荡器(VCO)10的中心频率调谐并限制其增益变化的框图中的一个例子。图1示出根据本发明的提供VCO校准的校准控制模块16,该VCO校准用于同时对VCO 10的中心频率进行调谐并限制其增益变化。在图1中示出例如相位检测器、低通滤波器等的其他标准PLL组件,作为组合的相位检测器模块21,其中所述模块21不包括在本发明所描述的VCO校准中,但在完成所述VCO校准之后,例行地用于常规的PLL操作。模块21在VCO 10的常规PLL操作模式中向VCO 10提供常规的PD调谐电压信号20-1。在下面关于图3中描述了从VCO校准模式向常规PLL操作模式的切换。 
压控振荡器10生成并向所述锁相环(PLL)11的校准控制模块16提供VCO输出信号24。参考频率块15(例如,作为缓冲晶体振荡器)也向所述校准控制模块16提供参考频率信号18(具有稳定的频率)。 
响应于VCO输出信号24和参考频率信号18,所述校准控制模块16根据预定的准则生成并向所述压控振荡器10提供VCO调谐电压信号20(用于改变VCO频率)和校准信号22,以便同时实现对压控振荡器(VCO)10的中心频率进行调谐和对其增益变化的所述限制。典型地,VCO调谐电压信号20是模拟信号,而校准信号22 是数字信号。压控振荡器10包括响应于所述VCO调谐电压信号20的压控振荡器核12和响应于校准信号22的VCO校准块14(例如,数控电容器)。 
此外,根据本发明,根据所述预定准则的所述分析包括对VCO输出信号24和所述选择数目的先前VCO输出信号24的频率的测量,并基于对当前和先前的VCO调谐电压信号20的所述频率的所述测量以及使用所述预定准则来计算所述压控振荡器(VCO)10的增益,并且在本发明的优选实施方式中,如下面关于图2所描述的,由校准控制模块16的控制和算术块32执行该分析。下面关于图3详细描述使用上述使用预定准则的分析的校准(调谐)过程的例子。 
应该指出,压控振荡器(VCO)10可以是电子通信设备的部分,并可以在所述电子通信设备中用于发送或接收信息。换句话说,所述电子通信设备可以是发射机、接收机、或者发射机和接收机二者。 
图2表示示出了根据本发明的图1的校准控制模块16的一种可能实现。图2提供了有关如何生成VCO调谐电压信号20和校准信号22的更多细节。响应于所述VCO输出信号24和所述参考频率信号18,由计数器36生成并向所述校准控制模块16的控制和算术块32提供计数器信号38。典型地,作为常规PLL操作的一部分,使用除法器35在频域内以预先选择的数目除VCO输出信号24。 
响应于计数器信号38,控制和算术块32生成DAC字信号(包含DAC字)31用于压控振荡器10的中心频率的精细调谐。在本发明的优选实施方式中,由DAC块34将数字DAC字信号31转换为所述VCO调谐电压信号20,其中,典型地,如上面所指出的,所述VCO调谐电压信号20是模拟信号。可选地,根据本发明,如果由控制和算术块32直接生成模拟形式的所述DAC字信号31,则所述DAC字信号31是VCO调谐电压信号20。另外,响应于所述计数器信号38,控制和算术块32同时生成所述校准信号(包含VCO调谐字),主要用于在提供中心频率调谐的同时控制压控振荡器10的增益变化。 
根据本发明,控制和算术块32负责测量排序和算术操作,并执行上述根据预定准则的分析。包含所述PLL 11的电子通信设备的用户能够通过用户接口40对控制和算术块32编程以便输入和实现所述预定准则。 
图3表示示出了根据本发明的用于图1和图2的锁相环11的校准过程以便进行发射机调谐的流程图。 
图3的流程图仅代表许多方案中的一种可能方案。在根据本发明的方法中,在第一步骤50中,做出频率选择(例如,所希望的频率或所希望的频率范围)。在下一步骤52中,设置例如包含于DAC字信号31中的中间DAC字的第一DAC字,用于具有包含于校准信号22中的三个不同VCO调谐字的首先三次测量。根据上面提到的预定准则而选择的DAC字,表示生成特定模拟输出电压的DAC块34的数字输入字。典型地,从由多个DAC控制位(例如多个位)所定义的组中选择中间DAC字以及用于下面描述的测量的其他DAC字,并且它们的选择也依赖于特定设计(例如,所选择的编码)。通常,对于包含在VCO调谐电压信号20中的VCO调谐电压,存在安全操作区域,可由例如电荷泵输出动态范围(电荷泵是在图1中示出的相位检测器模块21的一部分)对其定义。对中间DAC字的安全选择,将是在安全操作范围(例如,在Vlow和Vmax之间)的中间产生的电压的选择。在本发明的优选实施方式中,这些参数(DAC字、Vlow和Vmax)是用户可编程参数(例如,通过用户接口40)。 
在下一步骤54中,针对在中间VCO调谐(校准)字(包含于校准信号22)的中间DAC字来测量VCO输出信号24的频率,并保存结果。同样地,中间VCO调谐字、以及下面描述的其他VCO调谐字是依赖于特定设计和应用的参数。选择(例如,同样通过用户接口40)这些参数以促成VCO的频率相对于VCO调谐字特性的好的模型。例如,如果关心的频率是1815MHz,并且预先知道在从34到44的VCO调谐字范围中的6位VCO将产生1815MHz的频率, 则最佳的是可将VCO调谐字配置为具有中间调谐字38的34、38和42。 
在下一步骤56中,选择用于类似的VCO频率测量的两个其他VCO调谐字(例如,低和高)。在下一步骤58中,针对在低和高VCO调谐字(包含于校准信号22)的中间DAC来测量VCO输出信号24的频率,并保存结果。在下一步骤60中,由使用所述预定准则的控制和算术块32做出对包含于校准信号22中的VCO调谐字的粗略估计,例如通过构建使用针对三个VCO调谐字的具有中间DAC字的所述保存的三个频率测量结果的一组方程(例如,多项式近似法),以及通过使用找到产生最接近于所希望的频率(在中间DAC字处)的VCO校准字的方程。步骤60结束了校准过程的第一阶段。此第一阶段的目的是做出用于对包含在校准信号22中的VCO调谐字的粗略估计的频率测量。下面的两个阶段(分别是步骤62-68和步骤70-72)是用于描述压控振荡器(VCO)10的增益KVCO。 
在下一步骤62中,针对具有包含于校准信号22中的三个不同的VCO调谐字(例如与如上所述的第一阶段中相同的三个VCO调谐字)的下面三次测量来设置包含于DAC字信号31中的最小DAC字。在下一步骤64中,针对在三个(低、中、高)VCO调谐字处的最小DAC字来测量VCO输出信号24的频率,并保存结果。在下一步骤66中,针对具有三个不同VCO调谐字(例如与如上所述的第一阶段中相同的三个VCO调谐字)的下面三次测量来设置包含于DAC字信号31中的最大DAC字。在下一步骤68中,针对在三个(低、中、高)VCO调谐字处的最大DAC字来测量VCO输出信号24的频率,并保存结果。 
在下一步骤70中(第三阶段的开始),向模块32提供DAC极限值(例如,称为Vmin和Vmax,其定义VCO输入电压的安全操作区限度)和所希望的KVCO(压控振荡器(VCO)10的所希望增益)。(在所示出的算法中,KVCO的单位是MHz/V,并且被定义为频率相对于VCO电压的曲线的斜率。) 
在下一步骤72中,优化KVCO,并估计和选择(设置)VCO调谐字。对KVCO的优化过程可包括:构建与用于粗略VCO调谐类似的用于其他两组测量(具有最小和最大DAC字)的方程,并使用它们以估计DAC字,该DAC字使用在如上所述的第一阶段中通过粗略估计而找到的VCO调谐(校准)字产生所希望的频率,并接着计算KVCO和KVCO_error。接着,根据误差信号和产生所希望的频率的DAC字而增加或减小VCO调谐字,并再次估计KVCO和KVCO_error。继续该过程直到KVCO_error开始增加。在步骤72期间,也存在一个检查,其检查没有超出安全操作区域(例如,对于在70中给出的DAC字的范围)、并检查下一VCO调谐字没有超出针对VCO调谐字所希望的范围。在如上所述对KVCO优化之后,设置VCO调谐字(由校准信号22提供)。 
在这点上,完成VCO校准过程,并可将VCO 10切换到常规的PLL操作:启用PD调谐电压信号20-1,并禁用VCO调谐电压信号20(显然,当再次需要校准时,禁用PD调谐电压信号20-1,并启用VCO调谐电压信号20,以便切换到VCO校准模式)。仍然可向VCO 10提供包含所找到的VCO调谐字的值的校准信号22,或可选地,在VCO 10中存在存储器单元,以保存所找到的VCO调谐字的值。 
根据本发明,可将所述估计的DAC字设置为DAC字信号31,以将VCO调谐电压信号20的初始值驱动到VCO调谐电压输入,例如,到环形滤波器(典型地,该环形滤波器是低通滤波器组件,根据PLL结构,其可包含于块21中,并且并入在相位检测器和VCO 10或电荷泵和VCO 10之间),当启用PLL以用于常规PLL操作,并由闭环操作限定调谐电压20-1时,该环形滤波器可降低PLL稳定时间。 
应该注意到,在图3中示出的一些步骤可以并行地执行。例如,步骤60和62可以同时执行。而且,如果稳定时间优化不具有较大的重要性,则可使用在图3中示出的类似但简化的(例如,仅需要 第一阶段的粗略调谐)校准过程以用于接收机调谐。相同的情况适用于不使用直接VCO调制的发射机结构。 
应该理解,上面描述的设置仅是本发明原理的示例性应用。本领域技术人员可设计出多种修改和可选设置而不脱离本发明的范围,而且所附的权利要求旨在覆盖此类的修改和设置。 

Claims (25)

1.一种用于频率调谐的方法,包括:
响应于VCO输出信号和参考频率信号,由使用预定准则的校准控制模块向锁相环的压控振荡器提供VCO调谐电压信号;
由所述压控振荡器使用VCO调谐电压信号,向所述校准控制模块提供VCO输出信号;
向所述校准控制模块提供包含稳定参考频率的所述参考频率信号;
通过使用所述VCO输出信号和所述参考频率信号、由计数器提供计数器信号,由此来提供VCO输出信号的预定数目的频率测量;以及
响应于所述计数器信号,由所述校准控制模块根据所述预定准则向所述压控振荡器提供校准信号,以便同时实现对所述压控振荡器的所述VCO输出信号的中心频率进行调谐并对其增益变化进行限制。
2.根据权利要求1所述的方法,其中通过根据所述预定准则分析所述VCO输出信号和在预先选择的过去的时间段提供给所述校准控制模块的选择数目的先前VCO输出信号,从而提供所述VCO调谐电压信号和所述校准信号,其中所述选择数目是至少值为一的整数。
3.根据权利要求2所述的方法,其中根据所述预定准则所述分析包括测量所述VCO输出信号和所述选择数目的所述先前VCO输出信号的频率,并基于对所述VCO输出信号和所述先前VCO输出信号的频率的所述测量以及使用所述预定准则来计算所述压控振荡器的增益,并且由所述校准控制模块的控制和算术块执行所述分析。
4.根据权利要求1所述的方法,其中向所述压控振荡器的压控振荡器核提供所述VCO调谐电压信号,并且所述VCO调谐电压信号是模拟信号。
5.根据权利要求1所述的方法,其中向所述压控振荡器的VCO校准块提供所述校准信号,其中所述校准信号是数字形式,而所述VCO校准块是数控电容器。
6.根据权利要求1所述的方法,其中所述校准信号通过以下生成: 
响应于所述VCO输出信号和所述参考频率信号,由计数器向所述校准控制模块的控制和算术块提供包括所述预定数目的频率测量的所述计数器信号,其中使用除法器在频域中以预先选择的数目除所述VCO输出信号,其中所述选择的数目是至少值为一的整数;以及
由所述控制和算术块响应于所述计数器信号,通过执行算术操作而生成所述校准信号。
7.根据权利要求6所述的方法,其中所述提供VCO调谐电压信号包括:
以数字形式生成DAC字信号;以及
由DAC块将所述DAC字信号转换为所述VCO调谐电压信号,所述VCO调谐电压信号是模拟信号。
8.根据权利要求7所述的方法,其中在所述校准控制模块中包含所述计数器、所述除法器和所述DAC块。
9.根据权利要求1所述的方法,其中所述压控振荡器是电子通信设备的部分,并在所述电子通信设备中用于发送或者接收信息。
10.根据权利要求6所述的方法,其中所述控制和算术块被配置成通过用户接口编程,以便输入所述预定准则。
11.根据权利要求9所述的方法,其中所述压控振荡器是发射机和接收机中的至少一个的一部分。
12.一种用于频率调谐的电子设备,包括:
锁相环的压控振荡器响应于VCO调谐电压信号,用于提供VCO输出信号;
参考频率块,用于提供包含稳定参考频率的参考频率信号;以及
校准控制模块,响应于所述VCO输出信号和所述参考频率信号,用于使用预定准则向所述压控振荡器提供所述VCO调谐电压信号,以便通过使用所述VCO输出信号和所述参考频率信号、由计数器提供计数器信号,由此来提供VCO输出信号的预定数目的频率测量,以及响应于所述计数器信号,用于根据所述预定准则向所述压控振荡器提供校准信号以便同时实现对所述压控振荡器的所述VCO输出信号的中心频 率进行调谐并限制其增益变化。
13.根据权利要求12所述的电子设备,其中通过根据所述预定准则分析所述VCO输出信号和在预先选择的过去时间段提供给所述校准控制模决的选择数目的先前VCO调谐电压信号,来提供所述VCO调谐电压信号和所述校准信号,其中所述选择数目是至少值为一的整数。
14.根据权利要求13所述的电子设备,其中根据所述预定准则所述分析包括测量所述VCO输出信号和选择数目的先前VCO输出信号的频率,并基于对所述VCO输出信号和所述先前VCO输出信号的所述频率的所述测量并使用所述预定准则来计算所述压控振荡器的增益,并且由所述校准控制模块的控制和算术块执行所述分析。
15.根据权利要求12所述的电子设备,其中所述压控振荡器包括:
压控振荡器核,响应于所述VCO调谐电压信号,其中所述VCO调谐电压信号是模拟信号。
16.根据权利要求12所述的电子设备,其中所述压控振荡器包括:
VCO校准块,响应于所述校准信号,其中所述校准信号是数字形式,而VCO校准块是数控电容器。
17.根据权利要求12所述的电子设备,其中所述压控振荡器被配置用于发送或接收信息。
18.根据权利要求12所述的电子设备,其中所述计数器被配置成提供包括所述预定数目的频率测量的所述计数器信号,其中使用除法器在频域中以预先选择的数目除所述VCO输出信号,其中所述选择的数目是至少值为一的整数,并且所述校准控制模块包括:
控制和算术块,响应于所述计数器信号,用于通过执行算术操作来提供所述校准信号。
19.根据权利要求18所述的电子设备,进一步包括:
除法器,响应于所述VCO输出信号,用于执行在所述频域中以所述选择的数目除所述VCO输出信号。
20.根据权利要求18所述的电子设备,其中所述控制和算术块被配置成提供数字形式的DAC字信号,并且所述校准控制模块进一步包括: 
DAC块,响应于DAC字信号,用于提供所述VCO调谐电压信号,其中所述VCO调谐电压信号是模拟信号。
21.根据权利要求18所述的电子设备,其中所述控制和算术块被配置成通过用户接口编程,以便输入所述预定准则。
22.根据权利要求12所述的电子设备,其中所述压控振荡器是发射机和接收机中的至少一个的一部分。
23.一种用于频率调谐的集成电路,包括:
锁相环的压控振荡器,响应于VCO调谐电压信号,用于提供VCO输出信号;
参考频率块,用于提供包含稳定参考频率的参考频率信号;以及
校准控制模块,响应于所述VCO输出信号和所述参考频率信号,用于使用预定准则向所述压控振荡器提供所述VCO调谐电压信号,以便通过使用所述VCO输出信号和所述参考频率信号、由计数器提供计数器信号,由此来提供VCO输出信号的预定数目的频率测量,以及响应于所述计数器信号,用于根据所述预定准则向所述压控振荡器提供校准信号以便同时实现对所述压控振荡器的所述VCO输出信号的中心频率进行调谐并限制其增益变化。
24.根据权利要求23所述的集成电路,其中通过根据所述预定准则分析所述VCO输出信号和在预先选择的过去时间段提供给所述校准控制模块的选择数目的先前VCO调谐电压信号,来提供所述VCO调谐电压信号和所述校准信号,其中所述选择数目是至少值为一的整数。
25.根据权利要求24所述的集成电路,其中根据所述预定准则所述分析包括测量所述VCO输出信号和选择数目的所述先前VCO输出信号的频率,并基于对所述VCO输出信号和所述先前VCO输出信号的所述频率的所述测量以及使用所述预定准则来计算所述压控振荡器的增益,并且由所述校准控制模块的控制和算术块执行所述分析。 
CN2005800449503A 2004-12-30 2005-11-14 用于vco中心频率调谐和限制增益变化的方法和设备 Expired - Fee Related CN101091316B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/027,563 2004-12-30
US11/027,563 US7142062B2 (en) 2004-12-30 2004-12-30 VCO center frequency tuning and limiting gain variation
PCT/IB2005/003396 WO2006070224A1 (en) 2004-12-30 2005-11-14 Vco center frequency tuning and limiting gain variation

Publications (2)

Publication Number Publication Date
CN101091316A CN101091316A (zh) 2007-12-19
CN101091316B true CN101091316B (zh) 2011-02-23

Family

ID=36614545

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2005800449503A Expired - Fee Related CN101091316B (zh) 2004-12-30 2005-11-14 用于vco中心频率调谐和限制增益变化的方法和设备

Country Status (5)

Country Link
US (1) US7142062B2 (zh)
EP (1) EP1831999A4 (zh)
KR (1) KR100947529B1 (zh)
CN (1) CN101091316B (zh)
WO (1) WO2006070224A1 (zh)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7171170B2 (en) 2001-07-23 2007-01-30 Sequoia Communications Envelope limiting for polar modulators
US6985703B2 (en) 2001-10-04 2006-01-10 Sequoia Corporation Direct synthesis transmitter
US7489916B1 (en) 2002-06-04 2009-02-10 Sequoia Communications Direct down-conversion mixer architecture
US7496338B1 (en) 2003-12-29 2009-02-24 Sequoia Communications Multi-segment gain control system
US7609118B1 (en) 2003-12-29 2009-10-27 Sequoia Communications Phase-locked loop calibration system
US7522017B1 (en) 2004-04-21 2009-04-21 Sequoia Communications High-Q integrated RF filters
US7672648B1 (en) 2004-06-26 2010-03-02 Quintics Holdings System for linear amplitude modulation
US7742553B1 (en) * 2005-01-14 2010-06-22 Xilinx, Inc. VCO initial frequency calibration circuit and method therefore
US7479815B1 (en) 2005-03-01 2009-01-20 Sequoia Communications PLL with dual edge sensitivity
US7548122B1 (en) 2005-03-01 2009-06-16 Sequoia Communications PLL with switched parameters
US7675379B1 (en) 2005-03-05 2010-03-09 Quintics Holdings Linear wideband phase modulation system
US8073042B1 (en) * 2005-04-13 2011-12-06 Cypress Semiconductor Corporation Recursive range controller
US7595626B1 (en) 2005-05-05 2009-09-29 Sequoia Communications System for matched and isolated references
US7974374B2 (en) 2006-05-16 2011-07-05 Quintic Holdings Multi-mode VCO for direct FM systems
US8090335B1 (en) 2006-07-11 2012-01-03 Xilinx, Inc. Method and apparatus for an adaptive step frequency calibration
US7522005B1 (en) 2006-07-28 2009-04-21 Sequoia Communications KFM frequency tracking system using an analog correlator
US7679468B1 (en) 2006-07-28 2010-03-16 Quintic Holdings KFM frequency tracking system using a digital correlator
US7894545B1 (en) 2006-08-14 2011-02-22 Quintic Holdings Time alignment of polar transmitter
US7920033B1 (en) 2006-09-28 2011-04-05 Groe John B Systems and methods for frequency modulation adjustment
KR100864721B1 (ko) 2007-01-24 2008-10-23 삼성전자주식회사 디지털 제어 발진기
US7675373B2 (en) 2007-05-29 2010-03-09 Infineon Technologies Ag Voltage controlled oscillator circuit and a method for configuring a voltage controlled oscillator circuit
CN101322647B (zh) * 2007-06-15 2010-09-29 Ge医疗系统环球技术有限公司 磁共振成像设备和射频发射增益设置方法
US7609122B2 (en) * 2007-10-05 2009-10-27 Silicon Storage Technology, Inc. Method and system for calibration of a tank circuit in a phase lock loop
US8674771B2 (en) * 2008-01-29 2014-03-18 Broadcom Corporation Fixed bandwidth LO-GEN
US20100007392A1 (en) * 2008-07-09 2010-01-14 Mediatek Inc. Crystal auto-calibration method and apparatus
US8143958B2 (en) * 2009-05-20 2012-03-27 Qualcomm, Incorporated Systems and methods for self testing a voltage controlled oscillator in an open loop configuration
US20110195679A1 (en) * 2010-02-11 2011-08-11 Qualcomm Incorporated Ic component benchmarking without external references
CN102868399B (zh) * 2012-10-11 2015-01-21 广州润芯信息技术有限公司 锁相环频率综合器和锁相环失锁检测及调节方法
TWI630798B (zh) * 2014-02-07 2018-07-21 美商線性科技股份有限公司 任意相位軌道的頻率合成器
US9337850B2 (en) * 2014-07-30 2016-05-10 Nxp, B.V. All-digital phase-locked loop (ADPLL) with reduced settling time
US9325324B1 (en) * 2014-12-17 2016-04-26 Stmicroelectronics International N.V. Phase locked loop (PLL) circuit with compensated bandwidth across process, voltage and temperature
KR20200070019A (ko) 2018-12-08 2020-06-17 이희진 온열이 가능한 자동식 애견 방석
CN112953523B (zh) * 2019-12-11 2022-08-09 上海交通大学 适用于模数转化器中环形压控振荡器的pvt数字校准方法
CN113644912B (zh) * 2021-07-27 2024-04-16 矽力杰半导体技术(杭州)有限公司 锁相环电路及其控制方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5625325A (en) * 1995-12-22 1997-04-29 Microtune, Inc. System and method for phase lock loop gain stabilization
CN1278675A (zh) * 1999-06-18 2001-01-03 Lg情报通信株式会社 数字锁相环电路
US6825785B1 (en) * 2002-02-28 2004-11-30 Silicon Laboratories, Inc. Digital expander apparatus and method for generating multiple analog control signals particularly useful for controlling a sub-varactor array of a voltage controlled oscillator

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6327463B1 (en) 1998-05-29 2001-12-04 Silicon Laboratories, Inc. Method and apparatus for generating a variable capacitance for synthesizing high-frequency signals for wireless communications
US6137372A (en) * 1998-05-29 2000-10-24 Silicon Laboratories Inc. Method and apparatus for providing coarse and fine tuning control for synthesizing high-frequency signals for wireless communications
US6233441B1 (en) * 1998-05-29 2001-05-15 Silicon Laboratories, Inc. Method and apparatus for generating a discretely variable capacitance for synthesizing high-frequency signals for wireless communications
US6308055B1 (en) 1998-05-29 2001-10-23 Silicon Laboratories, Inc. Method and apparatus for operating a PLL for synthesizing high-frequency signals for wireless communications
JP2000188527A (ja) 1998-12-22 2000-07-04 Sanyo Electric Co Ltd 電圧制御発振器
US6211745B1 (en) 1999-05-03 2001-04-03 Silicon Wave, Inc. Method and apparatus for digitally controlling the capacitance of an integrated circuit device using mos-field effect transistors
US6545547B2 (en) 2000-08-18 2003-04-08 Texas Instruments Incorporated Method for tuning a VCO using a phase lock loop
US6552618B2 (en) * 2000-12-13 2003-04-22 Agere Systems Inc. VCO gain self-calibration for low voltage phase lock-loop applications
US6583675B2 (en) 2001-03-20 2003-06-24 Broadcom Corporation Apparatus and method for phase lock loop gain control using unit current sources
JP3808338B2 (ja) * 2001-08-30 2006-08-09 株式会社ルネサステクノロジ 位相同期回路
US7103337B2 (en) * 2002-05-31 2006-09-05 Hitachi, Ltd. PLL circuit having a multi-band oscillator and compensating oscillation frequency
EP1460762B1 (en) * 2003-03-18 2008-11-05 Texas Instruments Incorporated High-speed, accurate trimming for electronically trimmed VCO

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5625325A (en) * 1995-12-22 1997-04-29 Microtune, Inc. System and method for phase lock loop gain stabilization
CN1278675A (zh) * 1999-06-18 2001-01-03 Lg情报通信株式会社 数字锁相环电路
US6825785B1 (en) * 2002-02-28 2004-11-30 Silicon Laboratories, Inc. Digital expander apparatus and method for generating multiple analog control signals particularly useful for controlling a sub-varactor array of a voltage controlled oscillator

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
CN 1278675 A,全文.
JP特开2000-188527A 2000.07.04

Also Published As

Publication number Publication date
CN101091316A (zh) 2007-12-19
US20060145769A1 (en) 2006-07-06
EP1831999A1 (en) 2007-09-12
US7142062B2 (en) 2006-11-28
KR100947529B1 (ko) 2010-03-12
KR20070086840A (ko) 2007-08-27
WO2006070224A1 (en) 2006-07-06
EP1831999A4 (en) 2009-12-02

Similar Documents

Publication Publication Date Title
CN101091316B (zh) 用于vco中心频率调谐和限制增益变化的方法和设备
US7148760B2 (en) VCO gain tuning using voltage measurements and frequency iteration
US8717077B2 (en) Duty cycle adjustment for a local oscillator signal
US10008980B2 (en) Wideband digitally controlled injection-locked oscillator
US9935640B1 (en) Gain calibration for direct modulation synthesizer using a look-up table searched by a reduced count from an overflow counter
US7800452B2 (en) Phase locked loop circuit
US7382199B2 (en) Methods for auto-calibration and fast tuning of voltage controlled oscillators in phase-lock loops
EP2140549B1 (en) Oscillator signal stabilization
CN104052474A (zh) 一种锁相环频率校正方法及系统
US9379721B2 (en) Capacitive arrangement for frequency synthesizers
US6677788B2 (en) Semiconductor integrated circuit
US8674771B2 (en) Fixed bandwidth LO-GEN
US10862427B1 (en) Advanced multi-gain calibration for direct modulation synthesizer
CN107257240B (zh) 一种晶体振荡器的数字温度补偿方法
US9350296B1 (en) Systems and methods for calibrating a dual port phase locked loop
US20170126237A1 (en) Method and apparatus for calibrating a digitally controlled oscillator
CN101783680B (zh) 频率综合器及其校准方法
US6680653B2 (en) VCO tuning curve compensated charge pump current synthesizer
US7095992B2 (en) Phase locked loop calibration
TW201914215A (zh) 控制數位控制振盪器的方法
WO2010043932A1 (en) Temperature compensation in a phase-locked loop
US7120407B2 (en) Receiver and its tracking adjusting method
JP2001339317A (ja) 無線通信機の送信出力制御回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110223

Termination date: 20111114