CN101019104B - 电子设备、数字信号产生方法、数字信号记录介质以及信号处理设备 - Google Patents

电子设备、数字信号产生方法、数字信号记录介质以及信号处理设备 Download PDF

Info

Publication number
CN101019104B
CN101019104B CN2005800309620A CN200580030962A CN101019104B CN 101019104 B CN101019104 B CN 101019104B CN 2005800309620 A CN2005800309620 A CN 2005800309620A CN 200580030962 A CN200580030962 A CN 200580030962A CN 101019104 B CN101019104 B CN 101019104B
Authority
CN
China
Prior art keywords
data
digital signal
section
extracted
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2005800309620A
Other languages
English (en)
Other versions
CN101019104A (zh
Inventor
村松秋弘
须山明彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yamaha Corp
Original Assignee
Yamaha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2004268249A external-priority patent/JP2006085339A/ja
Application filed by Yamaha Corp filed Critical Yamaha Corp
Priority claimed from PCT/JP2005/017044 external-priority patent/WO2006030860A1/ja
Publication of CN101019104A publication Critical patent/CN101019104A/zh
Application granted granted Critical
Publication of CN101019104B publication Critical patent/CN101019104B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Stored Programmes (AREA)

Abstract

提供了一种电子设备、用于产生数字信号的方法、数字信号记录介质以及信号处理设备。该电子设备具有用来控制该设备各个部分的CPU,该电子设备包括:存储装置,用于存储将由CPU使用的固件和数据中至少之一;输入端,预定格式的数字信号输入该输入端;处理装置,用于对从所述输入端输入的数字信号执行预定处理;提取装置,用于提取在从输入端输入的数字信号的一帧内的预定定时处的数据,并把该数据作为被提取数据输出;以及重写装置,用于分析被提取数据并根据分析结果和被提取数据来重写在所述存储装置中的固件和数据中至少之一。

Description

电子设备、数字信号产生方法、数字信号记录介质以及信号处理设备
技术领域
本发明涉及一种很适于用来重写固件等的电子设备、一种用于产生数字信号的方法、一种数字信号记录介质和一种很适于用来重写固件的信号处理设备。
背景技术
基于程序来操作的CPU结合到比如放大器、DVD播放器等音频设备中。这些程序中,安置在硬件和软件之间的程序通常称作固件。当固件预先存储在闪速存储器等中时,可稍后执行功能添加或缺陷校正。
专利文献1公开了以下设备。即,把该设备的模式切换到升级模式来重写固件。把用于重写固件的数据从数字音频信号输入端或其他输入端输入。该数据写入来正好覆盖存储器的再现处理程序。因此,固件被更新。
专利文献1:JP-A-2002-149428
发明内容
本发明要解决的问题
在专利文献1公开的设备中,用于重写固件的数据的格式与音频信号的格式不同。因此,恐怕会再现大的噪声。因此有必要切换模式来防止在重写数据期间噪声被再现。
还有一种设备,其中使用RS232C等端子来通过不是音频信号系统的另一个系统执行处理。然而,一个问题是处理速度慢。另一个问题是需要昂贵和专用写入器来加速(同步串行化)处理。
考虑到前述情况开发本发明。本发明的一个目的是提供一种电子设备、一种用于产生数字信号的方法、一种数字信号记录介质和一种信号处理设备,其中不使用任何昂贵和快速的电路就可避免在程序的重写期间产生大噪声。
解决问题的手段
为了解决前述问题,本发明特征在于以下配置的任一个。(1)一种具有用来控制设备每个部分的CPU的电子设备,所述电子设备包含:
存储装置,用于存储由CPU使用的固件和数据中至少之一;
输入端,预定格式的数字信号输入该输入端;
处理装置,用于对从所述输入端输入的数字信号执行预定处理;
提取装置,用于提取在从输入端输入的数字信号的一帧内的预定定时处的数据,并把该数据作为被提取数据输出;以及
重写装置,用于分析被提取数据并根据分析结果和被提取数据来重写在所述存储装置中的固件和数据中至少之一;
其中所述CPU至少用作提取装置。
(2)如(1)所述的电子设备,其中所述CPU还用作重写装置。
(3)如(1)所述电子设备,其中所述CPU用作提取装置并把被提取数据供给所述处理装置,所述处理装置用作重写装置。
(4)如(1)到(3)任何之一的电子设备,还包含用于临时存储被提取数据的缓冲存储装置,其中所述重写装置顺序地分析存储在所述缓冲存储装置中的被提取数据,并根据分析结果和在所述缓冲存储装置中的被提取数据来重写所述存储装置中的固件和数据中至少之一。
(5)如(1)到(4)任何之一的电子设备,其中所述预定定时处在通过把帧内的有效数据长度分割成N段来定义的各段中设置的采样点中。
(6)如(1)到(4)任何之一的电子设备,其中所述预定定时处在通过把帧内的有效数据长度分割成N段来定义的M(M小于N)段中设置的采样点中。
(7)如(1)到(6)任何之一的电子设备,其中所述重写装置在忽略处在特定定时的数据的同时来执行被所述提取装置提取的被提取数据的分析和重写。
(8)如(1)到(7)任何之一的电子设备,其中所述预定格式是数字音频接口标准。
(9)一种产生数字信号的方法,其包含步骤:
把一帧内的有效数据长度分割成每个均由多位组成的N段;以及
根据原始数据的位值在每段中布置连续的“1”数据或连续的“0”数据。
(10)如(9)所述的产生数字信号的方法,其中所述段以相等间隔布置。
(11)如(9)所述的产生数字信号的方法,其中所述段包括具有不同长度的段。
(12)一种数字信号记录介质,其中在一帧内的有效数据长度被分割成每个均由在被存储数字信号的至少一部分中的多位所组成的N段,并根据原始数据的位值在每段中布置连续的“1”数据或连续的“0”数据。
(13)如(12)所述的数字信号记录介质,其中以相等间隔布置所述段。
(14)如(12)所述的数字信号记录介质,其中所述段包括具有不同长度的段。
(15)一种信号处理设备,其用于从数字信号记录介质中提取数字信号,所述数字信号记录介质中在一帧内的有效数据长度被分割成在被存储数字信号的至少一部分中的N段,并根据原始数据的位值在每段中布置连续的“1”数据或连续的“0”数据,所述信号处理设备特征在于包含用于从所述N段的每一个中提取1位数据以提取和识别对应于原始数据的N位数据的装置。
(16)如(15)所述信号处理设备,其中所述设备是音乐重放设备。
(17)如(15)所述的信号处理设备,其中所述原始数据是用于该设备的固件。
本发明的效果
提取了所述处理装置所处理的预定格式的数字信号一帧内的预定定时处的数据。分析被提取的数据以进行重写。因此,可以提供具有与用于常规处理的格式相同的格式的重写程序或重写命令。
另外,由于用于提取每个帧内在预定定时处的数据的采样率可以低于原始数字信号的采样率,因此即使提取装置或处理装置的吞吐量很低,也可以支持令人满意的采样率。当使用低速CPU作为提取装置或处理装置时这一点尤为优越。另外,该吞吐量与对原始数字信号被分割部分进行处理的吞吐量一样高。因此,可避免重写所需的总时间极度增加,从而可获得在实际使用中的足够满意的速度。
另外,每帧的有效数据长度被分割成N段,并且根据原始数据的位值在每段中布置连续的“1”数据和连续的“0”数据。因此,本发明可应用于任何格式。因此,例如,当本发明应用于数字音频信号的格式时,如果本发明应用于可处理该数字音频信号的设备中,则可处理一般数字音频信号和由本发明产生的数字信号。另外,在根据本发明的数字信号中,在每段被读取一次时可提取原始信号。可获得关于读取速度的分割效果。因此,若使用时钟频率低的设备,则可提取原始信号。在这种情况下,吞吐量与对原始数字信号的被分割部分进行处理的吞吐量一样高。因此,即使把本发明应用于固件的重写,也可避免重写所需的总时间极度增加,从而可获得在实际使用中的足够满意的速度。
附图说明
图1是示出本发明实施例的结构的框图。
图2是示出包括在本实施例中I2S总线中的信号的波形图。
图3是示出在本实施例中当从数字音频信号提取数据时的定时的时序图。
图4是示出在本实施例中当由硬件对提取了定时的数据进行提取时的电路示例的框图。
图5是示出在本实施例中当在数字音频信号的每个格式中嵌入重写数据时的处理方法的说明示图。
图6示出在本实施例中用来示出在执行4位分割时每个帧的内容的对应表。
图7示出在本实施例中用来示出在执行8位分割时每个帧的内容的对应表。
图8示出在本实施例中用来示出在执行16位分割时每个帧的内容的对应表。
图9示出在本实施例中用来示出在每个帧具有24位时的分割模式下每个帧的内容的对应表。
图10示出在本实施例中用来示出在每个帧具有24位时的分割模式下每个帧的内容的对应表。
图11示出用来示出当不使用高位时噪声级别的减小状态的表。
图12示出用来示出当音频信号和重写数据混合在一帧内时每个帧的内容的对应表。
图13是示出重写命令的另一个示例的表。
图14是示出重写命令识别的另一个示例的波形图。
图15是示出重写命令识别的另一个示例的波形图。
图16是示出读取定时的另一个示例的时序图。
具体实施方式
(实施例的结构)
下面将描述关于本发明的实施例。图1是示出本实施例的结构的框图。在图1中,参考数字1代表输入端,符合SPDIF(索尼/飞利浦数字接口格式)标准的数字音频信号DAS输入到该输入端。SPDIF标准是数字音频接口标准之一。在本实施例中,CD播放器30对光盘35进行再现并根据SPDIF标准把数字音频信号DAS提供给输入端1。
数字音频信号DAS由数字接口接收器(以下简称为DIR)2转换成符合I2S总线标准(集成电路间音频总线标准)等的信号。I2S总线标准通常是用来发送/接收2CH(立体声)音频采样数字数据的标准。如图2所示,包含在该总线中的每个信号包括定义一帧的字时钟LRCLK(图2的(A))、指示每位的定时的位时钟BCLK(图2的(B))、指示要传输的数据的内容的数据信号RDATA(图2的(C))。字时钟LRCLK具有指示L-ch(左声道)的L电平周期和指示R-ch(右声道)的H电平周期,如图2的(A)所示。在实际I2S标准中,数据信号RDATA定义来如图2的(D)所示从字时钟的下降沿移动一位。然而,为了易于理解,将在数据信号RDATA如图2的(C)所示没有移动任何位的假设下进行描述。
在I2S总线标准中,没有限定每帧的数据长度,而是按期望来设置。在本实施例中,数据长度设置为64位。在本实施例中,在每个单侧声道中的32位中,16位是指示数据内容的有效位,而其它位用于控制数据或是空闲(备用)位。为简化描述,假设在以下描述中每个单侧声道具有16位且所有位都是有效位(见图3)。
I2S总线的各个信号被提供给数字信号处理器(以下称作DSP)3,其中在位时钟BCLK的下降沿定时读取数据信号RDATA。针对每个声道,对读取的数据信号RDATA进行解码处理、音场提供处理等。之后,数据信号RDATA由DAC 4转换成模拟信号。从DAC 4输出的左右声道模拟信号由放大器5放大,并从左右扬声器6a和6b放出。
接下来,标号10代表用于控制该设备每个部分的CPU。CPU 10根据存储在存储器11和闪速存储器12中的程序来操作。在本实施例中,固件、要由CPU 10参考的数据、OS(操作系统)、应用程序等存储在闪速存储器12中。存储器11用作CPU 10等的工作区。字时钟LRCLK和数据信号RDATA从DIR 2提供到CPU 10。
这里,CPU 10以以下方式读取数据信号RDATA。即,如图3所示,在从字时钟LRCLK的下降沿和上升沿延迟了时间τ1之后的定时读取数据信号RDATA,并在延迟时间τ2之后读取数据信号RDATA三次。在本实施例中,时间τ1设置成大约一帧长度的1/8的时间,时间τ2设置成大约一帧长度的1/4的时间。因此,如图3所示,CPU 10针对L-ch和R-ch的每一个来读取数据信号RDATA四次,即,每帧读取八次。即,以4分割位的速率读取通常以每帧32位的速率传输的数据。换言之,以4位的单位分隔开的每段被读取一次。虽然图3示出L-ch的情况,但在R-ch的情况下也执行相似的读取。
在前述读取处理中的时间τ1和τ2可由CPU 10的软件处理来生成。作为另一种选择,延迟时间可由如图4所示的硬件来设置。在图4中,标号20代表用于在字时钟LRCLK的下降沿或上升沿产生脉冲的脉冲发生器;21代表具有设置为τ1的延迟时间的延迟;22到24代表每个具有设置为τ2的延迟时间的延迟。从图4所示的电路看,在从字时钟LRCLK的下降沿(或上升沿)经过时间τ1之后输出脉冲,并且只要经过时间τ2随后就输出脉冲三次。这些脉冲用作读取数据信号RDATA的脉冲。
这里,将描述关于CPU 10的读取定时(采样点)的另一个实施例。当有效位长度(在图3中是16位)分割成如本实施例中的4部分时,只要在每段设置了定时,读取定时就可设置在任何定时。例如,定时可以设置在相邻的位之间,如图3所示的定时T1。将描述其理由。在每段中布置连续的“0”数据或连续的“1”数据。因此,位的分段不会造成影响。后面将描述数据布置的详细情况。
在各段中的读取定时可以不设置成把位长度分割成四个相等的段,如图4所示的电路。例如,定时的间隔可以如图3所示的定时T1到T4不一致。因此,关于如何生成读取定时,例如,可使用位时钟BCLK来获得在每段中的定时。即,可在一帧的开始延迟两个位时钟BCLK之后读取数据信号RDATA。之后,在四个位时钟BCLK的间隔读取数据信号RDATA。作为另一种选择,可使用位时钟BCLK设置读取定时,从而以不一致的间隔且分别在段中放置读取定时。不用说,读取定时可设计来不使用位时钟BCLK而分别设置在段中。
(实施例的操作)
接着将描述关于如此配置的该实施例的操作。首先,当再现记录音频数据的光盘35时,用户在CD播放器中设置光盘35并给出指令来再现光盘35。因此,数字音频信号从CD播放器30输出,并且该数字音频信号通过输入端1供给DIR 2并在DIR 2中转换成I2S总线信号。I2S总线数据信号RDATA在DSP 3中受到各种处理,随后在DAC 4中转换成模拟信号。该模拟信号通过放大器5从扬声器6a和6b输出。
CPU 10在图3所示的定时读取数字信号RDATA。当如此读取并提取的数据没有示出预定命令时,CPU 10不对从数据信号RDATA提取的数据执行任何处理,而是根据程序控制DSP 3和该设备的其它部分。
接着将描述关于用来重写存储在闪速存储器12中的固件的处理。首先,用户把记录新固件的光盘35放在CD播放器30中。在此情况下,依照一般光盘标准来记录固件,并且其采样率符合光盘标准。从光盘35读取的固件数据以与音频数据情况中相同的方式由DIR 2输出到I2S总线。
这里,设置了记录在光盘35中的数据以便当一帧被分割成每段具有四位的八段时,属于每段的位具有一个相同值。例如,当要传输的原始数据是二进制记数法表示的(1001)时,数据信号DA的前4位是(1111),接着是(0000)、(0000)和(1111),如图5所示一样。
在图6中示出的表1示出在本实施例中可具有的L-ch(或R-ch)的16位数据值。在该表1中,每行示出一次要传输的16位数据。如从表1可知,相同的值1或0写入以4位为单位分割的每段中。
在图6右侧所示的表2对应于表1。在表2中的第一列示出以十六进制记数法表示的L-ch(或R-ch)的16位数据的值。表2的第二列以十进制记数法表示。当最高有效位是符号位时第三列以带符号的十进制记数法来表示。第四列示出要由CPU 10读取的数据。这里,在第三列中的带符号的十进制记数法的值对应于数字音频数据的带符号幅度。换言之,第四列示出嵌入16位数据中的数据。
在上述方式中,CPU 10在连续的4位段中以恰当的定时一位接一位地提取数据,以从L-ch的16位中识别4位数据(0000)到(1111)。因此,CPU 10从由L-ch和R-ch组成的一帧的32位数据中提取并识别8位数据。CPU 10分析如此提取的数据并把该数据识别成命令或识别成重写固件的数据。
将对上述描述进行总结。有效位长度分割成四个段。在每段中读取一次数据信号RDATA。在图3的示例中,在从字时钟LRCLK的下降沿延迟时间τ1之后读取一次数据信号RDATA,然后在延迟时间τ2之后的定时读取三次数据信号RDATA。因此,CPU 10在一帧内读取数据信号RDATA八次,并提取8位数据。CPU 10分析提取的8位并执行用于重写固件的处理。
这里,将描述用于重写固件的处理的示例。在本实施例中,例如,以图13所示格式给出一系列重写步骤的指令。在图13所示的此示例中,首先(1)持续10个或更多“0x00”的采样。(2)随后布置“0x55”作为起始标识符,以及(3)紧接该起始标识符布置指示字母数字混编字符的6字节数据。每个具有一个字节的字符串的数据例如设置成字符串“S”、“T”、“A”、“R”、“T”和“!”。接下来,(4)布置以两个字节指示传输数据的数目的数据和(5)布置预定的2字节命令,以及(6)紧接于此持续重写数据。最后,(7)附上2字节的校验和。
根据上述格式,在步骤(1)到(3)中的数据列举为00、00、00、00、00、00、00、00、00、00、55、“S”、“T”、“A”、“R”、“T”和“!”。00数据可出现在音乐片段的开头和结束,但完全符合55、“S”、“T”、“A”、“R”、“T”和“!”的56位数据只可能有256分之一的概率出现。即,大约72,000分之一,因为每个相同的位可有1/2的概率出现。即,不可能错误地识别重写命令。
在步骤(4)到(7)中,可确认接收的数据的校验和。包括检验和的所有数据不可能完全相同。
当如此给出重写的指令时,在步骤(6)中的重写数据被重写在闪速存储器12中。当重写该固件时,重写软件从闪速存储器12被移动到存储器11并被执行。
接着考虑在本实施例中会产生的噪声。同样在用于重写固件的上述处理期间,数据信号RDATA供给DSP 3。因此,并行地执行用于借助DAC 4、放大器5和扬声器6a和6b来产生声音的处理。该处理目的不在于音乐数据而是针对如上所述的固件重写数据。因此,产生的声音成为噪声。然而在本实施例中,产生的噪声很小,如下所述。
如图6所示,带符号十进制数(对应于音频信号的幅度)的最大值与最小值之间的差是“8191”,以十六进制记数法表示是“1FFF”。表示该差所需的位数是13。另一方面,L-ch和R-ch的每一个的数据由16位组成。因此可知作为噪声的分量的幅度比总位数(16)小3位。
当每段的位数(以下称为分割位数)是x时,关于音乐数据的最大幅度的噪声级别(以下简称为噪声级别)表示为
20*1og(0.5(x-1))dB
因此在本实施例中,噪声级别表示为:
20*log(0.53)dB
即,噪声级别是-18dB。作为噪声的声音比较低。不用担心在重写固件时突然供给扬声器一个大的信号。以如上所述相同的方式,即使用户错误地借助另一个重放设备再现记录了重写数据的光盘35,也不用担心会供给扬声器一个大的信号。
在上述实施例中,分割并读取数据信号RDATA。因此,即使其运行速度很低,也可以由CPU 10令人满意地读取数据信号RDATA。虽然CPU的运行时钟频率通常比DSP的运行时钟频率低,但本实施例可应用到这样的情况。不用说,本实施例可更容易地应用到CPU的运行时钟频率比DSP的运行时钟频率高的情况。
(其它实施例)
本发明可实现各种模式。下面将描述其实施例。
1.改变分割位的数目
虽然在前述实施例中分割位的数目是4,但分割位的数目可设置成每段8位的8位分割。作为另一种选择,可以设置其中L-ch和R-ch的所有16位数据都形成各位具有一个相同值的16位分割。
在图7中所示的表3和表4示出分别对应于在图6中所示的表1和表2的8位分割的情况。如表4所示,带符号十进制数(对应于音频信号的幅度)的最大值与最小值之间的差是“511”,以十六进制记数法表示是“1FF”。表示该差所需的位数是9。另一方面,L-ch或R-ch的数据由16位组成。因此,作为噪声的分量的幅度比音频信号的幅度小7位。因此该情况下的噪声级别表示为:
20*log(0.57)dB
即,该噪声级别是-42dB。因此作为噪声的声音非常低。
接着,在图8中所示的表5和表6示出分别对应于在图6中所示的表1和表2的16位分割的情况。如表6所示,带符号十进制数的最大值与最小值之间的差仅仅是“1”。表示该差所需的位数仅仅是1。该情况下的噪声级别表示为:
20*log(0.515)dB
即,该噪声级别是-90dB。因此作为噪声的声音低得几乎听不见。
在如图7和8所示的实施例中,分割的效果比前述实施例的效果要更显著。因此,当使用速度更低的CPU时优选这些实施例。对于本发明的应用,每帧每个单侧声道的位数不限制在前述实施例中所示的数目。本发明可应用于各种位数,如16位、24位、32位、64位等。对于在每个单侧声道中总位数中的有效位长度,本发明可应用于任何位数。即,每个单侧声道的所有位都可以是有效位,或者每个单侧声道的任何位可以是有效位。
接着将描述关于在减小噪声级别中增加高位的数目是有效的这一点。这里,将对关于每个单侧声道具有24位的情况做出描述。
在图9中所示的表7和表8示出每个声道中的位数是24以及分割位的数目是4的情况。表7和表8分别对应于在图6中所示的表1和表2。如表8所示,带符号十进制数的最大值与最小值之间的差是“2097151”。表示该差所需的位数是21。在该情况下的噪声级别是-18dB。
另一方面,在图10中所示的表9和表10对应于在图9中的表7和表8。在表9和表10中,仅仅读取从每个单侧声道的24位中提取的四位。把该数据信号RDATA的低位侧分割成4位的段而高位侧设置成12位的段。这样,如表10所示,带符号十进制数的最大值与最小值之间的差仅仅是“8191”。表示该差所需的位数仅仅是13。在该示例中的噪声级别是-66dB。可知与如图9所示的情况相比该噪声级别极大地减小了。
为了减小噪声,采用其中不使用数据信号RDATA的高位(但初始时把它们全设置成0)的方式也有效。只要不使用最靠近最高有效位的那一位,声压就可以变成原始最大幅度的1/2那么低。可对噪声应用相同的方法。图11示出只要不使用最靠近最高有效位的那一位时噪声的声压级别减小的程度。
2.同时音乐再现
虽然在前述实施例和其它实施例中使用固件或重写CD的基准数据来执行重写,但也可在再现音乐等(音乐、提示语音等)时执行重写。例如,当每个单侧声道具有16位时,低八位用作重写数据而高八位用作再现音乐。指示音调的16位数据中,高位侧对幅度具有大的影响。因此,即使当低位侧用于重写数据,就算有音质有轻微损害也可避免被人耳感觉出来。人耳是否能感觉出该损害取决于用来重写的低位的数目。如果位数合适则没有问题。在此情况下,当要再现的音乐具有幅度尽可能大的音乐分量时有很显著效果。
考虑在此情况下可产生的噪声。如图12的表11中所示,低8位成为噪声分量。这里,在图12中所示的表11和表12对应于在图6中的表1和表2。在此情况下带符号十进制数的最大值与最小值之间的差是“255”。表示该差所需的位数是8。因此,产生对应于8位的噪声。这是与用来重写固件的位数相同的8位。因此没有噪声减小的效果。该噪声级别是-48dB。
3.重写命令的模式
在前述实施例中用于下指令来重写的方法仅为一个示例。还有各种其它方法。例如,在图14中示出的命令或命令识别图形示出其中把最大值和最小值交替重复的图形用作开始重写的命令的示例。这种图形不会在音乐数据中出现。图15示出其中最大值持续时间不比预定时间短的图形用作开始重写的命令的示例。作为另一种选择,可以以预定图形布置静音(0数据),从而当该静音图形可识别时,有预定间隔的静音图形被当作重写识别图形。
4.其它模式
(i)在前述实施例中,本发明应用到音频放大器。然而,本发明并不局限于此,而是除了音频设备外,还可应用到各种音频设备(电子设备),比如CD播放器、DVD播放器、MD播放器、HDD(硬盘)播放器、存储器等,或是安装了CPU的各种电子设备。不用说,本发明可应用于个人计算机。
(ii)前述实施例目的在于用于对符合SPDIF标准的数字音频信号进行处理的设备。然而,本发明还可应用到除此而外的另一个格式的数字信号。毕竟,如果在有预定格式的一帧内的预定定时处的数据被提取并且对被提取的数据实行重写处理,则会进展良好。另外,字时钟LRCLK的频率可以改变。例如,该频率可以是44.1kHz或48kHz。
(iii)本发明不仅可应用于从记录介质(比如CD或DVD)读取的数据,还可应用于例如通过预定电缆或互联网供给的数据。即,可不借助任何记录介质来传输由根据本发明的数字信号产生方法产生的数字信号。
(iv)可以如图6到8所示使用各种分割形式。例如,多个分割形式的数据可记录在CD上,从而对应于CPU吞吐量的数据可选择来执行重写处理。在此情况下,当示出分割形式的数据被包括来作为重写命令时,CPU一旦检测到满足它本身速度的命令,就可开始重写。相同情形可应用到通过互联网等供给数字信号的情况。
(v)在前述实施例中,提供了DSP和CPU。DSP用作用于处理数字音频信号(有预定格式的数字信号)的处理装置。CPU控制该设备的每个部分,并用作用于从该数字音频信号的帧中提取处于预定定时处的数据的提取装置以及用于分析被提取数据和执行重写的重写装置。然而,CPU还可用作处理装置(在没有单独提供DSP的模式下),并实现在不同电路等中的提取装置和重写装置。
(vi)DIR2和CPU 10可通过由图1中虚线所指示的开关SW连接。在此情况下,仅当重写固件时接通开关SW。作为另一种选择,开关SW在操作者操作开关等时接通或由基于程序的软件处理来接通。
(vii)在前述实施例的每一个中,具有以每帧m位组成的预定格式的数字信号可根据位时钟BCLK来以m位的格式被直接读取,或者作为分割成n段的信号来同样地被读取。因此,可以把用于以m位的格式直接读取数字信号的处理与用于提取作为分割成n段信号的数据的处理相混合,从而重写程序。在某些混合这些处理的模式下,可进行分时处理或同时处理。在这种情况下,当由DSP根据位时钟BCLK直接以m位的格式读取数字信号时,并且被读取的数据中,提取处于预定位的位置上的数据时,所述m位读取处理和被分割信号读取处理两者都可仅由DSP来完成。
(viii)在如图1中所示的实施例中,CPU 10提取重写数据,并且CPU10还执行重写控制。然而,CPU 10可以分析被提取的数据并把重写命令发送给DSP 3,从而DSP 3可执行重写处理。另外,CPU 10可把所有被提取数据传输给DSP 3,从而DSP 3分析被提取的数据并重写固件(或数据)。在此情况下,如图1中虚线所指示,DSP 3对连接到DSP 3的闪速存储器12执行重写处理。此外,如图1中虚线所指示,CPU 10可设计来按原样输出被提取的数据,而另一个CPU 40分析提供来的被提取数据,并重写存储在闪速存储器41等中的固件或数据。(ix)如图10中所示的CPU 10可由包括了闪速存储器、RAM等的CPU芯片替代,以便在闪速存储器或RAM中重写固件或数据。
(x)虽然在如图1中所示的实施例中使用I2S标准,但本发明并不局限于该标准。也可使用各种其它格式。
(xi)CPU的读取定时并不局限于在这些实施例中示出的模式中的那些定时。例如,如果当每个单侧声道被分割成如图16的(A)中所示的四个段(更确切地说当每个单侧声道的有效位被分割成四个段)时,在每段中设置一个读取定时,则也会进展良好。然而,可只对如图16的(B)中所示的四个段的段3和段4(对应于低2位)设置读取定时。
在这种情况下在段3和段4中写入连续的“0”或“1”数据,而在段1和段2中可写入任何数据。如图16的(C)所示,可对每段设置读取定时,忽略且不使用在段1和段2中提取的数据,而只使用在段3和段4中读取的数据作为被提取数据。在此情况下,可以以与图16的(B)相同的方式在段1和段2中写入任何数据。
这里,读取定时可总结如下。首先,该读取定时是当一帧内的有效数据长度分割成N段(图16的(A)的情况)时为各段设置的采样点。作为另一种选择,如图16的(B)所示,该读取定时是当一帧内的有效数据长度分割成N段时为M(M小于N)段设置的采样点。作为另一种选择,如图16的(C)所示,可执行用于分析命令等的处理和执行重写,从而读取的和提取的数据中,忽略处于特定定时的数据。

Claims (11)

1.一种电子设备,其具有用来控制该设备每个部分的CPU,所述电子设备包含:
存储装置,用于存储由CPU使用的固件和数据中至少之一;
输入端,预定格式的数字信号输入该输入端;
处理装置,用于对从所述输入端输入的数字信号执行预定处理;
提取装置,用于提取从所述输入端输入的数字信号的一帧内的预定定时处的数据,并把该数据作为被提取数据输出;以及
重写装置,用于分析被提取数据并根据分析结果和被提取数据来重写在所述存储装置中的固件和数据中至少之一;
其中所述CPU至少用作提取装置,并且
其中数字信号的帧具有有效数据长度,有效数据长度被分割成每个均由多位组成的N段,根据原始数据的位值在N段的至少一个中布置连续的“1”数据或连续的“0”数据,提取装置从N段的一个中的连续的“1”数据或连续的“0”数据中提取数据。
2.如权利要求1所述的电子设备,其中所述CPU还用作重写装置。
3.如权利要求1所述电子设备,其中所述CPU用作提取装置并把被提取数据供给所述处理装置,所述处理装置用作重写装置。
4.如权利要求1到3任何之一的电子设备,还包含用于临时存储被提取数据的缓冲存储装置,其中所述重写装置顺序地分析存储在所述缓冲存储装置中的被提取数据,并根据分析结果和在所述缓冲存储装置中的被提取数据来重写所述存储装置中的固件和数据中至少之一。
5.如权利要求1的电子设备,其中所述预定定时处在通过把帧内的有效数据长度分割成N段来定义的各段中设置的采样点中。
6.如权利要求1的电子设备,其中所述预定定时处在通过把帧内的有效数据长度分割成N段来定义的M段中设置的采样点中,其中M小于N。
7.如权利要求1的电子设备,其中所述重写装置在忽略处在特定定时的数据的同时来执行被所述提取装置提取的被提取数据的分析和重写。
8.如权利要求1的电子设备,其中所述预定格式是数字音频接口标准。
9.一种信号处理设备,其用于从数字信号记录介质中提取数字信号,所述数字信号记录介质中在一帧内的有效数据长度被分割成在被存储数字信号的至少一部分中的N段,并根据原始数据的位值在N段的至少一个中布置连续的“1”数据或连续的“0”数据,所述信号处理设备特征在于包含用于从所述N段的每一个中提取1位数据以提取和识别对应于原始数据的N位数据的装置。
10.如权利要求9所述信号处理设备,其中所述设备是音乐重放设备。
11.如权利要求9所述的信号处理设备,其中所述原始数据是用于该设备的固件。
CN2005800309620A 2004-09-15 2005-09-15 电子设备、数字信号产生方法、数字信号记录介质以及信号处理设备 Expired - Fee Related CN101019104B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP268249/2004 2004-09-15
JP2004268249A JP2006085339A (ja) 2004-09-15 2004-09-15 デジタル信号生成方法、デジタル信号記録媒体
JP268248/2004 2004-09-15
JP2004268248A JP4529605B2 (ja) 2004-09-15 2004-09-15 電子機器
PCT/JP2005/017044 WO2006030860A1 (ja) 2004-09-15 2005-09-15 電子機器、デジタル信号生成方法、デジタル信号記録媒体、および信号処理装置

Publications (2)

Publication Number Publication Date
CN101019104A CN101019104A (zh) 2007-08-15
CN101019104B true CN101019104B (zh) 2011-09-07

Family

ID=36163816

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2005800309620A Expired - Fee Related CN101019104B (zh) 2004-09-15 2005-09-15 电子设备、数字信号产生方法、数字信号记录介质以及信号处理设备

Country Status (2)

Country Link
JP (1) JP4529605B2 (zh)
CN (1) CN101019104B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5609541B2 (ja) * 2010-10-27 2014-10-22 船井電機株式会社 音響システム
US8718806B2 (en) * 2011-09-02 2014-05-06 Apple Inc. Slave mode transmit with zero delay for audio interface
WO2015120066A1 (en) * 2014-02-04 2015-08-13 Ingersoll-Rand Company System and method for modeling, simulation, optimization, and/or quote creation

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1090422A (zh) * 1992-11-27 1994-08-03 三星电子株式会社 视频信号记格式及用于其的记录/再现装置和方法
CN1210649A (zh) * 1996-12-09 1999-03-10 索尼公司 编辑装置和数据传输方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003091428A (ja) * 2001-09-14 2003-03-28 Accuphase Laboratory Inc プログラム更新機能を備えた電子機器、及び同電子機器のプログラム更新方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1090422A (zh) * 1992-11-27 1994-08-03 三星电子株式会社 视频信号记格式及用于其的记录/再现装置和方法
CN1210649A (zh) * 1996-12-09 1999-03-10 索尼公司 编辑装置和数据传输方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP特開2003-91428A 2003.03.28

Also Published As

Publication number Publication date
CN101019104A (zh) 2007-08-15
JP2006085338A (ja) 2006-03-30
JP4529605B2 (ja) 2010-08-25

Similar Documents

Publication Publication Date Title
JP2003316356A (ja) デジタルオーディオデータに演奏データを重畳し、またはデジタルオーディオデータから演奏データを抽出する方法および装置
EP1780710A1 (en) Method for recording, reproducing and handling audio data in a data recording medium
CN101019104B (zh) 电子设备、数字信号产生方法、数字信号记录介质以及信号处理设备
JP2003115169A (ja) ディジタルオーディオ信号再生装置
JP4839605B2 (ja) 電子機器
JP2004039138A5 (zh)
JP2005044409A (ja) 情報再生装置、情報再生方法および情報再生プログラム
US8121713B2 (en) Electronic apparatus, method for generating digital signal, digital signal recording medium, and signal processing apparatus
JP4655164B2 (ja) 電子機器
US5617455A (en) Interface method and device in digital signal processing system
JP2006079742A (ja) 情報処理装置および方法、並びにプログラム
JP4697346B2 (ja) 再生装置
JP4609599B2 (ja) 電子機器
JP4433954B2 (ja) 情報処理装置および方法、並びにプログラム
JP4617786B2 (ja) 情報処理装置および方法、並びにプログラム
JP2006085339A (ja) デジタル信号生成方法、デジタル信号記録媒体
US20070019521A1 (en) Method and apparatus for flexibly setting channels of multi-channel audio data
KR19990068648A (ko) 엠펙오디오디코딩장치및엠펙데이터처리방법
JP2004191616A (ja) 文書自動作成装置
KR20100029315A (ko) 외장 메모리 재생방법 및 이를 이용한 오디오 장치
CN101640544A (zh) 信号处理装置
JP2002063781A (ja) 音声情報処理装置及び方法
KR20040024416A (ko) 음악 파일 저장 및 재생 장치와 그 방법
JPH05303831A (ja) ディスク記録再生装置の記録再生制御回路
JP2004310819A (ja) 符号化装置、符号化方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110907

Termination date: 20180915

CF01 Termination of patent right due to non-payment of annual fee