CN101009658B - 访问控制方法和设备 - Google Patents

访问控制方法和设备 Download PDF

Info

Publication number
CN101009658B
CN101009658B CN2007100081193A CN200710008119A CN101009658B CN 101009658 B CN101009658 B CN 101009658B CN 2007100081193 A CN2007100081193 A CN 2007100081193A CN 200710008119 A CN200710008119 A CN 200710008119A CN 101009658 B CN101009658 B CN 101009658B
Authority
CN
China
Prior art keywords
port
data
time slot
time
read
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2007100081193A
Other languages
English (en)
Other versions
CN101009658A (zh
Inventor
中川真悟
笹原敏彦
村田雅和
细谷有加里
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101009658A publication Critical patent/CN101009658A/zh
Application granted granted Critical
Publication of CN101009658B publication Critical patent/CN101009658B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • G06F3/0613Improving I/O performance in relation to throughput
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0689Disk arrays, e.g. RAID, JBOD
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing

Abstract

一种数据处理系统包括存储部件、处理部件、控制部件、和存储器。所述控制部件执行动作:在作为允许所述端口连续接受读出指令的最短时间段的周期时间段内,为所有所述端口分配其中保证一次查找动作的时间段的时隙;当接收到另一个读出指令时,在第一周期时间段内,为所述端口中由所述读出指令所指定的那个端口分配两个或更多时隙;以及在第一周期时间段之后的第二周期时间段内,为所述读出指令所指定的该端口分配一个时隙。所述处理部件可进行操作以便:通过所述多个端口中的由所述控制部件向其分配时隙的那个端口、在每个时隙从所述存储部件读出一簇内的数据,并将所读出的数据写入到所述存储器中,并然后处理或者输出从所述存储器读出的数据。

Description

访问控制方法和设备
相关申请的交叉引用 
本发明包含与2006年1月26日向日本专利局提交的日本专利申请JP2006-017906相关的主题,通过引用将其全部内容合并于此。 
技术领域
本发明涉及其中将多个时隙分配给不同端口以控制对存储部件的访问的数据处理系统、访问控制方法、访问控制设备、和记录介质。 
背景技术
以下这样的系统是可用的,其中例如多个处理设备访问诸如RAID(廉价冗余磁盘阵列)之类的存储设备,并以预定的输出速率发送(广播)从该存储设备读出的内容数据。 
除了上述的发送处理之外,上述的处理设备为了各种应用而访问该存储设备。 
在如上所述的这种系统中,采用了时隙方法,使得以预定的间隔向多个处理设备的每一个或者处理设备的端口的每一个分配允许访问该存储设备的固定时间段。 
因此,所述处理设备或者端口中的每一个在为其分配的时隙段中访问该存储设备。 
例如,在日本专利公开号Hei 11-232205中公开了如上所述这样的系统。 
发明内容
顺便提及,在上述的系统中,如果试图连续再现(下次播放)当前正被再现的节目的资料(当前文件)、和将在下次再现的节目的资料(下一文件),则在接收到连续再现指令(命令)定时出的一个时隙TS内读出在所述资料之间的接合点(joint)上的再现数据。然后,在下一个延迟时间之后,实现了从当前文件到下一文件的转换。 
因此,假设当前文件需要两次查找并且下一文件需要两次查找(因为包括了穿越簇所以需要两次查找),则确定了关于存储器性能、以及保证同时传送信号(on air)的端口数目等的规范。 
对于存储器性能而言,查找时间的重要程度很高,并且为了实现多I/O特征,需要使用不花费太多时间用于查找的昂贵存储器,从而导致了高成本的问题。因此,被迫减少可保证同时传送信号的端口数目。 
此外,在正常使用中,很少在一个TS的R/W中使用四次查找,但是需要四次查找来保证下一文件的连接。因此,四次查找可以被认为是超规范的(overspecification)。 
因此,需要提供一种数据处理系统、访问控制方法、访问控制设备、和记录介质,其中,通过连续地将时隙分配给处理部件的多个端口来执行对控制部件的访问控制,所述存储部件将数据存储在其多个簇区域中,并在进行涉及穿越簇区域的读出时执行查找动作,从而保证在固定的时间段内将时隙分配给所述端口,可减少时隙的时间段,以确保端口数目大于传统系统可确保的端口数目。 
根据本发明的实施例,提供了一种数据处理系统,包括:存储部件,被配置为将数据存储在其多个簇区域中,并在进行涉及穿越簇区域的读出时,执行查找动作;处理部件,包括多个端口,并被配置为通过数据传输线从所述存储部件读出数据;控制部件,被配置为对所述端口分配允许顺序访问所述存储部件的时隙;以及存储器;所述控制部件执行动作,以在作为允许所述端口连续接受读出指令的最短时间段的周期时间段内,为所有所述端口分配其中保证一次查找动作的时间段的时隙,当接收到另一个读出指令时,在第一周期时间段内,为所述端口中由所述读出指令所指定的那个端口分配两个或更多时隙,以及在第一周期时间段之后的第二周期时间段内,为所述读出指令所指定的该端口分配一个时隙;所述处理部件可进行操作以便:通过所述多个端口中的由所述控制部件向其分配时隙的那个端口、在每个时隙从所述存储部件读出一簇内的数据,并将所读出的数据写入到所述存储器中,并然后处理或者输出从所述存储器读出的数据。 
根据本发明的又一实施例,提供了一种访问控制方法,用于当多个端口通过数据传输线从存储部件读出数据时,基于时隙控制所述端口对所述存储部件的访问,其中该存储部件被配置为将数据存储在其多个簇区域中、并在 进行涉及穿越簇区域的读出时执行查找动作,该访问控制方法包括:第一步骤,在作为允许所述端口连续接受读出指令的最短时间段的周期时间段内,为所有所述端口分配其中保证一次查找动作的时间段的时隙;第二步骤,当接收到另一个读出指令时,在第一周期时间段内,为所述端口中由所述读出指令所指定的那个端口分配两个或更多时隙;第三步骤,在第一周期时间段之后的第二周期时间段内,为所述读出指令所指定的该端口分配一个时隙;第四步骤,向存储器写入在所述第一和第二步骤中为所述多个端口中的每一端口分配的时隙中的每一时隙中、从所述存储部件读出的一簇内的数据;以及第五步骤,读出在该第四步骤写入到所述存储器中的数据,并处理或输出所读出的数据。 
根据本发明的又一实施例,提供了一种访问控制设备,包括:存储部件,被配置为将数据存储在其多个簇区域中,并在进行涉及穿越簇区域的读出时,执行查找动作;以及控制部件,被配置为在多个端口通过数据传输线从所述存储部件读出数据时,基于时隙而控制所述端口对所述存储部件的访问;所述控制部件可进行操作以便:在作为允许所述端口连续接受读出指令的最短时间段的周期时间段内,为所有所述端口分配其中保证一次查找动作的时间段的时隙;当接收到另一个读出指令时,在第一周期时间段内,为所述端口中由所述读出指令所指定的那个端口分配两个或更多时隙;以及在第一周期时间段之后的第二周期时间段内,为所述读出指令所指定的该端口分配一个时隙。 
根据本发明的又一实施例,提供了一种在其上或其中记录有程序的记录介质,所述程序由访问控制设备来执行,该访问控制设备包括:存储部件,被配置为将数据存储在其多个簇区域中,并在进行涉及穿越簇区域的读出时,执行查找动作;以及控制部件,被配置为在多个端口通过数据传输线从所述存储部件读出数据时,基于时隙控制所述端口对所述存储部件的访问,该程序包括:第一步骤,在作为允许所述端口连续接受读出指令的最短时间段的周期时间段内,为所有所述端口分配其中保证一次查找动作的时间段的时隙;第二步骤,当接收到另一个读出指令时,在第一周期时间段内,为所述端口中由所述读出指令所指定的那个端口分配两个或更多时隙;第三步骤,在第一周期时间段之后的第二周期时间段内,为所述读出指令所指定的该端口分配一个时隙;第四步骤,向存储器写入在所述第一和第二步骤中为 所述多个端口中的每一端口分配的时隙中的每一时隙中、从所述存储部件读出的一簇内的数据;以及第五步骤,读出在该第四步骤写入到所述存储器中的数据,并处理或输出所读出的数据。 
利用所述数据处理系统、访问控制方法、访问控制设备、和记录介质,其中通过连续地将时隙分配给处理部件的多个端口来执行对将数据存储在其多个簇区域中并且在进行涉及穿越簇区域的读出时执行查找动作的控制部件的访问控制,从而保证在固定的时间段内将时隙分配给所述端口,可确保端口数目大于传统系统可确保的端口数目。 
根据接下来结合附图的描述和所附权利要求,本发明的上面和其它特征和优点将变得明显,在附图中,相同的部分或元件用相同的附图标记来表示。 
附图说明
图1是应用了本发明的实施例的内容广播和编辑系统的整体配置的框图; 
图2是示出了图1所示的输入/输出处理设备的框图; 
图3是图示了图2所示的控制程序和控制目标程序的功能的框图; 
图4是图示了由图1的内容广播和编辑系统进行的由时隙所保证的查找动作的简图; 
图5是图示了在图1的内容广播和编辑系统中连续输出再现指令的动作示例的简图; 
图6是图示了将传统设备和图1的内容广播和编辑系统所进行的内容转换动作进行比较的简图; 
图7是图示了在图1的内容广播和编辑系统中将时隙分配到多个端口的形式的示例的简图; 
图8是图示了图1所示的RAID的存储状态的简图; 
图9是图示了图1所示的RAID的读出模式的简图; 
图10是图示了图2所示的输入/输出处理设备的处理电路进行的关于时隙转换的基本控制的流程图;以及 
图11是图示了其中输入了再现指令的图2所示的输入/输出处理设备的处理电路的控制的流程图。 
具体实施方式
接下来,描述应用了本发明的实施例的内容广播和编辑系统。 
首先,描述在下面描述的优选实施例中的特定元件与所附权利要求中陈述的几个特征之间的对应关系。 
RAID 10_1至10_4对应于存储部件。 
图2所示的缓冲存储器53对应于存储器。 
输入/输出处理设备24_1至24_4所执行的程序M_PRG和控制目标程序R_PRG对应于处理部件。 
输入/输出处理设备24_1执行的控制程序A_PRG对应于控制部件。 
此外,输入/输出处理设备24_1对应于访问控制设备,而控制程序A_PRG对应于程序。 
数据总线12对应于数据传输线。 
CTS对应于周期时间段。 
图1示出了应用了本发明的内容广播和编辑系统1的整体配置。 
参考图1,内容广播和编辑系统1包括例如广播系统3和编辑终端设备30_1和30_2。 
例如,广播系统3包括RAID 10_1至10_4、数据总线12、控制信号线17、操作部件18、管理服务器20、中继(repeating)服务器22和输入/输出处理设备24_1至24_4。 
[RAID 10_1至10_4] 
RAID 10_1至10_4连接到数据总线12。 
RAID 10_1至10_4存储可以作为由输入/输出处理设备24_1至24_4广播的对象的内容数据。例如,RAID 10_1至10_4存储分散在不同RAID中的各个内容数据。 
[操作部件18] 
操作部件18可以是操作按钮、遥控器、计算机等,并向输入/输出处理设备24_1至24_4输出与用户操作对应的操作信号。 
[管理服务器20] 
管理服务器20保留在RAID 10_1至10_4中存储的每一个内容数据的存储地址、文件名、属性数据等。管理服务器20响应于来自输入/输出处理设备24_1至24_4和中继服务器22中的任一个的请求,而通过控制信号线17 输出管理数据。 
控制信号线17例如可以是以太网(Ethernet)(注册商标)。 
[中继服务器22] 
中继服务器22中继在数据总线12和与编辑终端设备30_1和30_2连接的网络32之间的内容数据的输入/输出(发送/接收)。 
此外,中继服务器22中继在编辑终端设备30_1和30_2、输入/输出处理设备24_1至24_4、以及管理服务器20之间的控制信号和管理数据的输入/输出。 
例如,编辑终端设备30_1和30_2通过中继服务器22和数据总线12而从RAID 10_1至10_4读出内容数据,并使用该内容数据来执行编辑处理。 
此外,编辑终端设备30_1和30_2将通过上述编辑产生的内容数据写入到RAID 10_1至10_4中。 
利用不能保证数据传输速率的异步方法而实现了编辑终端设备30_1和30_2对RAID 10_1至10_4的访问。 
[输入/输出处理设备24_1至24_4] 
图2示出了图1所示的输入/输出处理设备24_1至24_4的配置。 
参考图2,输入/输出处理设备24_1至24_4的每一个例如包括输入/输出电路50、控制接口(I/F)51、总线接口(I/F)52、缓冲存储器(存储体)53、存储器54、和处理电路56,它们通过数据线57而相互连接。 
输入/输出电路50例如包括多个端口以及与这些端口配合的缓冲存储器。 
要注意的是,尽管在图2所示的示例中提供了四组端口和缓冲存储器,但是可提供任何数目的所述组。 
在图2所示的任一个端口用作再现端口的时候,它例如向内容广播和编辑系统1的外部输出从图1所示RAID 10_1至10_4读出的广播对象的内容数据。所述对应的再现缓冲存储器暂时存储从RAID 10_1至10_4读出并且要输出到再现端口P1的广播对象的内容数据。 
在本实施例中,通过再现端口向外部输出内容数据被用于诸如广播的应用,并且被要求用来保证预先确定的输出速率。换言之,要求再现缓冲存储器中存储的数据的数据量(存储的数据量)变为零,即没有下溢发生。 
此外,例如,当图2所示的任一个端口用作记录端口时,从内容广播和 编辑系统1的外部输入内容数据。在将内容数据写入到RAID 10_1至10_4之前,对应的缓冲存储器暂时存储通过记录端口输入的内容数据。在这个实例中,要求缓冲存储器没有充满(overflow)从外部输入并保存的内容数据。 
另一方面,例如,当图2所示的任一个端口用作预览端口时,从图1所示的RAID 10_1至10_4读出的预览再现(广播)对象的内容数据被输出到内容广播和编辑系统1的外部。对应的缓冲存储器暂时存储从RAID 10_1至10_4读出并且要输出到预览端口P3的预览再现对象的内容数据。 
此外,当图2所示的任一个端口用作异步端口时,通过在内容广播和编辑系统1外部的未示出的网络向/从另一个计算机等异步发送/接收内容数据。对应的缓冲存储器暂时存储将通过异步端口发送和接收的内容数据。需要注意的是,在本实施例中,没有保证关于通过预览端口或者异步端口输出内容数据的输出速率。 
控制接口51通过控制信号线17而执行从/向所述输入/输出处理设备24_1至24_4中的其他设备、管理服务器20和中继服务器22输入/输出控制信号等。 
总线接口52通过图1所示的数据总线12而执行从/向RAID 10_1至10_4输入/输出内容数据。 
总线接口52在任何定时上都可以仅由端口(输入/输出处理设备24_1至24_4)中的任意一个占有。 
存储器54存储程序M_PRG、控制程序A_PRG(仅输入/输出处理设备24_1)、和控制目标程序R_PRG。 
输入/输出处理设备24_1至24_4中的每一个中的存储器54存储其中定义了其基本功能的程序M_PRG。 
此外,如图3所示,输入/输出处理设备24_1中的存储器54存储控制程序A_PRG和控制目标程序R_PRG。 
此外,输入/输出处理设备24_2至24_4中的存储器54存储控制目标程序R_PRG。 
要注意的是,中继服务器22也存储控制目标程序R_PRG。 
控制目标程序R_PRG在输入/输出处理设备24_1中的控制程序A_PRG所分配的时隙内,通过各个端口访问RAID 10_1至10_4。 
如下文中描述的,控制程序A_PRG向输入/输出处理设备24_1至24_4 的端口连续分配用于对RAID 10_1至10_4的访问动作的时隙。 
下文中详细描述输入/输出处理设备24_1至24_4基于控制目标程序R_PRG和控制程序A_PRG进行的处理。 
输入/输出处理设备24_1至24_4中的处理电路56基于在存储器54中存储的程序M_PRG来执行预定的处理(数据输入和输出处理)。 
输入/输出处理设备24_1至24_4中的处理电路56基于在存储器54中存储的控制目标程序R_PRG,而控制在规定程序M_PRG的处理中涉及的对RAID 10_1至10_4的访问。 
输入/输出处理设备24_1的处理电路56基于存储在存储器54中的控制程序A_PRG,控制输入/输出处理设备24_1至24_4所执行的控制目标程序R_PRG进行的处理。 
如下文中所述,输入/输出处理设备24_1的控制程序A_PRG控制分配给输入/输出处理设备24_2至24_4的端口的时隙。 
刚才所述的控制可以直接由输入/输出处理设备24_1的处理电路56基于控制程序A_PRG来执行,或者可以由输入/输出处理设备24_2至24_4在处理电路56的控制下基于控制目标程序R_PRG来执行。 
在下面所述的示例中,输入/输出处理设备24_1的处理电路56基于控制程序A_PRG直接执行所述控制。 
输入/输出处理设备24_1的处理电路56将与对RAID 10_1至10_4的访问动作有关的时隙TS分配到输入/输出处理设备24_1至24_4所具有的x个端口(P1、P2、P3、P4、......)。 
具体地,仅仅在为每一个x端口分配的时隙TS的时间段内,允许通过所述端口访问RAID 10_1至10_4。 
对于通过输入/输出处理设备24_1至24_4的端口读取RAID 10_1至10_4应用接下来的约束。 
(A1)对每个端口,在输入再现指令之后的一个CTS(当前TS)内,不输入下一个再现指令。 
(A2)如果对RAID 10_1至10_4的盘执行跨越簇的读取,则查找发生。 
(A3)在预定的时间段(例如,3秒)内完成对所有端口的读取。 
此外,端口数目与(CTS的时间)/(TS的时间)成比例地增加,而时隙TS的时间段与在该时间段内保证的查找次数成比例地增加。此外,需要保证读 取数据在一个TS内转换一次。这里,要求将一个CTS设置在预定的时间段(例如,36帧的时间段)内。因此,可以使用的端口数目随着一个TS的时间段(随着在一个TS内保证的查找次数)的增加而降低。 
输入/输出处理设备24_1的处理电路56保证在一个时隙内有一次查找。 
因此,当与传统的读取(在四个TS中保证四次查找)比较时,可以减少一个TS的时间段,并结果,可以增加可使用的端口数目。 
需要注意的是,图4示出了在输入/输出处理设备24_1至24_4中提供的所有端口中的每个端口。 
处理电路56具有下面的配置,以便实现一个时隙中一次查找的保证。 
(B1)执行RAID 10_1至10_4的读取操作,而没有穿越盘中的簇。 
(B2)在输入再现指令的一个CTS中,执行两次读取(包括正常读取和预读取),从而读取作为一次读取的数据量的两倍的数据量。 
图5图示了刚才所述的动作的示例。如图5所示,在CTS#0内,执行两次读取,包括再现指令NP(A)的通信读取N、以及预读取P。 
此外,在CTS#1内,执行两次读取,包括再现指令NP(B)的通信读取N、以及预读取P。此外,在CTS#4内,执行两次读取,包括再现指令NP(C)的通信读取N、以及预读取P。在图5所示的示例中,没有在CTS#2、#3、#5的任一个内执行预读取,并且可以由其它端口利用它们的TS。 
(B3)在除了与其中输入了再现指令的一个CTS紧接着的一个CTS之外的CTS内,对RAID 10_1至10_4仅执行正常读取。 
接下来,比较性地描述传统读取(在四个TS内保证四次查找)和本发明的读取(在一个TS内保证一次查找)的示例。 
在传统的读取中,如果如图6A所示,在通过预定端口从RAID 10_1至10_4执行读取的时候,在内容A的再现期间发布了内容B的再现指令,则例如处理电路在CTS#2内读出内容A的帧frm20至frm24之后执行RAID10_1至10_4的查找动作,以便读出内容B的帧frm0至frm4。 
这里,在传统的读取中,如上文中结合图4描述的,假设在内容之间的转换定时上可出现跨越簇的读取,则保证了四次查找。 
相反,在本示例中,如图6B所示,输入/输出处理设备24_1的处理电路56促使用于内容A的两个CTS的帧frm0至frm9和frm10至frm19在内容A的再现指令(内容转换指令)之后在第一CTS#0内从RAID 10_1至10_4 中读出,并被存储(预读取)到目标端口所在的输入/输出处理设备24_1至24_4的缓冲存储器53中。 
然后,处理电路56在下一个CTS#1内从RAID 10_1至10_4读取后续帧frm20至frm29。 
当在CTS#1内输入内容B的再现指令之后,处理电路56促使在下一个CTS#2内从RAID 10_1至10_4读出用于内容B的两个CTS的帧frm0至frm9和frm10至frm19,并将这些帧存储(预读取)在目标端口的缓冲存储器53中。 
同时地,处理电路56从缓冲存储器53读出预读取内容A的帧frm20至frm24,并处理这些帧。 
在本实施例中,由于如上所述执行预读取动作并防止执行穿越簇的读取,所以即使对一个TS保证一次查找也可以在合适的定时上执行内容之间的动作改变。 
此外,结合图7描述其中再现指令NP的定时在多个端口之间重叠的情况。 
如果向多个端口发布图7所示的再现指令NP,则分别在下一个CTS的时隙TS0至TS11内连续执行端口p1至p12的通信读取N。此后,利用时隙TS5至TS14以及下一个CTS的时隙TS0至TS1,执行端口p1至p12的预读取P。 
在图7中,“下一延迟时间”是这样的固定延迟时间段,其中在从用户发布再现指令之后延迟下一延迟时间的时间段的定时处,执行从当前文件到下一文件的转换。此外,“下一延迟时间”是这样的固定延迟时间段,其中即使同时将多个再现端口置于传送信号状态(即,即使将再现指令同时发布到不同端口并且集中对RAID的访问),端口也可以保证到下一文件的转换。 
[RAID 10_1至10_4] 
例如,RAID 10_1至10_4按照图8所示的两个GOP包括30帧(frm)的地址模式,以两个GOP的30帧为单位,存储帧数据。 
也以两个GOP(RB×N)为单位来执行RAID 10_1至10_4的读出。在图9图示的示例中,以两个GOP为单位按照<1>到<5>的顺序执行RAID 10_1至104的读出,并将所读出的RAID 10_1至10_4写入到缓冲存储器53中。这里,取决于再现指令NP的定时,<1>的读出对象的部分(图9中用斜线指 示的部分)可能变得不必要。在这个实例中,没有执行不必要帧的读出。 
应该注意,例如在一个TS(例如,8.5MB/100ms)内执行从一个端口对RAID 10_1至10_4的读取。同时,在两个TS(例如,17.0MB/200ms)内执行从一个端口对RAID 10_1至10_4的写入。 
在本实施例中,一个TS例如为100ms。 
现在,描述图1所示的广播系统3的动作示例。 
在接下来的动作示例描述中,从原理上描述由输入/输出处理设备24_1的处理电路56执行的从输入/输出处理设备24_1至24_4的端口对RAID10_1至10_4的访问的时隙控制。 
[第一动作示例] 
图10图示了由输入/输出处理设备24_1中的处理电路56在时隙转换中进行的基本控制。 
步骤ST1: 
输入/输出处理设备24_1的处理电路56判断是否过去了一个TS。如果判断过去了一个TS,则处理前进到步骤ST2。 
步骤ST2: 
输入/输出处理设备24_1的处理电路56根据预先确定的顺序来指定在前面的动作周期中已经向其分配时隙的端口之后紧接着的端口,并为所指定的端口分配时隙。 
此时,处理电路56进行控制,使得在一个CTS内为所有端口分配时隙TS。 
[第二动作示例] 
图11图示了在输入再现指令NP时输入/输出处理设备24_1的处理电路56的控制。 
与图10的处理并行地执行图11图示的处理。 
步骤ST11: 
输入/输出处理设备24_1的处理电路56判断是否输入了与图1所示的操作部件18的操作等对应的再现指令NP。如果判断输入了再现指令NP,则处理前进到步骤ST12。 
所述再现指令NP包括指定将向其发布转换读出内容的指令的端口。 
步骤ST12: 
输入/输出处理设备241的处理电路56判断当前CTS是否是在输入所述再现指令NP之后、与在步骤ST11输入的再现指令NP所指定的端口有关的第一CTS。如果判断当前CTS是第一CTS,则处理前进到步骤ST13,但是在任何其它情况中,处理前进到步骤ST14。 
步骤ST13: 
在输入了再现指令NP之后,输入/输出处理设备24_1的处理电路56在第一CTS内向再现指令NP所指定的端口分配两个TS。 
处理电路56执行要在第一CTS内使用(广播或处理)的数据的正常读取,并在所述两个TS内的第一个TS内将数据写入到缓冲存储器53中。然后,在下一TS内,处理电路56执行将在下一CTS中使用的数据的预读取,并将该数据写入到缓冲存储器53中。 
步骤ST14: 
在输入了再现指令NP之后,输入/输出处理设备24_1的处理电路56在与第一CTS不同的CTS内向再现指令NP所指定的端口分配一个TS。 
处理电路56执行将在该CTS内使用(广播或处理)的数据的正常读取,并在一个TS内将数据写入到缓冲存储器53中。 
以这个方式,输入/输出处理设备24_1的处理电路56在输入再现指令的1个CTS内对RAID 10_1至10_4执行两次读取(包括正常读取和预读取),从而读取与通过一次读取获得的数据量的两倍相等的数据量,并将所读取的数据写入到缓冲存储器53中。此外,在随后的CTS内,通过正常读取来读取随后的数据。 
因此,将在随后的CTS中使用的数据被预先存储在输入/输出处理设备24_1至24_4的缓冲存储器53中,并且即使在随后的CTS内接收到再现指令NP(即使发生内容转换),也可以在随后的CTS内从RAID 10_1至10_4仅仅读出在该转换之后的数据。换言之,即使在一个TS内仅保证一次查找,也可以在一个TS内实现内容转换。 
如上所述,根据内容广播和编辑系统1,输入/输出处理设备24_1的处理电路56控制RAID 10_1至10_4的读取动作,使得不穿越盘中的簇。此外,在输入再现指令之后,处理电路56在一个CTS内对RAID 10_1至10_4执行两次读取,包括正常读取和预读取。因此,处理电路56读取了与通过一次读取获得的数据量的两倍相等的数据量。 
因此,在一个时隙TS内可保证一次查找动作,并且与现有技术(一个TS,保证四次查找)相比,减少了用于时隙TS的时间。因此,与现有技术相比,可以增加可在一个CTS内定义的端口数目。具体地,可以增加传送信号的端口数目,要求所述端口保证在一个CTS内至少访问RAID 10_1至10_4一次。换言之,可以增加可保证读出速率的端口的数目。 
本发明不限于上文中描述的实施例。 
尽管在上述的实施例中,将输入/输出处理设备24_1至24_4和RAID10_1至10_4实现为彼此不同的设备,但是输入/输出处理设备24_1至24_4和RAID 10_1至10_4或者广播系统3的所有组件都可被构造在一个设备壳体中或者在一个芯片中。 
此外,尽管在上述的实施例中,RAID 10_1至10_4用作存储部件,但是可以使用除RAID之外的任何其它存储设备,只要它将数据存储在多个簇区域中、并在进行涉及穿越簇区域的读出时执行查找动作即可。 
此外,输入/输出处理设备24_1至24_4或者端口的数目可以是任何多个数目。 
本领域的技术人员应该理解,根据设计需求和其它因素可进行各种修改、组合、子组合和替换,只要它们处于所附权利要求或者其等效的范围内即可。 

Claims (3)

1.一种访问控制设备,用于当多个端口通过数据传输线从存储部件读出数据时,基于时隙控制所述端口对所述存储部件的访问,其中该存储部件被配置为将数据存储在其多个簇区域中、并在进行涉及穿越簇区域的读出时执行查找动作,包括:
在作为允许所述端口连续接受读出指令的最短时间段的周期时间段内,为所有所述端口分配其中保证一次查找动作的时间段的时隙的模块;
当接收到读出指令时,在第一周期时间段内,为所述端口中由所述读出指令所指定的那个端口分配两个或更多时隙的模块;
在第一周期时间段之后的第二周期时间段内,为所述读出指令所指定的该端口分配一个时隙的模块;
通过所述多个端口中的由所述分配时隙的模块向其分配时隙的那个端口、在每个时隙从所述存储部件读出一簇内的数据的模块;
将所读出的数据写入到所述存储器中的模块、以及然后处理或者输出从所述存储器读出的数据的模块。
2.根据权利要求1的访问控制设备,还包括对所有端口执行所述分配时隙的模块的动作的模块。
3.一种访问控制方法,用于当多个端口通过数据传输线从存储部件读出数据时,基于时隙控制所述端口对所述存储部件的访问,其中该存储部件被配置为将数据存储在其多个簇区域中、并在进行涉及穿越簇区域的读出时执行查找动作,该访问控制方法包括:
第一步骤,在作为允许所述端口连续接受读出指令的最短时间段的周期时间段内,为所有所述端口分配其中保证一次查找动作的时间段的时隙;
第二步骤,当接收到一个读出指令时,在第一周期时间段内,为所述端口中由所述读出指令所指定的那个端口分配两个或更多时隙;
第三步骤,在第一周期时间段之后的第二周期时间段内,为所述读出指令所指定的该端口分配一个时隙;
第四步骤,向存储器中写入在所述第一和第二步骤中为所述多个端口中的每一端口分配的时隙中的每一时隙中、从所述存储部件读出的一簇内的数据;以及
第五步骤,读出在该第四步骤写入到所述存储器中的数据,并处理或输出所读出的数据。
CN2007100081193A 2006-01-26 2007-01-26 访问控制方法和设备 Expired - Fee Related CN101009658B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP017906/06 2006-01-26
JP2006017906A JP4622871B2 (ja) 2006-01-26 2006-01-26 データ処理システム、アクセス制御方法、その装置およびそのプログラム

Publications (2)

Publication Number Publication Date
CN101009658A CN101009658A (zh) 2007-08-01
CN101009658B true CN101009658B (zh) 2011-03-30

Family

ID=37946421

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007100081193A Expired - Fee Related CN101009658B (zh) 2006-01-26 2007-01-26 访问控制方法和设备

Country Status (5)

Country Link
US (1) US7623544B2 (zh)
EP (1) EP1818799A3 (zh)
JP (1) JP4622871B2 (zh)
KR (1) KR20070078388A (zh)
CN (1) CN101009658B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101996137A (zh) * 2009-08-20 2011-03-30 威刚科技(苏州)有限公司 存储装置与其资料处理方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0936559A2 (en) * 1998-02-17 1999-08-18 Sony Corporation Video data storage and video data transmitter as well as method to be used with the same
CN1264121A (zh) * 1999-02-01 2000-08-23 松下电器产业株式会社 记录信息再现装置
CN1356639A (zh) * 2000-09-28 2002-07-03 松下电器产业株式会社 为有同时截止期和优先级的盘输入/输出子系统提供服务质量
CN1528088A (zh) * 2000-12-13 2004-09-08 ���Ĵ���ѧ 经由网络递送媒体选择的方法与系统

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2577699B2 (ja) 1993-08-26 1997-02-05 日本電信電話株式会社 多重読書き方法
JP2831933B2 (ja) 1993-09-02 1998-12-02 日本電信電話株式会社 ビデオライブラリシステム
JP3575862B2 (ja) 1995-03-16 2004-10-13 株式会社東芝 ストリームスケジューリング方法及び装置
EP0781435B1 (en) 1995-07-13 2003-03-05 Koninklijke Philips Electronics N.V. Method and system for data repetition between logically successive clusters
US6895015B1 (en) * 1999-05-05 2005-05-17 Advanced Micro Devices, Inc. Dynamic time slot allocation in internal rules checker scheduler
US7283556B2 (en) * 2001-07-31 2007-10-16 Nishan Systems, Inc. Method and system for managing time division multiplexing (TDM) timeslots in a network switch
US7457312B2 (en) * 2002-06-19 2008-11-25 Microsoft Corporation Bandwidth sharing in advanced streaming format
US7490345B2 (en) * 2002-07-08 2009-02-10 Terayon Communications Systems, Inc. Upstream only linecard with front end multiplexer for CMTS
US7415033B2 (en) * 2002-12-19 2008-08-19 International Business Machines Corporation Dynamic time division multiplexing circuit without a shadow table
US7535841B1 (en) * 2003-05-14 2009-05-19 Nortel Networks Limited Flow-rate-regulated burst switches
JP2005078350A (ja) * 2003-08-29 2005-03-24 Sony Corp データ処理システム、その方法およびデータ処理装置
JP2005078385A (ja) * 2003-08-29 2005-03-24 Sony Corp データ記録再生装置及び時分割アクセス制御方法
US7114016B2 (en) * 2003-12-23 2006-09-26 Intel Corporation Page-aware descriptor management
JP4305378B2 (ja) * 2004-12-13 2009-07-29 ソニー株式会社 データ処理システム、アクセス制御方法、その装置およびそのプログラム
US7400623B2 (en) * 2005-06-02 2008-07-15 Genesys Logic, Inc. Method and apparatus for managing medium access control (MAC) address
JP4609356B2 (ja) * 2006-03-23 2011-01-12 ソニー株式会社 記憶装置及びそのアクセス制御方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0936559A2 (en) * 1998-02-17 1999-08-18 Sony Corporation Video data storage and video data transmitter as well as method to be used with the same
CN1264121A (zh) * 1999-02-01 2000-08-23 松下电器产业株式会社 记录信息再现装置
CN1356639A (zh) * 2000-09-28 2002-07-03 松下电器产业株式会社 为有同时截止期和优先级的盘输入/输出子系统提供服务质量
CN1528088A (zh) * 2000-12-13 2004-09-08 ���Ĵ���ѧ 经由网络递送媒体选择的方法与系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP特开平9-282801A 1997.10.31

Also Published As

Publication number Publication date
EP1818799A3 (en) 2009-10-21
US20070195827A1 (en) 2007-08-23
EP1818799A2 (en) 2007-08-15
JP4622871B2 (ja) 2011-02-02
JP2007200025A (ja) 2007-08-09
CN101009658A (zh) 2007-08-01
KR20070078388A (ko) 2007-07-31
US7623544B2 (en) 2009-11-24

Similar Documents

Publication Publication Date Title
JP4083246B2 (ja) ビデオサーバ
EP0756802B1 (en) Multi-channel common-pool distributed data storage and retrieval system
US7254702B2 (en) Method of distributed recording whereby the need to transition to a second recording device from a first recording device is broadcast by the first recording device
CN101018323A (zh) 一种快进快退播放视频数据的方法和流媒体服务器
EP0637890A1 (en) Modular high-capacity solid-state mass data storage device for video servers
KR100401400B1 (ko) 영상신호기록재생장치
JPH0793953A (ja) 情報送出システム
JPH10503066A (ja) マルチユーザデータ記憶、検索及び配布システム
US6236663B1 (en) Information reproduction apparatus and information reproduction method
CN1762022A (zh) 用于流缓冲通道的特征点信息数据
CN101895736B (zh) 媒体流数据处理方法及其装置
JP4305378B2 (ja) データ処理システム、アクセス制御方法、その装置およびそのプログラム
CN101009658B (zh) 访问控制方法和设备
JP3461278B2 (ja) 分散マルチメディアサーバ装置,分散マルチメディアサーバ情報アクセス方法およびこの方法を実現するプログラムを記録した記録媒体
CN100498951C (zh) 记录方法
US8655139B2 (en) Video recording and reproducing system and reading method of video data
CN102169709A (zh) 一种帧数据存储和定位的方法、系统、终端设备
KR19990037505A (ko) 데이터 저장 및 송신 장치
WO2004049709A1 (ja) Avサーバーに蓄積されたavデータの参照システム及び方法
CN100464577C (zh) Av服务器中存储的av数据的参照系统及方法
JPH11265263A (ja) データ処理装置
JP2000115714A (ja) 映像音声情報提供システム
JP3085282B2 (ja) Atmバッファリング方式
CN101252662B (zh) 数据处理装置和数据处理方法
JPH07212737A (ja) データ伝送装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110330

Termination date: 20130126