BR112021014773A2 - Componente de impressão de comunicação - Google Patents

Componente de impressão de comunicação Download PDF

Info

Publication number
BR112021014773A2
BR112021014773A2 BR112021014773-0A BR112021014773A BR112021014773A2 BR 112021014773 A2 BR112021014773 A2 BR 112021014773A2 BR 112021014773 A BR112021014773 A BR 112021014773A BR 112021014773 A2 BR112021014773 A2 BR 112021014773A2
Authority
BR
Brazil
Prior art keywords
memory
bits
bit
integrated circuit
data
Prior art date
Application number
BR112021014773-0A
Other languages
English (en)
Inventor
Scott A. Linn
James Michael Gardner
Original Assignee
Hewlett-Packard Development Company, L.P.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett-Packard Development Company, L.P. filed Critical Hewlett-Packard Development Company, L.P.
Publication of BR112021014773A2 publication Critical patent/BR112021014773A2/pt

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/135Nozzles
    • B41J2/14Structure thereof only for on-demand ink jet heads
    • B41J2/14016Structure of bubble jet print heads
    • B41J2/14153Structures including a sensor
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04541Specific driving circuit
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04536Control methods or devices therefor, e.g. driver circuits, control circuits using history data
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04543Block driving
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04551Control methods or devices therefor, e.g. driver circuits, control circuits using several operating modes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04563Control methods or devices therefor, e.g. driver circuits, control circuits detecting head temperature; Ink temperature
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/0458Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on heating elements forming bubbles
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04581Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on piezoelectric elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0038Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/135Nozzles
    • B41J2/14Structure thereof only for on-demand ink jet heads
    • B41J2002/14354Sensor in each pressure chamber

Abstract

componente de impressão de comunicação. um circuito integrado para um componente de impressão incluindo um número de bits de memória. o circuito integrado pode incluir um circuito de seleção para selecionar pelo menos um bit de memória do número de bits de memória e atuadores de disparo de um grupo de pulsos de disparo. o circuito integrado pode incluir um regulador de tensão de memória para fornecer uma tensão de escrita para o pelo menos um bit de memória do número de bits de memória.

Description

COMPONENTE DE IMPRESSÃO DE COMUNICAÇÃO ANTECEDENTES
[001] Impressoras e cartuchos de impressora podem usar um número de tecnologias para transportar tinta para um meio. A tinta pode ser aplicada a um meio usando um dispositivo afetado por diferenças de temperatura em todo o dispositivo. A qualidade de impressão pode ser determinada em parte pelo resultado de um trabalho de impressão correspondente à entrada que a impressora é instruída a imprimir.
DESCRIÇÃO DOS DESENHOS
[002] Certos exemplos são descritos na seguinte descrição detalhada e em referência aos desenhos, nos quais: a Figura 1 é um diagrama de blocos de um exemplo de sistema de componente de impressão; a Figura 2 é um diagrama de blocos de um exemplo de sistema de componente de impressão de múltiplos moldes; a Figura 3 é um diagrama de blocos de um exemplo de sistema de componente de impressão de múltiplas canetas; a Figura 4 é um diagrama de blocos de um exemplo de plano de conjunto de circuitos; a Figura 5 é um diagrama de blocos de um exemplo de arquitetura de detecção de múltiplas canetas; a Figura 6 é um diagrama de blocos de um exemplo de arquitetura de conjunto de circuitos de impressão; a Figura 7 é um fluxograma de um exemplo de método para comunicar dados armazenados a partir de um cartucho de cabeça de impressão substituível de comunicação; a Figura 8 é um diagrama de blocos de um exemplo de meio legível por computador não transitório incluindo instruções para direcionar um processador para comunicar dados armazenados a partir de um cartucho de cabeça de impressão substituível de comunicação; a Figura 9 é um fluxograma de um exemplo de método para acessar uma célula de memória; a Figura 10 é um desenho mostrando um exemplo de sinal definido para uma escrita de registrador de configuração; a Figura 11 é um esquema de um exemplo de acesso de bits de memória usando múltiplos dados de registradores habilitados e bico; a Figura 12 é um esquema mostrando um exemplo de circuitos lógicos acessando uma célula de memória; a Figura 13 é um fluxograma de um exemplo de método para acessar uma célula de memória em resposta a estados de acesso habilitados; a Figura 14 é um diagrama de blocos de um exemplo de conjunto de circuitos e plano de escrita de bits de memória; a Figura 15 é um fluxograma de um exemplo de método para fornecer uma voltagem de escrita com um regulador de tensão de memória para a combinação selecionada de bits de memória; e a Figura 16 é um diagrama de blocos ilustrando outro exemplo de um circuito integrado 1600 com múltiplos bits de memória associados a cada atuador de fluido.
DESCRIÇÃO DETALHADA
[003] Fornecer fluido, como tintas ou agentes, a um meio, como páginas, pó, câmaras de fluido, etc., pode incluir empurrar fluido através de bicos com atuadores de fluido. Em um exemplo, o controle dos atuadores de fluido pode ser regulado por bits de memória localizados em conjunto de circuitos integrados. Em um exemplo, o conjunto de circuitos integrados é um molde de impressão possivelmente feito de silício. Pode haver um grande número de bicos, atuadores de fluido correspondentes e bits de memória correspondentes para gerenciar. Esses bits de memória podem ser conectados comunicativamente em paralelo por um barramento. O barramento pode ser um barramento analógico de pista única. Na presente divulgação, o barramento é capaz de medir todas as combinações de bits de memória em paralelo. Além disso, o uso de um barramento analógico de pista única permite a organização de um fio de barramento mais complexo, rastreamento, ou organização de molde de impressão geral. O uso de um barramento de pista única para medir múltiplos bits de memória em paralelo evita a necessidade de arquiteturas de molde de múltiplos barramentos. Além disso, o sistema divulgado fornece uma estrutura de trabalho para conectar bits de memória através de múltiplos moldes de impressão com um barramento analógico de pista única. A redução no número de pistas de barramento necessárias também pode reduzir o número de blocos de medição externos porque todos os bits, seções ou divisões de memória podem ser medidos usando um único bloco. Em um exemplo, o bloco é externo ao molde para se conectar a um contato de lado de impressora. Em um exemplo, o bloco é um bloco de sinal analógico para comunicar um sinal analógico.
[004] Conforme usado neste documento, bits de memória específicos para os quais as medições estão sendo feitas podem ser selecionados usando o barramento de pista única. Em um exemplo, o barramento de pista única é um percurso de dados de alta velocidade e pode ser um traço, fio ou outro meio de conexão de comunicação eletrônica entre componentes.
Os bits de memória podem ser selecionados usando informações transmitidas como parte dos dados de primitivo em um pacote de dados. Em um exemplo, o pacote de dados pode ser referido como um grupo de pulsos de disparo. Em um exemplo, as seleções específicas de bits de memória são feitas usando dados de primitivo para representar um grupo de pulsos de disparo. O pacote de dados, ou grupo de pulsos de disparo, também é transmitido através do conjunto de circuitos integrados a fim de endereçar ou selecionar atuadores de fluido específicos. Um método para endereçar os atuadores de fluido inclui um número de primitivo e um número de endereço. Em alguns exemplos, pode haver um bit de memória correspondente a cada atuador de fluido. Em outros exemplos, pode haver mais ou menos bits de memória do que atuadores de fluido.
[005] Os bits de memória podem ser selecionados usando a mesma pista de seleção e lógica de seleção para selecionar a pluralidade de bits de memória e atuadores de fluido. Em um exemplo, o pacote de dados transportando as informações para seleção de atuadores de fluido inclui adicionalmente dados para selecionar o bit de memória correspondente a esses atuadores de fluido específicos, incluindo número de primitivo e número de endereço.
[006] O uso de sistemas de endereçamento desta forma, por exemplo, usando um barramento analógico de pista única, habilita múltiplos bits de memória para serem selecionados e lidos ao longo do barramento analógico de pista única em direção ao bloco. Em um exemplo, o bloco é um bloco de detecção para comunicar os estados de detecção, além do sinal dos bits de memória.
[007] A mesma linha de dados pode ser usada para acionar uma série de dispositivos de atuação de fluido. Além disso, o uso de um barramento analógico de pista única habilita múltiplos bits de memória localizados no mesmo molde e no mesmo endereço para serem selecionados e lidos um de cada vez ou em combinação paralela no mesmo bloco. Em outro exemplo, o uso de um único barramento analógico habilita múltiplos bits de memória em diferentes moldes de silício na mesma cabeça de impressão para serem selecionados e lidos na mesma pista de seleção. Os bits de memória podem estar localizados em moldes diferentes. Cada molde pode corresponder a uma cor diferente. Por exemplo, uma caneta pode ser uma caneta colorida e incluir três moldes de impressão de silício. A outra caneta pode estar localizada em uma caneta de tinta preta e pode ter um único molde de impressão de silício. O uso de um único barramento analógico habilita múltiplos bits de memória em múltiplos moldes de silício em múltiplas cabeças de impressão dentro do sistema de impressão, como uma caneta colorida e caneta preta separadas, para serem selecionadas e lidas no mesmo bloco. Na seleção de bits de memória por endereço, cada bloco de silício exclusivo pode selecionar um bit de memória em um número de endereço diferente, mas bits de memória dentro do mesmo bloco podem ser selecionados no mesmo endereço.
[008] O conjunto de circuitos integrados pode ser um molde de impressão. O conjunto de circuitos integrados pode usar bits de memória que são bits de memória volátil ou não volátil (NVM). Em um exemplo, a memória usada no conjunto de circuitos integrados é programável uma vez (OTP) e pode ser lida externamente usando o bloco analógico. Por exemplo, o bit ou bits de memória podem fornecer uma resposta analógica esperada ou previsível sob várias condições e combinações de medições. Devido a essa abordagem mais sutil para acessar e fazer leituras de múltiplos bits de memória, o acesso aos recursos de cabeça de impressão é mais protegido contra acesso ou manipulação não autorizada. Além disso, a granularidade aumentada da medição permite um monitoramento de status mais específico da funcionalidade dos componentes de impressão. Além disso, em um exemplo, o endereçamento ou leitura de múltiplos bits de memória em combinação, paralelo e / ou simultaneamente usando um barramento de pista única pode reduzir o número de ações de endereçamento ou leitura, acelerando assim a operação. Além disso, e em contraste, usar um barramento de múltiplas pistas para tentar leituras paralelas usaria múltiplas linhas de circuito que poderiam ocupar espaço em um molde de impressão. Além disso, adicionar outro fio à cabeça de impressão ou às cabeças de impressão acarretaria um aumento associado no custo e diminuição na confiabilidade.
[009] O componente de impressão ou componente de impressão pode ser removível. Um componente de impressão removível pode ser removido ou inserido a partir de ou dentro de uma impressora. O mesmo conjunto de circuitos usado para selecionar quais bicos irão dispersar tinta em um sinal FIRE também pode ser usado para acessar a memória do conjunto de circuitos integrados. Os circuitos para selecionar um bico e selecionar um bit de memória podem ser compartilhados. O compartilhamento de conjunto de circuitos permite, em parte, a minimização da área de circuito que é usada. Além disso, a sinalização inadvertida entre esses dois componentes que compartilham uma linha pode representar um risco de ações inadvertidas ou alterações de memória. A presente divulgação inclui métodos e dispositivos destinados a proteger de sinalização inadvertida usando uma sequência de acesso antes de permitir o acesso à memória.
[0010] Conforme observado, o conjunto de circuitos de impressora pode incluir linhas compartilhadas entre o conjunto de circuitos de atuação de fluido e o conjunto de circuitos de célula de memória. Em um exemplo, e para reduzir a complexidade no molde, grande parte de um percurso de dados de alta velocidade usado para selecionar bicos de jato de tinta tem várias finalidades para também selecionar elementos de memória. As técnicas específicas para seleção de bits de memória podem ativar as proteções com uma sequência de acesso de memória para garantir que os bits de memória não sejam selecionados inadvertidamente durante a impressão. Os bits de memória que são selecionados inadvertidamente durante a impressão podem ser corrompidos e inutilizáveis na memória de cabeça de impressão.
[0011] As técnicas presentes mostram uma sequência de modo de acesso usada para acessar os modos de leitura e escrita de memória em conjunto de circuitos integrados, como uma cabeça de impressão. Em um exemplo, a cabeça de impressão pode incluir um molde, como um molde de silício. O molde de silício pode ser pedaços longos de silício. A fim de reduzir o tamanho e, portanto, o custo do silício bruto, o tamanho ou o perfil do conjunto de circuitos pode ser reduzido por múltiplos componentes compartilhando as mesmas linhas de sinalização. Por exemplo, a seleção de bicos pode usar o mesmo hardware usado para definir os bits de memória. Em um exemplo, os bits de memória ou células de memória podem ser memória não volátil (NVM). O uso de NVM pode ser usado para transferir informações a partir da cabeça de impressão para a impressora. A comunicação de informações como medições de rachaduras e temperaturas do molde permite o cálculo e ajuste de instruções para a cabeça de impressão de acordo com as condições detectadas. Em um exemplo, as informações incluídas na NVM a serem comunicadas à impressora podem incluir comportamento térmico de um molde, deslocamentos para um molde, informações de região, um mapa de cores, o número de bicos, função de bico, temperatura de molde em várias regiões, detecção de rachadura e outras informações.
[0012] A fim de garantir que os dados adequados sejam salvos na NVM em vez de ruído ou sinalização não intencional para um componente compartilhado, uma sequência de acesso é usada. A sequência de acesso pode evitar a escrita inadvertida na memória por circuitos que também entregam e executam dados de seleção de impressão. A capacidade de compartilhar conjunto de circuitos sem perda de qualidade permite economias significativas de área de circuito. O compartilhamento de componentes pode incluir, por exemplo, o compartilhamento de um percurso de dados para selecionar ambos os atuadores de fluido e bits de NVM.
[0013] Outra maneira de evitar acessos inadvertidos à memória é resetar a sequência de acesso na borda descendente do sinal FIRE. Isso garante que as falhas de sinal ou ruído em um bloco MODE sejam limitadas a um primeiro passo de uma sequência de acesso onde os bits de memória não são expostos. Em vez disso, o processo de acesso aos bits de memória pode começar temporariamente antes de sair rapidamente sem danos ou sinalização incorreta.
[0014] Em um exemplo, a sequência para habilitar um modo de acesso de memória pode ter seis passos. Em um primeiro passo de exemplo, um registrador de configuração pode ser acessado a fim de habilitar um modo de memória. Em um segundo passo de exemplo, o carregamento de dados do grupo de pulsos de disparo (FPG) pode incluir o bit ou bits a serem escritos junto com um bit de habilitação de memória não volátil (habilitação de NVM) sendo definido no cabeçalho de FPG. Conforme usado neste documento, o FPG pode se referir a um pacote de dados usado para selecionar um primitivo para disparo. Conforme usado neste documento, um primitivo pode se referir a um grupo de dispositivos de atuação de fluido, como bicos. Em um exemplo, o bit de habilitação de NVM pode referir-se a um bit de habilitação armazenado em um elemento de memória, tal como um elemento de semicondutor de óxido metálico de avalanche de porta flutuante (FAMOS). Em um terceiro passo de exemplo, um pulso de um bloco FIRE a partir de um sinal 0 para um sinal 1 de volta para um 0, que corresponde a uma sequência de sinalização de baixo a alto a baixo ao longo da linha FIRE. O sinal FIRE pode não apenas acionar os atuadores de fluido para atuar, mas também podem afetar a configuração do circuito de memória e os registradores de memória por apagar os dados. Essa exclusão ou reset de dados auxilia na prevenção de acessos inadvertidos à memória se o acesso inicial foi, em vez disso, por sinalização inadvertida ao longo das mesmas linhas. Um quarto passo de exemplo inclui outro acesso de registrador de configuração para habilitar o modo de memória. Um quinto passo de exemplo inclui uma escrita em um Registro de
Configuração de Memória que só se torna visível depois que os quatro passos anteriores foram executados. Por último, em um exemplo, pode haver um pulso do bloco FIRE a partir de sinal 0 a 1 sinal de volta a 0. Durante a duração deste segundo sinal FIRE sendo disparado em um estado de sinal alto, o bit ou bits podem ser lidos a partir dos elementos de memória ou escritos nos elementos de memória.
[0015] No que diz respeito ao carregamento do grupo de pulsos de disparo, os bits de memória são selecionados usando o mesmo percurso de dados de alta velocidade que é usado para selecionar os dados de primitivo de grupo de pulsos de disparo para os atuadores de fluido. Isso significa que os bits de memória podem ser selecionados de forma semelhante por número de primitivo e número de endereço com a mesma granularidade que os atuadores de fluido individuais. Em um exemplo, sempre que o bloco FIRE faz a transição de alto (1) para baixo (0), o bit de habilitação de NVM em um registrador de configuração pode ser apagado. Conforme observado acima, a exclusão reduz a chance de acesso inadvertido. Quando o bit de habilitação de NVM do registrador de configuração é apagado, todos os bits no registrador de configuração de memória também são apagados. Consequentemente, a queda do sinal FIRE desabilita acesso adicional à NVM. Para acessar a NVM, o bit de habilitação de NVM do registrador de configuração deve ser definido, junto com o bit de habilitação de NVM nos dados de deslocamento. Para essas condições iniciais, a ordem de ocorrência é intercambiável, desde que ambas ocorram antes do sinal FIRE subir. Quando o sinal FIRE sobe ou vai para alto, este sinal permite que o bit de habilitação de NVM a partir de shift_data defina uma trava dentro do molde de impressão integrado. Em um exemplo, uma vez que a trava interna é definida, o bit de habilitação de NVM em um registrador de configuração pode ser reescrito para 1 porque o bit de habilitação de NVM foi apagado pela queda do sinal FIRE. Neste exemplo, sempre que o bit de habilitação de NVM é 0, o registrador de configuração de memória é apagado. Usando uma trava interna definida junto com um bit de habilitação de NVM sendo definido no registrador de configuração, o registrador de configuração de memória está habilitado para escrita.
[0016] Em um exemplo, um registrador de configuração de memória é um registrador de sombra em que pode rodar em paralelo às conexões de registrador de configuração, mas é limitado a escrever bits apenas após condições complexas serem atendidas em uma determinada ordem. Como tal, o registrador de configuração de memória pode ser habilitado através de um bit no fluxo de dados de ponto, bem como um bit no registrador de configuração, que então habilita o registrador de configuração de memória para deslocamento. Além disso, em um exemplo, o registrador de configuração de memória pode ser usado como uma habilitação final para o modo de NVM e também para selecionar leitura / escrita e coluna ou bits de memória especiais.
[0017] Embora várias sequências sejam mostradas, outros protocolos de escrita em série mais complexos são contemplados no escopo das técnicas divulgadas aqui. Outras técnicas de acesso complexas podem ser usadas para garantir adicionalmente que a NVM pode não ser acidentalmente acessada durante as operações normais (não-NVM). As sequências de e protocolos acesso discutidos neste documento também podem ser modificados adicionalmente de várias maneiras, como a eliminação do registrador de controle de memória que é essencialmente uma sombra, registrador paralelo ao registrador de configuração. Além disso, nos exemplos discutidos neste documento em relação à sinalização, o sinal de bloco MODE também pode ser usado para substituir o sinal FIRE para invocar o acesso de memória do registrador de configuração de memória.
[0018] A Figura 1 é um diagrama de blocos de um sistema de componente de impressão 100 de exemplo. O diagrama simplificado inclui e exclui componentes a fim de fornecer contexto para mostrar as técnicas.
[0019] Um componente de impressão pode ser um cartucho de impressão, um carro de impressão para conter múltiplas canetas e cartuchos, ou hardware de impressão para organizar outros componentes do sistema de impressão. Em um exemplo, o componente de impressão pode ser removível e substituível em um sistema de impressão. O componente de impressão pode ser um dispositivo recarregável. O componente de impressão pode incluir um tanque, câmara ou recipiente para fluido, como tinta. O componente de impressão pode incluir um recipiente substituível para fluido.
[0020] O componente de impressão pode incluir um circuito integrado 102. O circuito integrado 102 pode ser descartável. O componente de impressão e o circuito integrado 102 podem ser fisicamente unidos de modo que ambos estejam dispostos ao mesmo tempo. Em um exemplo, o componente de impressão e o circuito integrado 102 podem ser fisicamente separáveis, de modo que um pode ser descartado e substituído enquanto o outro permanece em um sistema de impressão. O circuito integrado 102 pode incluir um número de bicos através dos quais o fluido é dispensado. O circuito integrado 102 pode incluir um número de bicos de alimentação de fluido através dos quais atuadores de fluido acionam o fluido na direção do meio de impressão. O meio de impressão pode ser papel, plástico e metal, entre outros. Em um exemplo, o circuito integrado 102 pode operar através de jato piezoelétrico, jato térmico ou outras tecnologias de impressão usando múltiplos pontos de dispersão ao longo da cabeça de impressão.
[0021] O circuito integrado 102 pode incluir um número de bits de memória. Em um exemplo, o circuito integrado 102 pode incluir bit de memória A 104, bit de memória B 106, bit de memória C 108, bit de memória D 110, bit de memória E 112 e bit de memória F 114. Coletivamente, esses bits de memória podem ser referidos como um número de bits de memória.
[0022] O número de bits de memória pode ser condutivamente acoplado por um barramento analógico de pista única 116 para um bloco 118 localizado no exterior do circuito integrado 102. Em um exemplo, o bloco 118 pode estar localizado no exterior do componente de impressão. O acoplamento condutivo do número de bits de memória ao bloco 118 pode incluir conexão eletrônica por meio de fios ou traços. Em um exemplo, o acoplamento pode ser através de outros meios de comunicação fornecendo informações analógicas para o bloco 118.
[0023] Um bit de memória, ou uma combinação específica de bits de memória pode ser selecionado, acessado ou lido de uma só vez. Uma combinação de bits de memória selecionados pode ser identificada individualmente e selecionada para leitura, acesso ou ação simultânea. Em um exemplo, um bit de memória ou combinação de bits de memória é selecionado usando um modo de acesso de memória e o barramento analógico de pista única 116. Em um exemplo, os bits de memória são selecionados por um modo de acesso de memória habilitado usando um acesso de registrador de configuração. Em um exemplo, a configuração de um modo de acesso de memória pode ser feita por meio de outras estruturas de dados e esquemas de organização diferentes de um registrador. O uso do modo de acesso de memória e do barramento analógico de pista única para selecionar, manipular, ativar ou ler múltiplos bits de memória em paralelo é feito através de um percurso de dados serial para selecionar o primitivo desejado e o endereço de cada bit de memória a ser medido. Uma vez que os bits de memória são selecionados através do uso de informações de primitivo e de endereço transmitidas através de um percurso de dados serial, os bits de memória podem ser acessados ou lidos ao mesmo tempo através do barramento analógico de pista única compartilhado 116 para o bloco 118.
[0024] Em um exemplo, uma leitura de um bit de memória pode resultar em uma saída de tensão a ser medida quando uma corrente conhecida é aplicada ao bit de memória selecionado. Em um exemplo, uma leitura de um bit de memória pode resultar em uma saída de corrente a ser medida quando uma tensão conhecida é aplicada ao bit de memória selecionado. Da mesma forma, essas medições para entradas conhecidas podem ser feitas para combinações de bits de memória sendo medidos simultaneamente. A combinação única de bits de memória selecionados para medição pode ser previsível e atribuível a combinações específicas de bits de memória. Consequentemente, a medição de uma combinação de bits de memória pode ser feita em paralelo com a resposta dependendo de quantos bits são selecionados e quantos dos bits selecionados são programados. Em um exemplo, um bit de memória programado pode responder de forma diferente de um bit de memória não programado. Assim, quando um sinal analógico conhecido é aplicado a um bit de memória ou combinação de bits de memória, um bloco conectado 118 pode detectar um sinal de saída analógico que pode ser usado para fazer medições que transmitem a combinação específica de bits de memória selecionados e se esses bits de memória são programados ou não.
[0025] À medida que o bloco 118 recebe o sinal a partir do barramento analógico 116, o sinal elétrico pode ser transmitido posteriormente para um contato do componente de impressão e, eventualmente, para o conjunto de circuitos avaliadores. O sinal elétrico transmitido pelo bloco 118 é um sinal elétrico representativo do número de bits de memória e, mais especificamente, o sinal representa a combinação de todos os bits selecionados do número de bits de memória.
[0026] Os bits de memória podem ser medidos forçando uma corrente ou forçando uma tensão. O sinal analógico de saída em resposta a uma corrente ou tensão forçada é distinto tanto para bits de memória simples quanto para combinações de bits de memória. Em um exemplo, um circuito integrado 102 pode incluir mil bits de memória por circuito integrado ou molde de impressão. Na presente divulgação, cada um do número de bits de memória pode ser conectado ao barramento analógico
116. Através desta conexão, cada um dos mil bits pode ser individualmente, ou um subconjunto em paralelo com base em endereços comuns, selecionado e conectado ao bloco. Em um exemplo, o bloco está no conjunto de circuitos integrados da cabeça de impressão, ou no molde. Os bits de memória podem ser transistores de efeito de campo semicondutores de óxido metálico de porta flutuante (MOSFETs) e podem se comportar com resistência relativamente alta quando não programados e resistência relativamente mais baixa quando programados. Alavancar essa propriedade de resistência permite que relações de resposta conhecidas sejam estabelecidas usando a lei de Ohm que relaciona corrente, tensão e resistência.
[0027] Por exemplo, quando uma corrente é aplicada, uma tensão pode ser lida ou medida. Para aplicar uma corrente conhecida em bits de memória selecionados, uma fonte de corrente interna ou externa pode ser usada. Em um exemplo, a fonte de corrente externa pode ser fornecida através do bloco ao longo do barramento analógico de pista única. Uma corrente conhecida é aplicada através do bit de memória selecionado ou combinação de bits em paralelo. Como cada memória é conectada em paralelo, em resposta a uma corrente conhecida, cada bit de memória adicional que é programado reduz uma resposta de tensão de saída. Isso está em conformidade com a lei de Ohms, onde à medida que o número de resistores, ou seja, bits de memória programados, que são conectados em paralelo aumenta, a tensão de saída diminui de forma previsível. Consequentemente, com base na tensão de saída medida, as informações podem ser conhecidas sobre a combinação de bits de memória que é selecionada ou programada.
[0028] De forma correspondente, quando uma tensão conhecida é aplicada como uma entrada para medições de bits de memória, a corrente pode ser medida. Para aplicar uma tensão conhecida em bits de memória selecionados, uma tensão interna ou externa pode ser usada. Em um exemplo, a tensão externa pode ser fornecida através do bloco ao longo do barramento analógico de linha única. A tensão conhecida é aplicada através do bit de memória selecionado ou combinação de bits em paralelo. Como cada memória é conectada em paralelo, em resposta a uma tensão conhecida, cada bit de memória adicional que é programado aumenta uma resposta de corrente de saída. Isso está em conformidade com a lei de Ohms, onde conforme o número de resistores, ou seja, bits de memória programados, que são conectados em paralelo aumenta, a corrente de saída aumenta previsivelmente para uma tensão conhecida e constante. Consequentemente, com base na corrente de saída medida, as informações podem ser conhecidas sobre a combinação de bits de memória que é selecionada ou programada.
[0029] A Figura 2 é um diagrama de blocos de um sistema de componente de impressão de múltiplos moldes 200. Itens numerados semelhantes são discutidos em relação à Figura 1.
[0030] No componente de impressão da Figura 2, o bit de memória A 104, bit de memória B 106 e bit de memória C 108 podem estar todos localizados no molde de impressão A
202. Em um exemplo, o molde de impressão do molde de impressão A 202 pode ser uma forma de conjunto de circuitos integrados. O molde de impressão do molde de impressão A 202 pode ser um molde de impressão de silício. Além disso, no componente de impressão da Figura 2, o bit de memória D 110, o bit de memória E 112 e o bit de memória F 114 podem estar todos localizados no molde de impressão B 204. Em um exemplo, o molde de impressão do molde de impressão B 204 pode ser uma forma de conjunto de circuitos integrados. O molde de impressão do molde de impressão B 204 pode ser um molde de impressão de silício.
[0031] A organização do componente de impressão pode permitir a localização de um primeiro bit de memória, como o bit de memória A 104 em um primeiro molde, como o molde de impressão A 202, e a localização de um segundo bit de memória, como o bit de memória D 110 em um segundo molde, como o molde de impressão B 204. Nesta organização com bits de memória divididos entre o molde de impressão, o barramento analógico 116 pode ainda conectar cada um dos bits de memória através dos múltiplos moldes em um caminho de pista única para o bloco 118. Como o barramento analógico 116 permanece conectado em paralelo através de múltiplos moldes, os bits de memória de múltiplos moldes podem ser lidos simultaneamente em paralelo da mesma maneira como se todos os bits de memória não estivessem separados pelo molde como visto na Figura 1. Por exemplo, uma tensão conhecida poderia ser aplicada simultaneamente aos bits de memória de ambos o molde de impressão A 202 e o molde de impressão B 204. À medida que a tensão conhecida é aplicada aos bits de memória em ambos os moldes, a combinação de bits de memória pode ser lida em paralelo através do barramento analógico de pista única conectado ao bloco 118.
[0032] Em um exemplo, o molde de impressão A 202 pode dispensar um primeiro tipo de fluido, como vermelho. O molde de impressão B 204 pode dispensar um segundo tipo de fluido, como azul. A medição, seleção e leitura de múltiplos bits de memória ainda podem ser conduzidas através de múltiplos moldes de impressão, cada imprimindo uma cor diferente da outra. Em um exemplo, o molde de impressão A 202 e o molde de impressão B 204 podem ser dispostos em uma ou múltiplas cabeças de impressão 206.
[0033] A Figura 3 é um diagrama de blocos de um exemplo de sistema de componente de impressão de múltiplas canetas 300. Itens numerados semelhantes são discutidos em relação à Figura 1 e à Figura 2.
[0034] O componente de impressão da Figura 3 inclui uma caneta de impressão A 302 contendo uma ou múltiplas cabeças de impressão 206. O componente de impressão da Figura 3 também inclui uma caneta de impressão separada B 304. Como usado aqui, uma caneta de impressão pode ser um carro, suporte, separador, invólucro de impressão, cartucho de impressão ou outra manufatura ou dispositivo de separação. A caneta de impressão B 304 é mostrada com o bit de memória G 306 e o bit de memória H 308 dispostos no molde de impressão C 310 e no molde de impressão D 312, respectivamente. Os bits de memória e o molde de impressão da caneta de impressão B 304 têm a mesma função que os bits de memória e o molde de impressão da caneta de impressão A 302, embora fisicamente distintos um do outro. O bit de memória G 306 e o bit de memória H 308 podem ser conectados pelo barramento analógico 116 em paralelo com o bit de memória A 104, bit de memória B 106, bit de memória C 108, bit de memória D 110, bit de memória E 112 e bit de memória F 114. Os bits de memória em ambas a caneta de impressão A 302 e caneta de impressão B 304 são comunicativamente acoplados através do barramento analógico 116 para o bloco 118.
[0035] Neste sistema de componente de impressão de múltiplas canetas 300 bits de memória podem ser divididos entre molde de impressão e canetas de impressão, e o barramento analógico 116 pode conectar cada um dos bits de memória através dos múltiplos moldes nas múltiplas canetas de impressão em um caminho de pista única ao bloco 118. Como o barramento analógico 116 permanece conectado em paralelo através de múltiplos moldes, os bits de memória podem ser lidos simultaneamente em paralelo na mesma forma como se todos os bits de memória não estivessem separados por um molde, como visto na Figura 1. Por exemplo, uma tensão conhecida pode ser aplicada simultaneamente aos bits de memória de ambos o molde de impressão A 202 na caneta de impressão A 302 e o molde de impressão C 310 na caneta de impressão B 304. A combinação de bits de memória através do molde e da caneta de impressão pode ser lida em paralelo através do barramento analógico de pista única conectado ao bloco 118.
[0036] A Figura 4 é um diagrama de blocos de um exemplo de plano de conjunto de circuitos 400. Vários componentes podem não ser mostrados a fim de facilitar a discussão das presentes técnicas. Além disso, as setas mostradas não limitam o fluxo de dados de uma forma que indica exclusivamente empurrar ou puxar dados por componentes, mas em vez disso, indica um fluxo geral de informações relevantes para as técnicas divulgadas.
[0037] O plano de conjunto de circuitos 400 pode permitir uma impressora separada 402 incluindo um circuito integrado de impressora 404 ou circuito integrado de aplicação específica (ASIC). A impressora 402 pode usar o circuito integrado de impressora 404 para processar ou interagir com as mensagens e dados a serem enviados e recebidos a partir de um componente de impressão 406. Em um exemplo, o componente de impressão 406 pode ser um cartucho de impressão que é removível ou recarregável. O componente de impressão 406 pode ser uma caneta de impressão, um cartucho de impressora, uma cabeça de impressão ou pode conter múltiplas cabeças de impressão. No componente de impressão 406, pode haver um bloco FIRE 408, um bloco CLK 410, um bloco DATA 412 e um bloco MODE 414. Esses blocos podem ser contatos de impressora que transmitem sinais digitais, analógicos ou elétricos da impressora para o componente de impressão 406. O bloco CLK 410 pode referir- se a um bloco de relógio. Em um exemplo, o bloco CLK 410, o bloco DATA 412 e o bloco MODE 414 fornecem informações para o registrador de configuração de molde 416 que pode configurar o molde ou cabeça de impressão, incluindo a seleção de atuadores de fluido no grupo de pulsos de disparo 418, habilitando um comutador de detecção externo 420 para ler a memória do grupo de pulsos de disparo e habilitando outros resistores no molde, como um comutador para um resistor de detecção de rachadura 422.
[0038] O grupo de pulsos de disparo 418 é um agrupamento de atuadores de fluido e seus bits de memória 424 associados que podem ser selecionados. Em resposta à seleção, os bits de memória 424 podem controlar se os atuadores de fluido irão ou não disparar em resposta a um sinal FIRE do bloco FIRE 408. O bloco FIRE 408 pode usar um diodo de trava para selecionar e disparar dados no bit de memória 424 no grupo de pulsos de disparo 418.
[0039] Os bits de memória 424 também podem armazenar informações sobre a função dos atuadores de fluido, como temperatura e funcionalidade. Conforme discutido mais detalhadamente abaixo, um acesso de bit de memória 424 pode incluir habilitar acesso através de um modo de memória sendo habilitado, bem como um acesso sendo indicado em dados de primitivo, bem como um sinal FIRE do bloco FIRE 408. Como usado neste documento, um primitivo pode referir-se ao grupo de atuadores de fluido e seus bits de memória 424 associados.
[0040] O comutador para um resistor de detecção de rachadura 422 pode habilitar o resistor de detecção de rachadura 426, que pode se entrelaçar para frente e para trás entre os bicos 428. Em um exemplo, o fluido é tinta e os bicos 428 podem ser bicos.
[0041] O componente de impressão 406 pode incluir um número de outros componentes incluindo um comutador N 430 para habilitar um diodo N 432, um comutador M 434 para habilitar um diodo M 436, e um comutador S 438 para habilitar um diodo S 440.
[0042] Cada um desses componentes, os bits de memória, os resistores de detecção de rachadura, os comutadores e diodos, podem ser conectados a um barramento SENSE analógico de pista única 442 conectado a um bloco SENSE
444. Em um exemplo, o bloco SENSE pode ser um bloco que faz interface com o circuito integrado de impressora 404. Em um exemplo, o circuito integrado de impressora 404 pode acionar uma corrente ou uma tensão através do bloco SENSE 444 a fim de determinar uma medição analógica da resposta através do número de componentes e resistores. Estes sinais analógicos sendo acionados através do bloco SENSE 444 ou do registrador de configuração de molde 416 ou o bloco FIRE 408 podem ser polarizados ou aterrados. O circuito integrado de impressora 404 pode incluir sua própria polarização analógica e conversão de analógico-para-digital dentro da impressora 402 e fora do componente de impressora 406. Em um exemplo, a remoção da conversão de analógico-para-digital pode mover esta operação e o componente para fora do molde de impressão. Além disso, o circuito integrado de impressora 404 pode forçar uma corrente para medir a tensão de componentes, como uma combinação dos bits de memória 424. Além disso, o circuito integrado de impressora 404 pode forçar uma tensão para medir a corrente dos bits de memória 424 combinados a fim de monitorar os sensores no molde e bits de memória selecionados correspondentes a atuadores de fluido.
[0043] Na presente divulgação, o número de bits de memória 424 pode ser selecionado pela lógica de seleção usada para selecionar a pluralidade de bits de memória e atuadores de fluido usando a mesma pista de seleção. Além disso, o sinal elétrico proveniente do circuito integrado de impressora 404 pode ser uma força de corrente externa em relação ao componente de impressão 406. A aplicação da força de corrente externa pode produzir uma tensão medida mais baixa em um bloco, como o bloco SENSE 444 para o número de bits de memória 424 em relação à tensão que seria medida para um único bit de memória 424 selecionado. Isso é porque à medida que o número de resistores, por exemplo, bits de memória 424 selecionados, aumenta, a tensão de saída para um conjunto e corrente de entrada conhecida diminuirá.
[0044] Da mesma forma, o sinal elétrico proveniente do circuito integrado de impressora 404 pode ser uma força de tensão externa aplicada ao componente de impressão 406. A aplicação da força de tensão externa pode resultar em um maior consumo de corrente medida conforme medido pelo bloco, tal como o bloco SENSE 444 para o número de bits de memória 424 em comparação com o consumo atual que seria medido para um único bit de memória 424 selecionado. Isso ocorre porque à medida que o número de resistores, por exemplo, bits de memória selecionados 424, aumenta, o consumo de corrente para um conjunto e a tensão de entrada conhecida aumentará.
[0045] Em um exemplo, o componente de impressão 406 inclui bits de memória 424 que correspondem aos atuadores de fluido próximos aos bicos 428. Além disso, o bloco, como o bloco SENSE 444, pode ser conectado condutivamente para transmitir um sinal elétrico a partir de um resistor de detecção de rachadura 426 em combinação com o número de bits de memória 424. Além disso, esta conexão condutiva é através de um barramento SENSE analógico de pista única 442. Em um exemplo, os bits de memória 424 correspondem a atuadores de fluido próximos a um número de bicos 428 e o resistor de detecção de rachadura 426 é roteado entre os bicos 428.
[0046] A Figura 5 é um diagrama de blocos de um exemplo de arquitetura de detecção de múltiplas canetas 500. Itens numerados semelhantes são como divulgados em relação à Figura 4.
[0047] O conjunto de circuitos integrados, como um molde de impressora, pode ser separado em um número de moldes de silício para tinta preta e tinta colorida. Em um exemplo,
cada molde pode receber sua própria cor. Em um exemplo, cada cor pode ter um molde correspondente separado de outro molde. O molde pode ser disposto em canetas de impressão separadas.
[0048] Na Figura 5, pode haver uma caneta de impressão colorida 502 para segurar um molde de impressão ciano 504, um molde de impressão magenta 506 e um molde de impressão amarela 508. Outros moldes de impressão coloridos são compatíveis, incluindo combinações RBY (vermelho, azul, amarelo) de molde de impressão. Como visto na caneta de impressão colorida, 502 cada um dos moldes de impressão é um molde de impressão fisicamente separado, no entanto, o barramento SENSE analógico de pista única 442 permanece comum em todos os moldes de cor na caneta de impressão colorida
502.
[0049] Na arquitetura de detecção de múltiplas canetas 500, pode haver uma caneta de impressão monocromática, como uma caneta de impressão preta 510 transportando um molde de impressão preta 512. O barramento SENSE analógico de pista única 442 se conecta ao molde de impressão preta 512 também como o molde de impressão colorida na caneta de impressão separada em série. Consequentemente, um sinal forçado através do bloco SENSE 444 poderia ser coletar medições a partir do molde de impressão localizado em múltiplas canetas de impressão fisicamente separadas, incluindo a caneta de impressão colorida 502 e a caneta de impressão monocromática 510. Em um exemplo, as canetas de impressão 502 e 510 podem ser removíveis.
[0050] Em um exemplo, o bloco de contato de detecção único, como o bloco SENSE 444, pode ser usado para comunicar dados armazenados a partir de um barramento analógico de pista única 442 condutivamente acoplado para comunicar um número de bits de memória em combinação em um único sinal analógico sobre o bloco de contato de detecção único, como o bloco SENSE 444. Em um exemplo, um primeiro bit de memória do número de bits de memória pode estar localizado em um primeiro molde de silício, como o molde de impressão ciano 504 e um segundo bit de memória do número de bits de memória pode estar localizado em um segundo molde de silício, como o molde de impressão magenta 506.
[0051] Em um exemplo, o circuito de memória pode incluir um primeiro molde de silício que está associado a um primeiro tipo de fluido, como o molde de impressão ciano 504, e o segundo molde de silício está associado a um segundo tipo de fluido, como o molde de impressão magenta 506. O circuito de memória também pode incluir um primeiro molde de silício que está localizado em uma primeira caneta de impressão, como a caneta de impressão colorida 502, e o segundo molde de silício está localizado em uma segunda caneta de impressão, como a caneta de impressão monocromática
510. Em um exemplo, o bloco DATA 412 pode ser separado para cada molde de impressão enquanto a conexão de bloco MODE, as conexões de bloco CLK e as conexões de bloco FIRE são compartilhadas pelo molde de impressão.
[0052] A Figura 6 é um diagrama de blocos de um exemplo de arquitetura de conjunto de circuitos de impressão
600. Itens numerados semelhantes são descritos em relação à Figura 4.
[0053] A arquitetura de conjunto de circuitos de impressão 600 pode incluir um registrador de configuração 602, um registrador de configuração de memória 604, um registrador de status 606 e uma vigilância 608. Enquanto o termo registrador é usado, outros elementos de armazenamento também são contemplados. O registrador de configuração 602 pode ser definido por um número de blocos, incluindo o bloco DATA 412, o bloco MODE 414 e o bloco CLK 410. O registrador de configuração pode ser usado para definir sinais de controle para teste, detecção de rachadura, habilitando a vigilância 608, atrasos analógicos incluindo polarização de atraso 610, acesso de memória por meio de bits de memória 424 e validação por meio da confirmação de detecção por meio do bloco SENSE 444. Outras configurações do registrador de configuração 602 podem incluir uma seleção de teste, um teste do bloco SENSE 444, o atraso de tensão para conjunto de circuitos para bicos específicos. Uma razão para esses atrasos pode incluir evitar a interferência de fluido a partir de muitas gotas ejetadas a partir dos bicos próximos ao mesmo tempo. O registrador de configuração 602 também pode incluir e definir bits para acessos de bits de memória 424 através de uma habilitação de bit de memória. O registrador de configuração 602 pode incluir a habilitação de detecção de rachadura e a habilitação de vigilância.
[0054] Em um exemplo, o registrador de configuração de memória 604 de pelo menos três bits, um indicando uma habilitação de coluna para que todos os bits da coluna de memória na coluna indicada possam ser acessados. O registrador de configuração de memória 604 também inclui uma habilitação de escrita de memória para indicar um modo de leitura ou escrita. O registrador de configuração de memória 604 também inclui uma habilitação de região para habilitar acesso aos bits de memória 424 regionalizados.
[0055] O registrador de status 606 pode incluir um status conforme indicado pelo bloco DATA 412, o bloco CLK 410 e o bloco MODE. O registrador de status 606 pode relatar informações de status de cabeça de impressão. Em um exemplo, um bit do registrador de status 606 pode ser um bit de vigilância para monitorar um bloco de entrada e indicar quando um status, como um sinal FIRE, pode não estar funcionando corretamente. Em um exemplo, o registrador de status também pode incluir bits de revisão para indicar outras informações. Em um exemplo, o registrador de status pode ser usado durante um teste de bolacha para o alinhamento de sondador.
[0056] A vigilância 608 garante que se o sinal FIRE do bloco FIRE 408 for acionado em um nível alto após um determinado limiar de tempo, então os sinais FIRE internos são desabilitados até que a falha seja removida. O mecanismo para apagar a falha é desligar a vigilância 608 ou através de um reset de molde externo. Por exemplo, definir o registrador de configuração para zero também apaga o bit detectado de falha de vigilância no registrador de status.
[0057] A arquitetura de conjunto de circuitos de impressão 600 inclui outros blocos, incluindo VDD, LGND, N reset, PGND e VPP, entre outros. O VDD pode se referir a uma linha de potência lógica comum (VDD), LGND pode se referir a uma linha de aterramento lógico comum. Nreset pode se referir ao reset de uma vigilância 608 que foi desarmado. O bloco PGND pode incluir um aterramento conectado aos atuadores de fluido. O bloco VPP pode se referir a um barramento de potência compartilhada (VPP) conectado aos atuadores de fluido.
[0058] Como observado acima, a polarização de atraso 610 pode ajustar os tempos de disparo armazenados nos dados de bico e térmicos 612. O dados de bico e térmicos 612 podem ser definidos principalmente com base no relógio, dados e linhas de disparo. Os dados térmicos podem se referir à temperatura de molde da cabeça de impressão em toda a matriz de bicos. As diferenças de temperatura podem causar bandagem (banding) e, portanto, a temperatura de diferentes partes da matriz de bicos pode melhorar a qualidade de impressão por meio da manutenção da consistência de temperatura de molde de impressão.
[0059] Os dados de bico e térmicos 612 podem ser armazenados em um elemento de armazenamento de circuito como um inversor e uma trava e podem ser executados por meio de atuadores de fluido, como resistores de jato de tinta térmicos 614. Em um exemplo, os dados de bico e térmicos também fornecem acesso aos bits de memória quando uma sequência específica é seguida. A sequência de acesso específica para os bits de memória 424 usando os mesmos dados de bico e térmicos é ainda descrita abaixo com relação à Figura 9-13. Quando um bit de memória é acessado, o bit de memória 424 pode ser escrito com um gerador de tensão de memória 616 controlado pelo registrador de configuração de memória 604.
[0060] A Figura 7 é um fluxograma de um exemplo de método 700 para comunicar dados armazenados a partir de um cartucho de cabeça de impressão substituível de comunicação. No bloco 702, o método 700 inclui selecionar um número de bits de memória. Em um exemplo, o número de bits de memória, cada um corresponde a um atuador de fluido localizado em um molde de silício. O número de bits de memória pode corresponder a um número de atuadores de fluido, onde o número de atuadores de fluido está localizado em um número de moldes de silício. No bloco 704, o método 700 inclui fornecer um sinal elétrico analógico de entrada para o número de bits de memória.
[0061] No bloco 706, o método 700 inclui medir um sinal elétrico analógico de saída em um bloco de contato de detecção único comunicativamente conectado ao número de bits de memória, a medição a ser feita para o número de bits de memória em combinação. Em um exemplo, o sinal elétrico analógico de saída é medido para ser uma tensão mais baixa no bloco de contato de detecção único medindo o número de bits de memória em combinação em relação a uma tensão de comparação para um único bit de memória no bloco de contato de detecção único. O sinal elétrico analógico de saída pode ser medido para ser uma corrente mais alta no bloco de contato de detecção único medindo o número de bits de memória em combinação em relação a uma corrente de comparação para um único bit de memória no bloco de contato de detecção único.
[0062] Deve ser entendido que o diagrama de blocos da Figura 7 não se destina a indicar que o método 700 deve incluir todas as ações mostradas na Figura 7. Em vez disso, o método 700 pode incluir menos ou componentes adicionais não ilustrados na Figura 7.
[0063] A Figura 8 é um diagrama de blocos de um exemplo de meio legível por computador não transitório 800 incluindo instruções para direcionar um processador para comunicar dados armazenados a partir de um cartucho de cabeça de impressão substituível de comunicação. O meio legível por computador 800 pode incluir o processador 802 para executar instruções recebidas a partir do meio legível por computador
800. As instruções podem ser armazenadas no meio legível por computador 800. Estas instruções podem direcionar o processador 802 para comunicar dados armazenados a partir de um cartucho de cabeça de impressão substituível de comunicação. As instruções podem ser comunicadas através de um barramento 804 como sinais elétricos, sinais de luz ou qualquer outro meio adequado de comunicação para transmissão de dados em um ambiente de computação semelhante.
[0064] O meio legível por computador 800 pode usar um seletor de bits de memória 806 para selecionar um número de bits de memória. Em um exemplo, o número de bits de memória, cada um corresponde a um atuador de fluido localizado em um molde de silício. O número de bits de memória pode corresponder a um número de atuadores de fluido, onde o número de atuadores de fluido está localizado em um número de moldes de silício.
[0065] O meio legível por computador 800 pode usar um provedor de entrada analógica 808 para fornecer um sinal elétrico analógico de entrada para o número de bits de memória. O meio legível por computador 800, um medidor de saída analógica 810 para medir um sinal elétrico analógico de saída em um bloco de contato de detecção único conectado comunicativamente ao número de bits de memória, a medição a ser feita para o número de bits de memória em combinação. Em um exemplo, o sinal elétrico analógico de saída é medido para ser uma tensão mais baixa no bloco de contato de detecção único medindo o número de bits de memória em combinação em relação a uma tensão de comparação para um único bit de memória no bloco de contato de detecção único. O sinal elétrico analógico de saída pode ser medido para ser uma corrente mais alta no bloco de contato de detecção único medindo o número de bits de memória em combinação em relação a uma corrente de comparação para um único bit de memória no bloco de contato de detecção único.
[0066] Deve ser entendido que o diagrama de blocos da Figura 8 não se destina a indicar que o meio legível por computador 800 deve incluir todos os componentes mostrados na Figura 8. Em vez disso, o meio legível por computador 800 pode incluir menos componentes ou componentes adicionais não ilustrados na Figura 8.
[0067] A Figura 9 é um fluxograma de um exemplo de método 900 para acessar uma célula de memória. A ordem de alguns passos, incluindo o bloco 902 e 904, pode ser realizada em qualquer ordem, enquanto outros passos, como os blocos 906-916, são realizados na sequência indicada. Além disso, embora bits, sinais e componentes de circuito específicos, como registradores, sejam nomeados, esses elementos específicos são apenas um exemplo de componentes e elementos mais gerais que também podem ter os mesmos resultados.
[0068] No bloco 902, o método 900 para acessar a memória inclui escrever um bit de habilitação de NVM em um registrador de configuração. Conforme usado neste documento, o bit de habilitação de NVM pode se referir a um bit para habilitar um elemento de semicondutor de óxido metálico de avalanche de porta flutuante (FAMOS) que pode atuar como um elemento de memória. Conforme observado acima, outros elementos de memória capazes de armazenar e comutar entre pelo menos dois estados de um bit de informação também podem ser usados. A escrita do bit de habilitação de NVM em um registrador de configuração também pode se referir a outros exemplos de outros elementos de armazenamento além de registradores. O registrador de configuração pode ser substituído por outro circuito ou métodos de organização de dados capazes de receber e armazenar informações, como o bit de habilitação de NVM para um circuito de configuração dentro do molde de cabeça de impressão.
[0069] No bloco 904, o método 900 inclui carregar dados de bico com linhas de dados, onde os dados de bico incluem informações para definir o bit de habilitação de NVM no fluxo de dados, bem como as informações para selecionar um bit de memória não volátil (NVM) para acesso através de um endereço específico para um bico. Conforme usado neste documento, pode haver um número de linhas fornecendo sinal elétrico em um molde de impressão, uma das quais pode ser uma linha de dados. A linha de dados pode fornecer informações para um número de dispositivos de atuação de fluido, como uma seleção de quais bicos devem ser disparados em resposta a um sinal FIRE se aproximando. A seleção de quais bicos devem ser disparados em seguida pode ser armazenada em bits de NVM correspondentes aos bicos. Em um exemplo, os dados de seleção fornecidos pela linha de dados também incluem um bit de habilitação de NVM correspondente nos dados de seleção de bico. Em um exemplo, o bit de habilitação de NVM pode ser transmitido no cabeçalho ou rodapé dos dados de seleção de bico. Como observado acima, 902 e 904 podem ser feitos em qualquer ordem. O resultado desses dois passos é que o bit de habilitação de NVM é escrito no registrador de configuração e o bit de habilitação de NVM é definido na linha de dados.
[0070] No bloco 906, um sinal FIRE é acionado a partir do bloco FIRE de um conjunto de circuitos integrados, primeiro acionado para um sinal alto e depois baixo. Conforme usado neste documento, um sinal FIRE é um sinal que é enviado a cada bico por meio da conexão elétrica ao bloco FIRE. Esses bicos podem ser agrupados em grupos chamados primitivos. Além dos bicos, os bits dos registradores também são conectados a uma linha FIRE que, ao ser disparada, resulta em ações tomadas no registrador de configuração. Conforme observado acima, o uso do termo registrador é uma implementação específica e outros elementos de armazenamento são contemplados neste documento. Conforme usado neste documento, um sinal sendo acionado para alto e depois para baixo refere-se a uma amplitude do sinal que corresponde aproximadamente à intensidade do sinal, seja uma corrente ou tensão. Em um exemplo, o acionamento de um sinal FIRE alto pode ser interpretado como um valor de 1, enquanto um sinal FIRE acionando para baixo ou nada no geral pode ser interpretado como tendo um valor de 0. Em um exemplo, o sinal FIRE vai de 0 a 1 a 0. A variação na sinalização pode indicar quando uma ação, como bicos de disparo deve ocorrer. O acionamento do bloco FIRE a partir de alto para baixo apagou o bit de habilitação de NVM do registrador de configuração, no entanto, uma trava interna foi definida dentro do circuito integrado. Esta trava interna combinada com sinalização futura pode permitir um acesso de bit de memória.
[0071] No bloco 908, o método 900 inclui escrever um bit de habilitação de NVM em um registrador de configuração. Este é o mesmo passo do bloco 902, no entanto, neste caso, o passo é realizado após a trava interna ter sido definida e o bit de habilitação de NVM ter sido apagado no registrador de configuração. Escrever o bit de habilitação de NVM novamente no registrador de configuração, enquanto o bit de habilitação de NVM está sendo transmitido através de uma linha de dados habilita acesso a um bit de acesso de memória.
[0072] No bloco 910, o método 900 inclui escrever um bit de acesso de memória em um registrador de configuração de memória. Conforme usado neste documento, o registrador de configuração de memória pode ser outro elemento de armazenamento separado do registrador de configuração. Em alguns exemplos, há menos bits no registrador de configuração de memória do que no registrador de configuração. Uma vez que um bit de acesso de memória é escrito no registrador de configuração de memória, a memória do conjunto de circuitos integrados pode ser acessada. Os bits habilitados do registrador de configuração de memória podem atuar como sinais de controle que permitem que os elementos de memória NVM ou FAMOS sejam acessados.
[0073] No bloco de decisão 912, uma determinação é feita com base nos sinais de controle indicados pelos bits do registrador de configuração de memória. Se os bits do registrador de configuração de memória indicam uma escrita de memória, o método 900 segue para o bloco 914. Se os bits do registrador de configuração de memória não indicam uma escrita de memória, o método 900 segue para o bloco 916.
[0074] No bloco 914, o bloco FIRE é acionado para cima por um tempo de escrita desejado, depois para baixo. Em um exemplo, o acionamento do bloco FIRE pode incluir o fornecimento de um sinal 0, depois um sinal 1 e, em seguida, um sinal 0 na linha de disparo. O valor do sinal pode corresponder a uma corrente ou tensão em uma linha FIRE. Durante o tempo de escrita, o elemento de memória, como um FAMOS, pode ser acessado. Acessar o FAMOS ou outro elemento de memória pode incluir a escrita de informações no FAMOS ou elemento de memória.
[0075] No bloco 916, o bloco FIRE pode ser acionado para alto e uma tensão ou corrente forçada em uma linha SENSE para medição, então retornar a linha FIRE para um sinal baixo. Conforme usado neste documento, a linha SENSE pode se referir a uma linha de detecção conectada a um bloco, como um bloco de detecção. A linha de detecção pode ser usada para detectar condições no conjunto de circuitos integrados, como rachaduras ou temperatura de um molde de impressão. Quer prossiga através do bloco 914 ou bloco 916, a borda descendente do sinal FIRE apaga o registrador de configuração de memória e apaga o bit de habilitação de NVM do registrador de configuração.
[0076] A Figura 10 é um desenho mostrando um conjunto de sinais de exemplo 1000 para uma escrita de registrador de configuração. Conforme observado acima, outras estruturas de organização e armazenamento de dados diferentes de registradores são contempladas. Em um exemplo, outros elementos de armazenamento podem ser usados no lugar de um registrador. Os conjuntos de sinais são fornecidos para ilustrar uma maneira de acessar o registrador de configuração usando as mesmas linhas que são usadas para fornecer dados para dispositivos de atuação de fluido, como bicos.
[0077] O conjunto de sinais 1000 pode incluir uma linha MODE 1002, uma linha FIRE 1004, uma linha CLK 1006 e uma linha DATA 1008. Conforme usado aqui, a linha de modo pode ser conectada. Conforme usado neste documento, uma linha pode se referir a um meio de transmissão de sinal, como traços de metal para sinais elétricos. Para sinais elétricos, outros tipos de linhas condutivas também são possíveis. Da mesma forma, se outros sinais além dos elétricos forem enviados, os meios de transmissão apropriados também podem ser usados. A linha MODE 1002 pode indicar que um modo pode se conectar ao conjunto de circuitos integrados, como um molde que inclui um registrador de configuração de molde. A linha FIRE 1004 pode ser conectada ao registrador de configuração do conjunto de circuitos integrados, bem como aos dispositivos de atuação de fluido e pode instruir quando os dispositivos de atuação de fluido devem entrar em ação. Esta ação pode incluir a dispersão de gotículas de tinta correspondentes a atuadores de fluido selecionados em direção a um meio de impressão. A ação tomada em resposta a um sinal FIRE que está conectado ao registrador de configuração também pode incluir a escrita ou exclusão de bits nos registradores ou na memória.
[0078] A linha CLK 1006 mostra um sinal de relógio de configuração que habilita ações nas ações ascendentes de cada tique de relógio. A linha DATA 1008 pode ser uma linha de dados de configuração para um molde de impressão específico e seus registradores associados e bits de memória. Os dados de configuração podem ser recebidos diretamente a partir da linha DATA 1008 quando certas condições são satisfeitas.
[0079] Por exemplo, o registrador de configuração pode ser habilitado para uma ação de escrita quando um sinal na linha MODE 1002 transita para alto 1010 com a linha DATA 1008 também fornecendo um sinal alto 1012 que mostra um valor de sinal de 1. Após um registrador de configuração habilitar a ação pelas duas linhas, dados adicionais podem ser deslocados para o registrador serial habilitado em tempo com as bordas ascendentes do sinal CLK como visto na ação ascendente A 1014, ação ascendente B 1016, ação ascendente C 1018 e ação ascendente D 1020. No tempo com cada uma dessas ações ascendentes, os dados a partir da linha DATA 1008 podem ser transmitidos para o registrador de configuração.
Por exemplo, dados para um terceiro bit de lugar 1022 para um registrador de configuração podem ser deslocados para o registrador quando a linha DATA 1008 está sinalizando alto no momento da ação ascendente A 1014 na linha CLK 1006. Da mesma forma, dados para um segundo bit de lugar 1024 para um registrador de configuração podem ser deslocados para o registrador quando a linha DATA 1008 está sinalizando baixo no momento da ação ascendente B 1016 na linha CLK 1006. Em um exemplo, os dados para um primeiro bit de lugar 1026 para um registrador de configuração podem ser deslocados para o registrador de configuração quando a linha DATA 1008 está sinalizando alto no momento da ação ascendente C 1018 na linha CLK 1006. Em um exemplo, os dados para um bit de posição zero 1028 para um registrador de configuração podem ser deslocados para o registrador quando a linha DATA 1008 está sinalizando alto no momento da ação ascendente D 1020 na linha CLK 1006. Este exemplo mostra uma escrita de registrador de configuração longa de 4 bits, portanto, os quatro lugares de dados que podem ser indicados na linha DATA 1008 com as ações ascendentes correspondentes na linha CLK 1006. Como observado acima, outros comprimentos de escritas de registrador de configuração podem ser maiores ou menores em tamanho dependendo do tamanho do registrador de configuração. Da mesma forma, uma sinalização semelhante pode ser usada para escrever em outras configurações de memória e também pode variar em comprimento e quantidade de dados transferidos de acordo com o tamanho e a estrutura da memória. Em um exemplo, as bordas ascendentes de CLK deslocam dados para o registrador de configuração serial, e bits antigos / extras são deslocados para fora do final, como Msbits.
[0080] A Figura 11 é um esquema de um exemplo de acesso 1110 de bits de memória usando múltiplos dados de registradores habilitados e bico. Itens numerados semelhantes são descritos na Figura 10. Além disso, para se conectar ao registrador de configuração 1102, conforme observado na Figura 11, a linha MODE 1002, linha FIRE 1004, linha CLK 1006 e linha DATA 1008 também podem ser conectadas comunicativamente para o registrador de configuração de memória 114. Como bits de dados de acesso de memória, tais como bits de habilitação de NVM podem ser incluídos nos dados de bico, este bit a partir de dados de bico 106 pode escrever no registrador de configuração de memória 1104 usando os métodos descritos pelo menos na Figura 9 ou Figura 13. Além de habilitar um acesso de memória ou um modo de escrita de acesso de memória, o registrador de configuração 1102 também pode ter bits para servir como sinais de controle 1108 para testar elementos do conjunto de circuitos integrados, como detecção de rachadura, habilitação de vigilância, atrasos analógicos, e validação de componentes.
[0081] O registrador de configuração de memória 1104 é habilitado através de um bit no fluxo de dados de ponto, como o bit dos dados de bico 1106, bem como um bit de memória de registrador de configuração 1110 no registrador de configuração 1102. Quando todos os três estão habilitados, isto é, bit nos dados de bico 1106, bit de memória de registrador de configuração 1110 e registrador de configuração de memória 1104, então o registrador de configuração de memória 114 é habilitado para acessar os bits de controle de memória 112. Quando a linha FIRE 1004 sinaliza uma borda descendente, os bits no registrador de configuração de memória 1104, bem como o bit de memória de registrador de configuração 1110 no registrador de configuração 1102 são apagados.
[0082] A Figura 12 é um esquema mostrando um exemplo de circuitos lógicos 1200 acessando uma célula de memória. Muitos componentes podem não ser mostrados para facilitar a descrição dos componentes mostrados. Além disso, o conjunto de circuitos lógicos mostrado aqui pode ser uma parte do mesmo conjunto de circuitos de molde, pode ser fisicamente separado, e também pode ser o mesmo conjunto de circuitos realizando tarefas diferentes enquanto em estados diferentes. Por exemplo, o circuito de atuação de fluido pode ser fisicamente separado a partir do circuito de configuração em um exemplo e, em outro exemplo, eles podem ser o mesmo conjunto de circuitos em estados diferentes.
[0083] Os circuitos lógicos 1200 podem incluir um circuito de atuação de fluido 1202. Conforme usado neste documento, o circuito de atuação de fluido 1202 pode ser um circuito que usa informações de seleção 1204 para controlar a dispersão de fluido através de um dispositivo de atuação de fluido 1206. Em um exemplo, o circuito de atuação de fluido 1202 pode ser disposto sobre ou dentro de um conjunto de circuitos integrados. O dispositivo de atuação de fluido 1206 pode ser um primitivo ou um grupo de primitivos. Tal como aqui utilizado, um primitivo pode se referir a um agrupamento de bicos de dispersão de fluido que ejetam ou deslocam fluido, como tinta em direção a um meio de impressão. Os dados de seleção 1204 no circuito de atuação de fluido 1202 podem ser usados para selecionar bicos específicos por linha de endereço e número de primitivo ou número de região, a fim de indicar quais bicos podem ser disparados em resposta a um sinal FIRE.
[0084] As informações de seleção 1204 também podem incluir um bit de estado de dados 1208. O bit de estado de dados 1208 pode ser armazenado em um cabeçalho ou rodapé de um pacote de informações de seleção 1204. O bit de estado de dados também pode corresponder a um 0 ou um 1. Em um exemplo, um 0 do bit de estado de dados pode indicar que o bit de estado de dados não está tentando iniciar o processo para acessar uma célula de memória 1210. Um 1 armazenado no bit de estado de dados 1208 pode indicar que o bit de estado de dados está iniciando o processo para acessar a célula de memória 1210. A fim de acessar a célula de memória 1210, no entanto, o bit de estado de dados 1208, o circuito de configuração 1212 e o circuito de memória 1214 devem estar todos habilitados quando um sinal FIRE é implantado através do conjunto de circuitos integrados. Conforme usado neste documento, o circuito de configuração 1212 pode incluir o registrador de configuração 1102 da Figura 11, bem como outros tipos de circuito de conversão de bits. Conforme usado neste documento, o circuito de memória 1214 pode incluir o registrador de configuração de memória 1104 da Figura 11, bem como outros tipos de circuito de conversão de bits.
[0085] O circuito de configuração 1212 pode ser configurado para ter um estado de acesso de configuração que pode ser definido como um de, e comutar entre, um estado habilitado e um estado desabilitado. Em um exemplo, o circuito de configuração 1212 pode ser configurado para habilitar e desabilitar o estado de acesso de configuração em resposta a um bit de estado de configuração 1216. Em um exemplo, o bit de estado de configuração 1216 pode ser armazenado em um registrador de configuração. O circuito de atuação de fluido 1202 pode transmitir informações de seleção 1204 para um dispositivo de atuação de fluido 1206 enquanto dentro dos mesmos dados e conjunto de circuitos, a informação de seleção 1204 inclui um bit de estado de dados 1208 definido para habilitar o estado de acesso de configuração. Consequentemente, o bit de estado de configuração 1216 pode ser definido ou alterado de modo que o circuito de configuração 1212 mude de um estado desabilitado para um estado habilitado. Em um exemplo, um bit de estado de dados 1208 pode ser definido para um valor alto ou 1 e esses dados podem ser espelhados, combinados ou deslocados de modo que um estado de ativação seja refletido no circuito de configuração 1212. Em um exemplo, este espelhamento, correspondência ou deslocamento podem ser realizados pelo bit de estado de configuração 1216, que pode espelhar o valor ou sinal do bit de estado de dados 1208.
[0086] O circuito de memória 1214 pode ser configurado para ter um estado de acesso de memória que pode ser definido como um de, e comutar entre, um estado habilitado e um estado desabilitado. Em um exemplo, o circuito de memória 1214 é configurado para habilitar ou desabilitar o estado de acesso de memória em resposta a um bit de estado de memória 1218. Em um exemplo, o bit de estado de memória 1218 pode ser alterado em resposta ao bit de estado de dados 1208 e o bit de estado de configuração 1216 ambos sinalizando alto, cada um tendo valores de 1, ou ambos indicando que estão habilitados no momento de uma ação ascendente de sinal CLK ou uma ação ascendente de sinal FIRE.
[0087] Em um exemplo, a célula de memória 1210 é tornada acessível tendo tanto o estado de acesso de memória do circuito de memória 1214 quanto o estado de acesso de configuração do circuito de configuração 1212 habilitados. Em um exemplo, quando o bit de estado de dados 1208 está habilitado, bem como o bit de estado de configuração 1216 do circuito de configuração 1212 e o bit de estado de memória 1218 do circuito de memória 1214, então a célula de memória 1210 pode ser acessada. Em um exemplo, a célula de memória pode ser acessada em resposta ao estado de acesso de memória sendo habilitado, o estado de acesso de configuração sendo habilitado e o circuito de atuação de fluido para transmitir informações de seleção, incluindo o bit de estado de dados sendo definido. Em um exemplo, o bit de estado de dados deve ser definido para um estado de acesso de memória junto com a habilitação de circuito de configuração 1212 e do circuito de memória 1214. O acesso sendo proibido a menos que todos esses três estados estejam habilitados garante que o ruído de sinal inadvertido que pode estar presente em conjunto de circuitos compartilhados não seja escrito acidentalmente na memória. Como o circuito de atuação de fluido 1202 inclui dados de seleção 1204 que podem estar selecionando um grande número de bicos ao longo do tempo para indicar a impressão em um sinal FIRE, este conjunto de circuitos compartilhado deve ser protegido para garantir que esses muitos sinais não afetem os dados em uma célula de memória 1210. Consequentemente, a sequência descrita e o número de bits de estado que devem ser habilitados para acessar a célula de memória 1210 permitem a proteção dos dados da célula de memória, bem como garantem que o acesso à célula de memória seja concedido quando pretendido.
[0088] Em um exemplo, a célula de memória 1210 é acessada durante um sinal FIRE. O acesso da célula de memória 1210 pode ser para escrever na célula de memória 1210 ou a modificação ou leitura da célula de memória 1210. Em um exemplo, a borda descendente de um sinal FIRE define o estado de acesso de memória para um estado desabilitado e o estado de acesso de configuração para um estado desabilitado. A configuração do estado desabilitado pode ser realizada por resetar o bit de estado de configuração 1216 e o bit de estado de memória 1218 para 0 ou para um sinal baixo ou remover qualquer valor armazenado.
[0089] Em um exemplo, o bit de estado de memória 1218, bit de estado de configuração 1216 e bit de estado de dados 1208 devem ser recebidos no mesmo bloco de interface. Em um exemplo, isso pode ser o bloco DATA, o bloco CLK, o bloco FIRE ou outros, dependendo de implementações específicas. Conforme usado neste documento, cada um desses blocos corresponde a uma linha através da qual os sinais elétricos são fornecidos aos vários circuitos lógicos 1200. Em um exemplo, um sinal CLK ou de relógio no circuito integrado aciona um bit de estado de memória 1218 para habilitar o estado de acesso de memória e um bit de estado de configuração 1216 para habilitar o estado de acesso de configuração. Conforme mostrado na Figura 10, isso pode ocorrer em uma ação ascendente. Em um exemplo, o acionamento de um bit de estado de memória 1218 para habilitar o estado de acesso de memória e um bit de estado de configuração 1216 para habilitar o estado de acesso de configuração também pode estar na borda descendente de um sinal de relógio.
[0090] A Figura 13 é um fluxograma de um exemplo de método 1300 para acessar uma célula de memória em resposta a estados de acesso habilitados. A sequência mostrada pode incluir ou omitir ações tomadas pelo conjunto de circuitos integrados, a fim de facilitar a descrição dos elementos mostrados.
[0091] No bloco 1302, o método 1300 começa por configurar um circuito integrado para ter um estado de acesso de memória que pode ser definido para um estado habilitado e um estado desabilitado. Em um exemplo, um circuito de configuração habilita ou desabilita o estado de acesso de configuração em resposta ao bit de estado de configuração.
[0092] No bloco 1304, o método 1300 inclui transmitir, com um circuito de atuação de fluido, informações de seleção para um dispositivo de atuação de fluido, as informações de seleção incluindo um bit de estado de dados. Em um exemplo, um circuito de memória habilita ou desabilita o estado de acesso de memória em resposta ao bit de estado de memória.
[0093] No bloco 1306, o método 1300 inclui configurar uma matriz de células de memória de modo que cada célula de memória seja acessível pelo estado de acesso de memória sendo habilitado e o bit de estado de dados sendo definido. Em um exemplo, o acesso à célula de memória inclui o estado de acesso de configuração habilitado, além do bit de estado de dados e o estado de acesso de memória ambos sendo habilitados. A célula de memória pode ser acessada durante um sinal FIRE. Em um exemplo, a borda descendente de um sinal FIRE define o estado de acesso de memória para um estado desabilitado e o estado de acesso de configuração para um estado desabilitado. Em um exemplo, o bit de estado de memória, bit de estado de configuração e bit de estado de dados devem ser recebidos no mesmo bloco de interface. O método 1300 pode incluir ainda acionar um bit de configuração de memória para habilitar estado de acesso de memória e um bit de estado de configuração para habilitar o estado de acesso de configuração em resposta a um sinal de relógio.
[0094] Em um exemplo, a fim de acessar a memória, os passos incluem definir o bit de habilitação usando dados que fazem parte do fluxo de dados de dispositivos de ativação de fluido. Além disso, em um exemplo, escrever o bit de registrador de configuração. Seguindo esses dois passos, acionar o sinal FIRE alto para permitir que um bit de habilitação interno seja definido, e o bit de configuração seja apagado. Quando um bit de configuração é definido uma segunda vez, e o bit de habilitação interno foi definido tal como acima, o registrador de configuração de memória pode ser escrito para configurar a condição de leitura / escrita, bem como qual dos dois tipos de bits de memória pode ser acessado.
[0095] A Figura 14 é um diagrama de blocos de um exemplo de conjunto de circuitos e plano de escrita de bits de memória 1400. Itens numerados semelhantes são descritos em relação à Figura 4.
[0096] O regulador de tensão de memória 1402 pode fornecer tensão para os bits de memória 424 em resposta a uma única ação ascendente de sinal FIRE habilitando o modo de escrita de memória através dos registradores de memória e configuração. Exemplos de habilitação de um modo de escrita podem ser vistos pelo menos em relação às Figuras 9-13. O regulador de tensão de memória 1402 pode aceitar potência a partir de uma fonte de potência compartilhada (VPP) 1404 que é compartilhada com os atuadores de fluido. O bloco VPP 1404 pode se referir a um barramento de potência compartilhada (VPP) conectado aos atuadores de fluido. Em um exemplo, os atuadores de fluido são bicos. O regulador de tensão de memória pode escrever nos bits de memória correspondentes aos atuadores de fluido selecionados.
[0097] Os bits de memória a serem escritos em paralelo podem ser selecionados usando o percurso de dados de alta velocidade, como parte dos dados de primitivo de grupo de pulsos de disparo. Em um exemplo, os bits de memória são selecionados por um número de primitivo e um número de endereço como atuadores de fluido. A seleção de bits de memória por número de primitivo e número de endereço permite múltiplos bits de memória localizados no mesmo molde e no mesmo endereço serem selecionados e escritos em paralelo. A seleção de bits de memória por número de primitivo e número de endereço também permite múltiplos bits de memória em diferentes moldes de silício na mesma cabeça de impressão serem selecionados e escritos em paralelo. Em um exemplo, o molde de silício diferente pode estar em uma única caneta, como uma caneta colorida com três moldes de silício. A seleção e escrita paralela de bits de memória por número de primitivo e número de endereço também permite a seleção de múltiplos bits de memória através de múltiplos moldes de silício. Esses bits de silício também podem estar em múltiplas cabeças de impressão dentro do sistema de impressão, como escrita paralela de bits de memória em uma caneta colorida e uma caneta preta.
[0098] Ao selecionar bits por endereço, cada molde de silício exclusivo pode selecionar um bit em um número de endereço diferente, mas os bits dentro do mesmo molde serão selecionados no mesmo endereço. Isso reduz o tempo de teste de fabricação de caneta por escrever múltiplos bits em paralelo dentro do molde ou através de tiras dentro de uma cabeça de impressão. Além disso, as técnicas presentes melhoram o controle do nível de programação usando um sinal de bloco FIRE para controlar o tempo de escrita.
[0099] Em um exemplo, o sinal FIRE não vai realmente para o regulador de tensão de memória 1402. Em vez disso, o regulador de tensão de memória 1402 é habilitado pelo estado de modo de acesso de memória em que o molde entrou usando a sequência mostrada na Figura 9 - 13. Uma vez que o regulador de tensão de memória 1402 é habilitado, uma ação ascendente no sinal FIRE pode habilitar a memória. Habilitar o bit de memória permite que a corrente flua a partir do regulador de tensão de memória 1402 através da combinação selecionada de bits de memória, portanto, programe-os em paralelo.
[00100] A Figura 15 é um fluxograma de um exemplo de método 1500 para fornecer uma tensão de escrita com um regulador de tensão de memória para a combinação selecionada de bits de memória. A sequência mostrada pode incluir ou omitir ações tomadas pelo conjunto de circuitos integrados, a fim de facilitar a descrição dos elementos mostrados.
[00101] No bloco 1502, o método 1500 inclui selecionar pelo menos um bit de memória da pluralidade de bits de memória e atuadores de disparo de um grupo de pulsos de disparo. Em um exemplo, a seleção da combinação de bits de memória é feita com um único grupo de pulsos de disparo. O número de dispositivos de atuação de fluido pode ser acionado com a mesma linha de dados para acessar a memória. Em um exemplo, cada combinação selecionada de bits de memória é escrita uma de cada vez ou em paralelo em resposta a uma única ação ascendente de sinal FIRE. Em um exemplo, um primeiro bit de memória da combinação selecionada de bits de memória está localizado em um primeiro molde de silício e um segundo bit de memória da combinação selecionada de bits de memória está localizado em um segundo molde de silício. Em um exemplo, o primeiro molde de silício está localizado em uma primeira caneta de impressão e o segundo molde de silício está localizado em uma segunda caneta de impressão. Em um exemplo, cada um do número de bits de memória corresponde a um atuador de fluido. Em um exemplo, a combinação selecionada do número de bits de memória é identificada em dados selecionados por um número de primitivo e um número de endereço no único grupo de pulsos de disparo.
[00102] No bloco 1504, o método 1500 inclui fornecer uma tensão de escrita com um regulador de tensão de memória para pelo menos um bit de memória da pluralidade de bits de memória. Em um exemplo, o regulador de tensão de memória fornece a tensão de escrita para a combinação selecionada do número de bits de memória durante a duração de um único sinal FIRE.
[00103] A Figura 16 é um diagrama de blocos ilustrando outro exemplo de um circuito integrado 1600 com múltiplos bits de memória associados a cada atuador de fluido. As conexões entre os elementos podem ser um percurso de sinal, um traço ou outra conexão eletricamente condutiva ou comunicativa. O circuito integrado 1600 pode incluir uma pluralidade de dispositivos de atuação de fluido 16020 a 1602N, uma pluralidade de células de memória 16040A a 1604NB, um circuito selecionado 1606 e lógica de controle 1608. Além disso, o circuito integrado 1602 inclui um circuito de escrita 1610, um sensor 1612 e um registrador de configuração
1614.
[00104] Neste exemplo, o circuito selecionado 1606 inclui um decodificador de endereço 1616 e a lógica de ativação 1618. O decodificador de endereço 1616 recebe endereços e dados através de uma interface de dados 1620. O decodificador de endereço 1616 está eletricamente acoplado à lógica de ativação 1618. A lógica de ativação 1618 recebe um sinal de disparo através de uma interface de disparo 1622. Cada célula de memória 16040A a 1604NB é eletricamente acoplada ao circuito de escrita 1610 através de uma interface de detecção 1624. O sensor 1612 é eletricamente acoplado à lógica de controle 1608 através de um percurso de sinal e para interface de detecção 1624.
[00105] O decodificador de endereço 1616 seleciona dispositivos de atuação de fluido 16020 a 1602N e células de memória 16040A a 1604NB correspondentes aos dispositivos de atuação de fluido selecionados 16020 a 1602N em resposta a um endereço. Conforme ilustrado, cada dispositivo de atuação de fluido 1602N tem múltiplas células de memória 1604NA e 1604NB. Em um exemplo, as múltiplas células de memória 1604NA e 1604NB por dispositivo de atuação de fluido 1602N podem estar localizadas fora do registrador de configuração 1614.
[00106] Os endereços podem ser recebidos através de uma interface de dados 1620. Em um exemplo, a lógica de ativação 1618 ativa os dispositivos de atuação de fluido selecionados 16020 a 1602N e células de memória 16040A a 1604NB correspondendo aos dispositivos de atuação de fluido selecionados 16020 a 1602N com base em sinal de dados e um sinal de disparo. O sinal de dados pode incluir dados de bico indicando qual(is) dispositivo(s) de atuação de fluido para o endereço fornecido deve(m) ser selecionado(s). O sinal de dados pode ser recebido através da interface de dados
1620. O sinal de disparo indica quando os dispositivos de atuação de fluido selecionados devem ser habilitados (isto é, disparados) ou quando as células de memória correspondentes devem ser acessadas. O sinal de disparo pode ser recebido por meio da interface de disparo 1622. Cada uma da interface de dados 1620, interface de disparo 1622 e interface de detecção 1624 pode ser um bloco de contato, um pino, uma saliência, um fio ou outra interface elétrica adequada para transmitir sinais para e / ou a partir do circuito integrado 1600. Cada uma das interfaces 1620, 1622 e 1624 pode ser eletricamente acoplada a um sistema de ejeção de fluido.
[00107] O registrador de configuração 1614 armazena dados para habilitar ou desabilitar o acesso à pluralidade de células de memória 16040A a 1604NB. A lógica de controle 1608 ou ativa os dispositivos de atuação de fluido selecionados 16020 a 1602N ou acessa as células de memória 16040A a 1604NB correspondentes aos dispositivos de atuação de fluido selecionados 16020 a 1602N com base nos dados armazenados no registrador de configuração 1614. Em um exemplo, o registrador de configuração 1614 pode ter múltiplos bits para corresponder à pluralidade de células de memória 16040A a 1604NB. Em outro exemplo, o registrador de configuração 1614 também armazena ou transmite dados para habilitar ou desabilitar o sensor 1612.
[00108] O registrador de configuração 1614 pode ser um dispositivo de memória (por exemplo, memória não volátil, registrador de deslocamento, etc.) e pode incluir qualquer número adequado de bits (por exemplo, 4 bits a 24 bits, como 12 bits) e pode incluir múltiplos bits para cada um dos dispositivos de atuação de fluido 16020 a 1602N. Em certos exemplos, o registrador de configuração 1614 também pode armazenar dados de configuração para testar o circuito integrado 1600, detectar rachaduras dentro de um substrato do circuito integrado 1600, habilitar temporizadores do circuito integrado 1600, definir atrasos analógicos do circuito integrado 1600, validar operações do circuito integrado 1600, ou para configurar outras funções do circuito integrado 1600.
[00109] Os dados armazenados nas células de memória
16040A a 1604NB podem ser lidos através da interface de detecção 1624 quando as células de memória selecionadas 16040A a 1604NB foram acessadas pela lógica de controle 1608. Além disso, o circuito de escrita 1610 pode escrever dados nas células de memória selecionadas quando as células de memória 16040A a 1604NB foram acessadas pela lógica de controle 1608. O sensor 1612 pode ser um dispositivo de junção (por exemplo, diodo térmico), um dispositivo resistivo (por exemplo, detector de rachadura), ou outro dispositivo adequado para detectar um estado do circuito integrado 1600. O sensor 1612 pode ser lido através da interface de detecção 1624.
[00110] Embora as presentes técnicas possam ser suscetíveis a várias modificações e formas alternativas, as técnicas discutidas acima foram mostradas a título de exemplo. Deve ser entendido que a técnica não se destina a ser limitada aos exemplos particulares aqui divulgados. Na verdade, as técnicas presentes incluem todas as alternativas, modificações e equivalentes que caem dentro do escopo das seguintes reivindicações.

Claims (26)

REIVINDICAÇÕES
1. Circuito integrado para um componente de impressão, caracterizado pelo fato de que compreende: uma pluralidade de bits de memória; um circuito de seleção para selecionar pelo menos um bit de memória da pluralidade de bits de memória e atuadores de disparo de um grupo de pulsos de disparo: e um regulador de tensão de memória para fornecer uma tensão de escrita para o pelo menos um bit de memória da pluralidade de bits de memória.
2. Circuito integrado, de acordo com a reivindicação 1 ou 2, caracterizado pelo fato de que cada um dos bits de memória é escrito em resposta a uma ação ascendente de sinal FIRE.
3. Circuito integrado, de acordo com qualquer uma das reivindicações 1 a 3, caracterizado pelo fato de que o pelo menos um bit de memória e os atuadores de disparo são selecionados através de uma linha de dados, e o pelo menos um bit de memória é escrito e atuação de disparo são ambos ativados através da linha de disparo.
4. Circuito integrado, de acordo com qualquer uma das reivindicações 1 a 3, caracterizado pelo fato de que um primeiro bit de memória da combinação selecionada de bits de memória está localizado em um primeiro molde de silício e um segundo bit de memória da combinação selecionada de bits de memória está localizado em um segundo molde de silício.
5. Circuito integrado, de acordo com qualquer uma das reivindicações 1 a 4, caracterizado pelo fato de que o primeiro molde de silício está localizado em uma primeira caneta de impressão e o segundo molde de silício está localizado em uma segunda caneta de impressão.
6. Circuito integrado, de acordo com qualquer uma das reivindicações 1 a 5, caracterizado pelo fato de que cada pelo menos um da pluralidade de bits de memória está associado a um atuador de fluido.
7. Circuito integrado, de acordo com qualquer uma das reivindicações 1 a 6, caracterizado pelo fato de que a combinação selecionada da pluralidade de bits de memória é identificada em dados selecionados por um número de primitivo e um número de endereço no único grupo de pulsos de disparo.
8. Circuito integrado, de acordo com qualquer uma das reivindicações 1 a 7, caracterizado pelo fato de que o regulador de tensão de memória fornece a tensão de escrita para a combinação selecionada da pluralidade de bits de memória durante a duração de um único sinal FIRE.
9. Circuito integrado, de acordo com qualquer uma das reivindicações 1 a 8, caracterizado pelo fato de que a combinação selecionada da pluralidade de bits de memória é ainda subdividida por uma pluralidade de bits no registrador de configuração.
10. Método para escrever dados armazenados em um cartucho de cabeça de impressão substituível, caracterizado pelo fato de que compreende: selecionar pelo menos um bit de memória da pluralidade de bits de memória e atuadores de disparo de um grupo de pulsos de disparo; e fornecer uma tensão de escrita com um regulador de tensão de memória para o pelo menos um bit de memória da pluralidade de bits de memória.
11. Método, de acordo com a reivindicação 10, caracterizado pelo fato de que cada um dos bits de memória é escrito em resposta a uma ação ascendente de sinal FIRE.
12. Método, de acordo com a reivindicação 10 ou 11, caracterizado pelo fato de que o pelo menos um bit de memória e os atuadores de disparo são selecionados através de uma linha de dados, e o pelo menos um bit de memória é escrito e atuação de disparo são ambos ativados através da linha de disparo.
13. Método, de acordo com qualquer uma das reivindicações 10 a 12, caracterizado pelo fato de que o primeiro molde de silício está localizado em uma primeira caneta de impressão e o segundo molde de silício está localizado em uma segunda caneta de impressão.
14. Método, de acordo com qualquer uma das reivindicações 10 a 13, caracterizado pelo fato de que a pluralidade de bits de memória está associada a um atuador de fluido.
15. Método, de acordo com qualquer uma das reivindicações 10 a 14, caracterizado pelo fato de que a combinação selecionada da pluralidade de bits de memória é ainda subdividida por uma pluralidade de bits no registrador de configuração.
16. Método, de acordo com qualquer uma das reivindicações 10 a 15, caracterizado pelo fato de que o regulador de tensão de memória fornece a tensão de escrita para a combinação selecionada da pluralidade de bits de memória durante a duração de um único sinal FIRE.
17. Circuito integrado associado a um cartucho de cabeça de impressão substituível, caracterizado pelo fato de que compreende:
uma pluralidade de bits de memória; um circuito de seleção para selecionar dois ou mais bits de memória associados a um único atuador dos atuadores de disparo de um grupo de pulsos de disparo; e um regulador de tensão de memória para fornecer uma tensão de escrita para o pelo menos um bit de memória da pluralidade de bits de memória.
18. Circuito integrado, de acordo com a reivindicação 17, caracterizado pelo fato de que cada um dos bits de memória é escrito em resposta a uma ação ascendente de sinal FIRE.
19. Circuito integrado, de acordo com a reivindicação 17 ou 18, caracterizado pelo fato de que o pelo menos um bit de memória e os atuadores de disparo são selecionados através de uma linha de dados, e o pelo menos um bit de memória é escrito e atuação de disparo são ambos ativados através da linha de disparo.
20. Circuito integrado, de acordo com qualquer uma das reivindicações 17 a 19, caracterizado pelo fato de que um primeiro bit de memória da combinação selecionada de bits de memória está localizado em um primeiro molde de silício e um segundo bit de memória da combinação selecionada de bits de memória está localizado em um segundo molde de silício.
21. Circuito integrado, de acordo com qualquer uma das reivindicações 17 a 20, caracterizado pelo fato de que o primeiro molde de silício está localizado em uma primeira caneta de impressão e o segundo molde de silício está localizado em uma segunda caneta de impressão.
22. Circuito integrado, de acordo com qualquer uma das reivindicações 17 a 21, caracterizado pelo fato de que cada pelo menos um da pluralidade de bits de memória está associado a um atuador de fluido.
23. Circuito integrado, de acordo com qualquer uma das reivindicações 17 a 22, caracterizado pelo fato de que a combinação selecionada da pluralidade de bits de memória é identificada em dados selecionados por um número de primitivo e um número de endereço no único grupo de pulsos de disparo.
24. Circuito integrado, de acordo com qualquer uma das reivindicações 17 a 23, caracterizado pelo fato de que o regulador de tensão de memória fornece a tensão de escrita para a combinação selecionada da pluralidade de bits de memória durante a duração de um único sinal FIRE.
25. Circuito integrado, de acordo com qualquer uma das reivindicações 17 a 24, caracterizado pelo fato de que a combinação selecionada da pluralidade de bits de memória é ainda subdividida por uma pluralidade de bits no registrador de configuração.
26. Circuito integrado, de acordo com qualquer uma das reivindicações 17 a 25, caracterizado pelo fato de que o registrador de configuração de memória é um registrador de sombra paralelo às conexões de registrador de configuração.
BR112021014773-0A 2019-02-06 2019-02-06 Componente de impressão de comunicação BR112021014773A2 (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2019/016809 WO2020162916A1 (en) 2019-02-06 2019-02-06 Communicating print component

Publications (1)

Publication Number Publication Date
BR112021014773A2 true BR112021014773A2 (pt) 2021-09-28

Family

ID=65496990

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112021014773-0A BR112021014773A2 (pt) 2019-02-06 2019-02-06 Componente de impressão de comunicação

Country Status (16)

Country Link
US (2) US11529805B2 (pt)
EP (2) EP3888920A1 (pt)
JP (1) JP7179190B2 (pt)
KR (1) KR102629138B1 (pt)
CN (1) CN113365836B (pt)
AR (1) AR117886A1 (pt)
AU (1) AU2019428183B2 (pt)
BR (1) BR112021014773A2 (pt)
CA (1) CA3126691C (pt)
ES (1) ES2886774T3 (pt)
IL (1) IL284610A (pt)
MX (1) MX2021009123A (pt)
PL (1) PL3717257T3 (pt)
TW (1) TWI737063B (pt)
WO (1) WO2020162916A1 (pt)
ZA (1) ZA202104412B (pt)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113412194B (zh) 2019-02-06 2023-01-13 惠普发展公司,有限责任合伙企业 包括存储器单元的集成电路
EP3888920A1 (en) 2019-02-06 2021-10-06 Hewlett-Packard Development Company, L.P. Communicating print component

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SG47435A1 (en) 1992-10-08 1998-04-17 Hewlett Packard Co Printhead with reduced interconnections to a printer
US6116714A (en) * 1994-03-04 2000-09-12 Canon Kabushiki Kaisha Printing head, printing method and apparatus using same, and apparatus and method for correcting said printing head
US5995774A (en) * 1998-09-11 1999-11-30 Lexmark International, Inc. Method and apparatus for storing data in a non-volatile memory circuit mounted on a printer's process cartridge
US7815291B2 (en) 1998-10-16 2010-10-19 Silverbrook Research Pty Ltd Printhead integrated circuit with low drive transistor to nozzle area ratio
US6439697B1 (en) * 1999-07-30 2002-08-27 Hewlett-Packard Company Dynamic memory based firing cell of thermal ink jet printhead
JP2001096869A (ja) 1999-10-04 2001-04-10 Seiko Epson Corp 記録装置、半導体装置および記録ヘッド装置
KR100408277B1 (ko) * 2000-12-29 2003-12-01 삼성전자주식회사 잉크젯프린터의 헤드 노즐 구동 방법 및 그 장치
DE60204485T2 (de) * 2001-01-05 2006-03-16 Hewlett-Packard Development Co., L.P., Houston Integrierter programmierbarer Auslösepulsgenerator für Tintenstrahldruckkopf
US6478396B1 (en) * 2001-03-02 2002-11-12 Hewlett-Packard Company Programmable nozzle firing order for printhead assembly
US7296864B2 (en) 2002-08-01 2007-11-20 Canon Kabushiki Kaisha Control method for printing apparatus
US7311385B2 (en) * 2003-11-12 2007-12-25 Lexmark International, Inc. Micro-fluid ejecting device having embedded memory device
US7240981B2 (en) 2004-02-27 2007-07-10 Hewlett-Packard Development Company, L.P. Wide array fluid ejection device
US7365387B2 (en) 2006-02-23 2008-04-29 Hewlett-Packard Development Company, L.P. Gate-coupled EPROM cell for printhead
US20070236519A1 (en) * 2006-03-31 2007-10-11 Edelen John G Multi-Level Memory for Micro-Fluid Ejection Heads
JP4926664B2 (ja) * 2006-11-13 2012-05-09 キヤノン株式会社 素子基板、記録ヘッド、ヘッドカートリッジ及び記録装置
US7707467B2 (en) 2007-02-23 2010-04-27 Micron Technology, Inc. Input/output compression and pin reduction in an integrated circuit
JP5017202B2 (ja) * 2007-08-30 2012-09-05 キヤノン株式会社 記録ヘッド、及びその記録ヘッドを用いた記録装置
US9707752B2 (en) 2007-11-14 2017-07-18 Hewlett-Packard Development Company, L.P. Inkjet print head with shared data lines
WO2009114019A1 (en) 2008-03-14 2009-09-17 Hewlett-Packard Development Company, L.P. Secure access to fluid cartridge memory
US7815273B2 (en) * 2008-04-01 2010-10-19 Hewlett-Packard Development Company, L.P. Fluid ejection device
JP5754273B2 (ja) 2011-07-11 2015-07-29 株式会社リコー メモリ制御装置、情報処理装置およびメモリ制御方法
KR101746309B1 (ko) * 2012-12-27 2017-06-12 인텔 코포레이션 동적 전력 및 피크 전류를 낮추기 위한 sram 비트라인과 기입 보조 장치 및 방법과, 듀얼 입력 레벨-쉬프터
US9734911B2 (en) 2012-12-31 2017-08-15 Sandisk Technologies Llc Method and system for asynchronous die operations in a non-volatile memory
US8864260B1 (en) 2013-04-25 2014-10-21 Hewlett-Packard Development Company, L.P. EPROM structure using thermal ink jet fire lines on a printhead
US9919517B2 (en) * 2014-01-17 2018-03-20 Hewlett-Packard Development Company, L.P. Addressing an EPROM on a printhead
JP6409379B2 (ja) 2014-07-11 2018-10-24 コニカミノルタ株式会社 インクジェットヘッド及びインクジェット記録装置
US10086604B2 (en) 2014-10-27 2018-10-02 Hewlett-Packard Development Company, L.P. Printing device
WO2016068927A1 (en) 2014-10-30 2016-05-06 Hewlett-Packard Development Company, L.P. Printhead with a number of shared enclosed selectors
DK3256324T3 (da) * 2015-02-13 2020-02-17 Hewlett Packard Development Co Printerhoved med anvendelse af datapakker indbefattende adressedata, udskrivningssystem og fremgangsmåde til anvendelse af et printerhoved
JP6452501B2 (ja) 2015-03-06 2019-01-16 キヤノン株式会社 記録装置及びその制御方法
JP6608269B2 (ja) 2015-12-21 2019-11-20 キヤノン株式会社 半導体装置及び記録装置
JP6198869B2 (ja) 2016-02-15 2017-09-20 本田技研工業株式会社 燃料電池システム及び燃料電池システムの制御方法
JP6843648B2 (ja) * 2017-02-22 2021-03-17 キヤノン株式会社 半導体基板、液体吐出ヘッド及び記録装置
US11034147B2 (en) * 2017-04-14 2021-06-15 Hewlett-Packard Development Company, L.P. Fluidic die
BR112019015593A2 (pt) 2017-07-06 2020-03-17 Hewlett-Packard Development Company, L.P. Seletores para bocais e elementos de memória
WO2019013788A1 (en) 2017-07-12 2019-01-17 Hewlett-Packard Development Company, L.P. VOLTAGE REGULATOR FOR SWITCH GATE CONTROL LOW SIDE
EP3888920A1 (en) 2019-02-06 2021-10-06 Hewlett-Packard Development Company, L.P. Communicating print component

Also Published As

Publication number Publication date
ZA202104412B (en) 2022-06-29
KR102629138B1 (ko) 2024-01-24
JP7179190B2 (ja) 2022-11-28
EP3717257B1 (en) 2021-08-04
WO2020162916A1 (en) 2020-08-13
US11529805B2 (en) 2022-12-20
AR117886A1 (es) 2021-09-01
AU2019428183A1 (en) 2021-09-23
PL3717257T3 (pl) 2021-12-06
TWI737063B (zh) 2021-08-21
KR20210107861A (ko) 2021-09-01
AU2019428183B2 (en) 2023-01-19
US20210354451A1 (en) 2021-11-18
MX2021009123A (es) 2021-09-08
CN113365836A (zh) 2021-09-07
CA3126691C (en) 2023-08-15
US11685153B2 (en) 2023-06-27
IL284610A (en) 2021-08-31
JP2022517599A (ja) 2022-03-09
EP3717257A1 (en) 2020-10-07
EP3888920A1 (en) 2021-10-06
TW202039265A (zh) 2020-11-01
ES2886774T3 (es) 2021-12-20
CA3126691A1 (en) 2020-08-13
US20230081878A1 (en) 2023-03-16
CN113365836B (zh) 2022-10-14

Similar Documents

Publication Publication Date Title
US11685153B2 (en) Communicating print component
US20230373208A1 (en) Communicating print component
US20230253021A1 (en) Communicating print component

Legal Events

Date Code Title Description
B06W Patent application suspended after preliminary examination (for patents with searches from other patent authorities) chapter 6.23 patent gazette]