BR112019015593A2 - Seletores para bocais e elementos de memória - Google Patents

Seletores para bocais e elementos de memória Download PDF

Info

Publication number
BR112019015593A2
BR112019015593A2 BR112019015593-7A BR112019015593A BR112019015593A2 BR 112019015593 A2 BR112019015593 A2 BR 112019015593A2 BR 112019015593 A BR112019015593 A BR 112019015593A BR 112019015593 A2 BR112019015593 A2 BR 112019015593A2
Authority
BR
Brazil
Prior art keywords
nozzle
memory element
transistor
memory
data line
Prior art date
Application number
BR112019015593-7A
Other languages
English (en)
Inventor
Bing NG Boon
Pan Rui
Kumar SUDHAKAR Mohan
Hall Brendan
Original Assignee
Hewlett-Packard Development Company, L.P.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett-Packard Development Company, L.P. filed Critical Hewlett-Packard Development Company, L.P.
Publication of BR112019015593A2 publication Critical patent/BR112019015593A2/pt

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/0455Details of switching sections of circuit, e.g. transistors
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04521Control methods or devices therefor, e.g. driver circuits, control circuits reducing number of signal lines needed
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04541Specific driving circuit
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/0458Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on heating elements forming bubbles
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04581Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on piezoelectric elements
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/0452Control methods or devices therefor, e.g. driver circuits, control circuits reducing demand in current or voltage
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2202/00Embodiments of or processes related to ink-jet or thermal heads
    • B41J2202/01Embodiments of or processes related to ink-jet heads
    • B41J2202/17Readable information on the head

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dram (AREA)
  • Particle Formation And Scattering Control In Inkjet Printers (AREA)
  • Read Only Memory (AREA)
  • Nozzles (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Spray Control Apparatus (AREA)
  • Fire-Extinguishing By Fire Departments, And Fire-Extinguishing Equipment And Control Thereof (AREA)
  • Coating Apparatus (AREA)
  • Ink Jet (AREA)
  • Automatic Analysis And Handling Materials Therefor (AREA)

Abstract

em alguns exemplos, um circuito para uso com um elemento de memória e um bocal para emitir fluido, inclui uma linha de dados, uma linha de queima, e um seletor responsivo à linha de dados para selecionar o elemento de memória ou o bocal. o seletor é para selecionar o elemento de memória responsivo à linha de dados tendo um primeiro valor, e para selecionar o bocal responsivo à linha de dados tendo um segundo valor diferente do primeiro valor. a linha de queima é para controlar ativação do bocal em resposta ao bocal ser selecionado pelo seletor, e para comunicar dados do elemento de memória em resposta ao elemento de memória ser selecionado pelo seletor.

Description

SELETORES PARA BOCAIS E ELEMENTOS DE MEMÓRIA
FUNDAMENTOS [001] Um sistema de impressão pode incluir uma cabeça de impressão que tenha bocais para distribuir fluido de impressão a um alvo. Em um sistema de impressão bidimensional (2D) , o destino é um meio de impressão, como um papel ou outro tipo de substrato sobre o qual as imagens de impressão podem ser formadas. Exemplos de sistemas de impressão 2D incluem sistemas de impressão a jato de tinta capazes de distribuir goticulas de tinta. Em um sistema de impressão tridimensional (3D), o alvo pode ser uma camada ou várias camadas de material de construção depositadas para formar um objeto 3D.
BREVE DESCRIÇÃO DOS DESENHOS [002] Algumas implementações da presente divulgação são descritas em relação às figuras seguintes.
[003] A Figura 1 é um diagrama de blocos de um arranjo incluindo um circuito, um elemento de memória e um bocal, de acordo com alguns exemplos.
[004] A Figura 2 é um diagrama de blocos de um sistema de acordo com exemplos adicionais.
[005] As Figuras 2A-2G são diagramas de blocos de vários sistemas de acordo com vários exemplos.
[006] As Figuras 3, 4, 5, 5A, 5B, 6 e 7 são diagramas esquemáticos de circuitos que incluem um elemento de ativação de bocal, um elemento de memória e um circuito de seleção de acordo com vários exemplos.
[007] A Figura 8 é um diagrama de blocos de uma ou mais matrizes incluindo um seletor, um elemento de memória e um bocal, de acordo com outros exemplos.
Petição 870190072557, de 29/07/2019, pág. 9/51
2/26 [008] Ao longo dos desenhos, números de referência idênticos designam elementos semelhantes, mas não necessariamente idênticos. As figuras não estão necessariamente em escala, e o tamanho de algumas partes pode ser exagerado para ilustrar mais claramente o exemplo mostrado. Além disso, os desenhos fornecem exemplos e/ou implementações consistentes com a descrição; no entanto, a descrição não está limitada aos exemplos e/ou implementações fornecidas nos desenhos.
DESCRIÇÃO DETALHADA [009] Na presente divulgação, o uso do termo um, uma, ou o destina-se a incluir também as formas plurais, a menos que o contexto indique claramente o contrário. Além disso, o termo inclui, incluindo, compreende, compreendendo, tem ou tendo quando usado nesta divulgação especifica a presença dos elementos declarados, mas não exclui a presença ou adição de outros elementos.
[0010] Uma cabeça de impressão para uso em um sistema de impressão pode incluir bocais que são ativados para fazer com que as goticulas de fluido de impressão sejam ejetadas dos respectivos bocais. Cada bocal inclui um elemento de ativação de bocal. O elemento de ativação de bocal, quando ativado, faz com que uma goticula de fluido de impressão seja ejetada pelo bocal correspondente. Em alguns exemplos, um elemento de ativação de bocal inclui um elemento de aquecimento (por exemplo, um resistor térmico) que, quando ativado, gera calor para vaporizar um fluido de impressão em uma câmara de queima do bocal. A vaporização do fluido de impressão causa a expulsão de uma goticula do fluido de impressão a partir do bocal. Em outros exemplos, um elemento
Petição 870190072557, de 29/07/2019, pág. 10/51
3/26 de ativação de bocal inclui um elemento piezoelétrico. Quando ativado, o elemento piezoelétrico aplica uma força para ejetar uma goticula de fluido de impressão a partir de um bocal. Em outros exemplos, outros tipos de elementos de ativação de bocal podem ser empregados.
[0011] Um sistema de impressão pode ser um sistema de impressão bidimensional (2D) ou tridimensional (3D). Um sistema de impressão 2D dispensa fluido de impressão, como tinta, para formar imagens em meio de impressão, como meio de papel ou outros tipos de meio de impressão. Um sistema de impressão 3D forma um objeto 3D por depositar camadas sucessivas de material de construção. Os fluidos de impressão dispensados do sistema de impressão 3D podem incluir tinta, bem como agentes usados para fundir pós de uma camada de material de construção, detalhar uma camada de material de construção (como por definir bordas ou formas da camada de material de construção), e assim por diante.
[0012] Na discussão que segue, o termo cabeça de impressão pode referir-se geralmente a uma matriz de cabeça de impressão ou a um conjunto global que inclui múltiplas matrizes montadas em uma estrutura de suporte. Uma matriz (também referida como uma matriz de circuito integrado (IC)) inclui um substrato no qual são fornecidas várias camadas para formar bocais e/ou circuitos de controle para controlar a ejeção de um fluido pelos bocais.
[0013] Embora seja feita referência a uma cabeça de impressão para uso em um sistema de impressão em alguns exemplos, é notado que as técnicas ou mecanismos da presente descrição são aplicáveis a outros tipos de dispositivos de ejeção de fluido usados em aplicações de não impressão que
Petição 870190072557, de 29/07/2019, pág. 11/51
4/26 são capazes de distribuir fluidos através de bocais . Exemplos de tais outros tipos de dispositivos de ejeção de fluido incluem os utilizados em sistemas de detecção de fluido, sistemas médicos, veiculos, sistemas de controle de fluxo de fluido, e assim por diante.
[0014] Em alguns exemplos, um dispositivo de ejeção de fluido pode ser implementado com uma matriz. Em outros exemplos, um dispositivo de ejeção de fluido pode incluir múltiplas matrizes.
[0015] À medida que os dispositivos, incluindo matrizes de cabeça de impressão ou outros tipos de matrizes de ejeção de fluido, continuam a encolher em tamanho, o número de linhas de sinal usadas para controlar o circuito de um dispositivo pode afetar o tamanho total do dispositivo. Um grande número de linhas de sinal pode levar ao uso de um grande número de blocos de sinal (chamados de blocos de junção) que são usados para conectar eletricamente as linhas de sinal a linhas externas. A adição de recursos a dispositivos de ejeção de fluido pode levar ao uso de um número maior de linhas de sinal (e blocos de junção correspondentes), que podem ocupar um valioso espaço de matriz, por exemplo. Exemplos de recursos adicionais que podem ser adicionados a um dispositivo de ejeção de fluido incluem dispositivos de memória.
[0016] De acordo com algumas implementações da presente divulgação, circuitos diferentes de um dispositivo de ejeção de fluido (que inclui uma matriz ou múltiplas matrizes) podem compartilhar linhas de controle e dados para permitir uma redução no número de linhas de sinal do dispositivo de ejeção de fluido que devem ser conectadas a
Petição 870190072557, de 29/07/2019, pág. 12/51
5/26 uma linha externa. Como usado aqui, o termo linha pode se referir a um condutor elétrico (ou, alternativamente, múltiplos condutores elétricos) que pode ser usado para transportar um sinal (ou múltiplos sinais).
[0017] Como mostrado na Figura 1, em alguns exemplos, um circuito 100 para uso com um elemento de memória 102 e um bocal 104 inclui uma linha de dados, uma linha de queima e um seletor 106. O elemento de memória 102 pode incluir uma célula de memória (ou um grupo de células de memória) que pode armazenar dados. O elemento de memória 102 pode fazer parte de um conjunto (ou outra coleção) de elementos de memória que fazem parte de uma memória. O bocal 104 pode incluir um elemento de ativação de bocal, uma câmara de fluido e um orificio de fluido, onde o elemento de ativação de bocal, quando ativado, faz com que o fluido na câmara de fluido seja ejetado através do orificio de fluido para um ambiente fora do bocal 104.
[0018] Nos exemplos em que o dispositivo de ejeção de fluido está associado a múltiplas memórias diferentes, a linha de dados pode ser utilizada para comunicar dados de uma primeira memória das múltiplas memórias diferentes. O elemento de memória 102 pode fazer parte de uma segunda memória das múltiplas memórias diferentes. Por exemplo, a primeira memória pode ser uma memória de ID que é usada para armazenar dados de identificação (e possivelmente outras informações) do dispositivo de ejeção de fluido (para identificar exclusivamente o dispositivo de ejeção de fluido). A memória de ID também pode armazenar outros dados. Em tais exemplos, a linha de dados pode ser referida como uma linha de ID que é usada para comunicar dados (gravar
Petição 870190072557, de 29/07/2019, pág. 13/51
6/26 dados ou ler dados) da memória de ID.
[0019] A segunda memória pode armazenar dados de ejeção, que podem ser usados para habilitar ou desabilitar certos bocais. Em outros exemplos, a segunda memória pode armazenar outros dados.
[0020] Em alguns exemplos, as diferentes memórias podem estar em uma matriz de ejeção de fluido que também inclui bocais para saída (distribuição) de fluido. Em outros exemplos, as diferentes memórias podem estar em uma matriz (ou múltiplas matrizes) que é (são) separada da matriz de ejeção de fluido. Por exemplo, a primeira memória e a segunda memória podem ser parte de uma matriz que é separada da matriz de ejeção de fluido, ou a primeira memória e a segunda memória podem fazer parte das respectivas matrizes que são separadas da matriz de ejeção de fluido.
[0021] O seletor 106 é responsive a um valor da linha de dados para selecionar o elemento de memória 102 ou o bocal 104. Note que a linha de dados é usada para comunicar dados, em contraste com as linhas de dados de endereço que são usadas para transportar um endereço. Um exemplo específico de uma linha de dados é uma linha de ID (explicada mais abaixo). O seletor 106 seleciona o elemento de memória 102 em resposta à linha de dados que tem um primeiro valor e seleciona o bocal 104 em resposta à linha de dados que tem um segundo valor diferente do primeiro valor. A linha de queima controla a ativação do bocal 104 em resposta ao bocal 104 ser selecionado pelo seletor 106, e comunica dados (grava dados ou lê dados) do elemento de memória 102 em resposta ao elemento de memória 102 sendo selecionado pelo seletor 106.
[0022] Em alguns exemplos, o circuito 100 pode ser
Petição 870190072557, de 29/07/2019, pág. 14/51
7/26 parte da mesma matriz que o elemento de memória 102 e o bocal 104. Por exemplo, uma matriz de ejeção de fluido pode incluir o circuito 100, o elemento de memória 102 e o bocal 104. Em outros exemplos, o circuito 100 pode ser separado da(s) matriz(s) que inclui o elemento de memória 102 e/ou o bocal 104. Por exemplo, o circuito 100 pode ser formado em um cabo flexivel, uma placa de circuito, uma matriz, ou qualquer outra estrutura que esteja separada da(s) matriz(s) que inclui o elemento de memória 102 e/ou o bocal 104.
[0023] A Figura 2 é um diagrama de blocos de um sistema de exemplo, que pode incluir um sistema de impressão ou outro tipo de sistema de distribuição de fluido. O sistema inclui um controlador de ejeção de fluido 202 e um dispositivo de ejeção de fluido 204. O controlador de ejeção de fluido 202 é separado do dispositivo de ejeção de fluido 204. Por exemplo, em um sistema de impressão, o controlador de ejeção de fluido 202 é um controlador de acionamento de cabeça de impressão que é parte do sistema de impressão, enquanto o dispositivo de ejeção de fluido 204 é uma matriz de cabeça de impressão que é parte de um cartucho de impressão (que inclui tinta ou outro agente) ou pode estar localizada em outra estrutura.
[0024] O dispositivo de ejeção de fluido 204 inclui porções respectivas 204-1, 204-2 e 204-3. A porção 204-1 inclui um conjunto de bocais 206, que inclui um conjunto de bocais que são seletivamente controláveis para distribuir fluido. A porção 204-2 inclui uma memória de ID 208, tal como para armazenar dados de identificação do dispositivo de ejeção de fluido 204. A porção 204-3 inclui uma memória de queima 210, que pode ser utilizada para armazenar dados
Petição 870190072557, de 29/07/2019, pág. 15/51
8/26 relacionados com o conjunto de bocais 20 6, onde os dados podem incluir qualquer ou alguma combinação dos seguintes, como exemplos: localização de matriz, informações de região, informações de codificação de peso de gota, informações de autenticação, dados para habilitar ou desativar os bocais selecionados e assim por diante. O elemento de memória 102 da Figura 1 pode fazer parte da memória de queima 210 da Figura 2, em alguns exemplos.
[0025] Em alguns exemplos, a memória de ID 208 e a memória de queima 210 podem ser implementadas com diferentes tipos de memórias para formar um arranjo de memória hibrido. A memória de ID 208 pode ser implementada com uma memória somente de leitura automática programável eletricamente (EPROM), por exemplo. A memória de queima 210 pode ser implementada com uma memória de fusivel, onde a memória de fusivel inclui uma matriz de fusiveis que podem ser seletivamente sopradas (ou não sopradas) para programar dados para a memória de queima 210. Embora exemplos específicos de tipos de memórias sejam listados acima, note que em outros exemplos, a memória de ID 208 e a memória de queima 210 podem ser implementadas com outros tipos de memórias. Em alguns casos, a memória de ID 208 e a memória de queima 210 podem ser implementadas com o mesmo tipo de memória.
[0026] Além disso, embora tipos específicos de dados sejam indicados como sendo armazenados pela memória de ID 208 e pela memória de queima 210, é notado que em outros exemplos, as memórias 208 e 210 podem armazenar outros tipos de dados adicionais.
[0027] Em alguns exemplos, as porções 204-1, 204-2,
Petição 870190072557, de 29/07/2019, pág. 16/51
9/26 e 204-3 do dispositivo de ejeção de fluido 204 podem ser formadas em uma matriz comum (isto é, uma matriz de ejeção de fluido) tal que o conjunto de bocais 20 6, memória de ID 208, e memória de queima 210 são formadas em uma única matriz. Em outros exemplos, a porção 204-1 pode ser implementada em uma matriz (a matriz de ejeção de fluido que inclui o conjunto de bocais 206), enquanto as porções 204-2 e 204-3 são implementadas em uma matriz separada (ou respectivas matrizes separadas). Por exemplo, a memória de ID 208 e a memória de queima 210 podem ser formadas em uma segunda matriz que é separada da matriz de ejeção de fluido, ou alternativamente, a memória de ID 208 e a memória de queima 210 podem ser formadas em diferentes matrizes separadas da matriz de ejeção de fluido. Em outros exemplos, a memória de ID 208 e o conjunto de bocais 206 podem fazer parte de uma matriz, enquanto a memória de queima 210 é parte de outra matriz. Em outros exemplos, a memória de queima 210 e o conjunto de bocais 206 podem ser parte de uma matriz, e a memória de ID 208 é parte de outra matriz. Em outros exemplos, parte da memória de ID 208 pode estar em uma matriz, e outra parte da memória de ID 208 pode estar em outra matriz. Ainda em outros exemplos, parte da memória de queima 210 pode fazer parte de uma matriz, e outra parte da memória de ID 208 pode fazer parte de outra matriz.
[0028] O seguinte são exemplos adicionais de arranjos diferentes. Em um primeiro arranjo, como mostrado na Figura 2A, tanto a memória de ID 208 como a memória de queima 210 podem estar em uma matriz de ejeção de fluido 220. A linha de ID é utilizada para comunicar dados entre o controlador de ejeção de fluido 202 e a memória de ID 208.
Petição 870190072557, de 29/07/2019, pág. 17/51
10/26 na matriz de ejeção de fluido, e a linha de queima é utilizada para comunicar dados entre o controlador de ejeção de fluido 202 e a memória de queima 210 na matriz de ejeção de fluido.
[0029] Em um segundo arranjo, como mostrado na Figura 2B, a memória de ID 208 é parte da matriz de ejeção de fluido 220, e a memória de queima 210 é parte de uma segunda matriz 222. A linha de ID é usada para comunicar dados entre o controlador de ejeção de fluido 202 e a memória de ID 208 na matriz de ejeção de fluido 220 e a linha de queima é utilizada para comunicar dados entre o controlador de ejeção de fluido 202 e a memória de queima 210 na segunda matriz 222.
[0030] Em um terceiro arranjo, como mostrado na Figura 2C, a memória de queima 210 é parte da matriz de ejeção de fluido 220, e a memória de ID 208 é parte de uma segunda matriz 222. A linha de ID é usada para comunicar dados entre o controlador de ejeção de fluido 202 e a memória de ID 208 na segunda matriz 222, e a linha de queima é
utilizada para comunicar dados entre o controlador de ejeção
de fluido 202 e a memória de queima 210 na matriz de ejeção
de fluido 220 .
[0031] Em um quarto arranjo, como mostrado na Figura
2D, a memória de ID 208 e a memória de queima 210 são uma
segunda matriz 220 separada da matriz de ejeção de fluido 220. A linha de ID é usada para comunicar dados entre o controlador de ejeção de fluido 202 e a memória de ID 208 na segunda matriz 222, e a linha de queima é utilizada para comunicar dados entre o controlador de ejeção de fluido 202 e a memória de queima 210 na segunda matriz 222.
[0032] Em um quinto arranjo, como mostrado na Figura 2E, tanto uma primeira parte 208-1 da memória de ID como uma
Petição 870190072557, de 29/07/2019, pág. 18/51
11/26 primeira parte 210-1 da memória de queima podem estar na matriz de ejeção de fluido 220, e uma segunda parte 208-2 da memória de ID e uma segunda parte 210-2 da memória de queima podem estar em uma segunda matriz 222. A linha de ID é utilizada para comunicar dados entre o controlador de ejeção de fluido 202 e as partes de memória de ID 208-1 e 208 -2 na matriz de ejeção de fluido 220 e a segunda matriz 222, e a linha de queima é utilizada para comunicar dados entre o controlador de ejeção de fluido 202 e as partes de memória de queima 210-1 e 210-2 na matriz de ejeção de fluido 220 e a segunda matriz 222.
[0033] Em um sexto arranjo, como mostrado na Figura 2F, uma primeira parte 208-1 da memória de ID e a memória de queima 210 pode estar na matriz de ejeção de fluido 220, e uma segunda parte 208-2 da memória de ID pode estar em uma segunda matriz 222. A linha de ID é utilizada para comunicar dados entre o controlador de ejeção de fluido 202 e as partes de memória de ID 208-1 e 208-2 na matriz de ejeção de fluido 220 e a segunda matriz 222, e a linha de queima é utilizada para comunicar dados entre o controlador de ejeção de fluido 202 e a memória de queima 210 na matriz de ejeção de fluido 220 .
[0034] Em um sétimo arranjo, como mostrado na Figura 2G, a memória de ID 208 e uma primeira parte 210-1 da memória de queima podem estar na matriz de ejeção de fluido 220, e uma segunda parte 210-2 da memória de queima pode estar em uma segunda matriz 222. A linha de ID é usada para comunicar dados entre o controlador de ejeção de fluido 202 e a memória de ID 208 na matriz de ejeção de fluido 220, e a linha de queima é usada para comunicar dados entre o controlador de
Petição 870190072557, de 29/07/2019, pág. 19/51
12/26 ejeção de fluido 202 e as partes de memória de queima 210-1 e 210-2 na matriz de ejeção de fluido 220 e a segunda matriz 222 .
[0035] Em outros arranjos de exemplo, mais de uma segunda matriz pode ser empregada além da matriz de ejeção de fluido, onde a (s) parte (s) de memória de ID e/ou a (s) parte (s) de memória de queima podem ser distribuídas pelas múltiplas segundas matrizes.
[0036] Além disso, embora a Figura 2 mostre um exemplo onde existem dois tipos diferentes de memórias, notase que em outros exemplos, apenas um tipo de memória pode ser incluido no dispositivo de ejeção de fluido 204.
[0037] O dispositivo de ejeção de fluido 204 está associado a um circuito de controle 212 que é responsivo a vários sinais de controle comunicados através de linhas de controle 214 para controlar a ativação ou acesso do conjunto de bocais 206, a memória de ID 208 e a memória de queima 210. As linhas de controle 214 incluem uma linha de queima, uma linha de CSYNC, uma linha de seleção, uma linha de dados de endereço, uma linha de ID e outras linhas. Em outros exemplos, pode haver várias linhas de queima e/ou várias linhas de seleção e/ou várias linhas de dados de endereço.
[0038] O circuito de controle 212 inclui um seletor 216 (que é semelhante ao seletor 106 da Figura 1). O seletor 216 pode selecionar um do conjunto de bocais 206 e a memória de queima 210, com base no valor de uma linha de dados (que na Figura 2 é a linha de ID usada para gravar e ler dados de identificação da memória de ID 208).
[0039] A linha de queima é usada para controlar a ativação do conjunto de bocais 206, quando o conjunto de
Petição 870190072557, de 29/07/2019, pág. 20/51
13/26 bocais 206 é selecionado pelo seletor 216 em resposta a um primeiro valor da linha de ID. Um sinal de queima transportado pela linha de queima quando ajustado para um primeiro estado faz com que um respectivo bocal (ou bocais) seja ativado se esse bocal (ou bocais) for endereçado com base nos valores das linhas de dados de endereço e seleção. Se o sinal de queima estiver em um segundo valor diferente do primeiro valor, o bocal (ou bocais) não será ativado.
[0040] O sinal de CSYNC é usado para iniciar um endereço (referido como Ax e Ay na discussão subsequente) no dispositivo de ejeção de fluido 204. A linha de seleção pode ser usada para selecionar certos bocais ou elementos de memória. A linha de dados de endereço é usada para transportar um bit de endereço (ou bits de endereço) para endereçar um bocal ou elemento de memória especifico (ou um grupo especifico de bocais ou grupo de elementos de memória).
[0041] De acordo com algumas implementações da presente divulgação, para aumentar a flexibilidade e reduzir o número de blocos de entrada/saida (E/S) que precisam ser fornecidos no dispositivo de ejeção de fluido 204, cada linha de queima e a linha de ID (ou, mais geralmente, uma linha de dados) executa tanto as tarefas primárias e secundárias. Como mencionado acima, a tarefa primária da linha de queima é ativar o(s) bocal(s) selecionado(s). A tarefa secundária da linha de queima é comunicar dados da memória de queima 210. Desta maneira, um caminho de dados pode ser fornecido entre o controlador de ejeção de fluido 202 e a memória de queima 210 (sobre a linha de queima), sem ter que fornecer uma linha de dados separada entre o controlador de ejeção de fluido 202 e o dispositivo de ejeção de fluido 204.
Petição 870190072557, de 29/07/2019, pág. 21/51
14/26 [0042] A tarefa primária da linha de ID é comunicar dados da memória de ID 208. A tarefa secundária da linha de ID é fazer com que o seletor 216 selecione um do conjunto de bocais 206 e a memória de queima 210. Desta maneira, uma linha de queima comum pode ser usada para controlar a ativação do conjunto de bocais 206 e para comunicar dados da memória de queima 210, onde a linha de ID é usada para selecionar quando o conjunto de bocais 206 é controlado pela linha de queima e quando a linha de queima pode ser usado para comunicar dados da memória de queima 210.
[0043] A Figura 3 é um diagrama esquemático de um circuito que inclui um elemento de ativação de bocal 302 e um elemento de memória 304. Em alguns exemplos, o elemento de ativação de bocal 302 está na forma de um resistor térmico que quando ativado aquece fluido em uma câmara de fluido de um bocal, para fazer com que o fluido seja ejetado de um orificio de fluido do bocal. Em outros exemplos, o elemento de ativação de bocal pode incluir um elemento piezoelétrico ou outro tipo de elemento de ativação de bocal. O elemento de memória 304 pode fazer parte da memória de queima 210 da Figura 2, em alguns exemplos.
[0044] Na Figura 3, um primeiro comutador (que pode ser implementado usando um transistor 306) é conectado em série com o elemento de ativação de bocal 302 entre a linha de queima e um nó NI. Um segundo comutador (que pode ser implementado usando um transistor 308) é conectado em série com o elemento de memória 304 entre a linha de queima e o nó NI. O transistor 306 tem uma porta controlada por ID, e o transistor 308 tem uma porta controlada por ID. ID representa um inverso de ID. Por exemplo, o ID pode ser fornecido para
Petição 870190072557, de 29/07/2019, pág. 22/51
15/26 uma entrada de um inversor, que produz ID.
[0045] Assim, quando o transistor 308 é ligado por ID (definido para um valor ativo, como um valor alto), o transistor 306 é desligado por desligar ID (uma vez que ID é definido para um valor inativo, como um valor baixo). Por outro lado, quando o transistor 306 é ligado por ID (definido para um valor ativo tal como um valor alto), o transistor 308 está desligado.
[0046] Desta maneira, os transistores 306 e 308 podem selecionar ou o elemento de ativação de bocal 302 ou o elemento de memória 304. Os transistores 306 e 308 no arranjo da Figura 3 são parte do seletor 106 (Figura 1) ou seletor 216 (Figura 2).
[0047] A Figura 3 descreve ainda um comutador (implementado como um transistor 310) entre o nó NI e uma tensão de referência 312, tal como terra. A porta do transistor 310 está ligada a uma saida de um decodificador 314, que recebe uma entrada de endereço. O decodificador 314 pode fazer parte do circuito de controle 212 mostrado na Figura 2.
[0048] A entrada de endereço inclui um endereço fornecido pelo (s) bit (s) de endereço da linha de dados de endereço, e sinais Ax e Ay. Os sinais Ax e Ay são emitidos por um gerador de endereço (não mostrado na Figura 3) em resposta à linha de seleção e a linha de CSYNC, em alguns exemplos. Apesar de uma entrada de endereço especifica estar representada na Figura 3, é de notar que o decodificador 314 geralmente recebe um endereço como entrada e controla a ativação do transistor 310 com base no endereço. O decodificador pode ativar ou manter eficazmente desativado
Petição 870190072557, de 29/07/2019, pág. 23/51
16/26 o elemento de ativação de bocal 302 ou o elemento de memória 304 (conforme selecionado pela linha de ID) em resposta à entrada de endereço.
[0049] Em geral, de acordo com a Figura 3, um circuito para uso com um elemento de memória e um bocal para saída de fluido inclui uma linha de dados, uma linha de queima e um seletor. O seletor inclui um primeiro comutador responsive a um primeiro valor da linha de dados para selecionar o elemento de memória e inclui um segundo comutador responsive a um segundo valor da linha de dados para selecionar o bocal. A linha de queima controla a ativação do bocal em resposta ao bocal selecionado pelo seletor e para comunicar os dados do elemento de memória em resposta ao elemento de memória que está sendo selecionado pelo seletor. O circuito inclui ainda um decodificador responsive a uma entrada de endereço para selecionar o elemento de memória ou o bocal.
[0050] A Figura 4 é um diagrama esquemático de outro arranjo de exemplo para ativar/acessar seletivamente o elemento de ativação de bocal 302 e o elemento de memória 304. Na Figura 4, um primeiro transistor 402 é conectado em série com o elemento de ativação de bocal 302 entre a linha de queima e uma tensão de referência, e um segundo transistor 404 é conectado em série com o elemento de memória 304 entre a linha de queima e uma tensão de referência.
[0051] A porta do transistor 402 está ligada a um primeiro arranjo 405 de comutadores que incluem um transistor 406 (controlado por ID) e um transistor 408 (controlado por ID) . O transistor 406 quando ligado por ID conecta a saída do decodificador 314 à porta do transistor 402. O transistor
Petição 870190072557, de 29/07/2019, pág. 24/51
17/26
408 é conectado entre a porta do transistor 402 e uma tensão de referência.
[0052] A porta do transistor 404 é conectada a um segundo arranjo 409 de comutadores incluindo um transistor 410 e um transistor 412. A porta do transistor 410 é conectada a ID, e a porta do transistor 412 é conectada a ID. O transistor 410, quando ligado, conecta a saida do decodificador 314 à porta do transistor 404, e o transistor 412 é conectado entre a porta do transistor 404 e uma tensão de referência.
[0053] Com base nas conexões alternadas de ID e ID para as portas dos respectivos transistores 406, 408, 410 e 412, o primeiro arranjo 405 de comutadores incluindo os transistores 406 e 408 é ativado quando ID está em um estado ativo para ligar a saida de decodif icador à porta do transistor 402. Por outro lado, o segundo arranjo 409 de comutadores incluindo os transistores 410 e 412 é ativado em resposta a ID estando em um estado ativo para ligar a saida de decodificador à porta do transistor 404.
[0054] Cada arranjo 405 ou 409 de comutadores quando desativado isola a saida do decodificador da respectiva porta do transistor 402 ou 404.
[0055] No arranjo da Figura 4, os arranjos 405 e 409
dos comutadores são parte do seletor 106 (Figura 1) ou
seletor 216 (Figura 2) . 0 decodif icador 314 é parte do
circuito de controle 212 da Figura 2.
[0056] Em geral, de acordo com a Figura 4, um
circuito para uso com um elemento de memória e um bocal para saida de fluido inclui uma linha de dados, uma linha de queima e um seletor. O seletor inclui um primeiro arranjo de
Petição 870190072557, de 29/07/2019, pág. 25/51
18/26 comutador responsive a um primeiro valor da linha de dados para selecionar o elemento de memória e inclui um segundo arranjo de comutador responsive a um segundo valor da linha de dados para selecionar o bocal. A linha de queima controla a ativação do bocal em resposta ao bocal ser selecionado pelo seletor e para comunicar os dados do elemento de memória em resposta ao elemento de memória ser selecionado pelo seletor. 0 circuito inclui ainda um decodificador responsive a uma entrada de endereço para selecionar o elemento de memória ou o bocal.
[0057] As Figuras 3 e 4 descrevem arranjos de exemplo onde apenas um decodificador é utilizado para endereçar o elemento de ativação de memória 302 e o elemento de memória 304. Em exemplos alternativos, múltiplos decodificadores podem ser utilizados para endereçar o elemento de ativação de memória 302 e o elemento de memória 304, respectivamente. Um exemplo de tal arranjo de decodificador duplo é mostrado na Figura 5.
[0058] Na Figura 5, o elemento de ativação de memória 302 e um transistor 502 são conectados em série entre a linha de queima e uma tensão de referência. O elemento de ativação de memória 304 é conectado em série com os transistores 504 e 506 entre a linha de queima e uma tensão de referência.
[0059] A porta do transistor 502 é controlada por um primeiro decodificador que inclui os transistores 508, 510, 512, 514 e 516. Sn representa um sinal de seleção, enquanto Sn-i representa outro sinal de seleção. Os sinais de seleção Sn e Sn-í são comunicados através de uma linha de seleção. O sinal de seleção Sn-i pode ser ativado antecipadamente em relação ao sinal de seleção Sn.
Petição 870190072557, de 29/07/2019, pág. 26/51
19/26 [0060] 0 transistor 508 é disposto como um diodo, e é um transistor de pré-carga para pré-carregar a porta do transistor 508 conectada a uma fonte do transistor 508. O sinal de seleção Sn-i é acoplado através do transistor de pré-carga 508 para a porta do transistor 502.
[0061] O transistor 510 é conectado entre a porta do transistor 502 e um nó N2 . Os transistores 512, 514 e 516 são conectados em paralelo entre o nó N2 e uma tensão de referência. A porta do transistor 512 é conectada a Ay, a porta do transistor 514 está conectada a Ax, e a porta do transistor 516 está conectada a um bit de dados de endereço Dx. A combinação de Ax, Ay, Dx, Sn e Sn-i forma a entrada de endereço para o primeiro decodificador.
[0062] Na Figura 5, outro transistor 518 é conectado em paralelo com os transistores 512, 514 e 516. A porta do transistor 518 é conectada a ID. O transistor 518 é parte do seletor (106 ou 216), enquanto o primeiro decodificador (incluindo os transistores 508, 510, 512, 514 e 516) é parte do circuito de controle 212.
[0063] A porta do transistor 504 é conectada a um segundo decodificador que inclui os transistores 520, 522, 524, 526 e 528. Os transistores 520, 522, 524, 526 e 528 do segundo decodificador são conectados na mesma maneira como os correspondentes transistores 508, 510, 512, 514 e 516 do primeiro decodificador.
[0064] Como ainda mostrado na Figura 5, a porta do transistor 506 está ligada a ID. O transistor 506 é parte do seletor (106 ou 216), enquanto o segundo decodificador incluindo os transistores 520, 522, 524, 526 e 528 é parte do circuito de controle 212.
Petição 870190072557, de 29/07/2019, pág. 27/51
20/26 [0065] Como mostrado na Figura 5, dois decodificadores separados são usados para controlar os respectivos transistores 502 e 504 que estão conectados ao elemento de ativação de bocal 302 e ao elemento de memória 304, respectivamente.
[0066] Quando o ID está em um estado ativo (por exemplo, estado alto), o transistor 518 faz com que a porta do transistor 502 permaneça descarregada (ou seja, desabilita a porta do transistor 502), de tal forma que o elemento de ativação de bocal 302 é mantido desativado. Por outro lado, quando ID está no estado ativo (por exemplo, estado alto), um caminho de sinal é estabelecido através do transistor 506, de modo que quando o transistor 504 é ligado baseado em uma entrada de endereço para o segundo decodificador, um dado do elemento de memória 304 pode ser comunicado através da linha de queima.
[0067] Por outro lado, quando ID está em um estado inativo (por exemplo, estado baixo), o transistor 506 permanece desligado, de tal forma que o elemento de memória 304 é desabilitado. No entanto, quando o ID está em um estado inativo (por exemplo, estado baixo), o transistor 518 está desligado, de modo que a porta do transistor 502 pode ser carregada para um estado ativo (isto é, o transistor 518 permite a pré-carga da porta do transistor 502) para ligar o transistor 502 quando a entrada de endereço para o primeiro decodificador faz com que o primeiro decodificador ative a porta do transistor 502.
[0068] Em geral, de acordo com a Figura 5, um circuito para uso com um elemento de memória e um bocal para saida de fluido inclui uma linha de dados, uma linha de
Petição 870190072557, de 29/07/2019, pág. 28/51
21/26 queima e um seletor. 0 seletor inclui um primeiro comutador responsive a um primeiro valor da linha de dados para selecionar o elemento de memória, e inclui um segundo comutador responsive a um segundo valor da linha de dados para selecionar o bocal. A linha de queima controla a ativação do bocal em resposta ao bocal selecionado pelo seletor e para comunicar os dados do elemento de memória em resposta ao elemento de memória que está sendo selecionado pelo seletor. 0 circuito inclui ainda um primeiro decodificador responsive a uma entrada de endereço para selecionar o elemento de memória e inclui um segundo decodificador responsive à entrada de endereço para selecionar o bocal.
[0069] Na Figura 5, o transistor 506 controlado pela linha de ID é conectado entre o transistor 504 e uma tensão de referência. Em outras variantes, o transistor 506 controlado pela linha de ID pode ser movido para uma porção diferente do circuito. Em uma tal variante, como mostrado na Figura 5A, o transistor 506 é conectado entre a linha de queima e o elemento de memória 304. Alternativamente, em outra variante mostrada na Figura 5B, o transistor 506 controlado pela linha de ID é conectado como um comutador de habilitação para a porta do transistor 504 - isto é, o dreno do transistor 506 é conectado ao nó comum que conecta a fonte do transistor 520 e o dreno do transistor 522, e a fonte do transistor 506 é conectada à porta do transistor 504.
[0070] A Figura 6 descreve um arranjo de exemplo que usa o circuito da Figura 5. O arranjo da Figura 6 inclui a memória de ID 208, a memória de queima 210, e o conjunto de bocais 206. Na Figura 6, a memória de queima 210 inclui o
Petição 870190072557, de 29/07/2019, pág. 29/51
22/26 elemento de memória 304 e os transistores 504, 506, 520, 522, 524, 526 e 528. Note que o arranjo dos circuitos na memória de queima 210 mostrada na Figura 6 pode ser repetido para outros elementos de memória da memória de queima 210.
[0071] O conjunto de bocais 206 inclui o elemento de ativação de bocal 302 e transistores 502, 508, 510, 512, 514, 516 e 518. O arranjo de circuito mostrado na Figura 6 para o conjunto de bocais 206 pode ser repetido para outros elementos de ativação de bocal do conjunto de bocais 206.
[0072] Como mostrado na Figura 6, Ax e Ay são emitidos por um gerador de endereço 602, tal como em resposta a um sinal de seleção na linha de seleção e um sinal de CSYNC na linha CSYNC, por exemplo.
[0073] A memória de ID 208 inclui um elemento de memória 604, 608, 610 e 612 conectado em série entre a linha de ID e uma tensão de referência. Quando os transistores 608, 610 e 612 estão ligados, o elemento de memória 604 é endereçado, de tal modo que os dados do elemento de memória 604 podem ser comunicados através da linha de ID. As portas dos transistores 608, 610 e 612 estão ligadas às saidas de um decodificador de registrador de desvio 614, que recebe os bits de dados de endereço D [] (e também seleciona linhas).
[0074] O decodificador de registrador de desvio 614 inclui registradores de desvio ligados a cada um dos bits de dados de endereço D [] que são introduzidos no decodificador de registrador de desvio 614. Cada registradores de desvio inclui uma série de células de registrador de desvio, que podem ser implementadas como flip-flops, outros elementos de armazenamento ou quaisquer circuitos de amostra e retenção (como circuitos para pré-carregar e avaliar bits de dados de
Petição 870190072557, de 29/07/2019, pág. 30/51
23/26 endereço) que podem manter seus valores até a próxima seleção dos elementos de armazenamento. A saída de uma célula de registrador de desvio na série pode ser fornecida para a entrada da próxima célula de registrador de desvio para realizar a troca de dados através do registrador de desvio. Os bits de dados de endereço fornecidos através de cada registrador de desvio são conectados à porta de um dos transistores 608, 610 e 612. Ao usar registradores de desvio no decodificador de registrador de desvio 614, um pequeno número de bits de dados de endereço, D [], pode ser usado para selecionar um espaço de endereçamento maior. Por exemplo, cada registrador de desvio pode incluir 8 (ou qualquer outro número de) células de registrador de desvio. Assumindo que três bits de dados de endereço são introduzidos no decodificador de registrador de desvio 614 que inclui três registradores de desvio, cada um com comprimento 8, então o espaço de endereço que pode ser endereçado pelo decodificador de registrador de desvio 614 é 512 bits (em vez de apenas 8 bits se três bits de endereço D [] são utilizados sem utilizar os registradores de desvio do decodificador de registrador de desvio 614).
[0075] As temporizações dos vários sinais mostrados na Figura 6 são controladas de modo que não ocorra corrupção de dados durante a programação do elemento de memória 604 da memória de ID 208, programação do elemento de memória 304 da memória de queima 210, e ativação do elemento de ativação de bocal 302 do conjunto de bocais 206. Por outras palavras, quando a memória de ID 208 está sendo acessada, a memória de queima 210 e conjunto de bocais 206 são controlados para serem inativos. Por outro lado, quando a memória de queima
Petição 870190072557, de 29/07/2019, pág. 31/51
24/26
210 está sendo acessada, a memória de ID 208 no conjunto de bocais 206 é controlada para ser. Quando o conjunto de bocais 206 está sendo ativado, a memória de ID 208 e a memória de queima 210 são controladas para estarem inativas.
[0076] Em exemplos adicionais, se forem utilizadas múltiplas linhas de queima, então os dados podem ser lidos a partir dos elementos de memória da memória de queima 210 em paralelo, para aumentar a eficiência no acesso à memória de queima 210 sobre as linhas de queima.
[0077] A Figura 7 é um diagrama esquemático de outro arranjo de exemplo, que utiliza um decodificador semelhante ao primeiro decodificador da Figura 5 (incluindo os transistores 508, 510, 512, 514 e 516) para controlar a porta do transistor 502 que está conectada em série com o elemento de ativação de bocal 302 e uma tensão de referência. Além disso, o transistor 518 (conectado em paralelo com os transistores 508, 510, 512, 514 e 516) é controlado por ID.
[0078] O elemento de memória 304 é conectado em série com os transistores 702, 706, 708 e 710. O transistor 702 é controlado por ID, e as portas dos transistores 706, 708 e 710 são conectadas às saídas de um decodificador de registrador de desvio 712. O decodificador de registrador de desvio 712 está disposto de modo semelhante ao decodificador de registrador de desvio 614 da Figura 6. O decodificador de registrador de desvio 712 inclui múltiplos registradores de desvio para receber bits de dados de endereço correspondentes D []. Além disso, o decodificador de registrador de desvio 712 inclui também uma seleção de entrada para receber o sinal de seleção Sn; se Sn estiver ativo, então os registradores de desvio do decodificador de registrador de desvio 712 podem
Petição 870190072557, de 29/07/2019, pág. 32/51
25/26 receber os respectivos bits de dados de endereço D [] e desviar os bits de endereço ao longo das células de registrador de desvio correspondentes.
[0079] Quando o ID está em um estado ativo (por exemplo, um estado alto), o elemento de memória 304 é selecionado se os bits de dados de endereço D [] e o sinal de seleção Sn corresponderem ao elemento de memória 304. Quando ID está em um estado inativo (por exemplo, um estado baixo), o elemento de ativação de bocal de memória 302 é selecionado se os bits de dados de endereço D [] e o sinal de seleção Sn corresponderem ao elemento de ativação de bocal 302 .
[0080] Os transistores 702 e 518 da Figura 7 fazem parte do seletor 106 ou 216, e o decodificador (incluindo os transistores 508, 510, 512, 514 e 516) e o decodificador de registrador de desvio 712 fazem parte do circuito de controle 212 da Figura 2.
[0081] Em geral, de acordo com a Figura 7, um circuito para uso com um elemento de memória e um bocal para saida de fluido inclui uma linha de dados, uma linha de queima e um seletor. O seletor inclui um primeiro comutador responsive a um primeiro valor da linha de dados para selecionar o elemento de memória e inclui um segundo comutador responsive a um segundo valor da linha de dados para selecionar o bocal. A linha de queima controla a ativação do bocal em resposta ao bocal selecionado pelo seletor e para comunicar os dados do elemento de memória em resposta ao elemento de memória que está sendo selecionado pelo seletor. O circuito inclui ainda um decodificador responsive a uma entrada de endereço para selecionar o bocal,
Petição 870190072557, de 29/07/2019, pág. 33/51
26/26 inclui um decodificador de registrador de desvio responsive à entrada de endereço para selecionar o elemento de memória.
[0082] A Figura 8 representa um dispositivo (por exemplo, um cartucho ou outro tipo de dispositivo) que possui uma ou mais matrizes 800 incluindo um elemento de memória 802, um bocal 804, uma linha de queima acoplada ao bocal 804 e o elemento de memória 802 e uma linha de dados. O dispositivo inclui ainda um seletor 806 responsive à linha de dados para selecionar o elemento de memória 802 ou o bocal 804, onde o seletor 806 seleciona o elemento de memória 802 responsive à linha de dados tendo um primeiro valor e seleciona o bocal 804 responsive à linha de dados com um segundo valor diferente do primeiro valor. A linha de queima controla a ativação do bocal 804 em resposta ao bocal 804 ser selecionado pelo seletor 806, e comunica os dados do elemento de memória 802 em resposta ao elemento de memória 802 ser selecionado pelo seletor 806.
[0083] Na descrição anterior, numerosos detalhes são estabelecidos para fornecer uma compreensão do assunto aqui divulgado. No entanto, implementações podem ser praticadas sem alguns desses detalhes. Outras implementações podem incluir modificações e variações dos detalhes discutidos acima. Pretende-se que as reivindicações anexas cubram tais modificações e variações.

Claims (17)

  1. REIVINDICAÇÕES
    1. Circuito para uso com um elemento de memória e um bocal para emitir fluido, o circuito caracterizado pelo fato de que compreende:
    uma linha de dados;
    uma linha de queima; e um seletor responsive à linha de dados para selecionar o elemento de memória ou o bocal, em que o seletor é para selecionar o elemento de memória responsive à linha de dados tendo um primeiro valor, e para selecionar o bocal responsive à linha de dados tendo um segundo valor diferente do primeiro valor, em que a linha de dados é para comunicar dados de outro elemento de memória, a linha de queima para controlar ativação do bocal em resposta ao bocal ser selecionado pelo seletor, e para comunicar dados do elemento de memória em resposta ao elemento de memória ser selecionado pelo seletor.
  2. 2. Circuito, de acordo com a reivindicação 1, caracterizado pelo fato de que compreende ainda:
    um decodificador para receber um endereço e para habilitar o elemento de memória para acesso em resposta ao endereço.
  3. 3. Circuito, de acordo com a reivindicação 2, caracterizado pelo fato de que o decodif icador é para habilitar o bocal para ativação em resposta ao endereço.
  4. 4. Circuito, de acordo com a reivindicação 3, caracterizado pelo fato de que o seletor compreende:
    um primeiro comutador para conectar para o elemento de memória, o primeiro comutador ativado quando a linha de dados tem o primeiro valor; e
    Petição 870190072557, de 29/07/2019, pág. 35/51
    2/5 um segundo comutador para conectar a um elemento de ativação de bocal do bocal, o segundo comutador ativado quando a linha de dados tem o segundo valor.
  5. 5. Circuito, de acordo com a reivindicação 4, caracterizado pelo fato de que o primeiro comutador compreende um primeiro transistor para conectar em série com o elemento de memória, e o segundo comutador compreende um segundo transistor para conectar em série com o elemento de ativação de bocal, e em que uma porta do primeiro transistor é conectada para a linha de dados, e uma porta do segundo transistor é conectada para um inverso da linha de dados.
  6. 6. Circuito, de acordo com a reivindicação 3, caracterizado pelo fato de que o seletor compreende:
    um primeiro comutador para conectar uma saída do decodificador a um primeiro transistor em série com o elemento de memória em resposta à linha de dados tendo o primeiro valor; e um segundo comutador para conectar a saída do decodificador a um segundo transistor em série com um elemento de ativação de bocal do bocal em resposta à linha de dados tendo o segundo valor.
  7. 7. Circuito, de acordo com a reivindicação 2, caracterizado pelo fato de que o decodificador é um primeiro decodificador, e o circuito compreende ainda:
    um segundo decodificador para receber o endereço e para habilitar um elemento de ativação de bocal do bocal para ativação em resposta ao endereço.
  8. 8. Circuito, de acordo com a reivindicação 1, caracterizado pelo fato de que o elemento de memória é um
    Petição 870190072557, de 29/07/2019, pág. 36/51
    3/5 primeiro elemento de memória, e em que a linha de dados é para comunicar dados de um segundo elemento de memória responsive ao segundo elemento de memória ser habilitado para acesso, em que o segundo elemento de memória é de um tipo de memória diferente do primeiro elemento de memória.
  9. 9. Circuito, de acordo com a reivindicação 1, caracterizado pelo fato de que compreende ainda:
    um decodificador para receber um endereço e para habilitar um elemento de ativação de bocal do bocal para ativação em resposta ao endereço.
  10. 10. Circuito, de acordo com a reivindicação 9, caracterizado pelo fato de que compreende ainda:
    registradores de desvio para receber entradas de endereço e para habilitar o elemento de memória para acesso em resposta às entradas de endereço.
  11. 11. Circuito para uso com um elemento de memória e um bocal para emitir fluido, o circuito caracterizado pelo fato de que compreende:
    um seletor compreendendo:
    um primeiro transistor para selecionar o elemento de memória para acesso responsive a uma linha de dados sendo definida para um primeiro valor;
    um segundo transistor para selecionar um elemento de ativação de bocal do bocal para ativação responsive à linha de dados sendo definida para um segundo valor diferente do primeiro valor; e uma linha de queima para comunicar dados do elemento de memória em resposta ao primeiro transistor selecionar o elemento de memória para acesso, e para ativar o elemento de ativação de bocal em resposta ao segundo
    Petição 870190072557, de 29/07/2019, pág. 37/51
    4/5 transistor selecionar o elemento de ativação de bocal de um bocal para ativação.
  12. 12. Circuito, de acordo com a reivindicação 11, caracterizado pelo fato de que o primeiro transistor é para ser conectado em série com o elemento de memória e um terceiro transistor controlado por um transistor de précarga que acopla um sinal de seleção para uma porta do terceiro transistor.
  13. 13. Circuito, de acordo com a reivindicação 11, caracterizado pelo fato de que o segundo transistor é para:
    desativar uma porta de um terceiro transistor conectado em série com o elemento de ativação de bocal, em resposta à linha de dados sendo definida para o primeiro valor, e habilitar pré-carga da porta do terceiro transistor, em resposta à linha de dados sendo definida para o segundo valor.
  14. 14. Aparelho caracterizado pelo fato de que compreende:
    uma ou mais matrizes que compreendem:
    um bocal para emitir um fluido de impressão;
    um elemento de memória;
    uma linha de queima acoplada ao bocal e o elemento de memória;
    uma linha de dados; e um seletor responsive à linha de dados para selecionar o elemento de memória ou o bocal, em que o seletor é para selecionar o elemento de memória responsive à linha de dados tendo um primeiro valor, e para selecionar o bocal responsive à linha de dados tendo um segundo valor diferente do primeiro valor, a linha de queima para controlar ativação do bocal
    Petição 870190072557, de 29/07/2019, pág. 38/51
    5/5 em resposta ao bocal ser selecionado pelo seletor, e para comunicar dados do elemento de memória em resposta ao elemento de memória ser selecionado pelo seletor.
  15. 15. Aparelho, de acordo com a reivindicação 14, caracterizado pelo fato de que a uma ou mais matrizes compreendem:
    um primeiro tipo de memória compreendendo o elemento de memória;
    um segundo tipo diferente de memória incluindo um elemento de memória adicional, em que a linha de dados é uma linha de dados para comunicar dados do elemento de memória adicional.
  16. 16. Aparelho, de acordo com a reivindicação 14, caracterizado pelo fato de que a uma ou mais matrizes compreendem uma matriz de ejeção de fluido que compreende o bocal.
  17. 17. Aparelho, de acordo com a reivindicação 16, caracterizado pelo fato de que a uma ou mais matrizes compreendem outra matriz separada da matriz de ejeção de fluido, a outra matriz compreendendo o elemento de memória.
BR112019015593-7A 2017-07-06 2017-07-06 Seletores para bocais e elementos de memória BR112019015593A2 (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2017/040881 WO2019009904A1 (en) 2017-07-06 2017-07-06 SELECTORS FOR NOZZLES AND MEMORY ELEMENTS

Publications (1)

Publication Number Publication Date
BR112019015593A2 true BR112019015593A2 (pt) 2020-03-17

Family

ID=59363280

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112019015593-7A BR112019015593A2 (pt) 2017-07-06 2017-07-06 Seletores para bocais e elementos de memória

Country Status (23)

Country Link
US (3) US11351776B2 (pt)
EP (3) EP3895898A1 (pt)
JP (1) JP6886025B2 (pt)
KR (2) KR102380811B1 (pt)
CN (2) CN110234508B (pt)
AU (3) AU2017422642B2 (pt)
BR (1) BR112019015593A2 (pt)
CA (1) CA3050240C (pt)
CL (1) CL2019002146A1 (pt)
DK (1) DK3758941T3 (pt)
ES (2) ES2961731T3 (pt)
HR (1) HRP20231125T1 (pt)
HU (2) HUE063092T2 (pt)
IL (1) IL268312B (pt)
MX (1) MX2019008960A (pt)
PH (1) PH12019501747A1 (pt)
PL (2) PL3758941T3 (pt)
PT (1) PT3758941T (pt)
RU (1) RU2747446C1 (pt)
SG (1) SG11201906782WA (pt)
TW (1) TWI679127B (pt)
WO (1) WO2019009904A1 (pt)
ZA (1) ZA201904937B (pt)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ES2961731T3 (es) 2017-07-06 2024-03-13 Hewlett Packard Development Co Selectores para boquillas y elementos de memoria
JP7218586B2 (ja) * 2019-01-28 2023-02-07 セイコーエプソン株式会社 プリントヘッド、及びアクティベーションシステム
KR20210103578A (ko) * 2019-02-06 2021-08-23 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 메모리 셀을 포함하는 집적 회로
AU2019428368B2 (en) 2019-02-06 2023-02-02 Hewlett-Packard Development Company, L.P. Integrated circuits including customization bits
PL3845386T3 (pl) 2019-02-06 2024-05-20 Hewlett-Packard Development Company, L.P. Wiele obwodów połączonych z interfejsem
ES2920603T3 (es) 2019-02-06 2022-08-05 Hewlett Packard Development Co Memorias de troqueles de fluidos
KR20210104153A (ko) 2019-02-06 2021-08-24 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 메모리 회로를 갖는 프린트 컴포넌트
PL3717257T3 (pl) 2019-02-06 2021-12-06 Hewlett-Packard Development Company, L.P. Komunikujący się komponent drukujący
US11787173B2 (en) 2019-02-06 2023-10-17 Hewlett-Packard Development Company, L.P. Print component with memory circuit
US11676645B2 (en) * 2019-02-06 2023-06-13 Hewlett-Packard Development Company, L.P. Communicating print component
KR20210103576A (ko) 2019-02-06 2021-08-23 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 통신하는 인쇄 컴포넌트
PL3749524T3 (pl) 2019-04-19 2022-01-24 Hewlett-Packard Development Company, L.P. Zintegrowany obwód urządzenia wtryskującego płyn z pierwszą pamięcią i drugą pamięcią
WO2020214190A1 (en) * 2019-04-19 2020-10-22 Hewlett-Packard Development Company, L.P. Fluid ejection devices including a memory
EP3743285A1 (en) * 2019-04-19 2020-12-02 Hewlett-Packard Development Company, L.P. Fluid ejection devices including a memory
JP7427367B2 (ja) * 2019-04-26 2024-02-05 キヤノン株式会社 液体吐出ヘッドおよびその製造方法
CN115871338A (zh) * 2021-09-30 2023-03-31 群创光电股份有限公司 具有记忆单元的加热器装置及其操作方法

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6705694B1 (en) 1999-02-19 2004-03-16 Hewlett-Packard Development Company, Lp. High performance printing system and protocol
US6439697B1 (en) 1999-07-30 2002-08-27 Hewlett-Packard Company Dynamic memory based firing cell of thermal ink jet printhead
US6478396B1 (en) 2001-03-02 2002-11-12 Hewlett-Packard Company Programmable nozzle firing order for printhead assembly
US6932453B2 (en) 2001-10-31 2005-08-23 Hewlett-Packard Development Company, L.P. Inkjet printhead assembly having very high drop rate generation
JP2004090262A (ja) * 2002-08-29 2004-03-25 Canon Inc 記録装置、記録ヘッド及び該装置の記録ヘッド制御方法
KR100453058B1 (ko) * 2002-10-30 2004-10-15 삼성전자주식회사 잉크젯 프린트헤드
US6962399B2 (en) 2002-12-30 2005-11-08 Lexmark International, Inc. Method of warning a user of end of life of a consumable for an ink jet printer
US7278703B2 (en) 2004-04-19 2007-10-09 Hewlett-Packard Development Company, L.P. Fluid ejection device with identification cells
US7497536B2 (en) 2004-04-19 2009-03-03 Hewlett-Packard Development Company, L.P. Fluid ejection device
US7188928B2 (en) * 2004-05-27 2007-03-13 Silverbrook Research Pty Ltd Printer comprising two uneven printhead modules and at least two printer controllers, one of which sends print data to both of the printhead modules
US7372475B2 (en) 2005-03-09 2008-05-13 Datamax Corporation System and method for thermal transfer print head profiling
US9283750B2 (en) * 2005-05-20 2016-03-15 Hewlett-Packard Development Company, L.P. Constant current mode firing circuit for thermal inkjet-printing nozzle
US7635174B2 (en) * 2005-08-22 2009-12-22 Lexmark International, Inc. Heater chip test circuit and methods for using the same
US7345915B2 (en) * 2005-10-31 2008-03-18 Hewlett-Packard Development Company, L.P. Modified-layer EPROM cell
US7837288B2 (en) 2005-12-23 2010-11-23 Telecom Italia S.P.A. Inkjet printhead and a method of inkjet printing
US7871142B2 (en) * 2007-08-17 2011-01-18 Hewlett-Packard Development Company, L.P. Systems and methods for controlling ink jet pens
DK2209645T3 (da) * 2007-11-14 2013-05-13 Hewlett Packard Development Co Inkjet print-hoved med delte datalinjer
DK2263146T6 (en) 2008-03-14 2018-12-17 Hewlett Packard Development Co Secure access to memory in a fluid cartridge
RU2470790C1 (ru) * 2008-12-08 2012-12-27 Хьюлетт-Паккард Дивелопмент Компани, Л.П. Устройство эжекции флюида
US9033450B2 (en) * 2011-10-18 2015-05-19 Hewlett-Packard Development Company, L.P. Printer and method for controlling power consumption thereof
US8864260B1 (en) * 2013-04-25 2014-10-21 Hewlett-Packard Development Company, L.P. EPROM structure using thermal ink jet fire lines on a printhead
US9105238B2 (en) * 2013-04-25 2015-08-11 International Business Machines Corporation Active matrix triode switch driver circuit
JP6365005B2 (ja) * 2013-07-30 2018-08-01 セイコーエプソン株式会社 液体噴射装置、および、液体噴射装置の制御方法
CA2938125C (en) 2014-01-31 2018-10-23 Hewlett-Packard Development Company, L.P. Three-dimensional addressing for erasable programmable read only memory
JP6384122B2 (ja) * 2014-05-26 2018-09-05 セイコーエプソン株式会社 液体吐出装置
WO2016014082A1 (en) * 2014-07-25 2016-01-28 Hewlett-Packard Development Company, L.P. Printhead with a number of memristor cells and a number of firing cells coupled to a shared fire line
US9776400B2 (en) 2014-07-26 2017-10-03 Hewlett-Packard Development Company, L.P. Printhead with a number of memristor cells and a parallel current distributor
US10173420B2 (en) 2015-07-30 2019-01-08 Hewlett-Packard Development Company, L.P. Printhead assembly
ES2961731T3 (es) 2017-07-06 2024-03-13 Hewlett Packard Development Co Selectores para boquillas y elementos de memoria

Also Published As

Publication number Publication date
KR20190102046A (ko) 2019-09-02
CN110234508B (zh) 2021-01-29
EP3915791A1 (en) 2021-12-01
PH12019501747A1 (en) 2020-06-01
AU2017422642B2 (en) 2021-04-22
KR20210096315A (ko) 2021-08-04
HUE054602T2 (hu) 2021-09-28
RU2747446C1 (ru) 2021-05-05
AU2021206882A1 (en) 2021-08-12
EP3758941A1 (en) 2021-01-06
EP3915791B1 (en) 2023-08-30
JP2020508896A (ja) 2020-03-26
US20220063262A1 (en) 2022-03-03
US20210354444A1 (en) 2021-11-18
MX2019008960A (es) 2019-10-07
US11642883B2 (en) 2023-05-09
KR102284239B1 (ko) 2021-08-02
TWI679127B (zh) 2019-12-11
AU2017422642A1 (en) 2019-08-15
JP6886025B2 (ja) 2021-06-16
CN110234508A (zh) 2019-09-13
PL3758941T3 (pl) 2021-11-15
CA3050240A1 (en) 2019-01-10
CN112976811A (zh) 2021-06-18
AU2021206882B2 (en) 2022-12-22
ES2877576T3 (es) 2021-11-17
KR102380811B1 (ko) 2022-03-30
NZ755644A (en) 2021-09-24
DK3758941T3 (da) 2021-06-21
EP3895898A1 (en) 2021-10-20
IL268312B (en) 2021-04-29
PT3758941T (pt) 2021-07-02
IL268312A (en) 2019-09-26
AU2021206879B2 (en) 2022-12-22
ZA201904937B (en) 2022-03-30
NZ780372A (en) 2023-09-29
CL2019002146A1 (es) 2019-11-08
US11351776B2 (en) 2022-06-07
US11364717B2 (en) 2022-06-21
CA3050240C (en) 2021-05-04
CN112976811B (zh) 2022-08-23
HRP20231125T1 (hr) 2024-01-05
EP3915791C0 (en) 2023-08-30
AU2021206879A1 (en) 2021-08-12
EP3758941B1 (en) 2021-06-09
PL3915791T3 (pl) 2023-11-20
TW201917026A (zh) 2019-05-01
WO2019009904A1 (en) 2019-01-10
SG11201906782WA (en) 2019-08-27
US20220297423A1 (en) 2022-09-22
ES2961731T3 (es) 2024-03-13
HUE063092T2 (hu) 2024-01-28

Similar Documents

Publication Publication Date Title
BR112019015593A2 (pt) Seletores para bocais e elementos de memória
ES2920603T3 (es) Memorias de troqueles de fluidos
BR112019006948B1 (pt) Aparelho de controle para um dispositivo de ejeção de fluido, dispositivo de ejeção de fluido e método
ES2924517T3 (es) Dispositivos de expulsión de fluidos que incluyen una memoria
BR112021015008A2 (pt) Matriz para cabeça de impressão
BR112021014530A2 (pt) Molde para uma cabeça de impressão
BR112019015681A2 (pt) acesso a unidades de memória em um banco de memória
ES2955911T3 (es) Cartucho de chorro de tinta que comprende un cabezal de impresión que incluye un circuito integrado que comprende un dispositivo de expulsión de fluido, una primera memoria y una segunda memoria, y un método correspondiente
NZ780372B2 (en) Selectors for nozzles and memory elements
BR112021014534A2 (pt) Matriz para um cabeçote de impressão
NZ755644B2 (en) Selectors for nozzles and memory elements

Legal Events

Date Code Title Description
B06W Patent application suspended after preliminary examination (for patents with searches from other patent authorities) chapter 6.23 patent gazette]
B350 Update of information on the portal [chapter 15.35 patent gazette]
B07A Application suspended after technical examination (opinion) [chapter 7.1 patent gazette]