ES2924517T3 - Dispositivos de expulsión de fluidos que incluyen una memoria - Google Patents

Dispositivos de expulsión de fluidos que incluyen una memoria Download PDF

Info

Publication number
ES2924517T3
ES2924517T3 ES19722429T ES19722429T ES2924517T3 ES 2924517 T3 ES2924517 T3 ES 2924517T3 ES 19722429 T ES19722429 T ES 19722429T ES 19722429 T ES19722429 T ES 19722429T ES 2924517 T3 ES2924517 T3 ES 2924517T3
Authority
ES
Spain
Prior art keywords
memory
line
switch
signal
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES19722429T
Other languages
English (en)
Inventor
Boon Bing Ng
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hewlett Packard Development Co LP
Original Assignee
Hewlett Packard Development Co LP
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Development Co LP filed Critical Hewlett Packard Development Co LP
Application granted granted Critical
Publication of ES2924517T3 publication Critical patent/ES2924517T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/0458Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on heating elements forming bubbles
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04541Specific driving circuit
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17543Cartridge presence detection or type identification
    • B41J2/17546Cartridge presence detection or type identification electronically
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2202/00Embodiments of or processes related to ink-jet or thermal heads
    • B41J2202/01Embodiments of or processes related to ink-jet heads
    • B41J2202/13Heads having an integrated circuit
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2202/00Embodiments of or processes related to ink-jet or thermal heads
    • B41J2202/01Embodiments of or processes related to ink-jet heads
    • B41J2202/17Readable information on the head

Landscapes

  • Particle Formation And Scattering Control In Inkjet Printers (AREA)
  • Ink Jet (AREA)
  • Read Only Memory (AREA)

Abstract

Un circuito integrado para accionar una pluralidad de dispositivos de actuación de fluidos incluye una línea de fuego, una pluralidad de elementos de memoria, un primer interruptor y una pluralidad de segundos interruptores. El primer interruptor está eléctricamente acoplado entre la línea de fuego y un primer lado de cada elemento de memoria de la pluralidad de elementos de memoria. Cada segundo interruptor está eléctricamente acoplado a un segundo lado de un elemento de memoria respectivo de la pluralidad de elementos de memoria. (Traducción automática con Google Translate, sin valor legal)

Description

DESCRIPCIÓN
Dispositivos de expulsión de fluidos que incluyen una memoria
Antecedentes
Un sistema de impresión por inyección de tinta, como un ejemplo de un sistema de expulsión de fluido, puede incluir un cabezal de impresión, un suministro de tinta que proporciona tinta líquida al cabezal de impresión y un controlador electrónico que controla el cabezal de impresión. El cabezal de impresión, como un ejemplo de un dispositivo de expulsión de fluido, expulsa gotas de tinta a través de una pluralidad de boquillas u orificios y hacia un medio de impresión, tal como una hoja de papel, para imprimir sobre el medio de impresión. En algunos ejemplos, los orificios se disponen en al menos una columna o arreglo de manera que la expulsión de tinta de los orificios secuenciada adecuadamente provoca que los caracteres u otras imágenes se impriman en el medio de impresión a medida que el cabezal de impresión y el medio de impresión se mueven uno con relación al otro. El documento US8864260 describe una estructura de memoria de solo lectura programable y borrable (EPROM) de circuito integrado (CI) para un cabezal de impresión de inyección de tinta térmica que incluye una línea de disparo para proporcionar datos de la línea de disparo, una línea de selección para proporcionar datos de selección, una celda de disparo acoplada a la línea de disparo, una celda EPROM acoplada a la línea de disparo, una celda selectora acoplada a la línea de selección, la celda de disparo y la celda EPROM, y un circuito de conmutación de datos para proporcionar datos de dirección a la celda de disparo o a la celda EPROM. El documento WO2019/009904 describe un circuito para usar con un elemento de memoria y una boquilla para la salida de fluidos, el circuito incluye una línea de datos, una línea de disparo y un selector que responde a la línea de datos para seleccionar el elemento de memoria o la boquilla.
Breve descripción de los dibujos
La Figura 1 es un diagrama de bloques que ilustra un ejemplo de un sistema de expulsión de fluido.
La Figura 2 es un diagrama esquemático que ilustra un ejemplo de un dispositivo de expulsión de fluido. La Figura 3 es un diagrama de bloques que ilustra un ejemplo de un circuito que incluye una primera memoria y una segunda memoria de un dispositivo de expulsión de fluido.
La Figura 4 es un diagrama de bloques que ilustra otro ejemplo de un circuito que incluye una primera memoria y una segunda memoria de un dispositivo de expulsión de fluido.
La Figura 5 es un diagrama esquemático que ilustra un ejemplo de un circuito que incluye un elemento de memoria de un dispositivo de expulsión de fluido.
La Figura 6 es un diagrama esquemático que ilustra otro ejemplo de un circuito que incluye un elemento de memoria de un dispositivo de expulsión de fluido.
La Figura 7A es un diagrama esquemático que ilustra un ejemplo de un circuito que incluye una pluralidad de elementos de memoria de un dispositivo de expulsión de fluido.
La Figura 7B es un diagrama esquemático que ilustra otro ejemplo de un circuito que incluye una pluralidad de elementos de memoria de un dispositivo de expulsión de fluido.
Las Figuras 8A-8B son diagramas esquemáticos que ilustran un ejemplo de un circuito que incluye una pluralidad de elementos de memoria y una pluralidad de dispositivos de accionamiento de fluidos de un dispositivo de expulsión de fluido.
La Figura 9A es un diagrama esquemático que ilustra un ejemplo de un circuito que incluye una primera memoria, una segunda memoria y dispositivos de accionamiento de fluidos.
La Figura 9B es un diagrama esquemático que ilustra otro ejemplo de un circuito que incluye una primera memoria, una segunda memoria y dispositivos de accionamiento de fluidos.
Las Figuras 10A y 10B son diagramas de tiempo que ilustran un ejemplo del funcionamiento del circuito de la Figura 9B.
Las Figuras 11A y 11B son diagramas de tiempo que ilustran otro ejemplo del funcionamiento del circuito de la Figura 9B.
La Figura 12 es un diagrama de bloques que ilustra un ejemplo de un sistema de expulsión de fluido.
Las Figuras 13A-13D son diagramas de flujo que ilustran un ejemplo de un método para acceder a una primera memoria y una segunda memoria de un dispositivo de expulsión de fluido.
Las Figuras 14A-14B son diagramas de flujo que ilustran un ejemplo de un método para acceder a una memoria de un dispositivo de expulsión de fluido.
Las Figuras 15A-15B son diagramas de flujo que ilustran otro ejemplo de un método para acceder a una memoria de un dispositivo de expulsión de fluido.
Descripción detallada
En la siguiente descripción detallada, se hace referencia a los dibujos adjuntos, que forman parte de la misma, y en los que se muestran, a manera de ilustración, ejemplos específicos en los que puede ponerse en práctica la invención. Se debe comprender que pueden usarse otros ejemplos y pueden realizarse cambios estructurales o lógicos sin apartarse del alcance de la presente invención. La siguiente descripción detallada, por lo tanto, no debe tomarse en un sentido limitante, y el alcance de la presente invención se define por las reivindicaciones adjuntas. Debe entenderse que las características de los diversos ejemplos descritos en la presente descripción pueden combinarse, en parte o en su totalidad, entre sí, a menos que se indique específicamente lo contrario.
Como se usa en la presente descripción, una señal de "lógica alta" es una señal de lógica "1" o "encendido" o una señal que tiene una tensión aproximadamente igual a la energía de la lógica que se suministra a un circuito integrado (por ejemplo, entre aproximadamente 1,8 V y 15 V, tal como 5,6 V). Como se usa en la presente descripción, una señal de "lógica baja" es una señal de lógica "0" o "apagado" o una señal que tiene una tensión aproximadamente igual a una energía de la lógica de retorno a tierra para la energía de la lógica que se suministra al circuito integrado (por ejemplo, aproximadamente 0 V).
Un cabezal de impresión para su uso en un sistema de impresión puede incluir boquillas que se activan para provocar que se expulsen gotas de fluido de impresión desde las respectivas boquillas. Cada boquilla incluye un dispositivo de accionamiento de fluido. Los dispositivos de accionamiento de fluidos, cuando se activan, provocan que se expulse una gota de fluido de impresión por las boquillas correspondientes. En un ejemplo, cada dispositivo de accionamiento de fluido incluye un elemento de calentamiento (por ejemplo, una resistencia térmica) que cuando se activa genera calor para vaporizar un fluido de impresión en una cámara de cocción de una boquilla. La vaporización del fluido de impresión provoca la expulsión de una gota del fluido de impresión desde la boquilla. En otros ejemplos, cada dispositivo de accionamiento de fluido incluye un elemento piezoeléctrico. Cuando se activa, el elemento piezoeléctrico aplica una fuerza para expulsar una gota del fluido de impresión desde una boquilla. En otros ejemplos, pueden usarse otros tipos de dispositivos de accionamiento de fluidos para expulsar un fluido desde una boquilla.
Un sistema de impresión puede ser un sistema de impresión bidimensional (2D) o tridimensional (3D). Un sistema de impresión 2D dispensa fluido de impresión, como la tinta, para formar imágenes en medios de impresión, como papel u otros tipos de medios de impresión. Un sistema de impresión 3D forma un objeto 3D depositando capas sucesivas de material de construcción. Los fluidos de impresión dispensados desde el sistema de impresión 3D pueden incluir tinta, así como agentes usados para fusionar polvos de una capa de material de construcción, detallar una capa de material de construcción (tal como, al definir bordes o formas de la capa de material de construcción), etc.
Como se usa en la presente descripción, el término "cabezal de impresión" se refiere generalmente a una matriz de cabezal de impresión o a un conjunto que incluye múltiples matrices montadas en una estructura de soporte. Una matriz (también denominada "matriz de circuito integrado") incluye un sustrato sobre el que se proporcionan varias capas para formar boquillas y/o circuitos de control para controlar la expulsión de un fluido por las boquillas.
Aunque se hace referencia a un cabezal de impresión para su uso en un sistema de impresión en algunos ejemplos, se observa que las técnicas o mecanismos de la presente divulgación son aplicables a otros tipos de dispositivos de expulsión de fluidos usados en aplicaciones que no son de impresión que pueden dispensar fluidos a través de boquillas. Ejemplos de tales otros tipos de dispositivos de expulsión de fluidos incluyen los usados en sistemas de detección de fluidos, sistemas médicos, vehículos, sistemas de control de flujo de fluidos, etc.
A medida que los dispositivos, que incluyen las matrices de cabezal de impresión u otros tipos de matrices de expulsión de fluido, continúan reduciendo su tamaño, el número de líneas de señal usadas para controlar los circuitos de un dispositivo puede afectar el tamaño general del dispositivo. Un gran número de líneas de señal puede llevar a usar un gran número de almohadillas de señal (denominadas "almohadillas de enlace") que se usan para conectar eléctricamente las líneas de señal a líneas externas. Agregar características a los dispositivos de expulsión de fluidos puede llevar al uso de un mayor número de líneas de señal (y las correspondientes almohadillas de enlace), lo que puede ocupar un valioso espacio en la matriz. Ejemplos de características adicionales que pueden agregarse a un dispositivo de expulsión de fluido incluyen dispositivos de memoria.
En consecuencia, en la presente descripción se divulgan varios circuitos de ejemplo de un dispositivo de expulsión de fluido (que incluye una matriz o múltiples matrices) que pueden compartir líneas de control y datos para permitir una reducción en el número de líneas de señal del dispositivo de expulsión de fluido. Como se usa en la presente descripción, el término "línea" se refiere a un conductor eléctrico (o, alternativamente, a múltiples conductores eléctricos) que puede usarse para transportar una señal (o múltiples señales).
La Figura 1 es un diagrama de bloques que ilustra un ejemplo de un sistema de expulsión de fluido 100. El sistema de expulsión de fluido 100 incluye un controlador de expulsión de fluido 102 y un dispositivo de expulsión de fluido 106. El controlador de expulsión de fluido 102 se acopla comunicativamente al dispositivo de expulsión de fluido 106 a través de una pluralidad de líneas de control 104. El dispositivo de expulsión de fluido 106 puede incluir un circuito de control 108, dispositivos de accionamiento de fluidos 110, una primera memoria 112 y una segunda memoria 114. El circuito de control 108 se acopla eléctricamente a los dispositivos de accionamiento de fluidos 110, la primera memoria 112 y la segunda memoria 114.
El controlador de expulsión de fluido 102 se separa del dispositivo de expulsión de fluido 106. El controlador de expulsión de fluido 102 puede incluir un procesador, un circuito integrado de aplicación específica (ASIC), u otro circuito lógico adecuado para controlar el dispositivo de expulsión de fluido 106 a través de las líneas de control 104. Por ejemplo, en un sistema de impresión, el controlador de expulsión de fluido 102 puede ser un controlador de accionamiento del cabezal de impresión que es parte del sistema de impresión, mientras que el dispositivo de expulsión de fluido 106 puede ser una matriz de circuito integrado del cabezal de impresión que es parte de un cartucho de impresión (que incluye tinta u otro agente) o parte de otra estructura.
Los dispositivos de accionamiento de fluidos 110 del dispositivo de expulsión de fluido 106 pueden incluir un arreglo de boquillas que son controlables selectivamente para dispensar fluidos. La primera memoria 112 puede incluir una memoria de identificación usada para almacenar datos de identificación y/u otra información sobre el dispositivo de expulsión de fluido 106, tal como para identificar de forma única el dispositivo de expulsión de fluido 106. La segunda memoria 114 puede incluir una memoria de disparo usada para almacenar datos relacionados con los dispositivos de accionamiento de fluidos 110, donde los datos pueden incluir cualquiera o alguna combinación de los siguientes, como ejemplos: ubicación de la matriz, información de la región, información de codificación del peso de la gota, información de autenticación, datos para habilitar o deshabilitar los dispositivos de accionamiento de fluidos seleccionados, etc.
La primera memoria 112 y la segunda memoria 114 pueden implementarse con diferentes tipos de memorias para formar un arreglo de memoria híbrida. La primera memoria 112 puede implementarse con una memoria no volátil, tal como una memoria de sólo lectura programable eléctricamente (EPROM). La segunda memoria 114 puede implementarse con una memoria no volátil, tal como una memoria de fusibles, donde la memoria de fusibles incluye un arreglo de fusibles que pueden fundirse selectivamente (o no fundirse) para programar datos en la segunda memoria 114. Aunque los ejemplos específicos de tipos de memorias se enumeraron anteriormente, se señala que en otros ejemplos, la primera memoria 112 y la segunda memoria 114 pueden implementarse con otros tipos de memorias. En algunos ejemplos, la primera memoria 112 y la segunda memoria 114 pueden implementarse con el mismo tipo de memoria.
En un ejemplo, los dispositivos de accionamiento de fluidos 110, la primera memoria 112 y la segunda memoria 114 del dispositivo de expulsión de fluido 106 pueden formarse en una matriz común (es decir, una matriz de expulsión de fluido). En otro ejemplo, los dispositivos de accionamiento de fluidos 110 pueden implementarse en una matriz (es decir, una matriz de expulsión de fluido), mientras que la primera memoria 112 y la segunda memoria 114 pueden implementarse en una matriz separada (o matrices separadas respectivas). Por ejemplo, la primera memoria 112 y la segunda memoria 114 pueden formarse en una segunda matriz que se separa de la matriz de expulsión de fluido, o alternativamente, la primera memoria 112 y la segunda memoria 114 pueden formarse en respectivas matrices diferentes separadas de la matriz de expulsión de fluido. En otros ejemplos, parte de la primera memoria 112 puede estar en una matriz y otra parte de la primera memoria 112 puede estar en otra matriz. Igualmente, parte de la segunda memoria 114 puede estar en una matriz y otra parte de la segunda memoria 114 puede estar en otra matriz.
El circuito de control 108 controla el funcionamiento de los dispositivos de accionamiento de fluidos 110, la primera memoria 112 y la segunda memoria 114 en base a las señales de control recibidas a través de las líneas de control 104. Las líneas de control 104 incluyen una línea de disparo, una línea CSYNC, una línea de selección, una línea de datos de dirección, una línea de identificación, una línea de reloj y otras líneas. En otros ejemplos, puede haber múltiples líneas de disparo, y/o múltiples líneas de selección, y/o múltiples líneas de datos de dirección. El circuito de control 108 puede seleccionar dispositivos de accionamiento de fluidos 110 o una segunda memoria 114 en base a una señal de identificación en la línea de identificación. La línea de identificación también puede usarse para acceder a la primera memoria 112 para operaciones de lectura y/o escritura. Los elementos de memoria de la primera memoria 112 pueden direccionarse en base a las señales de datos y selección en las líneas de datos de selección y dirección.
La línea de disparo se usa para controlar la activación de los dispositivos de accionamiento de fluidos 110 cuando los dispositivos de accionamiento de fluidos 110 se seleccionan mediante el circuito de control 108 en respuesta a un primer nivel lógico en la línea de identificación. Una señal de disparo en la línea de disparo cuando se establece a un primer nivel lógico provoca que un dispositivo de accionamiento de fluido respectivo (o dispositivos de accionamiento de fluidos) se active si dicho dispositivo de accionamiento de fluido (o dispositivos de accionamiento de fluidos) se direccionan en base a las señales de selección y datos en las líneas de datos de selección y dirección. Si la señal de disparo se establece a un segundo nivel lógico diferente del primer nivel lógico, entonces el dispositivo de accionamiento de fluido (o los dispositivos de accionamiento de fluidos) no se activan. La línea de disparo también puede usarse para acceder a la segunda memoria 114 para operaciones de lectura y/o escritura cuando la segunda memoria 114 se selecciona mediante el circuito de control 108 en respuesta a un segundo nivel lógico en la línea de identificación. Los elementos de memoria de la segunda memoria 114 pueden direccionarse en base a las señales de selección y datos en las líneas de datos de selección y dirección.
La señal CSYNC se usa para iniciar una dirección (referida como Ax y Ay) en el dispositivo de expulsión de fluido 106. La línea de selección puede usarse para seleccionar ciertos dispositivos de accionamiento de fluidos o elementos de memoria. La línea de datos de dirección puede usarse para transportar un bit de dirección (o bits de dirección) para direccionar un dispositivo de accionamiento de fluido específico o elemento de memoria (o un grupo específico de dispositivos de accionamiento de fluidos o grupo de elementos de memoria). La línea de reloj puede usarse para transportar una señal de reloj para el circuito de control 108.
De acuerdo con algunas implementaciones de la presente divulgación, para mejorar la flexibilidad y reducir el número de almohadillas de entrada/salida (E/S) que tienen que proporcionarse en el dispositivo de expulsión de fluido 106, cada una de la línea de disparo y la línea de identificación realiza tareas primarias y secundarias. Como se señaló anteriormente, la tarea primaria de la línea de disparo es activar el(los) dispositivo(s) de accionamiento de fluido(s) seleccionado(s) 110. La tarea secundaria de la línea de disparo es comunicar los datos de la segunda memoria 114. De esta manera, puede proporcionarse una trayectoria de datos entre el controlador de expulsión de fluido 102 y la segunda memoria 114 (sobre la línea de disparo), sin tener que proporcionar una línea de datos separada entre el controlador de expulsión de fluido 102 y el dispositivo de expulsión de fluido 106.
La tarea primaria de la línea de identificación es comunicar los datos de la primera memoria 112. La tarea secundaria de la línea de identificación es provocar que el circuito de control 108 habilite los dispositivos de accionamiento de fluidos 110 o la segunda memoria 114. De esta manera, puede usarse una línea de disparo común para controlar la activación de los dispositivos de accionamiento de fluidos 110 y para comunicar datos de la segunda memoria 114, donde la línea de identificación puede usarse para seleccionar cuándo los dispositivos de accionamiento de fluidos 110 se controlan mediante la línea de disparo y cuándo puede usarse la línea de disparo para comunicar datos de la segunda memoria 114.
La Figura 2 es un diagrama esquemático que ilustra un ejemplo del dispositivo de expulsión de fluido 106 de la Figura 1 con más detalle. El dispositivo de expulsión de fluido 106 incluye dispositivos de accionamiento de fluidos 110, una primera memoria 112, una segunda memoria 114, biestables asíncronos 130 y 132, un decodificador de registro de desplazamiento 134, un generador de direcciones 136, una línea de disparo 140, una línea de identificación 142 e interruptores 144, 146, 148 y 150. En un ejemplo, la línea de disparo 140 y la línea de identificación 142 son parte de las líneas de control 104 de la Figura 1. Los biestables asíncronos 130 y 132, el decodificador de registro de desplazamiento 134, el generador de direcciones 136 y los interruptores 144, 146, 148 y 150 pueden ser parte del circuito de control 108 de la Figura 1.
La línea de identificación 142 se acopla eléctricamente a una entrada del biestable asíncrono 130, una entrada del biestable asíncrono 132 y a la primera memoria 112. La línea de disparo 140 se acopla eléctricamente a un lado del interruptor 146 y a los dispositivos de accionamiento de fluidos 110. La salida del biestable asíncrono 130 se acopla eléctricamente a la entrada de control del interruptor 146. El otro lado del interruptor 146 se acopla eléctricamente a la segunda memoria 114. La salida del biestable asíncrono 132 se acopla eléctricamente a la entrada de control del interruptor 148. El interruptor 148 se acopla eléctricamente entre la segunda memoria 114 y un nodo común o de tierra 152. El interruptor 150 se acopla eléctricamente entre los dispositivos de accionamiento de fluidos 110 y un nodo común o de tierra 152. Una salida del generador de direcciones 136 se acopla eléctricamente a la entrada de control del interruptor 148 y la entrada de control del interruptor 150. Una salida del registro de desplazamiento 134 se acopla eléctricamente a la entrada de control del interruptor 144. El interruptor 144 se acopla eléctricamente entre la primera memoria 112 y un nodo común o de tierra 152.
La primera memoria 112 puede incluir una pluralidad de elementos de memoria. El interruptor 144 puede incluir una pluralidad de interruptores, donde cada interruptor corresponde a uno de los elementos de memoria de la primera memoria 112. El decodificador de registro de desplazamiento 134 selecciona un elemento de memoria de la primera memoria 112 para acceso de lectura y/o escritura cerrando el interruptor 144 correspondiente al elemento de memoria seleccionado. El decodificador de registro de desplazamiento 134 deshabilita los elementos de memoria de la primera memoria 112 abriendo los interruptores 144 correspondientes a los elementos de memoria deshabilitados. Con un elemento de memoria de la primera memoria 112 seleccionado por el decodificador de registro de desplazamiento 134, puede accederse al elemento de memoria para operaciones de lectura y/o escritura a través de la línea de identificación 142.
El biestable asíncrono 130 recibe la señal de identificación en la línea de identificación 142, almacena el nivel lógico de la señal de identificación y controla el interruptor 146 en base al valor almacenado. En respuesta a un primer nivel lógico (por ejemplo, una lógica alta) del valor almacenado, el biestable asíncrono 130 enciende el interruptor 146. En respuesta a un segundo nivel lógico (por ejemplo, una lógica baja) del valor almacenado, el biestable asíncrono 130 apaga el interruptor 146. Con el interruptor 146 cerrado, la segunda memoria 114 se habilita para el acceso de lectura y/o escritura a través de la línea de disparo 140. Con el interruptor 146 abierto, la segunda memoria 114 se deshabilita.
La segunda memoria 114 puede incluir una pluralidad de elementos de memoria. El interruptor 148 puede incluir una pluralidad de interruptores, donde cada interruptor corresponde a uno de los elementos de memoria de la segunda memoria 114. El interruptor 150 puede incluir una pluralidad de interruptores, donde cada interruptor corresponde a uno de los dispositivos de accionamiento de fluidos 110. El biestable asíncrono 132 recibe la señal de identificación en la línea de identificación 142, almacena el nivel lógico invertido de la señal de identificación y controla el interruptor 148 en base al valor almacenado. En respuesta a un primer nivel lógico (por ejemplo, una lógica alta) del valor almacenado, el biestable asíncrono 132 deshabilita el interruptor 148 (es decir, evita que el interruptor 148 se encienda). En respuesta al segundo nivel lógico (por ejemplo, una lógica baja) del valor almacenado, el biestable asíncrono 132 habilita el interruptor 148 (es decir, permite que el interruptor 148 se encienda).
El generador de direcciones 136 genera señales de dirección Ax y Ay para seleccionar un elemento de memoria de la segunda memoria 114 o un dispositivo de accionamiento de fluido 110. La selección de un elemento de memoria de la segunda memoria 114 o un dispositivo de accionamiento de fluido 110 también puede basarse en una señal de datos (D2) en una línea de datos de dirección. En consecuencia, como se muestra en la Figura 2 y se describe con más detalle a continuación, el interruptor 148 puede controlarse en base a ID x D2 x AxAy y el interruptor 150 puede controlarse en base a ID' x D2 x AxAy. Con el interruptor 150 abierto, el interruptor 146 cerrado y el interruptor 148 cerrado, puede accederse a la segunda memoria 114 para operaciones de lectura y/o escritura a través de la línea de disparo 140. Con el interruptor 146 abierto, el interruptor 148 abierto y el interruptor 150 cerrado, los dispositivos de accionamiento de fluidos 110 pueden activarse a través de la línea de disparo 140.
La Figura 3 es un diagrama de bloques que ilustra un ejemplo de un circuito 200 que incluye una primera memoria y una segunda memoria de un dispositivo de expulsión de fluido. En un ejemplo, el circuito 200 es parte de un circuito integrado para accionar una pluralidad de dispositivos de accionamiento de fluidos. El circuito 200 incluye una primera memoria 112 y una segunda memoria 114. La primera memoria 112 incluye una pluralidad de primeros elementos de memoria 2121 a 212m, donde "M" es cualquier número adecuado de elementos de memoria. La segunda memoria 114 incluye una pluralidad de segundos elementos de memoria 2141 a 214n, donde "N" es cualquier número adecuado de elementos de memoria. La primera memoria 112 y la segunda memoria 114 pueden incluir el mismo número de elementos de memoria o diferentes números de elementos de memoria.
El circuito 200 también incluye una pluralidad de primeras líneas de datos (D1 a D13) 2161 a 2163 y una segunda línea de datos (D2) 218. Las primeras líneas de datos 2161 a 2163 se acoplan eléctricamente a la primera memoria 112, y la segunda línea de datos 218 se acopla eléctricamente a la segunda memoria 114. En un ejemplo, las primeras líneas de datos 2161 a 2163 y la segunda línea de datos 218 son parte de las líneas de datos de dirección de las líneas de control 104 de la Figura 1. En este ejemplo, un elemento de memoria 212 de la primera memoria 112 se habilita en respuesta a los primeros datos en la pluralidad de las primeras líneas de datos 2161 a 2163, y un elemento de memoria 214 de la segunda memoria 114 se habilita en respuesta al segundo dato en la segunda línea de datos 218.
La Figura 4 es un diagrama de bloques que ilustra otro ejemplo de un circuito 230 que incluye una primera memoria y una segunda memoria de un dispositivo de expulsión de fluido. En un ejemplo, el circuito 230 es parte de un circuito integrado para accionar una pluralidad de dispositivos de accionamiento de fluidos. El circuito 230 incluye una primera memoria 112 y una segunda memoria 114 como se describe previamente e ilustra con referencia a la Figura 3. El circuito 230 también incluye una línea de identificación 142, una primera línea de selección (S4) 236 y una segunda línea de selección (S5) 238. La primera línea de selección 236 se acopla eléctricamente a la primera memoria 112, y la segunda línea de selección 238 y la línea de identificación 142 se acoplan eléctricamente a la segunda memoria 114. En este ejemplo, un elemento de memoria 212 de la primera memoria 112 se habilita en respuesta a un primer nivel lógico en la primera línea de selección 236, y un elemento de memoria 214 de la segunda memoria 114 se habilita en respuesta a un primer nivel lógico en la segunda línea de selección 238 y un primer nivel lógico en la línea de identificación.
En un ejemplo, el circuito 200 de la Figura 3 puede combinarse con el circuito 230 de la Figura 4. Por lo tanto, puede accederse a la primera memoria 112 en base a una dirección generada por los primeros datos D11, D12 y D13 (por ejemplo, a través de un decodificador de registro de desplazamiento 134 de la Figura 1), mientras que puede accederse a la segunda memoria 114 en base a una dirección generada por el segundo dato D2. Los primeros datos y los segundos datos son completamente independientes entre sí. Además, la primera memoria 112 puede habilitarse en respuesta a la señal de selección S4, mientras que la segunda memoria 114 puede habilitarse en respuesta a la señal de selección S5. La señal de selección S4 y la señal de selección S5 pueden escalonarse. De esta manera, puede evitarse la corrupción en la señal de identificación debido a un registro de desplazamiento (por ejemplo, el decodificador de registro de desplazamiento 134 de la Figura 1).
La Figura 5 es un diagrama esquemático que ilustra un ejemplo de un circuito 250 que incluye un elemento de memoria de un dispositivo de expulsión de fluido. En un ejemplo, el circuito 250 es parte de un circuito integrado para accionar una pluralidad de dispositivos de accionamiento de fluidos. El circuito 250 incluye una línea de disparo 140, una línea de identificación 142, un elemento de memoria 252, un biestable asíncrono 254 y una trayectoria de descarga 256. La línea de disparo 140 se acopla eléctricamente al elemento de memoria 252. La línea de identificación 142 se acopla eléctricamente a una entrada del biestable asíncrono 254. Una salida del biestable asíncrono 254 se acopla eléctricamente a una entrada de la trayectoria de descarga 256. La trayectoria de descarga 256 se acopla eléctricamente entre el elemento de memoria 252 y un nodo común o de tierra 152.
La trayectoria de descarga 256 evita que el elemento de memoria 252 flote cuando el elemento de memoria 252 no se habilita para el acceso de lectura y/o escritura. En este ejemplo, el biestable asíncrono 254 deshabilita la trayectoria de descarga en respuesta a un primer nivel lógico (por ejemplo, una lógica alta) en la línea de identificación 142 y habilita la trayectoria de descarga en respuesta a un segundo nivel lógico (por ejemplo, una lógica baja) en la línea de identificación. Cuando el elemento de memoria 252 se habilita, la trayectoria de descarga 256 se deshabilita y puede accederse al elemento de memoria 252 a través de la línea de disparo 140 para operaciones de lectura y/o escritura. En un ejemplo, el biestable asíncrono 254 proporciona el biestable asíncrono 132 de la Figura 2, la trayectoria de descarga 256 es parte de la entrada de control al interruptor 148, y el elemento de memoria 252 es un elemento de memoria de la segunda memoria 114 de la Figura 2.
La Figura 6 es un diagrama esquemático que ilustra otro ejemplo de un circuito 270 que incluye un elemento de memoria de un dispositivo de expulsión de fluido. En un ejemplo, el circuito 270 es parte de un circuito integrado para accionar una pluralidad de dispositivos de accionamiento de fluidos. El circuito 270 incluye una línea de disparo 140, una línea de identificación 142, un elemento de memoria 252, un biestable asíncrono 272 y un interruptor 274. El interruptor 274 se acopla eléctricamente entre la línea de disparo 140 y el elemento de memoria 252. La entrada del biestable asíncrono 272 se acopla eléctricamente a la línea de identificación 142. La salida del biestable asíncrono 272 se acopla eléctricamente a la entrada de control del interruptor 274. El elemento de memoria 252 se acopla eléctricamente a un nodo común o de tierra 152.
En este ejemplo, el biestable asíncrono 272 habilita (es decir, enciende) el interruptor 274 en respuesta a un primer nivel lógico (por ejemplo, una lógica alta) en la línea de identificación 142 y deshabilita (es decir, apaga) el interruptor 274 en respuesta a un segundo nivel lógico (por ejemplo, una lógica baja) en la línea de identificación. Con el interruptor 274 habilitado, la línea de disparo 140 se conecta eléctricamente al elemento de memoria 252. Con el interruptor 274 desactivado, la línea de disparo 140 se desconecta eléctricamente del elemento de memoria 252. Con el interruptor 274 habilitado, puede accederse al elemento de memoria 252 a través de la línea de disparo 140 para operaciones de lectura y/o escritura. En un ejemplo, el biestable asíncrono 272 proporciona el biestable asíncrono 130 de la Figura 2, el interruptor 274 proporciona el interruptor 146 de la Figura 2, y el elemento de memoria 252 es un elemento de memoria de la segunda memoria 114 de la Figura 2.
La Figura 7A es un diagrama esquemático que ilustra un ejemplo de un circuito 300 que incluye una pluralidad de elementos de memoria de un dispositivo de expulsión de fluido. En un ejemplo, el circuito 300 es parte de un circuito integrado para accionar una pluralidad de dispositivos de accionamiento de fluidos. El circuito 300 incluye una línea de disparo 140, una pluralidad de elementos de memoria 2141 a 214n, un primer interruptor 304 y una pluralidad de segundos interruptores 3081 a 308n. El interruptor 304 se acopla eléctricamente entre la línea de disparo 140 y un primer lado de cada elemento de memoria 2141 a 214n. La entrada de control del interruptor 304 se acopla eléctricamente a una línea de señal de control (Vy) 302. Un lado de cada segundo interruptor 3081 a 308n se acopla eléctricamente a un segundo lado de un elemento de memoria respectivo 2141 a 214n. El otro lado de cada segundo interruptor 3081 a 308n se acopla eléctricamente a un nodo común o de tierra 152. La entrada de control de cada segundo interruptor 3081 a 308n se acopla eléctricamente a una línea de señal de control (X1 a Xn) 3061 a 306n, respectivamente.
La señal de control Vy puede basarse en la señal de identificación (por ejemplo, en la línea de identificación 142). Las señales de control X1 a Xn pueden basarse en la señal de identificación (por ejemplo, en la línea de identificación 142), la señal de datos D2 (por ejemplo, en la línea de datos D2218) y las señales de dirección Ax y Ay (por ejemplo, del generador de direcciones 136). En este ejemplo, un elemento de memoria 2141 a 214n puede habilitarse encendiendo el interruptor 304 en respuesta a la señal Vy y encendiendo al menos un segundo interruptor respectivo 3081 a 308n en respuesta a una señal respectiva X1 a Xn. Con un elemento de memoria 2141 a 214n habilitado, puede accederse al elemento de memoria habilitado para operaciones de lectura y/o escritura a través de la línea de disparo 140. En un ejemplo, el primer interruptor 304 proporciona el interruptor 146 de la Figura 2, y cada segundo interruptor 3081 a 308n proporciona un interruptor 148 de la Figura 2.
La Figura 7B es un diagrama esquemático que ilustra otro ejemplo de un circuito 320 que incluye una pluralidad de elementos de memoria de un dispositivo de expulsión de fluido. En un ejemplo, el circuito 320 es parte de un circuito integrado para accionar una pluralidad de dispositivos de accionamiento de fluidos. El circuito 320 es similar al circuito 300 previamente descrito e ilustrado con referencia a la Figura 7A, excepto que en el circuito 320 se usa un primer transistor 324 en lugar del primer interruptor 304 y se usa una pluralidad de segundos transistores 3281 a 328n en lugar de segundos interruptores 3081 a 308n. El primer transistor 324 tiene una trayectoria fuente-drenaje acoplada eléctricamente entre la línea de disparo 140 y un primer lado de cada elemento de memoria 2141 a 214n. Cada segundo transistor 3281 a 328n tiene una trayectoria fuente-drenaje acoplada eléctricamente entre un elemento de memoria respectivo 2141 a 214n y un nodo común o de tierra 152. La compuerta de cada segundo transistor 3281 a 328n se acopla eléctricamente a una línea de señal de control 3061 a 306n, respectivamente.
En este ejemplo, un elemento de memoria 2141 a 214n puede habilitarse encendiendo el primer transistor 324 en respuesta a una lógica alta Vy y encendiendo al menos un segundo transistor respectivo 3281 a 328n en respuesta a una lógica alta respectiva X1 a Xn. Con un elemento de memoria 2141 a 214n habilitado, puede accederse al elemento de memoria habilitado para operaciones de lectura y/o escritura a través de la línea de disparo 140. En un ejemplo, el primer transistor 324 proporciona el interruptor 146 de la Figura 2, y cada segundo transistor 3281 a 328n proporciona un interruptor 148 de la Figura 2.
Las Figuras 8A-8B son diagramas esquemáticos que ilustran un ejemplo de un circuito 350 que incluye una pluralidad de elementos de memoria y una pluralidad de dispositivos de accionamiento de fluidos de un dispositivo de expulsión de fluido. En un ejemplo, el circuito 350 es parte de un circuito integrado para accionar una pluralidad de dispositivos de accionamiento de fluidos. El circuito 350 incluye el circuito 320 previamente descrito e ilustrado con referencia a la Figura 7B. Además, como se ilustra en la Figura 8A, el circuito 350 incluye una pluralidad de dispositivos de accionamiento de fluidos 3521 a 352n y una pluralidad de terceros interruptores (por ejemplo, terceros transistores) 3581 a 358n. Cada dispositivo de accionamiento de fluido 3521 a 352n se acopla eléctricamente entre la línea de disparo 140 y un lado de la trayectoria fuente-drenaje de un tercer transistor respectivo 358i a 358n. El otro lado de la trayectoria fuente-drenaje de cada tercer transistor 3581 a 358n se acopla eléctricamente a un nodo común o de tierra 152. La compuerta de cada tercer transistor 3581 a 358n se acopla eléctricamente a una línea de la señal de control (Y1 a Yn) 3561 a 356n, respectivamente.
Como se ilustra en la Figura 8B, el circuito 350 también incluye un generador de direcciones 136 y un decodificador 360. Las salidas del generador de direcciones 136 se acoplan eléctricamente a las entradas del decodificador 360 a través de una línea de señal de dirección Ax 362 y una línea de señal de dirección Ay 364. Otras entradas al decodificador 360 se acoplan eléctricamente a la línea de identificación 142 y a la segunda línea de datos 218. Las primeras salidas del decodificador 360 se acoplan eléctricamente a las compuertas de los segundos transistores 3281 a 328n a través de líneas de señales de control 3061 a 306n, respectivamente. Las segundas salidas del decodificador 360 se acoplan eléctricamente a las compuertas de los terceros transistores 3581 a 358n a través de líneas de señales de control 3561 a 356n, respectivamente.
Ax y Ay se emiten mediante un generador de direcciones 136, tal como en respuesta a una señal de selección en la línea de selección y una señal CSYNC en la línea CSYNC. En un ejemplo, el decodificador 360 recibe una dirección (por ejemplo, D2, Ax, Ay) para encender un segundo transistor respectivo 3281 a 328n o un tercer transistor respectivo 3581 a 358n en respuesta a la dirección. En otro ejemplo, en respuesta a un primer nivel lógico (por ejemplo, una lógica alta) en la línea de identificación 142, el decodificador 360 enciende un segundo transistor respectivo 3281 a 328n en respuesta a la dirección, y en respuesta a un segundo nivel lógico (por ejemplo, una lógica baja) en la línea de identificación 142, el decodificador 360 enciende un tercer transistor respectivo 3581 a 358n en respuesta a la dirección para habilitar un dispositivo de accionamiento de fluido respectivo 3521 a 352n. Con un dispositivo de accionamiento de fluido 3521 a 352n habilitado, el dispositivo de accionamiento de fluido habilitado puede activarse a través de la línea de disparo 140. En un ejemplo, cada tercer transistor 3581 a 358n proporciona un interruptor 150 de la Figura 2.
La Figura 9A es un diagrama esquemático que ilustra un ejemplo de un circuito 400 que incluye una primera memoria 112, una segunda memoria 114 y dispositivos de accionamiento de fluidos 110 con más detalle. En un ejemplo, el circuito 400 es parte de un circuito integrado para accionar una pluralidad de dispositivos de accionamiento de fluidos. Mientras que la primera memoria 112 incluye una pluralidad de elementos de memoria, en la Figura 9A solo se muestra solo un elemento de memoria 212. Igualmente, mientras que la segunda memoria 114 incluye una pluralidad de elementos de memoria, en la Figura 9A solo se muestra un elemento de memoria 214, y mientras que los dispositivos de accionamiento de fluidos 110 incluyen una pluralidad de dispositivos de accionamiento de fluidos, en la Figura 9A solo se muestra un dispositivo de accionamiento de fluido 352.
El circuito 400 incluye una línea de disparo 140, una línea de identificación 142, primeras líneas de datos 2161 a 2163, una segunda línea de datos 218, líneas de selección 236 y 238, una línea de señal de dirección Ax 362, una línea de señal de dirección Ay 364, un decodificador de registro de desplazamiento 134 y transistores 324, 328 y 358 como se describió anteriormente. Además, el circuito 400 incluye un búfer 408, un inversor 410 y los transistores 402, 404, 406, 412, 414, 416, 418, 420, 422, 432, 434, 436, 438, 440 y 442. En un ejemplo, los transistores 402, 404 y 406 pueden proporcionar un interruptor 144 de la Figura 2. El búfer 408 puede proporcionar el biestable asíncrono 130 de la Figura 2 o el biestable asíncrono 272 de la Figura 6. El inversor 410 puede proporcionar el biestable asíncrono 132 de la Figura 2 o el biestable asíncrono 254 de la Figura 5. El transistor 416 puede proporcionar parte de la trayectoria de descarga 256 de la Figura 5 para la primera memoria 114. El transistor 436 puede proporcionar una trayectoria de descarga para los dispositivos de accionamiento de fluidos 110. Los transistores 412, 414, 418, 420, 422, 432, 434, 438, 440 y 442 pueden proporcionar parte del decodificador 360 de la Figura 8B.
Las primeras entradas del decodificador de registro de desplazamiento 134 se acoplan eléctricamente a las primeras líneas de datos 2161 a 2163. Una segunda entrada del decodificador de registro de desplazamiento 134 se acopla eléctricamente a la primera línea de selección (S4) 236. Las salidas del decodificador de registro de desplazamiento 134 se acoplan eléctricamente a las compuertas de los transistores 402, 404 y 406. Los transistores 402, 404 y 406 se acoplan eléctricamente en serie entre el elemento de memoria 212 y un nodo común o de tierra 152. Cuando se encienden los transistores 402, 404 y 406, se direcciona el elemento de memoria 212, de manera que puede accederse a los datos del elemento de memoria 212 a través de la línea de identificación 142.
El decodificador de registro de desplazamiento 134 incluye registros de desplazamiento conectados a cada una de las primeras líneas de datos 2161 a 2163 para introducir bits de datos de dirección al decodificador de registro de desplazamiento 134. Cada registro de desplazamiento incluye una serie de celdas de registro de desplazamiento, que pueden implementarse como biestables síncronos, otros elementos de almacenamiento o cualquiera de los circuitos de muestreo y retención (tales como los circuitos para precargar y evaluar los bits de datos de dirección) que pueden retener sus valores hasta la siguiente selección de los elementos de almacenamiento. La salida de una celda de registro de desplazamiento de la serie se puede proporcionar a la entrada de la siguiente celda de registro de desplazamiento para realizar el desplazamiento de datos a través del registro de desplazamiento. Los bits de datos de dirección proporcionados a través de cada registro de desplazamiento se conectan a la compuerta de uno de los transistores respectivos 402, 404 y 406.
Mediante el uso de los registros de desplazamiento en el decodificador de registro de desplazamiento 134, puede usarse un pequeño número de líneas de datos 2161 a 2163 para seleccionar un espacio de direcciones más grande. Por ejemplo, cada registro de desplazamiento puede incluir ocho (o cualquier otro número de) celdas de registro de desplazamiento. Con tres bits de datos de dirección (D11, D12 y D13) de entrada al decodificador de registro de desplazamiento 134 que incluye tres registros de desplazamiento, cada uno de longitud ocho, entonces el espacio de dirección que puede direccionarse por el decodificador de registro de desplazamiento 134 es de 512 bits (en lugar de sólo ocho bits si los tres bits de dirección se usan sin usar los registros de desplazamiento del decodificador de registro de desplazamiento 134). La salida del decodificador de registro de desplazamiento 134 puede habilitarse en respuesta a un primer nivel lógico en la primera línea de selección (S4) 236 y deshabilitarse en respuesta a un segundo nivel lógico en la primera línea de selección (S4) 236.
El búfer 408 se acopla eléctricamente entre la línea de identificación 142 y la compuerta del transistor 324 a través de un nodo Vy 409. El inversor 410 se acopla eléctricamente entre la línea de identificación 142 y la compuerta del transistor 416 a través de un nodo Vx 411. Un lado de la trayectoria fuente-drenaje del transistor 416 se acopla eléctricamente a un nodo común o de tierra 152. El otro lado de la trayectoria fuente-drenaje del transistor 416 se acopla eléctricamente a un lado de la trayectoria fuente-drenaje del transistor 414, a un lado de la trayectoria fuentedrenaje del transistor 418, a un lado de la trayectoria fuente-drenaje del transistor 420 y a un lado de la trayectoria fuente-drenaje del transistor 422. El otro lado de la trayectoria fuente-drenaje de cada transistor 418, 420 y 422 se acopla eléctricamente a un nodo común o de tierra 152. La compuerta del transistor 418 se acopla eléctricamente a la segunda línea de datos 218. La compuerta del transistor 420 se acopla eléctricamente a la línea de señal de dirección Ax 362. La compuerta del transistor 422 se acopla eléctricamente a la línea de señal de dirección Ay 364. La compuerta del transistor 414 se acopla eléctricamente a la segunda línea de selección (S5) 238. El otro lado de la trayectoria fuente-drenaje del transistor 414 se acopla eléctricamente a un lado de la trayectoria fuente-drenaje del transistor 412 y a la compuerta del transistor 328. El otro lado de la trayectoria fuente-drenaje y la compuerta del transistor 412 se acoplan eléctricamente a la primera línea de selección (S4) 236.
La compuerta del transistor 436 se acopla eléctricamente a la línea de identificación 142. Un lado de la trayectoria fuente-drenaje del transistor 436 se acopla eléctricamente a un nodo común o de tierra 152. El otro lado de la trayectoria fuente-drenaje del transistor 436 se acopla eléctricamente a un lado de la trayectoria fuente-drenaje del transistor 434, a un lado de la trayectoria fuente-drenaje del transistor 438, a un lado de la trayectoria fuente-drenaje del transistor 440 y a un lado de la trayectoria fuente-drenaje del transistor 442. El otro lado de la trayectoria fuentedrenaje de cada transistor 438, 440 y 442 se acopla eléctricamente a un nodo común o de tierra 152. La compuerta del transistor 438 se acopla eléctricamente a la segunda línea de datos 218. La compuerta del transistor 440 se acopla eléctricamente a la línea de señal de dirección Ax 362. La compuerta del transistor 442 se acopla eléctricamente a la línea de señal de dirección Ay 364. La compuerta del transistor 434 se acopla eléctricamente a la segunda línea de selección (S5) 238. El otro lado de la trayectoria fuente-drenaje del transistor 434 se acopla eléctricamente a un lado de la trayectoria fuente-drenaje del transistor 432 y a la compuerta del transistor 358. El otro lado de la trayectoria fuente-drenaje y la compuerta del transistor 432 se acoplan eléctricamente a la primera línea de selección (S4) 236.
Se usan dos decodificadores separados para controlar los transistores respectivos 328 y 358 que se conectan al elemento de memoria 214 y al dispositivo de activación de fluido 352, respectivamente. La compuerta del transistor 328 se conecta a un primer decodificador que incluye los transistores 412, 414, 418, 420 y 422. La compuerta del transistor 358 se conecta a un segundo decodificador que incluye los transistores 432, 434, 438, 440 y 442. La señal de selección S4 puede activarse antes que la señal de selección S5. La combinación de Ax, Ay, D2, S4 y S5 forman la entrada de dirección al primer decodificador y al segundo decodificador.
Cuando la señal de identificación en la línea de identificación 142 está en un primer nivel lógico (por ejemplo, una lógica alta), el transistor 436 se enciende y provoca que la compuerta del transistor 358 permanezca descargada (es decir, desactiva la compuerta del transistor 358), de manera que el dispositivo de activación de fluido 352 se mantiene desactivado. Además, cuando la señal de identificación está en el primer nivel lógico (por ejemplo, una lógica alta), el transistor 324 se enciende mediante el búfer 408 y el transistor 416 se apaga mediante el inversor 410, de manera que cuando el transistor 328 se enciende en base a una entrada de dirección al primer decodificador, el elemento de memoria 214 puede accederse para operaciones de lectura y/o escritura a través de la línea de disparo 140.
Cuando la señal de identificación en la línea de identificación 142 está en un segundo nivel lógico (por ejemplo, una lógica baja), el transistor 436 se apaga, de manera que cuando el transistor 358 se enciende en base a una entrada de dirección al segundo decodificador, el dispositivo de accionamiento de fluido 352 puede activarse a través de la línea de disparo 140. Además, cuando la señal de identificación está en el segundo nivel lógico (por ejemplo, una lógica baja), el transistor 324 se apaga mediante el búfer 408 y el transistor 416 se enciende mediante el inversor 410. Con el transistor 416 encendido, la compuerta del transistor 328 permanece descargada (es decir, la compuerta del transistor 328 se deshabilita), de manera que el elemento de memoria 214 se mantiene deseleccionado.
La Figura 9B es un diagrama esquemático que ilustra otro ejemplo de un circuito 450 que incluye una primera memoria 112, una segunda memoria 114 y dispositivos de accionamiento de fluidos 110. En un ejemplo, el circuito 450 es parte de un circuito integrado para accionar una pluralidad de dispositivos de accionamiento de fluidos. El circuito 450 es similar al circuito 400 previamente descrito e ilustrado con referencia a la Figura 9A, excepto que en el circuito 450, los transistores 452, 454, 456, 458, 460 y 462 se usan en lugar del búfer 408; y los transistores 468, 470 y 472 se usan en lugar del inversor 410.
El transistor 460 y el transistor 462 se acoplan eléctricamente en serie entre un nodo 459 y un nodo común o de tierra 152. La compuerta del transistor 462 se acopla eléctricamente a la línea de identificación 142, y la compuerta del transistor 460 se acopla eléctricamente a la línea de selección S4236. El transistor 458 tiene una trayectoria fuentedrenaje acoplada eléctricamente entre la línea de selección S3234 y el nodo 459. La compuerta del transistor 458 se acopla eléctricamente a la línea de selección S3234. El transistor 454 y el transistor 456 se acoplan eléctricamente en serie entre la compuerta del transistor 324 y un nodo común o de tierra 152. La compuerta del transistor 456 se acopla eléctricamente al nodo 459. La compuerta del transistor 454 se acopla eléctricamente a la línea de selección S5 238. El transistor 452 tiene una trayectoria fuente-drenaje acoplada eléctricamente entre la línea de selección S4 236 y la compuerta del transistor 324. La compuerta del transistor 452 se acopla eléctricamente a la línea de selección S4 236.
El transistor 470 y el transistor 472 se acoplan eléctricamente en serie entre la compuerta del transistor 416 y un nodo común o de tierra 152. La compuerta del transistor 472 se acopla eléctricamente a la línea de identificación 142. La compuerta del transistor 470 se acopla eléctricamente a la línea de selección S4 236. El transistor 468 tiene una trayectoria fuente-drenaje acoplada eléctricamente entre la línea de selección S3234 y la compuerta del transistor 416. La compuerta del transistor 468 se acopla eléctricamente a la línea de selección S3234.
La señal de selección S3 puede activarse antes que la señal de selección S4. La señal de selección S4 puede activarse antes que la señal de selección S5. Con la señal de identificación en la línea de identificación 142 en un primer nivel lógico (por ejemplo, una lógica alta), un segundo nivel lógico (por ejemplo, una lógica baja) se almacena en el nodo Vx 411 en respuesta a las señales de selección S3 y S4. Con la señal de identificación en un segundo nivel lógico (por ejemplo, una lógica baja), un primer nivel lógico (por ejemplo, una lógica alta) se almacena en el nodo Vx 411 en respuesta a las señales de selección S3 y S4.
Con la señal de identificación en la línea de identificación 142 en un primer nivel lógico (por ejemplo, una lógica alta), un segundo nivel lógico (por ejemplo, una lógica baja) se almacena en el nodo 459 en respuesta a las señales de selección S3 y S4. Con la señal de identificación en un segundo nivel lógico (por ejemplo, una lógica baja), un primer nivel lógico (por ejemplo, una lógica alta) se almacena en el nodo 459 en respuesta a las señales de selección S3 y S4. Con un primer nivel lógico (por ejemplo, una lógica alta) en el nodo 459, un segundo nivel lógico (por ejemplo, una lógica baja) se almacena en el nodo Vy 409 en respuesta a las señales de selección S4 y S5. Con un segundo nivel lógico (por ejemplo, una lógica baja) en el nodo 459, un primer nivel lógico (por ejemplo, una lógica alta) se almacena en el nodo Vy 409 en respuesta a las señales de selección S4 y S5. En consecuencia, con la señal de identificación en la línea de identificación 142 en un primer nivel lógico (por ejemplo, una lógica alta), un primer nivel lógico (por ejemplo, una lógica alta) se almacena en el nodo Vy 409 en respuesta a las señales de selección S3, S4 y S5. Con la señal de identificación en un segundo nivel lógico (por ejemplo, una lógica baja), un segundo nivel lógico (por ejemplo, una lógica baja) se almacena en el nodo Vy 409 en respuesta a las señales de selección S3, S4 y S5.
Las Figuras 10A y 10B son diagramas de tiempo que ilustran un ejemplo del funcionamiento del circuito 450 de la Figura 9B. La Figura 10A ilustra un diagrama de tiempos 500a para cuando un elemento de memoria 214 se habilita, y la Figura 10B ilustra un diagrama de tiempos 500b para cuando un dispositivo de accionamiento de fluido 352 se habilita. Los diagramas de tiempo 500a y 500b incluyen la señal CSYNC, una señal de selección S1, una señal de selección S2, una señal de selección S3 en la línea de selección S3234, una señal de selección S4 en la línea de selección S4236, una señal de selección S5 en la línea de selección S5238, una señal de reloj, una señal de datos D11 en la línea de datos D112161, una señal de datos D12 en la línea de datos D122162, una señal de datos D2 en la línea de datos D2218, una señal de identificación en línea de identificación 142, una señal Vx en el nodo Vx 411, y una señal de disparo en la línea de disparo 140.
Las señales de selección de S1 a S5 se activan secuencialmente. Las señales de selección S1 y S2 pueden usarse por la primera memoria 112, tal como para controlar el decodificador de registro de desplazamiento 134. Como se muestra en la Figura 10A en 502, cuando la señal de identificación tiene una lógica alta cuando la señal S4 tiene una lógica alta Vx tiene una lógica baja. Por lo tanto, cuando la señal S5 tiene una lógica alta, la trayectoria de descarga para el elemento de memoria 214 se apaga y el elemento de memoria 214 se habilita para acceso de lectura y/o escritura a través de la señal de disparo como se indica en 504. Como se muestra en la Figura 10B en 506, cuando la señal de identificación tiene una lógica baja cuando la señal S4 tiene una lógica alta, Vx tiene una lógica alta. Por lo tanto, cuando la señal S5 tiene una lógica alta, la trayectoria de descarga para el elemento de memoria 214 se enciende y el elemento de memoria 214 se deshabilita. Con el elemento de memoria 214 deshabilitado, el dispositivo de accionamiento de fluido 352 puede habilitarse y puede activarse mediante la señal de disparo como se indica en 508.
En un ejemplo, como se muestra en las Figuras 10A y 10B, la señal de identificación y la señal de disparo pueden no encenderse (es decir, lógica alta) al mismo tiempo. En consecuencia, la señal de identificación se almacena para proporcionar Vx cuando la señal S4 tiene una lógica alta para prepararse para la señal de disparo cuando S5 tiene una lógica alta. Esto también asegura que la compuerta del transistor 328 para el elemento de memoria 214 o la compuerta del transistor 358 para el dispositivo de accionamiento de fluido 352 tenga una trayectoria de descarga para evitar una condición de flotante cuando no se selecciona. Debe evitarse una condición flotante para evitar la corrupción de los datos almacenados en la segunda memoria 114.
Las Figuras 11A y 11B son diagramas de tiempo que ilustran otro ejemplo del funcionamiento del circuito de la Figura 9B. La Figura 11A ilustra un diagrama de tiempos 550a para cuando un elemento de memoria 214 se habilita, y la Figura 11B ilustra un diagrama de tiempos 550b para cuando un dispositivo de accionamiento de fluido 352 se habilita. Los diagramas de tiempo 550a y 550b incluyen la señal CSYNC, una señal de selección S1, una señal de selección S2, una señal de selección S3 en la línea de selección S3234, una señal de selección S4 en la línea de selección S4 236, una señal de selección S5 en la línea de selección S5238, una señal de reloj, una señal de datos D11 en la línea de datos D112161, un señal de datos D12 en la línea de datos D122162, una señal de datos D2 en la línea de datos D2 218, una señal de identificación en línea de identificación 142, una señal Vy en el nodo Vy 409, y una señal de disparo en la línea de disparo 140.
Como se muestra en la Figura 11A en 552, cuando la señal de identificación tiene una lógica alta cuando la señal S4 tiene una lógica alta, Vy tiene una lógica alta cuando la señal S5 tiene una lógica alta. Con Vy con una lógica alta, el elemento de memoria 214 se habilita para acceso de lectura y/o escritura a través de la señal de disparo como se indica en 554. Como se muestra en la Figura 11B en 556, cuando la señal de identificación tiene una lógica baja cuando la señal S4 tiene una lógica alta, Vy tiene una lógica baja cuando la señal S5 tiene una lógica alta. Con Vy con una lógica baja, el elemento de memoria 214 se desactiva y se aísla de la señal de disparo. Con el elemento de memoria 214 deshabilitado, el dispositivo de accionamiento de fluido 352 puede habilitarse y puede activarse mediante la señal de disparo como se indica en 558.
En un ejemplo, como se muestra en las Figuras 11A y 11B, la señal de identificación y la señal de disparo pueden no encenderse (es decir, lógica alta) al mismo tiempo. En consecuencia, la señal de identificación se almacena para proporcionar Vy cuando la señal S4 tiene una lógica alta para prepararse para la señal de disparo cuando S5 tiene una lógica alta. El transistor 324 también sirve como aislante entre la señal de disparo y el elemento de memoria 214 cuando se activa un dispositivo de accionamiento de fluido 352. Esto puede evitar que el elemento de memoria 214 se someta a alta tensión a alta frecuencia, lo que puede mejorar la fiabilidad del elemento de memoria 214.
La Figura 12 es un diagrama de bloques que ilustra un ejemplo de un sistema de expulsión de fluido 600. El sistema de expulsión de fluido 600 incluye un conjunto de expulsión de fluido, tal como el conjunto de cabezal de impresión 602, y un conjunto de suministro de fluido, tal como el conjunto de suministro de tinta 610. En el ejemplo ilustrado, el sistema de expulsión de fluido 600 también incluye un conjunto de estación de servicio 604, un conjunto de carro 616, un conjunto de transporte de medios de impresión 618 y un controlador electrónico 620. Si bien la siguiente descripción proporciona ejemplos de sistemas y conjuntos para la manipulación de fluidos con respecto a la tinta, los sistemas y conjuntos divulgados también son aplicables a la manipulación de fluidos distintos de la tinta.
El conjunto de cabezal de impresión 602 incluye al menos un cabezal de impresión o matriz de expulsión de fluido 606, tal como el dispositivo de expulsión de fluido 106 de la Figura 1, que expulsa gotas de tinta o fluido a través de una pluralidad de orificios o boquillas 608. En un ejemplo, las gotas se dirigen hacia un medio, tal como el medio de impresión 624, para imprimir sobre el medio de impresión 624. En un ejemplo, el medio de impresión 624 incluye cualquier tipo de material de hoja adecuado, tal como papel, cartulina, transparencias, Mylar, tela y similares. En otro ejemplo, el medio de impresión 624 incluye medios para impresión tridimensional (3D), tal como un lecho de polvo, o medios para bioimpresión y/o pruebas de descubrimiento de fármacos, tal como un depósito o recipiente. En un ejemplo, las boquillas 608 se disponen en al menos una columna o arreglo de manera que la expulsión de tinta secuenciada adecuadamente desde las boquillas 608 provoca que se impriman caracteres, símbolos y/u otros gráficos o imágenes en los medios de impresión 624 a medida que el conjunto de cabezal de impresión 602 y los medios de impresión 624 se mueven uno con relación al otro.
El conjunto de suministro de tinta 610 suministra tinta al conjunto de cabezal de impresión 602 e incluye un depósito 612 para almacenar la tinta. Como tal, en un ejemplo, la tinta fluye desde el depósito 612 al conjunto de cabezal de impresión 602. En un ejemplo, el conjunto de cabezal de impresión 602 y el conjunto de suministro de tinta 610 se alojan juntos en un cartucho de impresión de inyección de tinta o de inyección de fluido o bolígrafo. En otro ejemplo, el conjunto de suministro de tinta 610 se separa del conjunto de cabezal de impresión 602 y suministra tinta al conjunto de cabezal de impresión 602 a través de una conexión de interfaz 613, tal como un tubo de suministro y/o una válvula.
El conjunto de carro 616 posiciona el conjunto de cabezal de impresión 602 con relación al conjunto de transporte de medios de impresión 618, y el conjunto de transporte de medios de impresión 618 posiciona los medios de impresión 624 con relación al conjunto de cabezal de impresión 602. Por lo tanto, una zona de impresión 626 se define adyacente a las boquillas 608 en un área entre el conjunto de cabezal de impresión 602 y los medios de impresión 624. En un ejemplo, el conjunto de cabezal de impresión 602 es un conjunto de cabezal de impresión del tipo escaneado de manera que el conjunto de carro 616 mueve el conjunto de cabezal de impresión 602 con relación al conjunto de transporte de medios de impresión 618. En otro ejemplo, el conjunto de cabezal de impresión 602 es un conjunto de cabezal de impresión del tipo no escaneado, de manera que el conjunto de carro 616 fija el conjunto de cabezal de impresión 602 en una posición prescrita con relación al conjunto de transporte de medios de impresión 618.
El conjunto de estación de servicio 604 proporciona escupir, limpiar, tapar y/o llenar el conjunto de cabezal de impresión 602 para mantener la funcionalidad del conjunto de cabezal de impresión 602 y, más específicamente, las boquillas 608. Por ejemplo, el conjunto de estación de servicio 604 puede incluir una cuchilla de goma o un limpiador que se pasa periódicamente sobre el conjunto de cabezal de impresión 602 para limpiar y lavar las boquillas 608 del exceso de tinta. Además, el conjunto de estación de servicio 604 puede incluir una tapa que cubre el conjunto de cabezal de impresión 602 para proteger las boquillas 608 de que se sequen durante períodos de inactividad. Además, el conjunto de estación de servicio 604 puede incluir una escupidera en la que el conjunto de cabezal de impresión 602 expulsa tinta durante las escupidas para asegurar que el depósito 612 mantenga un nivel apropiado de presión y fluidez, y para asegurar que las boquillas 608 no se atasquen ni goteen. Las funciones del conjunto de estación de servicio 604 pueden incluir el movimiento relativo entre el conjunto de estación de servicio 604 y el conjunto de cabezal de impresión 602.
El controlador electrónico 620 se comunica con el conjunto de cabezal de impresión 602 a través de una trayectoria de comunicación 603, con el conjunto de estación de servicio 604 a través de una trayectoria de comunicación 605, con el conjunto de carro 616 a través de una trayectoria de comunicación 617 y con el conjunto de transporte de medios de impresión 618 a través de una trayectoria de comunicación 619. En un ejemplo, cuando el conjunto de cabezal de impresión 602 se monta en el conjunto de carro 616, el controlador electrónico 620 y el conjunto de cabezal de impresión 602 pueden comunicarse a través del conjunto de carro 616 a través de una trayectoria de comunicación 601. El controlador electrónico 620 también puede comunicarse con el conjunto de suministro de tinta 610 de manera que, en una implementación, pueda detectarse un suministro de tinta nuevo (o usado).
El controlador electrónico 620 recibe datos 628 de un sistema anfitrión, tal como un ordenador, y puede incluir memoria para almacenar temporalmente los datos 628. Los datos 628 pueden enviarse al sistema de expulsión de fluido 600 a lo largo de una trayectoria de transferencia de información electrónica, infrarroja, óptica o de otro tipo. Los datos 628 representan, por ejemplo, un documento y/o archivo a imprimir. Como tal, los datos 628 forman un trabajo de impresión para el sistema de expulsión de fluido 600 e incluyen al menos un comando de trabajo de impresión y/o parámetro del comando.
En un ejemplo, el controlador electrónico 620 proporciona el control del conjunto de cabezal de impresión 602, que incluye el control de tiempo para la expulsión de gotas de tinta desde las boquillas 608. Como tal, el controlador electrónico 620 define un patrón de gotas de tinta expulsadas que forman caracteres, símbolos y/u otros gráficos o imágenes en el medio de impresión 624. El control de tiempo y por lo tanto el patrón de gotas de tinta expulsadas se determina por los comandos del trabajo de impresión y/o los parámetros del comando. En un ejemplo, los circuitos lógicos y de accionamiento que forman una porción del controlador electrónico 620 se ubican en el conjunto de cabezal de impresión 602. En otro ejemplo, los circuitos lógicos y de accionamiento que forman una porción del controlador electrónico 620 se ubican fuera del conjunto de cabezal de impresión 602.
Las Figuras 13A-13D son diagramas de flujo que ilustran un ejemplo de un método 700 para acceder a una primera memoria y a una segunda memoria de un dispositivo de expulsión de fluido. En un ejemplo, el método 700 puede implementarse mediante el sistema de expulsión de fluido 100 de la Figura 1. Como se ilustra en la Figura 13a , en 702 el método 700 incluye generar secuencialmente una primera señal de selección y una segunda señal de selección. En 704, el método 700 incluye habilitar un primer elemento de memoria en respuesta a la primera señal de selección y los primeros datos en una pluralidad de primeras líneas de datos. En 706, el método 700 incluye habilitar un segundo elemento de memoria en respuesta a la segunda señal de selección y el segundo dato en una segunda línea de datos.
Como se ilustra en la Figura 13B, en 708 el método 700 puede incluir además generar una señal de dirección. En este caso, habilitar el segundo elemento de memoria puede incluir habilitar el segundo elemento de memoria en respuesta a la segunda señal de selección, el segundo dato en la segunda línea de datos y la señal de dirección.
Como se ilustra en la Figura 13C, en 710 el método 700 puede incluir además generar una señal en una línea de identificación. En 712, el método 700 puede incluir además habilitar un dispositivo de accionamiento de fluido en respuesta a la segunda señal de selección y un primer nivel lógico en la línea de identificación. En este caso, habilitar el segundo elemento de memoria puede incluir habilitar el segundo elemento de memoria en respuesta a la segunda señal de selección y un segundo nivel lógico en la línea de identificación.
Como se ilustra en la Figura 13D, en 714 el método 700 puede incluir además acceder al primer elemento de memoria a través de la línea de identificación con el primer elemento de memoria habilitado. En 716, el método 700 puede incluir además acceder al segundo elemento de memoria a través de una línea de disparo con el segundo elemento de memoria habilitado.
Las Figuras 14A-14B son diagramas de flujo que ilustran un ejemplo de un método 800 para acceder a una memoria de un dispositivo de expulsión de fluido. En un ejemplo, el método 800 puede implementarse mediante el sistema de expulsión de fluido 100 de la Figura 1. Como se ilustra en la Figura 14A, en 802 el método 800 incluye conectar eléctricamente, a través de un primer interruptor, un primer lado de cada elemento de memoria de una pluralidad de elementos de memoria a una línea de disparo en respuesta a un primer nivel lógico en una línea de identificación y desconectar eléctricamente, a través del primer interruptor, el primer lado de cada elemento de memoria de la pluralidad de elementos de memoria de la línea de disparo en respuesta a un segundo nivel lógico en la línea de identificación. En 804, el método 800 incluye conectar eléctricamente, a través de un segundo interruptor respectivo de una pluralidad de segundos interruptores, un segundo lado de un elemento de memoria respectivo de la pluralidad de elementos de memoria a un nodo común en respuesta a una señal de dirección.
En un ejemplo, el primer interruptor incluye un primer transistor y la pluralidad de segundos interruptores incluye una pluralidad de segundos transistores. Como se ilustra en la Figura 14B, en 806 el método 800 puede incluir además acceder a un elemento de memoria respectivo de la pluralidad de elementos de memoria a través de la línea de disparo con el elemento de memoria respectivo conectado eléctricamente entre la línea de disparo y el nodo común.
Las Figuras 15A-15B son diagramas de flujo que ilustran otro ejemplo de un método 900 para acceder a una memoria de un dispositivo de expulsión de fluido. En un ejemplo, el método 900 puede implementarse mediante el sistema de expulsión de fluido 100 de la Figura 1. Como se ilustra en la Figura 15A, en 902 el método 900 incluye generar una señal de identificación en una línea de identificación. En 904, el método 900 incluye generar secuencialmente una primera señal de selección y una segunda señal de selección. En 906, el método 900 incluye almacenar la señal de identificación en respuesta a la primera señal de selección. En 908, el método 900 incluye habilitar un elemento de memoria en respuesta a la señal de identificación almacenada que tiene un primer nivel lógico. En 910, el método 900 incluye acceder al elemento de memoria a través de una línea de disparo en respuesta a la segunda señal de selección con el elemento de memoria habilitado.
En un ejemplo, habilitar el elemento de memoria incluye conectar eléctricamente el elemento de memoria a la línea de disparo en respuesta a la señal de identificación almacenada que tiene el primer nivel lógico. En otro ejemplo, almacenar la señal de identificación incluye invertir la señal de identificación y almacenar la señal de identificación invertida en respuesta a la primera señal de selección; y habilitar el elemento de memoria incluye apagar una trayectoria de descarga acoplada al elemento de memoria en respuesta a la señal de identificación invertida almacenada que tiene un segundo nivel lógico.
Como se ilustra en la Figura 15B, en 912 el método 900 puede incluir además habilitar un dispositivo de accionamiento de fluido en respuesta a la señal de identificación que tiene un segundo nivel lógico. En 914, el método 900 puede incluir además activar el dispositivo de accionamiento de fluido a través de la línea de disparo en respuesta a la segunda señal de selección con el dispositivo de accionamiento de fluido habilitado.
Aunque se han ilustrado y descrito ejemplos específicos en la presente descripción, una variedad de implementaciones alternativas y/o equivalentes pueden sustituirse para los ejemplos específicos que se muestran y describen sin apartarse del alcance de la presente descripción. Esta solicitud pretende cubrir cualquier adaptación o variación de los ejemplos específicos que se discuten en la presente descripción. Por lo tanto, se pretende que esta descripción se limite solo por las reivindicaciones.

Claims (11)

REIVINDICACIONES
1. Un circuito integrado para accionar una pluralidad de dispositivos de accionamiento de fluidos (352), el circuito integrado que comprende:
una línea de disparo (DISPARO);
una pluralidad de elementos de memoria (214);
un primer interruptor (324) acoplado eléctricamente entre la línea de disparo (DISPARO) y un primer lado de cada elemento de memoria (214) de la pluralidad de elementos de memoria (214); y una pluralidad de segundos interruptores (328), cada segundo interruptor (328) acoplado eléctricamente a un segundo lado de un respectivo elemento de memoria (214) de la pluralidad de elementos de memoria (214).
2. El circuito integrado de la reivindicación 1, que comprende además:
una línea de identificación (IDENTIFICACIÓN);
en donde el primer interruptor (324) se enciende en respuesta a un primer nivel lógico en la línea de identificación (ID) y se apaga en respuesta a un segundo nivel lógico en la línea de identificación (ID).
3. El circuito integrado de la reivindicación 1 o 2, que comprende además:
un decodificador (360) para recibir una dirección y encender un segundo interruptor respectivo (328) de la pluralidad de segundos interruptores (328) en respuesta a la dirección.
4. El circuito integrado de cualquiera de las reivindicaciones 1-3, que comprende además:
una pluralidad de dispositivos de accionamiento de fluidos (352); y
una pluralidad de terceros interruptores (358),
en donde cada dispositivo de accionamiento de fluidos (352) de la pluralidad de dispositivos de accionamiento de fluidos (352) se acopla eléctricamente entre la línea de disparo (DISPARO) y un tercer interruptor respectivo (358) de la pluralidad de terceros interruptores (358).
5. El circuito integrado de cualquiera de las reivindicaciones 1-4, en donde cada primer interruptor (324) comprende un transistor.
6. El circuito integrado de cualquiera de las reivindicaciones 1-5, en donde cada segundo interruptor (328) comprende un transistor.
7. El circuito integrado de cualquiera de las reivindicaciones 1-6, en donde cada elemento de memoria (214) de la pluralidad de elementos de memoria (214) comprende un elemento de memoria no volátil.
8. Un cartucho de inyección de tinta que comprende un cabezal de impresión que incluye un circuito integrado de cualquiera de las reivindicaciones 1-7.
9. Un método para acceder a una memoria (214) de un dispositivo de expulsión de fluido, el método que comprende:
conectar eléctricamente, a través de un primer interruptor (324), un primer lado de cada elemento de memoria (214) de una pluralidad de elementos de memoria (214) a una línea de disparo (DISPARO) en respuesta a un primer nivel lógico en una línea de identificación (ID) y desconectar eléctricamente, a través del primer interruptor (324) , el primer lado de cada elemento de memoria (214) de la pluralidad de elementos de memoria (214) de la línea de disparo (DISPARO) en respuesta a un segundo nivel lógico en la línea de identificación (ID); y
conectar eléctricamente, a través de un segundo interruptor respectivo (328) de una pluralidad de segundos interruptores (328), un segundo lado de un elemento de memoria respectivo (214) de la pluralidad de elementos de memoria (214) a un nodo común (152) en respuesta a una señal de dirección.
10. El método de la reivindicación 9, en donde el primer interruptor (324) comprende un primer transistor, y en donde la pluralidad de segundos interruptores (328) comprende una pluralidad de segundos transistores.
11. El método de la reivindicación 9 o 10, que comprende además:
acceder a un elemento de memoria respectivo (214) de la pluralidad de elementos de memoria (214) a través de la línea de disparo (DISPARO) con el elemento de memoria respectivo (214) conectado eléctricamente entre la línea de disparo (DISPARO) y el nodo común (152).
ES19722429T 2019-04-19 2019-04-19 Dispositivos de expulsión de fluidos que incluyen una memoria Active ES2924517T3 (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2019/028404 WO2020214190A1 (en) 2019-04-19 2019-04-19 Fluid ejection devices including a memory

Publications (1)

Publication Number Publication Date
ES2924517T3 true ES2924517T3 (es) 2022-10-07

Family

ID=66429651

Family Applications (1)

Application Number Title Priority Date Filing Date
ES19722429T Active ES2924517T3 (es) 2019-04-19 2019-04-19 Dispositivos de expulsión de fluidos que incluyen una memoria

Country Status (13)

Country Link
US (2) US11485133B2 (es)
EP (1) EP3743283B1 (es)
CN (1) CN113453908B (es)
AU (1) AU2019441365B2 (es)
BR (1) BR112021020903A2 (es)
CA (1) CA3127423C (es)
DK (1) DK3743283T3 (es)
ES (1) ES2924517T3 (es)
HU (1) HUE059201T2 (es)
MX (1) MX2021008744A (es)
PL (1) PL3743283T3 (es)
PT (1) PT3743283T (es)
WO (1) WO2020214190A1 (es)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
PL3710259T3 (pl) 2019-02-06 2021-12-06 Hewlett-Packard Development Company, L.P. Matryca do głowicy drukującej
EP3713768B1 (en) 2019-02-06 2023-06-28 Hewlett-Packard Development Company, L.P. Die for a printhead
AU2019428712B2 (en) * 2019-02-06 2023-01-19 Hewlett-Packard Development Company, L.P. Die for a printhead

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7311385B2 (en) * 2003-11-12 2007-12-25 Lexmark International, Inc. Micro-fluid ejecting device having embedded memory device
US7497536B2 (en) 2004-04-19 2009-03-03 Hewlett-Packard Development Company, L.P. Fluid ejection device
US7648227B2 (en) * 2005-10-31 2010-01-19 Hewlett-Packard Development Company, L.P. Fluid ejection device with data signal latch circuitry
US8128205B2 (en) 2005-10-31 2012-03-06 Hewlett-Packard Development Company, L.P. Fluid ejection device
US7837288B2 (en) 2005-12-23 2010-11-23 Telecom Italia S.P.A. Inkjet printhead and a method of inkjet printing
ES2403304T3 (es) 2007-11-14 2013-05-17 Hewlett-Packard Development Company, L.P. Un cabezal de impresión por chorro de tinta con líneas de datos compartidas
US7815273B2 (en) 2008-04-01 2010-10-19 Hewlett-Packard Development Company, L.P. Fluid ejection device
US8864260B1 (en) * 2013-04-25 2014-10-21 Hewlett-Packard Development Company, L.P. EPROM structure using thermal ink jet fire lines on a printhead
WO2016068912A1 (en) * 2014-10-29 2016-05-06 Hewlett-Packard Development Company, L.P. Printhead with a number of memristors and inverters
US9938136B2 (en) * 2016-08-18 2018-04-10 Stmicroelectronics Asia Pacific Pte Ltd Fluid ejection device
CN110234508B (zh) * 2017-07-06 2021-01-29 惠普发展公司,有限责任合伙企业 用于喷嘴和存储器元件的选择器

Also Published As

Publication number Publication date
US11485133B2 (en) 2022-11-01
HUE059201T2 (hu) 2022-11-28
PT3743283T (pt) 2022-08-09
WO2020214190A1 (en) 2020-10-22
BR112021020903A2 (pt) 2021-12-21
DK3743283T3 (da) 2022-07-25
AU2019441365B2 (en) 2023-03-09
US20220314608A1 (en) 2022-10-06
MX2021008744A (es) 2021-08-24
EP3743283A1 (en) 2020-12-02
CN113453908B (zh) 2022-12-27
US20210162740A1 (en) 2021-06-03
AU2019441365A1 (en) 2021-09-16
CA3127423A1 (en) 2020-10-22
PL3743283T3 (pl) 2022-07-25
CA3127423C (en) 2023-11-14
CN113453908A (zh) 2021-09-28
EP3743283B1 (en) 2022-06-01

Similar Documents

Publication Publication Date Title
ES2961731T3 (es) Selectores para boquillas y elementos de memoria
ES2924517T3 (es) Dispositivos de expulsión de fluidos que incluyen una memoria
ES2886018T3 (es) Circuitos integrados que incluyen células de memoria
ES2902848T3 (es) Circuito integrado para un dispositivo de expulsión de fluido con una primera memoria y una segunda memoria
US11969999B2 (en) Fluid ejection devices including a memory
EP3743285B1 (en) Fluid ejection devices including a memory