BR112020019811A2 - Método de transmissão de dados e dispositivo de encaminhamento - Google Patents

Método de transmissão de dados e dispositivo de encaminhamento Download PDF

Info

Publication number
BR112020019811A2
BR112020019811A2 BR112020019811-0A BR112020019811A BR112020019811A2 BR 112020019811 A2 BR112020019811 A2 BR 112020019811A2 BR 112020019811 A BR112020019811 A BR 112020019811A BR 112020019811 A2 BR112020019811 A2 BR 112020019811A2
Authority
BR
Brazil
Prior art keywords
fragment
transmitted
data
field
value
Prior art date
Application number
BR112020019811-0A
Other languages
English (en)
Inventor
Tongtong Wang
Xinyuan Wang
Original Assignee
Huawei Technologies Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co., Ltd. filed Critical Huawei Technologies Co., Ltd.
Publication of BR112020019811A2 publication Critical patent/BR112020019811A2/pt

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0083Formatting with frames or packets; Protocol or part of protocol for error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0076Distributed coding, e.g. network coding, involving channel coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/22Parsing or analysis of headers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1004Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's to protect a block of data words, e.g. CRC or checksum
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0072Error control for data other than payload data, e.g. control data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0079Formats for control data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/66Layer 2 routing, e.g. in Ethernet based MAN's
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/74Address processing for routing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/50Network services
    • H04L67/56Provisioning of proxy services
    • H04L67/563Data redirection of data network streams
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • H04L69/322Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
    • H04L69/324Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the data link layer [OSI layer 2], e.g. HDLC
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/40Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass for recovering from a failure of a protocol instance or entity, e.g. service redundancy protocols, protocol state redundancy or protocol service redirection

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Small-Scale Networks (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Communication Control (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

método de transmissão de dados e dispositivode encaminhamento este pedido fornece um método de transmissão de dados, incluindo: receber, por um primeiro dispositivo de encaminhamento, uma pluralidade de fragmentos de um quadro ethernet, em que a pluralidade de fragmentos inclui um fragmento inicial e um primeiro fragmento, e o fragmento inicial inclui um campo de endereço de controle de acesso à mídia mac de destino; determinar, pelo primeiro dispositivo de encaminhamento, um valor de sequência de verificação de quadro fcs do quadro ethernet com base na pluralidade de fragmentos; determinar, pelo primeiro dispositivo de encaminhamento com base no valor fcs, que um erro ocorre no quadro ethernet; alterar, pelo primeiro dispositivo de encaminhamento, o primeiro fragmento para um segundo fragmento em resposta à determinação de que um erro ocorre no quadro ethernet, em que o segundo fragmento inclui informação de indicação de segundo tipo e segundo dado a ser transmitido, a informação de indicação de segundo tipo é usada para indicar que um tipo do segundo dado a ser transmitido é um caractere de controle, um valor do primeiro dado a ser transmitido é diferente do valor do segundo dado a ser transmitido, e o segundo dado a ser transmitido é usado para indicar que um erro ocorre no quadro ethernet; e enviar, pelo primeiro dispositivo de encaminhamento, o segundo fragmento para um dispositivo de destino. o método fornecido neste pedido ajuda a aumentar uma taxa de sucesso de detectar pelo dispositivo de destino que o quadro ethernet inclui um erro.

Description

“MÉTODO DE TRANSMISSÃO DE DADOS E DISPOSITIVO DE ENCAMINHAMENTO” CAMPO DA TÉCNICA
[0001] Este pedido se refere ao campo de comunicações e, mais especificamente, a um método de transmissão de dados e um dispositivo de encaminhamento no campo de comunicações.
FUNDAMENTOS
[0002] A internet das coisas industrial e a Internet dos Veículos normalmente incluem uma pluralidade de dispositivos de encaminhamento. Dados enviados por um dispositivo de origem são encaminhados usando-se uma pluralidade de dispositivos de encaminhamento, para atingir um dispositivo de destino. A pluralidade de dispositivos de encaminhamento pode formar uma rede em cadeia ou uma rede em anel.
[0003] Quando dados são encaminhados usando-se a rede em cadeia ou a rede em anel, cada dispositivo de encaminhamento pode causar alguns atrasos. Consequentemente, um atraso de ponta a ponta não pode atender as exigências de alguns cenários de aplicação.
[0004] Uma tecnologia de encaminhamento acelerado pode reduzir o atraso de ponta a ponta. Por exemplo, na tecnologia de encaminhamento acelerado, um dispositivo de encaminhamento pode começar a enviar um fragmento recebido para um dispositivo de encaminhamento de próximo salto quando não estiver recebendo um quadro Ethernet inteiro. Especificamente, um quadro Ethernet 1 inclui um fragmento 1, um fragmento 2 e um fragmento 3. Um dispositivo de encaminhamento 1 pode enviar o fragmento 1 para um dispositivo de encaminhamento 2 ao receber apenas o fragmento 1, e não receber o fragmento 2 e o fragmento 3.
[0005] Um erro pode ocorrer em um quadro Ethernet em um processo de transmissão. Quando um quadro Ethernet recebido pelo dispositivo de destino inclui uma quantidade relativamente grande de erros, o dispositivo de destino pode não estar apto a detectar, realizando-se verificação de redundância cíclica (CRC) no quadro Ethernet recebido, que o quadro Ethernet inclui um erro. Como resultado, ocorre uma exceção em um serviço de transmissão de dados.
SUMÁRIO
[0006] Este pedido fornece um método de transmissão de dados, para ajudar a aumentar uma taxa de sucesso de detecção por um dispositivo de destino de que um quadro Ethernet inclui um erro.
[0007] De acordo com um primeiro aspecto, um método de transmissão de dados é fornecido e inclui: receber, por um primeiro dispositivo de encaminhamento, uma pluralidade de fragmentos de um quadro Ethernet, onde a pluralidade de fragmentos inclui um fragmento inicial e um primeiro fragmento, e o fragmento inicial inclui um campo de endereço de controle de acesso ao meio (MAC) de destino; determinar, pelo primeiro dispositivo de encaminhamento, um valor de sequência de verificação de quadro (FCS) do quadro Ethernet com base na pluralidade de fragmentos; determinar, pelo primeiro dispositivo de encaminhamento com base no valor FCS, que um erro ocorre no quadro Ethernet; transformar, pelo primeiro dispositivo de encaminhamento, o primeiro fragmento em um segundo fragmento em resposta à determinação de que um erro ocorre no quadro Ethernet, onde o primeiro fragmento inclui primeiras informações de indicação de tipo e primeiros dados a serem transmitidos, o segundo fragmento inclui segundas informações de indicação de tipo e segundos dados a serem transmitidos, as primeiras informações de indicação de tipo são usadas para indicar um tipo dos primeiros dados a serem transmitidos, as segundas informações de indicação de tipo são usadas para indicar que um tipo dos segundos dados a serem transmitidos é um caractere de controle, um valor dos primeiros dados a serem transmitidos não é igual a um valor dos segundos dados a serem transmitidos, e os segundos dados a serem transmitidos são usados para indicar que um erro ocorre no quadro Ethernet; e enviar, pelo primeiro dispositivo de encaminhamento, o segundo fragmento para um dispositivo de destino, onde um valor do campo de endereço MAC de destino é igual a um endereço MAC do dispositivo de destino, e o endereço MAC do dispositivo de destino não é igual a um endereço MAC do primeiro dispositivo de encaminhamento.
[0008] Em um processo no qual o quadro Ethernet é transmitido de um dispositivo de origem para o dispositivo de destino, o dispositivo de encaminhamento realiza uma verificação CRC no quadro Ethernet, para descobrir se um erro ocorre no quadro Ethernet. Quando o dispositivo de encaminhamento descobre que um erro ocorre no quadro Ethernet, o dispositivo de encaminhamento transforma o fragmento recebido do quadro Ethernet, de modo que um fragmento transformado (o segundo fragmento) indique que um erro ocorre no quadro Ethernet.
Por exemplo, o segundo fragmento pode incluir um caractere de controle de erro.
O caractere de controle de erro é usado para indicar que um erro ocorre no quadro Ethernet.
O dispositivo de encaminhamento envia o segundo fragmento para o dispositivo de destino.
Portanto, um circuito PHY do dispositivo de destino determina, com base no segundo fragmento, que um erro ocorre no quadro Ethernet recebido.
Especificamente, o circuito PHY do dispositivo de destino inclui um receptor PCS.
O segundo fragmento inclui o caractere de controle de erro.
O receptor PCS determina, com base no caractere de controle de erro, que um erro ocorre no quadro Ethernet.
Por exemplo, o receptor PCS entra em um estado RX_E com base no caractere de controle de erro.
O receptor PCS no estado RX_E gera um sinal.
O sinal inclui um campo RxC com um valor de 1 e um campo RxD com um valor de 0xFE.
O receptor PCS envia o sinal para um circuito MAC do dispositivo de destino através de uma MII.
O circuito MAC do dispositivo de destino pode determinar, com base no sinal, que um erro ocorre no quadro Ethernet.
Além disso, o circuito MAC do dispositivo de destino pode descartar o quadro Ethernet.
Em outras palavras, sem precisar realizar verificação CRC no quadro Ethernet recebido, o circuito MAC do dispositivo de destino pode determinar que um erro ocorre no quadro Ethernet.
Comparada a uma solução técnica na qual o dispositivo de destino realiza verificação CRC no quadro Ethernet para determinar que um erro ocorre no quadro Ethernet, a supracitada solução técnica ajuda a aumentar uma taxa de sucesso de detectar pelo dispositivo de destino que o quadro Ethernet inclui um erro.
Especificamente, devido a um recurso de um algoritmo CRC, quando um quadro Ethernet inclui uma quantidade relativamente pequena de erros, é relativamente fácil detectar os erros do quadro Ethernet através de verificação CRC.
Quando um quadro Ethernet inclui uma quantidade relativamente grande de erros, os erros do quadro Ethernet podem não ser detectados através de verificação CRC.
Uma pluralidade de erros pode ser causada em um processo no qual um quadro Ethernet é transmitido do dispositivo de origem para o dispositivo de destino.
Uma quantidade relativamente grande de erros é provavelmente causada especialmente quando um quadro Ethernet precisa ser encaminhado usando-se uma pluralidade de dispositivos de encaminhamento.
Além disso, antes que um dispositivo de encaminhamento envie um quadro
Ethernet para um dispositivo de encaminhamento de próximo salto ou um dispositivo de destino, o dispositivo de encaminhamento pode recalcular um valor FCS do quadro Ethernet, e adicionar um valor FCS recalculado para um campo FCS do quadro Ethernet. Ao recalcular o valor FCS do quadro Ethernet, o dispositivo de encaminhamento usa um outro campo que não o campo FCS no quadro Ethernet como um parâmetro. Isso significa que se um erro ocorre no quadro Ethernet, o erro também é usado como um parâmetro exigido para recalcular o valor FCS do quadro Ethernet. Consequentemente, o dispositivo de encaminhamento de próximo salto ou o dispositivo de destino não pode detectar, através de verificação CRC, que o quadro Ethernet recebido inclui um erro.
[0009] Na solução técnica fornecida nesse pedido, o circuito PHY do dispositivo de destino pode determinar, com base em um campo transformado, que um erro ocorre no quadro Ethernet. O dispositivo de destino não precisa depender de verificação CRC para determinar se um erro ocorre no quadro Ethernet. Portanto, a solução técnica nesse pedido ajuda a aumentar a taxa de sucesso de detecção pelo dispositivo de destino de que o quadro Ethernet inclui um erro.
[0010] Com referência ao primeiro aspecto, em uma possível implementação do primeiro aspecto, a resposta, pelo primeiro dispositivo de encaminhamento, à transformação, pelo primeiro dispositivo de encaminhamento, do primeiro fragmento em um segundo fragmento em resposta à determinação de que um erro ocorre no quadro Ethernet inclui: transformar respectivamente, pelo primeiro dispositivo de encaminhamento, as primeiras informações de indicação de tipo e os primeiros dados a serem transmitidos no primeiro fragmento nas segundas informações de indicação de tipo e nos segundos dados a serem transmitidos quando um valor das primeiras informações de indicação de tipo não for igual a um valor das segundas informações de indicação de tipo; ou transformar, pelo primeiro dispositivo de encaminhamento, os primeiros dados a serem transmitidos no primeiro fragmento em segundos dados a serem transmitidos quando um valor das primeiras informações de indicação de tipo for igual a um valor das segundas informações de indicação de tipo.
[0011] As informações de indicação de tipo no primeiro fragmento são transformadas, de modo que um tipo de dados a serem transmitidos que é indicado pelas informações de indicação de tipo transformadas no primeiro fragmento é um caractere de controle, e os dados a serem transmitidos no primeiro fragmento são transformados, de modo que um valor de dados a serem transmitidos transformados possa indicar, para o dispositivo de destino, que um erro ocorre no quadro Ethernet em um processo de transmissão. Portanto, ao receber o quadro Ethernet, o dispositivo de destino determina, com base no primeiro fragmento transformado (o segundo fragmento), que um erro ocorre no quadro Ethernet no processo de transmissão.
[0012] Com referência ao primeiro aspecto, em uma possível implementação do primeiro aspecto, o segundo fragmento inclui um campo RxC e um campo RxD, o campo RxC é usado para portar as segundas informações de indicação de tipo, e um valor do campo RxD são os segundos dados a serem transmitidos.
[0013] Um valor do campo RxC é usado para indicar, para o dispositivo de destino, que o valor do campo RxD é um octeto de controle, e o valor do campo RxD é usado para indicar, para o dispositivo de destino, que um erro ocorre no quadro Ethernet no processo de transmissão. Portanto, ao determinar que o valor do campo RxD é um octeto de controle, o dispositivo de destino adicionalmente verifica um valor de um código de controle do campo RxD, e por fim determina, com base no valor do código de controle do campo RxD, que um erro ocorre no quadro Ethernet no processo de transmissão, descartando assim o quadro Ethernet.
[0014] Com referência ao primeiro aspecto, em uma possível implementação do primeiro aspecto, o valor do campo RxC é 1, e o valor do campo RxD é igual a 0xFE.
[0015] Com referência ao primeiro aspecto, em uma possível implementação do primeiro aspecto, o segundo fragmento inclui um campo de cabeçalho de sincronização, um campo de tipo de bloco, e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos inclui os segundos dados a serem transmitidos, as segundas informações de indicação de tipo incluem o campo de cabeçalho de sincronização e o campo de tipo de bloco, as segundas informações de indicação de tipo são usadas para indicar que o tipo dos segundos dados a serem transmitidos é um caractere de controle, e as segundas informações de indicação de tipo são adicionalmente usadas para indicar uma localização dos segundos dados a serem transmitidos na pluralidade de unidades de dados a serem transmitidos.
[0016] Um valor do campo de cabeçalho de sincronização é usado para indicar, para o dispositivo de destino, se os dados a serem transmitidos com um tipo de caractere de controle estão incluídos por trás do campo de cabeçalho de sincronização, um valor do campo de tipo de bloco é usado para indicar, para o dispositivo de destino, uma localização de dados a serem transmitidos, por trás do campo de tipo de bloco, com um tipo de caractere de controle na pluralidade de unidades de dados a serem transmitidos, e um valor dos dados a serem transmitidos correspondentes à localização é usado para indicar, para o dispositivo de destino, que um erro ocorre no quadro Ethernet no processo de transmissão. Portanto, depois de determinar a localização dos dados a serem transmitidos com o tipo de caractere de controle, o dispositivo de destino adicionalmente verifica o valor dos dados a serem transmitidos correspondentes à localização, e por fim determina, com base no valor dos dados a serem transmitidos correspondentes à localização, que um erro ocorre no quadro Ethernet no processo de transmissão, descartando assim o quadro Ethernet.
[0017] Com referência ao primeiro aspecto, em uma possível implementação do primeiro aspecto, o valor dos segundos dados a serem transmitidos é igual a 0x1E.
[0018] Com referência ao primeiro aspecto, em uma possível implementação do primeiro aspecto, os dados a serem transmitidos no primeiro fragmento incluem um campo FCS, ou o primeiro fragmento não inclui um campo FCS.
[0019] Qualquer outro fragmento que não o fragmento inicial no quadro Ethernet é transformado, de modo que, ao receber o fragmento transformado, o dispositivo de destino determine, com base no fragmento transformado, que um erro ocorre no quadro Ethernet no processo de transmissão, descartando assim o quadro Ethernet.
[0020] Com referência ao primeiro aspecto, em uma possível implementação do primeiro aspecto, a determinação, pelo primeiro dispositivo de encaminhamento com base no valor FCS, de que um erro ocorre no quadro Ethernet inclui: quando o valor FCS não é igual a um valor do campo FCS,
determinar, pelo primeiro dispositivo de encaminhamento, que um erro ocorre no quadro Ethernet.
[0021] De acordo com um segundo aspecto, um método de transmissão de dados é fornecido e inclui: receber, por um segundo dispositivo de encaminhamento, um fragmento inicial e um primeiro fragmento, onde o primeiro fragmento inclui informações de indicação de tipo e dados a serem transmitidos, as informações de indicação de tipo são usadas para indicar um tipo dos dados a serem transmitidos, o tipo dos dados a serem transmitidos é um caractere de controle, os dados a serem transmitidos são usados para indicar que um erro ocorre em um quadro Ethernet, o quadro Ethernet inclui o fragmento inicial, o fragmento inicial inclui um campo de endereço MAC de destino, um valor do campo de endereço MAC de destino é igual a um endereço MAC de um dispositivo de destino, e um endereço MAC do segundo dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino; e enviar, pelo segundo dispositivo de encaminhamento, o primeiro fragmento para o dispositivo de destino.
[0022] Em um processo no qual o quadro Ethernet é transmitido de um dispositivo de origem para o dispositivo de destino, o dispositivo de encaminhamento realiza a verificação CRC no quadro Ethernet, para descobrir se um erro ocorre no quadro Ethernet. Quando o dispositivo de encaminhamento descobre que um erro ocorre no quadro Ethernet, o dispositivo de encaminhamento transforma o fragmento recebido do quadro Ethernet, de modo que um fragmento transformado (um segundo fragmento) indique que um erro ocorre no quadro Ethernet. Por exemplo, o segundo fragmento pode incluir um caractere de controle de erro. O caractere de controle de erro é usado para indicar que um erro ocorre no quadro Ethernet. O dispositivo de encaminhamento envia o segundo fragmento para o dispositivo de destino. Portanto, um circuito PHY do dispositivo de destino determina, com base no segundo fragmento, que um erro ocorre no quadro Ethernet recebido. Especificamente, o circuito PHY do dispositivo de destino inclui um receptor PCS. O segundo fragmento inclui o caractere de controle de erro. O receptor PCS determina, com base no caractere de controle de erro, que um erro ocorre no quadro Ethernet. Por exemplo, o receptor PCS entra em um estado RX_E com base no caractere de controle de erro. O receptor PCS no estado RX_E gera um sinal. O sinal inclui um campo
RxC com um valor de 1 e um campo RxD com um valor de 0xFE. O receptor PCS envia o sinal para um circuito MAC do dispositivo de destino através de uma MII. O circuito MAC do dispositivo de destino pode determinar, com base no sinal, que um erro ocorre no quadro Ethernet. Além disso, o circuito MAC do dispositivo de destino pode descartar o quadro Ethernet. Em outras palavras, sem precisar realizar verificação CRC no quadro Ethernet recebido, o circuito MAC do dispositivo de destino pode determinar que um erro ocorre no quadro Ethernet. Comparada a uma solução técnica na qual o dispositivo de destino realiza a verificação CRC no quadro Ethernet para determinar que um erro ocorre no quadro Ethernet, a supracitada solução técnica ajuda a aumentar uma taxa de sucesso de detecção pelo dispositivo de destino de que o quadro Ethernet inclui um erro. Especificamente, devido a um recurso de um algoritmo CRC, quando um quadro Ethernet inclui uma quantidade relativamente pequena de erros, é relativamente fácil detectar os erros do quadro Ethernet através de verificação CRC. Quando um quadro Ethernet inclui uma quantidade relativamente grande de erros, os erros do quadro Ethernet podem não ser detectados através de verificação CRC. Uma pluralidade de erros pode ser causada em um processo no qual um quadro Ethernet é transmitido do dispositivo de origem para o dispositivo de destino. Uma quantidade relativamente grande de erros é provavelmente causada, especialmente quando um quadro Ethernet precisa ser encaminhado usando-se uma pluralidade de dispositivos de encaminhamento. Além disso, antes que um dispositivo de encaminhamento envie um quadro Ethernet para um dispositivo de encaminhamento de próximo salto ou um dispositivo de destino, o dispositivo de encaminhamento pode recalcular um valor FCS do quadro Ethernet, e adicionar um valor FCS recalculado a um campo FCS do quadro Ethernet. Ao recalcular o valor FCS do quadro Ethernet, o dispositivo de encaminhamento usa um outro campo que não o campo FCS no quadro Ethernet como um parâmetro. Isso significa que se ocorrer um erro no quadro Ethernet, o erro também é usado como um parâmetro necessário para recalcular o valor FCS do quadro Ethernet. Consequentemente, o dispositivo de encaminhamento de próximo salto ou o dispositivo de destino não pode detectar, através de verificação CRC, que o quadro Ethernet recebido inclui um erro.
[0023] Na solução técnica fornecida nesse pedido, o circuito PHY do dispositivo de destino pode determinar, com base em um campo transformado, que um erro ocorre no quadro Ethernet. O dispositivo de destino não precisa depender da verificação CRC para determinar se um erro ocorre no quadro Ethernet. Portanto, a solução técnica nesse pedido ajuda a aumentar uma taxa de sucesso de detecção pelo dispositivo de destino de que o quadro Ethernet inclui um erro.
[0024] Com referência ao segundo aspecto, em uma possível implementação do segundo aspecto, o quadro Ethernet adicionalmente inclui um segundo fragmento, e antes que o segundo dispositivo de encaminhamento receba o primeiro fragmento, em resposta a se determinar, depois que a verificação CRC é realizada no quadro Ethernet, que um erro ocorre no quadro Ethernet, o segundo fragmento é transformado no primeiro fragmento.
[0025] Com referência ao segundo aspecto, em uma possível implementação do segundo aspecto, após o recebimento, por um segundo dispositivo de encaminhamento, de um fragmento inicial e de um primeiro fragmento, e antes do envio, pelo segundo dispositivo de encaminhamento, do primeiro fragmento para o dispositivo de destino, o método adicionalmente inclui: determinar, pelo segundo dispositivo de encaminhamento com base no campo de endereço MAC de destino, que o endereço MAC do segundo dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino; e o envio, pelo segundo dispositivo de encaminhamento, do primeiro fragmento para o dispositivo de destino inclui: em resposta à determinação de que o endereço MAC do segundo dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino, o envio, pelo segundo dispositivo de encaminhamento, do primeiro fragmento para o dispositivo de destino.
[0026] Com referência ao segundo aspecto, em uma possível implementação do segundo aspecto, o segundo dispositivo de encaminhamento inclui um receptor PCS de receptor de subcamada de codificação física, e depois que o segundo dispositivo de encaminhamento recebe o primeiro fragmento, o método adicionalmente inclui: em resposta aos dados a serem transmitidos, entrar, pelo receptor PCS, em um estado RX_E.
[0027] Com referência ao segundo aspecto, em uma possível implementação do segundo aspecto, o primeiro fragmento inclui um campo RxC e um campo RxD, o campo RxC porta as informações de indicação de tipo, e o campo RxD porta os dados transmitidos.
[0028] Um valor do campo RxC é usado para indicar, para o dispositivo de destino, que o valor do campo RxD é um octeto de controle, e o valor do campo RxD é usado para indicar, para o dispositivo de destino, que um erro ocorre no quadro Ethernet no processo de transmissão. Portanto, ao determinar que o valor do campo RxD é um octeto de controle, o dispositivo de destino adicionalmente verifica um valor de um código de controle do campo RxD, e por fim determina, com base no valor do código de controle do campo RxD, que um erro ocorre no quadro Ethernet no processo de transmissão, descartando assim o quadro Ethernet.
[0029] Com referência ao segundo aspecto, em uma possível implementação do segundo aspecto, um valor do campo RxC é igual a 1, e um valor do campo RxD é igual a 0xFE.
[0030] Com referência ao segundo aspecto, em uma possível implementação do segundo aspecto, o primeiro fragmento inclui um campo de cabeçalho de sincronização, um campo de tipo de bloco, e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos inclui os dados a serem transmitidos, as informações de indicação de tipo incluem o campo de cabeçalho de sincronização e o campo de tipo de bloco, as informações de indicação de tipo são usadas para indicar que o tipo dos dados a serem transmitidos é um caractere de controle, e as informações de indicação de tipo são adicionalmente usadas para indicar uma localização dos dados a serem transmitidos na pluralidade de unidades de dados a serem transmitidos.
[0031] Um valor do campo de cabeçalho de sincronização é usado para indicar, para o dispositivo de destino, se os dados a serem transmitidos com um tipo de caractere de controle estão incluídos por trás do campo de cabeçalho de sincronização, um valor do campo de tipo de bloco é usado para indicar, para o dispositivo de destino, uma localização de dados a serem transmitidos, por trás do campo de tipo de bloco, com um tipo de caractere de controle na pluralidade de unidades de dados a serem transmitidos, e um valor dos dados a serem transmitidos correspondentes à localização é usado para indicar, para o dispositivo de destino, que um erro ocorre no quadro Ethernet no processo de transmissão. Portanto, depois de determinar a localização dos dados a serem transmitidos com o tipo de caractere de controle, o dispositivo de destino adicionalmente verifica o valor dos dados a serem transmitidos correspondentes à localização e, por fim, determina, com base no valor dos dados a serem transmitidos correspondentes à localização, de que um erro ocorre no quadro Ethernet no processo de transmissão, descartando assim o quadro Ethernet.
[0032] Com referência ao segundo aspecto, em uma possível implementação do segundo aspecto, um valor do campo de cabeçalho de sincronização é igual a 0x10, e um valor dos dados a serem transmitidos é igual a 0x1E.
[0033] Com referência ao segundo aspecto, em uma possível implementação do segundo aspecto, os dados a serem transmitidos no segundo fragmento incluem um campo de sequência de verificação de quadro FCS do quadro Ethernet, ou o segundo fragmento não inclui um quadro verifique a sequência campo FCS do quadro Ethernet.
[0034] Qualquer outro fragmento que não o fragmento inicial no quadro Ethernet é transformado, de modo que, ao receber o fragmento transformado, o dispositivo de destino determine, com base no fragmento transformado, que um erro ocorre no quadro Ethernet no processo de transmissão, desse modo descartando o quadro Ethernet.
[0035] De acordo com um terceiro aspecto, um aparelho de encaminhamento é fornecido e inclui módulos configurados para realizar etapas do método de transmissão de dados no primeiro aspecto e nas implementações do primeiro aspecto.
[0036] De acordo com um quarto aspecto, um dispositivo de encaminhamento é fornecido e inclui um circuito de recebimento, um circuito de processamento, e um circuito de envio, onde o circuito de recebimento é configurado para receber uma pluralidade de fragmentos de um quadro Ethernet, onde a pluralidade de fragmentos inclui um fragmento inicial e um primeiro fragmento, e o fragmento inicial inclui um campo de endereço de Controle de Acesso ao Meio MAC de destino; o circuito de processamento é configurado para: determinar um valor de sequência de verificação de quadro FCS do quadro Ethernet com base na pluralidade de fragmentos, determinar, com base no valor FCS, que um erro ocorre no quadro Ethernet, e transformar o primeiro fragmento em um segundo fragmento em resposta à determinação de que um erro ocorre no quadro Ethernet, onde o primeiro fragmento inclui primeiras informações de indicação de tipo e primeiros dados a serem transmitidos, o segundo fragmento inclui segundas informações de indicação de tipo e segundos dados a serem transmitidos, as primeiras informações de indicação de tipo são usadas para indicar um tipo dos primeiros dados a serem transmitidos, as segundas informações de indicação de tipo são usadas para indicar que um tipo dos segundos dados a serem transmitidos é um caractere de controle, um valor dos primeiros dados a serem transmitidos não é igual a um valor dos segundos dados a serem transmitidos, e os segundos dados a serem transmitidos são usados para indicar que um erro ocorre no quadro Ethernet; e o circuito de envio é configurado para enviar o segundo fragmento a um dispositivo de destino, onde um valor do campo de endereço MAC de destino é igual a um endereço MAC do dispositivo de destino, e o endereço MAC do dispositivo de destino não é igual a um endereço MAC do dispositivo de encaminhamento.
[0037] De acordo com um quinto aspecto, um dispositivo de encaminhamento é fornecido, onde o dispositivo de encaminhamento inclui um processador e uma memória, o processador é configurado para chamar um programa armazenado pela memória, para realizar o método de transmissão de dados no primeiro aspecto ou em qualquer implementação possível do primeiro aspecto.
[0038] De acordo com um sexto aspecto, um produto de programa de computador é fornecido, onde o produto de programa de computador inclui código de programa de computador, e quando um módulo de processamento e um módulo de comunicações ou um processador e um transceptor de um dispositivo de encaminhamento rodam o código de programa de computador, o dispositivo de encaminhamento realiza o método de transmissão de dados no primeiro aspecto e em qualquer implementação do primeiro aspecto.
[0039] De acordo com um sétimo aspecto, uma mídia de armazenamento legível por computador é fornecida, onde a mídia de armazenamento legível por computador armazena um programa, e quando o programa é executado, faz com que um dispositivo de encaminhamento realize o método de transmissão de dados no primeiro aspecto e em qualquer implementação do primeiro aspecto.
[0040] De acordo com um oitavo aspecto, um sistema de chip é fornecido e inclui uma memória e um processador, onde a memória é configurada para armazenar um programa de computador, e o processador é configurado para chamar e rodar o programa de computador na memória, de modo que um dispositivo de encaminhamento no qual o sistema de chip está instalado realize o método de transmissão de dados no primeiro aspecto e em qualquer implementação do primeiro aspecto.
[0041] De acordo com um nono aspecto, um aparelho de encaminhamento é fornecido e inclui módulos configurados para realizar etapas do método de transmissão de dados no segundo aspecto e nas implementações do segundo aspecto.
[0042] De acordo com um décimo aspecto, um dispositivo de encaminhamento é fornecido e inclui um circuito de recebimento e um circuito de envio, onde o circuito de recebimento é configurado para receber um fragmento inicial e um primeiro fragmento, onde o primeiro fragmento inclui informações de indicação de tipo e para dados a serem transmitidos, as informações de indicação de tipo são usadas para indicar um tipo dos dados a serem transmitidos, o tipo dos dados a serem transmitidos é um caractere de controle, os dados a serem transmitidos são usados para indicar que um erro ocorre em um quadro Ethernet, o quadro Ethernet inclui o fragmento inicial, o fragmento inicial inclui um campo de endereço MAC de destino, um valor do campo de endereço MAC de destino é igual a um endereço MAC de um dispositivo de destino, e um endereço MAC do dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino; e o circuito de envio é configurado para enviar o primeiro fragmento para o dispositivo de destino.
[0043] De acordo com um décimo primeiro aspecto, um dispositivo de encaminhamento é fornecido, onde o dispositivo de encaminhamento inclui um processador e uma memória, o processador é configurado para chamar um programa armazenado pela memória, para realizar o método de transmissão de dados no segundo aspecto ou em qualquer implementação possível do segundo aspecto.
[0044] De acordo com um décimo segundo aspecto, um produto de programa de computador é fornecido, onde o produto de programa de computador inclui código de programa de computador, e quando um módulo de processamento e um módulo de comunicações, ou um processador e um transceptor de um dispositivo de encaminhamento rodam o código de programa de computador, o dispositivo de encaminhamento realiza o método de transmissão de dados no segundo aspecto e em qualquer implementação do segundo aspecto.
[0045] De acordo com um décimo terceiro aspecto, uma mídia de armazenamento legível por computador é fornecida, onde a mídia de armazenamento legível por computador armazena um programa, e quando o programa é executado, faz com que um dispositivo de encaminhamento realize o método de transmissão de dados no segundo aspecto e em qualquer implementação do segundo aspecto.
[0046] De acordo com um décimo quarto aspecto, um sistema de chip é fornecido e inclui uma memória e um processador, onde a memória é configurada para armazenar um programa de computador, e o processador é configurado para chamar e rodar o programa de computador na memória, de modo que um dispositivo de encaminhamento no qual o sistema de chip está instalado realize o método de transmissão de dados no segundo aspecto e em qualquer implementação do segundo aspecto.
[0047] De acordo com um décimo quinto aspecto, um sistema é fornecido, onde o sistema inclui o aparelho de encaminhamento do terceiro aspecto e o aparelho de encaminhamento do nono aspecto, ou o sistema inclui o dispositivo de encaminhamento do quarto aspecto e o dispositivo de encaminhamento do décimo aspecto, ou o sistema inclui o dispositivo de encaminhamento do quinto aspecto e o dispositivo de encaminhamento do décimo primeiro aspecto.
BREVE DESCRIÇÃO DOS DESENHOS
[0048] A Figura 1 é um diagrama de blocos esquemático de um sistema Ethernet 100 aplicável a uma modalidade deste pedido;
[0049] A Figura 2 é um diagrama estrutural esquemático possível de um dispositivo de encaminhamento ou um dispositivo de destino de acordo com uma modalidade deste pedido;
[0050] A Figura 3 é um fluxograma esquemático de um método de transmissão de dados de acordo com uma modalidade deste pedido;
[0051] A Figura 4 é um outro fluxograma esquemático de um método de transmissão de dados de acordo com uma modalidade deste pedido;
[0052] A Figura 5 é um diagrama de blocos esquemático de um aparelho de encaminhamento de acordo com uma modalidade deste pedido;
[0053] A Figura 6 é um outro diagrama de blocos esquemático de um aparelho de encaminhamento de acordo com uma modalidade deste pedido;
[0054] A Figura 7 é um diagrama de blocos esquemático de um dispositivo de encaminhamento de acordo com uma modalidade deste pedido; e
[0055] A Figura 8 é um outro diagrama de blocos esquemático de um dispositivo de encaminhamento de acordo com uma modalidade deste pedido.
DESCRIÇÃO DE MODALIDADES
[0056] A seguir se descreve soluções técnicas deste pedido com referência aos desenhos anexos.
[0057] Um circuito PHY nesse pedido é um circuito que é usado para realizar uma função de uma camada física definida por um padrão Ethernet. O padrão Ethernet pode ser um padrão Ethernet lançado pelo IEEE. Por exemplo, o padrão Ethernet pode ser IEEE 802.3-2015. Por exemplo, a função da camada física pode incluir uma função de uma subcamada de codificação física (PCS) e uma função de uma subcamada de anexo de meio físico (PMA).
[0058] Um circuito MAC nesse pedido é um circuito que é usado para realizar uma função de controle de acesso ao meio (MAC) definida pelo padrão Ethernet. O padrão Ethernet pode ser um padrão Ethernet lançado pelo IEEE. Por exemplo, o padrão Ethernet pode ser IEEE 802.3-2015. A função do MAC está localizada em uma camada de enlace. Uma função de controle de enlace lógico (LLC) também está localizada na camada de enlace de dados.
[0059] Nesse pedido, o circuito MAC e o circuito PHY podem se comunicar um com o outro através de uma interface independente de mídia (MII). Por exemplo, a MII pode ser uma interface independente de mídia de dez gigabits (ten gigabit media independent interface, XGMII). Em um possível projeto, a função da camada física pode adicionalmente incluir uma função de uma subcamada de reconciliação (reconciliation sublayer, RS). O circuito MAC pode se comunicar com o circuito PHY através de um circuito RS e da MII. O circuito RS é um circuito que é usado para realizar a função da RS.
[0060] Um quadro Ethernet nesse pedido inclui um cabeçalho de quadro, uma carga útil e um campo FCS. O cabeçalho de quadro se inicia a partir de um campo de endereço MAC de destino, e termina com um campo EtherType ou um campo de comprimento. O cabeçalho de quadro não inclui nem um campo de preâmbulo e nem um campo delimitador de início de quadro (SFD). O quadro Ethernet não inclui nem um campo de preâmbulo e nem um campo SFD. O campo FCS é usado para realizar verificação CRC no quadro Ethernet. Um outro campo que não o campo FCS no quadro Ethernet é um parâmetro que precisa ser usado para calcular um valor FCS do quadro Ethernet. Quando um valor FCS calculado não for igual a um valor do campo FCS, considera-se que um erro ocorre no quadro Ethernet. Quanto a um formato do quadro Ethernet, fazer referência à descrição em IEEE 802.3.
[0061] Um fragmento nesse pedido é um fragmento do quadro Ethernet. Um bloco pode ser obtido após o processamento de codificação ser realizado pela camada física no quadro Ethernet. O fragmento nesse pedido pode ser o bloco que é obtido após o processamento de codificação da camada física. Por exemplo, o fragmento pode ser um bloco 64B/66B. Além disso, ao enviar o quadro Ethernet para o circuito MAC através da MII, o circuito PHY pode enviar um campo RxC e um campo RxD para o circuito MAC através da MII. O fragmento nesse pedido pode ser alternativamente o campo RxC e o campo RxD associado ao campo RxC.
[0062] Para significados e implementações específicas de termos técnicos nesse pedido, fazer referência à descrição em IEEE 802.3, por exemplo, fazer referência à descrição em IEEE 802.3-2015. Os termos técnicos incluem, mas não estão limitados a um campo de caractere de controle, um caractere de dados, um octeto de controle, um octeto de dados, um código de controle, um cabeçalho de sincronização de cabeçalho de sincronização, um bloco 64B/66B (bloco 64B/66B), um bloco de controle, um bloco de dados, um receptor PCS, um campo de tipo de bloco (block type field), um campo de controle de recebimento (RxC) e um campo de dados de recebimento (RxD).
[0063] Em primeiro lugar, é descrito um sistema Ethernet 100 nesse pedido. Como mostrado na Figura 1, o sistema Ethernet 100 inclui um dispositivo de origem 101, um dispositivo de encaminhamento 102, um dispositivo de encaminhamento 103, e um dispositivo de destino 104. O dispositivo de origem 101, o dispositivo de encaminhamento 102, o dispositivo de encaminhamento 103 e o dispositivo de destino 104 estão conectados em série. Um quadro Ethernet a ser transmitido é enviado a partir do dispositivo de origem 101, e por fim atinge o dispositivo de destino 104 após passar através do dispositivo de encaminhamento 102 e do dispositivo de encaminhamento 103.
[0064] Deve ser notado que a Figura 1 mostra apenas dois dispositivos de encaminhamento: o dispositivo de encaminhamento 102 e o dispositivo de encaminhamento 103. Em um possível projeto, pode haver pelo menos três dispositivos de encaminhamento entre o dispositivo de origem 101 e o dispositivo de destino 104. Um quadro Ethernet a ser transmitido é enviado a partir do dispositivo de origem 101, e por fim atinge o dispositivo de destino 104 após ser encaminhado pelos pelo menos três dispositivos de encaminhamento.
[0065] Como um exemplo e não uma limitação, nesse pedido, o sistema Ethernet 100 é aplicado a um cenário de aplicação de encaminhamento acelerado. A seguir se descreve uma tecnologia de aceleração com referência ao sistema Ethernet 100 na Figura 1.
[0066] O dispositivo de origem 101 envia um quadro Ethernet, e ao receber uma outra parte diferente e não todo o quadro Ethernet, o dispositivo de encaminhamento 102 encaminha a parte recebida do quadro Ethernet. Por exemplo, a parte do quadro Ethernet pode ser um fragmento do quadro Ethernet. O dispositivo de encaminhamento não precisa esperar por todo o quadro Ethernet para encaminhamento. Nesta solução, o quadro Ethernet acelera o dispositivo de encaminhamento e atinge o dispositivo de destino 104 com um atraso relativamente pequeno.
[0067] A Figura 2 é um diagrama estrutural esquemático possível do dispositivo de encaminhamento 102 ou do dispositivo de encaminhamento 103 mostrados na Figura 1.
[0068] O dispositivo de encaminhamento inclui um circuito de camada física (PHY) 201, um circuito MAC 202, um circuito MAC 203 e um circuito PHY
204. Em um possível projeto, o circuito PHY 201 e o circuito MAC 202 podem ser incluídos em um mesmo chip. Em um outro possível projeto, o circuito PHY 201 e o circuito MAC 202 podem ser incluídos em chips diferentes. Além disso, o dispositivo de encaminhamento pode adicionalmente incluir um outro componente. Por exemplo, o dispositivo de encaminhamento pode adicionalmente incluir um processador de rede (que não é mostrado na figura). O processador de rede pode ser implementado usando-se um ASIC ou um FPGA. Em um possível projeto, um par de terminais de recebimento do processador de rede é acoplado a um par de terminais de envio do circuito MAC
202. Um par de terminais de envio do processador de rede é acoplado a um par de terminais de envio do circuito MAC 203. O processador de rede pode obter um endereço MAC de destino a partir de um quadro Ethernet fornecido pelo circuito MAC 202. O processador de rede pode usar o endereço MAC de destino como uma palavra-chave de pesquisa, para realizar uma busca em uma tabela MAC por um par de terminais de envio usado para encaminhar o quadro Ethernet. Por exemplo, o par de terminais de envio inclui o circuito MAC 203 e o circuito PHY 204. Além disso, o processador de rede pode fornecer o quadro Ethernet para o circuito MAC 203, de modo que o circuito PHY 204 envie o quadro Ethernet para um dispositivo de próximo salto.
[0069] O circuito PHY 201 e o circuito MAC 202 são usados para receber um fragmento enviado por um dispositivo vizinho (por exemplo, um dispositivo de origem ou um dispositivo de encaminhamento), e o circuito MAC 203 e o circuito PHY 204 são usados para enviar um fragmento recebido a partir do circuito MAC 202 para um próximo dispositivo vizinho (por exemplo, um dispositivo de encaminhamento de próximo salto ou um dispositivo de destino).
[0070] Nesta modalidade deste pedido, o circuito PHY 201 pode enviar um fragmento recebido para o circuito MAC 202 em dois formatos de transporte. A seguir se descreve separadamente os dois formatos de transporte:
[0071] Formato de transporte 1:
[0072] O circuito PHY 201 analisa um fluxo de bits recebido, e obtém, a partir do fluxo de bits, uma pluralidade de fragmentos que incluem, cada um, 66 bits. Cada fragmento que inclui 66 bits inclui um campo de cabeçalho de sincronização de 2 bits, um campo de tipo de bloco de 1 byte, e dados de n bytes (n≥7) a serem transmitidos. O campo de cabeçalho de sincronização de 2 bits é usado para indicar se os dados de n bytes a serem transmitidos no fragmento de 66 bits incluem dados a serem transmitidos com um tipo de caractere de controle, e o campo de tipo de bloco é usado para indicar uma localização dos dados a serem transmitidos com o tipo de caractere de controle nos dados de n bytes a serem transmitidos. O fragmento que inclui 66 bits nesse pedido pode ser um bloco 64B/66B. Os dados a serem transmitidos nesse pedido podem ser um octeto de dados de 8 bits. Os dados a serem transmitidos nesse pedido podem, alternativamente, ser um caractere de controle de 7 bits.
[0073] Antes de enviar o fragmento de 66 bits para o circuito MAC 202, o circuito PHY 201 converte um formato do fragmento de 66 bits. Especificamente, o fragmento de 66 bits é convertido em um fragmento que atende a um formato de interface independente de mídia (MII). O fragmento de 66 bits é convertido em oito fragmentos após conversão de formato. Cada fragmento inclui um campo RxC de 1 bit e um campo RxD de 8 bits. Além disso, um valor de um campo RxC em cada fragmento indica um tipo de um campo RxD no fragmento. Por exemplo, o valor do campo RxC pode indicar que um tipo do campo RxD é um caractere de controle ou um caractere de dados. O circuito PHY 201 transmite os oito fragmentos para o circuito MAC 202 usando-se um método de transmissão serial ou em paralelo.
[0074] Formato de transporte 2:
[0075] O circuito PHY 201 analisa um fluxo de bits recebido, e obtém, a partir do fluxo de bits, uma pluralidade de fragmentos que incluem, cada um, 66 bits. Cada fragmento de 66 bits inclui um campo de cabeçalho de sincronização de 2 bits, um campo de tipo bloco de 1 byte e dados de n bytes a serem transmitidos. O campo de cabeçalho de sincronização de 2 bits é usado para indicar se os dados de n bytes a serem transmitidos no fragmento de 66 bits incluem dados a serem transmitidos com um tipo de caractere de controle. O campo de tipo de bloco é usado para indicar uma localização dos dados a serem transmitidos com o tipo de caractere de controle nos dados de n bytes a serem transmitidos.
[0076] Diferente de um cenário do formato de transporte 1, em um cenário do formato de transporte 2, o circuito PHY 201 envia diretamente o fragmento de 66 bits para o circuito MAC 202 em vez de converter um formato do fragmento de 66 bits antes enviar o fragmento de 66 bits para o circuito MAC
202.
[0077] A Figura 3 é um fluxograma esquemático de um método de transmissão de dados 300 de acordo com uma modalidade deste pedido, e o método inclui 301 a 304. O método 300 pode ser realizado pelo dispositivo de encaminhamento 102 mostrado na Figura 1 ou na Figura 2
[0078] 301. Um primeiro dispositivo de encaminhamento recebe uma pluralidade de fragmentos de um quadro Ethernet, onde a pluralidade de fragmentos inclui um fragmento inicial e um primeiro fragmento, e o fragmento inicial inclui um campo de endereço de controle de acesso ao meio (MAC) de destino.
[0079] Por exemplo, depois de gerar um quadro Ethernet, um dispositivo de origem 101 pode enviar o quadro Ethernet para o dispositivo de encaminhamento 102 usando-se um meio de transmissão. O quadro Ethernet pode ser transmitido no meio de transmissão em uma forma de um fluxo de bits. Um circuito PHY 201 no dispositivo de encaminhamento 102 pode receber o fluxo de bits usando-se o meio de transmissão. O fluxo de bits inclui a pluralidade de fragmentos. O circuito PHY 201 pode estar localizado em um par de terminais de recebimento Ethernet do dispositivo de encaminhamento 102. O par de terminais de recebimento Ethernet pode adicionalmente incluir um circuito MAC
202. O meio de transmissão pode ser um cabo ou uma fibra.
[0080] 302. O primeiro dispositivo de encaminhamento determina um valor FCS do quadro Ethernet com base na pluralidade de fragmentos.
[0081] Especificamente, o circuito PHY 201 do dispositivo de encaminhamento 102 (por exemplo, o primeiro dispositivo de encaminhamento) recebe uma pluralidade de fragmentos de um quadro Ethernet enviado por um dispositivo a montante (por exemplo, o dispositivo a montante pode ser o dispositivo de origem 101 ou um outro dispositivo de encaminhamento localizado entre o dispositivo de origem 101 e o dispositivo de encaminhamento 102), e envia a pluralidade de fragmentos para o circuito MAC 202. A pluralidade de fragmentos inclui um fragmento inicial e um primeiro fragmento do quadro Ethernet. O primeiro fragmento é qualquer outro fragmento que não o fragmento inicial na pluralidade de fragmentos. O fragmento inicial inclui um campo de endereço MAC de destino. Um valor do campo de endereço MAC de destino é igual a um endereço MAC de um dispositivo de destino 104.
[0082] O circuito MAC 202 calcula um valor FCS do quadro Ethernet com base na pluralidade de fragmentos recebidos do circuito PHY 201. O circuito MAC 202 pode usar um algoritmo CRC para calcular o valor FCS do quadro Ethernet. Por exemplo, o algoritmo CRC pode ser um algoritmo CRC32.
[0083] Deve ser notado que em um cenário de aplicação acelerada, a pluralidade de fragmentos atinge o circuito MAC 202 do dispositivo de encaminhamento 102 em momentos diferentes. Ao receber o fragmento inicial na pluralidade de fragmentos, o circuito MAC 202 pode começar a calcular o valor FCS do quadro Ethernet. Após o dispositivo de encaminhamento 102 receber todos os fragmentos do quadro Ethernet (por exemplo, a pluralidade de fragmentos), o circuito MAC 202 pode concluir o cálculo do valor FCS, para determinar o valor FCS do quadro Ethernet. Pode ser aprendido a partir da descrição supracitada que ao calcular o valor FCS do quadro Ethernet, o circuito MAC 202 precisa usar todos os fragmentos do quadro Ethernet. Cada fragmento participa de um processo de cálculo do valor FCS e fornece um parâmetro para o processo de cálculo do valor FCS.
[0084] Depois que um fragmento na pluralidade de fragmentos fornece um parâmetro para o processo de cálculo do valor FCS, o circuito MAC 202 pode encaminhar o fragmento. Alternativamente, o circuito MAC 202 pode primeiro armazenar o fragmento, e então encaminhar o fragmento. O circuito MAC 202 pode encaminhar o fragmento do quadro Ethernet de acordo com uma regra primeiro a entrar, primeiro a sair. Em outras palavras, um fragmento que é recebido anteriormente precisa ser encaminhado antes de um fragmento que é recebido posteriormente.
[0085] Deve ser notado que quando o circuito PHY 201 envia os fragmentos recebidos para o circuito MAC 202 no supracitado formato de transporte 1, o fragmento inicial nesta modalidade deste pedido inclui seis pares RxC/RxD. O par RxC/RxD nesse pedido é um sinal que inclui um campo RxC e um campo RxD. Um campo RxC inclui 1 bit. Um campo RxD inclui 8 bits. Há uma relação de correspondência entre o campo RxC e o campo RxD no par RxC/RxD. Especificamente, o campo RxC no par RxC/RxD é usado para indicar um tipo de campo RxD no par RxC/RxD. Portanto, o fragmento inicial incluir seis pares RxC/RxD significa que o fragmento inicial inclui um campo RxC de 6 bits e um campo RxD de 6 bytes. O campo RxD de 6 bytes é usado para portar o valor do campo de endereço MAC de destino. Cada um de todos os outros fragmentos diferentes do fragmento inicial inclui um par RxC/RxD.
[0086] Deve ser adicionalmente notado que cada um da pluralidade de fragmentos inclui informações de indicação de tipo e dados a serem transmitidos, e um valor das informações de indicação de tipo é usado para indicar se um tipo de dados a serem transmitidos é um caractere de controle.
[0087] 303. O primeiro dispositivo de encaminhamento determina, com base no valor FCS, que um erro ocorre no quadro Ethernet.
[0088] Especificamente, o circuito MAC 202 determina, com base no valor FCS do quadro Ethernet que é determinado em 301, que um erro ocorre no quadro Ethernet em um processo de transmissão. O quadro Ethernet inclui um campo FCS. Quando o primeiro dispositivo de encaminhamento determina que o valor FCS não é igual a um valor do campo FCS, o primeiro dispositivo de encaminhamento pode determinar que um erro ocorre no quadro Ethernet.
[0089] Pode ser entendido que depois que o dispositivo de origem 101 gera um quadro Ethernet, um erro pode ocorrer no quadro Ethernet devido à interferência em um processo no qual o quadro Ethernet é transmitido do dispositivo de origem 101 para o dispositivo de destino 104. Por exemplo, interferência eletromagnética pode afetar o quadro Ethernet no processo de transmissão. Ocorrer um erro no quadro Ethernet pode significar que um valor/valores de um ou mais bits incluídos no quadro Ethernet é/são transformado(s). Por exemplo, um valor de um bit no quadro Ethernet é transformado de 0 para 1, ou um valor de um bit no quadro Ethernet é transformado de 1 para 0.
[0090] Como um exemplo e não uma limitação, o último fragmento na pluralidade de fragmentos do quadro Ethernet inclui um campo FCS, e o circuito MAC 202 compara o valor FCS determinado do quadro Ethernet com um valor do campo FCS incluído no último fragmento.
[0091] Se o valor FCS é diferente do valor do campo FCS, o circuito MAC 202 determina que um erro ocorre no quadro Ethernet no processo de transmissão.
[0092] Se o valor FCS é igual ao valor do campo FCS, o circuito MAC 202 determina que nenhum erro ocorre no quadro Ethernet no processo de transmissão.
[0093] Deve ser adicionalmente notado que quando o circuito MAC 202 calcula o valor FCS do quadro Ethernet com base na pluralidade de fragmentos recebidos do circuito PHY 201, a pluralidade de fragmentos não inclui o último fragmento.
[0094] 304. O primeiro dispositivo de encaminhamento transforma o primeiro fragmento em um segundo fragmento em resposta à determinação de que um erro ocorre no quadro Ethernet, onde o segundo fragmento inclui segundas informações de indicação de tipo e segundos dados a serem transmitidos, as segundas informações de indicação de tipo são usadas para indicar que um tipo dos segundos dados a serem transmitidos é um caractere de controle, e os segundos dados a serem transmitidos são usados para indicar que um erro ocorre no quadro Ethernet.
[0095] O primeiro fragmento inclui primeiras informações de indicação de tipo e primeiros dados a serem transmitidos, as primeiras informações de indicação de tipo são usadas para indicar um tipo dos primeiros dados a serem transmitidos, e um valor dos primeiros dados a serem transmitidos não é igual a um valor dos segundos dados a serem transmitidos.
[0096] Especificamente, quando o circuito MAC 202 determina que um erro ocorre no quadro Ethernet no processo de transmissão, o circuito MAC 202 transforma um fragmento (por exemplo, o primeiro fragmento) em pelo menos dois fragmentos que não são enviados na pluralidade de fragmentos, para obter o segundo fragmento.
[0097] Informações de indicação de tipo no segundo fragmento (por exemplo, as segundas informações de indicação de tipo) indicam que um tipo de dados a serem transmitidos (por exemplo, os segundos dados a serem transmitidos) no segundo fragmento é um caractere de controle, o valor dos segundos dados a serem transmitidos no segundo fragmento não é igual a um valor dos dados a serem transmitidos (por exemplo, os primeiros dados a serem transmitidos) no primeiro fragmento, e informações de indicação de tipo (por exemplo, as primeiras informações de indicação de tipo) no primeiro fragmento são usadas para indicar que o tipo dos primeiros dados a serem transmitidos é um caractere ou dados de controle.
[0098] Quando um valor das primeiras informações de indicação de tipo não for igual a um valor das segundas informações de indicação de tipo, em outras palavras, a primeiras informações de indicação de tipo indicam que o tipo dos primeiros dados a serem transmitidos é de dados, o circuito MAC 202 transforma separadamente as primeiras informações de indicação de tipo e os primeiros dados a serem transmitidos, transforma o valor das primeiras informações de indicação de tipo no valor das segundas informações de indicação de tipo, e transforma o valor dos primeiros dados a serem transmitidos no valor dos segundos dados a serem transmitidos, para obter o segundo fragmento; ou quando um valor das primeiras informações de indicação de tipo for igual a um valor das segundas informações de indicação de tipo, em outras palavras, as primeiras informações de indicação de tipo indicam que o tipo dos primeiros dados a serem transmitidos é um caractere de controle, o circuito MAC 202 transforma apenas os primeiros dados a serem transmitidos, e transforma o valor dos primeiros dados a serem transmitidos no valor dos segundos dados a serem transmitidos, para obter o segundo fragmento.
[0099] 305. O primeiro dispositivo de encaminhamento envia o segundo fragmento para um dispositivo de destino.
[0100] O valor do campo de endereço MAC de destino é igual a um endereço MAC do dispositivo de destino, e o endereço MAC do dispositivo de destino não é igual a um endereço MAC do primeiro dispositivo de encaminhamento.
[0101] Especificamente, depois de obter o segundo fragmento, o circuito MAC 202 pode enviar o segundo fragmento para um dispositivo de destino 104. O endereço MAC de destino é igual a um endereço MAC do dispositivo de destino 104, e o endereço MAC do dispositivo de destino 104 não é igual a um endereço MAC do dispositivo de encaminhamento 102. Em um possível projeto, o primeiro dispositivo de encaminhamento envia o segundo fragmento para o dispositivo de destino usando-se um outro dispositivo de encaminhamento. O outro dispositivo de encaminhamento pode ser um dispositivo de encaminhamento, ou pode ser uma pluralidade de dispositivos de encaminhamento. O outro dispositivo de encaminhamento não transforma o segundo fragmento. O outro dispositivo de encaminhamento transmite de forma transparente o segundo fragmento. Em um outro possível projeto, o primeiro dispositivo de encaminhamento envia diretamente o segundo fragmento para o dispositivo de destino. O segundo fragmento pode atingir o dispositivo de destino sem precisar passar através de um outro dispositivo de encaminhamento.
[0102] O circuito MAC 202 envia primeiro o segundo fragmento para um circuito MAC 203, o circuito MAC 203 envia o segundo fragmento para um circuito PHY 204, e por fim o circuito PHY 204 envia o segundo fragmento para o dispositivo de destino 104.
[0103] Deve ser notado que o primeiro fragmento é qualquer outro fragmento que não o fragmento inicial na pluralidade de fragmentos do quadro
Ethernet, por exemplo, o primeiro fragmento é o último fragmento na pluralidade de fragmentos do quadro Ethernet. Nesse caso, o primeiro fragmento inclui o campo FCS.
[0104] Com referência aos dois formatos de transporte supracitados que são usados pelo circuito PHY 201 para enviar o primeiro fragmento para o circuito MAC 202, a seguir se descreve dois casos nos quais o circuito MAC 202 transforma o primeiro fragmento.
[0105] Caso 1
[0106] Quando um formato usado pelo circuito PHY 201 para enviar o primeiro fragmento para o circuito MAC 202 atende ao supracitado formato de transporte 1, o segundo fragmento inclui um campo RxC e um campo RxD. Um valor do campo RxC é usado para portar as segundas informações de indicação de tipo e um valor do campo RxD são os segundos dados a serem transmitidos.
[0107] Como um exemplo e não uma limitação, quando o valor do campo RxC é 0x0, isso indica que os dados a ser transmitidos são um octeto de dados. Em outras palavras, isso indica que um tipo dos dados a serem transmitidos é um caractere de dados. Quando o valor do campo RxC é 0x1, isso indica que os dados a serem transmitidos são um octeto de controle. Em outras palavras, isso indica que o tipo dos dados a serem transmitidos é um caractere de controle. Quando um valor do campo RxD é 0xFE, isso indica que um erro ocorre no quadro Ethernet no processo de transmissão.
[0108] Por exemplo, quando o valor das primeiras informações de indicação de tipo no primeiro fragmento é 0, o circuito MAC 202 do dispositivo de encaminhamento 102 precisa transformar o valor das primeiras informações de indicação de tipo para 1, e transformar o valor dos primeiros dados a serem transmitidos para 0xFE, para obter o segundo fragmento. Em outras palavras, o valor das segundas informações de indicação de tipo do segundo fragmento é 1, e o valor dos segundos dados a serem transmitidos é 0xFE. Portanto, ao receber o segundo fragmento, o dispositivo de destino 104 determina, com base no valor (0x1) do campo RxC no segundo fragmento, que o campo RxD é um octeto de controle, adicionalmente verifica mais o valor (0xFE) do octeto de dados do campo RxD, e por fim determina, com base no valor do octeto de dados do campo RxD, que um erro ocorre em um novo quadro Ethernet em um processo de transmissão.
[0109] Como um outro exemplo, quando o valor das primeiras informações de indicação de tipo no primeiro fragmento é 1, o circuito MAC 202 do dispositivo de encaminhamento 102 precisa transformar apenas o valor dos primeiros dados a serem transmitidos para 0xFE, para obter o segundo fragmento. Em outras palavras, o valor das segundas informações de indicação de tipo do segundo fragmento é 1, e o valor dos segundos dados a serem transmitidos é 0xFE. Portanto, ao receber o segundo fragmento, o dispositivo de destino 104 determina, com base no valor (0x1) do campo RxC no segundo fragmento, que o campo RxD é um octeto de controle, adicionalmente verifica o valor (0xFE) do octeto de dados do campo RxD, e por fim determina, com base no valor do octeto de dados do campo RxD, que um erro ocorre em um novo quadro Ethernet em um processo de transmissão.
[0110] Nesta modalidade deste pedido, o segundo fragmento é obtido após um ou ambos dentre as primeiras informações de indicação de tipo e/ou os primeiros dados a serem transmitidos no primeiro fragmento serem transformadas/transformados, de modo que um próximo dispositivo de encaminhamento determine, com base no segundo fragmento, que um erro ocorre no quadro Ethernet no processo de transmissão.
[0111] Deve ser notado que o dispositivo de destino 104 pode adicionalmente verificar o valor dos segundos dados a serem transmitidos apenas quando o tipo dos segundos dados a serem transmitidos que é indicado pelo valor das segundas informações de indicação de tipo no segundo fragmento é um caractere de controle, e pode determinar, com base no valor dos segundos dados a serem transmitidos, que um erro ocorre no quadro Ethernet no processo de transmissão. Portanto, quando o tipo dos segundos dados a serem transmitidos que é indicado pelo valor das segundas informações de indicação de tipo é dado, o circuito MAC 202 precisa transformar tanto o valor das segundas informações de indicação de tipo quanto o valor dos segundos dados a serem transmitidos; ou quando o tipo dos segundos dados a serem transmitidos que é indicado pelo valor das segundas informações de indicação de tipo é um caractere de controle, o circuito MAC 202 precisa transformar apenas o valor dos segundos dados a serem transmitidos.
[0112] Caso 2
[0113] Quando um formato usado pelo circuito PHY 201 para enviar o primeiro fragmento para o circuito MAC 202 atende ao supracitado formato de transporte 2, o segundo fragmento inclui um campo de cabeçalho de sincronização, um campo de tipo de bloco de dados de n bytes (n≥7) a serem transmitidos. Os dados de n bytes a serem transmitidos incluem os segundos dados a serem transmitidos, as segundas informações de indicação de tipo incluem o campo de cabeçalho de sincronização e o campo de tipo de bloco, as segundas informações de indicação de tipo são usadas para indicar que o tipo dos segundos dados a serem transmitidos é um caractere de controle, e as segundas informações de indicação de tipo são adicionalmente usadas para indicar uma localização dos segundos dados a serem transmitidos nos dados de n bytes a serem transmitidos.
[0114] Especificamente, um formato do primeiro fragmento recebido pelo circuito MAC 202 do circuito PHY 201 atende ao supracitado formato de transporte 2. Em outras palavras, o segundo fragmento inclui um campo de cabeçalho de sincronização de 2 bits, um campo de tipo de bloco de 1 byte e dados de n bytes a serem transmitidos. As segundas informações de indicação de tipo são usadas para indicar que o tipo dos segundos dados a serem transmitidos é um caractere de controle, e as segundas informações de indicação de tipo são adicionalmente usadas para indicar a localização dos segundos dados a serem transmitidos nos dados de n bytes a serem transmitidos. Uma implementação específica é a seguinte: o campo de cabeçalho de sincronização indica se os dados de n bytes a serem transmitidos incluem dados a serem transmitidos com um tipo de caractere de controle, e o campo de tipo de bloco é usado para indicar uma localização dos segundos dados a serem transmitidos nos dados de n bytes a serem transmitidos.
[0115] Deve ser notado que para uma correspondência entre um valor do campo de cabeçalho de sincronização, um valor do campo de tipo de bloco, e um valor dos dados de n bytes a serem transmitidos, fazer referência à Figura 49-7 da seção 49.2.4.4 no padrão Ethernet IEEE 802.3-2015.
[0116] Como um exemplo e não uma limitação, pode ser visto a partir da figura que quando o valor do campo de cabeçalho de sincronização é 01, isso indica que há dados de 8 bytes a serem transmitidos por trás do campo de cabeçalho de sincronização, cada um dos dados de 8 bytes a serem transmitidos é um octeto de dados, e os oito octetos de dados são respectivamente D 0-D7;
quando o valor do campo de cabeçalho de sincronização é 10, e o valor do campo de tipo de bloco é 0x1E, isso indica que há dados de 8 bytes a serem transmitidos por trás do campo de tipo de bloco, cada um dos dados de 8 bytes a serem transmitidos é um código de controle, os oito códigos de controle são respectivamente C0-C7, e quando um valor de qualquer código de controle em C0-C7 é 0x1E, isso indica que um erro ocorre no quadro Ethernet no processo de transmissão; quando o valor do campo de cabeçalho de sincronização é 10, e o valor do campo de tipo de bloco é 0x33, isso indica que há dados de 8 bytes a serem transmitidos por trás do campo de tipo de bloco, os dados de 8 bytes a serem transmitidos incluem quatro códigos de controle e três octetos de dados, os quatro códigos de controle são respectivamente C0-C3, os três octetos de dados são respectivamente D5-D7, e quando um valor de qualquer código de controle em C0-C3 é 0x1E, isso indica que um erro ocorre no quadro Ethernet no processo de transmissão.
[0117] Por exemplo, quando o valor do campo de cabeçalho de sincronização no primeiro fragmento é 01, o circuito MAC 202 do dispositivo de encaminhamento 102 precisa transformar o valor das primeiras informações de indicação de tipo para 10, e transformar D3 nos oito octetos de dados D0 – D7 por trás do campo de cabeçalho de sincronização para o código de controle C3 para obter o segundo fragmento, e um valor do código de controle C 3 é 0x1E. Em outras palavras, um valor do campo de cabeçalho de sincronização do segundo fragmento é 10, as oito unidades de dados a serem transmitidos por trás do campo de cabeçalho de sincronização são, respectivamente, D 0, D1, D2, C3, D4, D5, D6 e D7, e C3 são os segundos dados a serem transmitidos. Portanto, ao receber o segundo fragmento, o dispositivo de destino 104 determina, com base no valor (10) do campo de cabeçalho de sincronização no segundo fragmento, que as oito unidades de dados a serem transmitidos por trás do campo de cabeçalho de sincronização incluem o código de controle e adicionalmente verifica o valor (0x1E) do código de controle, para por fim determinar, com base no valor do código de controle, que um erro ocorre em um novo quadro Ethernet no processo de transmissão.
[0118] Nesse pedido, o dispositivo de origem gera um quadro Ethernet, e envia o quadro Ethernet para o dispositivo de destino usando-se pelo menos um dispositivo de encaminhamento. O dispositivo de encaminhamento realiza verificação CRC no quadro Ethernet recebido, para determinar se um erro ocorre no quadro Ethernet. O dispositivo de encaminhamento transforma o quadro Ethernet recebido. Um quadro Ethernet transformado inclui o segundo fragmento. Um quadro Ethernet recebido pelo dispositivo de destino é diferente do quadro Ethernet gerado pelo dispositivo de origem. Nesse pedido, o quadro Ethernet recebido pelo dispositivo de destino é referido como um novo quadro Ethernet, para diferenciar entre diferentes objetos.
[0119] Como um outro exemplo, quando o valor do campo de cabeçalho de sincronização no primeiro fragmento é 10, o circuito MAC 202 do dispositivo de encaminhamento 102 precisa transformar apenas um valor de qualquer um em C0-C3 ou D5-D7 que estão por trás do campo de tipo de bloco para 0x1E (por exemplo, um valor de C2 em C0-C3 é transformado para 0x1E, ou D6 em D5-D7 é transformado no código de controle C6), para obter o segundo fragmento. Em outras palavras, o valor do campo de cabeçalho de sincronização do segundo fragmento é 10, o valor de C2 nas oito unidades de dados a serem transmitidos por trás do campo de cabeçalho de sincronização é 0x1E, valores de outros dados a serem transmitidos são mantidos inalterados, e C2 são os segundos dados a serem transmitidos. Portanto, ao receber o segundo fragmento, o dispositivo de destino 104 determina, com base no valor (10) do campo de cabeçalho de sincronização no segundo fragmento, que as oito unidades de dados a serem transmitidos por trás do campo de cabeçalho de sincronização incluem o código de controle, determina, com base no valor 0x33 do campo de tipo de bloco, que os dados a serem transmitidos em C0-C3 por trás do campo de tipo de bloco são um código de controle, e adicionalmente verifica o valor (0x1E) do código de controle, para por fim determinar, com base no valor do código de controle, que um erro ocorre em um novo quadro Ethernet no processo de transmissão.
[0120] Deve ser notado que como o campo de tipo de bloco é usado para indicar uma localização do código de controle nos dados de 8 bytes a serem transmitidos por trás do campo de tipo de bloco, quando D 6 em D5-D7 é transformado no código de controle C6, o valor do campo de tipo de bloco também precisa ser transformado de forma correspondente.
[0121] Deve ser adicionalmente notado que o supracitado novo quadro Ethernet é um quadro Ethernet que inclui o segundo fragmento e a pluralidade de fragmentos, exceto o primeiro fragmento.
[0122] Nesta modalidade deste pedido, o segundo fragmento é obtido após um ou ambos dentre as primeiras informações de indicação de tipo e/ou os primeiros dados a serem transmitidos no primeiro fragmento serem transformadas/transformados, de modo que um próximo dispositivo de encaminhamento determine, com base no segundo fragmento, que um erro ocorre no quadro Ethernet no processo de transmissão.
[0123] Deve ser notado que o dispositivo de destino 104 pode adicionalmente verificar o valor dos segundos dados a serem transmitidos apenas quando o tipo dos segundos dados a serem transmitidos que é indicado pelo valor das segundas informações de indicação de tipo no segundo fragmento é um caractere de controle, e pode determinar, com base no valor dos segundos dados a serem transmitidos, que um erro ocorre no quadro Ethernet no processo de transmissão. Portanto, quando o tipo dos segundos dados a serem transmitidos que é indicado pelo valor das segundas informações de indicação de tipo é dado, o circuito MAC 202 precisa transformar tanto o valor das segundas informações de indicação de tipo quanto o valor dos segundos dados a serem transmitidos; ou quando o tipo dos segundos dados a serem transmitidos que é indicado pelo valor das segundas informações de indicação de tipo é um caractere de controle, o circuito MAC 202 precisa transformar apenas o valor dos segundos dados a serem transmitidos.
[0124] A seguir se descreve um processo detalhado no qual o dispositivo de destino 104 determina que um erro ocorre em um novo quadro Ethernet no caso 1 e no caso 2.
[0125] O dispositivo de destino 104 recebe o segundo fragmento e outros fragmentos que não o primeiro fragmento na pluralidade de fragmentos; o dispositivo de destino 104 determina, com base no segundo fragmento, que um erro ocorre em um novo quadro Ethernet, onde o novo quadro Ethernet inclui o segundo fragmento e os fragmentos diferentes do primeiro fragmento na pluralidade de fragmentos; e o dispositivo de destino 104 descarta o novo quadro Ethernet em resposta à determinação de que um erro ocorre no quadro Ethernet.
[0126] Como um exemplo e não como uma limitação, o circuito PHY 201 do dispositivo de destino 104 inclui um receptor de subcamada de codificação física (receptor PCS, PCS receiver), e que o dispositivo de destino determina, com base no segundo fragmento, que um erro ocorre no novo quadro Ethernet inclui:
[0127] O dispositivo de destino 104 responde aos segundos dados a serem transmitidos no segundo fragmento, o receptor PCS do circuito PHY 201 entra em um estado RX_E, e o receptor PCS do circuito PHY 201 que está no estado RX_E envia um sinal para o circuito MAC 202.
[0128] O sinal inclui um campo RxC com um valor de 1 e um campo RxD com um valor de 0xFE, e o circuito MAC 202 determina, com base no valor do campo RxC e o valor do campo RxD no sinal, que um erro ocorre no novo quadro Ethernet; ou o sinal inclui um campo de cabeçalho de sincronização com um valor de 10, um campo de tipo de bloco com um valor de 0x33 e C0 – C3 e D5 – D7, um valor de C2 é 0x1E e o circuito MAC 202 determina, com base no valor do campo de cabeçalho de sincronização, o valor do campo de tipo de bloco, e o valor de C2 que estão no sinal, de que um erro ocorre no novo quadro Ethernet.
[0129] Como um exemplo e não uma limitação, o dispositivo de destino 104 descarta o novo quadro Ethernet em resposta à determinação de que um erro ocorre no novo quadro Ethernet:
[0130] O circuito MAC 202 no dispositivo de destino 104 descarta o novo quadro Ethernet.
[0131] Deve ser notado que quando o dispositivo de encaminhamento 102 e o dispositivo de destino 104 são adjacentes, em outras palavras, quando não há dispositivo de encaminhamento entre o dispositivo de encaminhamento 102 e o dispositivo de destino 104, o fragmento transformado é enviado diretamente pelo dispositivo de encaminhamento 102 para o dispositivo de destino 104; ou quando há um outro dispositivo de encaminhamento entre o dispositivo de encaminhamento 102 e o dispositivo de destino 104, o segundo fragmento é enviado primeiro pelo dispositivo de encaminhamento 102 para o dispositivo de encaminhamento por trás do dispositivo de encaminhamento 102, e então o dispositivo de encaminhamento por trás do dispositivo de encaminhamento 102 (por exemplo, um dispositivo de encaminhamento 103) envia o segundo fragmento para o dispositivo de destino 104.
[0132] A seguir se descreve um método 400 no qual o dispositivo de encaminhamento 103 envia, para o dispositivo de destino 104, uma pluralidade de fragmentos do quadro Ethernet recebido a partir do dispositivo de encaminhamento 102.
[0133] A Figura 4 é um fluxograma esquemático de um método de transmissão de dados 400 de acordo com uma modalidade deste pedido, e o método inclui 401 e 402. O método 400 pode ser realizado pelo dispositivo de encaminhamento 103 mostrado na Figura 1 ou na Figura 2
[0134] 401. Um segundo dispositivo de encaminhamento recebe um fragmento inicial e um primeiro fragmento, onde o primeiro fragmento inclui informações de indicação de tipo e dados a serem transmitidos, as informações de indicação de tipo são usadas para indicar um tipo dos dados a serem transmitidos, o tipo dos dados a serem transmitidos é um caractere de controle, e os dados a serem transmitidos são usados para indicar que um erro ocorre em um quadro Ethernet.
[0135] O quadro Ethernet inclui o fragmento inicial, o fragmento inicial inclui um campo de endereço MAC de destino, um valor do campo de endereço MAC de destino é igual a um endereço MAC de um dispositivo de destino, e um endereço MAC do segundo dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino.
[0136] Por exemplo, o segundo dispositivo de encaminhamento inclui um par de terminais de recebimento Ethernet. O par de terminais de recebimento Ethernet inclui um circuito PHY. O segundo dispositivo de encaminhamento pode usar o circuito PHY que está incluído no par de terminais de recebimento Ethernet para receber o fragmento inicial e o primeiro fragmento. Para uma implementação específica de 401, fazer referência à descrição de 301 na modalidade mostrada na Figura 3. Detalhes não são descritos no presente documento novamente.
[0137] Especificamente, um circuito PHY 201 do dispositivo de encaminhamento 103 (por exemplo, o segundo dispositivo de encaminhamento) recebe um fragmento transformado (por exemplo, o primeiro fragmento) que é enviado por um circuito PHY 204 do dispositivo de encaminhamento 102 no método 300, e envia o fragmento transformado para um circuito MAC 202 do dispositivo de encaminhamento 103. O fragmento transformado inclui informações de indicação de tipo e dados a serem transmitidos, as informações de indicação de tipo são usadas para indicar que um tipo dos dados a serem transmitidos são um caractere de controle, e os dados a serem transmitidos são usados para indicar que um erro ocorre em um quadro Ethernet em um processo de transmissão. O quadro Ethernet inclui o fragmento inicial, o fragmento inicial inclui um campo de endereço MAC de destino, um valor do campo de endereço MAC de destino é igual a um endereço MAC de um dispositivo de destino 104, e um endereço MAC do dispositivo de encaminhamento 103 não é igual ao valor do campo de endereço MAC de destino.
[0138] 402. O segundo dispositivo de encaminhamento envia o primeiro fragmento para um dispositivo de destino.
[0139] Por exemplo, o segundo dispositivo de encaminhamento inclui um par de terminais de envio Ethernet. Para uma implementação específica de 402, fazer referência à descrição de 305 na modalidade mostrada na Figura 3. Detalhes não são descritos no presente documento novamente.
[0140] Como um exemplo e não uma limitação, depois que o dispositivo de encaminhamento 103 recebe o fragmento inicial e o primeiro fragmento, e antes que o dispositivo de encaminhamento 103 envie o primeiro fragmento para o dispositivo de destino 104, o método 400 adicionalmente inclui:
[0141] O dispositivo de encaminhamento 103 determina, com base no campo de endereço MAC de destino, que o endereço MAC do dispositivo de encaminhamento 103 não é igual ao valor do campo de endereço MAC de destino.
[0142] O dispositivo de encaminhamento 103 enviar o primeiro fragmento para o dispositivo de destino 104 inclui:
[0143] Em resposta à determinação de que o endereço MAC do dispositivo de encaminhamento 103 não é igual ao valor do campo de endereço MAC de destino, o dispositivo de encaminhamento 103 envia o primeiro fragmento para o dispositivo de destino 104.
[0144] Especificamente, antes de enviar o primeiro fragmento para o dispositivo de destino 104, o dispositivo de encaminhamento 103 determina que o endereço MAC do dispositivo de encaminhamento 103 não é igual ao valor do campo de endereço MAC de destino incluído no fragmento inicial, adicionalmente determina que o dispositivo de encaminhamento 103 não é o dispositivo de destino, e determina o envio do primeiro fragmento para o dispositivo de destino 104.
[0145] Como um exemplo e não uma limitação, o quadro Ethernet adicionalmente inclui um segundo fragmento, e antes que o dispositivo de encaminhamento 103 receba o primeiro fragmento, em resposta a se determinar, após a verificação CRC ser realizada no quadro Ethernet, que um erro ocorre no quadro Ethernet, o segundo fragmento é transformado no primeiro fragmento.
[0146] Especificamente, o quadro Ethernet adicionalmente inclui o segundo fragmento. Quando o dispositivo de encaminhamento 102 determina que um erro ocorre no quadro Ethernet, em resposta à determinação, depois que a verificação de CRC é realizada no quadro Ethernet, que um erro ocorre no quadro Ethernet, o dispositivo de encaminhamento 102 transforma o segundo fragmento no primeiro fragmento, e envia o primeiro fragmento para o dispositivo de encaminhamento 103.
[0147] Como um exemplo e não uma limitação, o circuito PHY 201 do dispositivo de encaminhamento 103 inclui um receptor de subcamada de codificação física (PCS). Depois que o circuito PHY 201 do dispositivo de encaminhamento 103 recebe o primeiro fragmento, em resposta aos dados a serem transmitidos no primeiro fragmento, o receptor PCS entra em um estado RX_E. Além disso, o circuito PHY 201 pode determinar que um erro ocorre no quadro Ethernet no processo de transmissão.
[0148] Como um exemplo e não uma limitação, o primeiro fragmento inclui um campo RxC e um campo RxD, o campo RxC porta as informações de indicação de tipo, e o campo RxD porta os dados a serem transmitidos.
[0149] Como um exemplo e não uma limitação, um valor do campo RxC é igual a 1, e um valor do campo RxD é igual a 0xFE.
[0150] Como um exemplo e não uma limitação, o primeiro fragmento inclui um campo de cabeçalho de sincronização, um campo de tipo de bloco, e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos inclui os dados a serem transmitidos, e o campo de cabeçalho de sincronização e o campo de tipo de bloco portam as informações de indicação de tipo.
[0151] Como um exemplo e não uma limitação, um valor do campo de cabeçalho de sincronização é igual a 0x10, e um valor dos dados a serem transmitidos é igual a 0x1E.
[0152] Como exemplo e não uma limitação, dados a serem transmitidos no segundo fragmento incluem um campo de sequência de verificação de quadro (FCS) do quadro Ethernet, ou o segundo fragmento não inclui um campo de sequência de verificação de quadro (FCS) do quadro Ethernet.
[0153] Com referência da Figura 1 à Figura 4, até aqui se descreveu o método de transmissão de dados fornecido nas modalidades deste pedido. Com referência da Figura 5 à Figura 8, a seguir se descreve um aparelho de encaminhamento, um dispositivo de encaminhamento, um aparelho de destino, e um dispositivo de destino fornecidos nas modalidades deste pedido.
[0154] A Figura 5 é um diagrama de blocos esquemático de um aparelho de encaminhamento 500 de acordo com uma modalidade deste pedido. O aparelho de encaminhamento 500 inclui um módulo de recebimento 510, um módulo de processamento 520, e um módulo de envio 530.
[0155] Por exemplo, o aparelho de encaminhamento 500 pode ser o dispositivo de encaminhamento 102 mostrado na Figura 1 ou na Figura 2. O aparelho de encaminhamento 500 pode ser configurado para realizar o método mostrado na Figura 3. Para uma implementação específica do aparelho de encaminhamento 500, fazer referência à descrição da modalidade correspondente à Figura 3. Detalhes não são descritos no presente documento novamente.
[0156] O módulo de recebimento 510 é configurado para receber uma pluralidade de fragmentos de um quadro Ethernet, onde a pluralidade de fragmentos inclui um fragmento inicial e um primeiro fragmento, e o fragmento inicial inclui um campo de endereço de controle de acesso ao meio (MAC) de destino.
[0157] Por exemplo, o módulo de recebimento 510 pode ser configurado para realizar 301. Para uma implementação específica do módulo de recebimento 510, fazer referência à descrição de 301 na modalidade correspondente à Figura 3.
[0158] O módulo de processamento 520 é configurado para: determinar um valor de sequência de verificação de quadro FCS do quadro Ethernet com base na pluralidade de fragmentos; determinar, com base no valor
FCS, que um erro ocorre no quadro Ethernet; e transformar o primeiro fragmento em um segundo fragmento em resposta à determinação de que um erro ocorre no quadro Ethernet, onde o primeiro fragmento inclui primeiras informações de indicação de tipo e primeiros dados a serem transmitidos, o segundo fragmento inclui segundas informações de indicação de tipo e segundos dados a serem transmitidos, as primeiras informações de indicação de tipo são usadas para indicar um tipo dos primeiros dados a serem transmitidos, as segundas informações de indicação de tipo são usadas para indicar que um tipo dos segundos dados a serem transmitidos é um caractere de controle, um valor dos primeiros dados a serem transmitidos não é igual a um valor dos segundos dados a serem transmitidos, e os segundos dados a serem transmitidos são usados para indicar que um erro ocorre no quadro Ethernet.
[0159] Por exemplo, o módulo de processamento 520 pode ser configurado para realizar 302, 303 e 304. Para uma implementação específica do módulo de processamento 520, fazer referência à descrição de 302, 303 e 304 na modalidade correspondente à Figura 3.
[0160] O módulo de envio 530 é configurado para enviar o segundo fragmento para um dispositivo de destino, onde um valor do campo de endereço MAC de destino é igual a um endereço MAC do dispositivo de destino, e o endereço MAC do dispositivo de destino não é igual a um endereço MAC do dispositivo de encaminhamento.
[0161] Por exemplo, o módulo de envio 530 pode ser configurado para realizar 305. Para uma implementação específica do módulo de envio 530, fazer referência à descrição de 305 na modalidade correspondente à Figura 3.
[0162] Opcionalmente, o módulo de processamento 520 é configurado para: transformar respectivamente as primeiras informações de indicação de tipo e os primeiros dados a serem transmitidos no primeiro fragmento nas segundas informações de indicação de tipo e nos segundos dados a serem transmitidos quando um valor das primeiras informações de indicação de tipo não for igual a um valor das segundas informações de indicação de tipo; ou transformar os primeiros dados a serem transmitidos no primeiro fragmento nos segundos dados a serem transmitidos quando um valor das primeiras informações de indicação de tipo for igual a um valor das segundas informações de indicação de tipo.
[0163] Opcionalmente, o segundo fragmento inclui um campo RxC e um campo RxD, o campo RxC porta as segundas informações de indicação de tipo, e o campo RxD porta os segundos dados a serem transmitidos.
[0164] Opcionalmente, um valor do campo RxC é 1, e um valor do campo RxD é igual a 0xFE.
[0165] Opcionalmente, o segundo fragmento inclui um campo de cabeçalho de sincronização, um campo de tipo de bloco, e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos inclui os segundos dados a serem transmitidos, as segundas informações de indicação de tipo incluem o campo de cabeçalho de sincronização e o campo de tipo de bloco, as segundas informações de indicação de tipo são usadas para indicar que o tipo dos segundos dados a serem transmitidos é um caractere de controle, e as segundas informações de indicação de tipo são adicionalmente usadas para indicar uma localização dos segundos dados a serem transmitidos na pluralidade de unidades de dados a serem transmitidos.
[0166] Opcionalmente, o valor dos segundos dados a serem transmitidos é igual a 0x1E.
[0167] Opcionalmente, os dados a serem transmitidos no primeiro fragmento incluem um campo FCS, ou o primeiro fragmento não inclui um campo FCS.
[0168] Opcionalmente, o módulo de processamento 520 é configurado para: quando o valor FCS não é igual a um valor do campo FCS, determinar que um erro ocorre no quadro Ethernet.
[0169] Deve ser entendido que o módulo de processamento 520 nesta modalidade do presente pedido pode ser implementado por um processador ou um componente de circuito relacionado ao processador, e o módulo de recebimento 510 e o módulo de envio 530 podem ser implementados por um transceptor ou um componente de circuito relacionado ao transceptor.
[0170] A Figura 6 é um diagrama de blocos esquemático de um aparelho de encaminhamento 600 de acordo com uma modalidade deste pedido. O aparelho de encaminhamento 600 inclui um módulo de recebimento 610 e um módulo de envio 620.
[0171] Por exemplo, o aparelho de encaminhamento 600 pode ser o dispositivo de encaminhamento 103 mostrado na Figura 1 ou na Figura 2. O aparelho de encaminhamento 600 pode ser configurado para realizar o método mostrado na Figura 4. Para uma implementação específica do aparelho de encaminhamento 600, fazer referência à descrição da modalidade correspondente à Figura 4. Detalhes não são descritos no presente documento novamente.
[0172] O módulo de recebimento 610 é configurado para receber um fragmento inicial e um primeiro fragmento, onde o primeiro fragmento inclui informações de indicação de tipo e dados a serem transmitidos, as informações de indicação de tipo são usadas para indicar um tipo dos dados a serem transmitidos, o tipo dos dados a serem transmitidos é um caractere de controle, os dados a serem transmitidos são usados para indicar que um erro ocorre em um quadro Ethernet, o quadro Ethernet inclui o fragmento inicial, o fragmento inicial inclui um campo de endereço MAC de destino, um valor do campo de endereço MAC de destino é igual a um endereço MAC de um dispositivo de destino, e um endereço MAC do dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino.
[0173] Por exemplo, o módulo de recebimento 610 pode ser configurado para realizar 401. Para uma implementação específica do módulo de recebimento 610, fazer referência à descrição de 401 na modalidade correspondente à Figura 4.
[0174] O módulo de envio 620 é configurado para enviar o primeiro fragmento para o dispositivo de destino.
[0175] Por exemplo, o módulo de envio 620 pode ser configurado para realizar 402. Para uma implementação específica do módulo de envio 620, fazer referência à descrição de 402 na modalidade correspondente à Figura 4.
[0176] Opcionalmente, o quadro Ethernet adicionalmente inclui um segundo fragmento e antes que o dispositivo de encaminhamento receba o primeiro fragmento, em resposta a se determinar, após a verificação de CRC ser realizada no quadro Ethernet, que um erro ocorre no quadro Ethernet, o segundo fragmento é transformado no primeiro fragmento.
[0177] Opcionalmente, o aparelho de encaminhamento 600 adicionalmente inclui um módulo de processamento 630, e o módulo de processamento 630 é configurado para:
depois que o módulo de recebimento 610 recebe o fragmento inicial e o primeiro fragmento, e antes que o módulo de envio 620 envie o primeiro fragmento para o dispositivo de destino, determinar, com base no campo de endereço MAC de destino, que o endereço MAC do dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino; e o módulo de envio 620 é configurado para: em resposta à determinação de que o endereço MAC do dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino, enviar o primeiro fragmento para o dispositivo de destino.
[0178] Opcionalmente, o módulo de recebimento 610 inclui um receptor PCS, e o receptor PCS é configurado para: depois que o módulo de recebimento 610 recebe o primeiro fragmento, em resposta aos dados a serem transmitidos, o receptor PCS entra em um estado RX_E.
[0179] Opcionalmente, o primeiro fragmento inclui um campo RxC e um campo RxD, o campo RxC porta as informações de indicação de tipo e o campo RxD porta os dados a serem transmitidos.
[0180] Opcionalmente, um valor do campo RxC é igual a 1, e um valor do campo RxD é igual a 0xFE.
[0181] Opcionalmente, o primeiro fragmento inclui um campo de cabeçalho de sincronização, um campo de tipo de bloco e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos inclui os dados a serem transmitidos, as informações de indicação de tipo incluem o campo de cabeçalho de sincronização e o campo de tipo de bloco, as informações de indicação de tipo são usadas para indicar que o tipo dos dados a serem transmitidos é um caractere de controle e as informações de indicação de tipo são posteriormente usadas para indicar uma localização dos dados a serem transmitidos na pluralidade de unidades de dados a serem transmitidos.
[0182] Opcionalmente, um valor do campo de cabeçalho de sincronização é igual a 0x10, e um valor dos dados a serem transmitidos é igual a 0x1E.
[0183] Opcionalmente, dados a serem transmitidos no segundo fragmento incluem um campo de sequência de verificação de quadro (FCS) do quadro Ethernet, ou o segundo fragmento não inclui um campo de sequência de verificação de quadro (FCS) do quadro Ethernet.
[0184] Deve ser entendido que o módulo de processamento 630 nesta modalidade do presente pedido pode ser implementado por um processador ou um componente de circuito relacionado ao processador, e o módulo de recebimento 610 e o módulo de envio 620 podem ser implementados por um transceptor ou um componente de circuito relacionado ao transceptor.
[0185] A Figura 7 é um diagrama de blocos esquemático de um dispositivo de encaminhamento 700 de acordo com uma modalidade deste pedido. O dispositivo de encaminhamento 700 inclui um circuito de recebimento 710, um circuito de processamento 720, e um circuito emissor 730.
[0186] Por exemplo, o dispositivo de encaminhamento 700 pode ser o dispositivo de encaminhamento 102 mostrado na Figura 1 ou na Figura 2. O dispositivo de encaminhamento 700 pode ser configurado para realizar o método mostrado na Figura 3. Para uma implementação específica do dispositivo de encaminhamento 700, fazer referência à descrição da modalidade correspondente à Figura 3. Detalhes não são descritos no presente documento novamente.
[0187] O circuito de recebimento 710 é configurado para receber uma pluralidade de fragmentos de um quadro Ethernet, onde a pluralidade de fragmentos inclui um fragmento inicial e um primeiro fragmento, e o fragmento inicial inclui um campo de endereço MAC de destino.
[0188] Por exemplo, o circuito de recebimento 710 pode ser configurado para realizar 301. Para uma implementação específica do circuito de recebimento 710, fazer referência à descrição de 301 na modalidade correspondente à Figura 3.
[0189] O circuito de processamento 720 é configurado para: determinar um valor de sequência de verificação de quadro FCS do quadro Ethernet com base na pluralidade de fragmentos; determinar, com base no valor FCS, que um erro ocorre no quadro Ethernet; e transformar o primeiro fragmento em um segundo fragmento em resposta à determinação de que um erro ocorre no quadro Ethernet, onde o primeiro fragmento inclui as primeiras informações de indicação de tipo e os primeiros dados a serem transmitidos, o segundo fragmento inclui segundas informações de indicação de tipo e segundos dados a serem transmitidos, as primeiras informações de indicação de tipo são usadas para indicar um tipo dos primeiros dados a serem transmitidos, as segundas informações de indicação de tipo são usadas para indicar que um tipo dos segundos dados a serem transmitidos é um caractere de controle, um valor dos primeiros dados a serem transmitidos não é igual a um valor dos segundos dados a serem transmitidos, e os segundos dados a serem transmitidos são usados para indicar que um erro ocorre no quadro Ethernet.
[0190] Por exemplo, o circuito de processamento 720 pode ser configurado para realizar 302, 303 e 304. Para uma implementação específica do circuito de processamento 720, fazer referência à descrição de 302, 303 e 304 na modalidade correspondente à Figura 3.
[0191] O circuito de envio 730 é configurado para enviar o segundo fragmento para um dispositivo de destino, onde um valor do campo de endereço MAC de destino é igual a um endereço MAC do dispositivo de destino, e o endereço MAC do dispositivo de destino não é igual a um endereço MAC do dispositivo de encaminhamento.
[0192] Por exemplo, o circuito de envio 730 pode ser configurado para realizar 305. Para uma implementação específica do circuito de envio 730, fazer referência à descrição de 305 na modalidade correspondente à Figura 3.
[0193] Opcionalmente, o circuito de processamento 720 é configurado para: transformar, respectivamente, as primeiras informações de indicação de tipo e os primeiros dados a serem transmitidos no primeiro fragmento nas segundas informações de indicação de tipo e nos segundos dados a serem transmitidos quando um valor das primeiras informações de indicação de tipo não for igual a um valor das segundas informações de indicação de tipo; ou transformar os primeiros dados a serem transmitidos no primeiro fragmento nos segundos dados a serem transmitidos quando um valor das primeiras informações de indicação de tipo for igual a um valor das segundas informações de indicação de tipo.
[0194] Opcionalmente, o segundo fragmento inclui um campo RxC e um campo RxD, o campo RxC porta as segundas informações de indicação de tipo, e o campo RxD porta os segundos dados a serem transmitidos.
[0195] Opcionalmente, um valor do campo RxC é 1, e um valor do campo RxD é igual a 0xFE.
[0196] Opcionalmente, o segundo fragmento inclui um campo de cabeçalho de sincronização, um campo de tipo de bloco, e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos inclui os segundos dados a serem transmitidos, as segundas informações de indicação de tipo incluem o campo de cabeçalho de sincronização e o campo de tipo de bloco, as segundas informações de indicação de tipo são usadas para indicar que o tipo dos segundos dados a serem transmitidos é um caractere de controle, e as segundas informações de indicação de tipo são adicionalmente usadas para indicar uma localização dos segundos dados a serem transmitidos na pluralidade de unidades de dados a serem transmitidos.
[0197] Opcionalmente, o valor dos segundos dados a serem transmitidos é igual a 0x1E.
[0198] Opcionalmente, os dados a serem transmitidos no primeiro fragmento incluem um campo FCS, ou o primeiro fragmento não inclui um campo FCS.
[0199] Opcionalmente, o circuito de processamento 720 é configurado para: quando o valor FCS não for igual a um valor do campo FCS, determinar se um erro ocorre no quadro Ethernet.
[0200] A Figura 8 é um diagrama de blocos esquemático de um dispositivo de encaminhamento 800 de acordo com uma modalidade deste pedido. O dispositivo de encaminhamento 800 inclui um circuito de recebimento 810 e um circuito de envio 820.
[0201] Por exemplo, o dispositivo de encaminhamento 800 pode ser o dispositivo de encaminhamento 103 mostrado na Figura 1 ou na Figura 2. O dispositivo de encaminhamento 800 pode ser configurado para realizar o método mostrado na Figura 4. Para uma implementação específica do dispositivo de encaminhamento 800, fazer referência à descrição da modalidade correspondente à Figura 4. Detalhes não são descritos no presente documento novamente.
[0202] O circuito de recebimento 810 é configurado para receber um fragmento inicial e um primeiro fragmento, onde o primeiro fragmento inclui informações de indicação de tipo e dados a serem transmitidos, as informações de indicação de tipo são usadas para indicar um tipo dos dados a serem transmitidos, o tipo dos dados a serem transmitidos é um caractere de controle,
os dados a serem transmitidos são usados para indicar que um erro ocorre em um quadro Ethernet, o quadro Ethernet inclui o fragmento inicial, o fragmento inicial inclui um campo de endereço MAC de destino, um valor do campo de endereço MAC de destino é igual a um endereço MAC de um dispositivo de destino, e um endereço MAC do dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino.
[0203] Por exemplo, o circuito de recebimento 810 pode ser configurado para realizar 401. Para uma implementação específica do circuito de recebimento 810, fazer referência à descrição de 401 na modalidade correspondente à Figura 4.
[0204] O circuito de envio 820 é configurado para enviar o primeiro fragmento para o dispositivo de destino.
[0205] Por exemplo, o circuito de envio 820 pode ser configurado para realizar 402. Para uma implementação específica do circuito de envio 820, fazer referência à descrição de 402 na modalidade correspondente à Figura 4.
[0206] Opcionalmente, o quadro Ethernet adicionalmente inclui um segundo fragmento, e antes que o dispositivo de encaminhamento receba o primeiro fragmento, em resposta a se determinar, depois que a verificação de CRC é realizada no quadro Ethernet, que um erro ocorre no quadro Ethernet, o segundo fragmento é transformado no primeiro fragmento.
[0207] Opcionalmente, o aparelho de encaminhamento 800 adicionalmente inclui o circuito de processamento 830, e o circuito de processamento 830 é configurado para: depois que o circuito de recebimento 810 recebe o fragmento inicial e o primeiro fragmento, e antes que o circuito emissor 820 envie o primeiro fragmento para o dispositivo de destino, determinar, com base no campo de endereço MAC de destino, que o endereço MAC do dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino; e o circuito de envio 820 é configurado para: em resposta à determinação de que o endereço MAC do dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino, enviar o primeiro fragmento para o dispositivo de destino.
[0208] Opcionalmente, o circuito de recebimento 810 inclui um receptor de subcamada de codificação física PCS e o receptor PCS é configurado para: depois que o circuito de recebimento 810 recebe o primeiro fragmento, em resposta aos dados a serem transmitidos, o receptor PCS entra em um estado RX_E.
[0209] Opcionalmente, o primeiro fragmento inclui um campo RxC e um campo RxD, o campo RxC porta as informações de indicação de tipo, e o campo RxD porta os dados a serem transmitidos.
[0210] Opcionalmente, um valor do campo RxC é igual a 1, e um valor do campo RxD é igual a 0xFE.
[0211] Opcionalmente, o primeiro fragmento inclui um campo de cabeçalho de sincronização, um campo de tipo de bloco, e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos inclui os dados a serem transmitidos, as informações de indicação de tipo incluem o campo de cabeçalho de sincronização e o campo de tipo de bloco, as informações de indicação de tipo são usadas para indicar que o tipo dos dados a serem transmitidos é um caractere de controle, e as informações de indicação de tipo são posteriormente usadas para indicar uma localização dos dados a serem transmitidos na pluralidade de unidades de dados a serem transmitidos.
[0212] Opcionalmente, um valor do campo de cabeçalho de sincronização é igual a 0x10, e um valor dos dados a serem transmitidos é igual a 0x1E.
[0213] Opcionalmente, os dados a serem transmitidos no segundo fragmento incluem um campo de sequência de verificação de quadro (FCS) do quadro Ethernet, ou o segundo fragmento não inclui um campo de sequência de verificação de quadro (FCS) do quadro Ethernet.
[0214] Deve ser entendido que o processador nas modalidades do presente pedido pode ser uma unidade de processamento central (CPU), e também pode ser um outro processador de propósito geral, um processador de sinal digital (DSP), um circuito integrado de aplicação específica (ASIC), um arranjo de portas programáveis em campo (FPGA), ou um outro dispositivo lógico programável, uma porta discreta ou dispositivo lógico de transistor, um componente de hardware discreto, ou semelhantes. O processador de propósito geral pode ser um microprocessador, ou o processador pode ser qualquer processador convencional ou semelhantes.
[0215] Pode ser entendido que a memória mencionada nas modalidades do presente pedido pode ser uma memória volátil ou uma memória não volátil, ou pode incluir uma memória volátil e uma memória não volátil. A memória não volátil pode ser uma memória somente de leitura (ROM), uma memória somente de leitura programável (PROM), uma memória somente de leitura programável apagável (EPROM), uma memória somente de leitura programável apagável eletricamente (EEPROM) ou uma memória flash. A memória volátil pode ser uma memória de acesso aleatório (RAM), usada como um cache externo. Como um exemplo, mas não descrição restritiva, muitas formas de RAMs podem ser usadas, por exemplo, uma memória de acesso aleatório estática (SRAM), uma memória de acesso aleatório dinâmica (DRAM), uma memória de acesso aleatório dinâmica síncrona (SDRAM), uma memória de acesso aleatório dinâmica síncrona de taxa de dados dupla (Double Data Rate SDRAM, DDR SDRAM), uma memória de acesso aleatório dinâmica síncrona aprimorada (ESDRAM), uma memória de acesso aleatório dinâmica de enlace de sincronização (SLDRAM) e uma memória rambus de acesso aleatório direto (DR RAM).
[0216] Deve ser notado que quando o processador é um processador de propósito geral, um DSP, um ASIC, um FPGA ou um outro dispositivo lógico programável, uma porta discreta ou dispositivo lógico transistorizado ou um componente de hardware discreto, a memória (módulo de armazenamento) está integrada no processador.
[0217] Deve ser notado que a memória descrita neste relatório se destina a incluir, porém, sem limitação, essas memórias e uma memória de um outro tipo adequado.
[0218] Uma pessoa de habilidade comum na técnica pode estar ciente de que, em combinação com os exemplos descritos nas modalidades reveladas neste relatório, unidades e etapas de algoritmo podem ser implementadas por hardware eletrônico ou uma combinação de software de computador e hardware eletrônico. Se as funções são ou não realizadas por hardware ou uma combinação de software de computador e hardware de circuito depende de aplicações particulares e condições de restrição de projeto das soluções técnicas. Uma pessoa versada na técnica pode usar métodos diferentes para implementar as funções descritas para cada aplicação particular.
[0219] Pode ser claramente entendido por uma pessoa versada na técnica que, para o propósito de descrição conveniente e breve, para um processo de funcionamento detalhado do sistema, aparelho e unidade supracitados, deve-se fazer referência a um processo correspondente nas supracitadas modalidades de método, e detalhes não são descritos no presente documento novamente.
[0220] Nas várias modalidades fornecidas nesse pedido, deve ser entendido que o sistema, aparelho e método revelados podem ser implementados de outras maneiras. Por exemplo, a modalidade de aparelho descrita é meramente um exemplo. Por exemplo, a divisão de unidade é meramente divisão de função lógica e pode ser outra divisão na implementação efetiva. Por exemplo, uma pluralidade de unidades ou componentes pode ser combinada ou integrada em um outro sistema, ou alguns recursos podem ser ignorados ou não realizados. Além disso, os acoplamentos mútuos ou acoplamentos diretos ou conexões de comunicação exibidos ou discutidos podem ser implementados usando-se algumas interfaces. Os acoplamentos indiretos ou conexões de comunicação entre os aparelhos ou unidades podem ser implementados em formas eletrônicas, mecânicas ou outras formas.
[0221] As unidades descritas como componentes separados podem ou não ser fisicamente separadas, e componentes exibidos como unidades podem ou não ser unidades físicas, podem estar localizados em uma posição, ou podem ser distribuídos em uma pluralidade de unidades de rede. Algumas das ou todas as unidades podem ser selecionadas com base nas exigências efetivas para alcançar os objetivos das soluções das modalidades.
[0222] Além disso, unidades funcionais nas modalidades deste pedido podem ser integradas em uma unidade de processamento, ou cada uma das unidades pode existir sozinha fisicamente, ou duas ou mais unidades estão integradas em uma unidade.
[0223] Quando as funções são implementadas na forma de uma unidade funcional de software e vendidas ou usadas como um produto independente, as funções podem ser armazenadas em uma mídia de armazenamento legível por computador. Com base em tal entendimento, as soluções técnicas deste pedido essencialmente, ou a parte que contribui para o estado da técnica, ou algumas das soluções técnicas podem ser implementadas na forma de um produto de software.
O produto de software de computador é armazenado em uma mídia de armazenamento, e inclui várias instruções para instruir um dispositivo de computador (que pode ser um computador pessoal, um servidor ou um dispositivo de rede) para realizar todas as ou algumas das etapas dos métodos descritos nas modalidades deste pedido.
A mídia de armazenamento supracitada inclui: qualquer mídia que pode armazenar código de programa, tal como uma unidade flash USB, um disco rígido removível, uma memória somente de leitura (ROM), uma memória de acesso aleatório (RAM), um disco magnético ou um disco óptico.

Claims (38)

REIVINDICAÇÕES
1. Método realizado por um dispositivo de rede, compreendendo: receber uma pluralidade de fragmentos de um quadro Ethernet, em que a pluralidade de fragmentos compreende um fragmento inicial e um primeiro fragmento, e o fragmento inicial compreende um campo de endereço de controle de acesso ao meio (MAC) de destino; transformar o primeiro fragmento em um segundo fragmento em resposta a um erro ocorrer no quadro Ethernet, em que o primeiro fragmento compreende primeiras informações de indicação de tipo e primeiros dados a serem transmitidos, o segundo fragmento compreende segundas informações de indicação de tipo e segundos dados a serem transmitidos, as primeiras informações de indicação de tipo são usadas para indicar um tipo dos primeiros dados a serem transmitidos, as segundas informações de indicação de tipo são usadas para indicar que um tipo dos segundos dados a serem transmitidos é um caractere de controle, um valor dos primeiros dados a serem transmitidos não é igual a um valor dos segundos dados a serem transmitidos, e os segundos dados a serem transmitidos são usados para indicar que um erro ocorre no quadro Ethernet; e enviar o segundo fragmento para um dispositivo de destino, em que um valor do campo de endereço MAC de destino é igual a um endereço MAC do dispositivo de destino, e o endereço MAC do dispositivo de destino não é igual a um endereço MAC do dispositivo de rede.
2. Método, de acordo com a reivindicação 1, em que a transformação do primeiro fragmento em um segundo fragmento compreende um dentre: transformar respectivamente, pelo primeiro dispositivo de encaminhamento, as primeiras informações de indicação de tipo e os primeiros dados a serem transmitidos no primeiro fragmento nas segundas informações de indicação de tipo e nos segundos dados a serem transmitidos quando um valor das primeiras informações de indicação do tipo não for igual a um valor das segundas informações de indicação de tipo; e transformar os primeiros dados a serem transmitidos no primeiro fragmento nos segundos dados a serem transmitidos quando um valor das primeiras informações de indicação de tipo for igual a um valor das segundas informações de indicação de tipo.
3. Método, de acordo com a reivindicação 1 ou 2, em que o segundo fragmento compreende um campo RxC e um campo RxD, o campo RxC porta as segundas informações de indicação de tipo, e o campo RxD porta os segundos dados a serem transmitidos.
4. Método, de acordo com a reivindicação 3, em que um valor do campo RxC é 1, e um valor do campo RxD é igual a 0xFE.
5. Método, de acordo com a reivindicação 1 ou 2, em que o segundo fragmento compreende um campo de cabeçalho de sincronização, um campo de tipo de bloco, e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos compreende os segundos dados a serem transmitidos, as segundas informações de indicação de tipo compreendem o campo de cabeçalho de sincronização e o campo de tipo de bloco, e as segundas informações de indicação de tipo são adicionalmente usadas para indicar uma localização dos segundos dados a serem transmitidos na pluralidade de unidades de dados a serem transmitidos.
6. Método, de acordo com a reivindicação 5, em que o valor dos segundos dados a serem transmitidos é igual a 0x1E.
7. Método, de acordo com qualquer uma das reivindicações 1 a 6, em que os dados a serem transmitidos no primeiro fragmento compreendem um campo de sequência de verificação de quadro (FCS), ou o primeiro fragmento não compreende um campo FCS.
8. Método, de acordo com a reivindicação 7, compreendendo adicionalmente: determinar, pelo primeiro dispositivo de encaminhamento, um valor FCS do quadro Ethernet com base na pluralidade de fragmentos; determinar, com base no valor FCS, que um erro ocorre no quadro Ethernet.
9. Método, de acordo com a reivindicação 8, em que a determinação, com base no valor FCS, de que um erro ocorre no quadro Ethernet compreende: quando o valor FCS não for igual a um valor do campo FCS, determinar que um erro ocorre no quadro Ethernet.
10. Método por um dispositivo de rede, compreendendo: receber um fragmento inicial e um primeiro fragmento, em que o primeiro fragmento compreende informações de indicação de tipo e dados a serem transmitidos, as informações de indicação de tipo são usadas para indicar um tipo dos dados a serem transmitidos, o tipo dos dados a serem transmitidos é um caractere de controle, os dados a serem transmitidos são usados para indicar que um erro ocorre em um quadro Ethernet, o quadro Ethernet compreende o fragmento inicial, o fragmento inicial compreende um campo de endereço de controle de acesso ao meio (MAC) de destino, um valor do campo de endereço MAC de destino é igual a um endereço MAC de um dispositivo de destino, e um endereço MAC do segundo dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino; e enviar o primeiro fragmento para o dispositivo de destino.
11. Método, de acordo com a reivindicação 10, em que o quadro Ethernet compreende adicionalmente um segundo fragmento, e antes que o dispositivo de rede receba o primeiro fragmento e um erro ocorra no quadro Ethernet, o segundo fragmento é transformado no primeiro fragmento.
12. Método, de acordo com a reivindicação 10 ou 11, em que após o recebimento de um fragmento inicial e de um primeiro fragmento, e antes do envio do primeiro fragmento para o dispositivo de destino, o método compreende adicionalmente: determinar, com base no campo de endereço MAC de destino, que o endereço MAC do dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino; e o envio do primeiro fragmento para o dispositivo de destino compreende: em resposta à determinação de que o endereço MAC do segundo dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino, enviar o primeiro fragmento para o dispositivo de destino.
13. Método, de acordo com qualquer uma das reivindicações 10 a 12, em que o dispositivo de rede compreende um receptor de subcamada de codificação física (receptor PCS), e depois que o dispositivo de rede recebe o primeiro fragmento, o método compreende adicionalmente: em resposta aos dados a serem transmitidos, o receptor PCS entra em um estado RX_E.
14. Método, de acordo com qualquer uma das reivindicações 10 a 13,
em que o primeiro fragmento compreende um campo RxC e um campo RxD, o campo RxC porta as informações de indicação de tipo, e o campo RxD porta os dados a serem transmitidos.
15. Método, de acordo com a reivindicação 14, em que um valor do campo RxC é igual a 1, e um valor do campo RxD é igual a 0xFE.
16. Método, de acordo com qualquer uma das reivindicações 10 a 13, em que o primeiro fragmento compreende um campo de cabeçalho de sincronização, um campo de tipo de bloco, e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos compreende os dados a serem transmitidos, as informações de indicação de tipo compreendem o campo de cabeçalho de sincronização e o campo de tipo de bloco, as informações de indicação de tipo são usadas para indicar que o tipo dos dados a serem transmitidos é um caractere de controle, e as informações de indicação de tipo são adicionalmente usadas para indicar uma localização dos dados a serem transmitidos na pluralidade de unidades de dados a serem transmitidos.
17. Método, de acordo com a reivindicação 16, em que um valor do campo de cabeçalho de sincronização é igual a 0x10, e um valor dos dados a serem transmitidos é igual a 0x1E.
18. Método, de acordo com qualquer uma das reivindicações 11 a 17, em que os dados a serem transmitidos no segundo fragmento compreendem um campo de sequência de verificação de quadro (FCS) do quadro Ethernet, ou o segundo fragmento não compreende um campo de sequência de verificação de quadro FCS do quadro Ethernet.
19. Método, de acordo com a reivindicação 10, compreendendo adicionalmente: determinar que um erro ocorre no quadro Ethernet usando-se uma verificação de redundância cíclica (CRC).
20. Dispositivo de rede, compreendendo: um circuito de recebimento, configurado para receber uma pluralidade de fragmentos de um quadro Ethernet, em que a pluralidade de fragmentos compreende um fragmento inicial e um primeiro fragmento, e o fragmento inicial compreende um campo de endereço de controle de acesso ao meio (MAC) de destino; um circuito de processamento, configurado para: determinar um valor de sequência de verificação de quadro (FCS) do quadro Ethernet com base na pluralidade de fragmentos; determinar, com base no valor FCS, que um erro ocorre no quadro Ethernet; e transformar o primeiro fragmento em um segundo fragmento em resposta à determinação de que um erro ocorre no quadro Ethernet, em que o primeiro fragmento compreende primeiras informações de indicação de tipo e primeiros dados a serem transmitidos, o segundo fragmento compreende segundas informações de indicação de tipo e segundos dados a serem transmitidos, as primeiras informações de indicação de tipo são usadas para indicar um tipo dos primeiros dados a serem transmitidos, as segundas informações de indicação de tipo são usadas para indicar que um tipo dos segundos dados a serem transmitidos é um caractere de controle, um valor dos primeiros dados a serem transmitidos não é igual a um valor dos segundos dados a serem transmitidos, e os segundos dados a serem transmitidos são usados para indicar que um erro ocorre no quadro Ethernet; e um circuito de envio, configurado para enviar o segundo fragmento para um dispositivo de destino, em que um valor do campo de endereço MAC de destino é igual a um endereço MAC do dispositivo de destino, e o endereço MAC do dispositivo de destino não é igual a um endereço MAC do dispositivo de encaminhamento.
21. Dispositivo de encaminhamento, de acordo com a reivindicação 20, em que o circuito de processamento é configurado para: transformar respectivamente as primeiras informações de indicação de tipo e os primeiros dados a serem transmitidos no primeiro fragmento nas segundas informações de indicação de tipo e nos segundos dados a serem transmitidos quando um valor das primeiras informações de indicação de tipo não for igual a um valor das segundas informações de indicação de tipo; ou transformar os primeiros dados a serem transmitidos no primeiro fragmento nos segundos dados a serem transmitidos quando um valor das primeiras informações de indicação de tipo for igual a um valor das segundas informações de indicação de tipo.
22. Dispositivo de encaminhamento, de acordo com a reivindicação 20 ou 21, em que o segundo fragmento compreende um campo RxC e um campo
RxD, o campo RxC porta as segundas informações de indicação de tipo, e o campo RxD porta os segundos dados a serem transmitidos.
23. Dispositivo de encaminhamento, de acordo com a reivindicação 22, em que um valor do campo RxC é 1, e um valor do campo RxD é igual a 0xFE.
24. Dispositivo de encaminhamento, de acordo com a reivindicação 20 ou 21, em que o segundo fragmento compreende um campo de cabeçalho de sincronização, um campo de tipo de bloco, e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos compreende os segundos dados a serem transmitidos, as segundas informações de indicação de tipo compreendem o campo de cabeçalho de sincronização e o campo de tipo de bloco, as segundas informações de indicação de tipo são usadas para indicar que o tipo dos segundos dados a serem transmitidos é um caractere de controle, e as segundas informações de indicação de tipo são adicionalmente usadas para indicar uma localização dos segundos dados a serem transmitidos na pluralidade de unidades de dados a serem transmitidos.
25. Dispositivo de encaminhamento, de acordo com a reivindicação 24, em que o valor dos segundos dados a serem transmitidos é igual a 0x1e.
26. Dispositivo de encaminhamento, de acordo com qualquer uma das reivindicações 20 a 25, em que os dados a serem transmitidos no primeiro fragmento compreendem um campo FCS, ou o primeiro fragmento não compreende um campo FCS.
27. Dispositivo de encaminhamento, de acordo com a reivindicação 26, em que o circuito de processamento é configurado para: quando o valor FCS não for igual a um valor do campo FCS, determinar que um erro ocorre no quadro Ethernet.
28. Dispositivo de rede, compreendendo: um circuito de recebimento, configurado para receber um fragmento inicial e um primeiro fragmento, em que o primeiro fragmento compreende informações de indicação de tipo e dados a serem transmitidos, as informações de indicação de tipo são usadas para indicar um tipo dos dados a serem transmitidos, o tipo dos dados a serem transmitidos é um caractere de controle, os dados a serem transmitidos são usados para indicar que um erro ocorre em um quadro Ethernet, o quadro Ethernet compreende o fragmento inicial, o fragmento inicial compreende um campo de endereço MAC de destino, um valor do campo de endereço MAC de destino é igual a um endereço MAC de um dispositivo de destino, e um endereço MAC do dispositivo de rede não é igual ao valor do campo de endereço MAC de destino; e um circuito de envio, configurado para enviar o primeiro fragmento para o dispositivo de destino.
29. Dispositivo de rede, de acordo com a reivindicação 28, em que o quadro Ethernet compreende adicionalmente um segundo fragmento, e antes que o dispositivo de rede receba o primeiro fragmento, em resposta à determinação, depois que verificação CRC for realizada no quadro Ethernet, de que um erro ocorre no quadro Ethernet, o segundo fragmento é transformado no primeiro fragmento.
30. Dispositivo de rede, de acordo com a reivindicação 28 ou 29, em que o circuito de processamento é configurado para: depois que o circuito de recebimento recebe o fragmento inicial e o primeiro fragmento, e antes que o circuito de envio envie o primeiro fragmento para o dispositivo de destino, determinar, com base no campo de endereço MAC de destino, que o endereço MAC do dispositivo de encaminhamento não é igual ao valor do campo de endereço MAC de destino; e o circuito de envio é configurado para: em resposta à determinação de que o endereço MAC do dispositivo de rede não é igual ao valor do campo de endereço MAC de destino, enviar o primeiro fragmento para o dispositivo de destino.
31. Dispositivo de encaminhamento, de acordo com qualquer uma das reivindicações 28 a 30, em que o circuito de recebimento compreende um receptor de subcamada de codificação física (receptor PCS), e o receptor PCS é configurado para: depois que o circuito de recebimento recebe o primeiro fragmento, em resposta aos dados a serem transmitidos, o receptor PCS entra em um estado RX_E.
32. Dispositivo de encaminhamento, de acordo com qualquer uma das reivindicações 28 a 31, em que o primeiro fragmento compreende um campo RxC e um campo RxD, o campo RxC porta as informações de indicação de tipo,
e o campo RxD porta os dados a serem transmitidos.
33. Dispositivo de encaminhamento, de acordo com a reivindicação 32, em que um valor do campo RxC é igual a 1, e um valor do campo RxD é igual a 0xFE.
34. Dispositivo de encaminhamento, de acordo com qualquer uma das reivindicações 28 a 31, em que o primeiro fragmento compreende um campo de cabeçalho de sincronização, um campo de tipo de bloco, e uma pluralidade de unidades de dados a serem transmitidos, a pluralidade de unidades de dados a serem transmitidos compreende os dados a serem transmitidos, as informações de indicação de tipo compreendem o campo de cabeçalho de sincronização e o campo de tipo de bloco, as informações de indicação de tipo são usadas para indicar que o tipo dos dados a serem transmitidos é um caractere de controle, e as informações de indicação de tipo são adicionalmente usadas para indicar uma localização dos dados a serem transmitidos na pluralidade de unidades de dados a serem transmitidos.
35. Dispositivo de encaminhamento, de acordo com a reivindicação 34, em que um valor do campo de cabeçalho de sincronização é igual a 0x10, e um valor dos dados a serem transmitidos é igual a 0x1E.
36. Dispositivo de encaminhamento, de acordo com qualquer uma das reivindicações 29 a 35, em que os dados a serem transmitidos no segundo fragmento compreendem um campo de sequência de verificação de quadro (FCS) do quadro Ethernet, ou o segundo fragmento não compreende um campo de sequência de verificação de quadro (FCS) do quadro Ethernet.
37. Mídia de armazenamento legível por computador, compreendendo um programa, em que quando o programa é rodado, faz com que um computador realize o método conforme definido em qualquer uma das reivindicações 1 a 19.
38. Sistema de chip compreendendo uma memória e um processador, em que a memória é configurada para armazenar um programa de computador, e o processador é configurado para chamar e rodar o programa de computador na memória, para realizar o método conforme definido em qualquer uma das reivindicações 1 a 19.
BR112020019811-0A 2018-03-31 2018-03-31 Método de transmissão de dados e dispositivo de encaminhamento BR112020019811A2 (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2018/081495 WO2019183987A1 (zh) 2018-03-31 2018-03-31 传输数据的方法和转发设备

Publications (1)

Publication Number Publication Date
BR112020019811A2 true BR112020019811A2 (pt) 2021-01-05

Family

ID=68059486

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112020019811-0A BR112020019811A2 (pt) 2018-03-31 2018-03-31 Método de transmissão de dados e dispositivo de encaminhamento

Country Status (6)

Country Link
US (2) US11387940B2 (pt)
EP (1) EP3767851B1 (pt)
JP (2) JP7087106B2 (pt)
CN (3) CN114374475A (pt)
BR (1) BR112020019811A2 (pt)
WO (1) WO2019183987A1 (pt)

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7089485B2 (en) * 2000-02-03 2006-08-08 Agere Systems Inc. Simple link protocol providing low overhead coding for LAN serial and WDM solutions
JP3471288B2 (ja) 2000-04-18 2003-12-02 日本電信電話株式会社 通信システムの監視方法
CN100388700C (zh) * 2002-10-18 2008-05-14 华为技术有限公司 一种在同步数字网上传送数据业务的方法
JP2005006036A (ja) 2003-06-12 2005-01-06 Nec Corp ネットワーク、伝送装置及びそれに用いるトランスペアレント転送方法
JP4308297B2 (ja) 2005-05-09 2009-08-05 三菱電機株式会社 通信装置およびスイッチ処理装置
US7440513B2 (en) 2005-05-24 2008-10-21 Avago Technologies General Ip (Singapore) Pte. Ltd. Coding and decoding packetized data
CN100438439C (zh) * 2006-05-19 2008-11-26 华为技术有限公司 一种防止mac地址欺骗的方法
CN101488827B (zh) 2008-01-14 2015-07-08 华为技术有限公司 实现数据报错的方法和装置
US8402343B2 (en) 2009-12-04 2013-03-19 St-Ericsson Sa Reliable packet cut-through
US8767559B2 (en) 2009-12-18 2014-07-01 Nec Corporation Determination device, transmission device, determination method, and computer program
US9204337B2 (en) * 2010-03-09 2015-12-01 Broadcom Corporation Bandwidth mechanisms and successive channel reservation access within multiple user, multiple access, and/or MIMO wireless communications
JP2012253528A (ja) 2011-06-02 2012-12-20 Hitachi Ltd パケットトランスポート用再生中継装置
CN104580011B (zh) * 2013-10-23 2017-12-15 新华三技术有限公司 一种数据转发装置和方法
US10404625B2 (en) * 2013-10-29 2019-09-03 Intel Corporation Ethernet enhancements
US9692715B2 (en) * 2014-02-21 2017-06-27 Cavium, Inc. Multiple ethernet ports and port types using a shared data path
US9515694B1 (en) * 2014-07-29 2016-12-06 nusemi inc. Adaptable rate transceiver
JP6573819B2 (ja) 2015-01-20 2019-09-11 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America 不正検知ルール更新方法、不正検知電子制御ユニット及び車載ネットワークシステム
CN111147185A (zh) 2015-01-22 2020-05-12 华为技术有限公司 一种利用以太网信道传输业务信号的方法及通信设备
CN107370674B (zh) 2016-05-13 2020-12-01 华为技术有限公司 一种数据传输的方法、设备和系统
US11075836B2 (en) * 2016-05-31 2021-07-27 128 Technology, Inc. Reverse forwarding information base enforcement
CN107566075B (zh) 2016-07-01 2019-10-25 华为技术有限公司 一种发送和接收业务的方法、装置和网络系统
CN106788894A (zh) * 2016-12-20 2017-05-31 中核控制系统工程有限公司 分段独立传输校验方法
US11223495B2 (en) 2017-03-06 2022-01-11 Mitsubishi Electric Corporation Transfer device, transfer method, and transfer system
JP2017121091A (ja) 2017-04-10 2017-07-06 日立オートモティブシステムズ株式会社 Ecu、及び車用ネットワーク装置

Also Published As

Publication number Publication date
JP7346662B2 (ja) 2023-09-19
JP2021517428A (ja) 2021-07-15
US11387940B2 (en) 2022-07-12
CN114374476A (zh) 2022-04-19
EP3767851A4 (en) 2021-03-17
WO2019183987A1 (zh) 2019-10-03
EP3767851A1 (en) 2021-01-20
US20210014000A1 (en) 2021-01-14
CN114374475A (zh) 2022-04-19
US11799587B2 (en) 2023-10-24
EP3767851B1 (en) 2023-08-30
CN111937329B (zh) 2021-12-31
CN111937329A (zh) 2020-11-13
JP7087106B2 (ja) 2022-06-20
US20220329352A1 (en) 2022-10-13
JP2022120060A (ja) 2022-08-17

Similar Documents

Publication Publication Date Title
US11296807B2 (en) Techniques to operate a time division multiplexing(TDM) media access control (MAC)
US10749738B2 (en) Method and apparatus for diagnosing network
KR101664658B1 (ko) 공유된 데이터 경로를 사용하는 다수의 이더넷 포트들 및 포트 타입들
EP2720421B1 (en) Method for processing congestion and network device
US10756760B2 (en) Ethernet connection method and ethernet device thereof
EP1206099A2 (en) Network interface
WO2020142880A1 (zh) 一种数据传输方法及装置
BR112020019811A2 (pt) Método de transmissão de dados e dispositivo de encaminhamento
US11868209B2 (en) Method and system for sequencing data checks in a packet
US9256491B1 (en) Method and system for data integrity
CN116455516A (zh) 编码方法、解码方法、装置、设备、系统及可读存储介质
JP4419867B2 (ja) データ処理装置
WO2020029892A1 (zh) 接收码块流的方法、发送码块流的方法和通信装置
KR102024521B1 (ko) 전송 장치 및 프레임 전송 방법
WO2023030202A1 (zh) 路径故障检测方法、装置、系统、网络设备及存储介质
WO2023131004A1 (zh) 编码方法、解码方法、装置、设备、系统及可读存储介质
WO2022022724A1 (zh) 比特块的发送方法及装置
TW200947934A (en) Methods and apparatus for improved decoding of bursts that include multiple concatenated protocol data units
WO2020029893A1 (zh) 接收码块流的方法、发送码块流的方法和通信装置
TW202333460A (zh) 編碼方法、解碼方法、裝置、設備、系統及可讀儲存介質
CN116455517A (zh) 编码方法、解码方法、装置、设备、系统及可读存储介质
WO2017023681A1 (en) Systems and methods for aggregating data packets in a mochi system

Legal Events

Date Code Title Description
B350 Update of information on the portal [chapter 15.35 patent gazette]