BR112012030352B1 - Cabo ativo, conjunto de cabo e circuito de conector e de caminho de sinal para um dispositivo eletrônico para permitir que sinais sejam compatíveis com vários padrões e compartilhem um conector comum - Google Patents

Cabo ativo, conjunto de cabo e circuito de conector e de caminho de sinal para um dispositivo eletrônico para permitir que sinais sejam compatíveis com vários padrões e compartilhem um conector comum Download PDF

Info

Publication number
BR112012030352B1
BR112012030352B1 BR112012030352-0A BR112012030352A BR112012030352B1 BR 112012030352 B1 BR112012030352 B1 BR 112012030352B1 BR 112012030352 A BR112012030352 A BR 112012030352A BR 112012030352 B1 BR112012030352 B1 BR 112012030352B1
Authority
BR
Brazil
Prior art keywords
cable
connector
clock
circuit
data recovery
Prior art date
Application number
BR112012030352-0A
Other languages
English (en)
Other versions
BR112012030352A2 (pt
Inventor
William P. Cornelius
William O. Ferry
James E. Orr
Original Assignee
Apple Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Apple Inc filed Critical Apple Inc
Publication of BR112012030352A2 publication Critical patent/BR112012030352A2/pt
Publication of BR112012030352B1 publication Critical patent/BR112012030352B1/pt

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R31/00Coupling parts supported only by co-operation with counterpart
    • H01R31/06Intermediate parts for linking two coupling parts, e.g. adapter
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/625Regulating voltage or current wherein it is irrelevant whether the variable actually regulated is ac or dc
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/06Clock generators producing several clock signals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1601Constructional details related to the housing of computer displays, e.g. of CRT monitors, of flat displays
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1613Constructional details or arrangements for portable computers
    • G06F1/1632External expansion units, e.g. docking stations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/66Structural association with built-in electrical component
    • H01R13/665Structural association with built-in electrical component with built-in electronic circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/66Structural association with built-in electrical component
    • H01R13/665Structural association with built-in electrical component with built-in electronic circuit
    • H01R13/6691Structural association with built-in electrical component with built-in electronic circuit with built-in signalling means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R29/00Coupling parts for selective co-operation with a counterpart in different ways to establish different circuits, e.g. for voltage selection, for series-parallel selection, programmable connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R31/00Coupling parts supported only by co-operation with counterpart
    • H01R31/06Intermediate parts for linking two coupling parts, e.g. adapter
    • H01R31/065Intermediate parts for linking two coupling parts, e.g. adapter with built-in electric apparatus
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J5/00Circuit arrangements for transfer of electric power between ac networks and dc networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/00885Power supply means, e.g. arrangements for the control of power supply to the apparatus or components thereof
    • H04N1/00904Arrangements for supplying power to different circuits or for supplying power at different levels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R2201/00Connectors or connections adapted for particular applications
    • H01R2201/06Connectors or connections adapted for particular applications for computer periphery

Abstract

CONJUNTO DE CIRCUITOS PARA CABO ATIVO. A presente invenção refere-se a circuitos, métodos e aparelhos que permitem que sinais que são compatíveis com múltiplos padrões compartilhem um conector comum em um dispositivo eletrônico. Uma modalidade exemplar da presente invenção fornece um conec-tor que fornece sinais compatíveis com um padrão legado em um modo e um padrão novo em outro modo.

Description

REFERÊNCIA CRUZADA A PEDIDOS RELACIONADOS
[0001] Esse pedido reivindica o benefício dos pedidos de patente provisórios dos Estados Unidos N° 61/360.436, depositado em 30 de junho de 2010, 61/360.432, depositado em 30 de junho de 2010, e 61/446.027, depositado em 23 de fevereiro de 2011, e é relacionado ao pedido de patente copendente dos Estados Unidos N° 13/173.979, depositado em 30 de junho de 2011, intitulado Distribuição de Energia dentro do Cabo, o qual é incorporado por referência.
ANTECEDENTES
[0002] Dispositivos eletrônicos frequentemente incluem conectores para fornecer portas onde energia e sinais de dados podem ser compartilhados com outros dispositivos. Esses conectores são frequentemente projetados para serem compatíveis com um padrão, de tal modo que os dispositivos eletrônicos possam se comunicar uns com os outros de uma maneira segura. Os vários padrões Barramento Serial Universal (USB), Interconexão de Componentes Periféricos Expressa (PCIe) e DisplayPort (DP) são alguns exemplos.
[0003] Quando necessário, os padrões que usam esses conectores são substituídos por padrões novos. Como resultado, conectores múltiplos que fornecem funções similares são frequentemente incluídos em um dispositivo eletrônico. Por exemplo, muitos televisores atuais incluiem entradas HDMI, S-vídeo, vídeo componente, e jaques RCA.
[0004] A inclusão desses conectores aumenta o tamanho, a complexidade e o custo do dispositivo. Também, a inclusão de várias opções pode causar confusão e frustração para os clientes quando eles tentam determinar a melhor maneira de configurar um sistema particular.
[0005] Algumas dessas confusões podem ser reduzidas se um conector for capaz de fornecer sinais para mais do que um padrão. Por exemplo, se um conector pode fornecer sinais tanto para um padrão legado como para um novo padrão, o número de conectores em um dispositivo eletrônico pode ser reduzido, permitindo, assim, que o dispositivo seja menor, mais simples e menos oneroso.
[0006] No entanto, por mais facilitador que isso possa ser, é muito difícil fazê-lo. Por exemplo, circuitos associados com um padrão podem interferir em circuitos associados a outro padrão. Isso se torna ainda mais difícil quando as taxas de dados são altas, uma vez que reflexões e incompatibilidades de terminação causadas por circuitos não usados prejudicam o desempenho dos circuitos que estão sendo usados.
[0007] Por exemplo, um novo padrão mais rápido pode compartilhar um conector com um padrão legado mais lento. O conjunto de circuitos necessário para o padrão legado pode causar reflexões e incompatibilidades de terminação para os circuitos para o novo padrão mais rápido, dessa forma degradando o desempenho do sistema.
[0008] Assim, são necessários circuitos, métodos e aparelhos que permitam que vários padrões compartilhem um conector comum.
SUMÁRIO
[0009] Consequentemente, as modalidades da presente invenção fornecem circuitos, métodos e aparelhos que permitem que sinais que são compatíveis com múltiplos padrões compartilhem um conector comum em um dispositivo eletrônico. Uma modalidade exemplar da presente invenção pode fornecer um conector que fornece sinais compatíveis com um padrão legado em um modo e um padrão novo em outro modo. Tipicamente, o padrão legado é mais lento, enquanto o novo padrão é mais rápido, embora isso nem sempre seja verdade.
[00010] Em uma modalidade exemplar da invenção, os pinos para o novo padrão podem ser dispostos para atingir pelo menos dois objetivos. Primeiro, eles devem ser dispostos para reduzir linha cruzada e interferência entre eles. Isso pode ser realizado através da colocação de vários pinos-terra entre os caminhos de sinal diferencial de alta velocidade. Em segundo lugar, conjunto de circuitos pode ser adicionado de tal modo que a interferência dos circuitos para o padrão legado é minimizado. Isso pode ser feito através da redução da reflexão e descasamento de impedâncias.
[00011] Uma modalidade exemplar da presente invenção é capaz de fornecer múltiplos padrões de dados através da incorporação de várias características. Em uma modalidade exemplar da presente invenção, dispositivos que são compatíveis com o novo padrão podem ser capazes de determinar se eles estão se comunicando com um dispositivo que é compatível com um padrão legado, ou um novo padrão. Isso pode ser feito por um primeiro dispositivo detectando voltagens ou impedâncias fornecidas por um segundo dispositivo.
[00012] Em várias modalidades da presente invenção, quando dois dispositivos em comunicação são capazes de se comunicar com o novo padrão, esse padrão pode ser usado para ambos os dispositivos. Onde um dispositivo é apenas capaz de funcionar com o padrão legado, esse padrão pode ser usado para ambos os dispositivos.
[00013] Modalidades da presente invenção podem fornecer circuitos para isolar conjunto de circuitos não usados para um padrão a partir de conjunto de circuitos de funcionamento para o outro padrão. Em um exemplo específico, resistores, diodos PiN, multiplexadores ou outros componentes ou circuitos podem ser usados para isolar dois circuitos transmissores um do outro. Capacitores e indutores de acoplamento podem ser usados como blocos CC e filtros CA para isolar circuitos.
[00014] Várias modalidades da presente invenção podem incorporar uma ou mais dessas e outras características descritas aqui. Um melhor entendimento da natureza e vantagens da presente invenção pode ser obtido por referência à descrição detalhada a seguir e aos desenhos anexos.
BREVE DESCRIÇÃO DOS DESENHOS
[00015] A figura 1 ilustra um sistema legado que pode ser aperfeiçoado através da incorporação de modalidades da presente invenção; a figura 2 ilustra um sistema de computador de acordo com uma modalidade da presente invenção; a figura 3 ilustra uma pinagem de um conector de acordo com uma modalidade da presente invenção; a figura 4 ilustra circuitos e métodos usados na determinação dos tipos de dispositivos em comunicação uns com os outros de acordo com uma modalidade da presente invenção; a figura 5 ilustra um cabo ativo de acordo com uma modalidade da presente invenção; a figura 6 ilustra um cabo ativo de acordo com uma modalidade da presente invenção; as figuras 7A a 7C ilustram circuitos que podem ser usados para permitir que caminhos de sinal a partir de dois padrões diferentes compartilhem pinos comuns de um conector; as figuras 8A e 8B ilustram circuitos alternados que podem ser usados para permitir que caminhos de sinal a partir de dois padrões diferentes compartilhem pinos comuns de um conector; a figura 9 ilustra circuitos e métodos usados por dispositivos na determinação de a quais tipos de dispositivos eles estão conectados; a figura 10 ilustra conjunto de circuitos para cabo preso de acordo com uma modalidade da presente invenção; e a figura 11 ilustra um método de calibração de um cabo e conjunto de circuitos relacionado de acordo com uma modalidade da presente invenção.
DESCRIÇÃO DAS MODALIDADES ILUSTRATIVAS
[00016] A figura 1 ilustra um sistema legado que pode ser aperfeiçoado pela incorporação de modalidades da presente invenção. Essa figura ilustra um computador 110 em comunicação com uma tela de exibição legada 120 sobre uma conexão legada 115. Em uma modalidade específica da presente invenção, conexão legada 115 é uma conexão DisplayPort, embora em outras modalidades da presente invenção outras conexões possam ser usadas.
[00017] Nessa figura, conexão 115 é mostrada como uma conexão legada. Em outras modalidades da presente invenção, conexão 115 pode também ser um novo tipo de conexão. Também, enquanto o computador 110 é mostrado se comunicando com a tela de exibição 120, outros tipos de conexões podem ser aperfeiçoados pela incorporação de modalidades da presente invenção. Por exemplo, uma conexão pode ser fornecida entre um tocador de mídia portátil e uma tela de exibição, um computador e um tocador de mídia portátil, ou entre outros tipos de dispositivos. Em várias modalidades da presente invenção, computador 110, tela de exibição 120 e outros dispositivos mostrados ou descritos podem ser fabricados pela Apple Inc. de Cupertino, Califórnia.
[00018] Novamente, pode ser desejável para o computador 110 ser capaz de acionar tanto uma tela de exibição legada, tal como tela de exibição 120, ou qualquer outro novo computador, tela de exibição ou outro tipo de dispositivo. Tipicamente, isso requer a adição de outro conector no computador 110. Isso pode ser indesejável, pois aumenta a complexidade, o custo e o tamanho do computador 110. A adição de outro conector pode também aumentar a confusão do consumidor.
[00019] Consequentemente, modalidades da presente invenção podem fornecer um novo conector usando o mesmo conector como conexão legada 115. Um exemplo é mostrado na figura a seguir.
[00020] A figura 2 ilustra um sistema de computador de acordo com uma modalidade da presente invenção. Essa figura, assim como as outras figuras incluídas, é mostrada para fins ilustrativos e não limita as modalidades da presente invenção ou as concretizações.
[00021] Essa figura ilustra computador 110 se comunicando com computador ou tela de exibição 220 sobre conexão de alta velocidade 225. Computador ou tela de exibição 220 se comunica com uma unidade de disco 230 sobre conexão de alta velocidade 235. Computador 110 pode usar o mesmo conector para formar uma conexão legada 115 na figura 1 e conexão de alta velocidade 225 na figura 2. Como mostrado, a conexão de alta velocidade fornecida pelo computador 110 pode ser conectada em margarida a múltiplos dispositivos. Nessa configuração, cada conexão de alta velocidade 225 e 235 compartilha a largura de banda disponível no conector do computador 110.
[00022] Através do fornecimento de um conector no computador 110 que pode suportar conexão legada 115 na figura 1 e conexão de alta velocidade 225 na figura 2, o número de conectores no computador 110 é reduzido. Isso reduz o tamanho do dispositivo, economiza dinheiro e diminui a confusão do consumidor. Nesse exemplo, computador 110 se comunica com computador ou tela de exibição 220 e unidade de disco 230. Em outras modalidades da presente invenção, outros tipos de dispositivos podem ser empregados. Por exemplo, computador 110 pode acionar uma tela de exibição de um computador tudo-em-um (all-in-one), um segundo computador, um monitor independente, um dispositivo de expansão, um acionador raid, ou outro tipo de dispositivo.
[00023] Uma modalidade da presente invenção pode explicar pelo menos duas considerações quando dispondo pinagens para uma conexão de alta velocidade usando um conector legado existente. Em primeiro lugar, sinais em diferentes canais da conexão de alta velocidade podem ser dispostos de forma que eles não interfiram uns nos outros. Isto é, linha cruzada entre sinais de alta velocidade pode ser reduzida e sinais podem ser isolados. Em segundo lugar, conjunto de circuitos para acionar e receber os novos sinais de alta velocidade e conjunto de circuitos associado com o padrão legado podem ser isolados para limitar a interferência entre eles. Um exemplo é mostrado na figura a seguir.
[00024] A figura 3 ilustra um pinagem de um conector de acordo com uma modalidade da presente invenção. Nesse exemplo, DisplayPort é o padrão legado, o qual foi sobreposto com pinos para um novo padrão. Esse novo padrão pode ser referido como T29, mas é geralmente identificado em outras partes desse documento como HSIO. Em outras modalidades da presente invenção, outros padrões podem ser usados. Também, um ou ambos desses padrões podem ser padrões legados, ou um ou ambos desses padrões podem ser novos padrões. Também, enquanto dois padrões são mostrados aqui compartilhando um conector, em outras modalidades da presente invenção, outros números de padrões podem compartilhar um conector.
[00025] Em várias modalidades da presente invenção, os dois padrões podem estar separados e não relacionados. Em outras modalidades da presente invenção, eles podem estar relacionados.  Por exemplo, HSIO pode ser uma técnica de sinalização de alta velocidade que transporta informação DisplayPort. Isto é, informação DisplayPort pode formar um túnel usando sinais HSIO. HSIO também pode transportar outros tipos de informação de sinal ao mesmo tempo, tais como informação PCIe. Desse modo, o conector na figura 3 pode transportar sinais DisplayPort diretamente, ou pode transportar informação DisplayPort que é transmitida como sinais HSIO. Deve-se notar que nas várias modalidades da presente invenção descritas abaixo, HSIO é também referido como T29.
[00026] Nessa disposição, os pinos de entrada e saída de alta velocidade podem ser isolados uns dos outros. Especificamente, sinais de recebimento de alta velocidade podem ser posicionados nos pinos 4 e 6, e 16 e 18. Cada um desses pares de sinais pode ser isolado por sinais que são terras CA. Por exemplo, pinos de recebimento de alta velocidade 4 e 6 podem ser isolados pela detecção hot plug do pino 2 e do pino de terra 8. Similarmente, pinos de recebimento de alta velocidade 16 e 18 podem ser isolados pelo terra 14 e pino de energia 20. Os pinos de transmissão de alta velocidade 3 e 5, e 15 e 17, podem ser isolados pelos pinos-terra 1, 7, 13 e 19.
[00027] Alguns ou todos os pinos-terra, tais como pinos 1 e 7, podem ser terras CA, comparados com uma conexão CC direta ao terra. Ou seja, esses pinos podem ser acoplados através de um capacitor ao terra. Isso fornece uma conexão de terra em altas frequências, enquanto fornece uma abertura a baixas frequências. Essa disposição permite que as fontes de energia sejam recebidas nesses pinos, enquanto mantém um terra em alta frequência.
[00028] Em uma modalidade específica da presente invenção, pino 20 na primeira extremidade do cabo se conecta ao pino 1 na segunda extremidade do cabo. Isso permite que a energia fornecida no pino 20 por um dispositivo principal seja suprida para o pino 1 em uma conexão do dispositivo. Uma vez que o pino 1 é acoplado ao terra através de um capacitador, a energia CC pode ser recebida, embora o pino 1 forneça um terra CA.
[00029] Também nessa disposição, os sinais de alta velocidade no padrão HSIO de alta velocidade podem compartilhar pinos com sinais apropriados do padrão legado DisplayPort. Especificamente, os sinais de recebimento de alta velocidade nos pinos 4 e 6 podem compartilhar pinos com sinais de configuração no padrão DisplayPort. Sinais de recebimento de alta velocidade nos pinos 16 e 18 podem compartilhar pinos com sinais auxiliadres no padrão DisplayPort. Sinais de trasmissão de alta velocidade nos pinos 3 e 5 podem compartilhar pinos com sinais de saída DisplayPort, assim como podem os sinais de transmissão de alta velocidade nos pinos 15 e 17.
[00030] Uma vez que esses conectores podem suportar dispositivos usando tanto os padrões DisplayPort quanto HSIO, existem pelo menos quatro configurações possíveis quando dois dispositivos se comunicam um com o outro. Por exemplo, um dispositivo principal DisplayPort pode se comunicar com um dispositivo DisplayPort ou HSIO. Também, um dispositivo principal HSIO pode se comunicar tanto com um dispositivo DisplayPort ou outro HSIO. Consequentemente, dispositivos compatíveis com o novo padrão HSIO podem ser capazes de determinar com qual tipo de dispositivo eles estão se comunicando. Uma vez que a configuração é conhecida, os dispositivos podem ser configurados apropriadamente. Um exemplo é mostrado na figura a seguir.
[00031] A figura 4 ilustra circuitos e métodos usados na determinação dos tipos de dispositivos em comunicação uns com os outros de acordo com uma modalidade da presente invenção. Na linha 410, uma fonte ou hospedeiro DisplayPort está se comunicando com um dissipador ou extremidade de DisplayPort. Uma fonte ou hospedeiro DisplayPort fornece resistores pull-down em pinos de configuração CFG 1 e CFG2. Nesse exemplo, os pull-down são mostrados como 1 Mega em tamanho, embora isso possa variar de forma de acordo com as modalidades da presente invenção. A fonte ou hospedeiro DisplayPort é conectada através de um cabo passivo a um dissipador ou extremidade de DisplayPort. O dissipador ou extremidade de DisplayPort pode funcionar como um dispositivo DP.
[00032] Na linha 420, uma fonte ou hospedeiro DisplayPort se comunica com um dissipador ou extremidade de HSIO. Nessa modalidade específica da presente invenção, um dissipador ou extremidade de HSIO não irá funcionar sob essas condições, embora em outras modalidades da presente invenção, quando o dissipador ou extremidade de HSIO é uma tela de exibição, o dissipador ou extremidade de HSIO possa agir como um dissipador ou extremidade de DisplayPort.
[00033] Na linha 430, um adaptador de cabo é conectado à fonte ou hospedeiro DisplayPort. O adaptador de cabo tem um pull-up no pino de configuração CFG2 que é muito menor do que o resistor pull-down na fonte ou no hospedeiro. Consequentemente, a voltagem no pino de configuração CFG2 é elevada a alto grau. O adaptador de cabo pode fornecer sinais para um tipo HDMI ou DVI do dissipador ou extremidade.
[00034] Na linha 440, uma fonte ou hospedeiro HSIO se comunica com um dissipador ou extremidade de DisplayPort através de um cabo passivo. A fonte ou hospedeiro HSIO tem pull-downs nos pinos de configuração CFG1 e CFG2. Nesse exemplo, os resistores pull-down têm um valor de 1 Mega, embora outros tamanhos de resistores possam ser usados de acordo com modalidades da presente invenção. Nesse caso, a fonte ou hospedeiro HSIO não detecta um pull up no pino de configuração CFG2, e consequentemente a fonte ou  hospedeiro HSIO funciona como um dispositivo DisplayPort.
[00035] Na linha 450, uma fonte ou hospedeiro HSIO se comunica com um dissipador ou extremidade de HSIO. Nessa configuração, um cabo ativo é requerido entre a fonte ou hospedeiro HSIO e o dissipador ou extremidade de HSIO. O cabo ativo tem um pull up de 100K no pino de configuração CFG2, o que fornece uma alta voltagem no pino CFG2. Ambos a fonte ou hospedeiro HSIO e o dissipador ou extremidade de HSIO detectam esse nível e podem funcionar como um dispositivo HSIO.
[00036] Na linha 460, um adaptador de cabo é conectado a uma fonte ou hospedeiro HSIO. O adaptador de cabo possui um pull up no pino de configuração CFG2 que é muito menor do que o resistor pull down na fonte ou no hospedeiro. Consequentemente, a voltagem no pino de configuração CFG2 é elevada a alto grau. O cabo adaptador pode fornecer sinais para um tipo HDMI ou DVI do dissipador ou extremidade.
[00037] Em várias modalidades da presente invenção, é desejável aumentar o nível de energia fornecido pela fonte do hospedeiro ou dissipador ou extremidade. Em uma modalidade específica da presente invenção, isso é obtido usando um barramento LSx, como adicionalmente descrito abaixo. Em outra modalidade específica da presente invenção, isso é obtido através do fornecimento de um pull down de 1 K no pino de configuração CFG1 no cabo. Isso é detectado pela fonte ou hospedeiro HSIO e dissipador ou extremidade de HSIO, por exemplo, através do fornecimento de uma pequena corrente no pino de configuração. Se a voltagem permanece baixa, o resistor pull- down é pequeno, e um modo de alta voltagem é habilitado. Se a resistência do resistor pull-down é alta, a voltagem resultante será alta, e o modo de alta voltagem não será habilitado.
[00038] Em várias modalidades da presente invenção, é desejável  sair desse modo de alta energia sob algumas circunstâncias a fim de proteger dispositivos conectados. Consequentemente, se um cabo é puxado, a energia é retirada de um dispositivo, ou outra situação similar ocorre, pode-se sair do estágio de alta energia. Em uma modalidade específica da presente invenção, o estado de baixa energia pode incluir fornecer uma voltagem de suprimento de 3,3 V, enquanto o estado de alta energia pode incluir fornecer um suprimento de 12 volts. Em várias modalidades da presente invenção, essas voltagens podem ser diferentes, e elas também podem variar dependendo de várias condições, tais como a quantidade de perda de linha. Para adicionalmente salvar energia, o cabo pode entrar em um modo de descanso assim que um período de inatividade for detectado.
[00039] Novamente, para suportar um padrão de alta velocidade, um cabo ativo pode ser requerido. Esse cabo deve possuir a capacidade de retemporizar dados em cada uma de suas extremidades de modo a fornecer dados facilmente recuperáveis por uma fonte ou hospedeiro HSIO e um dissipador ou extremidade de HSIO. Um exemplo de tal cabo é mostrado na figura a seguir.
[00040] A figura 5 ilustra um cabo ativo de acordo com uma modalidade da presente invenção. Para simplicidade, apenas conjunto de circuitos com a operação de alta velocidade é mostrado. Esse cabo inclui dois plugues ativos 500 e 505, um em cada extremidade do cabo 507. Cada plugue ativo inclui dois relógios e circuitos de recuperação de dados para dados de retemporização. Especificamente, o plugue ativo 500 fornece sinais de transmissão de alta velocidade 3 e 5, e recebe sinais de alta velocidade nos pinos 4 e 6. Um microcontrolador de cabo 520 pode ser usado para configurar relógio e circuitos de recuperação de dados 510 e 530 em um plugue ativo 500.
[00041] Similarmente, o plugue ativo 505 fornece sinais de transmissão de alta velocidade nos pinos 3 e 5, e recebe sinais de alta velocidade nos pinos 4 e 6. Um microcontrolador de cabo 550 pode ser usado para configurar relógio e circuitos de recuperação de dados 540 e 560.
[00042] O relógio e circuitos de recuperação de dados podem fornecer e receber sinais em uma variedade de formatos. Por exemplo, esses circuitos podem incluir receptores e transmissores ópticos, de modo que o cabo 507 se torna uma mistura de fibra óptica e fios elétricos.
[00043] Em várias modalidades da presente invenção, o relógio e circuitos de recuperação de dados podem empregar circuitos equalizadores, buffers, circuitos de ênfase e de de-ênfase como apropriado. Também, caminhos de loopback podem ser incluídos para fins de diagnóstico. Por exemplo, a saída de CDR 510 pode ser conectada como uma entrada para CDR 530, enquanto a saída de CDR 540 pode ser uma entrada para CDR 560. Esse caminho de loopback permite que um dispositivo HSIO determine a localização dos erros de transmissão quando eles surgem. Esse caminho de loopback pode também ser usado em rotinas de calibração ou treinamento, como descrito abaixo. Em outras modalidades, o cabo pode se comunicar com ele mesmo de ponta a ponta para fins de diagnóstico. Outras características que podem ser incluídas para diagnósticos incluem medições de tamanho de olho.
[00044] Em várias modalidades da presente invenção, o cabo pode ser configurado. Nessa modalidade específica da presente invenção, o conjunto de circuitos no plugue de cabo 500 pode ser configurado usando microcontrolador de cabo 520, enquanto o conjunto de circuitos no plugue de cabo 505 pode ser configurado usando microcontrolador de cabo 550. Em outras modalidades da presente invenção, outros circuitos foram usados para configurar um dos ou ambos os plugues 500 e 505.
[00045] Nessa modalidade específica da presente invenção, parâmetros operacionais, modos e outros aspectos e características do conjunto de circuitos de plugue podem ser configurados. Informação para essa configuração pode incluir parâmetros para controle, diagnóstico, testes, configuração, monitoramento de circuito, bem como outros parâmetros. A capacidade de configurar um cabo dessa maneira permite que os cabos se adaptem aos novos hospedeiros e dispositivos à medida que o cabo é usado em várias aplicações do sistema.
[00046] Informação relativa à identificação do tipo de cabo, fornecedor, e outra informação de identificação pode estar disponível a partir de hospedeiros ou dispositivos e cabos. A troca dessa informação pode ser usada para configurar apropriadamente e acionar o conjunto de circuitos em hospedeiros ou dispositivos bem como em cabos.
[00047] Nessa modalidade específica da presente invenção, informação de configuração e identificação pode ser lida de e escrita para o cabo usando sinais LSx nos pinos 9 e 11, embora em outras modalidades da presente invenção, outros pinos de sinal possam ser usados.
[00048] Em várias modalidades da presente invenção, o código nos microcontroladores de cabo 520 e 550 pode ser alterado, reconfigurado, aprimorado ou atualizado. Esse código pode ser criptografado por razões de segurança. Também, dados fornecidos durando uma alteração, reconfiguração ou aprimoramento de código também podem ser criptografados.
[00049] Também em várias modalidades da presente invenção, microcontroladores de cabo podem estar em comunicação com microcontroladores de porta em dispositivos (não mostrados) que estão se comunicando sobre o cabo. Em uma modalidade específica da presente invenção, um microcontrolador de porta em um primeiro dispositivo pode se comunicar diretamente com um microcontrolador de cabo no plugue inserido no primeiro dispositivo, bem como um microcontrolador de porta em um dispositivo remoto acoplado ao plugue remoto. Comunicação adicional pode ser obtida com o plugue remoto ou extremo "retornando" mensagens do microcontrolador de porta no dispositivo remoto.
[00050] Essas comunicações entre microcontroladores de cabo e de porta podem assumir várias formas. Tradicionalmente, interconexões foram fixadas em cada extremidade, com poucas oportunidades de descobrir capacidades aperfeiçoadas ou implementações flexíveis. Consequentemente, modalidades da presente invenção fornecem essa capacidade de comunicação, de modo que, por exemplo, um cabo possa compartilhar informação relativa às suas características para um hospedeiro ou dispositivo, e o hospedeiro ou dispositivo possa utilizar tais características.
[00051] Em outros exemplos, essas comunicações entre as várias portas e microcontroladores de cabo podem ser de natureza de diagnóstico. Essas comunicações de diagnóstico podem auxiliar no isolamento de falhas, por um usuário final ou outro, as quais podem permitir reparação rápida dos probelmas e podem focar a atenção em dispositivos que estão causando a falha. Essas comunicações também podem ser úteis em teste e fabricação. Elas também podem ser usadas para aperfeiçoar a configuração para economia de energia, por exemplo, um canal que não está sendo usado pode ser desligado, um dispositivo remoto de baixa energia pode ser ligado por um hospedeiro, de modo que o dispositivo não requer uma conexão a uma tomada de parede. Também, energia consumida por dispositivos remotos pode ser monitorada, e aumentos de energia (ou decréscimos) podem ser permitidos quando necessário. Elas também podem permitir que dispositivos continuem a funcionar apesar de vários defeitos. Elas também podem permitir o uso de cobre ou outro condutor, ou fibras ópticas no próprio cabo.
[00052] Novamente, em várias modalidades da presente invenção, um cabo pode fornecer pull-ups nos pinos de configuração CFGl e CFG2, enquanto os dispositivos acoplados pelo cabo podem fornecer pull ups nos seus pinos LSR2PTX. (O pull-up em um pino LSR2PTX pode ser visto por um dispositivo remoto em seu pino LSP2R RX devido ao cruzamento dessas linhas no cabo, como mostrado). O pull- up em CFG2 pode permitir que um dispositivo determine que um cabo está acoplado, mesmo quando não há dispositivo remoto. Em uma modalidade específica da presente invenção, quando um cabo está presente sem um dispositivo remoto, um dispositivo próximo pode se comunicar com um microcontrolador de cabo no seu plugue, mas não pode ser capaz de se comunicar com um microcontrolador de cabo no plugue remoto, uma vez que não há dispositivo remoto para retornar mensagens.
[00053] Esses vários pull-ups podem ser usados para fornecer outras características em várias modalidades da presente invenção. Por exemplo, em algumas modalidades da presente invenção, pode ser útil detectar quando um dispositivo principal está desconectado de um ou mais dispositivos. Por exemplo, pode ser desejável para um dispositivo principal fornecer um sinal de desativação a um ou mais dispositivos quando um dispositivo principal está desligado. Mas um hospedeiro pode ser desconectado antes de ser capaz de enviar tal sinal. Nesse caso, a ausência de um pull-up em um pino LSR2PTX pode ser detectada por um dispositivo e usada pelo dispositivo como uma indicação de que ele deve ser desligado.
[00054] Especificamente, um dispositivo principal pode permitir seu pull-up em seu LSR2PTX, enquanto dispositivos puxam seus pull-ups em seus pinos LSR2PTX para baixo. Se um dispositivo vê um pull-up em seu pino LSP2R RX, ele sabe que está conectado a um dispositivo principal. Ele pode então permitir pull-up nos pinos LSR2PTX em cada uma de suas portas, desse modo informando dispositivos conectados em margarida que existe um hospedeiro conectado em algum lugar a montante. Desse modo, quando o hospedeiro é removido, o pull-up no LSR2PTX é removido, e o dispositivo novamente puxa seus pull-ups de LSR2PTX para baixo, com isso informando aos dispositivos conectados em margarida que o hospedeiro foi desconectado.
[00055] Como mostrado nessa figura, a energia recebida no pino 20 em um conector é fornecida no pino 1 do conector afastado. Isso previne que fontes de energia de dispositivos conectados em cada extremidade do cabo compitam umas com as outras. Ao contrário, a energia no pino 20 de um primeiro conector é fornecida a um segundo conector no pino 1.
[00056] No cabo exemplar da figura 5, um único caminho de dados em cada direção é mostrado. Em outras modalidades da presente invenção, dois ou mais caminhos de sinal podem ser incluídos. Um exemplo é mostrado na figura a seguir.
[00057] A figura 6 ilustra um cabo ativo de acordo com uma modalidade da presente invenção. Novamente, apenas conjunto de circuitos associado com os caminhos de alta velocidade é mostrado para simplicidade. Nesse exemplo, relógio e circuitos de recuperação de dados adicionais 615 e 635 foram adicionados ao plugue ativo 600, enquanto relógio e circuitos de recuperação de dados 645 e 665 foram adicionados ao plugue ativo 605.
[00058] Nessa e em outras modalidades da presente invenção, conjunto de circuitos nos plugues pode ser ligado por um ou ambos os dispositivos sendo conectados pelo cabo. Por exemplo, um dispositivo principal conectado ao plugue 600 pode fornecer energia para plugues 600 e 605, bem como um hospedeiro conectado ao plugue 605. Em outros exemplos, um dispositivo conectado ao plugue 605 pode receber uma alta voltagem de um hospedeiro conectado ao plugue 600, o dispositivo pode fornecer energia aos plugues 600 e 605. Em ainda outros exemplos, um hospedeiro conectado ao plugue 600 pode fornecer energia ao plugue 600 e um dispositivo conectado ao plugue 605 pode fornecer energia ao plugue 605. Exemplos específicos podem ser encontrados no pedido de patente copendente dos Estados Unidos N° 13/173.979, entitulado Distribuição de Energia dentro do Cabo, o qual é incorporado por referência.
[00059] Novamente, as modalidades da presente invenção permitem sinais compartilhando pinos entre os dois padrões para não interferirem uns nos outros. Consequentemente, as modalidades da presente invenção empregam componentes de circuito para ajudar a isolar os caminhos de sinal. Exemplos são mostrados nas figuras a seguir.
[00060] As figuras 7A a 7C ilustram circuitos que podem ser usados para permitir caminhos de sinais de dois padrões diferentes para compartilhar pinos comuns de um conector. Em várias modalidades da presente invenção, esses circuitos podem estar localizados em, ou associados a, um receptáculo de conector, inserção de conector, ou ambos. Na figura 7A, uma saída HSIO pode compartilhar um pino com uma saída DisplayPort. Nesse caso, ambas as saídas podem ser CA acopladas através de um capacitor para fornecer isolamento CC entre si. Os capacitores podem ser conectados através de uma rede de resistor como mostrado a um pino do conector. Essa rede de resistor degrada níveis de sinal a 6 dB, mas fornecem 12 dB de isolamento.
[00061] Na figura 7B, uma entrada de alta velocidade e uma entrada de configuração podem compartilhar um pino de conector. Nesse caso, o caminho de recebimento de alta velocidade pode ser  CA acoplado para fornecer isolamento à voltagem CC no pino de configuração. O pino de configuração pode ser isolado através de um resistor. Um capacitor adicional pode ser incluído para fornecer filtragem adicional, como mostrado. Em outras modalidades da presente invenção, o pino de configuração pode ser diretamente acoplado ao pino de conector.
[00062] Na figura 7C, uma entrada de alta velocidade pode compartilhar um pino com uma entrada auxiliar. Novamente, a entrada de alta velocidade pode ser CA acoplada para fornecer um bloco CC. O pino auxiliar pode ser isolado através de um indutor (tais como sinais de alta velocidade nos 70 Mbps a 10 Gbps), enquanto permite que sinais CC ou de baixa frequência (tais como sinais a1 MHz ou menos) passem. Novamente, um capacitor adicional pode ser incluído para fornecer filtragem adicional, como mostrado. Também, a entrada auxiliar pode ser CA acoplada, como mostrado.
[00063] As figuras 8A e 8B ilustram circuitos alternados que podem ser usados para permitir caminhos de sinal de dois padrões diferentes para compartilhar pinos comuns de um conector. Em várias modalidades da presente invenção, esses circuitos podem estar localizados em, ou associados a, um receptáculo de conector, uma inserção de conector ou ambos. Na figura 8A, uma saída HSIO pode compartilhar um pino com uma saída DisplayPort. Nesse exemplo, ambas saídas podem ser CA acopladas através de capacitores C1 e C2 para fornecer isolamento CC entre si. Os capacitores C1 e C2 podem se acoplar através de diodos PiN D1 e D2 a um pino de conector.
[00064] Especificamente, quando a saída de alta velocidade está ativa, o sinal de polarização de alta velocidade HSBIAS está ativo, acionando a saída do buffer B3 alto. Isso polariza o diodo PiN D1 e conecta o capacitor C1 a um pino de conector. O acionador B1 aciona um sinal de saída através de capacitores C1 e diodo D1 ao pino de conector.
[00065] Quando a saída DisplayPort está ativa, o sinal de polarização DisplayPort DPBIAS está ativo, acionando a saída do buffer B4 alto. Isso polariza o diodo PiN D2, de modo que ele liga e conecta uma saída do capacitor C2 ao pino de conector. O acionador B2 pode então acionar um sinal através do capacitor C2 e diodo D2 ao pino de conector.
[00066] Quando a saída de alta velocidade está ativa, deve-se tomar cuidado para evitar reflexões através do caminho DisplayPort que podem interferir no sinal de saída como o pino de conector. Por esta razão, uma modalidade da presente invenção pode incluir um atenuador P1 entre o capacitor C2 e o diodo D2 como mostrado. Esse atenuador P1 pode ser formado de um resistor pi ou rede em T ou outro atenuador apropriado.
[00067] Quando a saída de alta velocidade está ativa, sinais no pino de conector podem passar através do diodo D2, o qual está desligado, então através do atenuador P1 e capacitor C2, desse modo aparecendo em uma saída do buffer DisplayPort B2, o qual está desligado. Embora por vezes o acionador DisplayPort B2 esteja desligado, algum sinal pode refletir em sua saída, e mover-se para frente novamente através do capacitor C2, atenuador P1, e diodo D2, aparecendo no pino de conector e interferindo no sinal desejado.
[00068] Em uma modalidade específica da presente invenção, um diodo desligado D2 fornece aproximadamente 6 dB de atenuação ao sinal de retorno. O atenuador P1 pode fornecer uma atenuação adicional de 4 dB, enquanto o buffer DisplayPort B2 pode fornecer 10 dB adicionais de redução de sinal, à medida que isso reflete o sinal e o envia para frente. À medida que o sinal se move para frente, ele reencontra o atenuador P1 e diodo D2, e é novamente reduzido pela atenuação dos mesmos. Desse modo, sinais refletidos passam através do atenuador P1 duas vezes, e são, desse modo, atenuados duas vezes. Quando a saída DisplayPort B2 está ativa, o atenuador P1 atenua o sinal, mas apenas uma vez. Consequentemente, em várias modalidades da presente invenção, o buffer DisplayPort B2 possui uma força de acionamento aumentada para justificar a perda devido ao atenuador P1.
[00069] Em uma modalidade específica da presente invenção, a saída de alta velocidade é aproximadamente duas vezes mais rápida do que a saída DisplayPort. Em tal situação, um atenuador, tal como P1, não é necessário no caminho de transmissão de alta velocidade, embora possa estar incluído.
[00070] Em vários exemplos, como a figura 8A, os caminhos de sinal são mostrados como terminação única para clareza. Em várias modalidades da presente invenção, os caminhos de sinal podem ser de terminação única ou diferencial.
[00071] Na figura 8B, uma entrada de alta velocidade pode compartilhar um pino com uma entrada auxiliar. Como antes, a entrada de alta velocidade pode ser CA acoplada por um capacitor C1 para fornecer um bloco CC. O pino de entrada auxiliar pode ser isolado através do indutor L1, o qual pode bloquear sinais CA enquanto permite que sinais CC passem. Um capacitor adicional C2 pode estar incluído para fornecer filtragem adicional, como mostrado. Como antes, o caminho de sinal auxiliar pode ser CA acoplado através do capacitor C3, como mostrado.
[00072] Em algumas modalidades da presente invenção, o sinal auxiliar pode ser um sinal I2C. Em tal caso, carregamento causado pelos capacitores C1 e resistência de entrada do buffer B1 pode ser suficiente para sobrecarregar o acionador fornecendo sinal I2C e causar erros na transmissão do sinal I2C. Consequentemente, as modalidades da presente invenção podem incluir um diodo PiN D1 como mostrado. Esse diodo PiN pode ser usado para isolar o capacitor C1 quando ele não é necessário.
[00073] Especificamente, quando sinais I2C são recebidos, o sinal de polarização HSBIAS pode estar inativo (baixo), o que aciona a saída do buffer B2 baixo. Isso, por sua vez, pode desligador o diodo D1, desse modo isolando os sinais I2C do capacitor C1. O multiplexador M1 pode selecionar a linha I2C.
[00074] De modo similar, quando sinais auxiliares são recebidos, HSBIAS pode novamente estar baixo, o que pode isolar o capacitor C1 da linha auxiliar. O multiplexador M1 pode selecionar o caminho de sinal auxiliar, o qual pode novamente ser CA acoplado através do capacitor C3.
[00075] Quando sinais de alta velocidade são recebidos, HSBIAS podem estar ativos (altos), desse modo acionando a saída do buffer B2 alto. O multiplexador M1 pode selecionar o resistor R3, o qual fornece um caminho de retorno para a corrente fornecida através de D1 para a saída do buffer B2. Isso pode ligar o diodo D1 e pode acoplar um pino de conector ao capacitor C1 para recepção de sinais de alta velocidade.
[00076] Várias telas de exibição podem incluir um cabo dedicado que é acoplado como parte da tela de exibição. Esses podem ser referidos como cabos presos. Cabos presos podem ser usador para monitores DisplayPort ou para monitores HSIO, entre outros tipos de monitores. Também, esses cabos podem ser acionados por fontes DisplayPort ou HSIO. Consequentemente, é desejável que esses dispositivos sejam capazes de determinar a que eles estão conectados, de modo que eles podem configurar a si mesmo apropriadamente. Um exemplo disso é mostrado na figura a seguir.
[00077] A figura 9 ilustra circuitos e métodos usados por dispositivos para determinar a quais tipos de dispositivos eles estão conectados. Na linha 910, uma fonte ou hospedeiro Displayport se comunica com um dissipador ou entremidade. Novamente, os pinos de configuração CFG1 e CFG2 são puxados a baixo grau. Os cabos presos podem ser um cabo passivo, e o dissipador ou extremidade de DisplayPort pode funcionar como um dispositivo DisplayPort.
[00078] Na linha 920, uma fonte ou hospedeiro Displayport se comunica com um dissipador ou extremidade de HSIO. Uma vez que o dissipador ou extremidade é um dispositivo HSIO, o cabo preso é ativo. No entanto, uma vez que a fonte ou hospedeiro é um dispositivo DisplayPort, o cabo preso pode funcionar em um modo bypass para economizar energia. Ou seja, o relógio e circuitos de recuperação de dados incluídos devem estar inativos. Uma vez que o dissipador ou extremidade de HSIO não detecta o pull up em um pino LSx (o qual pode ser o pino LSR2P TX), ele pode funcionar em um modo DisplayPort. O dissipador HSIO também pode acionar CFG2 baixo.
[00079] Na linha 930, a fonte ou hospedeiro é um dispositivo HSIO, enquanto o dissipador ou extremidade é um dispositivo DisplayPort. A fonte ou hospedeiro HSIO fornece pull downs nas linhas CFG1 e CFG2. Nesse exemplo, os resistores pull-down têm um valor de 1 mega, embora outros resistores possam ser usados de acordo com modalidades da presente invenção. A fonte ou hospedeiro HSIO determina que a voltagem no pino de configuração CFG2 é baixa (isto é, não existe pull-up), e que CFG1 é também baixo (consequentemente, o cabo não pe um adaptador). Consequentemente, a fonte ou hospedeiro HSIO funciona em um modo DisplayPort.
[00080] Na linha 940, uma fonte ou hospedeiro HSIO se comunica com um dissipador ou extremidade de HSIO. Como antes, a fonte ou hospedeiro HSIO fornece pulls up em um pino LSx, e pull downs nos pinos de configuração CFG1 e CFG2. O dissipador ou extremidade de HSIO detecta o pull-up no pino LSx, e consequentemente funciona como um dispositivo HSIO. Nesse exemplo, o dissipador ou tela de exibição fornece um pull-up de 100 K no CFG2, embora em outras modalidades da presente invenção, outros resistores de um determinado tamanho possam ser usados. Consequentemente, a fonte ou hospedeiro HSIO detecta que a voltagem no pino CFG2 é alta, e consequentemente funciona como um dispositivo HSIO.
[00081] Em uma modalidade particular da presente invenção, um cabo preso tem um plugue que pode incluir um conjunto de circuitos, bem como um cabo em Y, o qual pode incluir um conjunto de circuitos adicional. Em outras modalidades da presente invenção, todos os conjuntos de circuitos podem estar incluídos no plugue ou na porção do cabo em Y do cabo preso. Um exemplo é mostrado na figura a seguir.
[00082] A figura 10 ilustra conjunto de circuitos para um cabo preso de acordo com uma modalidade da presente invenção. Um plugue é fornecido para inserção em um conector, tal como o conector mostrado na figura 2. O plugue é acoplado a um plugue na porção do cabo em Y, o qual se conecta a uma porção de alojamento do cabo em Y, a qual inclui adicionalmente um conjunto de circuitos. De lá o cabo em Y se acopla a uma placa de multicamadas de monitor.
[00083] Nesse exemplo, sinais de alta velocidade são recebidos pelo monitor através do relógio e circuitos de recuperação de dados 1010 e 1030, os quais podem estar localizados em um alojamento do cabo em Y. As saídas desse relógio e desses circuitos de recuperação de dados são fornecidas para o relógio e circuitos de recuperação de dados 1020 e 1040. As saídas do relógio e circuitos de recuperação de dados 1020 e 1040 são fornecidas por diodos PiN D1 a D4 como sinais HSIO ou DisplayPort. Nota-se que os resistores de polarização  para os diodos PiN D1 a D4 nessa figura foram omitidos para clareza. Novamente, quando o cabo está agindo para fornecer sinais DisplayPort, o relógio e circuitos de recuperação de dados podem funcionar em um modo bypass para economizar energia. Similarmente, os sinais de alta velocidade fornecidos do relógio e circuitos de recuperação de dados do monitor 1050 1 1070 são recebidos e fornecidos ao conector através do relógio e circuitos de recuperação de dados 1060 e 1080 no plugue. Os sinais podem ser isolados como mostrado.
[00084] No exemplo mostrado, os diodos PiN D1 a D4 são usados para isolar sinais HSIO e DisplayPort. Em outras modalidades da presente invenção, resistores, multiplexadores ou outros circuitos ou componentes podem ser usados.
[00085] Em várias modalidades da presente invenção, a segurança e a precisão das conexões de dados podem ser aperfeiçoadas através da calibração ou treinamento de conjunto de circuitos nos hospedeiros, cabos e outros dispositivos. Esse conjunto de circuitos podem incluir circuitos para compensar cabo oblíquo, linha cruzada (particularmente em um conector), compensação de canal (tal como equalização ou concelamento de reflexões), e outros conjunto de circuitos similares. Esses circuitos podem ser ajustados usando vários parâmetros. Em várias modalidades da presente invenção, parâmetros para esses circuitos podem ser calibrados ou determinados de outro modo pela fabricação e armazenados como presentes para carregamento durante o funcionamento. Em outras modalidades da presente invenção, esses parâmetros podem ser determinados enquanto o sistema está conectado. Esse treinamento ou calibração pode ocorrer durante a energização, reinicialização ou outro evento periódico ou baseado no tempo. Essas e outras rotinas podem ser usadas para calibrar o caminho de um hospedeiro até uma extremidade próxima do cabo, o caminho através do cabo, e o caminho do cabo até um dispositivo ou outro hospedeiro.
[00086] Essa calibração pode ser realizada de várias maneiras. Por exemplo, um hospedeiro pode colocar uma extremidade próxima do cabo em modo de loopback, transmitir dados, e receber os dados, e então ajustar os parâmetros de recebimento e transmissão de maneira apropriada. Similarmente, um dispositivo pode colocar sua extremidade próxima do cabo em modo de loopback, transmitir dados, e receber dados, e então ajustar parâmetros de recebimento e transmissão de maneira apropriada. Cada ou ambos o hosdeiro ou o dispositivo podem também colocar sua extremidade distante no modo de loopback, desse modo incluindo o cabo na rotina de calibração. Um exemplo é mostrado na figura a seguir.
[00087] A figura 11 ilustra um método de calibrar um cabo e conjunto de circuitos relacionado de acordo com uma modalidade da presente invenção. No ato 1110, o procedimento de calibração ou treinamento se inicia. Isso pode ser engatilhado por uma energização, conexão de cabo, condição de reinicialização ou outro critério periódico ou acionado por evento. No ato 1120, uma extremidade próxima do cabo está disposta no modo de loopback. Um sinal é transmitido e recebido através do caminho de loopback no ato 1130. Parâmetros de recebimento e transmissão para circuitos de extremidade próxima podem ser aperfeiçoados no ato 1140. No ato 1150, a extremidade distante do cabo pode ser disposta no modo de loopback. Novamente, um sinal pode ser transmitido e recebido através desse caminho de loopback no ato 1160. Parâmetros de recebimento e transmissão para circuitos de extremidade distante podem ser aperfeiçoados no ato 1170. Esse procedimento pode ser realizado tanto por cada ou ambos o hospedeiro e os circuitos de dispositivo.
[00088] A descrição acima das modalidades da invenção foi apresentada para fins ilustrativos e descritivos. Não se destina a ser exaustiva ou a limitar a invenção à forma precisa descrita, e muitas modificações e variações são possíveis à luz dos ensinamentos acima. As modalidades foram escolhidas e descritas a fim de melhor explicar os princípios da invenção e suas aplicações práticas para, assim, permitir que outras pessoas versadas na técnica melhor utilizem a invenção nas várias modalidades e com as várias modificações que são adequadas ao uso particular contemplado. Assim, será apreciado que a invenção se destina a cobrir todas as modificações e equivalentes dentro do escopo das concretizações.

Claims (22)

1. Cabo ativo (225, 235), compreendendo: um cabo (507); um primeiro plugue (500) conectado a uma primeira extremidade do cabo (507), e um segundo plugue (505) conectado a uma segunda extremidade do cabo (507), o cabo ativo (225, 235) caracterizado pelo fato de que: o primeiro plugue (500) compreende: um primeiro relógio e circuito de recuperação de dados (510) para retemporizar sinais recebidos em uma entrada do primeiro plugue (500); um segundo relógio e circuito de recuperação de dados (530) para retemporizar sinais recebidos a partir do cabo (507); e um primeiro microcontrolador (520) para configurar o primeiro relógio e circuito de recuperação de dados (510) e o segundo relógio e circuito de recuperação de dados (530); e um segundo plugue (505) conectado a uma segunda extremidade do cabo (507) e compreendendo: um terceiro relógio e circuito de recuperação de dados (540) para retemporizar sinais recebidos em uma entrada do segundo plugue (505); um quarto relógio e circuito de recuperação de dados (560) para retemporizar sinais recebidos a partir do cabo (507); um segundo microcontrolador (550) para configurar o terceiro relógio e circuito de recuperação de dados (540) e o quarto relógio e circuito de recuperação de dados (560).
2. Cabo ativo (225, 235), de acordo com a reivindicação 1, caracterizado pelo fato de que o cabo (507) conecta uma saída do primeiro relógio e circuito de recuperação de dados (510) a uma entrada do quarto relógio e circuito de recuperação de dados (560) e uma saída do terceiro relógio e circuito de recuperação de dados (540) a uma entrada do segundo relógio e circuito de recuperação de dados (530).
3. Cabo ativo (225, 235), de acordo com a reivindicação 1, caracterizado pelo fato de que o primeiro microcontrolador (520) e o segundo microcontrolador (550) são programáveis usando pinos no primeiro plugue (500) e no segundo plugue (505).
4. Cabo ativo (225, 235), de acordo com a reivindicação 1, caracterizado pelo fato de que o primeiro relógio e circuito de recuperação de dados (510) incluem um circuito equalizador.
5. Cabo ativo (225, 235), de acordo com a reivindicação 1, caracterizado pelo fato de que o primeiro relógio e circuito de recuperação de dados (510) compreendem um circuito de de-ênfase.
6. Cabo ativo (225, 235), de acordo com a reivindicação 1, caracterizado pelo fato de que o primeiro microcontrolador (520) pode configurar uma saída do primeiro relógio e circuito de recuperação de dados (510) para acoplar a uma entrada do segundo relógio e circuito de recuperação de dados (530).
7. Cabo ativo (225, 235), de acordo com a reivindicação 1, caracterizado pelo fato de que o primeiro microcontrolador (520) pode configurar uma saída do segundo relógio e circuito de recuperação de dados (530) para serem acoplar a uma entrada do primeiro relógio e circuito de recuperação de dados (510).
8. Conjunto de cabo, compreendendo: um cabo (507); um primeiro plugue (500) acoplado a uma primeira extremidade do cabo (507) e compreendendo primeiro conjunto de circuitos para receber e transmitir sinais; e um segundo plugue (505) acoplado a uma segunda extremidade do cabo (507) e compreendendo segundo conjunto de circuitos para receber e transmitir sinais, caracterizado pelo fato de que: quando o cabo (507) conduz sinais de acordo com um primeiro protocolo, o primeiro conjunto de circuitos e o segundo conjunto de circuitos são acionados, e quando o cabo (507) conduz sinais de acordo com um segundo protocolo, o primeiro conjunto de circuitos e o segundo conjunto de circuitos não são acionados.
9. Conjunto de cabo, de acordo com a reivindicação 8, caracterizado pelo fato de que o primeiro conjunto de circuitos compreende um primeiro relógio e circuito de recuperação de dados (510) tendo uma entrada acoplada aos pinos do primeiro plugue (500) e um segundo relógio e circuito de recuperação de dados (530) acoplados a condutores no cabo (507).
10. Conjunto de cabo, de acordo com a reivindicação 9, caracterizado pelo fato de que ainda compreende um microcontrolador (520) para configurar o primeiro relógio e circuito de recuperação de dados (510) e o segundo relógio e circuito de recuperação de dados (530).
11. Conjunto de cabo, de acordo com a reivindicação 10, caracterizado pelo fato de que o microcontrolador (520) pode ser programado usando pelo menos um pino do primeiro plugue (500).
12. Conjunto de cabo, de acordo com a reivindicação 11, caracterizado pelo fato de que o microcontrolador (520, 550) pode ser programado usando código fornecido no pelo menos um pino do primeiro plugue (500).
13. Conjunto de cabo, de acordo com a reivindicação 12, caracterizado pelo fato de que o código é criptografado.
14. Circuito de conector e de caminho de sinal para um dispositivo eletrônico compreendendo: o conector (500) incluindo uma pluralidade de pinos; um primeiro circuito de saída acoplado a um primeiro pino (HSOTX) na pluralidade de pinos e caracterizado pelo fato de que compreende: um circuito de seleção (D1, D2) acoplado ao primeiro pino (HSOTX); um primeiro acionador (B1) CA acoplado ao circuito de seleção (D1, D2); e um segundo acionador (B2) CA acoplado a um atenuador (P1), o atenuador (P1) acoplado ao circuito de seleção (D1, D2).
15. Circuito de conector e de caminho de sinal, de acordo com a reivindicação 14, caracterizado pelo fato de que o conector é uma inserção de conector (500).
16. Circuito de conector e de caminho de sinal, de acordo com a reivindicação 14, caracterizado pelo fato de que o conector é um receptáculo de conector.
17. Circuito de conector e de caminho de sinal, de acordo com a reivindicação 14, caracterizado pelo fato de que o atenuador (P1) é uma rede em pi.
18. Circuito de conector e de caminho de sinal, de acordo com a reivindicação 14, caracterizado pelo fato de que o circuito de seleção (D1, D2) compreende, uma pluralidade de diodos PiN (D1, D2).
19. Circuito de conector e de caminho de sinal, de acordo com a reivindicação 14, caracterizado pelo fato de que o circuito de seleção (D1, D2) compreende um multiplexador.
20. Circuito de conector e de caminho de sinal, de acordo com a reivindicação 14, caracterizado pelo fato de que adicionalmente compreende um circuito de recepção compreendendo: um primeiro comutador (D1) tendo um primeiro terminal acoplado ao segundo pino (HS1RX) na pluralidade de pinos; um circuito de recepção (B1) CA acoplado ao segundo terminal do primeiro comutador (D1); um indutor (L1) possuindo um primeiro terminal acoplado ao segundo pino; e um capacitador (C2) acoplado entre um segundo terminal do indutor (L1) e o terra.
21. Circuito de conector e de caminho de sinal, de acordo com a reivindicação 20, caracterizado pelo fato de que ainda compreende um multiplexador (MUX M1) acoplado ao segundoterminal do indutor (L1).
22. Circuito de conector e de caminho de sinal, de acordo com a reivindicação 20, caracterizado pelo fato de que o comutador (D1) compreende um diodo PiN.
BR112012030352-0A 2010-06-30 2011-06-30 Cabo ativo, conjunto de cabo e circuito de conector e de caminho de sinal para um dispositivo eletrônico para permitir que sinais sejam compatíveis com vários padrões e compartilhem um conector comum BR112012030352B1 (pt)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
US36043610P 2010-06-30 2010-06-30
US36043210P 2010-06-30 2010-06-30
US61/360,436 2010-06-30
US61/360,432 2010-06-30
US201161446027P 2011-02-23 2011-02-23
US61/446,027 2011-02-23
PCT/US2011/042684 WO2012003381A2 (en) 2010-06-30 2011-06-30 Circuitry for active cable

Publications (2)

Publication Number Publication Date
BR112012030352A2 BR112012030352A2 (pt) 2017-06-20
BR112012030352B1 true BR112012030352B1 (pt) 2020-12-29

Family

ID=44514151

Family Applications (2)

Application Number Title Priority Date Filing Date
BR112012030327A BR112012030327A2 (pt) 2010-06-30 2011-06-30 distribuição de força dentro do cabo
BR112012030352-0A BR112012030352B1 (pt) 2010-06-30 2011-06-30 Cabo ativo, conjunto de cabo e circuito de conector e de caminho de sinal para um dispositivo eletrônico para permitir que sinais sejam compatíveis com vários padrões e compartilhem um conector comum

Family Applications Before (1)

Application Number Title Priority Date Filing Date
BR112012030327A BR112012030327A2 (pt) 2010-06-30 2011-06-30 distribuição de força dentro do cabo

Country Status (8)

Country Link
US (6) US8312302B2 (pt)
EP (2) EP2589042B1 (pt)
JP (3) JP5241964B2 (pt)
KR (4) KR101758968B1 (pt)
CN (6) CN104317376B (pt)
BR (2) BR112012030327A2 (pt)
HK (1) HK1166666A1 (pt)
WO (2) WO2012003385A1 (pt)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8463881B1 (en) 2007-10-01 2013-06-11 Apple Inc. Bridging mechanism for peer-to-peer communication
US9112310B2 (en) 2010-06-30 2015-08-18 Apple Inc. Spark gap for high-speed cable connectors
US8327536B2 (en) 2010-06-30 2012-12-11 Apple Inc. Method of manufacturing high-speed connector inserts and cables
KR101758968B1 (ko) 2010-06-30 2017-07-17 애플 인크. 액티브 케이블용 회로
US8966134B2 (en) 2011-02-23 2015-02-24 Apple Inc. Cross-over and bypass configurations for high-speed data transmission
US9652194B2 (en) 2012-02-29 2017-05-16 Apple Inc. Cable with video processing capability
US9160451B2 (en) * 2012-03-06 2015-10-13 Sae Magnetics (H.K.) Ltd. Active optical cable connector plug and active optical cable using same
EP2711843B1 (en) * 2012-09-21 2016-04-06 Nxp B.V. DisplayPort over USB mechanical interface
US9285853B2 (en) 2012-11-20 2016-03-15 Intel Corporation Providing power to integrated electronics within a cable
US9116679B2 (en) 2013-03-14 2015-08-25 Western Digital Technologies, Inc. Storage device powered by a communications interface
EP2821988A1 (en) * 2013-07-02 2015-01-07 Samsung Electronics Co., Ltd Connector for reducing near-end crosstalk
WO2015061596A2 (en) 2013-10-23 2015-04-30 Apple Inc. Unified connector for multiple interfaces
TWI534632B (zh) * 2013-12-05 2016-05-21 威盛電子股份有限公司 中介電子裝置、中介電子裝置的操作方法及電子系統
US8784123B1 (en) * 2013-12-09 2014-07-22 Google Inc. Electrical connector
US10067545B2 (en) * 2014-01-29 2018-09-04 Intel Corporation Universal serial bus active cable power management
KR20160001267A (ko) * 2014-06-27 2016-01-06 삼성전자주식회사 커넥터 플러그 및 커넥터 소켓
TWM499886U (zh) * 2014-07-31 2015-05-01 Quan-Wei Lv 具簡化訊號插槽的生理訊號量測及傳輸裝置
US20160062939A1 (en) * 2014-08-31 2016-03-03 Airborn, Inc. Connector with in-circuit programming
US9875211B2 (en) 2015-06-04 2018-01-23 Synaptics Incorporated Signal conditioner for high-speed data communications
TWI555036B (zh) * 2015-07-03 2016-10-21 康博工業股份有限公司 參數調校系統與高頻主動線
US9934188B2 (en) 2015-08-27 2018-04-03 Kabushiki Kaisha Toshiba Electronic device with connector for video signal interface
US9990328B2 (en) * 2015-12-04 2018-06-05 Qualcomm Incorporated Increased data flow in universal serial bus (USB) cables
EP3759573A4 (en) * 2018-07-31 2021-10-20 Hewlett-Packard Development Company, L.P. OPERATING MODES OF A COMPUTER DISPLAY
TWI704734B (zh) * 2018-10-12 2020-09-11 技嘉科技股份有限公司 外接式電連接器及電腦系統
CN111048928B (zh) * 2018-10-12 2021-09-17 技嘉科技股份有限公司 外接式电连接器及电脑系统
JP6877473B2 (ja) * 2019-01-25 2021-05-26 キヤノン株式会社 表示装置およびその制御方法
CN111641089B (zh) * 2019-03-01 2021-12-28 默升科技集团有限公司 有源以太网电缆
CN112291106B (zh) * 2019-07-12 2023-07-28 默升科技集团有限公司 用于管理有源以太网电缆的旁路开关
US10971110B2 (en) * 2019-08-26 2021-04-06 Novatek Microelectronics Corp. Circuit and method for use in a first display device to facilitate communication with a second display device, and display communication system
US10985511B2 (en) * 2019-09-09 2021-04-20 Thermo King Corporation Optimized power cord for transferring power to a transport climate control system
CN113346925B (zh) 2020-03-01 2022-11-18 默升科技集团有限公司 有源以太网电缆及其制造方法
CN111552655A (zh) * 2020-04-28 2020-08-18 上海龙旗科技股份有限公司 一种兼容PogoPin、Y-cable与USB的方法与设备
CN115426329A (zh) 2021-05-31 2022-12-02 默升科技集团有限公司 具有功率共享的有源冗余y型线缆

Family Cites Families (150)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3581143A (en) 1969-01-16 1971-05-25 Sprague Electric Co Ontracking wire spark gap component
JPS5764083U (pt) 1980-10-02 1982-04-16
US4628151A (en) 1985-12-30 1986-12-09 Cardas George F Multi-strand conductor cable having its strands sized according to the golden section
JPH0626332B2 (ja) 1990-10-29 1994-04-06 岩崎通信機株式会社 デジタル通信路の同期装置
JPH04245817A (ja) * 1991-01-31 1992-09-02 Fujitsu Ltd データ受信回路
JPH0541255A (ja) * 1991-08-06 1993-02-19 Fujitsu Ltd ケーブル接続識別装置
US5313465A (en) 1992-05-13 1994-05-17 Digital Equipment Corporation Method of merging networks across a common backbone network
JPH08265600A (ja) 1995-03-20 1996-10-11 Fujitsu General Ltd ビデオカメラのフィールド同期装置
US5711686A (en) 1996-03-01 1998-01-27 Molex Incorporated System for terminating the shield of a high speed cable
US6169251B1 (en) 1997-03-31 2001-01-02 The Whitaker Corporation Quad cable
US6029137A (en) 1997-05-29 2000-02-22 Pitney Bowes Inc. Updating domains in a postage evidencing system
JPH11273790A (ja) * 1998-03-24 1999-10-08 Kokusai Electric Co Ltd コネクタケーブル及びその識別方法
US6017245A (en) 1998-08-19 2000-01-25 Amphenol Corporation Stamped backshell assembly with integral front shield and rear cable clamp
GB9821511D0 (en) 1998-10-03 1998-11-25 Smiths Industries Plc Electrical connection
EP1200969A1 (en) 1999-06-09 2002-05-02 Keith Louis Eichmann A specific cable ratio for high fidelity audio cables
DE19929337C2 (de) 1999-06-26 2002-04-25 Alcatel Sa Verfahren zum Generieren eines Taktes für den Rückkanal eines bidirektionalen Punkt-zu-Mehrpunkt Netzwerkes
JP2001109697A (ja) 1999-10-07 2001-04-20 Victor Co Of Japan Ltd マルチインターフェース装置およびbios処理方法
US6792474B1 (en) 2000-03-27 2004-09-14 Cisco Technology, Inc. Apparatus and methods for allocating addresses in a network
US6934763B2 (en) 2000-04-04 2005-08-23 Fujitsu Limited Communication data relay system and method of controlling connectability between domains
JP2001320479A (ja) 2000-05-10 2001-11-16 Nec Niigata Ltd 携帯電話機の接続装置及び接続方法、コンピュータ、並びに接続ケーブル
US7032031B2 (en) 2000-06-23 2006-04-18 Cloudshield Technologies, Inc. Edge adapter apparatus and method
JP3645170B2 (ja) 2000-10-27 2005-05-11 タイコエレクトロニクスアンプ株式会社 電気ケーブル端部構造および電気ケーブル端部処理方法
US7006535B2 (en) 2001-01-12 2006-02-28 Broadcom Corporation Method and system for providing time offset to minislot clock and count in headend devices
JP2002318647A (ja) 2001-04-19 2002-10-31 Mitsubishi Electric Corp 検出装置及びその検出方法
US20060023386A1 (en) 2001-05-16 2006-02-02 John Mezzalingua Associates, Inc. Spark gap device
US7197549B1 (en) 2001-06-04 2007-03-27 Cisco Technology, Inc. On-demand address pools
JP3678179B2 (ja) 2001-07-25 2005-08-03 日立電線株式会社 2重横巻2心平行極細同軸ケーブル
US20030030720A1 (en) 2001-08-10 2003-02-13 General Instrument Corporation Wireless video display apparatus and associated method
US7860205B1 (en) 2001-09-18 2010-12-28 Ciena Corporation Clock synchronization using a weighted least squares error filtering technique
JP2003189263A (ja) * 2001-12-20 2003-07-04 Shibasoku:Kk フォーマット変換装置
US7099354B2 (en) 2002-01-24 2006-08-29 Radioframe Networks, Inc. Method and apparatus for frequency and timing distribution through a packet-based network
US7162731B2 (en) 2002-02-07 2007-01-09 Advent Networks, Inc. Radio frequency characterization of cable plant and corresponding calibration of communication equipment communicating via the cable plant
US6653813B2 (en) * 2002-03-21 2003-11-25 Thomson Licensing, S.A. Apparatus and method for the power management of operatively connected modular devices
CA2479220C (en) 2002-03-21 2009-05-26 United Parcel Service Of America, Inc. Telematic programming logic control unit and methods of use
US6625169B1 (en) 2002-06-14 2003-09-23 Telesys Technologies, Inc. Integrated communication systems for exchanging data and information between networks
US7561855B2 (en) * 2002-06-25 2009-07-14 Finisar Corporation Transceiver module and integrated circuit with clock and data recovery clock diplexing
JP4221968B2 (ja) 2002-07-31 2009-02-12 住友電気工業株式会社 2芯平行シールドケーブル及び配線部品並びに情報機器
JP2004095518A (ja) 2002-09-02 2004-03-25 Shintake Sangyo Kk セミリジットケーブル付きl型プラグおよびその製造方法
JP4221238B2 (ja) 2002-09-26 2009-02-12 エルピーダメモリ株式会社 メモリモジュール
JP2004126885A (ja) * 2002-10-01 2004-04-22 Sony Corp 非接触ケーブルおよびその動作方法
US20040080544A1 (en) 2002-10-29 2004-04-29 Stripling Jeffrey Ricks System and method for providing network access to devices using numeric input
JP2004193090A (ja) 2002-12-09 2004-07-08 Shintake Sangyo Kk 同軸ケーブル用プラグ
US6869308B2 (en) 2002-12-11 2005-03-22 Hon Hai Precision Ind. Co., Ltd. Cable connector having cross-talk suppressing feature and method for making the connector
US7219183B2 (en) 2003-01-21 2007-05-15 Nextio, Inc. Switching apparatus and method for providing shared I/O within a load-store fabric
US7174413B2 (en) 2003-01-21 2007-02-06 Nextio Inc. Switching apparatus and method for providing shared I/O within a load-store fabric
US7188209B2 (en) 2003-04-18 2007-03-06 Nextio, Inc. Apparatus and method for sharing I/O endpoints within a load store fabric by encapsulation of domain information in transaction layer packets
US6969270B2 (en) 2003-06-26 2005-11-29 Intel Corporation Integrated socket and cable connector
US20050044236A1 (en) 2003-08-06 2005-02-24 David Stafford Method and apparatus for transmitting keyboard/video/mouse data to and from digital video appliances
US7096308B2 (en) 2003-08-29 2006-08-22 Texas Instruments Incorporated LPC transaction bridging across a PCI—express docking connection
US7062590B2 (en) 2003-08-29 2006-06-13 Lsi Logic Corporation Methods and structure for PCI bus broadcast using device ID messaging
WO2005025244A2 (en) 2003-09-09 2005-03-17 Avaya Technology Corp. Systems and methods for the schedule alignment of a packet flow
US7269673B2 (en) 2004-02-18 2007-09-11 Silicon Image, Inc. Cable with circuitry for asserting stored cable data or other information to an external device or user
JP4387832B2 (ja) 2004-02-26 2009-12-24 富士通コンポーネント株式会社 平衡伝送用ケーブルコネクタ
JP2005309744A (ja) * 2004-04-21 2005-11-04 Yokohama Tlo Co Ltd センサー制御システム及び汎用入出力制御装置
US8374175B2 (en) 2004-04-27 2013-02-12 Hewlett-Packard Development Company, L.P. System and method for remote direct memory access over a network switch fabric
US20050262269A1 (en) 2004-05-20 2005-11-24 Pike Jimmy D System and method for information handling system PCI express advanced switching
US7033219B2 (en) 2004-06-10 2006-04-25 Commscope Solutions Properties, Llc Modular plug assemblies, terminated cable assemblies and methods for forming the same
US7447922B1 (en) * 2004-06-23 2008-11-04 Cypress Semiconductor Corp. Supplying power from peripheral to host via USB
US7161784B2 (en) 2004-06-30 2007-01-09 Research In Motion Limited Spark gap apparatus and method for electrostatic discharge protection
US6998538B1 (en) 2004-07-30 2006-02-14 Ulectra Corporation Integrated power and data insulated electrical cable having a metallic outer jacket
US7466712B2 (en) 2004-07-30 2008-12-16 Brocade Communications Systems, Inc. System and method for providing proxy and translation domains in a fibre channel router
JP2006048594A (ja) * 2004-08-09 2006-02-16 Canon Inc Usbデバイス装置
US7366182B2 (en) 2004-08-13 2008-04-29 Qualcomm Incorporated Methods and apparatus for efficient VPN server interface, address allocation, and signaling with a local addressing domain
JP2006107292A (ja) 2004-10-07 2006-04-20 Sharp Corp データ送信器、通信端末装置、データ通信システムおよびデータ通信方法
US20060083518A1 (en) 2004-10-14 2006-04-20 Myunghee Lee Fiber optic connection for digital displays
US20060092928A1 (en) 2004-10-15 2006-05-04 Dell Products L.P. System and method for providing a shareable input/output device in a PCI express environment
US8285907B2 (en) 2004-12-10 2012-10-09 Intel Corporation Packet processing in switched fabric networks
US20060200600A1 (en) 2005-01-12 2006-09-07 Cubix Corporation Optical bus extension device
US20060168387A1 (en) 2005-01-26 2006-07-27 Phison Electronics Corp. [crad reader with pci express]
TW200627322A (en) 2005-01-28 2006-08-01 Chien-Chuan Chu Apparatus contains 2-wire power line and server/client circuits with each end, substituting for power transmitting line of traffic lights
US7524206B2 (en) 2005-03-23 2009-04-28 Pulse Engineering, Inc. Power-enabled connector assembly with heat dissipation apparatus and method of manufacturing
US7480303B1 (en) 2005-05-16 2009-01-20 Pericom Semiconductor Corp. Pseudo-ethernet switch without ethernet media-access-controllers (MAC's) that copies ethernet context registers between PCI-express ports
US7970958B2 (en) 2005-06-20 2011-06-28 Micron Technology, Inc. Peripheral interface alert message for downstream device
US7437643B2 (en) 2005-06-21 2008-10-14 Intel Corporation Automated BIST execution scheme for a link
KR101197280B1 (ko) 2005-07-15 2012-11-05 삼성전자주식회사 타임 스탬프를 이용한 타임 동기 방법 및 장치
US20070049120A1 (en) * 2005-08-25 2007-03-01 Texas Instruments Incorporated Active cable assembly for use in universal serial bus
WO2007035780A2 (en) 2005-09-19 2007-03-29 Telefonix, Incorporated Flexible and lightweight seat-to-seat cabin cable system and method of manufacturing same
JP2007086876A (ja) * 2005-09-20 2007-04-05 Ricoh Co Ltd データ伝送路搭載acアダプタ
JP4058067B2 (ja) 2005-09-28 2008-03-05 株式会社日立コミュニケーションテクノロジー 通信システム
JP4673191B2 (ja) 2005-11-15 2011-04-20 富士通コンポーネント株式会社 ケーブルコネクタ
US7707465B2 (en) 2006-01-26 2010-04-27 International Business Machines Corporation Routing of shared I/O fabric error messages in a multi-host environment to a master control root node
US7743197B2 (en) 2006-05-11 2010-06-22 Emulex Design & Manufacturing Corporation System and method for virtualizing PCIe devices
US7660917B2 (en) 2006-03-02 2010-02-09 International Business Machines Corporation System and method of implementing multiple internal virtual channels based on a single external virtual channel
WO2007099507A2 (en) 2006-03-02 2007-09-07 International Business Machines Corporation Operating a network monitoring entity
JP2007251779A (ja) * 2006-03-17 2007-09-27 Casio Comput Co Ltd デジタルカメラシステムおよびデジタルカメラ
US9297878B2 (en) * 2006-04-07 2016-03-29 Alcatel Lucent Light source orientation detector
US8261100B2 (en) * 2006-08-30 2012-09-04 Green Plug, Inc. Power adapter capable of communicating digitally with electronic devices using packet-based protocol
US7865633B2 (en) 2006-08-31 2011-01-04 Cisco Technology, Inc. Multiple context single logic virtual host channel adapter
US8560755B2 (en) 2006-09-07 2013-10-15 Toshiba Global Commerce Solutions Holding Corporation PCI-E based POS terminal
US7397283B2 (en) * 2006-09-29 2008-07-08 Parade Technologies, Ltd. Digital A/V transmission PHY signaling format conversion, multiplexing, and de-multiplexing
US7809870B2 (en) 2006-10-17 2010-10-05 Broadcom Corporation Method and system for interlocking data integrity for network adapters
US7587575B2 (en) 2006-10-17 2009-09-08 International Business Machines Corporation Communicating with a memory registration enabled adapter using cached address translations
US7255602B1 (en) 2006-11-02 2007-08-14 Hamilton Sundstrand Corporation Shielding for electrical cable assemblies
TWI423640B (zh) 2006-11-07 2014-01-11 Sony Corp Sending device, sending method, receiving device, receiving method, and communication cable
US7830882B2 (en) 2006-11-17 2010-11-09 Intel Corporation Switch scaling for virtualized network interface controllers
US7602192B2 (en) 2006-11-30 2009-10-13 Electro Scientific Industries, Inc. Passive station power distribution for cable reduction
US7529860B2 (en) 2006-12-19 2009-05-05 International Business Machines Corporation System and method for configuring an endpoint based on specified valid combinations of functions
US8051217B2 (en) 2007-01-12 2011-11-01 Dell Products L.P. System and method for providing PCIe over displayport
US20080256445A1 (en) 2007-02-05 2008-10-16 Olch Ronald H System and method for automated aids for activities of daily living
US8948173B2 (en) 2007-02-14 2015-02-03 Marvell International Ltd. Control protocol encapsulation
US8462759B2 (en) * 2007-02-16 2013-06-11 Semtech Canada Corporation Multi-media digital interface systems and methods
US7562176B2 (en) 2007-02-28 2009-07-14 Lsi Corporation Apparatus and methods for clustering multiple independent PCI express hierarchies
US7689755B2 (en) 2007-03-07 2010-03-30 Intel Corporation Apparatus and method for sharing devices between multiple execution domains of a hardware platform
JP2008252310A (ja) 2007-03-29 2008-10-16 Fujitsu Component Ltd 中継装置及び中継システム
US20080250175A1 (en) 2007-04-03 2008-10-09 Vizionware, Inc. Cable assembly having an adaptive two-wire bus
DE112007001202B4 (de) * 2007-04-13 2014-10-09 Finisar Corp. Aktives optisches Kabel mit elektrischem Verbinder
US7734859B2 (en) 2007-04-20 2010-06-08 Nuon, Inc Virtualization of a host computer's native I/O system architecture via the internet and LANs
US20080266730A1 (en) 2007-04-25 2008-10-30 Karsten Viborg Spark Gaps for ESD Protection
US7869431B2 (en) 2007-05-10 2011-01-11 Dell Products L.P. System and method for communication of uncompressed visual information through a network
US7901955B2 (en) 2007-06-25 2011-03-08 Spansion Llc Method of constructing a stacked-die semiconductor structure
US7917682B2 (en) 2007-06-27 2011-03-29 Emulex Design & Manufacturing Corporation Multi-protocol controller that supports PCIe, SAS and enhanced Ethernet
US20090003335A1 (en) 2007-06-29 2009-01-01 International Business Machines Corporation Device, System and Method of Fragmentation of PCI Express Packets
US7876759B2 (en) 2007-07-11 2011-01-25 Hewlett-Packard Development Company, L.P. Quality of service with control flow packet filtering
US20090022176A1 (en) 2007-07-21 2009-01-22 Nguyen James T System and method for converting communication interfaces and protocols
US8151005B2 (en) 2007-08-04 2012-04-03 Broadcom Corporation System and method for adjusting a level of compression for computing clients
US7422471B1 (en) 2007-08-14 2008-09-09 Hon Hai Precision Ind. Co., Ltd. Electrical connector with heat sink function
DE202008001256U1 (de) 2007-08-20 2008-04-30 Klees, Ernst Identifizerbares Kabel
US20090063747A1 (en) 2007-08-28 2009-03-05 Rohati Systems, Inc. Application network appliances with inter-module communications using a universal serial bus
US8316377B2 (en) 2007-09-06 2012-11-20 Hewlett-Packard Development Company, L.P. Sharing legacy devices in a multi-host environment
JP4954001B2 (ja) 2007-09-21 2012-06-13 スリーエム イノベイティブ プロパティズ カンパニー 多芯ケーブルコネクタ
US8463881B1 (en) 2007-10-01 2013-06-11 Apple Inc. Bridging mechanism for peer-to-peer communication
CN101334762B (zh) 2007-10-12 2011-05-18 硅谷数模半导体(北京)有限公司 用在计算机中的数据传输系统
US7841910B2 (en) 2007-11-06 2010-11-30 Apple Inc. Mini displayport
JP2009123561A (ja) * 2007-11-15 2009-06-04 Sumitomo Electric Ind Ltd 光dviケーブル
US8660402B2 (en) 2007-12-14 2014-02-25 Koninklijke Philips N.V. 3D mode selection mechanism for video playback
US8723756B2 (en) 2008-01-15 2014-05-13 Synaptics Incorporated System having capability for daisy-chained serial distribution of video display data
WO2009090448A2 (en) 2008-01-15 2009-07-23 Atmel Corporation Proportional phase comparator and method for phase-aligning digital signals
US8094684B2 (en) 2008-05-09 2012-01-10 Parade Technologies, Ltd. Link training scheme for displayport source repeaters
CN201215850Y (zh) * 2008-05-13 2009-04-01 余锐佳 一种电源保护插座
US7728223B2 (en) * 2008-06-05 2010-06-01 Sony Corporation Flat cable for mounted display devices
US8228689B2 (en) 2008-07-17 2012-07-24 Lsi Corporation Active components on an internal cable to improve signal integrity
US20100046590A1 (en) 2008-08-19 2010-02-25 International Business Machines Corporation Extending transmission distance in a high-speed serial network
JP5277827B2 (ja) 2008-09-22 2013-08-28 東京エレクトロン株式会社 プローブ装置
US8176214B2 (en) 2008-10-31 2012-05-08 Silicon Image, Inc. Transmission of alternative content over standard device connectors
CN102318014A (zh) 2009-02-16 2012-01-11 株式会社藤仓 传输线缆
US20110256756A1 (en) 2009-07-15 2011-10-20 Luxi Electronics Corp. Diiva, displayport, dvi, usb, and hdmi diy field termination products
US8400782B2 (en) 2009-07-24 2013-03-19 Ibiden Co., Ltd. Wiring board and method for manufacturing the same
US20110167187A1 (en) 2010-01-06 2011-07-07 Apple Inc. Connectors in a portable device
US8267718B2 (en) 2010-04-07 2012-09-18 Panduit Corp. High data rate electrical connector and cable assembly
US8327536B2 (en) 2010-06-30 2012-12-11 Apple Inc. Method of manufacturing high-speed connector inserts and cables
US9112310B2 (en) 2010-06-30 2015-08-18 Apple Inc. Spark gap for high-speed cable connectors
US20120103651A1 (en) 2010-10-29 2012-05-03 Apple Inc. High-speed cable configurations
KR101758968B1 (ko) 2010-06-30 2017-07-17 애플 인크. 액티브 케이블용 회로
US8380912B2 (en) 2010-09-24 2013-02-19 Nxp B.V. Transparent repeater device for handling displayport configuration data (DPCD)
US20120104543A1 (en) 2010-10-29 2012-05-03 Apple Inc. High-speed memory sockets and interposers
US8842081B2 (en) 2011-01-13 2014-09-23 Synaptics Incorporated Integrated display and touch system with displayport/embedded displayport interface
US8966134B2 (en) 2011-02-23 2015-02-24 Apple Inc. Cross-over and bypass configurations for high-speed data transmission
US9490588B2 (en) 2011-07-07 2016-11-08 Molex, Llc High performance cable with faraday ground sleeve
US8801461B2 (en) 2012-02-09 2014-08-12 Apple Inc. Stepped termination block
US8696378B2 (en) 2012-02-24 2014-04-15 Tyco Electronics Corporation Electrical connector assembly and printed circuit board configured to electrically couple to a communication cable

Also Published As

Publication number Publication date
CN102315576B (zh) 2014-08-06
EP2589042A2 (en) 2013-05-08
EP2588933B1 (en) 2017-03-29
JP5903401B2 (ja) 2016-04-13
US20140359319A1 (en) 2014-12-04
KR101449229B1 (ko) 2014-10-08
US20120233489A1 (en) 2012-09-13
US8312302B2 (en) 2012-11-13
US8516238B2 (en) 2013-08-20
US8862912B2 (en) 2014-10-14
WO2012003381A2 (en) 2012-01-05
CN104317376B (zh) 2017-04-12
CN104317376A (zh) 2015-01-28
KR20140060588A (ko) 2014-05-20
CN202308695U (zh) 2012-07-04
CN202797544U (zh) 2013-03-13
KR20130046399A (ko) 2013-05-07
WO2012003381A3 (en) 2012-03-15
KR101474097B1 (ko) 2014-12-17
CN104733966B (zh) 2018-08-21
KR20130031841A (ko) 2013-03-29
BR112012030352A2 (pt) 2017-06-20
US8683190B2 (en) 2014-03-25
JP5241964B2 (ja) 2013-07-17
US9494989B2 (en) 2016-11-15
US20120005496A1 (en) 2012-01-05
CN102315576A (zh) 2012-01-11
KR101720398B1 (ko) 2017-03-27
US20120000705A1 (en) 2012-01-05
JP2013513193A (ja) 2013-04-18
CN102332667B (zh) 2015-02-18
WO2012003385A1 (en) 2012-01-05
JP5283787B1 (ja) 2013-09-04
JP2013539332A (ja) 2013-10-17
CN102332667A (zh) 2012-01-25
JP2013242873A (ja) 2013-12-05
CN104733966A (zh) 2015-06-24
EP2589042B1 (en) 2019-03-13
EP2588933A1 (en) 2013-05-08
KR20140105601A (ko) 2014-09-01
US20130173936A1 (en) 2013-07-04
BR112012030327A2 (pt) 2017-06-20
US9274579B2 (en) 2016-03-01
KR101758968B1 (ko) 2017-07-17
US20140344615A1 (en) 2014-11-20
HK1166666A1 (en) 2012-11-02

Similar Documents

Publication Publication Date Title
BR112012030352B1 (pt) Cabo ativo, conjunto de cabo e circuito de conector e de caminho de sinal para um dispositivo eletrônico para permitir que sinais sejam compatíveis com vários padrões e compartilhem um conector comum
KR101490895B1 (ko) 제어 버스를 사용하는 전자 디바이스들의 발견
US9232265B2 (en) Method, apparatus and system for transitioning an audio/video device between a source mode and a sink mode
US9160451B2 (en) Active optical cable connector plug and active optical cable using same
US6896541B2 (en) Interface connector that enables detection of cable connection
US10866920B2 (en) Method and device for adjusting signal transmission direction in bidirectional ReDriver IC chip
US6675242B2 (en) Communication bus controller including designation of primary and secondary status according to slot position
CN102753983A (zh) 基于电测量确定设备的物理连通性状态
US6715019B1 (en) Bus reset management by a primary controller card of multiple controller cards
US7216241B2 (en) Self-testing power supply which indicates when an output voltage is within tolerance while not coupled to an external load
US20060242437A1 (en) Programming of configuration serial EEPROM via an external connector
TWI450263B (zh) 用於主動纜線之電路
US8112568B1 (en) Cable presence detection system
US11176074B2 (en) Chip and interface conversion device
CN220271894U (zh) 一种接口控制电路
US20140173142A1 (en) Electronic device and connection detection method
TW202343270A (zh) Usb-c方向偵測
US11308000B1 (en) Configurable PCI-E interface module
CN117478947A (zh) 接口电路及显示装置

Legal Events

Date Code Title Description
B06F Objections, documents and/or translations needed after an examination request according [chapter 6.6 patent gazette]
B06U Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette]
B06A Patent application procedure suspended [chapter 6.1 patent gazette]
B09A Decision: intention to grant [chapter 9.1 patent gazette]
B16A Patent or certificate of addition of invention granted [chapter 16.1 patent gazette]

Free format text: PRAZO DE VALIDADE: 20 (VINTE) ANOS CONTADOS A PARTIR DE 30/06/2011, OBSERVADAS AS CONDICOES LEGAIS.