BR112012000498A2 - dispositivo de exibição - Google Patents

dispositivo de exibição Download PDF

Info

Publication number
BR112012000498A2
BR112012000498A2 BR112012000498-0A BR112012000498A BR112012000498A2 BR 112012000498 A2 BR112012000498 A2 BR 112012000498A2 BR 112012000498 A BR112012000498 A BR 112012000498A BR 112012000498 A2 BR112012000498 A2 BR 112012000498A2
Authority
BR
Brazil
Prior art keywords
tft
potential
line
vda
terminal
Prior art date
Application number
BR112012000498-0A
Other languages
English (en)
Inventor
Takahiro Senda
Original Assignee
Sharp Kabushiki Kaisha
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kabushiki Kaisha filed Critical Sharp Kabushiki Kaisha
Publication of BR112012000498A2 publication Critical patent/BR112012000498A2/pt

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

DISPOSITIVO DE EXIBIÇÃO TFTs 10 e 15 e o dispositivo EL orgânico 17 são fornecidos entre uma linha de energia Vp e um catodo comum Vcom, e um capacitor 16 e um TFT 11 são fornecidos entre uma porta do TFT 10 e uma linha de dados Sj. Um TFT 12 é fornecido entre a porta e um dreno do TFT 10, um TFT 13 é fornecido entre um terminal anodo do dispositivo EL orgânico 17 e o catodo comum Vcom, e um TFT 14 é fornecido entre um eletrodo do capacitor 16 e a linha de energia Vp. Portas dos TFTS 11 a 13 são conectadas à linha de , varredura Gi, e portas dos TFTS 14 e 15 são conectados à linha de varredura Ei. Quando gravando, um potencial alto é fornecido para a linha de varredura Gi, e um potencial baixo é fornecido para a linha de varredura Ei um pouco após isto. Enquanto os potenciais altos são fornecidos para as duas k linhas de varredura, a linha de dados sj é controlada para ficar em um estado de alta impedância. Desta maneira, um circuito de pixel configurado por transistores tipo N é acionado usando dois tipos de linhas de varredura.

Description

€ , Á\ 1/22 .
Relatório Descritivo da Patente de lnvenção para "DISPOSITIVO . " DE EXIBIÇÃO".
CAMPO DA TÉCNICA e ~ A presente invenção refere-se a um dispositivo de exibição, e 5 em particular a um dispositivo de exibição acionado por corrente tal como 0 um visor EL orgânico.
ANTECEDENTES DA TÉCNICA Nos últimos anos, visores orgânicos EL (Eletro Luminescência) têm ganho atenção como dispositivos de exibição finos, leves, e de resposta - 10 rápida. Enquanto visores orgânicos EL têm sido principalmente desenvolvi- dos, o desenvolvimento de visores orgânicos EL de tamanho médio e de tamanho grande também está sendo conduzido nos últimos anos. Um substrato TFT (Transistor de Pehcula Fina) para visores or- gânicos EL de tamanho pequeno é fabricado usando polissihcio de baixa - 15 temperatura. Em um processo de fabricação usando polissilício de baixa temperatura, tanto um TFT tipo canal P como um TFT tipo canal N podem ser formados em um substrato TFT. Consequentemente é possÍvel projetar adequadamente um circuito de pixel que inclui um dispositivo EL orgânico usando dois tipos de TFTS, e reduzir fiação e linhas de energia no substrato 20 TFT. Adicionalmente, um circuito de acionamento para um dispositivo EL orgânico pode ser formado no substrato TFT. Ao contrário, um substrato TFT para visores EL orgânicos de tamanho médio e de tamanho grande é fabricado usando um silício amorfo, silício micro-cristalino, ou lGZO (Óxido de Índio Gálio Zinco), a fim de reduzir 25 custo. Entretanto, a formação de um TFT tipo canal P em um substrato TFT em um processo de fabricação que usa este material até agora não tem ob- tido sucesso no nível prático. Portanto, em um visor EL orgânico de tamanho médio e de tamanho grande, é necessário configurar um circuito de pixel usando apenas TFTtipo canal N. 30 Adicionalmente, como não é possível formar um TFT tipo canal P no substrato TFT, se torna difícil formar um circuito de acionamento para um dispositivo EL orgânico no substrato TFT. Como resultado, como extre-
« 2/22 k.
* midades de linhas de varredura são frequentemente puxadas para fora do " substrato TFT como elas são. Neste caso, quando a quantidade de linhas de varredura aumenta, o custo de fabricação é aumentado e a confiabilidade é . " reduzida. Portanto, em visores EL orgânicos de tamanho médio e de tama- 5 nho grande, é necessário reduzir a quantidade de Iinhas de varredura tanto u quanto possÍvel. Convencionalmente têm sido conhecidos vários circuitos de pixel para visores EL orgânicos. Por exemplo, como mostrado na figura 9, o Do- cumento de Patente 1 descreve um circuito de pixel que inclui TFTS tipo ca- - 10 nal N 80 a 84, capacitores 85 e 86, e um dispositivo EL orgânico 87. Como mostrado na figura 10, o Documento de Patente 2 descreve um circuito de pixel que inclui TFTs tipo canal P 90 a 95, um capacitor 96, e um dispositivo EL orgânico 97. .
DOCUMENTOS DA TÉCNICA ANTERIOR 15 Documentos de Patente Documento de Patente 1 Publicação de Patente Japonesa Aber ta à lnspeção Pública de No. 2008-310075 Documento de patente 2 Publicação de Patente Japonesa Aber- ta à lnspeção Pública de No. 2007-133369 20 SUMÁRIO DA INVENÇÃO Problemas a Serem Resolvidos pela lnvenção O circuito de pixel mostrado na figura 9 é configurado usando TFTS tipo canal N, e pode ser utilizado em visores EL orgânicos de tamanho médio e de tamanho grande. Entretanto, este circuito de pixel inclui os dois 25 capacitores 85 e 86, e é acionado usando quatro tipos de linhas de varredu- ra Gi, Ri, Ei, e Mi. Portanto, o circuito de pixel mostrado na figura 9 coloca um problema que um volume do circuito e a quantidade de linhas de varre- dura são grandes. O circuito de pixel mostrado na figura 10 inclui o único capacitor 30 96, e é acionado usando três tipos de linhas de varredura Gli, G2i, e Ei. Este circuito de pixel tem uma vantagem de que um volume do circuito e a quantidade das linhas de varredura são pequenos. Entretanto, este circuito
K de pixel é configurado usando TFTS tipo canal P.
Portanto, o circuito de pixel mostrado na figura 10 coloca um problema de que este circuito de pixel não pode ser usado em visores EL orgânicos de tamanho médio e de tamanho grande. 5 Portanto, um objetivo da presente invenção é fornecer um dispo- b sitivo de exibição que tenha um circuito de pixel que seja configurado por transistores tipo canal N e possa ser acionado usando dois tipos de linhas de varred ura.
Meios para Resolver os Problemas - 10 De acordo com um primeiro aspecto da presente invenção, é fornecido um dispositivo de exibição acionado por corrente que inclui: uma pluralidade de circuitos de pixel dispostos bi-dimensionalmente e cada um configurado por um transistor tipo canal-N; uma pIuralidade de primeiras li- nhas de varredura e uma pIuralidade de segundas linhas de varredura, em 15 que cada uma das primeiras e segundas linhas de varredura é fornecida pa- ra uma linha dos circuitos de pixel; uma pluralidade de linhas de dados cada uma fornecida para uma coluna dos circuitos de pixel: um circuito de acio- namento de linha de varredura configurado para selecionar os circuitos de pixel por linha usando como primeiras e segundas linhas de varredura; e um 20 circuito de acionamento de linha de dados configurado para fornecer um po- tencial de dados de acordo com dados de exibição para a linha de dados, . em que cada uma dos circuitos de pixel inclui: um dispositivo ótico-elétrico fornecido entre um primeiro membro condutor ao qual um primeiro potencial de fonte de alimentação é aplicado e um segundo mernbro condutor ao qual 25 um segundo potencial de fonte de alimentação é aplicado; um transistor de acionamento fornecido entre o primeiro e segundo membro condutores em série com o dispositivo ótico-elétrico; um capacitor que tem um primeiro ele- trodo conectado a um terminal de porta do transistor de acionamento; um primeiro transistor de comutação fornecido entre um segundo eletrodo do 30 capacitor e a linha de dados: um segundo transistor de comutação fornecido entre o terminal de porta e um terminal de dreno do transistor de acionamen-
' to: um terceiro transistor de comutação que tem um terminal condutor conec-
tado a um nó ao qual um terminal do dispositivo ótico-elétrico é conectado;
u " um quarto transistor de comutação fornecido entre o segundo eletrodo do capacitor e o primeiro membro condutor; e um quinto transistor de comuta- . " ção fornecido entre o primeiro e segundo membro condutores em série com 5 o dispositivo ótico-elétrico e o transistor de acionamento, e que tem um ter- ~ minal fonte conectado ao terminal de dreno do transistor de acionamento, e os terminais de porta do primeiro, segundo, e terceiro transistores de comu- tação são conectados à primeira linha de varredura, e os terminais de porta do quarto e quinto transistores de comutação são conectados à segunda - 10 linha de varredura.
De acordo com um segundo aspecto da presente invenção, no primeiro aspecto da presente invenção, o dispositivo ótico-elétrico é forneci- do entre um terminal fonte do transistor de acionamento e o segundo mem- bro condutor, e um terminal de dreno do quinto transistor de comutação é ' 15 conectado ao primeiro membro condutor.
De acordo com um terceiro aspecto da presente invenção, no segundo aspecto da presente invenção, um terminal fonte do terceiro tran- sistor de comutação é conectado ao segundo membro condutor.
De acordo com um quarto aspecto da presente invenção, no 20 primeiro aspecto da presente invenção, o dispositivo ótico-elétrico é forneci- do entre um terminal de dreno do quinto transistor de comutação e o primei- ro membro condutor, e um terminal fonte do transistor de acionamento é co- nectado ao segundo membro condutor.
De acordo com um quinto aspecto da presente invenção, no 25 quarto aspecto da presente invenção, um terminal de dreno do terceiro tran- sistor de comutação é conectado ao primeiro membro condutor.
De acordo com um sexto aspecto da presente invenção, no pri- meiro aspecto da presente invenção, quando selecionando os circuitos de pixel, o circuito de acionamento de Iinha de varredura fornece um potencial 30 de nível alto para uma primeira linha de varredura por um período de tempo predeterminado, um potencial de nível baixo para uma segunda linha de var- redura após fornecer o potencial de nível alto para a primeira linha de varre-
dura, e um potencial de nível alto para a segunda linha de varredura após " fornecer um potencial de nlvel baixo para a primeira linha de yarredura, e o . circuito de acionamento de linha de dados controla a linha de dados para . " ficar em um estado de alta impedância enquanto os potenciais de nível alto 5 estão sendo fornecidos para a primeira e segunda linhas de varredura, e ~ fornece o potencial de dados para a linha de dados enquanto potencial de nível alto está sendo fornecido para a primeira linha de varredura e o poten- cial de nível baixo está sendo fornecido para a segunda Iinha de varredura.
De acordo com um sétimo aspecto da presente invenção, no - 10 primeiro aspecto da presente invenção, o dispositivo ótico-elétrico é configu- rado por um dispositivo EL orgânico.
Efeitos da lnvenção De acordo com o primeiro aspecto da presente invenção, um po- tencial que muda de acordo com o potencial de dados e uma tensão limite 15 do transistor de acionamento é fornecida para o terminal de porta do transis- tor de acionamento usando o primeiro, segundo, quarto, e quinto transistores de comutação, e de modo que é possÍvel fazer com que o dispositivo ótico- elétrico emita luz a uma luminância desejada ao mesmo tempo em que compensa a tensão limite do transistor de acionamento Adicionalmente, u- 20 sando o terceiro transistor de comutação, é possível desligar o dispositivo ótico-elétrico enquanto potencial de dados é gravado.
O transistor de acio- namento e o primeiro ao quinto transistores de comutação são cada um con- figurados por um transistor tipo canal-N, os terminais de porta do primeiro ao terceiro transistores de comutação são conectados à primeira linha de varre- 25 dura, e os terminais de porta do quarto e quinto transistores de comutação são conectados à segunda linha de varredura.
Consequentemente, é possí- vel obter um dispositivo de exibição provido do circuito de pixel que é confi- gurado por transistores tipo canal N, pode ser acionado usando dois tipos de linhas de varredura, e é capaz de compensar a tensão Iimite do transistor de 30 acionamento.
De acordo com o segundo aspecto da presente invenção, quan- do o quinto transistor de comutação, o transistor de acionamento, e o dispo-
sitivo ótico-elétrico são dispostos entre o primeiro e segundo membro condu- " tores na ordem declarada sequencialmente a partir de um lado do primeiro . membro condutor, é possível obter um dispositivo de exibição provido do
Q " circuito de pixel que é configurado por transistores tipo canal N, pode ser
5. acionado usando dois tipos de linhas de varredura, e é capaz de compensar ^ a tensão Iimite do transistor de acionamento. De acordo com o terceiro aspecto da presente invenção, conec- tando o terminal fonte do terceiro transistor de comutação ao segundo mem- bro condutor, é possÍvel aplicar o potencial predeterminado a um terminal do - 10 dispositivo ótico-elétrico a partir do segundo membro condutor sem fornecer uma nova linha de energia. De acordo com o quarto aspecto da presente invenção, quando o dispositivo ótico-elétrico, o quinto transistor de comutação, e o transistor de acionamento são dispostos entre o primeiro e segundo membro condutores 15 na ordem declarada sequencialmente a partir de um lado do primeiro mem- bro condutor, é possível obter um dispositivo de exibição provido do circuito de pixel que é configurado por transistores tipo canal N, que pode ser acio- nado usando dois tipos de linhas de varredura, e é capaz de compensar a tensão limite do transistor de acionamento. 20 De acordo com o quinto aspecto da presente invenção, conec tando o terminal de dreno do terceiro transistor de comutação ao primeiro membro condutor, é possível aplicar o potencial predeterminado a um termi- nal do dispositivo ótico-elétrico a partir do primeiro membro condutor sem fornecer uma nova linha de energia. 25 De acordo com o sexto aspecto da presente invenção, aplicando o potencial de nível alto à primeira linha de varredura pelo periodo de tempo predeterminado e o potencial de nivel baixo à segunda linha de varredura um pouco após aquela, é possÍvel manter a diferença de potencial que muda de acordo com o potencial de dados e a tensão limite do transistor de acio- 30 namento entre os eletrodos do capacitor, e fornecer o potencial que muda de acordo com o potencial de dados e a tensão Iimite do transistor de aciona- mento ao terminal de porta do transistor de acionamento. Com isto, é possí-
vel fazer com que o dispositivo ótico-elétrico emita luz a uma luminância de- " sejada ao mesmo tempo em que compensa a tensão limite do transistor de . acionamento. Adicionalmente, controlando a linha de dados para ficar em e " alto estado de impedância enquanto os potenciais de nível alto estão sendo 5 fornecidos para a primeira e segunda linhas de varredura, é possÍvel impedir - que uma corrente desnecessária flua a partir do primeiro membro condutor (uma Iinha de energia ou um eletrodo de energia) para a linha de dados. De acordo com o sétimo aspecto da presente invenção, é possÍ- vel obter um visor EL orgânico provido do circuito de pixel que é configurado - 10 por transistores tipo canal N, pode ser acionado usando dois tipos de Iinhas de varredura, e é capaz de compensar a tensão Iimite do transistor de acio- namento.
BREVE DESCRIÇÃO DAS FIGURAS A figura 1 é um diagrama de blocos que ilustra uma configuração 15 de um dispositivo de exibição de acordo com primeira e segunda modalida- des da presente invenção. A figura 2 é um diagrama de circuito de um circuito de pixel in- cluído no dispositivo de exibição de acordo com a primeira modalidade da presente invenção. 20 A figura 3 um gráfico de tempo para o circuito de pixel mostrado na figura 2. A figura 4A é um diagrama que ilustra um estado do circuito de pixel mostrado na figura 2 antes da gravação. A figura 4B é um diagrama que ilustra um estado do circuito de 25 pixel mostrado na figura 2 na inicialização. A figura 4C é um diagrama que ilustra um estado do circuito de pixel mostrado na figura 2 durante a gravação. A figura 4D é um diagrama que ilustra um estado do circuito de pixel mostrado na figura 2 antes da iluminação. 30 A figura 4E é um diagrama que ilustra um estado do circuito de pixel mostrado na figura 2 após a iluminação. A figura 5 é um diagrama de circuito de um circuito de pixel in-
'\
cluído em um dispositivo de exibição de acordo com a segunda modalidade
- " da presente invenção.
A figura 6A é um diagrama que ilustra um estado do circuito de " pixel mostrado na figura 5 antes da gravação. 5 A figura 6B é um diagrama que ilustra um estado do circuito de - pixel mostrado na figura 5 na inicialização.
A figura 6C é um diagrama que ilustra um estado do circuito de pixel mostrado na figura 5 durante a gravação.
A figura 6D é um diagrama que ilustra um estado do circuito de - 10 pixel mostrado na figura 5 antes da iluminação.
A figura 6E é um diagrama que ilustra um estado do circuito de pixel mostrado na figura 5 após a iluminação.
A figura 7 é um diagrama de circuito de um circuito de pixel in- cluído em um dispositivo de exibição de acordo com um primeiro exemplo 15 modificado da presente invenção.
A figura 8 é um diagrama de circuito de um circuito de pixel in- cluído em um dispositivo de exibição de acordo com o segundo exemplo modificado da presente invenção.
A figura 9 é um diagrama de circuito de um circuito de pixel in- 20 cluido em um dispositivo de exibição de acordo com uma técnica convencio nal (primeiro exemplo). A figura 10 é um diagrama de circuito de um circuito de pixel in- cluído em um dispositivo de exibição de acordo com uma técnica convencio- nal (segundo exemplo). 25 MODO PARA EXECUTAR A INVENÇÃO Um dispositivo de exibição de acordo com primeira e segunda modalidades da presente invenção é descrito agora com referências aos desenhos.
O dispositivo de exibição de acordo com como modalidades é provido de um circuito de pixel que inclui um dispositivo ótico-elétrico, um 30 capacitor, um transistor de acionamento, e uma pluralidade de transistores de comutação.
O circuito de pixel inclui um dispositivo EL orgânico como o dispositivo ótico-eiétrico, e TFTs como o transistor de acionamento e os
-
9/22 7 transistores de comutação.
Os TFTS incluídos no circuito de pixel são feitos " de silício amorfo, silício micro-cristalino, lGZO, ou polissihcio de baixa tem- peratura, por exemplo.
Na descrição a seguir, n e m são inteiros não meno- "" res do que 2, i é um inteiro não menor do que 1 e não maior do que n, e j
5 não menor do que 1 e não maior do que m. - A figura 1 é um diagrama de blocos que ilustra uma configuração do dispositivo de exibição de acordo com a primeira e segunda modalidades da presente invenção.
Um dispositivo de exibição 1 mostrado na figura 1 é provido de uma pluralidade de circuitos de pixel Aij, um circuito de controle - 10 de exibição 2, um circuito acionador de porta 3, e um circuito acionador de fonte 4. Os circuitos de pixel Aij são cada um configurado por um transistor tipo canaI-N, e dispostos bi-dimensionalmente de modo que m circuitos são dispostos em cada linha e n circuitos são dispostos em cada coluna.
Cada linha dos circuitos de pixel Aij é provida de dois tipos de linhas de varredura 15 Gi e Ei, e cada coIuna dos circuitos de pixel Aij é provida de uma linha de dados sj.
Os circuitos de pixel Aij são dispostos respectivamente em interse- ções entre as linhas de varredura Gi e as linhas de dados sj.
As linhas de varredura Gi e Ei são conectadas ao circuito acio- nador de porta 3, e a linha de dados sj é conectada ao circuito acionador de 20 fonte 4. Potenciais das linhas de varredura Gi e Ei são controladas pelo cir- cuito acionador de porta 3, e um potencial da linha de dados sj é controlado pelo circuito acionador de fonte 4. Adicionalmente, embora não mostrado na figura 1, a fim de fornecer uma tensão fonte para os circuitos de pixel Aij, uma iinha de energia Vp e um catodo comum Vcom (alternativamente, um 25 anodo comum Vp e uma linha de energia Vcom) são fornecidos em uma á- rea na qual os circuitos de pixel Aij são dispostos.
O circuito de controle de exibição 2 fornece um sinal que habilita saída de porta GOE, um pulso de inicio Yl, e um relógio YCK para o circuito acionador de porta 3, e um pulso de início SP, um sincronismo CLK, dados 30 de exibição DA, a pulso de fecho LP, e um sinal que habilita uma saída de fonte SOE para o circuito acionador de fonte 4. O circuito acionador de porta 3 inclui um circuito registrador de deslocamento, um circuito de operação lógico, e uma memória temporária de amortecimento (todos os quais não são representados na figura). O cir- cuito registrador de deslocamento transfere sequencialmente o pulso de iní- " cio Yl em sincronização com o relógio YCK.
O circuito de operação lógico 5 executa uma operação Iógica entre um pulso fornecido por cada estágio no ~ 'circuito registrador de deslocamento e no sinal que habilita saída de porta GOE.
A salda do circuito de operação lógico é alimentada para as linhas de varredura Gi e Ei correspondentes através da memória temporária de amor- tecimento.
Desta maneira, o circuito acionador de porta 3 funciona como um · 10 circuito de acionamento de Iinha de varredura configurado para selecionar os circuitos de pixel Aij por linha usando as linhas de varredura Gi e Ei.
O circuito acionador de fonte 4 inclui um registrador de desloca- mento de m-bits 5, um registrador 6, um circuito de fecho 7, m conversores D/A 8, e m comutadores analógicos 9. O registrador de deslocamento 5 in- 15 clui m registradores de um-bit que são conectados em cascata.
O registrador de deslocamento 5 transfere sequencialmente o pulso de início SP em sin- cronização com o relógio CLK, e fornece um pulso de sincronização DLP de cada registrador.
Em uma sincronização de acordo com a saída do pulso de sincronização DLP, os dados de exibição DA são fornecidos para o registra- 20 dor 6. O registrador 6 armazena os dados de exibição DA de acordo com o pulso de sincronização DLP.
Em consequência da gravação dos dados de exibiçào DA para uma única linha no registrador 6, o circuito de controle de exibição 2 fornece o pulso de fecho LP para o circuito de fecho 7. Em con- sequência do armazenamento do pulso de fecho LP, o circuito de fecho 7 25 mantém os dados de exibição armazenados no registrador 6. Os conversores D/A 8 e os comutadores analógicos 9 são forne- cidos em correspondência às Iinhas de dados sj.
Cada conversor D/A 8 con- verte os dados de exibição mantidos pelo circuito de fecho 7 em uma tensão de sinal analógico.
Os comutadores analógicos 9 são fornecidos respectiva- 30 mente entre as saídas dos conversores D/A 8 e as Iinhas de dados sj.
Cada comutador analógico 9 é comutado entre um estado LIGADO e um estado DESLIGADO de acordo com o sinal que habilita saída de fonte SOE forneci-
do a partir do circuito de controle de exibição 2. Quando o sinal que habilita " saída de fonte SOE é de nível alto, o comutador analógico 9 está no estado LIGADO, e para cada linha de dados sj é fornecida a tensão de sinal analó-
" gico fornecida pelo conversor D/A 8 correspondente.
Quando o sinal que 5 habilita saida de fonte SOE é de nível baixo, o comutador analógico 9 está - no estado desligado, e cada linha de dados sj é passada para um estado de alta impedância.
Desta maneira, o circuito acionador de fonte 4 funciona co- mo um circuito de acionamento de linha de dados configurado para fornecer potenciais de acordo com os dados de exibição para as linhas de dados sj. . 10 Primeira Modalidade A figura 2 é um diagrama de circuito de um circuito de pixel in- cluído no dispositivo de exibição de acordo com a primeira modalidade da presente invenção.
Um circuito de pixel 100 mostrado na figura 2 é provido de um TFT acionador 10, TFTS comutadores 11 a 15, um capacitor 16, e um 15 dispositivo EL orgânico 17. O circuito de pixel 100 corresponde a cada um dos circuitos de pixel Aij na figura 1. Todos os TFTS acionadores 10 e os TFTS comutadores 11 a 15 são transistores tipo canal N.
O circuito de pixel 100 é conectado à linha de energia Vp, ao ca- todo comum Vcom, às linhas de varredura Gi e Ei, e à linha de dados sj. 20 Para a linha de energia Vp e o catodo comum Vcom, respectivamente, po- tenciais de fonte de alimentação constantes VDD e VSS são aplicados.
O catodo comum Vcom é um eletrodo comum, comum a todos os dispositivos EL orgânicos 17 dentro do dispositivo de exibição.
A Iinha de energia Vp funciona como um primeiro membro condutor, e o catodo comum Vcom fun- 25 ciona como um segundo membro condutor.
A Iinha de varredura Gi funciona como a primeira linha de varredura, e a linha de varredura Ei funciona como a segunda linha de varredura.
No circuito de pixel 100, o TFT comutador 15, o TFT acionador 10, e o dispositivo EL orgânico 17 são fornecidos em série em uma rota que 30 conecta a linha de energia Vp e o catodo comum Vcom, na ordem declarada de um lado da Iinha de energia Vp.
Mais especificamente, um terminal de dreno do TFT comutador 15 é conectado à linha de energia Vp, e um termi-
nal de fonte do TFT comutador 15 é conectado a um terminal de dreno do " TFT acionador 10. Um terminal de fonte do TFT acionador 10 é conectado a um terminal anodo do dispositivo EL orgãnico 17, e um terminal catodo do
" dispositivo EL orgânico 17 é conectado ao catodo comum Vcom.
Desta ma- 5 neira, no circuito de pixel 100, o dispositivo EL orgânico 17 é fornecido entre - o terminal de fonte do TFT acionador 10 e o catodo comum Vcom, e o termi- nal de dreno do TFT comutador 15 é conectado à linha de energia Vp.
Um eletrodo do capacitor 16 (um eletrodo no lado direito na figu- ra 2, e daqui em diante referenciado como um primeiro eletrodo) é conecta- - 10 do a um terminal de porta do TFT acionador 10- O TFT comutador 11 é for- necido entre o outro eletrodo do capacitor 16 (um eletrodo no lado esquerdo na figura 2, e daqui em diante referenciado como um segundo eletrodo) e a Iinha de dados sj.
O TFT comutador 12 é fornecido entre o terminal de porta e o terminal de dreno do TFT acionador 10. O TFT comutador 13 é fornecido 15 entre o terminal anodo do dispositivo EL orgânico 17 e o catodo comum Vcom.
Um terminal de dreno do TFT comutador 13 é conectado ao nó ao qual o terminal anodo do dispositivo EL orgânico 17 é conectado, e um ter- minal fonte do TFT comutador 13 é conectado ao catodo comum Vcom.
Des- ta maneira, o TFT comutador 13 é fornecido entre a linha de energia Vp e o 20 catodo comum Vcom em paralelo ao dispositivo EL orgânico 17. O TFT co- mutador 14 é fornecido entre o segundo eletrodo do capacitor 16 e a linha de energia Vp.
Os terminais de porta dos TFTS comutadores 11 a 13 são co- nectados à linha de varredura Gi, e os terminais de porta dos TFTS comuta- dores 14 e 15 são conectados à linha de varredura Ei. 25 A figura 3 é um gráfico de tempo para o circuito de pixel 100. A figura 3 mostra mudanças nos potenciais aplicados às linhas de varredura Gi e Ei e à Iinha de dados sj, e uma mudança em um potencial de porta Vg do TFT acionador 10. Na figura 3, um período de tempo durante o qual o poten- cial da linha de varredura Gi é de nível alto (um periodo de tempo a partir de 30 um momento t1 até um momento t3) corresponde a um único período hori- zontal.
A seguir, uma operação do circuito de pixel 100 é descrita com refe- rência a flgura 3 e figura 4A até figura 4E.
Antes do momento t1, o potencial da linha de varredura Gi é " controlado para ficar em nível baixo, e o potencial da linha de varredura Ei é controlado para ficar em nível alto.
Neste momento, os TFTS comutadores " 11 a 13 estão no estado LIGADO, e os TFTS comutadores 14 e 15 estão no 5 estado DESLIGADO.
Adicionalmente, o TFT acionador 10 também está no ~ estado DESLIGADO.
Portanto, uma corrente flui entre a linha de energia Vp e o catodo comum Vcom, passando através do TFT comutador 15, do TFT acionador 10, e do dispositivo EL orgânico 17, e isto faz com que o dispositi- vo EL orgânico 17 emita luz (vide figura 4A). . 10 No momento tl, quando o potencial da linha de varredura Gi muda para nível alto, os TFTS comutadores 11 a 13 são passados para o estado LIGADO.
Adicionalmente, a partir do momento tl até o momento t2, a linha de dados sj é controlada para ficar em alto estado de impedância.
Quando o TFT comutador 12 é passado para o estado LIGADO, uma corren- 15 te da linha de energia Vp flui através do TFT comutador 15 e do TFT comu- tador 12, e o potencial de porta Vg do TFT acionador 10 sobe até o potencial VDD da linha de energia Vp.
Adicionalmente, uma resistência do TFT comu- tador 13 é suficientemente menor do que uma resistência do dispositivo EL orgânico 17. Portanto, quando o TFT comutador 13 é passado para o estado 20 LIGADO, a corrente que fluiu através do dispositivo EL orgânico 17 flui atra- vés do TFT comutador 13 para o catodo comum Vcom, e isto desliga o dis- positivo EL orgânico 17 (ver figura 4B). Deve ser observado que a linha de dados sj é controlada para no estado de alta impedância neste momento, e portanto mesmo se o TFT comutador 11 é passado para o estado LIGADO, 25 uma corrente desnecessária não flui entre a linha de energia Vp e a linha de dados sj através do TFT comutador 14 e do TFT comutador 11. No momento t2, quando o potencial da linha de varredura Ei muda para nível baixo, os TFTS comutadores 14 e 15 são passados para o estado DESLIGADO.
Adicionalmente, durante um período a partir do mo- 30 mento t2 até o momento t3, um potencial de acordo com os dados de exibi- ção (daqui em diante referenciado como um potencial de dados Vda) é apli- cado à linha de dados sj.
Quando o TFT comutador 15 é passado para o estado DESLIGADO, a corrente que estava fluindo da linha de energia Vp " para de fluir, e uma corrente Ia flui entre o terminal de porta do TFT aciona-
dor 10 e o catodo comum Vcom, passando através do TFT comutador 12, do " TFT acionador 10, e do TFT comutador 13 (vide figura 4C). 5 Quando a corrente la flui, o potencial de porta Vg do TFT acio- ~ nador 10 cai.
Quando uma diferença de potencial entre a porta e a fonte do TFT acionador 10 se torna igual a uma tensão limite Vth do TFT acionador 10, o TFT acionador 10 é passado para o estado DESLIGADO, e a corrente la para de fluir.
Portanto, o potencial de porta Vg do TFT acionador 10 al- - 10 cança (VSS+Vth) um tempo após o momento t2, e para de cair após este ponto.
Adicionalmente, quando o potencial de dados Vda é aplicado à linha de dados sj, uma corrente flui da linha de dados sj para o segundo eletrodo do capacitor 16 através do TFT comutador 11. Portanto, o potencial 15 do segundo eletrodo do capacitor 16 se torna igual ao potencial de dados Vda.
Como resultado, um tempo após o momento t2, o potencial do primeiro eletrodo do capacitor 16 se torna igual a (VSS+Vth), e o potencial do segun- do eletrodo se torna Vda.
No momento t3, quando o potencial da linha de varredura Gi 20 muda para nível baixo, os TFTS comutadores 11 a 13 são passados para o estado DESLIGADO.
Neste momento, o capacitor 16 mantém a diferença de potencial (VSS+Vth-Vda) entre os eletrodos (vide figura 4D). Em um momento t4, quando o potencial da linha de varredura Ei muda para nível alto, os TFTS comutadores 14 e 15 são passados para o 25 estado LIGADO.
Quando o TFT comutador 14 é passado para o estado LI- GADO, uma corrente flui da Iinha de energia Vp para o segundo eletrodo do capacitor 16 através do TFT comutador 14, e o potencial do segundo eletro- do do capacitor 16 sobe até o potencial VDD da linha de energia Vp.
A dife- rença de potencial entre os eletrodos do capacitor 16 não muda antes e de- 30 pois do momento t4, e, portanto quando o potencial do segundo eletrodo do capacitor 16 muda de Vda para VDD, o potencial do primeiro eletrodo do capacitor 16 muda pela mesma quantidade (VOD-Vda). Portanto, o potencial de porta Vg do TFT acionador 10 muda de (VSS+Vth) para " {VSS+Vth+(VDD-Vda)}. Adicionalmente, como o TFT comutador 15 é passado para o es- " tado LIGADO, uma corrente lb flui entre a linha de energia Vp e o catodo 5 comum Vcom, passa através do TFT comutador 15, do TFT acionador 10, e - do dispositivo EL orgânico 17, e isto faz com que o dispositivo EL orgânico 17 emita Iuz (vide figura 4E). Quando o potencial de porta do TFT acionador 10 é Vg, e a tensão limite do TFT acionador 10 é Vth, uma quantidade da corrente lb é proporcional a (Vg-Vth)2. Adicionalmente, após o momento t4, - 10 o potencial de porta Vg do TFT acionador 10 é {VSS"Vth+(V0O-Vda)}. Consequentemente, a quantidade da corrente lb muda de acor- " do com o potencial de dados Vda, e não é dependente da tensão limite Vth do TFT acionador 10. Portanto, mesmo se a tensão limite Vth do TFT acio- nador 10 inclui variação, a quantidade da corrente lb que flui através do dis- 15 positivo EL orgânico 17 após o momento t4 permanece a mesma, e o dispo- sitivo EL orgânico 17 emite luz à luminância de acordo com os dados de exi- bição.
Portanto, acionando o circuito de pixel 100 de acordo com os tempos mostrado na figura 3, é possÍvel compensar a tensão limite do TFT aciona- dor 10 e fazer com que o dispositivo EL orgânico 17 emita luz a uma lumi- 20 nância desejada.
Como descrito acima, de acordo com o dispositivo de exibição desta modalidade, o potencial {VSS+Vth+(vDD-Vda)} que muda de acordo com o potencial de dados Vda e a tensão limite Vth do transistor de aciona- mento é fornecido para o terminal de porta do TFT acionador 10 usando os 25 TFTS comutadores 11, 12, 14, e 15, e de modo que é possivel fazer com que o dispositivo EL orgânico 17 emita luz a uma luminância desejada ao mesmo tempo em que compensa a tensão limite do TFT acionador 10. Adicional- mente, usando o TFT comutador 13, é possÍvel desligar o dispositivo EL or- gânico 17 enquanto o potencial de dados é gravado.
O TFT acionador 10 e 30 os TFTS comutadores 11 a 15 são cada um configurados por um transistor tipo canal-N, o terminal de portas dos TFTs comutadores 11 a 13 são conec- tados à linha de varredura Gi, e o terminal de portas dos TFTS comutadores
14 e 15 são conectados à linha de varredura Ei.
Consequentemente, é pos- " sÍvel obter um visor EL orgânico provido do circuito de pixel 100 que é confi- gurado por transistores tipo canal N, pode ser acionado usando dois tipos de
" linhas de varredura Gi e Ei, e é capaz de compensar a tensão Iimite do TFT 5 acionador 10. Além disso, aplicando um potencial de nível alto a uma Iinha de varredura Gi por um período de tempo predeterminado e um potencial de nível baixo a uma linha de varredura Ei um pouco após aquela, é possÍvel manter a diferença de potencial (VSS+Vth-Vda) que muda de acordo com o . 10 potencial de dados Vda e a tensão limite Vth do TFT acionador 10 entre os eletrodos do capacitor 16, e fornecer o potencial {VSS+Vth+(VDD-Vda)} para o terminal de porta do TFT acionador 10. Com isto, é possÍvel fazer com que o dispositivo EL orgânico 17 emita luz a uma luminância desejada ao mesmo tempo em que compensa a tensão limite do TFT acionador 10. Adicional- 15 mente, controlando a linha de dados sj para ficar em estado de impedância alta enquanto um potencial de nível alto está sendo fornecido para as linhas de varredura Gi e Ei, é possÍvel impedir que uma corrente desnecessária flua da linha de energia Vp para a linha de dados sj.
Além disso, conectando o terminal fonte do TFT comutador 13 ao catodo comum Vcom, é possÍvel 20 aplicar um potencial predeterminado ao terminal anodo do dispositivo EL orgânico 17 a partir do catodo comum Vcom sem fornecer uma nova linha de energia.
Sequnda Modalidade A figura 5 é um diagrama de circuito de um circuito de pixel in- 25 cluído no dispositivo de exibição de acordo com a segunda modalidade da presente invenção.
Um circuito de pixel 200 mostrado na figura 5 é provido de um TFT acionador 20, TFTS comutadores 21 a 25, um capacitor 26, e um dispositivo EL orgânico 27. O circuito de pixel 200 corresponde a cada um dos circuitos de pixel Aij na figura 1. Todos do TFT acionador 20 e dos TFTS 30 comutadores 21 a 25 são transistores tipo canal N.
O circuito de pixel 200 é conectado ao anodo comum Vp, a linha de energia Vcom, a Iinha de varredura Gi (primeira linha de varredura), a
*
. linha de varredura Ei (segundo linha de varredura), e a linha de dados sj.
Ao " anodo comum Vp e a linha de energia Vcom, respectivamente, são aplica- dos os potenciais de fonte de alimentação VDD e VSS constantes.
O anodo
" comum Vp é um eletrodo comum, comum a todos os dispositivos EL orgâni- 5 cos 27 dentro do dispositivo de exibição.
O anodo comum Vp funciona como - um primeiro membro condutor, e a linha de energia Vcom funciona como um segundo membro condutor.
No circuito de pixel 200, o dispositivo EL orgânico 27, o TFT co- mutador 25, e o TFT acionador 20 são fornecidos em série em uma rota que . 10 conecta o anodo comum Vp e a linha de energia Vcom na ordem declarada a partir de um lado do anodo comum Vp.
Mais especificamente, um terminal " anodo do dispositivo EL orgânico 27 é conectado ao anodo comum Vp, e o terminal catodo do dispositivo EL orgânico 27 é conectado a um terminal de dreno do TFT comutador 25. Um terminal fonte do TFT comutador 25 é co- 15 nectado a um terminal de dreno do TFT acionador 20, e um terminal fonte do TFT acionador 20 é conectado à linha de energia Vcom.
Desta maneira, no circuito de pixel 200, o dispositivo EL orgânico 27 é fornecido entre o termi- nal de dreno do TFT comutador 25 e do anodo comum Vp, e o terminal fonte do TFT acionador 20 é conectado à linha de energia Vcom. 20 Um eletrodo do capacitor 26 (um eletrodo no lado direito na figu- ra 5, e daqui em diante referenciado como um primeiro eletrodo) é conecta- do a um terminal de porta do TFT acionador 20. O TFT comutador 21 é for- necido entre o outro eletrodo do capacitor 26 (um eletrodo no lado esquerdo na figura 5, e daqui em diante referenciado como um segundo eletrodo) e a 25 linha de dados sj.
O TFT comutador 22 é fornecido entre o terminal de porta e o terminal de dreno do TFT acionador 20. O TFT comutador 23 é fornecido entre o terminal catodo do dispositivo EL orgânico 27 e o anodo comum Vp.
Um terminal fonte do TFT comutador 23 é conectado ao nó ao qual o termi- nal catodo do dispositivo EL orgânico 27 é conectado, e um terminal de dre- 30 no do TFT comutador 23 é conectado ao anodo comum Vp.
Desta maneira, o TFT comutador 23 é fornecido entre o anodo comum Vp e a linha de ener- gia Vcom em paralelo ao dispositivo EL orgânico 27. O TFT comutador 24 é
+
B 18/22 fornecido entre o segundo eletrodo do capacitor 26 e o anodo comum Vp. O " terminal de portas dos TFTS comutadores 21 a 23 são conectados à linha de varredura Gi, e o terminal de portas dos TFTS comutadores 24 e 25 são co- " nectados à linha de varredura Ei. 5 O circuito de pixel 200 ao mesmo tempo em que o circuito de pi- - xel 100 de acordo com a primeira modalidade (ver figura 3). No circuito de pixel 200, o potencial de porta do TFT acionador 20 é Vg. A seguir, uma ope- ração do circuito de pixel 200 é descrita com referência a figura 3 e figura 6A até figura 6E. - 10 Antes do momento tl, o potencial da linha de varredura Gi é controlado para ficar em nível baixo, e o potencial da linha de varredura Ei é controlado para ficar em nível alto. Neste momento, os TFTS comutadores 21 a 23 estão no estado LIGADO, e os TFTS comutadores 24 e 25 estão no estado DESLIGADO. Adicionalmente, o TFT acionador 20 também está no 15 estado DESLIGADO. Portanto, uma corrente flui entre o anodo comum Vp e a linha de energia Vcom, passando através do dispositivo EL orgânico 27, o TFT comutador 25, e o TFT acionador 20, e isto faz com que o dispositivo EL orgânico 27 emita luz (vide figura 6A). No momento tl, quando o potencial da linha de varredura Gi 20 muda para nível alto, os TFTs comutadores 21 a 23 são passados para o estado LIGADO. Adicionalmente, do momento t1 ao momento t2, a linha de dados sj é controlada para ficar em alto estado de impedãncia. Uma resis- tência do TFT comutador 23 é suficientemente menor do que uma resistên- cia do dispositivo EL orgânico 27. Portanto, quando o TFT comutador 23 é 25 passado para o estado LIGADO, a corrente que estava fluindo através do dispositivo EL orgânico 27 flui através do TFT comutador 23 a partir do ano- do comum Vp, e isto desliga o dispositivo EL orgânico 27 (vide figura 6B). Adicionalmente, quando o TFT comutador 22 é passado para o estado LI- GADO, uma corrente a partir do anodo comum Vp flui através do TFT comu- 30 tador 23, do TFT comutador 25, e do TFT comutador 22, e o potencial de porta Vg do TFT acionador 20 sobe até o potencial VDD do anodo comum Vp. Deve ser observado que a linha de dados sj é controlada para ficar em
+
19/22 t alto estado de impedância neste momento, e portanto mesmo se o TFT co- " mutador 21 for passado para o estado LIGADO, uma corrente desnecessária não flui entre o anodo comum Vp e a linha de dados sj através do TFT co-
W mutador 24 e o TFT comutador 21. 5 No momento t2, quando o potencial da linha de varredura Ei ~ muda para nível baixo os 'I F Is comutadores 24 e 25 são passados para o estado DESLIGADO.
Adicionalmente, durante um período a partir do mo- mento t2 ao momento t3, o potencial de dados Vda de acordo com os dados de exibição é aplicado para a linha de dados sj.
Quando o TFT comutador
- 10 25 é passado para o estado DESLIGADO, a corrente que estava fluindo do anodo comum Vp para de fluir, e uma corrente lc flui entre o terminal de por- " ta do TFT acionador 20 e a linha de energia Vcom, passando através do TFT comutador 22 e o TFT acionador 20 (vide figura 6C). Quando o corrente lc flui, o potencial de porta Vg do TFT acio-
15 nador 20 cai.
Quando uma diferença de potencial entre a porta e a fonte do TFT acionador 20 se torna igual à tensão limite Vth do TFT acionador 20, o TFT acionador 20 é passado para o estado DESLIGADO, e a corrente lc para de fluir.
Portanto, o potencial de porta Vg do TFT acionador 20 alcança
(VSS+Vth) um tempo apÓs o momento t2, e para de cair após este ponto 20 Adicionalmente, quando o potencial de dados Vda é aplicado pa- ra a linha de dados sj, uma corrente flui da Iinha de dados sj para o segundo eletrodo do capacitor 26 através do TFT comutador 21. Portanto, o potencial do segundo eletrodo do capacitor 26 se torna igual ao potencial de dados Vda.
Como resultado, um tempo após o momento t2, o potencial do primeiro
25 eletrodo do capacitor 26 se torna igual a (VSS+Vth), e o potencial do segun-
do eletrodo se torna Vda.
No momento t3, quando o potencial da linha de varredura Gi muda para nível baixo, os TFTS comutadores 21 a 23 são passados para o estado DESLIGADO.
Neste momento, o capacitor 26 mantêm a diferença
30 de potencial (VSS+Vth-Vda) entre os eletrodos (ver figura 6D). Em um momento t4, quando o potencial da linha de varredura Ei muda para nível alto, os TFTS comutadores 24 e 25 são passados para o
»
20/22 8 estado LIGADO.
Quando o TFT comutador 24 é passado para o estado LI- " GADO, uma corrente flui do anodo comum Vp para o segundo eletrodo do capacitor 26 através do TFT comutador 24, e o potencial do segundo eletro-
w do do capacitor 26 sobe até o potencial VDD do anodo comum Vp.
A dife- 5 rença de potencial entre os eletrodos do capacitor 26 não muda antes e a- pós o momento t4, e portanto quando o potencial do segundo eletrodo do capacitor 26 muda de Vda para VDD, o potencial do primeiro eletrodo do capacitor 26 muda pela mesma quantidade (VDD-Vda). Portanto, o potencial de porta Vg do TFT acionador 20 muda de (VSS+Vth) para .10 {VSS+Vth+(VDD-Vda)}. Adicionalmente, como o TFT comutador 25 é passado para o es- " tado LIGADO, uma corrente ld flui entre o anodo comum Vp e a linha de e- nergia Vcom, passando através do dispositivo EL orgânico 27, do TFT comu- tador 25, e do TFT acionador 20, e isto faz com que o dispositivo EL orgâni- 15 co 27 emita luz (vide figura 6E). Quando o potencial de porta do TFT acio- nador 20 é Vg, e a tensão limite do TFT acionador 20 é Vth, uma quantidade da corrente ld é proporcional a (Vg-Vth)2. Adicionalmente, após o momento t4, o potencial de porta Vg do TFT acionador 20 é {VSS"Vth"(VDD-Vda)}. Consequentemente, a quantidade da corrente ld muda de acor- 20 do com o potencial de dados Vda, e não é dependente da tensão iimite Vth do TFT acionador 20. Portanto, mesmo se a tensão limite Vth do TFT acio- nador 20 incluir variação, a quantidade da corrente ld que flui através o dis- positivo EL orgânico 27 apôs o momento t4 permanece a mesma, e o dispo- sitivo EL orgânico 27 emite luz a iuminância de acordo com os dados de exi- 25 bição.
Portanto, acionando o circuito de pixel 200 de acordo com os tempos mostrados na figura 3, é possÍvel compensar a tensão limite do TFT aciona- dor 20 e fazer com que o dispositivo EL orgânico 27 emita Iuz a uma lumi- nância desejada.
Como descrito acima, de acordo com o dispositivo de exibição 30 desta modalidade, de forma similar ao dispositivo de exibição de acordo com a primeira modalidade, é possÍvel obter um visor EL orgânico provido do cir- cuito de pixel 200 que é configurado por transistores tipo canal N, pode ser
V
21/22 :t acionado usando dois tipos de linhas de varredura Gi e Ei, e é capaz de " compensar a tensão limite do TFT acionador 20. Adicionalmente, conectan- do o terminal de dreno do TFT comutador 23 ao anodo comum Vp, é possÍ-
· vel aplicar um potencial predeterminado ao terminal catodo do dispositivo EL 5 orgânico 27 a partir do anodo comum Vp sem fornecer uma nova linha de ~ energia.
Deve ser observado que os exemplos modificados descritos a- baixo podem ser obtidos a partir do dispositivo de exibição de acordo com a primeira e segunda modalidades.
A figura 7 é um diagrama de circuito de um . 10 circuito de pixel incluído em um dispositivo de exibição de acordo com um primeiro exemplo modificado da presente invenção.
Um circuito de pixel 110 " . mostrado na figura 7 é obtido, modificando o circuito de pixel 100 de acordo com a primeira modalidade (figura 2) de modo que o terminal fonte do TFT comutador 13 é conectado a uma Iinha de energia constante Vref.
Um po- 15 tencial é aplicado à linha de energia constante Vref, de modo que a tensão aplicada ao dispositivo EL orgânico 17 é menor do que uma tensão Iimite para emissão de luz.
Para o circuito de pixel 100 mostrado na figura 2, a fim de conec- tar o terminal fonte do TFT comutador 13 ao catodo comum Vcom, é neces- 20 sário fornecer um contato para conectar a um eletrodo catodo do dispositivo EL orgânico 17 disposto em uma superfície de topo do substrato TFT, atra- vés de uma camada EL do dispositivo EL orgânico 17 fornecida em um lado de superfície superior do substrato TFT.
Portanto, um processo de fabrica- ção do dispositivo de exibição que tem o circuito de pixel 100 é complicado a 25 fim de fornecer o contato.
Ao contrário, no circuito de pixel 110 mostrado na figura 7, o terminal fonte do TFT comutador 13 é conectado à linha de energia constan- te Vref.
Como a linha de energia constante Vref é fornecida sobre o substra- to TFT, não é necessário ser fornecido contato para o circuito de pixel 110. 30 Portanto, de acordo com o dispositivo de exibição que tem o circuito de pixel 110, é possÍvel simplificar o processo de fabricação.
A figura 8 é um diagrama de circuito de um circuito de pixel in-
+ 22/22
F .
cIuído em um dispositivo de exibição de acordo com o segundo exemplo modificado da presente invenção. Um circuito de pixel 210 mostrado na figu- ra 8 é obtido através da modificação do circuito de pixel 200 de acordo com W a segunda modalidade (figura 5) de modo que o terminal de dreno do TFT 5 comutador 23 é conectado à linha de energia constante Vref. O dispositivo ~ de exibição que tem o circuito de pixel 210 o mesmo efeito vantajoso que o dispositivo de exibição que tem o circuito de pixel 110. Como descrito acima, de acordo com a presente invenção, é possÍvel fornecer um dispositivo de exibição que tem um circuito de pixel que . 10 é configurado por transistores tipo canal N e pode ser acionado usando dois tipos de linhas de varredura.
APLICABILIDADE INDUSTRIAL O dispositivo de exibição de acordo com a presente invenção é capaz de vantajosamente acionar um circuito de pixel configurado por tran- 15 sistores tipo canal N usando dois tipos de linhas de varredura, e portanto pode ser utilizado como um dispositivo de exibição acionado por corrente para um visor EL orgânico e semelhante.
LISTAGEM DE REFERÊNCIA 1 Dispositivo de exibição 20 2 Circuito de controle de exibição 3 Circuito acionador de porta 4 Circuito acionador de fonte 5 Registrador de deslocamento 6 Registrador 25 7 Circuito de Fecho 8 Conversor D/A 9 Comutador analógico 10, 20 TFT acionador 11 a 15, 21 a 25 TFTcomutador 30 16, 26 Capacitor 17, 27 Dispositivo EL Orgânico 100,110,200,210 Circuitodepixel

Claims (7)

b 1/3 :, REIVINDICAÇÕES
1. Dispositivo de exibição acionado por corrente caracterizado pelo fato de que compreende: > uma pluralidade de circuitos de pixel dispostos bi- 5 dimensionalmente e cada um configurado por um transistor tipo canaI-N; ~ uma pluralidade de primeiras linhas de varredura e uma pIurali- dade de segundas linhas de varredura, em que cada uma das primeiras e segundas Iinhas de varredura é fornecida para uma linha dos circuitos de pixel; . 10 uma pluralidade de linhas de dados cada uma fornecida para uma coluna dos circuitos de pixel; um circuito de acionamento de Iinha de varredura configurado para selecionar os circuitos de pixel por linha usando como primeiras e se- gundas linhas de varredura; e 15 um circuito de acionamento de linha de dados configurado para fornecer um potencial de dados de acordo com dados de exibição para a linha de dados, em que cada um dos circuitos de pixel inclui: um dispositivo ótico-elétrico fornecido entre um primeiro membro . 20 condutor ao qual um primeiro potencial de fonte de alimentação é aplicado e um segundo membro condutor ao qual um segundo potencial de fonte de alimentação ê aplicado; um transistor de acionamento fornecido entre o primeiro e se- gundo membro condutores em série com o dispositivo ótico-elétrico: 25 um capacitor que tem um primeiro eletrodo conectado a um ter- minal de porta do transistor de acionamento; um primeiro transistor de comutação fornecido entre um segun- do eletrodo do capacitor e a linha de dados; um segundo transistor de comutação fornecido entre o terminal 30 de porta e um terminal de dreno do transistor de acionamento; um terceiro transistor de comutação que tem um terminal condu- tor conectado a um nó ao qual um terminal do dispositivo ótico-elétrico é co-
b @ 2/3 L! r nectado; um quarto transistor de comutação fornecido entre o segundo eletrodo do capacitor e o primeiro membro condutor; e "L um quinto transistor de comutação fornecido entre o primeiro e 5 segundo membro condutores em série com o dispositivo ótico-elétrico e o + transistor de acionamento, e que tem um terminal fonte conectado ao termi- nal de dreno do transistor de acionamento, e terminal de portas do primeiro, segundo, e terceiro transistores de comutação são conectados à primeira linha de varredura, e terminal de ,. 10 portas do quarto e quinto transistores de comutação são conectados à se- : gunda linha de varredura.
2. Dispositivo de exibição, de acordo com a reivindicação 1, ca- racterizado pelo fato de queo dispositivo ótico-elétrico é fornecido entre um . terminal fonte do transistor de acionamento e o segundo membro condutor, e 15 um terminal de dreno do quinto transistor de comutação é conec- tado ao primeiro membro condutor.
3. Dispositivo de exibiçào, de acordo com a reivindicação 2, ca racterizado pelo fato de que um terminal fonte do terceiro transistor de comutação é conecta- 20 do ao segundo membro condutor.
4. Dispositivo de exibição, de acordo com a reivindicação 1, ca- racterizado pelo fato de que o dispositivo ótico-elétrico é fornecido entre um terminal de dre- no do quinto transistor de comutação e o primeiro membro condutor, e 25 um terminal fonte do transistor de acionamento é conectado ao segundo membro condutor.
5. Dispositivo de exibição, de acordo com a reivindicação 4, ca- racterizado pelo fato de que um terminal de dreno do terceiro transistor de comutação é co- 30 nectado ao primeiro membro condutor.
6. Dispositivo de exibição, de acordo com a reivindicação 1, ca- racterizado pelo fato que
>
3/3 f)
0 quando selecionado os circuitos de pixel, o circuito de aciona- mento de linha de varredura fornece um potencial de nlvel alto para a primei- ra linha de varredura por um período de tempo predeterminado, um potencial "7 de nível baixo para a segunda linha de varredura após fornecer o potencial 5 de nível alto para a primeira linha de varredura, e um potencial de nível alto ~ para a segunda Iinha de varredura após fornecer um potencial de nível baixo para a primeira linha de varredura, e o circuito de acionamento de linha de dados controla a linha de dados para ficar em um estado de alta impedância enquanto os potenciais .10 de nível alto estão sendo fornecidos para a primeira e segunda linhas de varredura, e fornece o potencial de dados para a linha de dados enquanto . ~ potencial de nível alto está sendo fornecido para a primeira linha de varredu- ra e o potencial de nível baixo está sendo fornecido para a segunda Iinha de varredura. 15 7. Dispositivo de exibição, de acordo com a reivindicação 1, ca- racterizado pelo fato de que o dispositivo ótico-elétrico é configurado por um dispositivo EL orgânico.
.< m w m7m3m m m e ! J
J j'5)j i|jíjj7i|
E m < "u P
I
I ( 0 C r l t m I V L g Q t t
V $ t ))'))-) j [ l 0 l 0 6 h
J
I """r"""r"""""" "" "" I 0 I í j i
B I f 0 j C â ( 4
L ! t
P 1 I j p I b 6
P ',~r~= í [ 1\ " : m : á C.J
B
I
Q 0
C
7 I m P 5|a|3)&| i ! EiE|5|Ls Llj eµod ap jopeuope ol!n3j!3
O cn a. -J < = àl 85
LLJ M
NJ O O CD >- >- Q) Q) "D b O gqj' N f âu -m 6 e
Si 100 Vp Ei 0 '"i l I i , )
J i""""""" r r t
Í g
I Ú
J ng. 2 ,,)i)'!'i,')j|"f1'))
I q V—j7 :
I e ¶ a f r e Vgom -J——l- 4 J q ¶ ¥
Ó l —k * Frg. 3 to tl t2 t3 t4 t6 0 t Numperíodo :: l l Ç l,l horizontal ,! i b
I I I Í k b I I
Ç l
I : I: r Gi l I: I I b l h ( L-'— +- _"1 I t I l t b $ "T" 1 b I :t l t F 0 í P f iI I ) Ei $ b ( ! l ;gj(j—j- Ü f j l [ ) r [ P $j W t 6 I t
I I voo-;j---- t
J
Í b k t
I t t l VSS+Vth Vg I t +(VD0-Vda) \ 0 l ! i/j .I VDO-Vda
I Y t ) } !
sm Si 100 Vp Ei(=^'o )' .- i' i j t, ll-, [ t r
I $ 1,
L i & 7
P 1 y 7 i I Ligado I r Fg. 4A I CLígado Desligado l f q $
I ) 'i";"i vL)i)jjg"°i i,
I ? t : G i (=Baixo) , : í l 0 I 0
I L—| Desligado t t I k t r 1
I : Vcoin I j y 1 ! b m O ?4 S1(=Hi-Z) 100 Vp Ei(:A|to h) --i !I í t m m t r L 0
V P
P r P b F/Ç 4B i
I
F : LigadQ Ligado I '""'° i ç f i I í r i I r r L t Ligado I Ligado q k r í ,
J ' VDD I VDD k
I Gi(= AK') : I i 1· 0 i i k V [ (
I B r t 0 Llgãic! t I l
K g
U ¢· Vcom q Ít l 'Gw wf A b w w
SJ (= Vda) 100 Vp m m ! K7. 4C "('""d ii ? ),,,,, ,,, n':") ')"")'°, '"Í) . :-| t — . Ô —
I a ?
V la , : b , Ligado , jj7 r",,, I Ligado t
L ¢
I ' k I I " Vda b Gi (= Alto ) : | 1 1 t 1 r $ q VDD 0 [ ~ VSS+Vth Ç
B G Ligado r
V T .I .q f Vcom m—:——i— ) 'r 1 ~ W L m O Si 100 Vp E i (= Baixo , ,-! : t .W.. ( !., I i
R I t h y Fg. 4D ;| ):,, ~ LF'"""° I! Des 'gacio Desligado 0
I
I
I Desfigado [ Desligado 0
T 1 5 Gi (=Baixo) , l 0 VSS+Vth-Vda 1
V b D«s!igado
V I
J }
K 6 Vcom —L--——l—
P I j t m ~ + — m ng. 4e 100 Vp si Ei(= Ajto )"7" r W ¥ ' t m —L t
Ç T h B 0 ? 1 J t $ f U 0 ¢ k Ligado q 4 Ç [ 4 V 0 8 h ) igad Desligado l f f lb I i Ó r Q
I Ç
T Desligado !
I Vda V
G ~ VDD J Gi (= Bajxa : Ç
I €
K I 0 0 b
I VsS+Vth ' t f ~VSS+Vth Desligado !
Í +(V0D-Vda) F
I J 0 u t
B C d Vgom I I ' f
Ç
D L- W W m 6110 Si 200 í"| Vp I i Il ' 4 I 0 """,.))) &md m ''m' 1 sj 200
F R,. ,A )"j " I 6
P jz) tÈi , J t
S [
C r|Ligado i r t
J
I P
I Ei (=Alto ) : T ¶ t P 3 l I Ligado Desfigado I k ¶
I f 0 k l { l DesligadQ k I VDD Ligado t
Ü
B G i (=Bâixo) : r l t Vcom : I r 8Wd r
S1(=Hi-Z) 200 íl 'P i è , , , F@t 6B ll r
V | u,.,, i t
P í C ;j rlLigadol C
Ç f 4 h k Ei(=Alto|) li l ,,,,,, u )
V
V d
J
I i Ligado V Ligadci 0 b : l VDD J VDD 0 t
L Gi (= Alto ) !
L I t 0 Vcom : I I ) k -I i Si (= Vda) 200 r-j , t ,
P : Vp , I Fijj- 6c i| I J|Z :gZ ! t í
U I
I 0 Desligado '
I I
I ! I
I Ei (=Baixo) ' E k 0 [ t l [ í Desligado Ligado k 8 I 8 I G l 4 lc q P f Ligado I 3 i Ligado , l !i VDD : j ' ~ Vda f 6 Gi(= Alto) : 0 l J
Ç Vcom ' L I ! 0 m l VDD ~ VSS+Vth sj 200 d Vp I í! I L :
V i Fg. 6D :l I T jD!.)gadQ ) 8 i i K
Ó
C I
I ( Desligado ) ( I 1 Ei (=Alto) ' Ligado í
Q E Desligado Desligado ! q l I ¢ t V &
V I
I t Desligado I r Desligado
B ) I
J I I 1 t VSS+Vth-Vdã 1 Gi (mãixo) , i
J r } Vcom : b — 6 si 200 i") Vp l , tí i,I ! ? q F@. 6E !) (
C r WsÍígado i t
P
I J t P [ P
P [ f Ligado l l 1 r ! t Ei (=Ajto ) ! b
I ¶ 1 Ligado Desligado 0
B ld : ) 0 d Desligado I Ú q Ligado k ' Vda 0 l T ~ VDD
C G j (= Baixo) :
C r
Ü Vcom '
F M $ VSS+Vth ~ VSS+Vth+(VO0-Vda)
si 110 Vp l, l-i " !) I 1 . . F'
I 5 "'"" j| t'i,6;$S I! 1 iI 1j1 I ll " r^,e-10 Il k 0
I ?
I 0 4 $
N gi :I
U
I 13 I I I; 0 h 17 i
I
Í
I Vcom. I l e
Í Vref lI 0
I £—q——e,46 ^ ' ' ' ~'^'~m "~~.%" ±wj±j si 21Q
I l Vref T" ( """"""'""""'""""""'"""L ""' """"""""" l lI Vp I t
I í 4 .t í ¥ 27fg 7h: b '1 $ EÍj;t 8 .! I I 25 l |23 I i ::...|))";i'rl) \) ,V, T Vcom :' 'l l 0 -Qjj 4
Gi Ri
VDD 82 ng. 9 84 Ei Mi i'i7.,
VSS R7. 10 Si -T- VDD "}, ,í ,)F '\"'° G'l i 9j , : 93 " q ^^" qf > G2i , 7 z—- j vss I -L Vint
BR112012000498-0A 2009-07-10 2010-04-28 dispositivo de exibição BR112012000498A2 (pt)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2009163246 2009-07-10
JP2009-163246 2009-07-10
PCT/JP2010/057556 WO2011004646A1 (ja) 2009-07-10 2010-04-28 表示装置

Publications (1)

Publication Number Publication Date
BR112012000498A2 true BR112012000498A2 (pt) 2020-08-11

Family

ID=43429072

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112012000498-0A BR112012000498A2 (pt) 2009-07-10 2010-04-28 dispositivo de exibição

Country Status (7)

Country Link
US (1) US8605077B2 (pt)
EP (1) EP2453432B1 (pt)
JP (1) JP5214030B2 (pt)
CN (1) CN102473376B (pt)
BR (1) BR112012000498A2 (pt)
RU (1) RU2494473C1 (pt)
WO (1) WO2011004646A1 (pt)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI557711B (zh) * 2011-05-12 2016-11-11 半導體能源研究所股份有限公司 顯示裝置的驅動方法
CN102654976B (zh) * 2012-01-12 2014-12-24 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
KR20140067583A (ko) * 2012-11-27 2014-06-05 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치 및 그 구동 방법
TW201426709A (zh) 2012-12-26 2014-07-01 Sony Corp 顯示裝置、顯示裝置之驅動方法及電子機器
CN103117040B (zh) * 2013-01-25 2016-03-09 北京大学深圳研究生院 像素电路、显示装置及显示驱动方法
CN103761950B (zh) * 2013-12-31 2016-02-24 深圳市华星光电技术有限公司 用于补偿液晶显示器的数据线阻抗的方法
US9490276B2 (en) * 2014-02-25 2016-11-08 Lg Display Co., Ltd. Display backplane and method of fabricating the same
CN104517577B (zh) * 2014-12-30 2016-10-12 深圳市华星光电技术有限公司 液晶显示装置及其栅极驱动器
CN104537994B (zh) * 2014-12-30 2017-04-12 深圳市华星光电技术有限公司 一种应用于平板显示器的goa驱动电路及平板显示器
CN104575393B (zh) * 2015-02-03 2017-02-01 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN104751798B (zh) 2015-04-10 2016-03-30 京东方科技集团股份有限公司 像素驱动电路、显示装置和像素驱动方法
CN104795034B (zh) * 2015-04-17 2018-01-30 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
CN105679250B (zh) * 2016-04-06 2019-01-18 京东方科技集团股份有限公司 一种像素电路及其驱动方法、阵列基板、显示面板和显示装置
JP6733361B2 (ja) * 2016-06-28 2020-07-29 セイコーエプソン株式会社 表示装置及び電子機器
JP2018036290A (ja) * 2016-08-29 2018-03-08 株式会社ジャパンディスプレイ 表示装置
CN106504701B (zh) * 2016-10-17 2019-04-30 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN107230451B (zh) * 2017-07-11 2018-01-16 深圳市华星光电半导体显示技术有限公司 一种amoled像素驱动电路及像素驱动方法
CN107274825B (zh) * 2017-08-18 2020-11-24 上海天马微电子有限公司 显示面板、显示装置、像素驱动电路及其控制方法
CN107492345A (zh) * 2017-08-29 2017-12-19 深圳市华星光电半导体显示技术有限公司 像素驱动电路及有机发光二极管显示器
WO2019180759A1 (ja) * 2018-03-19 2019-09-26 シャープ株式会社 表示装置およびその駆動方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5426447A (en) * 1992-11-04 1995-06-20 Yuen Foong Yu H.K. Co., Ltd. Data driving circuit for LCD display
KR100502912B1 (ko) * 2003-04-01 2005-07-21 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
JP5078223B2 (ja) 2003-09-30 2012-11-21 三洋電機株式会社 有機el画素回路
JP5121124B2 (ja) * 2005-03-28 2013-01-16 三洋電機株式会社 有機el画素回路
TW200540774A (en) * 2004-04-12 2005-12-16 Sanyo Electric Co Organic EL pixel circuit
JP4036209B2 (ja) * 2004-04-22 2008-01-23 セイコーエプソン株式会社 電子回路、その駆動方法、電気光学装置および電子機器
KR101142994B1 (ko) * 2004-05-20 2012-05-08 삼성전자주식회사 표시 장치 및 그 구동 방법
KR20060054603A (ko) * 2004-11-15 2006-05-23 삼성전자주식회사 표시 장치 및 그 구동 방법
KR100606416B1 (ko) * 2004-11-17 2006-07-31 엘지.필립스 엘시디 주식회사 유기전계발광 다이오드의 구동 장치 및 구동방법
EP1764770A3 (en) * 2005-09-16 2012-03-14 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method of display device
JP5013697B2 (ja) * 2005-10-19 2012-08-29 三洋電機株式会社 表示装置
KR100732828B1 (ko) 2005-11-09 2007-06-27 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
WO2007063662A1 (ja) * 2005-11-29 2007-06-07 Kyocera Corporation 画像表示装置
EP2026318B1 (en) * 2006-05-30 2014-08-20 Sharp Kabushiki Kaisha Electric current driving display device
US8289246B2 (en) 2006-06-15 2012-10-16 Sharp Kabushiki Kaisha Electric current driving type display device and pixel circuit
JP2008310075A (ja) 2007-06-15 2008-12-25 Panasonic Corp 画像表示装置
KR101030003B1 (ko) * 2009-10-07 2011-04-21 삼성모바일디스플레이주식회사 화소 회로, 유기 전계 발광 표시 장치, 및 그 구동 방법
KR101857808B1 (ko) * 2011-08-29 2018-05-15 엘지디스플레이 주식회사 스캔구동부와 이를 이용한 유기전계발광표시장치

Also Published As

Publication number Publication date
US8605077B2 (en) 2013-12-10
CN102473376B (zh) 2014-08-13
EP2453432B1 (en) 2017-02-15
RU2012104629A (ru) 2013-08-20
US20120105427A1 (en) 2012-05-03
CN102473376A (zh) 2012-05-23
JPWO2011004646A1 (ja) 2012-12-20
WO2011004646A1 (ja) 2011-01-13
JP5214030B2 (ja) 2013-06-19
EP2453432A1 (en) 2012-05-16
EP2453432A4 (en) 2012-06-13
RU2494473C1 (ru) 2013-09-27

Similar Documents

Publication Publication Date Title
BR112012000498A2 (pt) dispositivo de exibição
JP6894949B2 (ja) 表示装置
JP6322684B2 (ja) 表示装置
TW538649B (en) Active matrix type display apparatus and active matrix type organic electroluminescent display apparatus
CN105225630B (zh) 扫描驱动器和使用扫描驱动器的显示装置
CN103021333B (zh) 有机发光显示器的像素电路及其驱动方法
TWI246045B (en) Pixel circuit and display device
CN105321462A (zh) 显示设备
WO2016145693A1 (zh) Amoled像素驱动电路及像素驱动方法
CN104464615A (zh) 有机发光显示装置
US20040189585A1 (en) Shift register and display device having the same
CN106875895A (zh) 扫描驱动器、显示装置以及驱动显示装置的方法
CN109979394A (zh) 像素电路及其驱动方法、阵列基板及显示装置
TW201250657A (en) Organic light emitting diode pixel structure
US20210057458A1 (en) Display device and method of manufacturing the same
CN109036250A (zh) 显示基板、显示面板及驱动方法、显示装置
CN108777131A (zh) Amoled像素驱动电路及驱动方法
TW200427354A (en) Display device
TWI288902B (en) Active matrix organic light emitting diode (AMOLED) display, a pixel driving circuit, and a driving method thereof
CN100418123C (zh) 显示装置
CN110070831A (zh) 像素驱动电路及显示面板
CN109979395A (zh) 像素驱动电路及显示面板
US20240054959A1 (en) Transmission gate circuit, inverter circuit and gate driving circuit including the same
CN110070830A (zh) 像素驱动电路及显示面板
CN108231003A (zh) 像素电路及其驱动方法、有机电致发光器件、显示装置

Legal Events

Date Code Title Description
B06F Objections, documents and/or translations needed after an examination request according [chapter 6.6 patent gazette]
B06U Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette]
B11B Dismissal acc. art. 36, par 1 of ipl - no reply within 90 days to fullfil the necessary requirements
B350 Update of information on the portal [chapter 15.35 patent gazette]