CN105225630B - 扫描驱动器和使用扫描驱动器的显示装置 - Google Patents

扫描驱动器和使用扫描驱动器的显示装置 Download PDF

Info

Publication number
CN105225630B
CN105225630B CN201510319625.9A CN201510319625A CN105225630B CN 105225630 B CN105225630 B CN 105225630B CN 201510319625 A CN201510319625 A CN 201510319625A CN 105225630 B CN105225630 B CN 105225630B
Authority
CN
China
Prior art keywords
transistor
connect
electrode
nodes
grades
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510319625.9A
Other languages
English (en)
Other versions
CN105225630A (zh
Inventor
沈多惠
崔贞美
张亨旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN105225630A publication Critical patent/CN105225630A/zh
Application granted granted Critical
Publication of CN105225630B publication Critical patent/CN105225630B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

公开了扫描驱动器和使用扫描驱动器的显示装置。该显示装置包括:显示面板;数据驱动器,其被构造成向所述显示面板供应数据信号;扫描驱动器,其形成在所述显示面板的非显示区中,包括由多个级组成的移位寄存器和形成在所述显示面板外部的电平移位器,并且被构造成使用所述移位寄存器和所述电平移位器向所述显示面板供应扫描信号。所述扫描驱动器包括:传感器电路单元,其被构造成感测内部和外部环境条件并且基于感测到的结果产生补偿电路控制信号;补偿电路单元,其响应于所述补偿电路控制信号,产生用于补偿所述多个级的输出的补偿信号。

Description

扫描驱动器和使用扫描驱动器的显示装置
本申请要求2014年6月13日提交的韩国专利申请No.10-2014-0072184的权益,该专利申请出于所有目的以引用方式并入本文,如同在本文中完全阐明。
技术领域
本发明的实施方式涉及扫描驱动器和使用扫描驱动器的显示装置。
背景技术
随着信息技术的发展,作为用户与信息之间的界面介质的显示装置的市场正日益增长。因此,广泛使用诸如有机发光显示器(OLED)、液晶显示器(LCD)和等离子体显示面板(PDP)的显示装置。
在上述显示装置之中,例如,LCD或OLED包括具有布置成矩阵的多个子像素的显示面板和用于驱动显示面板的驱动器。驱动器包括用于向显示面板供应扫描信号(或选通信号)的扫描驱动器、用于向显示面板供应数据信号的数据驱动器等。
这种显示装置在扫描信号和数据信号被供应到布置成矩阵形式的子像素时,根据所选择的子像素的发光来显示图像。
输出扫描信号的扫描驱动器被分类成:外部扫描驱动器,其在显示面板的外部基板上安装成集成电路形式;嵌入式扫描驱动器,其以通过薄膜晶体管工序形成的板内选通(GIP)的形式形成在显示面板中。嵌入式扫描驱动器由非晶硅或氧化物薄膜晶体管组成。
然而,在传统嵌入式扫描驱动器的情况下,当在极端环境条件下执行操作评价时由于元件(电路中包括的薄膜晶体管)的特性劣化,导致难以确保可靠性。因此,必须提高嵌入式扫描驱动器的可靠性。
发明内容
本发明的实施方式提供了一种显示装置,该显示装置包括:显示面板;数据驱动器,其被构造成向所述显示面板供应数据信号;扫描驱动器,其形成在所述显示面板的非显示区中,包括由多个级组成的移位寄存器和形成在所述显示面板外部的电平移位器,并且被构造成使用所述移位寄存器和所述电平移位器向所述显示面板供应扫描信号,其中,所述扫描驱动器包括:传感器电路单元,其被构造成感测内部和外部环境条件并且基于感测到的结果产生补偿电路控制信号;补偿电路单元,其被构造成响应于所述补偿电路控制信号,产生用于补偿所述多个级的输出的补偿信号。
本发明的另一个实施方式提供了一种扫描驱动器,该扫描驱动器包括:电平移位器;移位寄存器,其包括基于从所述电平移位器输出的信号和电力来产生扫描信号的多个级;传感器电路单元,其被构造成感测所述移位寄存器的内部和外部环境条件并且基于感测到的结果产生补偿电路控制信号;补偿电路单元,其响应于所述补偿电路控制信号产生补偿信号以补偿所述多个级的输出。
附图说明
附图被包括以提供对本发明的进一步理解,并入且构成本说明书的部分,附图示出本发明的实施方式并且与描述一起用于说明本发明的原理。
图1是显示装置的框图。
图2示出图1中示出的子像素的构造。
图3示出根据本发明的第一实施方式的嵌入式扫描驱动器的级的构造。
图4示出根据第一比较例的嵌入式扫描驱动器的第N级的示例性电路构造。
图5是示出当在极端环境条件下测试图4中示出的电路时的阈值电压漂移的曲线图。
图6示出根据第一实施方式的嵌入式扫描驱动器的第N级的示例性电路构造。
图7示出图6中示出的电路的驱动波形。
图8示出根据第一实施方式的第一修改形式的嵌入式扫描驱动器的第N级的示例性电路构造。
图9示出根据第一实施方式的第二修改形式的嵌入式扫描驱动器的第N级的示例性电路构造。
图10示出根据第二比较例的嵌入式扫描驱动器的第N级的示例性电路构造。
图11示出根据第二实施方式的嵌入式扫描驱动器的第N级的示例性电路构造。
图12示出根据第三比较例的嵌入式扫描驱动器的第N级的示例性电路构造。
图13示出根据第三实施方式的嵌入式扫描驱动器的第N级的示例性电路构造。
具体实施方式
现在,将详细参照本发明的实施方式,在附图中示出这些实施方式的示例。
第一实施方式
图1是显示装置的框图并且图2是图1中示出的子像素的构造。
如图1中所示,显示装置包括显示面板100、时序控制器110、数据驱动器120和扫描驱动器130和140。
显示面板100包括与数据线DL和与数据线DL交叉的扫描线GL连接的子像素。显示面板100包括其中形成子像素的显示区100A和其中形成信号线、焊盘等的显示区100A外部的非显示区100B。显示面板100可被实现为LCD、OLED、电泳显示器(EPD)等。
参照图2,一个子像素SP包括:开关晶体管SW,其与扫描线G1和数据线DL1连接;像素电路PC,其根据响应于通过开关晶体管SW提供的扫描信号而供应的数据信号DATA进行操作。根据像素电路PC的构造,子像素构成包括液晶元件的LCD面板、包括有机发光元件的OLED面板等。
当显示面板100是LCD面板时,显示面板100以TN(扭曲向列)模式、VA(垂直取向)模式、IPS(面内切换)模式、FFS(边缘场切换)模式或ECB(电控双折射)模式实现。当显示面板100是OLED面板时,显示面板100以顶部发射模式、底部发射模式或双发射模式实现。
时序控制器110通过与视频板连接的LVDS或TMDS接口电路接收诸如垂直同步信号、水平同步信号、数据使能信号和点时钟信号的时序信号。时序控制器110基于输入到它的时序信号,产生用于控制数据驱动器120和扫描驱动器130和140的操作时序的时序控制信号。
数据驱动器120包括多个源驱动集成电路(IC)。源驱动IC从时序控制器110接收数据信号DATA和源时序控制信号DDC。源驱动IC响应于源时序控制信号DDC将数据信号DATA从数字信号转换成模拟信号并且通过显示面板100的数据线DL供应模拟信号。通过COG(玻璃上芯片)或TAB(带式自动焊接)工序将源驱动IC连接到显示面板100的数据线DL。
扫描驱动器130和140包括电平移位器130和移位寄存器140。扫描驱动器130和140形成为板内选通(GIP)结构,在GIP结构中,分别形成电平移位器130和移位寄存器140。
电平移位器130以IC形式形成在与显示面板100连接的外部基板上。电平移位器130在时序控制器11的控制下,将通过时钟信号线CLK、起始信号线VST、重置信号线VRST、高电平电力线VDD_A和低电平电力线VSS供应的信号和电力的电平移位,接着将信号和电力提供到移位寄存器140。
移位寄存器140以GIP结构中的薄膜晶体管的形式形成在显示面板100的非显示区100B中。移位寄存器140由响应于从电平移位器130供应的信号和电力而移位和输出扫描信号的各级构成。移位寄存器140中包括的各级通过输出端顺序地输出扫描信号。
在以电平移位器130和移位寄存器分别形成这样的方式形成的上述嵌入式扫描驱动器中,移位寄存器140是通过氧化物或非晶硅薄膜晶体管等实现的。氧化膜薄膜晶体管具有优异的电流传递特性,因此,相比于非晶硅薄膜晶体管,电路尺寸可减小。因为非晶硅薄膜晶体管的阈值电压可保持一致,所以相比于氧化物薄膜晶体管,非晶硅薄膜晶体管具有针对应力偏置的优异的阈值电压恢复特性。
然而,嵌入式扫描驱动器的问题在于,当在极端环境条件(90℃或更高温度的高温或-30℃或更高温度的低温,1000小时或更长)下执行驱动评价时由于元件(电路中包括的薄膜晶体管)的特性劣化,导致难以确保可靠性。因此,在本发明的第一实施方式中,如下所述地实现能够确保极端环境条件下嵌入式扫描驱动器的可靠性的电路。
将描述能够确保极端环境条件下的可靠性的嵌入式扫描驱动器。
图3示出根据本发明的第一实施方式的嵌入式扫描驱动器的级的构造,图4是根据第一比较例的嵌入式扫描驱动器的第N级的电路图,图5是示出当在极端环境条件下测试图4中示出的电路时的阈值电压漂移的曲线图。图6是根据第一实施方式的嵌入式扫描驱动器的第N级的电路图并且图7示出图6中示出的电路的驱动波形。
如图3中所示,根据本发明的第一实施方式的嵌入式扫描驱动器包括构成移位寄存器的多个级STG[n]至STG[n+2]和传感器电路单元145。这多个级STG[n]至STG[n+2]包括结合传感器电路单元145操作的补偿电路单元147。
级STG[n]至STG[n+2]进行操作,以响应于通过时钟信号线CLK[n]至CLK[n+2]、重置信号线VRST、起始信号线VST、高电平电力线VDD_A和一条或多条低电平电力线VSS供应的信号和电力,输出扫描信号。
时钟信号线CLK[n]至CLK[n+2]被构造成发送具有不同相位(诸如,3个相位、4个相位和6个相位)的时钟信号。重置信号线VRST被构造成响应于时钟信号,发送具有不同相位(诸如,2个相位、4个相位和6个相位)的一个全局重置信号或多个重置信号。高电平电力线VDD_A被构造成每n秒(n是等于或大于1的整数)在逻辑高和逻辑低之间交替的电压、一直保持逻辑高的电压、在特定状态下变成逻辑高或逻辑低的电压等。一条或多条低电平电力线VSS被构造成发送与地电压或低于地电压的负电压对应的电压。
第N级STG[n]响应于通过第N时钟信号线CLK[n]、重置信号线VRST、起始信号线VST、高电平电力线VDD_A和低电平电力线VSS供应的信号和电力进行操作。第N级STG[n]通过其输出端VG_OUT[n]输出第N扫描信号。
第(N+1)级STG[n+1]响应于通过第(N+1)时钟信号线CLK[n+1]、重置信号线VRST、高电平电力线VDD_A和低电平电力线VSS供应的信号和电力进行操作。第(N+1)级STG[n+1]通过其输出端VG_OUT[n+1]输出第(N+1)扫描信号。
第(N+2)级STG[n+2]响应于通过第(N+2)时钟信号线CLK[n+2]、重置信号线VRST、高电平电力线VDD_A和低电平电力线VSS供应的信号和电力进行操作。第(N+2)级STG[n+2]通过其输出端VG_OUT[n+2]输出第(N+2)扫描信号。
级STG[n]至STG[n+2]的输出端和输入端相连,使得级STG[n]至STG[n+2]基于通过之前级或之后级的输出端输出的扫描信号进行操作。例如,第(N+1)级STG[n+1]可连接到第N级STG[n]的输出端VG_OUT[n],以使用第N扫描信号作为施加到其输入端的起始信号。第(N+2)级STG[n+2]可连接到第(N+1)级STG[n+1]的输出端VG_OUT[n+1],以使用第(N+1)扫描信号作为施加到其输入端的起始信号。
另外,级STG[n]至STG[n+2]的输出端和输入端相连,使得级STG[n]至STG[n+2]基于通过后一级的输出端(例如,VG_OUT[n+1])或该后一级之后的级的输出端(VG_OUT[n+2])输出的扫描信号进行操作。例如,第N级STG[n]可连接到第(N+1)级STG[n+1]的输出端VG_OUT[n+1],以使用第(N+1)扫描信号作为其输入端的稳定信号(或重置信号)。另外,第N级STG[n]可连接到第(N+2)级STG[n+2]的输出端VG_OUT[n+2],以使用第(N+2)扫描信号作为其输入端的稳定信号(或重置信号)。
根据本发明的第一实施方式的嵌入式扫描驱动器包括传感器电路单元145和补偿电路单元147,补偿电路单元147与传感器电路单元145结合进行操作,以确保极端环境条件下的稳定性。
补偿电路单元147被包括在级STG[n]至STG[n+2]中。补偿电路单元147由晶体管组成。也就是说,补偿电路单元147以与级STG[n]至STG[n+2]相同的GIP结构构成并且包括在各级中。传感器电路单元145分别在各级之外构成(例如,上面安装有电平移位器130的外部基板)。也就是说,传感器电路单元145由IC等组成并且设置于各级的外部。
将通过比较第一比较例和第一实施方式的第N级的电路构造来详细描述为了确保可靠性而添加的电路。
第一比较例
如图4中所示,根据第一比较例的嵌入式扫描驱动器的第N级包括扫描方向控制器T1、T3N、节点控制器T3R、T3a、T4Aa、T5Fa、T5QIa、T5Qa、T3b、T4Ab、T5Fb、T5QIb、T5Qb和输出控制器T6、T7a、T7b。现在,将描述第N级的电路构造。
扫描方向控制器T1、T3N将第N级的扫描信号的移位方向设置成正向或反向方向。节点控制器T3R、T3a、T4Aa、T5Fa、T5QIa、T5Qa、T3b、T4Ab、T5Fb、T5QIb、T5Qb将第N级的Q节点Q、奇数QB节点QB_O和偶数QB节点QB_E充电或放电。输出控制器T6、T7a、T7b通过第N级的输出端VG_OUT[n]输出处于扫描高电压的扫描信号或处于扫描低电压的扫描信号。
在被实现为上述电路的嵌入式扫描驱动器中,晶体管T3a、T3b、T7a和T7b在1帧期间保持充电状态(除了Q节点Q被充电(或导通)的时间外),以控制第N级的输出端VG_OUT[n]的输出,使其成为低电平电压。因此,被长时间持续施加高偏置电压的晶体管T3a、T3b、T7a和T7b保持操作状态,因此其特性劣化。
同时,晶体管特性取决于偏置电压、应力时间、操作环境(温度等)。例如,长时间保持充电状态的第三晶体管T3和第七晶体管T7(对应于T3a、T3b、T7a和T7b)相比于其它晶体管由于偏置温度应力(BTS)而具有大阈值电压(Vh)。图5示出当第一比较例的嵌入式扫描驱动器在60℃下操作1500小时时出现的阈值电压漂移。
当第一比较例的嵌入式扫描驱动器在极端环境条件下(90℃或更高温度的高温/-30℃或更低温度的低温,1000小时)操作时,因为上述特性,所以由于根据长时间高温下操作的晶体管劣化而导致出现阈值电压漂移。当第三晶体管T3(T3a和T3b)由于阈值电压漂移而没有正确操作时,Q节点Q悬浮并且根据时钟信号产生多个信号。也就是说,第六晶体管T6没有正确充电,因此在第N级的输出端VG_OUT[n]产生无用的多个输出。
第一实施方式
如图6中所示,根据第一实施方式的嵌入式扫描驱动器的第N级包括扫描方向控制器T1、T3N、节点控制器T3R、T3a、T4Aa、T5Fa、T5QIa、T5Qa、T3b、T4Ab、T5Fb、T5QIb、T5Qb、输出控制器T6、T7a、T7b和补偿电路单元T3L、T4AL、T5QL、T5L。现在,将简要描述第N级的电路构造。
扫描方向控制器T1、T3N将第N级的扫描信号的移位方向设置成正向或反向方向。节点控制器T3R、T3a、T4Aa、T5Fa、T5QIa、T5Qa、T3b、T4Ab、T5Fb、T5QIb、T5Qb将第N级的Q节点Q、奇数QB节点QB_O和偶数QB节点QB_E充电或放电。输出控制器T6、T7a、T7b通过第N级的输出端VG_OUT[n]输出处于扫描高电压的扫描信号或处于扫描低电压的扫描信号。补偿电路单元T3L、T4AL、T5QL、T5L在嵌入式扫描驱动器处于极端环境条件下时控制补偿QB节点QB_L,以补偿第N级的输出端VG_OUT[n]的输出。
扫描方向控制器包括第一晶体管T1和第三晶体管T3N。第一晶体管T1具有:栅极,其连接到第一输入端VST;第一电极,其连接到被通过其供应正向电压的第一高电平电力线VDD_F;第二电极,其连接到Q节点Q。第一晶体管T1响应于通过第一输入端VST供应的信号和通过第一高电平电力线VDD_F供应的正向电压,将Q节点Q充电或放电。当第一晶体管T1导通时,第N级的扫描信号的移位方向被设置成正向方向。
第三晶体管T3N具有:栅极,其连接到第二输入端VNEXT;第一电极,其连接到被通过其供应反向电压的第二高电平电力线VDD_R;第二电极,其连接到Q节点Q。第一晶体管T3N响应于通过第一输入端VNEXT供应的信号和通过第二高电平电力线VDD_R供应的反向电压,将Q节点Q充电或放电。当第三晶体管T3N导通时,第N级的扫描信号的移位方向被设置成反向方向。
节点控制器包括晶体管T3R、T3a、T4Aa、T5Fa、T5QIa、T5Qa、T3b、T4Ab、T5Fb、T5QIb和T5Qb。晶体管T3R、T3a和T3b控制Q节点Q,晶体管T4Aa、T5Fa、T5QIa和T5Qa控制奇数QB节点QB_O,晶体管T4Ab、T5Fb、T5QIb和T5Qb控制偶数QB节点QB_E。
第三晶体管T3R具有:栅极,其连接到第三输入端VRST;第一电极,其连接到低电平电力线VSS;第二电极,其连接到Q节点Q。第三晶体管T3R响应于通过第三输入端VRST供应的重置信号,将Q节点Q放电。当第三晶体管T3R导通时,Q节点Q被放电(或重置)成与地电压或低于地电压的负电压对应的电压。
晶体管T3a具有:栅极,其连接到奇数QB节点QB_O;第一电极,其连接到低电平电力线VSS;第二电极,其连接到Q节点Q。当晶体管T3a导通时,Q节点Q被放电至与地电压或低于地电压的负电压对应的电压。
晶体管T4Aa具有:栅极和第一电极,其连接到第三高电平电力线VDD_O;第二电极,其连接到奇数QB节点QB_O。当晶体管T4Aa导通时,奇数QB节点QB_O被充电至第三高电平电压或被放电。
晶体管T5Fa具有:栅极,其连接到第一输入端VST;第一电极,其连接到第二高电平电力线VDD_R;第二电极,其连接到奇数QB节点QB_O。当晶体管T5Fa导通时,奇数QB节点QB_O被充电至第二高电平电压或被放电。
晶体管T5QIa具有:栅极,其连接到第四高电平电力线VDD_E;第一电极,其连接到低电平电力线VSS;第二电极,其连接到奇数QB节点QB_O。当晶体管T5QIa导通时,奇数QB节点QB_O被放电至低电平电压。
晶体管T5Qa具有:栅极,其连接到Q节点Q;第一电极,其连接到低电平电力线VSS;第二电极,其连接到奇数QB节点QB_O。当晶体管T5Qa导通时,奇数QB节点QB_O被放电至低电平电压。
晶体管T3b具有:栅极,其连接到偶数QB节点QB_E;第一电极,其连接到低电平电力线VSS;第二电极,其连接到Q节点Q。当晶体管T3b导通时,Q节点Q被放电至与地电压或低于地电压的负电压对应的电压。
晶体管T4Ab具有:栅极和第一电极,其连接到第四高电平电力线VDD_E;第二电极,其连接到偶数QB节点QB_E。当晶体管T4Ab导通时,偶数QB节点QB_E被充电至第四高电平电压或被放电。
晶体管T5Fb具有:栅极,其连接到第一输入端VST;第一电极,其连接到第二高电平电力线VDD_R;第二电极,其连接到偶数QB节点QB_E。当晶体管T5Fb导通时,偶数QB节点QB_E被充电至第二高电平电压或被放电。
晶体管T5QIb具有:栅极,其连接到第三高电平电力线VDD_O;第一电极,其连接到低电平电力线VSS;第二电极,其连接到偶数QB节点QB_E。当晶体管T5QIb导通时,偶数QB节点QB_E被放电至低电平电力。
晶体管T5Qb具有:栅极,其连接到Q节点Q;第一电极,其连接到低电平电力线VSS;第二电极,其连接到偶数QB节点QB_E。当晶体管T5Qb导通时,偶数QB节点QB_E被放电至低电平电压。
输出控制器包括用作上拉晶体管的第六晶体管T6和用作下拉晶体管的晶体管T7a和T7b。第六晶体管T6输出处于扫描高电压的扫描信号并且晶体管T7a和T7b输出处于扫描低电压的扫描信号。
第六晶体管T6具有:栅极,其连接到Q节点Q;第一电极,其连接到时钟信号线CLK;第二电极,其连接到输出端VG_OUT[n]。当Q节点Q被充电时,第六晶体管将通过时钟信号线CLK供应的信号作为扫描信号输出。
晶体管T7a具有:栅极,其连接到奇数QB节点QB_O;第一电极,其连接到低电平电力线VSS;第二电极,其连接到输出端VG_OUT[n]。当奇数QB节点QB_O被充电时,晶体管T7a将通过低电平电力线VSS供应的电压作为扫描信号输出。
晶体管T7b具有:栅极,其连接到偶数QB节点QB_E;第一电极,其连接到低电平电力线VSS;第二电极,其连接到输出端VG_OUT[n]。当偶数QB节点QB_E被充电时,晶体管T7b将通过低电平电力线VSS供应的电压作为扫描信号输出。
如图7中所示,根据第一实施方式的嵌入式扫描驱动器的第N级可响应于时钟信号CLK、起始信号VST、高电平电压VDD、第三高电平电压VDD_ODD、第四高电平电压VDD_EVEN和下一级信号VNEXT进行操作。然而,本发明不限于此。
具体地,时钟信号CLK被供应作为一个水平操作的时钟信号。高电平电压VDD保持逻辑高状态。第三高电平电压VDD_ODD每n秒(n是等于或大于2的整数)在逻辑高和逻辑低之间交替。第四高电平电压VDD_EVEN每n秒(n是等于或大于2的整数)在逻辑低和逻辑高之间交替。也就是说,奇数QB节点QB_ODD和偶数QB节点QB_EVEN在第三高电平电压VDD_ODD和第四高电平电压VDD_EVEN的作用下交替操作。
第N级的Q节点Q的电压在第一晶体管T1和第六晶体管T6的作用下自举。从第N级的输出端VG_OUT[n]输出的扫描信号在1H周期内根据第六晶体管T6被作为逻辑高信号输出并且根据晶体管Ta或Tb保持逻辑低电平(T7O(E))。
奇数或偶数QB节点QB_O(E)的电压充电状态由晶体管T5Fa、T5Fb、T5QIb、T5Qa、T5Qb和T3N限定。下一级信号VNEXT在从时钟信号CLK起的至少1H周期之后的1H周期内保持逻辑高。
补偿电路单元T3L、T4AL、T5QL、T7L在嵌入式扫描驱动器处于极端环境条件下时控制补偿QB节点QB_L,以通过结合传感器电路单元145的操作来补偿输出端VG_OUT[n]的输出。
根据本发明的第一实施方式,传感器电路单元145由被单独电源VDD独立驱动的温度传感器TS组成。温度传感器TS感测嵌入式扫描驱动器是否处于极端环境条件。这里,温度传感器TS在嵌入式扫描驱动器(特别地,移位寄存器)暴露于高于-30℃的温度时通过其输出端输出补偿电路控制信号。然后,补偿电路单元T3L、T4AL、T5QL、T7L响应于补偿电路控制信号输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。
补偿电路单元T3L、T4AL、T5QL、T7L对应于控制奇数QB节点QB_O或偶数QB节点QB_E的电路或者由比构成该电路的晶体管的数量少一个的多个晶体管组成。补偿电路单元T3L、T4AL、T5QL、T7L结合传感器电路单元145进行操作,使得补偿电路单元在传感器电路单元145的控制下进行操作。例如,补偿电路单元包括晶体管T3L、T4AL、T5QL和T7L。这里,当补偿电路单元由比构成用于控制奇数QB节点QB_O或偶数QB节点QB_E的电路的晶体管的数量少一个的晶体管组成时,电路复杂度可降低。然而,当补偿电路单元被实现为对应于用于控制奇数QB节点QB_O或偶数QB节点QB_E的电路时,电路可稳定操作,因此操作可靠性可提高。将描述晶体管T3L、T4AL、T5QL和T7L。
晶体管T3L具有:栅极,其连接到补偿QB节点QB_L;第一电极,其连接到低电平电力线VSS;第二电极,其连接到Q节点Q。晶体管T3L响应于补偿QB节点QB_L的充电或放电状态,将Q节点Q放电。
晶体管T4AL具有:栅极和第一电极,其连接到与传感器电路单元145的输出端连接的第五输入端VDD_L;第二电极,其连接到补偿QB节点QB_L。晶体管T4AL响应于通过第五输入端VDD_L供应的补偿电路控制信号将补偿QB节点QB_L充电或放电。
晶体管T5QL具有:栅极,其连接到Q节点Q;第一电极,其连接到低电平电力线VSS;第二电极,其连接到补偿QB节点QB_L。晶体管T5QL响应于Q节点Q的充电或放电状态,将补偿QB节点QB_L放电。
晶体管T7L具有:栅极,其连接到补偿QB节点QB_L;第一电极,其连接到低电平电力线VSS;第二电极,其连接到第N级的输出端VG_OUT。晶体管T7L用作补偿下拉晶体管。
当从传感器电路单元145输出对应于逻辑高的补偿电路控制信号时,补偿QB节点QB_L被充电并且晶体管T7L输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。被充电的补偿QB节点QB_L意指嵌入式扫描驱动器处于极端环境条件下,因此执行补偿操作。
当从传感器电路单元145输出对应于逻辑低的补偿电路控制信号时,补偿QB节点QB_L被放电并且晶体管T7L不输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。被放电的补偿QB节点QB_L意指嵌入式扫描驱动器没有处于极端环境条件下,因此不执行补偿操作。
如上所述,当嵌入式扫描驱动器处于极端环境条件下时,本发明的第一实施方式可补偿嵌入式扫描驱动器的操作,以克服因晶体管特性劣化而造成的问题。
根据测试结果,通过图4的电路实现的第一比较例难以保持通过其输出端输出的低电平电压,这是由于在低温下(例如,-40℃)进行操作期间移位寄存器中的晶体管特性因导通电流减小而劣化。
相反地,通过图6的电路实现的第一实施方式可保持通过其输出端输出的低电平电压,这是因为在低温下(例如,-40℃)进行操作期间补偿电路补偿了移位寄存器中的晶体管特性由于导通电流减小导致的劣化。
在本发明中,即使在特定环境条件下,也可保持低电平电压,因为补偿电路的操作的数量或补偿电路的操作时间小于传统电路(传统节点)的操作的数量或操作时间。也就是说,虽然传统电路长时间持续操作,但补偿电路也暂时只在特定环境条件下执行其上述操作(补偿QB节点QB_L执行取代奇数或偶数QB节点操作的操作),因此可克服特性劣化。
因此,在第一比较例(a)中,在第N级的输出端VG_OUT[n]产生无用的多个输出,而在第一实施方式(b)中,在第N级的输出端VG_OUT[n]没有产生无用的多个输出,如通过比较波形可得知的。
虽然在以上描述中传感器电路单元145包括温度传感器TS,但电流传感器或电压传感器可用于传感器电路单元145。当使用电流传感器或电压传感器时,被感测部分的电流或电压可被转换成与极端环境条件类似的数据或环境值。因此,在必要时,可使用电流或电压传感器替代温度传感器来输出响应于内部/外部环境变化的补偿信号。
将描述传感器电路单元145包括电流传感器或电压传感器的修改形式。由于下述的第一修改形式和第二修改形式是基于第一实施方式的移位寄存器,因此为了避免冗余描述,只描述添加的组件。
图8示出根据第一实施方式的第一修改形式的嵌入式扫描驱动器的第N级的示例性电路构造,图9示出根据第一实施方式的第二修改形式的嵌入式扫描驱动器的第N级的示例性电路构造。
使用电流传感器的示例
如图8中所示,根据第一修改形式的嵌入式扫描驱动器包括传感器电路单元145、构成移位寄存器的第N级、包括在第N级中的补偿电路单元147和电流检测器149。
在根据第一修改形式的嵌入式扫描驱动器中,传感器电路单元145包括电流传感器CS。在这种情况下,第N级还包括电流检测器149。电流检测器149可被实现为电流镜。
当所有级中都包括电流检测器149时,可参照所有级的环境条件。然而,在这种情况下,电流检测器149的成本可增加制造成本。因此,期望的是,只在至少一个虚拟级(dummystage)中包括电流检测器149。
电流检测器149可被构造成感测偶数QB节点QB_E的电流并且将感测到的电流反馈回偶数QB节点QB_E。另外,电流检测器149可被构造成感测奇数QB节点QB_O或偶数QB节点QB_E的电流并且将感测到的电流反馈回奇数QB节点QB_O或偶数QB节点QB_E。
例如,电流检测器149可包括第八晶体管T8,第八晶体管T8具有:栅极,其连接到偶数QB节点QB_E;第一电极,其连接到低电平电力线VSS;第二电极,其连接到电流检测器149的输入端VDD_N。电阻器R可连接在第八晶体管T8的第二电极和电流检测器149的输入端VDD_N之间。这里,电阻器R是指线电阻或用于保护对应于控制电路的电流检测器149。
虽然为了辅助理解实施方式的描述,将电流检测器149设置于级的内部,但电流检测器149可被包括在电流传感器145中。
使用电压传感器的示例
如图9中所示,根据第二修改形式的嵌入式扫描驱动器包括传感器电路单元145、构成移位寄存器的第N级、包括在第N级中的补偿电路单元147。
在根据第二修改形式的嵌入式扫描驱动器中,传感器电路单元145包括电压传感器VS。在这种情况下,电压传感器VS被构造成感测第N级的Q节点Q、奇数QB节点QB_O或偶数QB节点QB_E的电压。传感器电路单元145可被构造成感测第N级的Q节点Q、奇数QB节点QB_O或偶数QB节点QB_E的所有电压。
已经描述了被构造成使得奇数QB节点QB_O和偶数QB节点QB_E交替操作的嵌入式扫描驱动器。然而,嵌入式扫描驱动器可按各种方式构造并且本发明可适当地应用于嵌入式扫描驱动器,因此为了辅助理解本发明,添加实施方式和对其的描述。
第二实施方式
图10示出根据第二比较例的嵌入式扫描驱动器的第N级的示例性电路构造,图11示出根据第二实施方式的嵌入式扫描驱动器的第N级的示例性电路构造。
第二比较例
如图10中所示,根据第二比较例的嵌入式扫描驱动器的第N级包括Q节点充电/放电单元T1和T3N、Q节点重置单元T3R、输出控制单元T6、T7C、T7D和Q节点稳定化单元T3C。现在,将描述第N级中包括的电路。
Q节点充电/放电单元T1和T3N将Q节点Q充电或放电。Q节点重置单元T3R将Q节点Q放电。输出控制单元T6、T7C、T7D通过第N级的输出端VG_OUT[n]输出处于扫描高电压的扫描信号或处于扫描低电压的扫描信号。Q节点稳定化单元T3C防止Q节点Q处有压降。
在通过上述电路实现的嵌入式扫描驱动器中,晶体管T3R、T7C和T7D在1帧内保持充电状态(除了Q节点Q被充电(或导通)的时间外),以控制第N级的输出端VG_OUT[n]的输出,使其成为低电平电压。因此,被长时间施加高偏置电压的晶体管T3R、T7C和T7D保持操作状态,因此其特性劣化。
同时,晶体管特性取决于偏置电压、应力时间、操作环境(温度等)。因此,晶体管T3R、T7C和T7D相比于其它晶体管由于偏置温度应力(BTS)而具有大Vth漂移。
当第二比较例的嵌入式扫描驱动器在极端环境条件下(例如,90℃或更高温度的高温/-30℃或更低温度的低温,1000小时)操作时,因为上述特性,所以由于根据长时间高温下操作的晶体管劣化而导致出现阈值电压漂移。因此,Q节点Q悬浮并且根据时钟信号产生多个信号。也就是说,第六晶体管T6没有正确充电,因此在第N级的输出端VG_OUT[n]产生无用的多个输出。
第二实施方式
如图11中所示,根据第二实施方式的嵌入式扫描驱动器包括传感器电路单元145和补偿电路单元147,补偿电路单元147与传感器电路单元145结合进行操作,以确保极端环境条件下的稳定性。
传感器电路单元145包括被单独电源VDD独立驱动的传感器SN组成。温度传感器SN感测嵌入式扫描驱动器是否处于极端环境条件。这里,传感器SN在嵌入式扫描驱动器暴露于大致高于-30℃的温度时通过其输出端输出补偿电路控制信号。然后,补偿电路单元147响应于补偿电路控制信号输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。
包括在温度电路单元145中的传感器SN可以是温度传感器、电流传感器或电压传感器。当使用电流传感器或电压传感器时,被感测部分的电流或电压可被转换(逼近)成与极端环境条件类似的数据或环境值。因此,在必要时,可使用电流或电压传感器替代温度传感器来输出响应于内部/外部环境变化的补偿信号。
将描述使用温度传感器作为传感器SN的示例。在本发明的第一实施方式的修改形式中描述了使用电流传感器或电压传感器作为传感器SN的示例,因此省略对其的描述。
补偿电路单元147包括第N级。补偿电路单元147由晶体管组成。也就是说,补偿电路单元147被构造成与级相同的GIP结构并且被包括在级中。传感器电路单元145单独构造在级的外部(在上面安装有电平移位器的外部基板上)。也就是说,传感器电路单元145被构造成IC形式并且设置在级的外部。
根据第二实施方式的嵌入式扫描驱动器的第N级包括Q节点充电/放电单元T1和T3N、Q节点重置单元T3R、输出控制单元T6、T7C和T7D、Q节点稳定化单元T3C和补偿电路单元Ta、Tb、Tc、Td、T3S和T7S。
由于可通过第一实施方式和图11推导第N级中包括的Q节点充电/放电单元T1和T3N、Q节点重置单元T3R、输出控制单元T6、T7C和T7D、Q节点稳定化单元T3C及其功能,因此省略对其的描述。现在,将描述对应于第二实施方式的特征的补偿电路单元Ta、Tb、Tc、Td、T3S和T7S。
补偿电路单元包括晶体管Ta、Tb、Tc、Td、T3S和T7S。
晶体管Ta具有:栅极和第一电极,其连接到传感器电路单元145的第一输出端VDD_S;第二电极,其连接到补偿QQ节点QQ。晶体管Ta响应于从传感器电路单元145的第一输出端VDD_S输出的第一补偿电路控制信号,将QQ节点QQ充电。
晶体管Tb具有:栅极,其连接到传感器电路单元145的第二输出端VDD_S_Bar;第一电极,其连接到低电平电力线VSS;第二电极,其连接到QQ节点QQ。晶体管Tb响应于从传感器电路单元145的第二输出端VDD_S输出的第二补偿电路控制信号,将QQ节点QQ放电。
晶体管Tc具有:栅极,其连接到补偿QQ节点QQ;第一电极,其连接到第N-1时钟信号线CLK[n-1];第二电极,其连接到晶体管T3S的栅极。晶体管Tc响应于补偿QQ节点QQ的电压导通或截止并且将通过第N-1时钟信号线CLK[n-1]供应的第N-1时钟传递至晶体管T3S的栅极。也就是说,晶体管Tc将晶体管T3S导通或截止。
晶体管Td具有:栅极,其连接到补偿QQ节点QQ;第一电极,其连接到第N+2时钟信号线CLK[n+2];第二电极,其连接到晶体管T7S的栅极。晶体管Td响应于补偿QQ节点QQ的电压导通或截止并且将通过第(N+2)时钟信号线CLK[n+2]供应的第N+2时钟传递至晶体管T7S的栅极。也就是说,晶体管Td将晶体管T7S导通或截止。
晶体管T3S具有:栅极,其连接到晶体管Tc的第二电极;第一电极,其连接到第(N-1)级的输出端VG_OUT[n-1];第二电极,其连接到Q节点。晶体管T3S响应于第(N-1)级的输出端VG_OUT[n-1]的电压,将Q节点Q充电或放电。
晶体管T7S具有:栅极,其连接到晶体管Td的第二电极;第一电极,其连接到低电平电力线VSS;第二电极,其连接到第N级的输出端VG_OUT[n]。晶体管T7S响应于第(N+2)时钟信号输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。晶体管T7S用作补偿下拉晶体管。
当从传感器电路单元145的第一输出端VDD_S输出对应于逻辑高的第一补偿电路控制信号时,补偿QQ节点QQ被充电并且晶体管T7S输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。被充电的补偿QQ节点QQ意指嵌入式扫描驱动器处于极端环境条件下,因此需要执行补偿操作。
当从传感器电路单元145的第二输出端VDD_S_Bar输出对应于逻辑高的第二补偿电路控制信号时,补偿QQ节点QQ被放电并且晶体管T7S不输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。被放电的补偿QQ节点QQ意指嵌入式扫描驱动器没有处于极端环境条件下,因此不需要执行补偿操作。
在以上描述中,传感器电路单元145包括两个输出端,也就是说,第一输出端VDD_S和第二输出端VDD_S_Bar。然而,当晶体管Tb是P型晶体管时,传感器电路单元145的输出端可被集成为一个,因为可使用逻辑高或逻辑低信号选择性操作两个晶体管。
第三实施方式
图12示出根据第三比较例的嵌入式扫描驱动器的第N级的示例性电路构造,图13示出根据第三实施方式的嵌入式扫描驱动器的第N级的示例性电路构造。
第三比较例
如图12中所示,根据第三比较例的嵌入式扫描驱动器的第N级包括Q节点充电/放电单元W1、W3和W3N、节点控制器W4N、W4、W5Vdd、W5Q和W5和输出控制器W6和W7。现在,将描述第N级中包括的电路。
Q节点充电/放电单元W1、W3和W3N将Q节点Q充电或放电。节点控制器W4N、W4、W5Vdd、W5Q和W5将第N级的Q节点和QB节点QB充电或放电。输出控制器W6和W7通过第N级的输出端VG_OUT[n],输出处于扫描高电压或扫描低电压的扫描信号。
在通过上述电路实现的嵌入式扫描驱动器中,晶体管W3N、W3和W7在1帧内保持充电状态(除了Q节点Q被充电(或导通)的时间外),以控制第N级的输出端VG_OUT[n]的输出,使其成为低电平电压。因此,被长时间施加高偏置电压的晶体管W3N、W3和W7保持操作状态,因此其特性劣化。
同时,晶体管特性取决于偏置电压、应力时间、操作环境(温度等)。因此,晶体管W3N、W3和W7比于其它晶体管由于偏置温度应力(BTS)而具有大Vth漂移。
当第三比较例的嵌入式扫描驱动器在极端环境条件下(例如,90℃或更高温度的高温/-30℃或更低温度的低温,1000小时)操作时,因为上述特性,所以由于根据长时间高温下操作的晶体管劣化而导致出现阈值电压漂移。因此,Q节点Q悬浮并且根据时钟信号产生多个信号。也就是说,第六晶体管T6没有正确充电,因此在第N级的输出端VG_OUT[n]产生无用的多个输出。
第三实施方式
如图13中所示,根据第三实施方式的嵌入式扫描驱动器包括传感器电路单元145和补偿电路单元147,补偿电路单元147与传感器电路单元145结合进行操作,以确保极端环境条件下的可靠性。
传感器电路单元145包括被单独电源VDD独立驱动的传感器SN组成。温度传感器SN感测嵌入式扫描驱动器是否处于极端环境条件。这里,传感器SN在嵌入式扫描驱动器暴露于大致高于-30℃的温度时通过其输出端向补偿电路输出控制信号。然后,补偿电路单元147响应于补偿电路控制信号输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。
包括在温度电路单元145中的传感器SN可以是温度传感器、电流传感器或电压传感器。当使用电流传感器或电压传感器时,被感测部分的电流或电压可被转换(逼近)成与极端环境条件类似的数据或环境值。因此,在必要时,可使用电流或电压传感器替代温度传感器来输出响应于内部/外部环境变化的补偿信号。
将描述使用温度传感器作为传感器SN的示例。在本发明的第一实施方式的修改形式中描述了使用电流传感器或电压传感器作为传感器SN的示例,因此省略对其的描述。
补偿电路单元147包括第N级。补偿电路单元147由晶体管组成。也就是说,补偿电路单元147被构造成与级相同的GIP结构并且被包括在级中。传感器电路单元145单独构造在级的外部(在上面安装有电平移位器的外部基板上)。也就是说,传感器电路单元145被构造成IC形式并且设置在级的外部。
根据第三实施方式的嵌入式扫描驱动器的第N级包括Q节点充电/放电单元W1、W3和W3N、节点控制器W4N、W4、W5Vdd、W5Q和W5和输出控制器W6和W7。现在,将描述第N级中包括的电路。
Q节点充电/放电单元W1、W3和W3N将Q节点Q充电或放电。节点控制器W4N、W4、W5Vdd、W5Q和W5将第N级的Q节点和QB节点QB充电或放电。输出控制器W6和W7通过第N级的输出端VG_OUT[n],输出处于扫描高电压或扫描低电压的扫描信号。
由于可通过第一实施方式和图13推导第N级中包括的Q节点充电/放电单元W1、W3和W3N、节点控制器W4N、W4、W5Vdd、W5Q和W5和输出控制器W6和W7及其功能,因此省略对其的描述。现在,将描述对应于第三实施方式的特征的补偿电路单元W3L、W4L、W5QL和W7L。
补偿电路单元包括晶体管W3L、W4L、W5QL和W7L。
晶体管W4L具有:栅极和第一电极,其连接到传感器电路单元145的输出端VDD_L;第二电极,其连接到补偿QQ节点QQ。晶体管W4L响应于从传感器电路单元145的输出端VDD_L输出的补偿电路控制信号,将补偿QQ节点QQ充电或放电。
晶体管W3L具有:栅极,其连接到补偿QQ节点QQ;第一电极,其连接到低电平电力线VSS;第二电极,其连接到Q节点Q。晶体管W3L响应于QQ节点QQ的电压,将Q节点Q放电。
晶体管W5QL具有:栅极,其连接到Q节点Q;第一电极,其连接到低电平电力线VSS;第二电极,其连接到补偿QQ节点QQ。晶体管W5QL响应于Q节点Q的电压,将补偿QQ节点QQ放电。
晶体管W7L具有:栅极,其连接到补偿QQ节点QQ;第一电极,其连接到低电平电力线VSS;第二电极,其连接到第N级的输出端VG_OUT[n]。晶体管W7L响应于补偿QQ节点QQ的电压输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。晶体管W7L用作补偿下拉晶体管。
当从传感器电路单元145的输出端VDD_L输出对应于逻辑高的补偿电路控制信号时,补偿QQ节点QQ被充电并且晶体管W7L输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。被充电的补偿QQ节点QQ意指嵌入式扫描驱动器处于极端环境条件下,因此需要执行补偿操作。
当从传感器电路单元145的输出端VDD_L输出对应于逻辑低的补偿电路控制信号时,补偿QQ节点QQ被放电并且晶体管W7L不输出用于补偿第N级的输出端VG_OUT[n]的输出的补偿信号。被放电的补偿QQ节点QQ意指嵌入式扫描驱动器没有处于极端环境条件下,因此不需要执行补偿操作。
同时,晶体管的两个电极(除了栅极外)可以根据连接方向是源极和漏极。因此,在本发明中,用作源极和漏极的两个电极被表现为第一电极和第二电极。
如上所述,本发明提供了被构造成即使在极端环境条件下也确保稳定性的扫描驱动器和使用扫描驱动器的显示装置。另外,本发明提供了即使在变化的内部/外部环境条件下也确保稳定性、感测节点劣化并且响应于感测到的节点劣化来输出补偿信号的扫描驱动器和使用扫描驱动器的显示装置。

Claims (16)

1.一种显示装置,该显示装置包括:
显示面板;
数据驱动器,其被构造成向所述显示面板供应数据信号;以及
扫描驱动器,其形成在所述显示面板的非显示区中,包括由多个级组成的移位寄存器和形成在所述显示面板外部的电平移位器,并且被构造成使用所述移位寄存器和所述电平移位器向所述显示面板供应扫描信号,
其中,所述扫描驱动器包括:
传感器电路单元,其被构造成感测内部和外部环境条件并且基于感测到的结果产生补偿电路控制信号;以及
补偿电路单元,其被构造成响应于所述补偿电路控制信号,产生用于补偿所述多个级的输出的补偿信号,
其中,所述补偿电路单元包括第一晶体管,所述第一晶体管具有与所述传感器电路单元的第一输出端连接的栅极和第一电极、以及与所述补偿电路单元的补偿节点连接的第二电极。
2.根据权利要求1所述的显示装置,其中,所述传感器电路单元包括用于感测内部和外部环境条件的温度传感器、用于感测流过第N级的Q节点或QB节点的电流的电流传感器和用于感测第N级的Q节点或QB节点的电压的电压传感器中的一个,
其中,所述第N级包括上拉晶体管和下拉晶体管,所述上拉晶体管具有与所述Q节点连接的栅极和与所述第N级的输出端连接的电极,并且所述下拉晶体管具有与所述QB节点连接的栅极和与所述第N级的所述输出端连接的电极。
3.根据权利要求1所述的显示装置,其中,所述补偿电路单元被构造成通过所述多个级的输出端,稳定地输出处于扫描高电压的扫描信号和处于扫描低电压的扫描信号。
4.根据权利要求1所述的显示装置,其中,所述补偿电路单元被构造成对应于用于控制所述多个级的Q节点或QB节点的电路或者由比构成用于控制所述Q节点或所述QB节点的电路的晶体管的数量少的多个晶体管组成,
其中,所述多个级中的每一个包括上拉晶体管和下拉晶体管,所述上拉晶体管具有与对应的级的所述Q节点连接的栅极和与所述对应的级的输出端连接的电极,并且所述下拉晶体管具有与所述对应的级的所述QB节点连接的栅极和与所述对应的级的所述输出端连接的电极。
5.根据权利要求1所述的显示装置,其中,所述补偿电路单元还包括:
第二晶体管,其具有与所述补偿节点连接的栅极、与提供低电平电压所通过的低电平电力线连接的第一电极和与第N级的Q节点连接的第二电极;
第三晶体管,其具有与第N级的Q节点连接的栅极、与所述低电平电力线连接的第一电极和与所述补偿节点连接的第二电极;以及
第四晶体管,其具有与所述补偿节点连接的栅极、与所述低电平电力线连接的第一电极和与第N级的输出端连接的第二电极,
其中,所述第N级包括上拉晶体管,并且所述上拉晶体管具有与所述Q节点连接的栅极和与所述第N级的所述输出端连接的电极。
6.根据权利要求1所述的显示装置,其中,所述补偿电路单元还包括:
第二晶体管,其具有与所述传感器电路单元的第二输出端连接的栅极、与提供低电平电压所通过的低电平电力线连接的第一电极和与所述补偿节点连接的第二电极;
第三晶体管,其具有与所述补偿节点连接的栅极和与第(N-1)时钟信号线连接的第一电极;
第四晶体管,其具有与所述第三晶体管的第二电极连接的栅极、与第(N-1)级的输出端连接的第一电极和与第N级的Q节点连接的第二电极;
第五晶体管,其具有与所述补偿节点连接的栅极和与第(N+2)时钟信号线连接的第一电极;以及
第六晶体管,其具有与所述第五晶体管的第二电极连接的栅极、与所述低电平电力线连接的第一电极和与第N级的输出端连接的第二电极,
其中,所述第N级包括上拉晶体管,并且所述上拉晶体管具有与所述Q节点连接的栅极和与所述第N级的所述输出端连接的电极。
7.根据权利要求1所述的显示装置,其中,所述补偿电路单元在从所述传感器电路单元输出对应于逻辑高的补偿电路控制信号时输出补偿信号,而在从所述传感器电路单元输出对应于逻辑低的补偿电路控制信号时不输出补偿信号。
8.根据权利要求1所述的显示装置,其中,所述补偿电路单元在所述移位寄存器的晶体管的导通电流根据低温操作而减小时,输出补偿信号以使低电平电压稳定。
9.一种扫描驱动器,该扫描驱动器包括:
电平移位器;
移位寄存器,其包括基于从所述电平移位器输出的信号和电力来产生扫描信号的多个级;
传感器电路单元,其被构造成感测所述移位寄存器的内部和外部环境条件并且基于感测到的结果产生补偿电路控制信号;以及
补偿电路单元,其响应于所述补偿电路控制信号产生补偿信号以补偿所述多个级的输出,
其中,所述补偿电路单元包括第一晶体管,所述第一晶体管具有与所述传感器电路单元的第一输出端连接的栅极和第一电极、以及与所述补偿电路单元的补偿节点连接的第二电极。
10.根据权利要求9所述的扫描驱动器,其中,所述传感器电路单元包括用于感测内部和外部环境条件的温度传感器、用于感测流过第N级的Q节点或QB节点的电流的电流传感器和用于感测第N级的Q节点或QB节点的电压的电压传感器中的一个,
其中,所述第N级包括上拉晶体管和下拉晶体管,所述上拉晶体管具有与所述Q节点连接的栅极和与所述第N级的输出端连接的电极,并且所述下拉晶体管具有与所述QB节点连接的栅极和与所述第N级的所述输出端连接的电极。
11.根据权利要求9所述的扫描驱动器,其中,所述补偿电路单元被构造成通过所述多个级的输出端,稳定地输出处于扫描高电压的扫描信号和处于扫描低电压的扫描信号。
12.根据权利要求9所述的扫描驱动器,其中,所述补偿电路单元被构造成对应于用于控制所述多个级的Q节点或QB节点的电路或者由比构成用于控制所述Q节点或所述QB节点的电路的晶体管的数量少的多个晶体管组成,
其中,所述多个级中的每一个包括上拉晶体管和下拉晶体管,所述上拉晶体管具有与对应的级的所述Q节点连接的栅极和与所述对应的级的输出端连接的电极,并且所述下拉晶体管具有与所述对应的级的所述QB节点连接的栅极和与所述对应的级的所述输出端连接的电极。
13.根据权利要求9所述的扫描驱动器,其中,所述补偿电路单元还包括:
第二晶体管,其具有与所述补偿节点连接的栅极、与提供低电平电压所通过的低电平电力线连接的第一电极和与第N级的Q节点连接的第二电极;
第三晶体管,其具有与第N级的Q节点连接的栅极、与所述低电平电力线连接的第一电极和与所述补偿节点连接的第二电极;以及
第四晶体管,其具有与所述补偿节点连接的栅极、与所述低电平电力线连接的第一电极和与第N级的输出端连接的第二电极,
其中,所述第N级包括上拉晶体管,并且所述上拉晶体管具有与所述Q节点连接的栅极和与所述第N级的所述输出端连接的电极。
14.根据权利要求9所述的扫描驱动器,其中,所述补偿电路单元还包括:
第二晶体管,其具有与所述传感器电路单元的第二输出端连接的栅极、与提供低电平电压所通过的低电平电力线连接的第一电极和与所述补偿节点连接的第二电极;
第三晶体管,其具有与所述补偿节点连接的栅极和与第(N-1)时钟信号线连接的第一电极;
第四晶体管,其具有与所述第三晶体管的第二电极连接的栅极、与第(N-1)级的输出端连接的第一电极和与第N级的Q节点连接的第二电极;
第五晶体管,其具有与所述补偿节点连接的栅极和与第(N+2)时钟信号线连接的第一电极;以及
第六晶体管,其具有与所述第五晶体管的第二电极连接的栅极、与所述低电平电力线连接的第一电极和与第N级的输出端连接的第二电极,
其中,所述第N级包括上拉晶体管,并且所述上拉晶体管具有与所述Q节点连接的栅极和与所述第N级的所述输出端连接的电极。
15.根据权利要求9所述的扫描驱动器,其中,所述补偿电路单元在从所述传感器电路单元输出对应于逻辑高的补偿电路控制信号时输出补偿信号,而在从所述传感器电路单元输出对应于逻辑低的补偿电路控制信号时不输出补偿信号。
16.根据权利要求9所述的扫描驱动器,其中,所述补偿电路单元在所述移位寄存器的晶体管的导通电流根据低温操作而减小时,输出补偿信号以使低电平电压稳定。
CN201510319625.9A 2014-06-13 2015-06-11 扫描驱动器和使用扫描驱动器的显示装置 Active CN105225630B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020140072184A KR102218946B1 (ko) 2014-06-13 2014-06-13 스캔 구동부 및 이를 이용한 표시장치
KR10-2014-0072184 2014-06-13

Publications (2)

Publication Number Publication Date
CN105225630A CN105225630A (zh) 2016-01-06
CN105225630B true CN105225630B (zh) 2018-08-07

Family

ID=54836639

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510319625.9A Active CN105225630B (zh) 2014-06-13 2015-06-11 扫描驱动器和使用扫描驱动器的显示装置

Country Status (3)

Country Link
US (1) US9595219B2 (zh)
KR (1) KR102218946B1 (zh)
CN (1) CN105225630B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102230370B1 (ko) * 2014-08-06 2021-03-23 엘지디스플레이 주식회사 표시장치
CN105609067B (zh) 2016-01-04 2018-09-11 京东方科技集团股份有限公司 一种goa控制装置以及tft-lcd、显示设备
US9875711B2 (en) * 2016-02-05 2018-01-23 Novatek Microelectronics Corp. Gate driver of display panel and operation method thereof
KR102504129B1 (ko) * 2016-03-31 2023-02-28 삼성디스플레이 주식회사 표시 장치
CN105741811B (zh) * 2016-05-06 2018-04-06 京东方科技集团股份有限公司 温度补偿电路、显示面板和温度补偿方法
US10304411B2 (en) * 2016-08-31 2019-05-28 Apple Inc. Brightness control architecture
KR102581841B1 (ko) * 2016-11-28 2023-09-22 엘지디스플레이 주식회사 유기발광표시장치 및 그의 구동방법
CN106601201B (zh) * 2016-12-09 2019-06-11 昆山龙腾光电有限公司 栅极驱动电路
CN106847156B (zh) * 2017-03-16 2020-04-24 昆山龙腾光电股份有限公司 栅极驱动电路和显示装置
CN106683634B (zh) * 2017-03-30 2019-01-22 京东方科技集团股份有限公司 一种移位寄存器、goa电路及其驱动方法、显示装置
CN107146584B (zh) * 2017-05-05 2019-10-11 惠科股份有限公司 移位暂存电路及其波形产生方法与其应用的显示面板
CN108492790B (zh) * 2017-05-12 2020-11-06 惠科股份有限公司 移位元暂存电路的波形产生方法
US10529295B2 (en) 2017-06-17 2020-01-07 Richtek Technology Corporation Display apparatus and gate-driver on array control circuit thereof
KR102430061B1 (ko) * 2017-11-17 2022-08-04 엘지디스플레이 주식회사 시프트 레지스터 및 이를 포함하는 표시 장치
US10706799B2 (en) * 2017-12-06 2020-07-07 Au Optronics Corporation Display device without a driver IC
KR20190079855A (ko) * 2017-12-28 2019-07-08 엘지디스플레이 주식회사 시프트 레지스터 및 이를 포함하는 표시 장치
CN109920379B (zh) 2018-10-25 2020-11-06 合肥鑫晟光电科技有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
KR102543041B1 (ko) * 2018-11-29 2023-06-14 엘지디스플레이 주식회사 외부 보상용 표시 장치 및 그 구동 방법
CN113496393A (zh) * 2021-01-09 2021-10-12 武汉谦屹达管理咨询有限公司 一种基于区块链的离线支付金融系统及方法
CN114630564A (zh) * 2022-03-04 2022-06-14 重庆惠科金渝光电科技有限公司 低温启动电路、方法、显示面板

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003330419A (ja) * 2002-05-15 2003-11-19 Semiconductor Energy Lab Co Ltd 表示装置
US8472174B2 (en) * 2008-05-07 2013-06-25 Vertigo Digital Displays Inc. Video display system
TWI424423B (zh) * 2010-10-20 2014-01-21 Chunghwa Picture Tubes Ltd 液晶顯示裝置及其驅動方法
TWI406502B (zh) * 2010-12-14 2013-08-21 Au Optronics Corp 具有自動線性溫度調整功能之閘極驅動電路
CN102169680B (zh) * 2011-03-04 2013-02-06 深圳市华星光电技术有限公司 液晶显示模组及其响应速度的调整方法
TWI427591B (zh) * 2011-06-29 2014-02-21 Au Optronics Corp 閘極驅動電路
KR101442680B1 (ko) * 2012-10-15 2014-09-19 엘지디스플레이 주식회사 유기 발광 표시 장치의 구동 장치 및 구동 방법

Also Published As

Publication number Publication date
US20150364078A1 (en) 2015-12-17
KR102218946B1 (ko) 2021-02-24
US9595219B2 (en) 2017-03-14
KR20150143944A (ko) 2015-12-24
CN105225630A (zh) 2016-01-06

Similar Documents

Publication Publication Date Title
CN105225630B (zh) 扫描驱动器和使用扫描驱动器的显示装置
US11107404B2 (en) Display device and method of driving the same
CN106875895B (zh) 扫描驱动器、显示装置以及驱动显示装置的方法
CN105206210B (zh) 扫描驱动器及使用扫描驱动器的显示装置
US9898962B2 (en) Organic light emitting display device
CN103137067B (zh) 有机发光二极管显示装置及其驱动方法
KR101411619B1 (ko) 화소 회로와 그 구동 방법 및 이를 이용한 유기 발광 표시 장치
CN103871345B (zh) 显示装置和控制其选通驱动电路的方法
KR102656430B1 (ko) 시프트 레지스터 및 이를 이용한 표시장치
KR101481676B1 (ko) 발광표시장치
KR102175905B1 (ko) 스캔 구동부 및 이를 이용한 표시장치
KR101366877B1 (ko) 표시장치
KR101352289B1 (ko) 표시장치
CN108122523A (zh) 栅极驱动电路和使用该栅极驱动电路的显示装置
CN103971631A (zh) 有机发光显示装置及其驱动方法
US11783784B2 (en) Display device, driving circuit and driving method
KR101947577B1 (ko) 화소 회로와 그 구동 방법 및 이를 이용한 유기 발광 표시 장치
KR102040650B1 (ko) 스캔 구동부 및 이를 이용한 표시장치
US20230215381A1 (en) Gate driver circuit, display panel and display device including the same
KR102541938B1 (ko) 표시장치
KR102222277B1 (ko) 표시장치
US11935486B2 (en) Scan signal generation circuit and display device including the same
US11315485B2 (en) Shift register circuit and light emitting display device including the shift register circuit
KR20240107487A (ko) 표시 장치
CN116363987A (zh) 子像素电路、显示面板和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant