WO2024134858A1 - 電力変換装置 - Google Patents

電力変換装置 Download PDF

Info

Publication number
WO2024134858A1
WO2024134858A1 PCT/JP2022/047521 JP2022047521W WO2024134858A1 WO 2024134858 A1 WO2024134858 A1 WO 2024134858A1 JP 2022047521 W JP2022047521 W JP 2022047521W WO 2024134858 A1 WO2024134858 A1 WO 2024134858A1
Authority
WO
WIPO (PCT)
Prior art keywords
arm
value
voltage command
correction
voltage
Prior art date
Application number
PCT/JP2022/047521
Other languages
English (en)
French (fr)
Inventor
暁斗 中山
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to PCT/JP2022/047521 priority Critical patent/WO2024134858A1/ja
Publication of WO2024134858A1 publication Critical patent/WO2024134858A1/ja

Links

Images

Definitions

  • This application relates to a power conversion device.
  • multilevel converters that are configured by connecting multiple converter cells in series, each of which has an energy storage element, in power conversion devices used in high-voltage applications such as power systems.
  • These converters are called modular multilevel converters (MMC) or cascaded multilevel converters (CMC), and are used to convert three-phase AC to DC or vice versa.
  • MMC modular multilevel converters
  • CMC cascaded multilevel converters
  • a power conversion device that has a capacitor as an energy storage element, it is possible to suppress voltage fluctuations.
  • the capacitance of the capacitor is small, there is a risk that the voltage applied to the switching elements that make up the converter cell will exceed the withstand voltage of the switching elements. Therefore, if the capacitance of the capacitor is increased or the withstand voltage of the switching elements is increased, the cost of the power conversion device will increase or the size will increase.
  • Patent Document 1 discloses a method for adjusting the circulating current flowing through the arm units that make up the power conversion device, thereby making the average value of the capacitor voltage in each arm unit constant and suppressing the fluctuation range.
  • Patent Document 2 The applicant also discloses in Patent Document 2 that the arm voltage command value is corrected using the zero-phase voltage command value so that the arm output voltage range is not exceeded.
  • This application discloses technology to solve the above problems, and aims to provide a power conversion device that can quickly balance the imbalance in the capacitor voltages between the arms.
  • the power conversion device disclosed in the present application is A power converter including: a power converter in which a plurality of leg circuits, each having a positive arm and a negative arm connected in series, are connected in parallel, and connection points between the positive arm and the negative arm of the plurality of leg circuits are connected to AC lines of each phase, thereby performing power conversion between AC and DC of multiple phases; and a control device that controls the power converter, each of the positive side arm and the negative side arm includes one or more converter cells connected in series, the converter cells including a series body in which a plurality of semiconductor switching elements are connected in series and a DC capacitor connected in parallel to the series body;
  • the control device has an arm output voltage command value generating unit that generates arm output voltage command values that are command values of voltages output by the multiple arms, performing circulating current control for each of the leg circuits; when a total value of voltages of all of the DC capacitors included in at least one of the leg circuits is equal to or greater than a predetermined first threshold, a voltage command correction value is generated to
  • the power conversion device disclosed herein makes it possible to quickly balance the imbalance in the capacitor voltages between the arms.
  • FIG. 1 is a schematic diagram showing a configuration of a power conversion device according to a first embodiment
  • 1 is a configuration diagram showing an example of a converter cell constituting a power conversion device according to a first embodiment
  • 4 is a configuration diagram showing another example of a converter cell constituting the power conversion device according to the first embodiment.
  • FIG. 4 is a configuration diagram showing another example of a converter cell constituting the power conversion device according to the first embodiment.
  • FIG. 1 is a functional block diagram showing a configuration of a control device according to a first embodiment.
  • FIG. 13 is a diagram showing a state in which a generated modulation signal is input to a gate signal generating unit.
  • FIG. 2 is a functional block diagram showing a configuration of a command generating unit of the control device according to the first embodiment.
  • FIG. 4 is a diagram illustrating a configuration of a voltage command value correction unit according to the first embodiment.
  • FIG. FIG. 4 is a diagram showing a configuration of a correction voltage calculation unit according to the first embodiment; 4A to 4C are diagrams for explaining the effects of the power conversion device according to the first embodiment.
  • FIG. 8B is an enlarged view of the areas indicated by dashed lines A and B in FIG. 8A.
  • FIG. 11 is a functional block diagram showing a configuration of a command generating unit of a control device according to a second embodiment.
  • FIG. 11 is a diagram illustrating a configuration of a voltage command value correction unit according to a second embodiment.
  • FIG. 11 is a diagram showing a configuration of a correction voltage calculation unit according to a second embodiment.
  • FIG. 10 is a diagram for explaining a correction margin of a correctable voltage calculated by a correction voltage calculation unit;
  • FIG. 11 is a diagram showing a configuration of a corrected zero-phase voltage calculation unit according to the second embodiment.
  • FIG. 2 is a hardware configuration diagram illustrating an example of a control device according to the first and second embodiments.
  • Fig. 1 is a diagram showing a schematic configuration of an example of a power system to which a power conversion device 1 according to a first embodiment is applied.
  • the power conversion device 1 includes a power converter 10 which is a main circuit, and a control device 20 which serves as a control unit for controlling the power converter 10.
  • the power converter 10 converts power between AC and DC, and its AC side is connected to an AC power source 2 which is a three-phase AC system as a multi-phase AC power source via a transformer 3, and its DC side is connected to a DC system (not shown) via a positive DC terminal 6P and a negative DC terminal 6N.
  • the DC system is, for example, a DC power source such as a large-scale solar power generation system or an industrial UPS (Uninterruptible Power Supply), or another power converter.
  • the power converter 10 has three leg circuits 100u, 100v, 100w, which correspond to the U-phase, V-phase, and W-phase of the three-phase AC, connected in parallel between the positive DC terminal 6P and the negative DC terminal 6N.
  • the leg circuit 100u has a pair of arms, a positive arm 100uP and a negative arm 100uN, which are connected in series with each other.
  • One end of the positive arm 100uP is connected to the positive DC terminal 6P, and one end of the negative arm 100uN is connected to the negative DC terminal 6N.
  • the connection point 4u between the positive arm 100uP and the negative arm 100uN is connected to the U-phase terminal of the transformer 3.
  • the leg circuit 100v has a pair of arms, a positive arm 100vP and a negative arm 100vN, which are connected in series with each other.
  • One end of the positive arm 100vP is connected to the positive DC terminal 6P, and one end of the negative arm 100vN is connected to the negative DC terminal 6N.
  • the connection point 4v between the positive arm 100vP and the negative arm 100vN is connected to the V-phase terminal of the transformer 3.
  • the leg circuit 100w has a pair of arms, a positive arm 100wP and a negative arm 100wN, which are connected in series with each other. One end of the positive arm 100wP is connected to the positive DC terminal 6P, and one end of the negative arm 100wN is connected to the negative DC terminal 6N. In addition, the connection point 4w between the positive arm 100wP and the negative arm 100wN is connected to the W-phase terminal of the transformer 3.
  • each of the leg circuits 100u, 100v, and 100w will be described below. Since the V-phase and W-phase leg circuits 100v and 100w have the same configuration as the U-phase leg circuit 100u, the U-phase leg circuit 100u will be used as a representative example.
  • the positive arm 100uP of the leg circuit 100u has a plurality of converter cells 111 and a reactor 112uP connected in series, and is configured by connecting these plurality of converter cells 111 and the reactor 112uP in series with each other.
  • the negative arm 100uN of the leg circuit 100u has a plurality of converter cells 111 and a reactor 112uN connected in series, and is configured by connecting these converter cells 111 and the reactor 112uN in series with each other. Note that each arm may have only one converter cell 111.
  • the reactor 112uP may be located anywhere within the positive arm 100uP, and similarly, the reactor 112uN may be located anywhere within the negative arm 100uN.
  • the inductance values of the reactors 112uP and 112uN may be different from each other, or may be coupled with a reactor of another phase.
  • the reactor 112uP may be provided only in the positive arm 100uP, or the reactor 112uN may be provided only in the negative arm 100uN.
  • arm 100 when there is no need to distinguish between the positive arms 100uP, 100vP, 100wP and the negative arms 100uN, 100vN, 100wN, they will be referred to as arm 100, or positive arm 100P and negative arm 100N.
  • Fig. 2A is a circuit diagram showing an example of the configuration of the converter cell 111 according to the first embodiment.
  • Fig. 2B is a circuit diagram showing an example of the configuration of the converter cell 111 according to the first embodiment, which is different from that of Fig. 2A.
  • Fig. 2C is a circuit diagram showing an example of the configuration of the converter cell 111 according to the first embodiment, which is different from that of Fig. 2A and Fig. 2B.
  • the converter cell 111 may use any of the circuit configurations shown in FIGS. 2A to 2C, and each circuit configuration may be combined in the positive arm 100uP and the negative arm 100uN.
  • the converter cell 111 shown in FIG. 2A has a series body of semiconductor switching elements 111U and 111L connected in series with each other, a DC capacitor 111C connected in parallel to the series body as an energy storage element, and a voltage sensor 111S that detects the voltage Vcap of the DC capacitor 111C.
  • the connection point between the semiconductor switching elements 111U and 111L is connected to the positive input/output terminal 111a, and the connection point between the semiconductor switching element 111L and the DC capacitor 111C is connected to the negative input/output terminal 111b.
  • the semiconductor switching elements 111U and 111L are controlled by gate signals GU and GL so that one is turned on and the other is turned off.
  • the semiconductor switching element 111U is on and the semiconductor switching element 111L is off, the voltage across the DC capacitor 111C is applied between the input/output terminals 111a and 111b.
  • a positive voltage is applied to the input/output terminal 111a, and a negative voltage is applied to the input/output terminal 111b.
  • the converter cell 111 shown in FIG. 2B has a series body of semiconductor switching elements 111U and 111L connected in series with each other, a DC capacitor 111C connected in parallel to the series body as an energy storage element, and a voltage sensor 111S that detects the voltage value Vcap of the DC capacitor 111C.
  • the connection point between the semiconductor switching elements 111U and 111L is connected to the negative input/output terminal 111b, and the connection point between the semiconductor switching element 111U and the DC capacitor 111C is connected to the positive input/output terminal 111a.
  • the semiconductor switching elements 111U and 111L are controlled by gate signals GU and GL so that one is turned on and the other is turned off.
  • the semiconductor switching element 111U is in the off state and the semiconductor switching element 111L is in the on state
  • the voltage across the DC capacitor 111C is applied between the input/output terminals 111a and 111b.
  • a positive voltage is applied to the input/output terminal 111a, and a negative voltage is applied to the input/output terminal 111b.
  • the converter cell 111 shown in FIG. 2C has a series body of semiconductor switching elements 111U1 and 111L1 connected in series with each other, a series body of semiconductor switching elements 111U2 and 111L2 connected in series with each other, a DC capacitor 111C as an energy storage element, and a voltage sensor 111S that detects the voltage Vcap of the DC capacitor 111C.
  • the series body of semiconductor switching elements 111U1 and 111L1, the series body of semiconductor switching elements 111U2 and 111L2, and the DC capacitor 111C are connected in parallel.
  • the semiconductor switching elements 111U1 and 111L1 are controlled by gate signals GU1 and GL1 so that one is on and the other is off.
  • the semiconductor switching elements 111U2 and 111L2 are controlled by gate signals GU2 and GL2 so that one is on and the other is off.
  • the power conversion device 1 includes a plurality of detectors for detecting the voltage and current of the power converter 10 in addition to the voltage sensor 111S for detecting the DC capacitor voltage Vcap. 1, values detected by these detectors are input to the control device 20. That is, the phase voltages Vacu, Vacv, Vacw at the AC end of the power converter 10, the currents Iacu, Iacv, Iacw at the AC end, the DC voltage Vdc between the positive side DC terminal 6P and the negative side DC terminal 6N, the DC current Idc flowing through the positive side DC terminal 6P or the negative side DC terminal 6N, the currents IuP, IvP, IwP flowing through the positive side arms 100uP, 100vP, 100wP, the currents IuN, IvN, IwN flowing through the negative side arms 100uN, 100vN, 100wN, and the voltage Vcap of the DC capacitor 111C are input to the control device 20.
  • the control device 20 generates gate signals GU, GL that drive the respective semiconductor switching elements 111U, 111L in the respective converter cells 111 of the power converter 10, based on the detection values detected by each detector.
  • FIG. 3 is a functional block diagram showing the configuration of the main parts of the control device 20 according to the first embodiment.
  • the control device 20 includes a DC control unit 21, an AC current control unit 22, a circulating current control unit 23, a command value generation unit 24, and an arm capacitor voltage average value calculation unit 25.
  • the DC control unit 21 receives the DC voltage Vdc between the positive DC terminal 6P and the negative DC terminal 6N of the power converter 10, and the DC current Idc flowing through the positive DC terminal 6P or the negative DC terminal 6N. It also receives the DC voltage command value Vdcref and the DC current command value Idcref. The DC control unit 21 outputs an arm DC component voltage command value VarmDC such that the DC voltage Vdc follows the DC voltage command value Vdcref, or the DC current Idc follows the DC current command value Idcref.
  • the AC current control unit 22 receives the AC current Iac at the AC end of the power converter 10 (when the AC end currents Iacu, Iacv, and Iacw are collectively referred to as AC current Iac) and the AC voltage command value Iacref that controls the AC voltage of each phase (the AC voltage command value Iacref is used as a collective term for the AC voltage command values of the U phase, V phase, and W phase).
  • the AC current control unit 22 outputs an arm AC component voltage command value VarmAC such that the AC current Iac follows the AC current command value Iacref.
  • the circulating current control unit 23 outputs an arm circulating voltage command value Varmcc for controlling the circulating current Icc to follow the circulating current command value Iccref for balancing the voltage of the DC capacitor 111C included in each arm 100 between the arms 100.
  • the circulating current Icc does not flow through the AC end or DC end in the power converter 10, but indicates the current that flows between the phase leg circuits 100u, 100v, and 100w.
  • the arm capacitor voltage average value calculation unit 25 calculates the average value of the voltage of the DC capacitor in each arm.
  • the arm capacitor total values Vcpu, Vcnu, Vcpv, Vcnv, Vcpw, and Vcnw which are the sum of the voltages Vcap of the DC capacitors 111C in the converter cells 111 in each arm, are input to the arm capacitor voltage average value calculation unit 25, and the arm capacitor voltage average values Vcarmpu, Vcarmnu, Vcarmpv, Vcarmnv, Vcarmpw, and Vcarmnw, which are values divided by the number N of converter cells in each arm (N is an integer of 1 or more), are output.
  • N is an integer of 1 or more
  • the command value generating unit 24 receives the arm DC component voltage command value VarmDC from the DC control unit 21, the arm AC component voltage command value VarmAC from the AC current control unit 22, the arm circulating voltage command value Varmcc from the circulating current control unit 23, and the average capacitor voltage Vcarm of each arm from the arm capacitor voltage average value calculation unit 25.
  • the command value generating unit 24 outputs a modulation command kref for each arm (the arm modulation command kref is used as a general term for the modulation commands krefpu, krenu, krefpv, krefnv, krefpw, and krenw for each arm).
  • FIG. 4 is a diagram showing the state in which the modulation command kref for each arm generated and output by the command value generation unit 24 is input to the gate signal generation unit 26.
  • the modulation command kref for each arm is input to the gate signal generation unit 26, and generates gate signals G (G1U, G1L, G2U, G2L, G3U, G3L, etc.) that drive the semiconductor switching elements 111U, 111L included in all converter cells 111 of the corresponding arm 100.
  • the gate signal generation unit 26 obtains the gate signal G, for example, by a pulse width modulation (PWM) method that compares the magnitude of the input modulation command kref for the arm with that of a carrier wave.
  • PWM pulse width modulation
  • each gate signal generating unit 26 may be provided in the control device 20 as a stage subsequent to the command value generating unit 24, but each gate signal generating unit 26 may also be configured to be included in each converter cell 111.
  • Fig. 5 is a functional block diagram showing a configuration of the command generating unit 24.
  • the command generating unit 24 includes an arm output voltage command value generating unit 244, a voltage command value correcting unit 240, and a normalizing unit 246.
  • the arm DC voltage command value VarmDC, the arm AC voltage command value VarmAC, and the arm circulating voltage command value Varmcc are input to the arm output voltage command value generator 244, which calculates the voltages output by each arm and outputs them as arm output voltage command values Varmpu, Varmnu, Varmpv, Varmnv, Varmpw, and Varmnw.
  • Fig. 6 is a diagram showing the configuration of a voltage command value correction unit 240 included in the command generating unit 24. As shown in Fig. 6, the voltage command value correction unit 240 includes a correction voltage calculation unit 241.
  • Fig. 7 is a diagram showing the configuration of the correction voltage calculation unit 241. Figs. 6 and 7 will be explained using U-phase voltage command value correction unit 240U as an example of the voltage command value correction unit.
  • the positive arm output voltage command value Varmpu, the negative arm output voltage command value Varmnu, the sum of capacitor voltages in the positive arm Vcpu, the sum of capacitor voltages in the negative arm Vcnu, and a determination signal CCprModeU indicating whether the power converter 10 is in circulating current priority mode are input to the correction voltage calculation unit 241U of the U-phase voltage command value correction unit 240U.
  • adders 2411p, 2413p, 2415p, 2416p, 2417, 2411n, 2413n, 2415n, and 2416n add and output the input signals
  • filters 2412p, 2414p, 2412n, and 2414n each output 0 when the input signal is 0 or less, and output the value when the input signal is greater than 0.
  • Multiplier 2418 receives an input of 1 for CCprModeU when power converter 10 is in the circulating current priority mode, and receives an input of 0 for CCprModeU when power converter 10 is not in the circulating current priority mode.
  • the circulating current priority mode is a mode in which, when the total value of all capacitor voltages included in one leg circuit becomes equal to or exceeds a preset threshold value ( ⁇ 1) and the arm included in the leg circuit becomes overmodulated, the output voltage of the arm is corrected to give priority to the output of the circulating current control.
  • the arm capacitor voltage average values Vcarmpu and Vcarmnu are input to the U-phase voltage command value correction unit 240U. That is, the positive arm capacitor voltage total value Vcpu and the negative arm capacitor voltage total value Vcnu are input.
  • the output of the circulating current priority mode determination signal CCprModeU is set to 0. In this way, it is determined whether the circulating current priority mode is active, and the circulating current priority mode determination signal CCprModeU is output.
  • the arm output voltage command value generator 244 When the circulating current priority mode determination signal CCprModeU is 0, in FIG. 5, the arm output voltage command value generator 244 generates the arm output voltage command value Varm without considering the arm circulating voltage command value Varmcc.
  • the threshold value ( ⁇ 1) should be set to a value equal to or greater than 1/2 of the DC voltage Vdc between the positive DC terminal 6P and the negative DC terminal 6N of the power converter 10.
  • the operation of the correction voltage calculation unit 241U will be described for the following five cases.
  • adder 2416p In the positive arm, in the case of overmodulation in which the positive arm output voltage command value Varmpu is greater than the total capacitor voltage value Vcpu in the positive arm (Vcpu ⁇ Varmpu), adder 2416p outputs positive arm output voltage command correction value ⁇ Varmpu ( ⁇ 0). At this time, if the total capacitor voltage value (Vcpu+Vcnu) in U-phase leg circuit 100u is greater than a preset threshold value ⁇ 1, 1 is input to multiplier 2418 as a CCprModeU signal, and voltage command correction value ⁇ Varmu is output.
  • the correction voltage calculation unit 241 if the arm output voltage command value on one side of the corresponding phase exceeds the arm capacitor voltage total value on that side, and if the arm output voltage command value is less than 0 V, a correction voltage is output in the circulating current priority mode.
  • the voltage command correction value ⁇ Varmpu output from the correction voltage calculation unit 241 is subtracted from the positive arm output voltage command value Varmpu to output the corrected positive arm output voltage command value Varmpu*. Also, the voltage command correction value ⁇ Varmpu is added to the negative arm output voltage command value Varmnu to output the corrected negative arm output voltage command value Varmnu*.
  • the corrected arm output voltage command values Varmpu*, Varmnu*, Varmpv*, Varmnv*, Varmpw*, and Varmnw* (when collectively referred to, the arm output voltage command value Varm*) for each phase output from the voltage command value correction unit 240 are input to the normalization unit 246.
  • the normalization unit 246 normalizes the corrected output voltage command value for each arm output from the voltage command value correction unit 240 based on the total capacitor voltage value for each arm, and outputs the modulation command kref for each arm.
  • Fig. 8A is a diagram for explaining the effect of the power conversion device according to the first embodiment
  • Fig. 8B is an enlarged view of the area surrounded by dotted lines A and B in Fig. 8A.
  • Figure 8A shows the behavior of the positive arm capacitor voltage sum Vcpu, positive arm output voltage command value Varmpu, negative arm capacitor voltage sum Vcnu, and negative arm output voltage command value Varmnu in the U-phase leg circuit 100u.
  • An accident occurs at time t0, and an overmodulation state occurs immediately thereafter.
  • the negative arm the negative arm output voltage command value Varmnu increases and exceeds the negative arm capacitor voltage sum Vcnu. This period is shown by the area of dotted line A in the figure.
  • the positive arm even if the positive arm output voltage command value Varmpu oscillates, it will not exceed the positive arm capacitor voltage sum Vcpu.
  • the area of the positive arm at the same time corresponding to the area of dotted line A in the negative arm is shown by dotted line B.
  • the U-phase leg circuit 100u is in circulating current priority mode.
  • the upper threshold of the positive arm output voltage command value Varmpu is the sum of the capacitor voltages in the positive arm Vcpu
  • the upper threshold of the negative arm output voltage command value Varmnu is the sum of the capacitor voltages in the negative arm Vcnu.
  • the lower thresholds are both 0V.
  • the negative arm output voltage command value Varmnu exceeds the sum of the capacitor voltages in the negative arm Vcnu in the region of dotted line A.
  • the negative arm output voltage command value Varmnu that exceeds this sum of the capacitor voltages in the negative arm Vcnu is shown by a dashed line.
  • the negative arm output voltage command value Varmnu is corrected by the voltage command correction value ⁇ Varmu so that it falls within a range that does not exceed the sum of the capacitor voltages in the negative arm Vcnu.
  • the corrected negative arm output voltage command value Varmnu* is equal to the sum of the capacitor voltages in the negative arm Vcnu.
  • the corresponding positive arm is corrected by the voltage command correction value ⁇ Varmu so that the positive and negative capacitor voltages are balanced and the total output voltage value in leg circuit 100u is equal before and after correction. Therefore, within the area of dotted line B, the positive arm output voltage command value Varmpu shown by the dashed line becomes the corrected positive arm output voltage command value Varmpu* shown by the solid line.
  • a correction voltage is used to make the output voltage of the arm that is overmodulated equal to the output range, which is the sum of the capacitor voltages, and the output voltage of the other arm is also corrected, so that the total output voltage of the two arms in one leg circuit does not change before and after correction. This makes it possible to control the desired circulating current even during overmodulation.
  • a power conversion device includes a power converter in which multiple leg circuits, each having a positive arm and a negative arm connected in series, are connected in parallel, and the connection points between the positive and negative arms of the multiple leg circuits are connected to the AC lines of each phase to perform power conversion between multiple phases of AC and DC, and a control device that controls the power converter, and each arm is configured by connecting in series converter cells each having a series body in which multiple semiconductor switching elements are connected in series and a DC capacitor connected in parallel to the series body.
  • the control device has an arm output voltage command value generating unit that generates an arm output voltage command value, which is a command value for the voltage output by the multiple arms, and performs circulating current control for each leg circuit.
  • a correction voltage is generated to correct the arm output voltage command value of one arm in the leg circuit so that the arm output voltage command value is equal to or less than the preset upper threshold when it exceeds a preset upper threshold, and is equal to or greater than the lower threshold when it falls below a lower threshold, and the arm output voltage command value of the other arm is also corrected based on the correction voltage.
  • the output voltage command values of both arms are corrected with the correction voltage, so that the total value of the output voltages can be equalized, and circulating current control is facilitated. Therefore, the capacitor voltages can be quickly balanced in response to an arm-to-arm capacitor voltage imbalance during an accident or immediately after recovery from the accident.
  • the circulating current priority mode is set up so that the output voltage of the overmodulated arm is corrected to prioritize the circulating current control output.
  • the first threshold value is set to 1/2 or more of the DC voltage of the power converter, the output voltage of the arm can be corrected to prioritize the circulating current control output only when necessary in response to the capacitor voltage imbalance between the arms.
  • the possible output range of the arm output voltage is from 0V to the total value of the capacitor voltage of that arm, so if the upper threshold for overmodulation is set to the total value of the capacitor voltage of that arm and the upper threshold is set to 0V, it is possible to maximize the range of the arm output voltage.
  • Embodiment 2 The power conversion device according to the second embodiment will be described below with reference to the drawings.
  • the power conversion device according to the second embodiment includes the control device 20 similar to that in Fig. 3, but the configuration of the command generating unit 24 is different from that in the first embodiment.
  • the following description will focus on the differences from the first embodiment, and a description of the corresponding parts will be omitted.
  • FIG. 9 is a functional block diagram showing the configuration of the command generating unit 24 included in the control device 20 according to the second embodiment.
  • the command generating unit 24 includes an arm output voltage command value generating unit 244, a voltage command value correcting unit 1240, and a standardizing unit 246.
  • the arm output voltage command value generating unit 244 and the standardizing unit 246 are the same as those shown in FIG. 5 of the first embodiment.
  • FIG. 10 is a diagram showing the configuration of the voltage command value correction unit 1240.
  • the voltage command value correction unit 1240 includes correction voltage calculation units 1241 for each phase, that is, a U-phase correction voltage calculation unit 1241U, a V-phase correction voltage calculation unit 1241V, and a W-phase correction voltage calculation unit 1241W, as well as a correction zero-phase voltage calculation unit 1242 and various computing units.
  • FIG. 11 is a diagram showing the configuration of the correction voltage calculation units 1241 for each phase
  • FIG. 13 is a diagram showing the configuration of the correction zero-phase voltage calculation unit 1242. Note that the correction voltage calculation unit 1241 is used as a general term for the U-phase correction voltage calculation unit 1241U, the V-phase correction voltage calculation unit 1241V, and the W-phase correction voltage calculation unit 1241W.
  • the correction voltage calculation unit 1241 in FIG. 11 is assumed to be the U-phase correction voltage calculation unit 1241U, and the description will be given using a U-phase signal. Note that the correction voltage calculation unit 1241 in FIG. 11 has a similar configuration to the correction voltage calculation unit 241 for each phase shown in FIG. 7 of the first embodiment, and although the input signals are the same, the output signals are partially different.
  • the U-phase correction voltage calculation unit 241U receives as input the positive arm output voltage command value Varmpu, the negative arm output voltage command value Varmnu, the positive arm capacitor voltage sum Vcpu, the negative arm capacitor voltage sum Vcnu, and a judgment signal CCprModeU indicating whether the power converter 10 is in the circulating current priority mode.
  • the judgment signal CCprModeU is input, but as explained in FIG. 6 of the first embodiment, the sum Vcu of the positive arm capacitor voltage sum Vcpu and the negative arm capacitor voltage sum Vcnu is compared with a threshold value ( ⁇ 1) to generate the judgment signal CCprModeU.
  • the generation of the judgment signal CCprModeU is omitted.
  • adders 2411p, 2413p, 2416p, 2417, 2411n, 2413n, 2415n, and 2416n output the difference between the input signals
  • filters 2412p, 2414p, 2412n, and 2414n output 0 when the input signal is 0 or less, and output the value when the input signal is greater than 0.
  • Multiplier 2418 receives an input of 1 when the power converter 10 is in circulating current priority mode, and a value of 0 when the power converter 10 is not in circulating current priority mode.
  • the circulating current priority mode is a mode in which the circulating current is controlled to follow the circulating current command value when the total value of all capacitor voltages included in one leg circuit becomes equal to or greater than a preset threshold value, thereby balancing the output voltages of the positive and negative arms in the leg circuit.
  • the correction voltage calculation unit 1241 if the arm output voltage command value on one side of the corresponding phase exceeds the arm capacitor voltage total value on that side or if the arm output voltage command value is less than 0 V, the correction voltage calculation unit 1241 outputs a voltage command correction value ⁇ Varm if the circulating current priority mode is selected.
  • FIG. 12 is a diagram for explaining the voltage correction tolerance, showing the behavior of the positive arm output voltage command value Varmpu of the U phase.
  • ⁇ Upu is the positive arm upper correction tolerance of the U phase, and is the value obtained by subtracting the positive arm output voltage command value Varmpu from the capacitor voltage sum value Vcpu in the positive arm.
  • ⁇ Lpu is the positive arm lower correction tolerance of the U phase, and is the value of the positive arm output voltage command value Varmpu.
  • the U-phase negative arm upper correction tolerance ⁇ Unu and the U-phase negative arm lower correction tolerance ⁇ Lnu are also calculated.
  • a V-phase correction voltage calculation unit 1241V and a W-phase correction voltage calculation unit 1241W output a voltage command correction value ⁇ Varmv and correction tolerances ⁇ Upv, ⁇ Lpv, ⁇ Unv, and ⁇ Lnv, a voltage command correction value ⁇ Varmw and correction tolerances ⁇ Upw, ⁇ Lpw, ⁇ Unw, and ⁇ Lnw, respectively.
  • the correction zero-phase voltage calculation unit 1242 will be described with reference to FIG. 13.
  • the correction voltage and correction margin of each phase which are the output of the correction voltage calculation unit 1241 of each phase, are input to the correction zero-phase voltage calculation unit 1242, and the correction zero-phase voltage ⁇ Vz is output.
  • the correction is performed using the correction zero-phase voltage ⁇ Vz.
  • the correction zero-phase voltage ⁇ Vz is used for correction in both arms, and if the correction zero-phase voltage ⁇ Vz is large, there is a possibility that overmodulation of other arms in which overmodulation does not occur is caused.
  • a limit value of the correction zero-phase voltage ⁇ Vz is set from the correction margin of the correction voltage of each arm, and the correction zero-phase voltage ⁇ Vz is calculated.
  • Filter 2421 detects the maximum value from the voltage command correction values ⁇ Varmu, ⁇ Varmv, ⁇ Varmw of each phase input to the corrected zero-phase voltage calculation unit 1242, and filter 2422 detects the minimum value.
  • the detected maximum and minimum values are added together and input to limiter 2423.
  • Limiter 2423 limits the input value to a maximum value ⁇ VzLIMH and a minimum value ⁇ VzLIML.
  • the maximum value ⁇ VzLIMH and minimum value ⁇ VzLIML of limiter 2423 are calculated as follows.
  • the negative arm upper correction tolerances ⁇ Unu, ⁇ Unv, ⁇ Unw and the positive arm lower correction tolerances ⁇ Lpu, ⁇ Lpv, ⁇ Lpw of each phase are decreasing.
  • any of ⁇ Unu, ⁇ Unv, ⁇ Unw, ⁇ Lpu, ⁇ Lpv, ⁇ Lpw may become 0 or less, and an arm other than the correction arm may become overmodulated. Therefore, it is necessary to limit the positive side value for the corrected zero-sequence voltage ⁇ Vz to the minimum value of ⁇ Unu, ⁇ Unv, ⁇ Unw, ⁇ Lpu, ⁇ Lpv, ⁇ Lpw.
  • the filter 2424 detects the minimum value from the negative arm upper correction tolerances ⁇ Unu, ⁇ Unv, ⁇ Unw and the positive arm lower correction tolerances ⁇ Lpu, ⁇ Lpv, ⁇ Lpw of each phase among the correction tolerances of the correction voltages of each arm input to the correction zero-phase voltage calculation unit 1242, and sets the detected value as the maximum value ⁇ VzLIMH of the limiter 2423.
  • the positive arm upper correction tolerances ⁇ Upu, ⁇ Upv, ⁇ Upw of each phase and the negative arm lower correction tolerances ⁇ Lnu, ⁇ Lnv, ⁇ Lnw of each phase are decreasing.
  • any of ⁇ Upu, ⁇ Upv, ⁇ Upw, ⁇ Lnu, ⁇ Lnv, ⁇ Lnw may become 0 or less, and an arm other than the correction arm may become overmodulated.
  • the filter 2425 detects the minimum value from the positive arm upper correction tolerances ⁇ Upu, ⁇ Upv, ⁇ Upw of each phase and the negative arm lower correction tolerances ⁇ Lnu, ⁇ Lnv, ⁇ Lnw of each phase among the correction tolerances of the correction voltages of each arm input to the correction zero-phase voltage calculation unit 1242, and the value whose sign is inverted by the inversion circuit 2426 of the detected value is set as the minimum value ⁇ VzLIML of the limiter 2423.
  • the method of calculating the corrected positive arm output voltage command value Varmpu* and the corrected negative arm output voltage command value Varmnu* will be explained using the U phase as an example.
  • the U phase is the phase that includes the arm that is the target of overmodulation correction.
  • the U phase is a phase that includes an arm that is the subject of overmodulation correction
  • the other phases are phases that do not include an arm that is the subject of overmodulation correction.
  • the corrected zero-phase-sequence voltage ⁇ Vz output from the corrected zero-phase-sequence voltage calculation unit 1242 is input to an adder 1243u and subtracted from the positive arm output voltage command value Varmpu. Also, the corrected zero-phase-sequence voltage ⁇ Vz is added to the negative arm output voltage command value Varmnu by an adder 1244u.
  • the U-phase voltage command correction value ⁇ Varmu calculated by the U-phase correction voltage calculation unit 1241U is input to the filter 1246u.
  • the filter 1246u outputs 0 to the multiplier 1247u when the input value (input) is 0, and outputs 1 when the input value (input) is other than 0.
  • a value obtained by subtracting the correction zero-phase voltage ⁇ Vz from the U-phase voltage command correction value ⁇ Varmu by the adder 1245u is input to the multiplier 1247u.
  • the U-phase is a phase including an arm to be corrected for overmodulation
  • the U-phase voltage command correction value ⁇ Varmu is not 0, and the output of the multiplier 1247u is 1.
  • Varmpu- ⁇ Varmu is output from the voltage command value corrector 1240 as the corrected positive arm output voltage command value Varmpu*, and Varmnu+ ⁇ Varmu is output as the corrected negative arm output voltage command value Varmnu*.
  • the corrected positive arm output voltage command value Varmpv* for the V phase is Varmpv- ⁇ Vz
  • the corrected negative arm voltage output voltage command value Varmnv* is Varmnv+ ⁇ Vz
  • the corrected positive arm output voltage command value Varmpw* for the W phase is Varmpw- ⁇ Vz
  • the corrected negative arm voltage output voltage command value Varmnw* is Varmpw+ ⁇ Vz.
  • the maximum value ⁇ VzLIMH of the U-phase voltage command correction value ⁇ Varmu is corrected with the zero-phase voltage component, the change in the phase-to-phase voltage can be kept to a minimum compared to when the zero-phase voltage is not used (when the V phase and W phase are not corrected).
  • the voltage of the circulating current control portion of the U-phase becomes equal before and after the correction, so the effect on the circulating current control is reduced, contributing to the capacitor voltage balance.
  • the same effect is achieved when the voltage command correction value ⁇ Varmu of the U-phase is below the minimum value ⁇ VzLIML ( ⁇ Varmu ⁇ VzLIML) or when another phase includes an arm to be corrected.
  • the U phase has been used as an example, but the other phases can also output similarly corrected positive arm output voltage command values and corrected negative arm output voltage command values.
  • the corrected arm output voltage command values Varmpu*, Varmnu*, Varmpv*, Varmnv*, Varmpw*, and Varmnw* for each phase output from the voltage command value correction unit 1240 are input to the standardization unit 246.
  • the standardization unit 246 standardizes the corrected output voltage command value for each arm output from the voltage command value correction unit 1240 based on the total capacitor voltage value for each arm, and outputs the modulation command kref for each arm.
  • the same effects as those of the first embodiment are achieved. Furthermore, when circulating current control is performed in all of the multiple leg circuits, the voltage command correction value ⁇ Varm corresponding to overmodulation is corrected by the zero-sequence voltage, i.e., the correction zero-sequence voltage that corrects the zero-sequence voltage, so that the influence on the AC side can be suppressed.
  • the zero-sequence voltage i.e., the correction zero-sequence voltage that corrects the zero-sequence voltage
  • correction zero-phase voltage used for correction is limited by the tolerance between all arm output voltage command values and the upper and lower thresholds, so that the effect on arms where overmodulation does not occur can also be suppressed.
  • the control device 20 includes, for example, a processor 1000 and a storage device 1100 as a processing circuit.
  • the processor 1000 may include a central processing unit (CPU), an application specific integrated circuit (ASIC), an integrated circuit (IC), a field programmable gate array (FPGA), various logic circuits, and various signal processing circuits.
  • the processor 1000 may include a plurality of processors of the same type or different types, and each process may be shared and executed.
  • the storage device 1100 may include a random access memory (RAM) configured to be able to read and write data from the processor 1000, and a read only memory (ROM) configured to be able to read data from the processor 1000.
  • RAM random access memory
  • ROM read only memory
  • the processor 1000 executes a program input from a storage device 1100 such as a ROM.
  • the hardware configuration may be as shown in FIG. 13.
  • the semiconductor switching elements 111U and 111L constituting the converter cell 111 are described as IGBTs (Insulated Gate Bipolar Transistors) with diodes connected inversely in parallel, but MOSFETs (Metal Oxide Semiconductor Field Effect Transistors) may also be used.
  • IGBTs Insulated Gate Bipolar Transistors
  • MOSFETs Metal Oxide Semiconductor Field Effect Transistors
  • the semiconductor switching element is not limited to being made of a Si (silicon) semiconductor, and may be made of a wide band gap semiconductor such as SiC (silicon carbide) or GaN (gallium nitride). Wide band gap semiconductors are suitable for use in MMCs due to their characteristics such as faster switching, high temperature operation, and high dielectric breakdown field strength.

Landscapes

  • Inverter Devices (AREA)

Abstract

正側及び負側アーム(110)が直列接続されたレグ回路(100u,100v,100w)が複数並列に接続されて構成される電力変換器(10)と、電力変換器(10)を制御する制御装置(20)とを備えた電力変換装置(1)であって、制御装置(20)は、複数の前記アーム(100)が出力する電圧の指令値であるアーム出力電圧指令値(Varm)を生成し、それぞれのレグ回路(100u,100v,100w)に対し循環電流制御を行い、少なくとも一つのレグ回路(100u,100v,100w)に含まれる直流コンデンサ(111C)の電圧合計値(Vcu,Vcv,Vcw)が第一閾値(δ1)以上の時に、該レグ回路(100u,100v,100w)において、一方のアームのアーム出力電圧指令値(Varm)が、上側閾値(Vcp,Vcn)を上回る場合は上側閾値以下になるように、下側閾値(0V)を下回る場合は下側閾値以上になるように、電圧指令補正値(ΔVarm)により補正し、他方のアームのアーム出力電圧指令値(Varm)もその補正電圧(ΔVarm)に基づき補正する。

Description

電力変換装置
 本願は、電力変換装置に関する。
 近年、電力系統などの高圧用途に用いられる電力変換装置においては、エネルギー蓄積要素をそれぞれ備える複数台の変換器セルを直列多重接続して構成するマルチレベル変換器の実用化が図られている。これらの変換器はモジュラーマルチレベル変換器(MMC:Modular Multilevel Converter)方式、または、カスケードマルチレベル変換器(CMC:Cascaded Multilevel Converter)方式などと呼ばれ、三相交流から直流への変換またはその逆変換に用いられている。
 エネルギー蓄積要素としてコンデンサを具備する電力変換装置においては、電圧変動を抑制することが可能である。しかし、コンデンサの容量が小さいと変換器セルを構成するスイッチング素子に掛かる電圧がスイッチング素子の耐電圧を超える恐れがある。そのため、コンデンサの容量を大きくするあるいはスイッチング素子の耐電圧を大きくすると、電力変換装置のコストが増加する、あるいはサイズが増大してしまう。
 このような課題に対し、特許文献1には、電力変換装置を構成するアームユニットに流す循環電流を調整して、各アームユニットにおけるコンデンサ電圧の平均値が一定なるようにするとともに変動幅を抑制することが開示されている。
 また、出願人も特許文献2において、アーム出力電圧範囲を超えないように零相電圧指令値を用いてアーム電圧指令値を補正することを開示している。
特開2018―196237号公報 国際公開第2021/199150号
 一方、事故中または事故復帰直後の過変調が大きい場合は、電力変換装置の接続された系統電圧の変動またはコンデンサ電圧のアンバランスにより、各アームが本来出力すべき電圧を出力することができず、想定し得ない電流が流れてしまうことがある。その場合、コンデンサ電圧のアンバランスが解消できず、電力変換装置の運転が継続できない恐れがある。
 本願は、上記の課題を解決するための技術を開示するものであり、アーム間コンデンサ電圧のアンバランスを速やかにバランスすることができる電力変換装置を提供することを目的とする。
 本願に開示される電力変換装置は、
 正側アームと負側アームとが直列接続されたレグ回路が複数並列に接続され、複数の前記レグ回路の正側アームと負側アームとの接続点が各相の交流線に接続されて複数相の交流と直流との間で電力変換を行う電力変換器と、前記電力変換器を制御する制御装置とを備えた電力変換装置であって、
 前記正側アーム及び前記負側アームのそれぞれは、複数の半導体スイッチング素子が直列接続された直列体とこの直列体に並列接続された直流コンデンサとを有する変換器セルが1つまたは複数直列接続されており、
 前記制御装置は、複数の前記アームが出力する電圧の指令値であるアーム出力電圧指令値を生成するアーム出力電圧指令値生成部を有し、
 それぞれの前記レグ回路に対し循環電流制御を行い、
 少なくとも一つの前記レグ回路に含まれる全ての前記直流コンデンサの電圧の合計値が予め設定された第一閾値以上の時に、該レグ回路において、前記正側アーム及び前記負側アームのうち一方のアームのアーム出力電圧指令値が、予め設定された上側閾値を上回る場合は前記上側閾値以下になるように、前記アーム出力電圧指令値が予め設定された下側閾値を下回る場合は前記下側閾値以上になるように、前記アーム出力電圧指令値を補正する電圧指令補正値を生成して補正するとともに、
 循環電流制御が行われている前記レグ回路の他方のアームのアーム出力電圧指令値を前記電圧指令補正値に基づいて補正する、ように構成されている。
 本開示による電力変換装置によれば、アーム間コンデンサ電圧のアンバランスを速やかにバランスすることが可能となる。
実施の形態1に係る電力変換装置の構成を示す概略図である。 実施の形態1に係る電力変換装置を構成する変換器セルの例を示す構成図である。 実施の形態1に係る電力変換装置を構成する変換器セルの他の例を示す構成図である。 実施の形態1に係る電力変換装置を構成する変換器セルの他の例を示す構成図である。 実施の形態1に係る制御装置の構成を示す機能ブロック図である。 生成された変調信号がゲート信号生成部に入力される状態を示す図である。 実施の形態1に係る制御装置の指令生成部の構成を示す機能ブロック図である。 実施の形態1に係る電圧指令値補正部の構成を示す図である。 実施の形態1に係る補正電圧計算部の構成を示す図である。 実施の形態1に係る電力変換装置の効果を説明するための図である。 図8A中、破線A,Bの領域の拡大図である。 実施の形態2に係る制御装置の指令生成部の構成を示す機能ブロック図である。 実施の形態2に係る電圧指令値補正部の構成を示す図である。 実施の形態2に係る補正電圧計算部の構成を示す図である。 補正電圧計算部の算出する補正可能な電圧の補正裕度を説明するための図である。 実施の形態2に係る補正零相電圧計算部の構成を示す図である。 実施の形態1、2に係る制御装置の一例であるハードウエア構成図である。
 以下、本実施の形態について図を参照して説明する。なお、各図中、同一符号は、同一または相当する部分を示すものとする。
実施の形態1.
 以下、実施の形態1に係る電力変換装置について、図を用いて説明する。
<電力変換装置の構成>
 図1は実施の形態1に係る電力変換装置1が適用される電力系統の一例の概略構成を示す図である。図1に示すように、電力変換装置1は、主回路である電力変換器10と、この電力変換器10を制御する制御部としての制御装置20と、を備える。電力変換器10は、交流と直流との間で相互に電力変換を行うものであり、その交流側が変圧器3を介して複数相交流としての三相交流系統である交流電源2に接続され、その直流側が正側直流端子6P、負側直流端子6Nを介して図示しない直流系統に接続される。直流系統は、例えば、大規模太陽光発電システム、産業用UPS(Uninterrptible Power Supply:無停電電源装置)のような直流電源、または他の電力変換器等である。
 電力変換器10は、三相交流のU相、V相、W相のそれぞれに対応して備えられる3個のレグ回路100u,100v,100wを、正側直流端子6P、負側直流端子6N間に並列接続して備える。レグ回路100uは、一対のアームとしての正側アーム100uPと負側アーム100uNとを有し、これら正側アーム100uPと負側アーム100uNとは互いに直列接続される。正側アーム100uPの一端は正側直流端子6Pに接続され、負側アーム100uNの一端は負側直流端子6Nに接続される。また、正側アーム100uPと負側アーム100uNとの接続点4uは変圧器3のU相端子に接続される。
 レグ回路100vは、一対のアームとしての正側アーム100vPと負側アーム100vNとを有し、これら正側アーム100vPと負側アーム100vNとは互いに直列接続される。正側アーム100vPの一端は正側直流端子6Pに接続され、負側アーム100vNの一端は負側直流端子6Nに接続される。また、正側アーム100vPと負側アーム100vNとの接続点4vは変圧器3のV相端子に接続される。
 レグ回路100wは、一対のアームとしての正側アーム100wPと負側アーム100wNとを有し、これら正側アーム100wPと負側アーム100wNとは互いに直列接続される。正側アーム100wPの一端は正側直流端子6Pに接続され、負側アーム100wNの一端は負側直流端子6Nに接続される。また、正側アーム100wPと負側アーム100wNとの接続点4wは変圧器3のW相端子に接続される。
 以下、各レグ回路100u,100v,100wの構成について説明する。V相、W相のレグ回路100v,100wは、U相のレグ回路100uと同様の構成を有しているため、代表してU相のレグ回路100uを用いて説明する。
 レグ回路100uの正側アーム100uPは、直列接続された複数の変換器セル111と、リアクトル112uPとを有し、これら複数の変換器セル111とリアクトル112uPとが互いに直列接続されて構成される。同様に、レグ回路100uの負側アーム100uNは、直列接続された複数の変換器セル111と、リアクトル112uNを有し、これら変換器セル111とリアクトル112uNとが互いに直列接続されて構成される。なお、各アーム内の変換器セル111は1つであってもよい。
 なお、リアクトル112uPは正側アーム100uP内であればいずれの位置であってもよく、同様にリアクトル112uNも負側アーム100uN内であればいずれの位置であってもよい。リアクトル112uP、112uNのインダクタンス値は互いに異なってもよく、他の相のリアクトルと結合されたものでも良い。さらに、正側アーム100uP内にのみリアクトル112uPを設ける構成でもよく、もしくは、負側アーム100uN内にのみリアクトル112uNを設ける構成でもよい。
 なお、以降の説明において、正側アーム100uP,100vP,100wP、負側アーム100uN,100vN,100wNのそれぞれを区別する必要がない場合は、アーム100あるいは、正側アーム100P、負側アーム100Nと称して用いる。
 以下、各レグ回路100u,100v,100wを構成する変換器セル111の構成について説明する。
 図2Aは、実施の形態1に係る変換器セル111の構成の一例を示す回路図である。図2Bは、実施の形態1に係る変換器セル111の、図2Aとは異なる構成例を示す回路図である。図2Cは、実施の形態1に係る変換器セル111の、図2A、図2Bとは異なる構成例を示す回路図である。
 なお、変換器セル111は、図2Aから図2Cに示すいずれの回路構成を用いても良く、正側アーム100uP、負側アーム100uN内で各回路構成を組み合わせても良い。
 図2Aに示す変換器セル111は、互いに直列接続された半導体スイッチング素子111U、111Lの直列体と、これら直列体に並列接続されたエネルギー蓄積要素としての直流コンデンサ111Cと、直流コンデンサ111Cの電圧Vcapを検出する電圧センサ111Sとを有する。半導体スイッチング素子111Uと111Lとの接続点は正側の入出力端子111aに接続され、半導体スイッチング素子111Lと直流コンデンサ111Cとの接続点は負側の入出力端子111bに接続される。
 この図2Aに示す構成の変換器セル111において、半導体スイッチング素子111U、111Lは、一方がオン状態となり、他方がオフ状態になるようにゲート信号GU,GLにより制御される。半導体スイッチング素子111Uがオン状態であり、半導体スイッチング素子111Lがオフ状態の時、入出力端子111aと111bとの間には直流コンデンサ111Cの両端電圧が印加される。なお、入出力端子111a側に正側電圧、111b側に負側電圧が印加される。
 また、図2Bに示す変換器セル111は、互いに直列接続された半導体スイッチング素子111U、111Lの直列体と、この直列体に並列接続されたエネルギー蓄積要素としての直流コンデンサ111Cと、直流コンデンサ111Cの電圧値Vcapを検出する電圧センサ111Sとを有する。半導体スイッチング素子111Uと111Lの接続点は負側の入出力端子111bに接続され、半導体スイッチング素子111Uと直流コンデンサ111Cとの接続点は正側の入出力端子111aに接続される。
 この図2Bに示す構成の変換器セル111において、半導体スイッチング素子111U、111Lは、一方がオン状態となり、他方がオフ状態になるようにゲート信号GU,GLにより制御される。半導体スイッチング素子111Uがオフ状態であり、半導体スイッチング素子111Lがオン状態の時、入出力端子111aと111bとの間には直流コンデンサ111Cの両端電圧が印加される。なお、入出力端子111a側に正側電圧、111b側に負側電圧が印加される。
 また、図2Cに示す構成の変換器セル111は、互いに直列接続された半導体スイッチング素子111U1,111L1の直列体と、同じく互いに直列接続された半導体スイッチング素子111U2,111L2の直列体と、エネルギー蓄積要素としての直流コンデンサ111Cと、直流コンデンサ111Cの電圧Vcapを検出する電圧センサ111Sとを有する。そして、これら、半導体スイッチング素子111U1,111L1の直列体と、半導体スイッチング素子111U2,111L2の直列体と、直流コンデンサ111Cとが、並列接続される。
 この図2Cに示す構成の変換器セル111において、半導体スイッチング素子111U1、111L1は、一方がオン状態となり、他方がオフ状態になるようにゲート信号GU1,GL1により制御される。同様に半導体スイッチング素子111U2、111L2は、一方がオン状態となり、他方がオフ状態になるようにゲート信号GU2,GL2により制御される。半導体スイッチング素子111U1がオン状態であり、半導体スイッチング素子111L1がオフ状態の時、かつ半導体スイッチング素子111U2がオフ状態であり、半導体スイッチング素子111L2がオン状態の時入出力端子111aと111bとの間には直流コンデンサ111Cの両端電圧が印加される。なお、入出力端子111a側に正側電圧、111b側に負側電圧が印加される。
 さらに、電力変換装置1は、上記の直流コンデンサ電圧Vcapを検出する電圧センサ111S以外に、電力変換器10の電圧、電流を検出する複数の検出器を備える。
 図1に示すように、制御装置20には、これらの検出器により検出された値が入力される。すなわち、電力変換器10の交流端の相電圧Vacu,Vacv,Vacw、交流端の電流Iacu,Iacv,Iacw、正側直流端子6Pと負側直流端子6Nとの間の直流電圧Vdc、正側直流端子6Pまたは負側直流端子6Nを流れる直流電流Idc、正側アーム100uP,100vP,100wPを流れる電流IuP,IvP,IwP、負側アーム100uN,100vN,100wNを流れる電流IuN,IvN,IwN及び直流コンデンサ111Cの電圧Vcapが制御装置20に入力される。
 次に、制御装置20の構成について説明する。
 制御装置20は、各検出器により検出された検出値に基づいて、電力変換器10のそれぞれの変換器セル111内のそれぞれの半導体スイッチング素子111U、111Lを駆動するゲート信号GU,GLを生成する。
 図3は、実施の形態1による制御装置20の主要部の構成を示す機能ブロック図である。図3に示すように、制御装置20は直流制御部21、交流電流制御部22、循環電流制御部23、指令値生成部24及びアームコンデンサ電圧平均値算出部25を備える。
 直流制御部21には、電力変換器10の正側直流端子6Pと負側直流端子6Nとの間の直流電圧Vdcと、正側直流端子6Pまたは負側直流端子6Nを流れる直流電流Idcとが入力される。また、直流電圧指令値Vdcref及び直流電流指令値Idcrefが入力される。直流制御部21は、直流電圧Vdcが直流電圧指令値Vdcrefに追従、または直流電流Idcが直流電流指令値Idcrefに追従するようなアーム直流分電圧指令値VarmDCを出力する。
 交流電流制御部22には、電力変換器10の交流端の交流電流Iac(交流端の電流Iacu,Iacv,Iacwを総称する場合は、交流電流Iacと称して用いる)及び、各相の交流電圧を制御する交流電圧指令値Iacref(交流電圧指令値Iacrefは、U相、V相、W相それぞれの交流電圧指令値の総称として用いる)が入力される。交流電流制御部22は、交流電流Iacが交流電流指令値Iacrefに追従するようなアーム交流分電圧指令値VarmACを出力する。
 循環電流制御部23は、循環電流Iccを、各アーム100に含まれる直流コンデンサ111Cの電圧をアーム100間でバランスさせるための循環電流指令値Iccrefに追従させる制御のためのアーム循環電圧指令値Varmccを出力する。ここで、循環電流Iccは電力変換器10において、交流端および直流端には流れず、各相レグ回路100u、100v、100w間で流れる電流を示す。
 アームコンデンサ電圧平均値算出部25は、各アーム内の直流コンデンサの電圧の平均値を算出する。各アームの具備する変換器セル111内の直流コンデンサ111Cの電圧Vcapを合計した各アーム内コンデンサ合計値Vcpu,Vcnu,Vcpv,Vcnv,Vcpw,Vcnwがアームコンデンサ電圧平均値算出部25に入力され、各アームの具備する変換器セルの個数N(Nは1以上の整数)で除算した値である各アームコンデンサ電圧の平均値Vcarmpu,Vcarmnu,Vcarmpv,Vcarmnv,Vcarmpw,Vcarmnwが出力される。なお、アーム内コンデンサ合計値を総称する場合は、アーム内コンデンサ電圧合計値Vcを用い、アームコンデンサ電圧平均値を総称する場合は、アーム内コンデンサ電圧平均値Vcarmを用いる。
 指令値生成部24には、直流制御部21からアーム直流分電圧指令値VarmDC、交流電流制御部22からアーム交流分電圧指令値VarmAC、循環電流制御部23からアーム循環電圧指令値Varmcc及びアームコンデンサ電圧平均値算出部25から各アームのコンデンサ電圧の平均値Vcarmが入力される。指令値生成部24の詳細については後述するが、指令値生成部24からは、各アームの変調指令kref(アームの変調指令krefは、各アームの変調指令krefpu,krenu,krefpv,krefnv,krefpw,krenwの総称として用いる)を出力する。
 図4は、指令値生成部24で生成され、出力された各アームの変調指令krefがゲート信号生成部26に入力される状態を示す図である。ゲート信号生成部26には、各アームの変調指令krefが入力され、対応するアーム100が有する全ての変換器セル111に含まれる半導体スイッチング素子111U、111Lを駆動するゲート信号G(G1U、G1L、G2U、G2L、G3U、G3L・・・)を生成する。ゲート信号生成部26は、例えば、入力されたアームの変調指令krefと搬送波との大小比較するパルス幅変調(Pulse Width Modulation:PWM)方式によってゲート信号Gを得る。
  なお、複数のゲート信号生成部26は、指令値生成部24の後段として制御装置20に具備していてもよいが、各ゲート信号生成部26は、それぞれ変換器セル111に含まれる構成としてもよい。
 次に、指令値生成部24の構成について説明する。
 図5は、指令生成部24の構成を示す機能ブロック図である。図5に示すように、指令値生成部24はアーム出力電圧指令値生成部244、電圧指令値補正部240及び規格化部246を備えている。
 アーム出力電圧指令値生成部244には、アーム直流分電圧指令値VarmDC、アーム交流分電圧指令値VarmAC及びアーム循環電圧指令値Varmccが入力され、各アームの出力する電圧が算出され、アーム出力電圧指令値Varmpu,Varmnu,Varmpv,Varmnv,Varmpw,Varmnwとして出力される。
 電圧指令値補正部240は、各相に対応した電圧指令値補正部240U,240V,240Wを備え、各アーム内コンデンサ電圧平均値Vcarmを参照して(アーム内コンデンサ電圧合計値Vcを用いる場合は、Vc=Vcarm×Nにより算出する)、アームの出力する電圧を補正し、アーム出力電圧指令値の補正を行う。
 図6は、指令生成部24の具備する電圧指令値補正部240の構成を示す図である。図6に示すように、電圧指令値補正部240は補正電圧計算部241を備えている。図7は、補正電圧計算部241の構成を示す図である。図6,図7は電圧指令値補正部としてU相電圧指令値補正部240Uを例にして説明する。
 U相電圧指令値補正部240Uの補正電圧計算部241Uには、正側アーム出力電圧指令値Varmpu、負側アーム出力電圧指令値Varmnu、正側アーム内コンデンサ電圧合計値Vcpu、負側アーム内コンデンサ電圧合計値Vcnu及び電力変換器10が循環電流優先モードか否かの判定信号CCprModeUが入力される。
 補正電圧計算部241において、加算器2411p,2413p,2415p,2416p,2417,2411n,2413n,2415n,2416nは入力された信号を加算して出力し、フィルタ2412p,2414p,2412n,2414nはそれぞれ入力信号が0以下の場合0を出力し、入力信号が0より大きい場合はその値を出力する。乗算器2418には、電力変換器10が循環電流優先モードの場合CCprModeUは1が、循環電流優先モードでない場合CCprModeUは0が入力される。
 ここで、循環電流優先モードとは、1つのレグ回路に含まれる全てのコンデンサ電圧の合計値が予め設定された閾値(δ1)以上となり、該レグ回路に含まれるアームが過変調になった場合に、循環電流制御の出力を優先させるようにアームの出力電圧を補正するモードである。図6で示すように、U相電圧指令値補正部240Uには、各アームコンデンサ電圧平均値Vcarmpu,Vcarmnuが入力される。すなわち正側アーム内コンデンサ電圧合計値Vcpu、負側アーム内コンデンサ電圧合計値Vcnuが入力される。従って、両者を加算したU相コンデンサ電圧合計値Vcu(=Vcpu+Vcnu)と閾値(δ1)とをフィルタ242Uにおいて比較し、閾値(δ1)以上であれば、循環電流優先モードの判定信号CCprModeUの出力を1とする。フィルタ242UにおいてU相コンデンサ電圧合計値Vcuが閾値(δ1)を下回る場合は、循環電流優先モードの判定信号CCprModeUの出力を0とする。このように循環電流優先モードであるか判定し、循環電流優先モードの判定信号CCprModeUを出力する。
 循環電流優先モードの判定信号CCprModeUが0の場合、図5において、アーム出力電圧指令値生成部244はアーム循環電圧指令値Varmccを考慮しないでアーム出力電圧指令値Varmを生成する。
 なお、閾値(δ1)は電力変換器10の正側直流端子6Pと負側直流端子6Nとの間の直流電圧Vdcの1/2以上の値で設定するのがよい。1つのレグ回路に含まれる全てのコンデンサ電圧の合計値が直流端子間電圧Vdcの1/2より小さい場合、全体のコンデンサ電圧の充電を行う必要がある一方で、循環電流出力を優先する補正を行うと系統側(交流側)へ影響するため、十分な充電を行うことができなくなる恐れがあるためである。
 以下の5つのケースに対し、補正電圧計算部241Uの動作について説明する。
 (1)正側アームにおいて、正側アーム内コンデンサ電圧合計値Vcpuが正側アーム出力電圧指令値Varmpuより大きく(Vcpu>Varmpu)、かつ負側アーム内コンデンサ電圧合計値Vcnuが負側アーム出力電圧指令値Varmnuより大きい(Vcnu>Varmnu)場合、すなわち過変調が生じていない場合、加算器2416pから出力される正側アーム出力電圧指令補正値ΔVarmpu及び加算器2416nから出力される負側アーム出力電圧指令補正値ΔVarmnuはいずれも0であり、補正電圧計算部241からは電圧指令補正値ΔVarmu=0が出力される。
 (2)正側アームにおいて、正側アーム出力電圧指令値Varmpuが正側アーム内コンデンサ電圧合計値Vcpuよりも大きい(Vcpu<Varmpu)過変調の場合、加算器2416pから正側アーム出力電圧指令補正値ΔVarmpu(≠0)が出力される。この時、U相のレグ回路100u内のコンデンサ電圧合計値(Vcpu+Vcnu)が予め設定された閾値δ1より大きい場合、乗算器2418にCCprModeUの信号として1が入力され、電圧指令補正値ΔVarmuが出力される。一方、U相のレグ回路100u内のコンデンサ電圧合計値(Vcpu+Vcnu)が予め設定された閾値δ1以下の場合、コンデンサ電圧に余裕があると判断し、乗算器2418にCCprModeUの信号として0が入力され、補正電圧計算部241からは電圧指令補正値ΔVarmu=0が出力される。
 (3)同様に、負側アームにおいて、負側アーム出力電圧指令値Varmnuが負側アーム内コンデンサ電圧合計値Vcnuよりも大きい(Vcnu<Varmnu)過変調の場合、加算器2416nから負側アーム出力電圧指令補正値ΔVarmnu(≠0)が出力される。この時、U相のレグ回路100u内のコンデンサ電圧合計値(Vcpu+Vcnu)が予め設定された閾値δ1より大きい場合、乗算器2418に1の信号CCprModeUが入力され、電圧指令補正値ΔVarmuが出力される。一方、U相のレグ回路100u内のコンデンサ電圧合計値(Vcpu+Vcnu)が予め設定された閾値δ1以下の場合、コンデンサ電圧に余裕があると判断し、乗算器2418にCCprModeUの信号として0が入力され、補正電圧計算部241からは電圧指令補正値ΔVarmu=0が出力される。
 (4)正側アームにおいて、正側アーム出力電圧指令値Varmpuが0未満(Varmpu<0)の場合、加算器2416pから正側アーム出力電圧指令補正値ΔVarmpu(≠0)が出力される。この時、U相のレグ回路100u内のコンデンサ電圧合計値(Vcpu+Vcnu)が予め設定された閾値δ1より大きい場合、乗算器2418に1の信号CCprModeUが入力され、電圧指令補正値ΔVarmuが出力される。一方、U相のレグ回路100u内のコンデンサ電圧合計値(Vcpu+Vcnu)が予め設定された閾値δ1以下の場合、コンデンサ電圧に余裕があると判断し、乗算器2418にCCprModeUの信号として0が入力され、補正電圧計算部241からは電圧指令補正値ΔVarmu=0が出力される。
 (5)負側アームにおいて、負側アーム出力電圧指令値Varmnuが0未満(Varmnu<0)の場合、加算器2416nから負側アーム出力電圧指令補正値ΔVarmnu(≠0)が出力される。この時、U相のレグ回路100u内のコンデンサ電圧合計値(Vcpu+Vcnu)が予め設定された閾値δ1より大きい場合、乗算器2418にはCCprModeUの信号として1が入力され、電圧指令補正値ΔVarmuが出力される。一方、U相のレグ回路100u内のコンデンサ電圧合計値(Vcpu+Vcnu)が予め設定された閾値δ1以下の場合、コンデンサ電圧に余裕があると判断し、乗算器2418にCCprModeUの信号として0が入力され、補正電圧計算部241からは電圧指令補正値ΔVarmu=0が出力される。
 すなわち、補正電圧計算部241においては、対応する相の一方側のアーム出力電圧指令値がその側のアームコンデンサ電圧合計値を上回っている場合、及びアーム出力電圧指令値が0V未満の場合、循環電流優先モードであれば補正電圧を出力する。
 図6に示すように、補正電圧計算部241から出力された電圧指令補正値ΔVarmpuは、正側アーム出力電圧指令値Varmpuから減算されて、補正された正側アーム出力電圧指令値Varmpu*を出力する。また、負側アーム出力電圧指令値Varmnuに電圧指令補正値ΔVarmpuが加算されて、補正された負側アーム出力電圧指令値Varmnu*が出力される。
 電圧指令値補正部240から出力された補正後の各相のアーム出力電圧指令値Varmpu*,Varmnu*,Varmpv*,Varmnv*,Varmpw*,Varmnw*(総称する場合は、アーム出力電圧指令値Varm*を用いる)は規格化部246に入力される。
 図5において、規格化部246は、電圧指令値補正部240から出力された補正後の各アームの出力電圧指令値を各アームのコンデンサ電圧合計値に基づいて規格化して、各アームの変調指令krefを出力する。
 図6及び図7を用いて、補正電圧計算部241で算出された電圧指令補正値ΔVarmuを用いて、アーム出力電圧指令値を補正することを示したが、図8A及び図8Bを用いて具体的な補正の内容と効果について説明する。図8Aは実施の形態1に係る電力変換装置の効果を説明するための図で、図8Bは図8A中、点線A,Bで囲まれた領域の拡大図である。
 図8AはU相のレグ回路100uにおいて、正側アーム内コンデンサ電圧合計値Vcpu、正側アーム出力電圧指令値Varmpu、負側アーム内コンデンサ電圧合計値Vcnu、負側アーム出力電圧指令値Varmnuの挙動を示したものである。時刻t0で事故が生じ、その直後に過変調状態になったものである。この時、負側アームにおいて、負側アーム出力電圧指令値Varmnuが増大し、負側アーム内コンデンサ電圧合計値Vcnuを上回る状態となっている。この期間を図中点線Aの領域で示している。一方、正側アームにおいては、正側アーム出力電圧指令値Varmpuが振動しても正側アーム内コンデンサ電圧合計値Vcpuを超えることはない。負側アームの点線Aの領域に対応する同時刻の正側アームの領域を点線Bで示す。なお、ここで、U相のレグ回路100uは循環電流優先モードである。また、図7において説明したように、正側アームにおいて、正側アーム出力電圧指令値Varmpuの上側閾値は正側アーム内コンデンサ電圧合計値Vcpuであり、負側アームにおいて、負側アーム出力電圧指令値Varmnuの上側閾値は負側アーム内コンデンサ電圧合計値Vcnuである。また、下側閾値はいずれも0Vである。
 図8Bにおいて、負側アーム出力電圧指令値Varmnuは点線Aの領域で負側アーム内コンデンサ電圧合計値Vcnuを上回る。この負側アーム内コンデンサ電圧合計値Vcnuを上回る負側アーム出力電圧指令値Varmnuは破線で示されている。ここで、負側アーム出力電圧指令値Varmnuが負側アーム内コンデンサ電圧合計値Vcnuを超えない範囲におさまるように電圧指令補正値ΔVarmu分補正される。補正された負側アーム出力電圧指令値Varmnu*は負側アーム内コンデンサ電圧合計値Vcnuと等しくなっている。
 一方、循環電流優先モードであるので、対応する正側アームにおいては、正負側のコンデンサ電圧がバランスするように、補正前後でレグ回路100u内の出力電圧合計値が等しくなるように電圧指令補正値ΔVarmu分補正される。従って、点線Bの領域内において破線で示す正側アーム出力電圧指令値Varmpuが実線で示す補正後の正側アーム出力電圧指令値Varmpu*となる。
 このように、循環電流優先モードの場合、補正電圧を用いて、過変調になっている側のアームの出力電圧をコンデンサ電圧の合計値である出力範囲と等しくなるようにし、もう片側のアームの出力電圧も補正することで、1つのレグ回路内で2つのアームの出力電圧合計値が補正前後で変化しないように補正する。これにより、過変調時にも所望の循環電流を制御することができる。
 以上のように、本実施の形態1によれば、正側アームと負側アームとが直列接続されたレグ回路が複数並列に接続され、複数の前記レグ回路の正側アームと負側アームとの接続点が各相の交流線に接続されて複数相の交流と直流との間で電力変換を行う電力変換器と、この電力変換器を制御する制御装置とを備えた電力変換装置であって、各アームはそれぞれ、複数の半導体スイッチング素子が直列接続された直列体とこの直列体に並列接続された直流コンデンサとを有する変換器セルが直列接続されて構成されている。制御装置は、複数のアームが出力する電圧の指令値であるアーム出力電圧指令値を生成するアーム出力電圧指令値生成部を有し、それぞれのレグ回路に対し循環電流制御を行い、少なくとも一つのレグ回路に含まれる全ての直流コンデンサの電圧の合計値が予め設定された第一閾値(δ1)以上の時に、該レグ回路において、一方のアームのアーム出力電圧指令値が、予め設定された上側閾値を上回る場合は上側閾値以下になるように、アーム出力電圧指令値が下側閾値を下回る場合は下側閾値以上になるように、アーム出力電圧指令値を補正する補正電圧を生成して補正するとともに、他方のアームのアーム出力電圧指令値も前記補正電圧に基づいて補正するようにした。この構成により、両アームの出力電圧指令値を補正電圧で補正するので、出力する電圧の合計値を等しくすることが可能となり、循環電流制御が容易となる。そのため、事故中あるいは事故復帰直後のアーム間コンデンサ電圧アンバランスに対して、素早くコンデンサ電圧をバランスさせることができる。
 また、第一閾値以上の場合に循環電流優先モードとして、循環電流制御の出力を優先するように過変調となっているアームの出力電圧を補正するようにしたので、コンデンサ電圧が一定以上の場合にのみ機能させることで、アーム間コンデンサ電圧アンバランスのみに対して効果を発揮させることができる。第一閾値として、電力変換器の直流電圧の1/2以上に設定すると、アーム間コンデンサ電圧アンバランスに対し必要な時のみ循環電流制御出力を優先するようにアームの出力電圧を補正できる。
 アーム出力電圧の出力可能範囲は0Vから当該アームのコンデンサ電圧の合計値であるので、過変調を行う上側閾値を当該アームのコンデンサ電圧の合計値に上側閾値を0Vに設定するとアーム出力電圧の範囲を最大にすることが可能となる。
実施の形態2.
 以下、実施の形態2に係る電力変換装置について図を用いて説明する。
 実施の形態2に係る電力変換装置は図3と同様の制御装置20を具備するが、指令生成部24の構成が実施の形態1のものと異なっている。以下、実施の形態1と異なる点を中心に説明し、相当する部分については説明を省略する。
 図9は、実施の形態2に係る制御装置20が具備する指令生成部24の構成を示す機能ブロック図である。図9に示すように、指令生成部24は、アーム出力電圧指令値生成部244、電圧指令値補正部1240及び規格化部246を備える。アーム出力電圧指令値生成部244及び規格化部246は、実施の形態1の図5で示したものと同じである。
 図10は、電圧指令値補正部1240の構成を示す図である。図10に示すように、電圧指令値補正部1240は各相の補正電圧計算部1241である、U相補正電圧計算部1241U、V相補正電圧計算部1241V、W相補正電圧計算部1241Wと、補正零相電圧計算部1242と各演算器を備える。図11は各相の補正電圧計算部1241の構成を示す図、図13は補正零相電圧計算部1242の構成を示す図である。なお、補正電圧計算部1241は、U相補正電圧計算部1241U、V相補正電圧計算部1241V、W相補正電圧計算部1241Wの総称として用いている。
 まず、各相の補正電圧計算部1241の構成について説明するが、図11の補正電圧計算部1241はU相補正電圧計算部1241Uであるとし、U相の信号を用いて説明する。なお、図11の補正電圧計算部1241は実施の形態1の図7で示した各相の補正電圧計算部241と構成が類似しており、入力信号は同じであるが出力信号が一部異なる。
 図11において、U相補正電圧計算部241Uには、正側アーム出力電圧指令値Varmpu、負側アーム出力電圧指令値Varmnu、正側アーム内コンデンサ電圧合計値Vcpu、負側アーム内コンデンサ電圧合計値Vcnu及び電力変換器10が循環電流優先モードか否かの判定信号CCprModeUが入力される。なお、図10及び図11において、判定信号CCprModeUが入力されるように示しているが、実施の形態1の図6で説明したように、正側アーム内コンデンサ電圧合計値Vcpuと負側アーム内コンデンサ電圧合計値Vcnuとの合計値Vcuと閾値(δ1)とを比較して判定信号CCprModeUを生成する。図10及び図11では判定信号CCprModeUの生成については省略している。
 U相補正電圧計算部1241Uにおいて、加算器2411p、2413p、2416p、2417、2411n、2413n、2415n、2416nは入力された信号の差分を出力し、フィルタ2412p、2414p、2412n、2414nはそれぞれ入力信号が0以下の場合0を出力し、入力信号が0より大きい場合はその値を出力する。乗算器2418には、電力変換器10が循環電流優先モードの場合1が、循環電流優先モードでない場合は0が入力される。ここで、循環電流優先モードとは、1つのレグ回路に含まれる全てのコンデンサ電圧の合計値が予め設定された閾値以上になった時に循環電流が循環電流指令値に追従するように制御して、レグ回路内の正負のアームの出力電圧をバランスさせるモードである。
 以下の(1)から(5)のケースは、実施の形態1の図7と同様であり、説明を簡略化する。
 (1)正側アームにおいて、正側アーム内コンデンサ電圧合計値Vcpuが正側アーム出力電圧指令値Varmpuより大きく(Vcpu>Varmpu)かつ負側アーム内コンデンサ電圧合計値Vcnuが負側アーム出力電圧指令値Varmnuより大きい(Vcnu>Varmnu)場合、すなわち過変調が生じていない場合、電圧指令補正値ΔVarmu=0が出力される。
 (2)正側アームにおいて、正側アーム出力電圧指令値Varmpuが正側アーム内コンデンサ電圧合計値Vcpuより大きい(Vcpu<Varmpu)過変調の場合、CCprModeUの信号が1の時は電圧指令補正値ΔVarmu(≠0)が出力される。一方、CCprModeUの信号が0の時は電圧指令補正値ΔVarmu=0が出力される。
 (3)同様に、負側アームにおいて、負側アーム出力電圧指令値Varmnuが負側アーム内コンデンサ電圧合計値Vcnuより大きい(Vcnu<Varmnu)過変調の場合、CCprModeUの信号が1の時は電圧指令補正値ΔVarmu(≠0)が出力される。一方、CCprModeUの信号が0の時は電圧指令補正値ΔVarmu=0が出力される。
 (4)正側アームにおいて、正側アーム出力電圧指令値Varmpuが0未満(Varmpu<0)の場合、CCprModeUが1の時は電圧指令補正値ΔVarmu(≠0)が出力される。一方、CCprModeUの信号が0の時は電圧指令補正値ΔVarmu=0が出力される。
 (5)負側アームにおいて、負側アーム出力電圧指令値Varmnuが0未満(Varmnu<0)の場合、CCprModeUの信号が1の時は電圧指令補正値ΔVarmu(≠0)が出力される。一方、CCprModeUの信号が0の時は電圧指令補正値ΔVarmu=0が出力される。
 すなわち、補正電圧計算部1241においては、対応する相の一方側のアーム出力電圧指令値がその側のアームコンデンサ電圧合計値を上回っている場合またはアーム出力電圧指令値が0V未満の場合、循環電流優先モードであれば電圧指令補正値ΔVarmを出力する。
 さらに、本実施の形態2の補正電圧計算部1241では、各アームの補正における補正可能な電圧範囲を補正裕度として算出する。図12は、電圧の補正裕度を説明するための図で、U相の正側アーム出力電圧指令値Varmpuの挙動を示す。図12において、σUpuはU相の正側アーム上側補正裕度であり、正側アーム内コンデンサ電圧合計値Vcpuから正側アーム出力電圧指令値Varmpuを除した値である。また、σLpuはU相の正側アーム下側補正裕度であり、正側アーム出力電圧指令値Varmpuの値である。但し、図11において、それぞれフィルタ2412p、2414pの出力であるから、σUpu及びσLpuは0以下の場合は0となる。すなわち、上記のケース(2)の正側アーム出力電圧指令値Varmpuが正側アーム内コンデンサ電圧合計値Vcpuより大きい過変調の場合は、U相の正側アーム上側補正裕度σUpuは0である。上記ケース(4)の正側アーム出力電圧指令値Varmpuが<0の場合は、U相の正側アーム下側補正裕度σLpuは0である。
 同様に図11では、U相の負側アーム上側補正裕度σUnu及びU相の負側アーム下側補正裕度σLnuも算出する。
 また、他のV相補正電圧計算部1241V及びW相補正電圧計算部1241Wにおいても、それぞれ電圧指令補正値ΔVarmvと補正裕度σUpv、σLpv、σUnv、σLnv、電圧指令補正値ΔVarmwと補正裕度σUpw、σLpw、σUnw、σLnwを出力する。
 次に、図13を用いて補正零相電圧計算部1242について説明する。図13に示すように、補正零相電圧計算部1242には、各相の補正電圧計算部1241の出力である各相の補正電圧及び補正裕度が入力され、補正零相電圧ΔVzが出力される。いずれかのアームの出力電圧指令値を補正する必要がある場合、補正零相電圧ΔVzを用いて補正する。これによって、交流側の系統電圧が変圧器等で絶縁されている場合、相間電圧に変化が生じないため、系統側に影響することなく過変調を防ぐことができる。しかし、零相電圧が各相の出力する交流電圧の共通成分であるため、補正零相電圧ΔVzがいずれのアームにも補正に用いられることになり、補正零相電圧ΔVzが大きい場合、過変調の生じていない他のアームの過変調を引き起こす可能性がある。それを防ぐため、本実施の形態2の補正零相電圧計算部1242では各アームの補正電圧の補正裕度から補正零相電圧ΔVzの制限値を設定して、補正零相電圧ΔVz算出する。
 フィルタ2421により、補正零相電圧計算部1242に入力された各相の電圧指令補正値ΔVarmu、ΔVarmv、ΔVarmwから最大値を検出し、フィルタ2422により最小値を検出する。検出された最大値と最小値が加算され、リミッタ2423に入力される。リミッタ2423では入力値が最大値ΔVzLIMH、最小値ΔVzLIMLに制限される。リミッタ2423の最大値ΔVzLIMH、最小値ΔVzLIMLは以下のように算出する。
 補正零相電圧ΔVzが正の場合、各相の負側アーム上側補正裕度σUnu、σUnv、σUnw及び各相の正側アーム下側補正裕度σLpu、σLpv、σLpwは減少方向である。すなわち、補正零相電圧ΔVzによって補正した結果、σUnu、σUnv、σUnw、σLpu、σLpv、σLpwのいずれかが0以下となり、補正アームとは異なるアームが過変調になる可能性がある。したがって、補正零相電圧ΔVzに対し、正側の値をσUnu、σUnv、σUnw、σLpu、σLpv、σLpwの最小値で制限する必要がある。
 そこで、フィルタ2424により、補正零相電圧計算部1242に入力された各アームの補正電圧の補正裕度のうち各相の負側アーム上側補正裕度σUnu、σUnv、σUnw及び各相の正側アーム下側補正裕度σLpu、σLpv、σLpwから最小値が検出され、その値をリミッタ2423の最大値ΔVzLIMHとする。
 補正零相電圧ΔVzが負の場合、各相の正側アーム上側補正裕度σUpu、σUpv、σUpw及び各相の負側アーム下側補正裕度σLnu、σLnv、σLnwは減少方向である。すなわち、補正零相電圧ΔVzによって補正した結果、σUpu、σUpv、σUpw、σLnu、σLnv、σLnwのいずれかが0以下となり、補正アームとは異なるアームが過変調になる可能性がある。したがって、補正零相電圧ΔVzに対し、負側の値をσUpu、σUpv、σUpw、σLnu、σLnv、σLnwの最小値に-1を掛けた値で制限する必要がある。
 そこで、フィルタ2425により、補正零相電圧計算部1242に入力された各アームの補正電圧の補正裕度のうち各相の正側アーム上側補正裕度σUpu、σUpv、σUpw及び各相の負側アーム下側補正裕度σLnu、σLnv、σLnwから最小値が検出され、その検出値の反転回路2426により符号を反転させた値をリミッタ2423の最小値ΔVzLIMLとする。
 図10の電圧指令値補正部1240に戻って、U相を例にし、補正された正側アーム出力電圧指令値Varmpu*、補正された負側アーム出力電圧指令値Varmnu*の算出方法を説明する。なお、U相は過変調の補正対象アームを含む相とする。
 まず、U相は過変調の補正対象アームを含む相とし、他の相は過変調の補正対象アームを含まない相とする。
 補正零相電圧計算部1242から出力された補正零相電圧ΔVzは加算器1243uに入力され、正側アーム出力電圧指令値Varmpuから減算される。また、負側アーム出力電圧指令値Varmnuは加算器1244uで補正零相電圧ΔVzが加算される。
 U相補正電圧計算部1241Uで算出されたU相の電圧指令補正値ΔVarmuはフィルタ1246uに入力される。フィルタ1246uは入力値(input)が0の時0を、入力値(input)が0以外の場合は1を乗算器1247uに出力する。加算器1245uでU相の電圧指令補正値ΔVarmuから補正零相電圧ΔVzが減算された値が乗算器1247uに入力される。ここで、U相は過変調の補正対象アームを含む相であるので、U相の電圧指令補正値ΔVarmuは0でないので、乗算器1247uの出力は1となる。そのため、加算器1248u、1249uへの1247uからの入力はΔVarmu―ΔVzである。
 従って、補正された正側アーム出力電圧指令値Varmpu*としてVarmpu―ΔVarmuが、補正された負側アーム出力電圧指令値Varmnu*としてVarmnu+ΔVarmuが電圧指令値補正部1240から出力されることになる。
 他の相は補正対象アームを含まないので、1246v、1246wの出力は0となる。従って、V相の補正された正側アーム出力電圧指令値Varmpv*はVarmpv―ΔVz、補正された負側アーム電圧出力電圧指令値Varmnv*はVarmnv+ΔVzである。同様に、W相の補正された正側アーム出力電圧指令値Varmpw*はVarmpw―ΔVz、補正された負側アーム電圧出力電圧指令値Varmnw*はVarmpw+ΔVzとなる。
 このようにすることで、仮にU相の電圧指令補正値ΔVarmuが補正零相電圧計算部1242の最大値ΔVzLIMHと最小値ΔVzLIMLとの範囲内である場合は、ΔVz=ΔVarmuとなり、零相電圧成分のみで補正されるため、相間電圧に変化が生じず、系統側へ影響が波及しない。U相の電圧指令補正値ΔVarmuが最大値ΔVzLIMHを超えた場合(ΔVarmu>ΔVzLIMH)、ΔVz=ΔVzLIMHとなり、零相電圧成分のみでは補正できないことになる。しかし、U相の電圧指令補正値ΔVarmuの内、最大値ΔVzLIMH分は零相電圧成分で補正することになるので、零相電圧を用いない場合(V相、W相を補正しない場合)と比較すると、相間電圧の変化は最小限に抑えることができる。また、U相のみ電圧指令補正値ΔVarmuで補正することでU相の循環電流制御分の電圧は補正前後で等しくなるので、循環電流制御への影響が小さくなり、コンデンサ電圧バランスに寄与する。U相の電圧指令補正値ΔVarmuが最小値ΔVzLIMLを下回る場合(ΔVarmu<ΔVzLIML)、あるいは他の相が補正対象アームを含む相である場合も同様の効果を奏する。
 電圧指令値補正部1240において、U相を例にして説明したが、他の相も同様に補正された正側アーム出力電圧指令値及び補正された負側アーム出力電圧指令値を出力することができる。
 図9の指令生成部24において、電圧指令値補正部1240から出力された補正後の各相のアーム出力電圧指令値Varmpu*,Varmnu*,Varmpv*,Varmnv*,Varmpw*,Varmnw*は規格化部246に入力される。規格化部246は、実施の形態1で説明したと同様に、電圧指令値補正部1240から出力された補正後の各アームの出力電圧指令値を各アームのコンデンサ電圧合計値に基づいて規格化して、各アームの変調指令krefを出力する。
 以上のように、実施の形態2によれば、実施の形態1と同様の効果を奏する。さらに、複数の前記レグ回路の全てにおいて循環電流制御が行われている場合、過変調に対応する電圧指令補正値ΔVarmを零相電圧、すなわち零相電圧を補正する補正零相電圧により補正するようにしたので、交流側への影響を抑制することができる。
 また、補正に用いる補正零相電圧は全てのアーム出力電圧指令値と上側閾値及び下側閾値との裕度により制限するようにしたので、過変調の生じていないアームへの影響も抑制可能となる。
 なお、上述の実施の形態1及び2における制御装置20のハードウエアの構成の一例を図14に示す。図14に示すように、制御装置20は例えば処理回路として、プロセッサ1000と記憶装置1100とを備えている。
 プロセッサ1000として、CPU(Central Processing Unit)、ASIC(Application Specific Integrated Circuit)、IC(Integrated Circuit)、FPGA(Field Programmable Gate Array)、各種の論理回路、及び各種の信号処理回路等が備えられてもよい。また、プロセッサ1000として、同じ種類のもの又は異なる種類のものが複数備えられ、各処理が分担して実行されてもよい。記憶装置1100として、プロセッサ1000からデータを読み出し及び書き込みが可能に構成されたRAM(Random Access Memory)、及びプロセッサ1000からデータを読み出し可能に構成されたROM(Read Only Memory)等が備えられている。プロセッサ1000は、ROM等の記憶装置1100から入力されたプログラムを実行する。
 また、図4で示したゲート信号生成部26が制御装置20に備わっておらず、変換器セル111に含まれる場合、図13で示したようなハードウエアの構成であってもよい。
<その他の実施の形態>
(1)図2Aから図2Cにおいて、変換器セル111を構成するスイッチング素子として半導体スイッチング素子111U、111Lはダイオードが逆並列に接続されたIGBT(Insulated Gate Bipolar Transistor:絶縁ゲートトランジスタ)を例に説明したが、MOSFET(Metal Oxide Semiconductor Field Effect Transistor:金属酸化膜半導体電界効果トランジスタ)を用いてもよい。
(2)半導体スイッチング素子はSi(ケイ素)半導体で構成されるものに限らず、ワイドバンドギャップ型半導体である、SiC(炭化ケイ素)、GaN(窒化ガリウム)等の半導体を用いてもよい。ワイドバンドギャップ型半導体は、より高速なスイッチングが可能、高温動作が可能、高絶縁破壊電界強度が高い等の特性から、MMCへの適用に好適である。
 本開示は、様々な例示的な実施の形態及び実施例が記載されているが、1つ、または複数の実施の形態に記載された様々な特徴、態様、及び機能は特定の実施の形態の適用に限られるのではなく、単独で、または様々な組み合わせで実施の形態に適用可能である。
 従って、例示されていない無数の変形例が、本願明細書に開示される技術の範囲内において想定される。例えば、少なくとも1つの構成要素を変形する場合、追加する場合または省略する場合、さらには、少なくとも1つの構成要素を抽出し、他の実施の形態の構成要素と組み合わせる場合が含まれるものとする。
 1:電力変換装置、 2:交流電源、 3:変圧器、 4u,4v,4w:接続点、 6P:正側直流端子、 6N:負側直流端子、 10:電力変換器、 100u,100v,100w:レグ回路、 100,100P,100N,100uP,100uN,100vP,100vN,100wP,100wN:アーム、 111:変換器セル、 111U,111L,111U1,111L1,111U2,111L2:半導体スイッチング素子、111C:直流コンデンサ、 111S:電圧センサ、111a,111b:入出力端子、 112uP,112uN,112vP,112vN,112wP,112wN:リアクトル、 20:制御装置、 21:直流制御部、 22:交流電流制御部、 23:循環電流制御部、 24:指令生成部、 25:アームコンデンサ電圧平均値算出部、 26:ゲート信号生成部、 240,240U,240V,240W,1240:電圧指令値補正部、 241,241U,1241,1241U,1241V,1241W:補正電圧計算部、 242,242U:フィルタ、 1243u,1244u,1245u,1248u,1249u:加算器、 1246u:フィルタ、 1247u:乗算器、 244:アーム出力電圧指令値生成部、 246:規格化部、 1242:補正零相電圧計算部、 2411p,2413p,2415p,2416p,2417,2411n,2413n,2415n,2416n:加算器、 2412p,2414p,2412n,2414n:フィルタ、2418:乗算器、 2421,2422,2424,2425:フィルタ、 2423:リミッタ、 2426:反転回路、 1000:プロセッサ、 1100:記憶装置、
 Idc:直流電流、 Vdc:直流電圧、 Iac:交流電流、 Icc:循環電流、 Vcap:コンデンサ電圧、 Vc:アーム内コンデンサ電圧合計値、 Vcarm:アーム内コンデンサ電圧平均値、 Varm:アーム出力電圧指令値、 kref:アームの変調指令、 G:ゲート信号

Claims (6)

  1.  正側アームと負側アームとが直列接続されたレグ回路が複数並列に接続され、複数の前記レグ回路の正側アームと負側アームとの接続点が各相の交流線に接続されて複数相の交流と直流との間で電力変換を行う電力変換器と、前記電力変換器を制御する制御装置とを備えた電力変換装置であって、
     前記正側アーム及び前記負側アームのそれぞれは、複数の半導体スイッチング素子が直列接続された直列体とこの直列体に並列接続された直流コンデンサとを有する変換器セルが1つまたは複数直列接続されており、
     前記制御装置は、複数の前記アームが出力する電圧の指令値であるアーム出力電圧指令値を生成するアーム出力電圧指令値生成部を有し、
     それぞれの前記レグ回路に対し循環電流制御を行い、
     少なくとも一つの前記レグ回路に含まれる全ての前記直流コンデンサの電圧の合計値が予め設定された第一閾値以上の時に、該レグ回路において、前記正側アーム及び前記負側アームのうち一方のアームのアーム出力電圧指令値が、予め設定された上側閾値を上回る場合は前記上側閾値以下になるように、前記アーム出力電圧指令値が予め設定された下側閾値を下回る場合は前記下側閾値以上になるように、前記アーム出力電圧指令値を補正する電圧指令補正値を生成して補正するとともに、
     循環電流制御が行われている前記レグ回路の他方のアームのアーム出力電圧指令値を前記電圧指令補正値に基づいて補正する、電力変換装置。
  2.  前記第一閾値は、前記電力変換器の直流端子間電圧の1/2以上である請求項1に記載の電力変換装置。
  3.  複数の前記アームのそれぞれにおいて、前記上側閾値は該アーム内の前記直流コンデンサの電圧合計値であり、前記下側閾値は0Vである、請求項1または2に記載の電力変換装置。
  4.  前記制御装置は、
    全ての前記直流コンデンサの電圧の合計値が予め設定された第一閾値以上である前記レグ回路において、前記正側アーム及び前記負側アームのコンデンサ電圧の合計値の和が、前記電圧指令補正値に基づいて補正する前後で等しくなるように制御する、請求項1から3のいずれか1項に記載の電力変換装置。
  5.  複数の前記レグ回路の全てにおいて、それぞれの前記レグ回路に含まれる全ての前記直流コンデンサの電圧の合計値が予め設定された第一閾値以上である時に、
    零相電圧を補正する補正零相電圧を用いて前記電圧指令補正値を補正する、請求項1から4のいずれか1項に記載の電力変換装置。
  6.  前記補正零相電圧は全ての前記アーム出力電圧指令値と前記上側閾値及び前記下側閾値との裕度により制限されている、請求項5に記載の電力変換装置。
PCT/JP2022/047521 2022-12-23 2022-12-23 電力変換装置 WO2024134858A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PCT/JP2022/047521 WO2024134858A1 (ja) 2022-12-23 2022-12-23 電力変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2022/047521 WO2024134858A1 (ja) 2022-12-23 2022-12-23 電力変換装置

Publications (1)

Publication Number Publication Date
WO2024134858A1 true WO2024134858A1 (ja) 2024-06-27

Family

ID=91587887

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2022/047521 WO2024134858A1 (ja) 2022-12-23 2022-12-23 電力変換装置

Country Status (1)

Country Link
WO (1) WO2024134858A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010512133A (ja) * 2006-12-08 2010-04-15 シーメンス アクチエンゲゼルシヤフト エネルギー蓄積器が配分されたモジュール式コンバータ
WO2021199150A1 (ja) * 2020-03-30 2021-10-07 三菱電機株式会社 電力変換装置
JP2021185727A (ja) * 2020-05-25 2021-12-09 株式会社日立製作所 電力変換装置の制御装置及び制御方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010512133A (ja) * 2006-12-08 2010-04-15 シーメンス アクチエンゲゼルシヤフト エネルギー蓄積器が配分されたモジュール式コンバータ
WO2021199150A1 (ja) * 2020-03-30 2021-10-07 三菱電機株式会社 電力変換装置
JP2021185727A (ja) * 2020-05-25 2021-12-09 株式会社日立製作所 電力変換装置の制御装置及び制御方法

Similar Documents

Publication Publication Date Title
US10826378B2 (en) Power conversion apparatus for interconnection with a three-phrase ac power supply
JP6545425B1 (ja) 電力変換装置
JP6207730B2 (ja) 直流送電電力変換装置および直流送電電力変換方法
JP6676229B1 (ja) 電力変換装置
WO2020136700A1 (ja) 電力変換装置
US20230170822A1 (en) Power conversion device
JP6768993B1 (ja) 電力変換装置
US20230369956A1 (en) Power Conversion Device
JP6861917B1 (ja) 電力変換装置
US11063530B2 (en) Method for removing direct current component at output terminal of MMC converter
US20230163694A1 (en) Power conversion device
WO2024134858A1 (ja) 電力変換装置
JP6545426B1 (ja) 電力変換装置
JP2021111987A (ja) 電力変換装置
JP7051033B1 (ja) 電力変換装置及び制御装置
JP7374395B1 (ja) 電力変換システム
JP7367261B1 (ja) 電力変換システムおよび制御装置
US11949322B2 (en) Power conversion device
JP7224468B2 (ja) 電力変換装置
WO2022208759A1 (ja) 電力変換装置
WO2023100344A1 (ja) 電力変換装置
WO2022085101A1 (ja) 無効電力補償装置
JP2022165495A (ja) 電力変換装置