WO2024072099A1 - 프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치 - Google Patents

프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치 Download PDF

Info

Publication number
WO2024072099A1
WO2024072099A1 PCT/KR2023/015034 KR2023015034W WO2024072099A1 WO 2024072099 A1 WO2024072099 A1 WO 2024072099A1 KR 2023015034 W KR2023015034 W KR 2023015034W WO 2024072099 A1 WO2024072099 A1 WO 2024072099A1
Authority
WO
WIPO (PCT)
Prior art keywords
image
display
processor
driving circuit
signal
Prior art date
Application number
PCT/KR2023/015034
Other languages
English (en)
French (fr)
Inventor
이재성
권경환
배종곤
김동휘
양병덕
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020220171011A external-priority patent/KR20240045952A/ko
Priority claimed from PCT/KR2023/014714 external-priority patent/WO2024071932A1/ko
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Publication of WO2024072099A1 publication Critical patent/WO2024072099A1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators

Definitions

  • the descriptions below relate to an electronic device including a display that provides signals to a processor.
  • An electronic device may include a display panel.
  • the electronic device may include a display driving circuit operably or operatively coupled to the display panel.
  • the display driving circuit may display an image obtained from a processor of the electronic device on the display panel.
  • the electronic device may include a processor.
  • the electronic device may include a display including a display driving circuit and a display panel.
  • the electronic device may include a first interface connecting the processor and the display driving circuit.
  • the electronic device may include a second interface connecting the processor and the display driving circuit.
  • the display driving circuit may be configured to display a first image received from the processor through the first interface on the display panel.
  • the display driving circuit may be configured to display a second image following the first image, received from the processor through the first interface, on the display panel.
  • the display driving circuit is configured to display on the display panel for a time longer than a reference time in accordance with the at least one display of the first image, including the display of the first image, while the second image is displayed on the display panel.
  • the display device may be configured to identify whether the second image is at least partially different from the first image.
  • the display driving circuit may be configured to, in response to the second image being at least partially different from the first image, provide a signal for requesting retransmission of the second image to the processor through the second interface. there is.
  • the electronic device may include a processor.
  • the electronic device may include a display including a display driving circuit and a display panel.
  • the electronic device may include a first interface connecting the processor and the display driving circuit.
  • the electronic device may include a second interface connecting the processor and the display driving circuit.
  • the display driving circuit may be configured to display an image received from the processor through the first interface on the display panel.
  • the display driving circuit may be configured to identify a first time between the display of the image and a display on the display panel performed prior to the display of the image.
  • the display driving circuit may be configured to identify a second time elapsed after the display of the image.
  • the display driving circuit may be configured to identify a difference between the first time and the second time.
  • the display driving circuit may be configured to, in response to the difference being longer than a reference time, provide a signal to the processor via the second interface to request image transmission from the processor to the display driving circuit. .
  • the electronic device may include a processor.
  • the electronic device may include a display including a display driving circuit and a display panel.
  • the electronic device may include a first interface connecting the processor and the display driving circuit.
  • the electronic device may include a second interface connecting the processor and the display driving circuit.
  • the display driving circuit may be configured to display an image received from the processor through the first interface on the display panel.
  • the display driving circuit may be configured to identify time elapsed since the display of the image while the processor is in a sleep state.
  • the display driving circuit in response to the time longer than the reference time, provides a signal to the processor in the sleep state through the second interface to request image transmission from the processor to the display driving circuit, It can be configured.
  • FIG. 1 illustrates an example electronic device that adaptively changes the refresh rate to display an image on a display panel.
  • Figure 2 is a chart showing hysteresis within a driving transistor.
  • Figure 3 is a chart showing the change in current applied to the organic light emitting diode according to the change in refresh rate.
  • FIG. 4 is a simplified block diagram of an example electronic device.
  • FIG. 5 illustrates an example method of providing a first signal based on a second image that is at least partially different from the first image.
  • FIG. 6 illustrates an example method of providing a first signal and/or providing a second signal.
  • FIG. 7 shows an example method of comparing a first image and a second image.
  • FIG. 8 illustrates an example method of providing a second signal before a second image is received based on the difference between a first time and a second time.
  • FIG. 9 illustrates an example method of maintaining provision of a second signal before image transmission from the processor to the display drive circuit is performed.
  • FIG. 10 illustrates an example method of providing a second signal before a second image is received based on a second time.
  • FIG. 11 illustrates an example method of providing a second signal based on the difference between a first time and a second time.
  • FIG. 12 illustrates an example method of providing a second signal based on time elapsed since an image was displayed.
  • FIG. 13 is a block diagram of an electronic device in a network environment, according to various embodiments.
  • Figure 14 is a block diagram of a display module, according to various embodiments.
  • FIG. 1 illustrates an example electronic device that adaptively changes the refresh rate to display an image on a display panel.
  • the electronic device 100 may include a display panel 110 .
  • the display panel 110 can be used to display images.
  • the electronic device 100 may display the image on the display panel 110 based on the refresh rate.
  • the electronic device 100 may adaptively change the refresh rate. For example, the electronic device 100 may lower the refresh rate to reduce power consumed by displaying an image on the display panel 110. For example, lowering the refresh rate may be implemented based on identifying that the display of the image is maintained. For example, lowering the refresh rate may be implemented based on identifying a display of static images. For example, the electronic device 100 may raise the refresh rate to enhance the quality of images displayed on the display panel 110. For example, increasing the refresh rate may be implemented based on identifying the presentation of a dynamic image. For example, increasing the refresh rate may be implemented based on identifying an event, such as receipt of user input.
  • the electronic device 100 may display an image based on the first refresh rate, as in state 130 .
  • the electronic device 100 may display an image based on a second refresh rate that is higher than the first refresh rate, as in state 160.
  • the electronic device 100 may change state 130 to state 160 to enhance the quality of images displayed on the display panel 110.
  • the electronic device 100 may change state 160 to state 130 to reduce power consumed by displaying an image on the display panel 110 .
  • state 130 reduces the power consumed by displaying an image on display panel 110, but image sticking, afterimage, or image persistence may result within state 130.
  • the power consumed within state 130 is less than the power consumed within state 160, but the probability of causing the afterimage within state 130 is greater than the power consumed within state 160. The probability of this occurring may be higher.
  • chart 140 shows an example of displaying an image within state 130.
  • the horizontal axis of the chart 140 represents time
  • the vertical axis of the chart 140 represents the state of a signal output from a source driver to display an image on the display panel 110.
  • the electronic device 100 may display the image on the display panel 110 within the time interval 150 corresponding to the first refresh rate.
  • the time section 150 may be 1/30 (s) (seconds).
  • the time section 150 may include a partial time section 156 and a partial time section 157.
  • the electronic device 100 may display the image on the display panel 110 within the time interval 150 by outputting the signal 155 within the partial time interval 156.
  • the signal 155 may be output within the partial time interval 156 and not within the partial time interval 157 within the time interval 150.
  • chart 170 shows an example of displaying an image within state 160.
  • the horizontal axis of the chart 170 represents time
  • the vertical axis of the chart 170 represents the state of a signal output from the source driver to display an image on the display panel 110.
  • the electronic device 100 may display the image on the display panel 110 within the time interval 180 corresponding to the second refresh rate.
  • the time interval 180 may be 1/120 (s).
  • the electronic device 100 may display the image on the display panel 110 within the time interval 180 by outputting the signal 185 within the time interval 180.
  • the length of the time interval 180 may correspond to the partial time interval 156.
  • the time section 150 for the first refresh rate includes a partial time section 157 in which the signal 155 is not output, unlike the time section 180 for the second refresh rate,
  • the probability that the afterimage will occur in state 130 may be higher than the probability that the afterimage will occur in state 160.
  • the afterimage may be caused by hysteresis in a driving transistor for driving an organic light emitting diode (or subpixel) in the display panel 110.
  • the hysteresis can be illustrated through FIG. 2.
  • Figure 2 is a chart showing hysteresis within a driving transistor.
  • the threshold voltage of the driving transistor may be shifted when changing from an image of a first color (eg, black) to an image of a second color (eg, white).
  • the shifting of the threshold voltage may cause a change in luminance provided from an organic light emitting diode driven through the driving transistor.
  • chart 200 represents the above change.
  • the horizontal axis of the chart 200 represents the gate-source voltage (Vgs) of the driving transistor
  • the vertical axis of the chart 200 represents the current applied to the organic light emitting diode (or the current applied to the driving transistor from the drain to the source of the driving transistor). current) (Ids).
  • line 210 in chart 200 represents the relationship between gate-source voltage (Vgs) and current (Ids) for the first color image
  • line 220 in chart 200 represents the relationship between the gate-source voltage (Vgs) and current (Ids) for the second color image.
  • line 220 may be offset relative to line 210.
  • the value 211 of the current Ids in line 210 when the gate-source voltage Vgs is the value 230 is the value 211 when the gate-source voltage Vgs is the value 230. It may be different from the value 221 of the current (Ids) in the line 220 of . For example, a difference 240 between value 211 and value 221 may cause the afterimage.
  • the electronic device 100 may perform operations to reduce the afterimage, as will be illustrated below.
  • the electronic device 100 may enhance the quality of the image displayed on the display panel 110 by changing the state 130 to the state 160.
  • the electronic device 100 may reduce power consumed while displaying an image on the display panel 110 by changing the state 160 to the state 130 .
  • a direct change from state 130 to state 160 may enhance image quality, but state 130 A direct change from to state 160 may cause flickering.
  • a direct change from state 160 to state 130 may reduce power consumption, but A direct change to (130) may cause flickering.
  • the blinking can be illustrated through Figure 3.
  • Figure 3 is a chart showing the change in current applied to the organic light emitting diode according to the change in refresh rate.
  • the relationship between the gate-source voltage of the driving transistor and the current applied to the organic light emitting diode is dependent on the change in the refresh rate. It may change accordingly. For example, the relationship that changes depending on the refresh rate may cause the flickering.
  • chart 300 shows the change in the relationship with a change in the refresh rate.
  • the horizontal axis of the chart 300 represents the gate-source voltage (Vgs) of the driving transistor
  • the vertical axis of the chart 300 represents the current applied to the organic light emitting diode (or the current applied to the organic light emitting diode (or from the drain of the driving transistor to the source of the driving transistor). current) (Ids).
  • line 310 in chart 300 represents the relationship between gate-source voltage (Vgs) and current (Ids) for the first refresh rate
  • line 320 in chart 300 represents: It represents the relationship between gate-source voltage (Vgs) and current (Ids) for the second refresh rate.
  • line 320 may be offset relative to line 310.
  • the value 311 of the current Ids in line 310 when the gate-source voltage Vgs is the value 330 is the value 311 when the gate-source voltage Vgs is the value 330.
  • the value 321 of the current Ids in the line 320 may be different. For example, when the difference 340 between the value 311 and the value 321 is above a certain level, there is a direct change from state 130 to state 160 and/or a change from state 160 to state 130. Direct changes can cause the flickering.
  • the electronic device 100 may perform operations to reduce the flicker due to a change in the refresh rate, as will be illustrated below.
  • FIG. 4 is a simplified block diagram of an example electronic device.
  • the electronic device 100 may include a display 405 and a processor 410.
  • the display 405 may include a display driving circuit 420 and a display panel 110.
  • the processor 410 may include at least a portion of the processor 1320 of FIG. 13 .
  • processor 410 may be a display controller (or DPU) configured to process images obtained from a central processing unit (CPU), graphics processing unit (GPU), or volatile memory into a format suitable for display panel 110. (display processing unit)) may be included.
  • the processor 410 may be operatively or operably coupled with the display driving circuit 420 .
  • the fact that the processor 410 is operatively coupled to the display driving circuit 420 may indicate that the processor 410 is directly connected to the display driving circuit 420.
  • the fact that the processor 410 is operatively coupled to the display driving circuit 420 may indicate that the processor 410 is connected to the display driving circuit 420 through another component of the electronic device 100.
  • the processor 410 may be connected to the display driving circuit 420 through the first interface 415 and/or the second interface 425 separated from the first interface 415.
  • the first interface 415 may be used for transmission of images from the processor 410 to the display driving circuit 420.
  • the first interface 415 may be a display serial interface (DSI) of the mobile industry process interface (MIPI) alliance.
  • DSI display serial interface
  • MIPI mobile industry process interface
  • the second interface 425 may be used to provide a first signal and/or a second signal, as illustrated below.
  • the second interface 425 may further be used to provide a synchronization signal as will be illustrated below.
  • the synchronization signal may be referred to as an external synchronization signal (Esync).
  • the synchronization signal is separated from the first interface 415 and the second interface 425, and is connected to a third interface (not shown in FIG. 4) connecting the processor 410 and the display driving circuit 420. ) may be provided from the processor 410 to the display driving circuit 420.
  • a third interface not shown in FIG. 4
  • the fact that the processor 410 is operatively coupled to the display driving circuit 420 may indicate that the display driving circuit 420 operates based on instructions executed by the processor 410.
  • the fact that the processor 410 is operatively coupled to the display driving circuit 420 may indicate that the display driving circuit 420 is controlled by the processor 410.
  • the processor 410 may display an image on the display panel 110 using the display driving circuit 420 based on the video mode of the DSI. However, it is not limited to this.
  • the display driving circuit 420 may include at least a portion of the display driver integrated circuit (DDI) 1430 of FIG. 14 .
  • the display driving circuit 420 may be operatively coupled to the display panel 110 .
  • the fact that the display driving circuit 420 is operatively coupled to the display panel 110 may indicate that the display driving circuit 420 is connected to the display panel 110.
  • the fact that the display driving circuit 420 is operatively coupled to the display panel 110 may indicate that the display panel 110 is controlled by the display driving circuit 420.
  • the display panel 110 may include at least a portion of the display 1410 of FIG. 14 .
  • the display driving circuit 420 may perform operations to reduce the afterimage from occurring on the display panel 110 and/or operations to reduce the flickering from occurring on the display panel 110. You can.
  • the display driving circuit 420 may provide the first signal to the processor 410 to reduce afterimages from occurring on the display panel 110.
  • the first signal may be referred to as an image retransmission request.
  • the first signal may be referred to as a repeat request.
  • the first signal may be referred to as a short tearing effect (TE) signal (or short repeat request).
  • the display driving circuit 420 may provide the second signal to the processor 410 to reduce the flicker that occurs on the display panel 110.
  • the second signal may be referred to as an image transmission request.
  • the second signal may be referred to as a repeat request.
  • the second signal may be referred to as a long tearing effect (TE) signal (or a long repeat request).
  • TE long tearing effect
  • FIG. 5 illustrates an example method of providing a first signal based on a second image that is at least partially different from the first image.
  • the display driving circuit 420 may display the first image received from the processor 410 through the first interface 415 on the display panel 110.
  • the first image may be transmitted from the processor 410 to the display driving circuit 420 based on the video mode of the DSI.
  • the display driving circuit 420 includes graphic random access memory (GRAM)
  • the first image may be transmitted while the GRAM is deactivated.
  • GRAM graphic random access memory
  • the first image may be configured to drive a display such that synchronization between at least some of the operations of the processor 410 related to the display of the image from the processor 410 and at least some of the operations of the display driving circuit 420 related to the display of the image is performed. After being obtained based on the synchronization signal provided to the circuit 420, it may be transmitted from the processor 410 to the display driving circuit 420.
  • the synchronization signal may be provided from the processor 410 to the display driving circuit 420 to synchronize the timing of the horizontal synchronization signal for the processor 410 with the timing of the horizontal synchronization signal for the display driving circuit 420.
  • the synchronization signal may be provided from the processor 410 to the display driving circuit 420 to synchronize the timing of the vertical synchronization signal for the processor 410 with the timing of the vertical synchronization signal for the display driving circuit 420.
  • the synchronization signal may be provided from the processor 410 to the display driving circuit 420 to synchronize the timing of the lighting synchronization signal for the processor 410 with the timing of the lighting synchronization signal for the display driving circuit 420.
  • Each of the light emission synchronization signal for the processor 410 and the light emission synchronization signal for the display driving circuit 420 represents the timing of the light emission signal provided to the display panel 110 from the display driving circuit 420 or the light emission period. It can be used to indicate the timing of.
  • the timing of the luminous synchronization signal for processor 410 and/or the timing of the vertical synchronization signal for processor 410 may effect image transmission from processor 410 to display driving circuit 420. It may be the right timing.
  • the synchronization signal may be configured to include the timing of the horizontal synchronization signal for the processor 410, the vertical synchronization signal for the processor 410 through the period of the synchronization signal and/or the waveform of the synchronization signal (e.g., pulse width).
  • the timing of the synchronization signal and/or the timing of the emission synchronization signal for the processor 410 may be indicated or notified to the display driving circuit 420.
  • the display driving circuit 420 may display a second image on the display panel 110, following the first image, received from the processor 410 through the first interface 415.
  • the second image may be transmitted from the processor 410 to the display driving circuit 420 based on the video mode of the DSI.
  • the display driving circuit 420 includes the GRAM, the second image may be transmitted while the GRAM is deactivated.
  • the second image may be transmitted from the processor 410 to the display driving circuit 420 after the synchronization is obtained based on the synchronization signal provided to the display driving circuit 420.
  • the display driving circuit 420 determines a reference time according to at least one display of the first image, including the display of the first image, while the second image is displayed on the display panel 110. Based on the first image maintained on the display panel 110 for a longer time (referred to as a first reference time within the description of FIG. 10), the second image is at least partially different from the first image (at (at least partially) it is possible to identify whether they are different.
  • the at least one display including the display of the first image may include another display of the first image prior to the display of the first image performed in operation 501 on the display panel 110. This may indicate that it may have been executed on
  • the display of the first image performed in operation 501 may include re-display of the first image.
  • maintaining the first image on the display panel 110 may indicate that the at least one display is continuously performed.
  • the first image is maintained on the display panel 110 when the at least one display includes multiple displays of the first image, an image that is at least partially different from the first image. It may indicate that the indication does not run between the multiple indications.
  • the display driving circuit 420 executes operation 507 on a condition where the second image is at least partially different from the first image, and performs operation 509 on a condition where the second image is the same as the first image. It can be run. For example, when the second image is the same as the first image, the probability that the afterimage occurs on the display panel 110 is reduced, so the display driving circuit 420 determines that the second image is the same as the first image. It is possible to identify whether it is at least partially different from .
  • the identification may be performed under the condition that the image is maintained on the display panel 110 for a period of time longer than the reference time. However, it is not limited to this.
  • the identification may be performed under the condition that a new image (eg, the second image) is received from the processor 410.
  • display driver circuit 420 in response to the second image being at least partially different from the first image, requests processor 410 to retransmit the second image via second interface 425.
  • the first signal may be provided for: For example, the first signal may be provided from the display driving circuit 420 to the processor 410 to reduce the occurrence of afterimages. Providing the first signal can be illustrated within the description of FIG. 6 .
  • FIG. 6 illustrates an example method of providing a first signal and/or providing a second signal.
  • the processor 410 may transmit the first image to the display driving circuit 420 through the first interface 415 as in state 601.
  • the display driving circuit 420 may display the first image received from the processor 410 through the first interface 415 on the display panel 110, as indicated by the arrow 611.
  • the display of the first image may be performed based on a vertical synchronization signal for the display drive circuit 420, as indicated by arrow 612.
  • the vertical synchronization signal for the display driving circuit 420 may be synchronized with the vertical synchronization signal for the processor 410 based on the synchronization signal.
  • the processor 410 may transmit the second image to the display driving circuit 420 through the first interface 415 as in state 602. .
  • the display driving circuit 420 may display the second image received from the processor 410 through the first interface 415 on the display panel 110, as indicated by the arrow 613.
  • the display of the second image may be performed based on the vertical synchronization signal for the display drive circuit 420, as indicated by arrow 614.
  • the display driving circuit 420 may, while the second image is displayed on the display panel 110, perform the display according to the at least one display of the first image including the display of the first image. Based on the first image maintained on the display panel 110 for the time longer than the reference time, it may be identified whether the second image is at least partially different from the first image.
  • Identifying that the second image is at least partially different from the first image can be accomplished through a variety of methods.
  • the display driving circuit 420 compares CRC (cyclic redundancy check (or checksum)) data for the first image with CRC data for the second image, so that the second image is the first image. It is possible to identify whether it is at least partially different from the image. For example, the display driving circuit 420 may determine, based on the CRC data for the second image that is at least partially different from the CRC data for the first image, that the second image is at least equal to the first image. Partial differences can be discerned. For example, when the first signal (e.g., first signal 621 to be illustrated below) is executed based on a comparison between the CRC data for the first image and the CRC data for the second image. , the first signal may be provided to the processor 410 at the end timing of the active period of the vertical synchronization signal for displaying the second image. However, it is not limited to this.
  • CRC cyclic redundancy check (or checksum)
  • the display driving circuit 420 may perform a comparison between the first image and the second image by comparing data representing a first horizontal line among a plurality of horizontal lines in the first image and a plurality of horizontal lines in the second image. From a comparison between data representing the first horizontal line among the horizontal lines of the first image, data representing the last horizontal line among the plurality of horizontal lines of the first image and the last horizontal line among the plurality of horizontal lines of the second image Comparisons between the data represented can be performed sequentially. In response to identifying a portion of the second image that is different from a portion of the first image according to the comparison, the display driver circuit 420 terminates the comparison and, via a second interface 425, the processor 410 ) can be provided with the first signal 621. Data representing each of the plurality of horizontal lines of the first image used for the comparison, data representing each of the plurality of horizontal lines of the second image used for the comparison, and a first signal 621 ) can be illustrated within the description of FIG. 7 .
  • FIG. 7 shows an example method of comparing a first image and a second image.
  • the first image 710 includes a first horizontal line, a second horizontal line,... , Kth horizontal line (K is a natural number between 1 and N), ... , an N-1 horizontal line, and an N horizontal line (N is a natural number).
  • the display driving circuit 420 includes data a 1 representing the first horizontal line of the first image 710, data a 2 representing the second horizontal line of the first image 710, . , data (a K ) representing the Kth horizontal line of the first image 710,... , data (a N-1 ) representing the N-1 horizontal line of the first image 710, and data (a N ) representing the N-th horizontal line of the first image 710 for the comparison.
  • Data representing each of the plurality of horizontal lines of the first image used can be obtained or identified.
  • the second image 720 includes a first horizontal line, a second horizontal line,... , the K horizontal line, ... , an N-1th horizontal line, and an Nth horizontal line.
  • the display driving circuit 420 includes data (b 1 ) representing the first horizontal line of the second image 720, data (b 2 ) representing the second horizontal line of the second image 720, . , data (b K ) representing the Kth horizontal line of the second image 720,... , data representing the N-1th horizontal line of the second image 720 (b N-1 ), and data representing the N-th horizontal line of the second image 720 (b N ) for the comparison.
  • Data representing each of the plurality of horizontal lines of the second image used can be obtained or identified.
  • data(b 1 ), data(b 2 ), ... , data(b K ), ... , data (b N-1 ), and data (b N ) are, respectively, the first horizontal line of the second image 720, the second horizontal line of the second image 720, . , the Kth horizontal line of the second image 720,... , may be composed of the sum, average, or variance of values representing each of the N-1th horizontal line of the second image 720 and the Nth horizontal line of the second image 720.
  • the display driving circuit 420 performs comparison 730-1 between data (a 1 ) and data (b 1 ), comparison 730-2 between data (a 2 ) and data (b 2 ), ), ... , comparison between data (a K ) and data (b K ) (730-K), ... , comparison between data(a N-1 ) and data(b N-1 ) (730-(N-1)), and comparison between data(a N ) and data(b N ) (730-N).
  • the display drive circuit 420 may interrupt the execution in response to identifying the horizontal line of the second image 720 as being different from the horizontal line of the first image 710 according to the sequential execution.
  • the first signal 621 can be provided to the processor 410 through the second interface 425.
  • the timing at which the first signal 621 is provided to the processor 410 through the second interface 425 is determined by the position of the horizontal line in the second image that is different from the horizontal line in the first image. It may vary depending on.
  • the display driving circuit 420 can identify data b k and other data a k by performing comparisons 730-1 to 730-K.
  • the display driving circuit 420 provides a first signal 621 to the processor 410 in response to the identification, and compares 730-(K+1) to 730-N in response to the identification. ) can be stopped from running.
  • the display driving circuit 420 can identify data (b k+1 ) and other data (a k+1 ) by performing comparisons 730-1 to 730-(K+1). .
  • the display driving circuit 420 provides a first signal 621 to the processor 410 in response to the identification, and compares 730-(K+2) to 730-N in response to the identification. ) can be stopped from running.
  • display driving circuit 420 may provide a first signal 621 to processor 410 based on identifying that the second image is at least partially different from the first image. You can.
  • the first signal 621 is configured to indicate synchronization between at least some of the operations of the processor 410 associated with the display of an image from the processor 410 and at least some of the operations of the display driver circuit 420 associated with the display of the image. It may be obtained based on the synchronization signal provided to the display driving circuit 420 and then provided to the processor 410.
  • the first signal 621 may be provided to the processor 410 to reduce the occurrence of afterimages on the display panel 110.
  • a first signal 621 may be provided to the processor 410 to request the retransmission of the second image to reduce the occurrence of the afterimage.
  • the display driving circuit 420 may, before the end timing of the time interval for the display of the second image (e.g., the end timing of the vertical synchronization signal for the display driving circuit 420), The first signal 621 may be provided to the processor 410 through the interface 425.
  • the display driving circuit 420 may provide a first signal 621 to the processor 410 based on the light emission synchronization signal for the display driving circuit 420 included in the time interval. there is.
  • the processor 410 may execute the retransmission of the second image in response to the first signal 621. For example, in response to the first signal 621, the processor 410 may transmit the second image back to the display driving circuit 420 through the first interface 415, such as state 603. there is.
  • the display driving circuit 420 can display the second image, which is received back from the processor 410 through the first interface 415, on the display panel 110, as indicated by the arrow 615. there is.
  • the re-display of the second image may be effected based on the vertical synchronization signal for display drive circuit 420, as indicated by arrow 616.
  • the display driving circuit 420 sends a first signal 621 to the processor 410 in response to the second image received back from the processor 410 through the first interface 415, as in state 603. We may stop providing it.
  • FIG. 6 illustrates a processor 410 transmitting the second image, indicated by state 602, and transmitting the second image, indicated by state 603, based on the vertical sync signal for the processor 410.
  • the transmission of the second image and the retransmission of the second image may be performed based on the emission synchronization signal for the processor 410.
  • the display driving circuit 420 in response to the second image being the same as the first image, sends the first signal to the processor 410 through the second interface 425. You may refrain from providing or bypass providing . For example, since the fact that the second image is the same as the first image indicates that the probability of the afterimage occurring on the display panel 110 is relatively low, the display driving circuit 420 may You can refrain from providing images or bypass them.
  • the display driving circuit 420 operates based on the first image maintained on the display panel 110 for a period of time that is shorter than or equal to the reference time. , it is possible to bypass or refrain from identifying whether the second image is at least partially different from the first image. For example, since the fact that the time is shorter than or equal to the reference time indicates that the probability of the afterimage occurring on the display panel 110 is relatively low, the display driving circuit 420 Bypassing or refraining from identifying whether the second image is at least partially different from the first image.
  • the display driving circuit 420 operates based on the first image maintained on the display panel 110 for a period of time that is shorter than or equal to the reference time. , it is possible to bypass or refrain from providing the first signal. For example, since the fact that the time is shorter than or equal to the reference time indicates that the probability of the afterimage occurring on the display panel 110 is relatively low, the display driving circuit 420 Providing the first signal may be bypassed or avoided.
  • the display driving circuit 420 may provide the second signal to the processor 410 to reduce the flickering that occurs on the display panel 110 .
  • providing the second signal to processor 410 may be included within at least some of the operations illustrated within the description of FIG. 5, or independently of at least some of the operations illustrated within the description of FIG. 5. It may be executed.
  • Providing the second signal can be illustrated within the description of FIG. 8 .
  • FIG. 8 illustrates an example method of providing a second signal before a second image is received based on the difference between a first time and a second time.
  • the display driving circuit 420 may display the first image. Operation 801 may correspond to operation 501 of FIG. 5 .
  • the display driving circuit 420 may identify the difference between the first time and the second time.
  • the display driving circuit 420 may be configured to operate the display panel 110 before the second image is received from the processor 410 through the first interface 415 and prior to the display of the first image.
  • the first time between the display on the image and the display of the first image may be identified.
  • the display on the display panel 110 may be a display of the first image, or may be a display of an image that is at least partially different from the first image.
  • the first time may correspond to a refresh rate of the display on the display panel 110 that was performed prior to the display of the first image performed in operation 801.
  • the display driving circuit 420 may identify the second time elapsed after the display of the first image.
  • the second time may correspond to the refresh rate of the display of the first image at the current timing.
  • the display driving circuit 420 may Can discern differences between times.
  • the display driving circuit 420 may provide the second signal to the processor 410 through the second interface 425 based at least in part on the difference.
  • the display driving circuit 420 in response to the difference being shorter than or equal to the other reference time, bypasses or refrains from providing the second signal, and Can keep identifying for 2 hours.
  • the display driving circuit 420 may, in response to the difference being longer than another reference time distinct from the reference time (referred to as a second reference time in the description of FIG. 10), open the second interface 425.
  • the second signal for requesting image transmission from the processor 410 to the display driving circuit 420 may be provided to the processor 410.
  • the length of the other reference time may be the same as or different from the length of the reference time.
  • display driving circuit 420 may identify whether the image transmission is performed by processor 410 while the second signal is provided. For example, the display driving circuit 420 may maintain providing the second signal before the image transmission is performed. For example, display drive circuit 420 may, in response to the image transmission executed by processor 410, stop providing the second signal to processor 110 via second interface 425. You can. Operations related to the second signal may be illustrated within the description of FIG. 6.
  • the display driving circuit 420 identifies the second time and determines the difference between the first time and the second time. can be identified.
  • Display drive circuit 420 in response to identifying that the difference is longer than the other reference time, sends a second signal 622 to request transmission of the image from processor 410 to display drive circuit 420.
  • the second signal 622 may cause at least some of the operations of the processor 410 associated with the display of an image from the processor 410 and at least some of the operations of the display driver circuit 420 associated with the display of the image.
  • the synchronization between the two may be obtained based on the synchronization signal provided to the display driving circuit 420 and then provided to the processor 410.
  • the second signal 622 may be provided to the processor 410 in a sleep state changed from a wake-up state after transmitting the first image, such as state 601.
  • the second signal 622 may be provided based on the time of change from the sleep state to the wake up state. For example, if the time corresponds to the period of the vertical synchronization signal for the display driving circuit 420, the second signal 622 is targeted by the display driving circuit 420 for image reception (or identified) may be provided within a time interval of the vertical synchronization signal preceding the vertical synchronization signal.
  • the second signal 622 is after the one or more time periods and It may be provided before the start timing of the light emission synchronization signal targeted (or identified) by the display driving circuit 420 for image reception.
  • the processor 410 changes the state of the processor 410 from the sleep state to the wake up state in response to the second signal 622, and displays the display driving circuit 420 in response to the change.
  • An image to be transmitted e.g., the second image
  • the image e.g., the second image
  • the display driving circuit 420 may, as shown in FIG. 6, Providing the second signal 622 to the processor 410 may be maintained until an image (e.g., the second image) is received.
  • the display driving circuit 420 may receive the second image transmitted through the first interface 415 from the processor 410 as in state 602 in response to the second signal 622. For example, the display driving circuit 420 may display the second image on the display panel 110, as indicated by the arrow 613.
  • FIG. 6 shows an example in which the second image, which is different from the first image, is transmitted from the processor 410 in response to the second signal 622, but the processor 410 responds to the second signal 622.
  • the first image may be transmitted again to the display driving circuit 420.
  • the display driving circuit 420 maintains providing the second signal 622 until receiving the second image, and provides the second signal 622 in response to receiving the second image. You can stop doing it. Maintaining the second signal 622 to processor 410 until receiving an image from processor 410 will be illustrated with reference to FIG. 9 .
  • FIG. 9 illustrates an example method of maintaining provision of a second signal before image transmission from the processor to the display drive circuit is performed.
  • the processor 410 may retransmit the second image to the display driving circuit 420 through the first interface 415 as in state 603.
  • the display driving circuit 420 can display the second image, which is received back from the processor 410 through the first interface 415, on the display panel 110, as indicated by the arrow 615. there is.
  • the re-display of the second image may be effected based on the vertical synchronization signal for display drive circuit 420, as indicated by arrow 616.
  • the display driving circuit 420 identifies a second time (e.g., time 911 or time 912) that has elapsed since displaying the second image again on the display panel 110, and determines the state Identify a first time between the display (not shown in Figure 9) of the second image performed according to 602 and the re-display of the second image performed according to state 603, and The difference between one hour and the second time may be identified.
  • a second time e.g., time 911 or time 912
  • the difference between one hour and the second time may be identified.
  • Display drive circuit 420 in response to identifying that the difference is longer than the other reference time, sends a second signal 922 to request transmission of the image from processor 410 to display drive circuit 420.
  • the display driving circuit 420 may provide a second signal 922 until receiving an image from the processor 410 via the first interface 415, as shown in FIG. 9. You can keep it.
  • the processor 410 is configured to display an image on the display panel 110 in response to the second signal 922 provided from the display driving circuit 420 through the second interface 425. As indicated by 904, the second image may be retransmitted to the display driving circuit 420 through the first interface 415.
  • Display drive circuitry 420 may stop providing second signal 922 in response to the retransmission of the second image.
  • the display driving circuit 420 may display the second image sent back from the processor 410 via the first interface 415 on the display panel 110, as indicated by arrow 931. there is.
  • the re-display of the second image may be effected based on the vertical synchronization signal for display drive circuit 420, as indicated by arrow 932.
  • the display driving circuit 420 may provide the second signal to the processor 410 to maintain the image displayed on the display panel 110. For example, if display on the display panel 110 is interrupted due to the processor 410 being in the sleep state, the quality of service provided using the display 405 may be reduced.
  • the display driving circuit 420 may provide the second signal to the processor 410 for the quality of the service.
  • providing the second signal to processor 410 may be included within at least some of the operations illustrated within the description of FIG. 5, and may be included within at least some of the operations illustrated within the description of FIG. 8. and may be executed independently of at least some of the operations illustrated within the description of FIGS. 5 and 8.
  • Providing the second signal can be illustrated within the description of FIG. 10 .
  • FIG. 10 illustrates an example method of providing a second signal before a second image is received based on a second time.
  • the display driving circuit 420 may identify the second time. Operation 1001 may correspond to at least a portion of operation 803 of FIG. 8 .
  • the display driving circuit 420 may identify whether the second time elapsed after the display of the first image is longer than a third reference time. For example, the identification may be performed while processor 410 is in the sleep state. However, it is not limited to this.
  • the length of the third reference time may be the same as the length of the first reference time and/or the length of the second reference time, or may be different from the length of the first reference time and the length of the second reference time. there is.
  • the display driving circuit 420 may determine the second time and the third reference time independently of whether the difference between the first time and the second time is longer than the second reference time. You can compare.
  • the display driving circuit 420 bypasses or refrains from providing the second signal based on the second time being shorter than or equal to the third reference time, and Can keep identifying for 2 hours.
  • the display driving circuit 420 may provide the second signal to the processor 410 through the second interface 425 based on the second time that is longer than the third reference time.
  • the second signal may be transmitted to maintain an image on the display panel 110.
  • the processor 410 changes the state of the processor 410 from the sleep state to the wake-up state in response to the second signal and transmits the change to the display driving circuit 420 in response to the change.
  • An image to be e.g., the second image
  • the image e.g., the second image
  • the image may be transmitted to the display driving circuit 420 through the first interface 415. For example, since transmitting the image (e.g.
  • the display driving circuit 420 may maintain providing the second signal to the processor 410 until the image is received. For example, the display driving circuit 420 may stop providing the second signal to the processor 410 in response to receiving the image (eg, the second image).
  • the electronic device 100 can reduce the occurrence of the afterimage by providing the first signal to the processor 410.
  • the electronic device 100 can reduce the occurrence of the flicker by providing the second signal to the processor 410.
  • the electronic device 100 can reduce display on the display panel 110 from being interrupted by the processor 410 in the sleep state by providing the second signal to the processor 410.
  • FIGS. 8 and 10 illustrate that providing the second signal provides the first signal, but providing the second signal may be performed independently of providing the first signal. . Providing the second signal independently from providing the first signal can be illustrated within the description of FIGS. 11 and 12 .
  • FIG. 11 illustrates an example method of providing a second signal based on the difference between a first time and a second time.
  • the display driving circuit 420 may display an image received from the processor 410 through the first interface 415 on the display panel 110.
  • the display driving circuit 420 may identify the difference between the first time and the second time.
  • the display driving circuit 420 may perform the first display between the display on the display panel 110 that was performed prior to the display of the image performed in operation 1101 and the display of the image performed in operation 1101. Time can be identified. For example, identifying the first time may be performed in response to the receipt of the image.
  • display driving circuit 420 may identify the second time that elapses after the display of the image performed in operation 1101 and identify the difference between the first time and the second time. .
  • the display driving circuit 420 may identify whether the difference is longer than the second reference time.
  • identifying the difference may be maintained on the condition that the difference is less than or equal to the second reference time.
  • identifying a difference may be maintained until the difference is longer than the second reference time unless a new image reception is triggered from processor 410.
  • identifying the difference may be interrupted in response to receiving another image from processor 410 before the difference becomes longer than the second reference time.
  • the display driving circuit 420 may provide the second signal to the processor 410 through the second interface 425 based at least in part on the difference. For example, the display driving circuit 420 may, in response to the difference being longer than the second reference time, send the display driving circuit 420 from the processor 410 to the processor 410 via the second interface 425. The second signal may be provided to request image transmission.
  • the electronic device 100 provides the second signal to the processor 410 based on the difference between the first time and the second time, thereby causing the blinking on the display panel 110. can reduce the occurrence of.
  • FIG. 12 illustrates an example method of providing a second signal based on the time elapsed since the image was displayed.
  • the display driving circuit 420 may display an image received from the processor 410 through the first interface 415 on the display panel 110.
  • the display driving circuit 420 may identify a time (eg, the second time) that elapses after the display of the image performed in operation 1201. For example, the display driving circuit 420 may identify whether the time is longer than the third reference time. For example, identifying the time may be maintained on the condition that the time is shorter than or equal to the third reference time. For example, identifying the time may be maintained until the time becomes longer than the third reference time, unless a new image reception is triggered from the processor 410. For example, identifying the time may be interrupted in response to receiving another image from processor 410 before the time becomes longer than the third reference time.
  • identifying the time may be interrupted in response to receiving another image from processor 410 before the time becomes longer than the third reference time.
  • the display driving circuit 420 may provide the second signal to the processor 410 through the second interface 425 based at least in part on the time. For example, the display driving circuit 420 may send the display driving circuit 420 from the processor 410 to the processor 410 through the second interface 425 in response to the time being longer than the third reference time. The second signal may be provided to request image transmission.
  • the electronic device 100 can maintain display of an image on the display panel 110 by providing the second signal to the processor 410 based on the time.
  • FIG. 13 is a block diagram of an electronic device 1301 in a network environment 1300, according to various embodiments.
  • the electronic device 1301 communicates with the electronic device 1302 through a first network 1398 (e.g., a short-range wireless communication network) or a second network 1399. It is possible to communicate with at least one of the electronic device 1304 or the server 1308 through (e.g., a long-distance wireless communication network). According to one embodiment, the electronic device 1301 may communicate with the electronic device 1304 through the server 1308.
  • a first network 1398 e.g., a short-range wireless communication network
  • the server 1308 e.g., a long-distance wireless communication network
  • the electronic device 1301 may communicate with the electronic device 1304 through the server 1308.
  • the electronic device 1301 includes a processor 1320, a memory 1330, an input module 1350, an audio output module 1355, a display module 1360, an audio module 1370, and a sensor module ( 1376), interface 1377, connection terminal 1378, haptic module 1379, camera module 1380, power management module 1388, battery 1389, communication module 1390, subscriber identification module 1396. , or may include an antenna module 1397.
  • at least one of these components eg, the connection terminal 1378) may be omitted or one or more other components may be added to the electronic device 1301.
  • some of these components e.g., sensor module 1376, camera module 1380, or antenna module 1397) are integrated into one component (e.g., display module 1360). It can be.
  • the processor 1320 executes software (e.g., program 1340) to operate at least one other component (e.g., hardware or software component) of the electronic device 1301 connected to the processor 1320. It can be controlled and various data processing or calculations can be performed. According to one embodiment, as at least part of data processing or computation, the processor 1320 stores commands or data received from another component (e.g., sensor module 1376 or communication module 1390) in volatile memory 1332. The commands or data stored in the volatile memory 1332 can be processed, and the resulting data can be stored in the non-volatile memory 1334.
  • software e.g., program 1340
  • the processor 1320 stores commands or data received from another component (e.g., sensor module 1376 or communication module 1390) in volatile memory 1332.
  • the commands or data stored in the volatile memory 1332 can be processed, and the resulting data can be stored in the non-volatile memory 1334.
  • the processor 1320 includes a main processor 1321 (e.g., a central processing unit or an application processor) or an auxiliary processor 1323 that can operate independently or together (e.g., a graphics processing unit, a neural network processing unit ( It may include a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor).
  • a main processor 1321 e.g., a central processing unit or an application processor
  • auxiliary processor 1323 e.g., a graphics processing unit, a neural network processing unit ( It may include a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor.
  • the electronic device 1301 includes a main processor 1321 and a auxiliary processor 1323
  • the auxiliary processor 1323 may be set to use lower power than the main processor 1321 or be specialized for a designated function. You can.
  • the auxiliary processor 1323 may be implemented separately from the main processor 1321 or as part of it.
  • the auxiliary processor 1323 may, for example, act on behalf of the main processor 1321 while the main processor 1321 is in an inactive (e.g., sleep) state, or while the main processor 1321 is in an active (e.g., application execution) state. ), together with the main processor 1321, at least one of the components of the electronic device 1301 (e.g., the display module 1360, the sensor module 1376, or the communication module 1390) At least some of the functions or states related to can be controlled.
  • coprocessor 1323 e.g., image signal processor or communication processor
  • may be implemented as part of another functionally related component e.g., camera module 1380 or communication module 1390. there is.
  • the auxiliary processor 1323 may include a hardware structure specialized for processing artificial intelligence models.
  • Artificial intelligence models can be created through machine learning. For example, such learning may be performed in the electronic device 1301 itself on which the artificial intelligence model is performed, or may be performed through a separate server (e.g., server 1308).
  • Learning algorithms may include, for example, supervised learning, unsupervised learning, semi-supervised learning, or reinforcement learning, but It is not limited.
  • An artificial intelligence model may include multiple artificial neural network layers.
  • Artificial neural networks include deep neural network (DNN), convolutional neural network (CNN), recurrent neural network (RNN), restricted boltzmann machine (RBM), belief deep network (DBN), bidirectional recurrent deep neural network (BRDNN), It may be one of deep Q-networks or a combination of two or more of the above, but is not limited to the examples described above.
  • artificial intelligence models may additionally or alternatively include software structures.
  • the memory 1330 may store various data used by at least one component (eg, the processor 1320 or the sensor module 1376) of the electronic device 1301. Data may include, for example, input data or output data for software (e.g., program 1340) and instructions related thereto.
  • Memory 1330 may include volatile memory 1332 or non-volatile memory 1334.
  • the program 1340 may be stored as software in the memory 1330 and may include, for example, an operating system 1342, middleware 1344, or application 1346.
  • the input module 1350 may receive commands or data to be used in a component of the electronic device 1301 (e.g., the processor 1320) from outside the electronic device 1301 (e.g., a user).
  • the input module 1350 may include, for example, a microphone, mouse, keyboard, keys (eg, buttons), or digital pen (eg, stylus pen).
  • the sound output module 1355 may output sound signals to the outside of the electronic device 1301.
  • the sound output module 1355 may include, for example, a speaker or a receiver. Speakers can be used for general purposes such as multimedia playback or recording playback.
  • the receiver can be used to receive incoming calls. According to one embodiment, the receiver may be implemented separately from the speaker or as part of it.
  • the display module 1360 can visually provide information to the outside of the electronic device 1301 (eg, a user).
  • the display module 1360 may include, for example, a display, a hologram device, or a projector, and a control circuit for controlling the device.
  • the display module 1360 may include a touch sensor configured to detect a touch, or a pressure sensor configured to measure the intensity of force generated by the touch.
  • the audio module 1370 can convert sound into an electrical signal or, conversely, convert an electrical signal into sound. According to one embodiment, the audio module 1370 acquires sound through the input module 1350, the sound output module 1355, or an external electronic device (e.g., directly or wirelessly connected to the electronic device 1301). Sound may be output through an electronic device 1302 (e.g., speaker or headphone).
  • an electronic device 1302 e.g., speaker or headphone
  • the sensor module 1376 detects the operating state (e.g., power or temperature) of the electronic device 1301 or the external environmental state (e.g., user state) and generates an electrical signal or data value corresponding to the detected state. can do.
  • the sensor module 1376 includes, for example, a gesture sensor, a gyro sensor, an air pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a proximity sensor, a color sensor, an IR (infrared) sensor, a biometric sensor, It may include a temperature sensor, humidity sensor, or light sensor.
  • the interface 1377 may support one or more designated protocols that can be used to directly or wirelessly connect the electronic device 1301 to an external electronic device (e.g., the electronic device 1302).
  • the interface 1377 may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, an SD card interface, or an audio interface.
  • HDMI high definition multimedia interface
  • USB universal serial bus
  • SD card interface Secure Digital interface
  • audio interface audio interface
  • connection terminal 1378 may include a connector through which the electronic device 1301 can be physically connected to an external electronic device (eg, the electronic device 1302).
  • the connection terminal 1378 may include, for example, an HDMI connector, a USB connector, an SD card connector, or an audio connector (eg, a headphone connector).
  • the haptic module 1379 can convert electrical signals into mechanical stimulation (e.g., vibration or movement) or electrical stimulation that the user can perceive through tactile or kinesthetic senses.
  • the haptic module 1379 may include, for example, a motor, a piezoelectric element, or an electrical stimulation device.
  • the camera module 1380 can capture still images and moving images.
  • the camera module 1380 may include one or more lenses, image sensors, image signal processors, or flashes.
  • the power management module 1388 can manage power supplied to the electronic device 1301. According to one embodiment, the power management module 1388 may be implemented as at least a part of, for example, a power management integrated circuit (PMIC).
  • PMIC power management integrated circuit
  • the battery 1389 may supply power to at least one component of the electronic device 1301.
  • the battery 1389 may include, for example, a non-rechargeable primary cell, a rechargeable secondary cell, or a fuel cell.
  • Communication module 1390 provides a direct (e.g., wired) communication channel or wireless communication channel between the electronic device 1301 and an external electronic device (e.g., electronic device 1302, electronic device 1304, or server 1308). It can support establishment and communication through established communication channels.
  • the communication module 1390 operates independently of the processor 1320 (e.g., an application processor) and may include one or more communication processors that support direct (e.g., wired) communication or wireless communication.
  • the communication module 1390 may be a wireless communication module 1392 (e.g., a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module) or a wired communication module 1394 (e.g., : LAN (local area network) communication module, or power line communication module) may be included.
  • a wireless communication module 1392 e.g., a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module
  • GNSS global navigation satellite system
  • wired communication module 1394 e.g., : LAN (local area network) communication module, or power line communication module
  • the corresponding communication module is a first network 1398 (e.g., a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)) or a second network 1399 (e.g., legacy It may communicate with an external electronic device 1304 through a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network
  • the wireless communication module 1392 uses subscriber information (e.g., International Mobile Subscriber Identifier (IMSI)) stored in the subscriber identification module 1396 to communicate within a communication network such as the first network 1398 or the second network 1399.
  • subscriber information e.g., International Mobile Subscriber Identifier (IMSI)
  • IMSI International Mobile Subscriber Identifier
  • the wireless communication module 1392 may support 5G networks and next-generation communication technologies after 4G networks, for example, NR access technology (new radio access technology).
  • NR access technology provides high-speed transmission of high-capacity data (eMBB (enhanced mobile broadband)), minimization of terminal power and access to multiple terminals (mMTC (massive machine type communications)), or high reliability and low latency (URLLC (ultra-reliable and low latency). -latency communications)) can be supported.
  • the wireless communication module 1392 may support high frequency bands (e.g., mmWave bands), for example, to achieve high data rates.
  • the wireless communication module 1392 uses various technologies to secure performance in high frequency bands, such as beamforming, massive MIMO (multiple-input and multiple-output), and full-dimensional multiplexing. It can support technologies such as input/output (FD-MIMO: full dimensional MIMO), array antenna, analog beam-forming, or large scale antenna.
  • the wireless communication module 1392 may support various requirements specified in the electronic device 1301, an external electronic device (e.g., electronic device 1304), or a network system (e.g., second network 1399).
  • the wireless communication module 1392 supports peak data rate (e.g., 20 Gbps or more) for realizing eMBB, loss coverage (e.g., 164 dB or less) for realizing mmTC, or U-plane latency (e.g., 164 dB or less) for realizing URLLC.
  • peak data rate e.g., 20 Gbps or more
  • loss coverage e.g., 164 dB or less
  • U-plane latency e.g., 164 dB or less
  • the antenna module 1397 may transmit or receive signals or power to or from the outside (e.g., an external electronic device).
  • the antenna module 1397 may include an antenna including a radiator made of a conductor or a conductive pattern formed on a substrate (eg, PCB).
  • the antenna module 1397 may include a plurality of antennas (eg, an array antenna). In this case, at least one antenna suitable for a communication method used in a communication network such as the first network 1398 or the second network 1399 is connected to the plurality of antennas by, for example, the communication module 1390. can be selected Signals or power may be transmitted or received between the communication module 1390 and an external electronic device through the at least one selected antenna.
  • other components eg, radio frequency integrated circuit (RFIC) may be additionally formed as part of the antenna module 1397.
  • RFIC radio frequency integrated circuit
  • antenna module 1397 may form a mmWave antenna module.
  • a mmWave antenna module includes: a printed circuit board, an RFIC disposed on or adjacent to a first side (e.g., bottom side) of the printed circuit board and capable of supporting a designated high frequency band (e.g., mmWave band); And a plurality of antennas (e.g., array antennas) disposed on or adjacent to the second side (e.g., top or side) of the printed circuit board and capable of transmitting or receiving signals in the designated high frequency band. can do.
  • a mmWave antenna module includes: a printed circuit board, an RFIC disposed on or adjacent to a first side (e.g., bottom side) of the printed circuit board and capable of supporting a designated high frequency band (e.g., mmWave band); And a plurality of antennas (e.g., array antennas) disposed on or adjacent to the second side (e.g., top or side) of
  • peripheral devices e.g., bus, general purpose input and output (GPIO), serial peripheral interface (SPI), or mobile industry processor interface (MIPI)
  • signal e.g. commands or data
  • commands or data may be transmitted or received between the electronic device 1301 and the external electronic device 1304 through the server 1308 connected to the second network 1399.
  • Each of the external electronic devices 1302 or 1304 may be of the same or different type as the electronic device 1301.
  • all or part of the operations performed in the electronic device 1301 may be executed in one or more of the external electronic devices 1302, 1304, or 1308.
  • the electronic device 1301 needs to perform a certain function or service automatically or in response to a request from a user or another device, the electronic device 1301 does not execute the function or service on its own.
  • one or more external electronic devices may be requested to perform at least part of the function or service.
  • One or more external electronic devices that have received the request may execute at least part of the requested function or service, or an additional function or service related to the request, and transmit the result of the execution to the electronic device 1301.
  • the electronic device 1301 may process the result as is or additionally and provide it as at least part of a response to the request.
  • cloud computing distributed computing, mobile edge computing (MEC), or client-server computing technology can be used.
  • the electronic device 1301 may provide an ultra-low latency service using, for example, distributed computing or mobile edge computing.
  • the external electronic device 1304 may include an Internet of Things (IoT) device.
  • Server 1308 may be an intelligent server using machine learning and/or neural networks.
  • the external electronic device 1304 or server 1308 may be included in the second network 1399.
  • the electronic device 1301 may be applied to intelligent services (e.g., smart home, smart city, smart car, or healthcare) based on 5G communication technology and IoT-related technology.
  • FIG. 14 is a block diagram 1400 of the display module 1360, according to various embodiments.
  • the display module 1360 may include a display 1410 and a display driver IC (DDI) 1430 for controlling the display 1410.
  • the DDI 1430 may include an interface module 1431, a memory 1433 (eg, buffer memory), an image processing module 1435, or a mapping module 1437.
  • the DDI 1430 receives image information including image data or an image control signal corresponding to a command for controlling the image data from other components of the electronic device 1301 through the interface module 1431. can do.
  • the image information is stored in the processor 1320 (e.g., the main processor 1321 (e.g., an application processor) or the auxiliary processor 1323 ( For example, a graphics processing unit).
  • the DDI 1430 can communicate with the touch circuit 1450 or the sensor module 1376, etc. through the interface module 1431.
  • the DDI 1430 can communicate with the touch circuit 1450 or the sensor module 1376, etc.
  • At least a portion of the received image information may be stored, for example, in frame units, in the memory 1433.
  • the image processing module 1435 may, for example, store at least a portion of the image data in accordance with the characteristics or characteristics of the image data.
  • Preprocessing or postprocessing may be performed based at least on the characteristics of the display 1410.
  • the mapping module 1437 performs preprocessing or postprocessing through the image processing module 1435.
  • a voltage value or current value corresponding to the image data may be generated.
  • the generation of the voltage value or current value may be performed using, for example, properties of pixels of the display 1410 (e.g., an arrangement of pixels ( RGB stripe or pentile structure), or the size of each subpixel). At least some pixels of the display 1410 may be performed at least in part based on, for example, the voltage value or the current value.
  • visual information eg, text, image, or icon
  • corresponding to the image data may be displayed through the display 1410.
  • the display module 1360 may further include a touch circuit 1450.
  • the touch circuit 1450 may include a touch sensor 1451 and a touch sensor IC 1453 for controlling the touch sensor 1451.
  • the touch sensor IC 1453 may control the touch sensor 1451 to detect a touch input or hovering input for a specific position of the display 1410.
  • the touch sensor IC 1453 may detect a touch input or hovering input by measuring a change in a signal (e.g., voltage, light amount, resistance, or charge amount) for a specific position of the display 1410.
  • the touch sensor IC 1453 may provide information (e.g., location, area, pressure, or time) about the detected touch input or hovering input to the processor 1320.
  • At least a portion of the touch circuit 1450 is disposed as part of the display driver IC 1430, the display 1410, or outside the display module 1360. It may be included as part of other components (e.g., auxiliary processor 1323).
  • the display module 1360 may further include at least one sensor (eg, a fingerprint sensor, an iris sensor, a pressure sensor, or an illumination sensor) of the sensor module 1376, or a control circuit therefor.
  • the at least one sensor or control circuit therefor may be embedded in a part of the display module 1360 (eg, the display 1410 or the DDI 1430) or a part of the touch circuit 1450.
  • the sensor module 1376 embedded in the display module 1360 includes a biometric sensor (e.g., a fingerprint sensor)
  • the biometric sensor records biometric information associated with a touch input through a portion of the display 1410. (e.g. fingerprint image) can be acquired.
  • the pressure sensor may acquire pressure information associated with a touch input through part or the entire area of the display 1410. You can.
  • the touch sensor 1451 or the sensor module 1376 may be disposed between pixels of a pixel layer of the display 1410, or above or below the pixel layer.
  • the electronic device 100 includes a processor 410, a display 405 including a display driving circuit 420 and a display panel 110, and the processor 410 and the display driving circuit ( It may include a first interface 415 connecting the processor 410 and the display driving circuit 420, and a second interface 425 connecting the processor 410 and the display driving circuit 420.
  • the display driving circuit 420 may be configured to display the first image received from the processor 410 through the first interface 415 on the display panel 110.
  • the display driving circuit 420 displays a second image, following the first image, received from the processor 410 through the first interface 415 to the display panel 110. It can be configured to display on the screen.
  • the display driving circuit 420 is configured to display at least one display of the first image, including the display of the first image, while the second image is displayed on the display panel 110. Accordingly, it may be configured to identify whether the second image is at least partially different from the first image based on the first image maintained on the display panel 110 for a longer time than the reference time. According to one embodiment, the display driving circuit 420, in response to the second image that is at least partially different from the first image, transmits the second image to the processor 410 through the second interface 425. It may be configured to provide a signal to request retransmission of the image.
  • the display driving circuit 420 provides the signal to the processor 410 through the second interface 425 in response to the second image that is the same as the first image. It can be configured to refrain.
  • the processor 410 may be configured to execute the retransmission of the second image in response to the signal.
  • the display driving circuit 420 displays the second image received from the processor 410 through the first interface 415 on the display panel 110 according to the retransmission. It can be configured to do so.
  • the display driving circuit 420 provides the signal to the processor 410 through the second interface 425 before the end timing of the time period for displaying the second image. It can be configured to do so.
  • the display driving circuit 420 compares CRC (cyclic redundancy check) data for the first image with CRC data for the second image, so that the second image is similar to the first image. and may be configured to identify whether they are at least partially different.
  • CRC cyclic redundancy check
  • the display driving circuit 420 performs a comparison between the first image and the second image, by combining data representing a first horizontal line among a plurality of horizontal lines in the first image and the second image. From a comparison between data representing the first horizontal line among the plurality of horizontal lines in the image, data representing the last horizontal line among the plurality of horizontal lines in the first image and the last among the plurality of horizontal lines in the second image It may be configured to execute sequentially, towards a comparison between data representing a horizontal line.
  • the display driving circuit 420 in response to identifying a horizontal line in the second image that is different from a horizontal line in the first image according to the comparison, stops the comparison, and 2 It may be configured to provide the signal to the processor 410 through the interface 425.
  • the timing at which the signal is provided to the processor 410 through the second interface 425 is at a position of the horizontal line in the second image that is different from the horizontal line in the first image. It may vary depending on
  • the data representing each of the plurality of horizontal lines of the first image used for the comparison is the sum, average, or It can be composed of dispersions.
  • the data representing each of the plurality of horizontal lines of the second image used for the comparison is the sum, average, or It can be composed of dispersions.
  • the display driving circuit 420 selects the second image based on the first image maintained on the display panel 110 for a period of time that is shorter than or equal to the reference time. may be configured to bypass identifying whether is at least partially different from the first image.
  • the display driving circuit 420 provides the signal based on the first image maintained on the display panel 110 for a period of time that is shorter than or equal to the reference time. It can be configured to bypass this.
  • the display driving circuit 420 is executed before the second image is received from the processor 410 through the first interface 415 and before the display of the first image. It may be configured to identify a first time between the display on the display panel 110 and the display of the first image. According to one embodiment, the display driving circuit 420 may be configured to identify a second time elapsed after the display of the first image. According to one embodiment, the display driving circuit 420 may be configured to identify the difference between the first time and the second time. According to one embodiment, the display driving circuit 420, in response to the difference being longer than another reference time, sends the display from the processor 410 to the processor 410 through the second interface 425. It may be configured to provide another signal to request image transmission to the drive circuit 420.
  • the reference time may be a first reference time, and the other reference time may be a second reference time.
  • the processor 410 changes the state of the processor 410 to a wake-up state. It can be configured to change from to a sleep state.
  • the display driving circuit 420 may be configured to identify whether the second time is longer than a third reference time while the processor 410 is in the sleep state.
  • the display driving circuit 420 provides the signal to the processor 410 through the second interface 425 in response to the second time longer than the third reference time. , can be configured.
  • the display driving circuit 420 may be configured to identify whether the image transmission is executed by the processor 410 while the other signal is provided. According to one embodiment, the display driving circuit 420 sends the other signal to the processor 410 through the second interface 425 in response to the image transmission executed by the processor 410. It can be configured to stop providing.
  • the display driving circuit 420 may be configured to maintain providing the other signal before the image transmission is performed.
  • the display driving circuit 420 in response to the difference being shorter than or equal to the other reference time, bypasses or refrains from providing the other signal, and the second time It can be configured to maintain identification.
  • the electronic device 100 includes a processor 410, a display 405 including a display driving circuit 420 and a display panel 110, and the processor 410 and the display driving circuit ( It may include a first interface 415 connecting the processor 410 and the display driving circuit 420, and a second interface 425 connecting the processor 410 and the display driving circuit 420.
  • the display driving circuit 420 may be configured to display an image received from the processor 410 through the first interface 415 on the display panel 110.
  • the display driving circuit 420 may be configured to identify a first time between the display of the image and a display on the display panel 110 performed prior to the display of the image. there is.
  • the display driving circuit 420 may be configured to identify a second time elapsed after the display of the image. According to one embodiment, the display driving circuit 420 may be configured to identify the difference between the first time and the second time. According to one embodiment, the display driving circuit 420, in response to the difference longer than the reference time, drives the display from the processor 410 to the processor 410 through the second interface 425. It may be configured to provide a signal to request image transmission to circuit 420.
  • the image may be a first image.
  • the display driving circuit 420 may be configured to receive a second image transmitted through the first interface 415 from the processor 410 according to the image transmission according to the signal. there is.
  • the display driving circuit 420 may be configured to display the second image on the display panel 110.
  • the display driving circuit 420 is configured to cause the first image to be displayed on the display panel 110 based at least in part on the display of the image while the second image is displayed on the display panel 110. 110) may be configured to identify the time maintained on the screen.
  • the display driving circuit 420 may be configured to identify whether the second image is at least partially different from the first image based on the time longer than another reference time.
  • the display driving circuit 420 in response to the second image that is at least partially different from the first image, transmits the second image to the processor 410 through the second interface 425. It may be configured to provide another signal to request retransmission of the image.
  • the display driving circuit 420 provides the signal to the processor 410 through the second interface 425 in response to the second image that is the same as the first image. It can be configured to refrain.
  • the display driving circuit 420 may include graphic random access memory (GRAM).
  • the GRAM may be deactivated while displaying the image, identifying the first time, identifying the second time, identifying the difference, and providing the signal.
  • the processor 410 after transmitting the image to the display driving circuit 420 through the first interface 415, the processor 410 changes the state of the processor 410 from a wake-up state to a sleep state. It can be configured to change state. According to one embodiment, the display driving circuit 420 may be configured to identify whether the second time is longer than another reference time while the processor 410 is in the sleep state. According to one embodiment, the display driving circuit 420 provides the signal to the processor 410 through the second interface 425 in response to the second time longer than another reference time, It can be configured.
  • the electronic device 100 may include a processor 410.
  • the electronic device 100 may include a display 405 including a display driving circuit 420 and a display panel 110.
  • the electronic device 100 may include a first interface 415 connecting the processor 410 and the display driving circuit 420.
  • the electronic device 100 may include a second interface 425 connecting the processor 410 and the display driving circuit 420.
  • the display driving circuit 420 may be configured to display an image received from the processor 410 through the first interface 415 on the display panel 110.
  • the display driving circuit 420 may be configured to identify the time that has elapsed since the display of the image while the processor 410 is in a sleep state.
  • the display driving circuit 420 in response to the time longer than the reference time, sends the processor 410 in the sleep state to the processor 410 through the second interface 425. It may be configured to provide a signal for requesting image transmission from to the display driving circuit 420.
  • Electronic devices may be of various types.
  • Electronic devices may include, for example, portable communication devices (e.g., smartphones), computer devices, portable multimedia devices, portable medical devices, cameras, wearable devices, or home appliances.
  • Electronic devices according to embodiments of this document are not limited to the above-described devices.
  • first, second, or first or second may be used simply to distinguish one component from another, and to refer to that component in other respects (e.g., importance or order) is not limited.
  • One (e.g., first) component is said to be “coupled” or “connected” to another (e.g., second) component, with or without the terms “functionally” or “communicatively.”
  • any of the components can be connected to the other components directly (e.g. wired), wirelessly, or through a third component.
  • module used in various embodiments of this document may include a unit implemented in hardware, software, or firmware, and is interchangeable with terms such as logic, logic block, component, or circuit, for example. It can be used as A module may be an integrated part or a minimum unit of the parts or a part thereof that performs one or more functions. For example, according to one embodiment, the module may be implemented in the form of an application-specific integrated circuit (ASIC).
  • ASIC application-specific integrated circuit
  • Various embodiments of this document are one or more instructions stored in a storage medium (e.g., built-in memory 1336 or external memory 1338) that can be read by a machine (e.g., electronic device 1301). It may be implemented as software (e.g., program 1340) including these.
  • a processor e.g., processor 1320
  • a device e.g., electronic device 1301
  • the one or more instructions may include code generated by a compiler or code that can be executed by an interpreter.
  • a storage medium that can be read by a device may be provided in the form of a non-transitory storage medium.
  • 'non-transitory' only means that the storage medium is a tangible device and does not contain signals (e.g. electromagnetic waves), and this term refers to cases where data is semi-permanently stored in the storage medium. There is no distinction between temporary storage cases.
  • Computer program products are commodities and can be traded between sellers and buyers.
  • the computer program product may be distributed in the form of a machine-readable storage medium (e.g. compact disc read only memory (CD-ROM)) or through an application store (e.g. Play StoreTM) or on two user devices (e.g. It can be distributed (e.g. downloaded or uploaded) directly between smart phones) or online.
  • a machine-readable storage medium e.g. compact disc read only memory (CD-ROM)
  • an application store e.g. Play StoreTM
  • two user devices e.g. It can be distributed (e.g. downloaded or uploaded) directly between smart phones) or online.
  • at least a portion of the computer program product may be at least temporarily stored or temporarily created in a machine-readable storage medium, such as the memory of a manufacturer's server, an application store's server, or a relay server.
  • each component (e.g., module or program) of the above-described components may include a single or plural entity, and some of the plurality of entities may be separately placed in other components. there is.
  • one or more of the components or operations described above may be omitted, or one or more other components or operations may be added.
  • multiple components eg, modules or programs
  • the integrated component may perform one or more functions of each component of the plurality of components in the same or similar manner as those performed by the corresponding component of the plurality of components prior to the integration. .
  • operations performed by a module, program, or other component may be executed sequentially, in parallel, iteratively, or heuristically, or one or more of the operations may be executed in a different order, or omitted. Alternatively, one or more other operations may be added.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

전자 장치(electronic device)가 제공된다. 상기 전자 장치는, 프로세서를 포함할 수 있다. 상기 전자 장치는, 디스플레이 구동 회로와 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 상기 전자 장치는, 상기 프로세서와 상기 디스플레이 구동 회로를 연결하는 제1 인터페이스를 포함할 수 있다. 상기 전자 장치는, 상기 프로세서와 상기 디스플레이 구동 회로를 연결하는 제2 인터페이스를 포함할 수 있다. 상기 디스플레이 구동 회로는, 상기 프로세서로부터 상기 제1 인터페이스를 통해 수신된 제1 이미지를 상기 디스플레이 패널 상에서 표시하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 프로세서로부터 상기 제1 인터페이스를 통해 수신된, 상기 제1 이미지 다음의, 제2 이미지를 상기 디스플레이 패널 상에서 표시하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 제2 이미지가 상기 디스플레이 패널 상에서 표시되는 동안, 상기 제1 이미지의 상기 표시를 포함하는 상기 제1 이미지의 적어도 하나의 표시에 따라 기준 시간보다 긴 시간 동안 상기 디스플레이 패널 상에서 유지된 상기 제1 이미지에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 제1 이미지와 적어도 부분적으로 다른 상기 제2 이미지에 응답하여, 상기 제2 인터페이스를 통해 상기 프로세서에게 상기 제2 이미지의 재송신을 요청하기 위한 신호를 제공하도록, 구성될 수 있다.

Description

프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치
아래의 설명들은, 프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치에 관한 것이다.
전자 장치(electronic device)는, 디스플레이 패널을 포함할 수 있다. 예를 들면, 상기 전자 장치는, 상기 디스플레이 패널과 작동적으로(operably 또는 operatively) 결합된, 디스플레이 구동 회로를 포함할 수 있다. 예를 들면, 상기 디스플레이 구동 회로는, 상기 전자 장치의 프로세서로부터 획득된 이미지를 상기 디스플레이 패널 상에서 표시할 수 있다.
상술한 정보는 본 개시에 대한 이해를 돕기 위한 목적으로 하는 배경 기술(related art)로 제공될 수 있다. 상술한 내용 중 어느 것도 본 개시와 관련된 종래 기술(prior art)로서 적용될 수 있는지에 대하여 어떠한 주장이나 결정이 제기되지 않는다.
전자 장치(electronic device)가 제공된다. 상기 전자 장치는, 프로세서를 포함할 수 있다. 상기 전자 장치는, 디스플레이 구동 회로와 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 상기 전자 장치는, 상기 프로세서와 상기 디스플레이 구동 회로를 연결하는 제1 인터페이스를 포함할 수 있다. 상기 전자 장치는, 상기 프로세서와 상기 디스플레이 구동 회로를 연결하는 제2 인터페이스를 포함할 수 있다. 상기 디스플레이 구동 회로는, 상기 프로세서로부터 상기 제1 인터페이스를 통해 수신된 제1 이미지를 상기 디스플레이 패널 상에서 표시하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 프로세서로부터 상기 제1 인터페이스를 통해 수신된, 상기 제1 이미지 다음의, 제2 이미지를 상기 디스플레이 패널 상에서 표시하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 제2 이미지가 상기 디스플레이 패널 상에서 표시되는 동안, 상기 제1 이미지의 상기 표시를 포함하는 상기 제1 이미지의 적어도 하나의 표시에 따라 기준 시간보다 긴 시간 동안 상기 디스플레이 패널 상에서 유지된 상기 제1 이미지에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 제1 이미지와 적어도 부분적으로 다른 상기 제2 이미지에 응답하여, 상기 제2 인터페이스를 통해 상기 프로세서에게 상기 제2 이미지의 재송신을 요청하기 위한 신호를 제공하도록, 구성될 수 있다.
전자 장치가 제공된다. 상기 전자 장치는, 프로세서를 포함할 수 있다. 상기 전자 장치는, 디스플레이 구동 회로와 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 상기 전자 장치는, 상기 프로세서와 상기 디스플레이 구동 회로를 연결하는 제1 인터페이스를 포함할 수 있다. 상기 전자 장치는, 상기 프로세서와 상기 디스플레이 구동 회로를 연결하는 제2 인터페이스를 포함할 수 있다. 상기 디스플레이 구동 회로는, 상기 프로세서로부터 상기 제1 인터페이스를 통해 수신된 이미지를 상기 디스플레이 패널 상에서 표시하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 이미지의 상기 표시 이전에 실행된 상기 디스플레이 패널 상에서의 표시와 상기 이미지의 상기 표시 사이의 제1 시간을 식별하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 이미지의 상기 표시 후 경과되는 제2 시간을 식별하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 제1 시간과 상기 제2 시간 사이의 차이를 식별하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 기준 시간보다 긴 상기 차이에 응답하여, 상기 제2 인터페이스를 통해 상기 프로세서에게, 상기 프로세서로부터 상기 디스플레이 구동 회로로의 이미지 송신을 요청하기 위한 신호를 제공하도록, 구성될 수 있다.
전자 장치가 제공된다. 상기 전자 장치는, 프로세서를 포함할 수 있다. 상기 전자 장치는, 디스플레이 구동 회로와 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 상기 전자 장치는, 상기 프로세서와 상기 디스플레이 구동 회로를 연결하는 제1 인터페이스를 포함할 수 있다. 상기 전자 장치는, 상기 프로세서와 상기 디스플레이 구동 회로를 연결하는 제2 인터페이스를 포함할 수 있다. 상기 디스플레이 구동 회로는, 상기 프로세서로부터 상기 제1 인터페이스를 통해 수신된 이미지를 상기 디스플레이 패널 상에서 표시하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 프로세서가 슬립 상태 내에서 있는 동안 상기 이미지의 상기 표시 후 경과되는 시간을 식별하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 기준 시간보다 긴 상기 시간에 응답하여, 상기 제2 인터페이스를 통해 상기 슬립 상태 내의 상기 프로세서에게, 상기 프로세서로부터 상기 디스플레이 구동 회로로의 이미지 송신을 요청하기 위한 신호를 제공하도록, 구성될 수 있다.
도 1은, 디스플레이 패널 상에서 이미지를 표시하기 위해 재생율을 적응적으로 변경하는 예시적인 전자 장치를 도시한다.
도 2는, 구동 트랜지스터 내에서의 히스테리시스(hysteresis)를 도시하는 차트이다.
도 3은, 재생율의 변경에 따른 유기 발광 다이오드에 인가되는 전류의 변경을 도시하는 차트이다.
도 4는, 예시적인 전자 장치의 간소화된 블록도이다.
도 5는, 제1 이미지와 적어도 부분적으로 다른 제2 이미지에 기반하여 제1 신호를 제공하는 예시적인 방법을 도시한다.
도 6은, 제1 신호를 제공하는 것 및/또는 제2 신호를 제공하는 것을 실행하는 예시적인 방법을 도시한다.
도 7은, 제1 이미지와 제2 이미지를 비교하는 예시적인 방법을 도시한다.
도 8은, 제1 시간과 제2 시간 사이의 차이에 기반하여 제2 이미지가 수신되기 전 제2 신호를 제공하는 예시적인 방법을 도시한다.
도 9는, 프로세서로부터 디스플레이 구동 회로로의 이미지 송신이 실행되기 전 제2 신호를 제공하는 것을 유지하는 예시적인 방법을 도시한다.
도 10은, 제2 시간에 기반하여 제2 이미지가 수신되기 전 제2 신호를 제공하는 예시적인 방법을 도시한다.
도 11은, 제1 시간과 제2 시간 사이의 차이에 기반하여 제2 신호를 제공하는 예시적인 방법을 도시한다.
도 12는, 이미지가 표시된 후 경과된 시간에 기반하여 제2 신호를 제공하는 예시적인 방법을 도시한다.
도 13은, 다양한 실시예들에 따른, 네트워크 환경 내의 전자 장치의 블록도이다.
도 14는, 다양한 실시예들에 따른, 디스플레이 모듈의 블록도이다.
도 1은 디스플레이 패널 상에서 이미지를 표시하기 위해 재생율을 적응적으로 변경하는 예시적인 전자 장치를 도시한다.
도 1을 참조하면, 전자 장치(100)는, 디스플레이 패널(110)을 포함할 수 있다. 예를 들면, 디스플레이 패널(110)은, 이미지를 표시하기 위해 이용될 수 있다. 예를 들면, 전자 장치(100)는, 재생율에 기반하여, 디스플레이 패널(110) 상에서 상기 이미지를 표시할 수 있다.
예를 들면, 전자 장치(100)는, 상기 재생율을 적응적으로 변경할 수 있다. 예를 들면, 전자 장치(100)는, 이미지를 디스플레이 패널(110) 상에서 표시함으로써 소비되는 전력을 감소시키기 위해, 상기 재생율을 하향시킬(lower) 수 있다. 예를 들면, 상기 재생율을 하향시키는 것은, 상기 이미지의 표시가 유지됨을 식별하는 것에 기반하여, 실행될 수 있다. 예를 들면, 상기 재생율을 하향시키는 것은, 정적 이미지의 표시를 식별하는 것에 기반하여, 실행될 수 있다. 예를 들면, 전자 장치(100)는, 디스플레이 패널(110) 상에 표시되는 이미지의 품질을 강화하기 위해, 상기 재생율을 상승시킬(raise) 수 있다. 예를 들면, 상기 재생율을 상향시키는 것은, 동적 이미지의 표시를 식별하는 것에 기반하여, 실행될 수 있다. 예를 들면, 상기 재생율을 상향시키는 것은, 사용자 입력의 수신과 같은 이벤트를 식별하는 것에 기반하여, 실행될 수 있다.
예를 들면, 전자 장치(100)는, 상태(130)와 같이, 제1 재생율에 기반하여 이미지를 표시할 수 있다. 예를 들면, 전자 장치(100)는, 상태(160)와 같이, 상기 제1 재생율보다 높은 제2 재생율에 기반하여 이미지를 표시할 수 있다. 예를 들면, 전자 장치(100)는, 디스플레이 패널(110) 상에서 표시되는 이미지의 품질을 강화하기 위해, 상태(130)를 상태(160)로 변경할 수 있다. 예를 들면, 전자 장치(100)는, 디스플레이 패널(110) 상에서 이미지를 표시함으로써 소비되는 전력을 감소시키기 위해, 상태(160)를 상태(130)로 변경할 수 있다.
예를 들면, 상태(130)는, 디스플레이 패널(110) 상에서 이미지를 표시함으로써 소비되는 전력을 감소시키지만, 잔상(image sticking, afterimage, 또는 image persistence)이 상태(130) 내에서 야기될 수 있다. 예를 들면, 상태(130) 내에서 소비되는 전력은, 상태(160) 내에서 소비되는 전력보다 적지만, 상태(130) 내에서 상기 잔상이 야기될 확률은, 상태(160) 내에서 상기 잔상이 야기될 확률보다, 높을 수 있다.
예를 들면, 차트(140)는, 상태(130) 내에서 이미지를 표시하는 예를 도시한다. 차트(140)의 가로축은, 시간을 나타내고, 차트(140)의 세로축은 디스플레이 패널(110) 상에서 이미지를 표시하기 위해 소스 드라이버(source driver)로부터 출력되는 신호의 상태를 나타낸다. 예를 들면, 상태(130) 내에서, 전자 장치(100)는, 상기 제1 재생율에 대응하는 시간 구간(150) 안에서 상기 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다. 예를 들면, 상기 제1 재생율이 30 (Hz)(hertz)인 조건 상에서, 시간 구간(150)은, 1/30 (s)(seconds)일 수 있다. 예를 들면, 시간 구간(150)은, 부분 시간 구간(156) 및 부분 시간 구간(157)을 포함할 수 있다. 예를 들면, 전자 장치(100)는, 부분 시간 구간(156) 안에서 신호(155)를 출력함으로써 시간 구간(150) 안에서 상기 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다. 예를 들면, 신호(155)는, 부분 시간 구간(156) 안에서 출력되고 시간 구간(150) 내의 부분 시간 구간(157) 안에서 출력되지 않을 수 있다.
예를 들면, 차트(170)는, 상태(160) 내에서 이미지를 표시하는 예를 도시한다. 차트(170)의 가로축은 시간을 나타내고, 차트(170)의 세로축은 디스플레이 패널(110) 상에서 이미지를 표시하기 위해 소스 드라이버로부터 출력되는 신호의 상태를 나타낸다. 예를 들면, 상태(160) 내에서, 전자 장치(100)는, 상기 제2 재생율에 대응하는 시간 구간(180) 안에서 상기 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다. 예를 들면, 상기 제2 재생율이 120 (Hz)인 조건 상에서, 시간 구간(180)은 1/120 (s)일 수 있다. 예를 들면, 전자 장치(100)는, 시간 구간(180) 안에서 신호(185)를 출력함으로써 시간 구간(180) 안에서 상기 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다. 예를 들면, 시간 구간(180)의 길이는, 부분 시간 구간(156)에 대응할 수 있다.
예를 들면, 상기 제1 재생율을 위한 시간 구간(150)은, 상기 제2 재생율을 위한 시간 구간(180)과 달리, 신호(155)가 출력되지 않는 부분 시간 구간(157)을 포함하기 때문에, 상태(130) 내에서 상기 잔상이 야기될 확률은, 상태(160) 내에서 상기 잔상이 야기될 확률보다, 높을 수 있다. 예를 들면, 상기 잔상은, 디스플레이 패널(110) 내의 유기 발광 다이오드(또는 서브 픽셀)를 구동하기 위한 구동 트랜지스터 내에서의 히스테리시스(hysteresis)로 인하여, 야기될 수 있다. 상기 히스테리시스는 도 2를 통해 예시될 수 있다.
도 2는 구동 트랜지스터 내에서의 히스테리시스(hysteresis)를 도시하는 차트이다.
도 2를 참조하면, 상기 구동 트랜지스터의 임계 전압은 제1 색상(예: 블랙)의 이미지로부터 제2 색상(예: 화이트)의 이미지로 변경될 시, 시프트될(shifted) 수 있다. 예를 들면, 상기 임계 전압의 상기 시프팅(shifting)은, 상기 구동 트랜지스터를 통해 구동되는 유기 발광 다이오드로부터 제공되는 휘도의 변경을 야기할 수 있다.
예를 들면, 차트(200)는, 상기 변경을 나타낸다. 차트(200)의 가로축은 상기 구동 트랜지스터의 게이트-소스 전압(Vgs)을 나타내고 차트(200)의 세로축은 상기 유기 발광 다이오드에 인가되는 전류(또는 상기 구동 트랜지스터의 드레인으로부터 상기 구동 트랜지스터의 소스로의 전류)(Ids)를 나타낸다. 예를 들면, 차트(200) 내의 선(210)은, 상기 제1 색상의 이미지에 대한 게이트-소스 전압(Vgs)과 전류(Ids) 사이의 관계를 나타내고, 차트(200) 내의 선(220)은, 상기 제2 색상의 이미지에 대한 게이트-소스 전압(Vgs)과 전류(Ids) 사이의 관계를 나타낸다. 차트(200)와 같이, 선(220)은, 선(210)에 대하여 오프셋될 수 있다. 예를 들면, 게이트-소스 전압(Vgs)가 값(230)일 시의 선(210)에서의 전류(Ids)의 값(211)은, 게이트-소스 전압(Vgs)가 값(230)일 시의 선(220)에서의 전류(Ids)의 값(221)과 다를 수 있다. 예를 들면, 값(211) 및 값(221) 사이의 차이(240)는, 상기 잔상을 야기할 수 있다.
다시 도 1을 참조하면, 전자 장치(100)는, 아래에서 예시될 바와 같이, 상기 잔상을 감소시키기 위한 동작들을 실행할 수 있다.
예를 들면, 전자 장치(100)는, 상태(130)를 상태(160)로 변경함으로써, 디스플레이 패널(110) 상에서 표시되는 이미지의 품질을 강화할 수 있다. 예를 들면, 전자 장치(100)는, 상태(160)를 상태(130)로 변경함으로써, 디스플레이 패널(110) 상에서 이미지를 표시하는 동안 소비되는 전력을 감소시킬 수 있다. 예를 들어, 상기 제1 재생율과 상기 제2 재생율 사이의 차이가 일정 수준 이상인 경우, 상태(130)로부터 상태(160)로의 직접적(direct) 변경은, 이미지 품질을 강화할 수 있지만, 상태(130)로부터 상태(160)로의 직접적 변경은, 깜빡임을 야기할 수 있다. 예를 들어, 상기 제1 재생율과 상기 제2 재생율 사이의 차이가 일정 수준 이상인 경우, 상태(160)로부터 상태(130)로의 직접적 변경은, 전력 소비를 감소시킬 수 있지만, 상태(160)로부터 상태(130)로의 직접적 변경은, 깜빡임을 야기할 수 있다. 상기 깜빡임은 도 3을 통해 예시될 수 있다.
도 3은 재생율의 변경에 따른 유기 발광 다이오드에 인가되는 전류의 변경을 도시하는 차트이다.
도 3을 참조하면, 상기 구동 트랜지스터의 게이트-소스 전압과 상기 유기 발광 다이오드에 인가되는 전류(또는 상기 구동 트랜지스터의 드레인으로부터 상기 구동 트랜지스터의 소스로의 전류) 사이의 관계는, 상기 재생율의 변경에 따라 변경될 수 있다. 예를 들면, 상기 재생율에 따라 변경되는 상기 관계는, 상기 깜빡임을 야기할 수 있다.
예를 들면, 차트(300)는, 상기 재생율의 변경에 따른 상기 관계의 상기 변경을 나타낸다. 차트(300)의 가로축은 상기 구동 트랜지스터의 게이트-소스 전압(Vgs)을 나타내고 차트(300)의 세로축은 상기 유기 발광 다이오드에 인가되는 전류(또는 상기 구동 트랜지스터의 드레인으로부터 상기 구동 트랜지스터의 소스로의 전류)(Ids)를 나타낸다. 예를 들면, 차트(300) 내의 선(310)은, 상기 제1 재생율에 대한 게이트-소스 전압(Vgs)과 전류(Ids) 사이의 관계를 나타내고, 차트(300) 내의 선(320)은, 상기 제2 재생율에 대한 게이트-소스 전압(Vgs)과 전류(Ids) 사이의 관계를 나타낸다. 차트(300)와 같이, 선(320)은, 선(310)에 대하여 오프셋될 수 있다. 예를 들면, 게이트-소스 전압(Vgs)가 값(330)일 시의 선(310)에서의 전류(Ids)의 값(311)은, 게이트-소스 전압(Vgs)가 값(330)일 시의 선(320)에서의 전류(Ids)의 값(321)과 다를 수 있다. 예를 들면, 값(311) 및 값(321) 사이의 차이(340)가 일정 수준 이상인 경우, 상태(130)로부터 상태(160)로의 직접적 변경 및/또는 상태(160)로부터 상태(130)로의 직접적 변경은, 상기 깜빡임을 야기할 수 있다.
다시 도 1을 참조하면, 전자 장치(100)는, 아래에서 예시될 바와 같이, 상기 재생율의 변경에 따른 상기 깜빡임을 감소시키기 위한 동작들을 실행할 수 있다.
도 4는 예시적인 전자 장치의 간소화된 블록도이다.
도 4를 참조하면, 전자 장치(100)는, 디스플레이(405) 및 프로세서(410)를 포함할 수 있다. 디스플레이(405)는, 디스플레이 구동 회로(420) 및 디스플레이 패널(110)을 포함할 수 있다.
프로세서(410)는, 도 13의 프로세서(1320)의 적어도 일부를 포함할 수 있다. 예를 들면, 프로세서(410)는, CPU(central processing unit), GPU(graphics processing unit), 또는 휘발성 메모리로부터 획득된 이미지를 디스플레이 패널(110)을 위해 적합한 포맷으로 처리하도록 구성된 디스플레이 컨트롤러(또는 DPU(display processing unit))를 포함할 수 있다. 예를 들면, 프로세서(410)는, 디스플레이 구동 회로(420)와 작동적으로(operatively 또는 operably) 결합될(coupled with) 수 있다.
예를 들면, 프로세서(410)가 디스플레이 구동 회로(420)와 작동적으로 결합됨은, 프로세서(410)가 직접적으로 디스플레이 구동 회로(420)와 연결됨을 나타낼 수 있다. 예를 들면, 프로세서(410)가 디스플레이 구동 회로(420)와 작동적으로 결합됨은, 프로세서(410)가 전자 장치(100)의 다른 구성요소를 통해 디스플레이 구동 회로(420)와 연결됨을 나타낼 수 있다. 예를 들면, 프로세서(410)는, 디스플레이 구동 회로(420)와 제1 인터페이스(415) 및/또는 제1 인터페이스(415)로부터 분리된 제2 인터페이스(425)를 통해 연결될 수 있다. 예를 들면, 제1 인터페이스(415)는, 프로세서(410)로부터 디스플레이 구동 회로(420)로의 이미지의 송신을 위해 이용될 수 있다. 예를 들면, 제1 인터페이스(415)는, MIPI(mobile industry process interface) 얼라이언스(alliance)의 DSI(display serial interface)일 수 있다. 하지만, 이에 제한되지 않는다. 예를 들면, 제2 인터페이스(425)는, 아래에서 예시될 제1 신호 및/또는 제2 신호를 제공하는 것을 위해 이용될 수 있다. 예를 들면, 제2 인터페이스(425)는, 아래에서 예시될 동기 신호를 제공하는 것을 위해 더 이용될 수 있다. 하지만, 이에 제한되지 않는다. 제한되지 않는 예로, 상기 동기 신호는, 외부 동기 신호(external synchronization signal, Esync)로 참조될 수 있다. 예를 들면, 상기 동기 신호는, 제1 인터페이스(415) 및 제2 인터페이스(425)로부터 분리되고, 프로세서(410)와 디스플레이 구동 회로(420)를 연결하는 제3 인터페이스(도 4 내에서 미도시)를 통해 프로세서(410)로부터 디스플레이 구동 회로(420)에게 제공될 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 프로세서(410)가 디스플레이 구동 회로(420)와 작동적으로 결합됨은, 디스플레이 구동 회로(420)가 프로세서(410)에 의해 실행된 인스트럭션들에 기반하여 동작함을 나타낼 수 있다. 예를 들면, 프로세서(410)가 디스플레이 구동 회로(420)와 작동적으로 결합됨은, 디스플레이 구동 회로(420)가 프로세서(410)에 의해 제어됨을 나타낼 수 있다. 예를 들면, 프로세서(410)는, 상기 DSI의 비디오 모드(video mode)에 기반하여 디스플레이 구동 회로(420)를 이용하여 디스플레이 패널(110) 상에서 이미지를 표시할 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 디스플레이 구동 회로(420)는, 도 14의 디스플레이 드라이버 IC(display driver integrated circuit)(DDI)(1430)의 적어도 일부를 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 디스플레이 패널(110)과 작동적으로 결합될 수 있다. 예를 들면, 디스플레이 구동 회로(420)가 디스플레이 패널(110)과 작동적으로 결합됨은, 디스플레이 구동 회로(420)가 디스플레이 패널(110)과 연결됨을 나타낼 수 있다. 예를 들면, 디스플레이 구동 회로(420)가 디스플레이 패널(110)과 작동적으로 결합됨은, 디스플레이 패널(110)이 디스플레이 구동 회로(420)에 의해 제어됨을 나타낼 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 디스플레이 패널(110)은, 도 14의 디스플레이(1410)의 적어도 일부를 포함할 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 잔상이 디스플레이 패널(110) 상에서 발생하는 것을 감소시키기 위한 동작들 및/또는 상기 깜빡임이 디스플레이 패널(110) 상에서 발생하는 것을 감소시키기 위한 동작들을 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 잔상이 디스플레이 패널(110) 상에서 발생하는 것을 감소시키기 위해, 상기 제1 신호를 프로세서(410)에게 제공할 수 있다. 상기 제1 신호는, 이미지 재송신 요청(image retransmission request)으로 참조될 수 있다. 제한되지 않는 예로, 상기 제1 신호는, 리피트 요청(repeat request)으로 참조될 수 있다. 제한되지 않는 예로, 상기 제1 신호는, 쇼트(short) TE(tearing effect) 신호(또는 쇼트 리피트 요청(short repeat request))로 참조될 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 깜빡임이 디스플레이 패널(110) 상에서 발생하는 것을 감소시키기 위해, 상기 제2 신호를 프로세서(410)에게 제공할 수 있다. 상기 제2 신호는, 이미지 송신 요청(image transmission request)로 참조될 수 있다. 제한되지 않는 예로, 상기 제2 신호는, 리피트 요청(repeat request)으로 참조될 수 있다. 제한되지 않는 예로, 상기 제2 신호는, 롱(long) TE(tearing effect) 신호(또는 롱 리피트 요청(long repeat request))로 참조될 수 있다. 상기 제1 신호를 프로세서(410)에게 제공하기 위한 동작들 및 상기 제2 신호를 프로세서(410)에게 제공하기 위한 동작들은, 도 5 내지 도 12의 설명 내에서 예시될 수 있다.
도 5는 제1 이미지와 적어도 부분적으로 다른 제2 이미지에 기반하여 제1 신호를 제공하는 예시적인 방법을 도시한다.
도 5를 참조하면, 동작 501에서, 디스플레이 구동 회로(420)는, 프로세서(410)로부터 제1 인터페이스(415)를 통해 수신된 제1 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다. 상기 제1 이미지는, 상기 DSI의 상기 비디오 모드에 기반하여 프로세서(410)로부터 디스플레이 구동 회로(420)에게 송신될 수 있다. 디스플레이 구동 회로(420)가 GRAM(graphic random access memory)를 포함할 시, 상기 제1 이미지는, 상기 GRAM이 비활성화되는 동안 송신될 수 있다.
상기 제1 이미지는, 프로세서(410)로부터 이미지의 표시와 관련된 프로세서(410)의 동작들의 적어도 일부와 상기 이미지의 상기 표시와 관련된 디스플레이 구동 회로(420)의 동작들의 적어도 일부 사이의 동기가 디스플레이 구동 회로(420)에게 제공되는 상기 동기 신호에 기반하여 획득된 후, 프로세서(410)로부터 디스플레이 구동 회로(420)에게 송신될 수 있다.
상기 동기 신호는, 프로세서(410)를 위한 수평 동기 신호의 타이밍을 디스플레이 구동 회로(420)를 위한 수평 동기 신호의 타이밍과 동기화하기 위해 프로세서(410)로부터 디스플레이 구동 회로(420)에게 제공될 수 있다. 상기 동기 신호는, 프로세서(410)를 위한 수직 동기 신호의 타이밍을 디스플레이 구동 회로(420)를 위한 수직 동기 신호의 타이밍과 동기화하기 위해 프로세서(410)로부터 디스플레이 구동 회로(420)에게 제공될 수 있다. 상기 동기 신호는, 프로세서(410)를 위한 발광 동기 신호의 타이밍을 디스플레이 구동 회로(420)를 위한 발광 동기 신호의 타이밍과 동기화하기 위해 프로세서(410)로부터 디스플레이 구동 회로(420)에게 제공될 수 있다. 프로세서(410)를 위한 상기 발광 동기 신호 및 디스플레이 구동 회로(420)를 위한 상기 발광 동기 신호 각각은, 디스플레이 구동 회로(420)로부터 디스플레이 패널(110)에게 제공되는 발광 신호의 타이밍을 나타내거나 발광 구간의 타이밍을 나타내기 위해 이용될 수 있다. 예를 들면, 프로세서(410)를 위한 상기 발광 동기 신호의 타이밍 및/또는 프로세서(410)를 위한 상기 수직 동기 신호의 타이밍은, 프로세서(410)로부터 디스플레이 구동 회로(420)로의 이미지 송신을 실행할 수 있는 타이밍일 수 있다. 상기 동기 신호는, 상기 동기 신호의 주기 및/또는 상기 동기 신호의 파형(예: 펄스 폭(pulse width)를 통해 프로세서(410)를 위한 상기 수평 동기 신호의 타이밍, 프로세서(410)를 위한 상기 수직 동기 신호의 타이밍, 및/또는 프로세서(410)를 위한 상기 발광 동기 신호의 타이밍을 디스플레이 구동 회로(420)에게 나타내거나 알릴 수 있다.
동작 503에서, 디스플레이 구동 회로(420)는, 프로세서(410)로부터 제1 인터페이스(415)를 통해 수신된, 상기 제1 이미지 다음의, 제2 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다. 상기 제2 이미지는, 상기 DSI의 상기 비디오 모드에 기반하여 프로세서(410)로부터 디스플레이 구동 회로(420)에게 송신될 수 있다. 디스플레이 구동 회로(420)가 상기 GRAM를 포함할 시, 상기 제2 이미지는, 상기 GRAM이 비활성화되는 동안 송신될 수 있다.
상기 제2 이미지는, 상기 동기가 디스플레이 구동 회로(420)에게 제공되는 상기 동기 신호에 기반하여 획득된 후, 프로세서(410)로부터 디스플레이 구동 회로(420)에게 송신될 수 있다.
동작 505에서, 디스플레이 구동 회로(420)는, 상기 제2 이미지가 디스플레이 패널(110) 상에서 표시되는 동안, 상기 제1 이미지의 상기 표시를 포함하는 상기 제1 이미지의 적어도 하나의 표시에 따라 기준 시간(도 10의 설명 내에서 제1 기준 시간으로 참조됨)보다 긴 시간 동안 디스플레이 패널(110) 상에서 유지된 상기 제1 이미지에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로(at least partially) 다른지 여부를 식별할 수 있다.
예를 들면, 상기 제1 이미지의 상기 표시를 포함하는 상기 적어도 하나의 표시는, 동작 501에서 실행된 상기 제1 이미지의 상기 표시 전 상기 제1 이미지의 다른(another) 표시가 디스플레이 패널(110) 상에서 실행되었을 수 있음을 나타낼 수 있다. 예를 들면, 동작 501에서 실행된 상기 제1 이미지의 상기 표시는, 상기 제1 이미지의 재표시를 포함할 수 있다.
예를 들면, 상기 제1 이미지가 디스플레이 패널(110) 상에서 유지됨은, 상기 적어도 하나의 표시가 연속적으로 실행됨을 나타낼 수 있다. 예를 들면, 상기 제1 이미지가 디스플레이 패널(110) 상에서 유지됨은, 상기 적어도 하나의 표시가 상기 제1 이미지의 다중(multiple) 표시들을 포함할 시, 상기 제1 이미지와 적어도 부분적으로 다른 이미지의 표시가 상기 다중 표시들 사이에서 실행되지 않음을 나타낼 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른 조건 상에서 동작 507을 실행하고, 상기 제2 이미지가 상기 제1 이미지와 동일한 조건 상에서 동작 509를 실행할 수 있다. 예를 들면, 상기 제2 이미지가 상기 제1 이미지와 동일할 시 상기 잔상이 디스플레이 패널(110) 상에서 발생할 확률은 감소되기 때문에, 디스플레이 구동 회로(420)는, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별할 수 있다.
상기 식별은, 이미지가 상기 기준 시간보다 긴 시간 동안 디스플레이 패널(110) 상에서 유지된 조건 상에서, 실행될 수 있다. 하지만, 이에 제한되지 않는다. 상기 식별은, 새로운 이미지(예: 상기 제2 이미지)가 프로세서(410)로부터 수신되는 조건 상에서, 실행될 수도 있다.
동작 507에서, 디스플레이 구동 회로(420)는, 상기 제1 이미지와 적어도 부분적으로 다른 상기 제2 이미지에 응답하여, 제2 인터페이스(425)를 통해 프로세서(410)에게 상기 제2 이미지의 재송신을 요청하기 위한 상기 제1 신호를 제공할 수 있다. 예를 들면, 상기 제1 신호는, 상기 잔상의 발생을 감소시키기 위해 디스플레이 구동 회로(420)로부터 프로세서(410)에게 제공될 수 있다. 상기 제1 신호를 제공하는 것은 도 6의 설명 내에서 예시될 수 있다.
도 6은 제1 신호를 제공하는 것 및/또는 제2 신호를 제공하는 것을 실행하는 예시적인 방법을 도시한다.
도 6을 참조하면, 프로세서(410)는, 상태(601)와 같이 제1 인터페이스(415)를 통해 디스플레이 구동 회로(420)에게 상기 제1 이미지를 송신할 수 있다. 디스플레이 구동 회로(420)는, 화살표(611)에 의해 나타내어지는 바와 같이, 프로세서(410)로부터 제1 인터페이스(415)를 통해 수신되는 상기 제1 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다. 예를 들면, 상기 제1 이미지의 상기 표시는, 화살표(612)에 의해 나타내어지는 바와 같이, 디스플레이 구동 회로(420)를 위한 수직 동기 신호에 기반하여 실행될 수 있다. 디스플레이 구동 회로(420)를 위한 상기 수직 동기 신호는, 상기 동기 신호에 기반하여 프로세서(410)를 위한 상기 수직 동기 신호와 동기화될 수 있다.
프로세서(410)는, 상기 제1 이미지가 디스플레이 패널(110) 상에서 표시된 후, 상태(602)와 같이 제1 인터페이스(415)를 통해 디스플레이 구동 회로(420)에게 상기 제2 이미지를 송신할 수 있다. 디스플레이 구동 회로(420)는, 화살표(613)에 의해 나타내어지는 바와 같이, 프로세서(410)로부터 제1 인터페이스(415)를 통해 수신되는 상기 제2 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다. 예를 들면, 상기 제2 이미지의 상기 표시는, 화살표(614)에 의해 나타내어지는 바와 같이, 디스플레이 구동 회로(420)를 위한 상기 수직 동기 신호에 기반하여 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 제2 이미지가 디스플레이 패널(110) 상에서 표시되는 동안, 상기 제1 이미지의 상기 표시를 포함하는 상기 제1 이미지의 상기 적어도 하나의 표시에 따라 상기 기준 시간보다 긴 상기 시간 동안 디스플레이 패널(110) 상에서 유지된 상기 제1 이미지에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별할 수 있다.
상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다름을 식별하는 것은, 다양한 방법들을 통해 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 제1 이미지를 위한 CRC(cyclic redundancy check(또는 checksum)) 데이터와 상기 제2 이미지를 위한 CRC 데이터를 비교함으로써, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 제1 이미지를 위한 상기 CRC 데이터와 적어도 부분적으로 다른 상기 제2 이미지를 위한 상기 CRC 데이터에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다름을 식별할 수 있다. 예를 들어, 상기 제1 신호(예: 아래에서 예시될 제1 신호(621))가 상기 제1 이미지를 위상 상기 CRC 데이터와 상기 제2 이미지를 위한 상기 CRC 데이터 사이의 비교에 기반하여 실행될 시, 상기 제1 신호는, 상기 제2 이미지의 표시를 위한 수직 동기 신호의 활성 구간의 종료 타이밍에서, 프로세서(410)에게 제공될 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 제1 이미지와 상기 제2 이미지 사이의 비교를, 상기 제1 이미지의 복수의 수평 라인들 중 최초 수평 라인을 나타내는 데이터와 상기 제2 이미지의 복수의 수평 라인들 중 최초 수평 라인을 나타내는 데이터 사이의 비교로부터 상기 제1 이미지의 상기 복수의 수평 라인들 중 최후 수평 라인을 나타내는 데이터와 상기 제2 이미지의 상기 복수의 수평 라인들 중 최후 수평 라인을 나타내는 데이터 사이의 비교를 향해 순차적으로, 실행할 수 있다. 디스플레이 구동 회로(420)는, 상기 비교에 따라 상기 제1 이미지의 일부와 다른 상기 제2 이미지의 일부를 식별하는 것에 응답하여, 상기 비교를 중단하고, 제2 인터페이스(425)를 통해 프로세서(410)에게 제1 신호(621)를 제공할 수 있다. 상기 비교를 위해 이용되는 상기 제1 이미지의 상기 복수의 수평 라인들 각각을 나타내는 데이터, 상기 비교를 위해 이용되는 상기 제2 이미지의 상기 복수의 수평라인들 각각을 나타내는 데이터, 및 제1 신호(621)를 제공하는 것은 도 7의 설명 내에서 예시될 수 있다.
도 7은 제1 이미지와 제2 이미지를 비교하는 예시적인 방법을 도시한다.
도 7을 참조하면, 제1 이미지(710)는, 제1 수평 라인, 제2 수평 라인, … , 제K 수평 라인(K는 1 이상 N 이하의 자연수), … , 제N-1 수평 라인, 및 제N 수평 라인(N은 자연수)를 포함하는 상기 복수의 수평 라인들을 포함할 수 있다. 디스플레이 구동 회로(420)는, 제1 이미지(710)의 상기 제1 수평 라인을 나타내는 데이터(a1), 제1 이미지(710)의 상기 제2 수평 라인을 나타내는 데이터(a2), … , 제1 이미지(710)의 상기 제K 수평 라인을 나타내는 데이터(aK), … , 제1 이미지(710)의 상기 제N-1 수평 라인을 나타내는 데이터(aN-1), 및 제1 이미지(710)의 상기 제N 수평 라인을 나타내는 데이터(aN)를 상기 비교를 위해 이용되는 상기 제1 이미지의 상기 복수의 수평 라인들 각각을 나타내는 데이터로, 획득하거나 식별할 수 있다. 예를 들면, 데이터(a1), 데이터(a2), … , 데이터(aK), … , 데이터(aN-1), 및 데이터(aN) 각각은, 제1 이미지(710)의 상기 제1 수평 라인, 제1 이미지(710)의 상기 제2 수평 라인, … , 제1 이미지(710)의 상기 제K 수평 라인, … , 제1 이미지(710)의 상기 제N-1 수평 라인, 및 제1 이미지(710)의 상기 제N 수평 라인 각각을 나타내는 값들의 합, 평균, 또는 분산으로 구성될 수 있다.
제2 이미지(720)는, 제1 수평 라인, 제2 수평 라인, … , 제K 수평 라인, … , 제N-1 수평 라인, 및 제N 수평 라인을 포함하는 상기 복수의 수평 라인들을 포함할 수 있다. 디스플레이 구동 회로(420)는, 제2 이미지(720)의 상기 제1 수평 라인을 나타내는 데이터(b1), 제2 이미지(720)의 상기 제2 수평 라인을 나타내는 데이터(b2), … , 제2 이미지(720)의 상기 제K 수평 라인을 나타내는 데이터(bK), … , 제2 이미지(720)의 상기 제N-1 수평 라인을 나타내는 데이터(bN-1), 및 제2 이미지(720)의 상기 제N 수평 라인을 나타내는 데이터(bN)를 상기 비교를 위해 이용되는 상기 제2 이미지의 상기 복수의 수평 라인들 각각을 나타내는 데이터로, 획득하거나 식별할 수 있다. 예를 들면, 데이터(b1), 데이터(b2), … , 데이터(bK), … , 데이터(bN-1), 및 데이터(bN) 각각은, 제2 이미지(720)의 상기 제1 수평 라인, 제2 이미지(720)의 상기 제2 수평 라인, … , 제2 이미지(720)의 상기 제K 수평 라인, … , 제2 이미지(720)의 상기 제N-1 수평 라인, 및 제2 이미지(720)의 상기 제N 수평 라인 각각을 나타내는 값들의 합, 평균, 또는 분산으로 구성될 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 데이터(a1)과 데이터(b1) 사이의 비교(730-1), 데이터(a2)와 데이터(b2) 사이의 비교(730-2), … , 데이터(aK)와 데이터(bK) 사이의 비교(730-K), … , 데이터(aN-1)와 데이터(bN-1) 사이의 비교(730-(N-1)), 및 데이터(aN)와 데이터(bN) 사이의 비교(730-N)를 순차적으로 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 순차적 실행에 따라 제1 이미지(710)의 상기 수평 라인과 다른 제2 이미지(720)의 상기 수평 라인을 식별하는 것에 응답하여, 상기 실행을 중단하고, 제2 인터페이스(425)를 프로세서(410)에게 제1 신호(621)를 제공할 수 있다. 제1 신호(621)가 제2 인터페이스(425)를 통해 프로세서(410)에게 제공되는 타이밍은, 이러한 동작에 따라, 상기 제1 이미지의 상기 수평 라인과 다른 상기 제2 이미지의 상기 수평 라인의 위치에 따라 달라질 수 있다.
예를 들어, 데이터(a1) 내지 데이터(aK-1)가 데이터(b1) 내지 데이터(bK-1)와 동일하고, 데이터(aK)가 데이터(bK)와 다를 시, 디스플레이 구동 회로(420)는, 비교(730-1) 내지 비교(730-K)를 실행함으로써 데이터(bk)와 다른 데이터(ak)를 식별할 수 있다. 디스플레이 구동 회로(420)는, 상기 식별에 응답하여 제1 신호(621)를 프로세서(410)에게 제공하고, 상기 식별에 응답하여, 비교(730-(K+1)) 내지 비교(730-N)를 실행하는 것을 중단할 수 있다.
다른 예를 들어, 데이터(a1) 내지 데이터(aK)가 데이터(b1) 내지 데이터(bK)와 동일하고, 데이터(aK+1)가 데이터(bK+1)와 다를 시, 디스플레이 구동 회로(420)는, 비교(730-1) 내지 비교(730-(K+1))를 실행함으로써 데이터(bk+1)와 다른 데이터(ak+1)를 식별할 수 있다. 디스플레이 구동 회로(420)는, 상기 식별에 응답하여 제1 신호(621)를 프로세서(410)에게 제공하고, 상기 식별에 응답하여, 비교(730-(K+2)) 내지 비교(730-N)를 실행하는 것을 중단할 수 있다.
다시 도 6을 참조하면, 디스플레이 구동 회로(420)는, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다름을 식별하는 것에 기반하여, 제1 신호(621)를 프로세서(410)에게 제공할 수 있다. 제1 신호(621)는, 프로세서(410)로부터 이미지의 표시와 관련된 프로세서(410)의 동작들의 적어도 일부와 상기 이미지의 상기 표시와 관련된 디스플레이 구동 회로(420)의 동작들의 적어도 일부 사이의 동기가 디스플레이 구동 회로(420)에게 제공되는 상기 동기 신호에 기반하여 획득된 후, 프로세서(410)에게 제공될 수 있다.
제1 신호(621)는, 디스플레이 패널(110) 상에서의 상기 잔상의 발생을 감소시키기 위해 프로세서(410)에게 제공될 수 있다. 제1 신호(621)는, 상기 잔상의 상기 발생을 감소시키기 위한 상기 제2 이미지의 상기 재송신을 요청하기 위해, 프로세서(410)에게 제공될 수 있다. 제한되지 않는 예로, 디스플레이 구동 회로(420)는, 상기 제2 이미지의 상기 표시를 위한 시간 구간의 종료 타이밍(예: 디스플레이 구동 회로(420)를 위한 상기 수직 동기 신호의 종료 타이밍) 전, 제2 인터페이스(425)를 통해 프로세서(410)에게 제1 신호(621)를 제공할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 시간 구간 내에 포함된, 디스플레이 구동 회로(420)를 위한 상기 발광 동기 신호에 기반하여, 프로세서(410)에게 제1 신호(621)를 제공할 수 있다.
예를 들면, 프로세서(410)는, 제1 신호(621)에 응답하여, 상기 제2 이미지의 상기 재송신을 실행할 수 있다. 예를 들면, 프로세서(410)는, 제1 신호(621)에 응답하여, 상태(603)와 같이 제1 인터페이스(415)를 통해 디스플레이 구동 회로(420)에게 상기 제2 이미지를 다시 송신할 수 있다.
디스플레이 구동 회로(420)는, 화살표(615)에 의해 나타내어지는 바와 같이, 프로세서(410)로부터 제1 인터페이스(415)를 통해 다시 수신되는 상기 제2 이미지를 디스플레이 패널(110) 상에서 다시 표시할 수 있다. 예를 들면, 상기 제2 이미지의 상기 재표시는, 화살표(616)에 의해 나타내어지는 바와 같이, 디스플레이 구동 회로(420)를 위한 상기 수직 동기 신호에 기반하여 실행될 수 있다.
디스플레이 구동 회로(420)는, 상태(603)와 같이 프로세서(410)로부터 제1 인터페이스(415)를 통해 다시 수신되는 상기 제2 이미지에 응답하여, 프로세서(410)에게 제1 신호(621)를 제공하는 것을 중단할 수 있다.
도 6은 프로세서(410)가 프로세서(410)를 위한 상기 수직 동기 신호에 기반하여 상태(602)에 의해 나타내어지는 상기 제2 이미지의 상기 송신 및 상태(603)에 의해 나타내어지는 상기 제2 이미지의 상기 재송신을 실행하는 예를 도시하고 있으나, 상기 제2 이미지의 상기 송신 및 상기 제2 이미지의 상기 재송신은, 프로세서(410)를 위한 상기 발광 동기 신호에 기반하여 실행될 수도 있다.
다시 도 5를 참조하면, 동작 509에서, 디스플레이 구동 회로(420)는, 상기 제1 이미지와 동일한 상기 제2 이미지에 응답하여, 제2 인터페이스(425)를 통해 프로세서(410)에게 상기 제1 신호를 제공하는 것을 삼가하거나 우회할 수 있다. 예를 들면, 상기 제2 이미지가 상기 제1 이미지와 동일하다는 것은, 디스플레이 패널(110) 상에서의 상기 잔상이 발생할 확률이 상대적으로 낮음을 나타내기 때문에, 디스플레이 구동 회로(420)는, 상기 제1 이미지를 제공하는 것을 삼가하거나 우회할 수 있다.
도 5 내지 도 6의 설명 내에서 예시되지 않았으나, 디스플레이 구동 회로(420)는, 상기 기준 시간보다 짧거나 상기 기준 시간과 같은 상기 시간 동안 디스플레이 패널(110) 상에서 유지된 상기 제1 이미지에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하는 것을 우회하거나 삼가할 수 있다. 예를 들면, 상기 시간이 상기 기준 시간보다 짧거나 상기 기준 시간과 같음은, 디스플레이 패널(110) 상에서의 상기 잔상이 발생할 확률이 상대적으로 낮음을 나타내기 때문에, 디스플레이 구동 회로(420)는, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하는 것을 우회하거나 삼가할 수 있다.
도 5 내지 도 6의 설명 내에서 예시되지 않았으나, 디스플레이 구동 회로(420)는, 상기 기준 시간보다 짧거나 상기 기준 시간과 같은 상기 시간 동안 디스플레이 패널(110) 상에서 유지된 상기 제1 이미지에 기반하여, 상기 제1 신호를 제공하는 것을 우회하거나 삼가할 수 있다. 예를 들면, 상기 시간이 상기 기준 시간보다 짧거나 상기 기준 시간과 같음은, 디스플레이 패널(110) 상에서의 상기 잔상이 발생할 확률이 상대적으로 낮음을 나타내기 때문에, 디스플레이 구동 회로(420)는, 상기 제1 신호를 제공하는 것을 우회하거나 삼가할 수 있다.
다시 도 4를 참조하면, 디스플레이 구동 회로(420)는, 상기 깜빡임이 디스플레이 패널(110) 상에서 발생하는 것을 감소시키기 위해, 상기 제2 신호를 프로세서(410)에게 제공할 수 있다. 예를 들면, 상기 제2 신호를 프로세서(410)에게 제공하는 것은, 도 5의 설명 내에서 예시된 동작들의 적어도 일부 내에 포함될 수도 있고, 도 5의 설명 내에서 예시된 동작들의 적어도 일부와 독립적으로 실행될 수도 있다. 상기 제2 신호를 제공하는 것은, 도 8의 설명 내에서 예시될 수 있다.
도 8은 제1 시간과 제2 시간 사이의 차이에 기반하여 제2 이미지가 수신되기 전 제2 신호를 제공하는 예시적인 방법을 도시한다.
도 8을 참조하면, 동작 801에서, 디스플레이 구동 회로(420)는, 상기 제1 이미지를 표시할 수 있다. 동작 801은, 도 5의 동작 501에 대응할 수 있다.
동작 803에서, 디스플레이 구동 회로(420)는, 제1 시간과 제2 시간 사이의 차이를 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 제2 이미지가 프로세서(410)로부터 제1 인터페이스(415)를 통해 수신되기 전, 상기 제1 이미지의 상기 표시 이전에 실행된 디스플레이 패널(110) 상에서의 표시와 상기 제1 이미지의 상기 표시 사이의 상기 제1 시간을 식별할 수 있다. 디스플레이 패널(110) 상에서의 상기 표시는, 상기 제1 이미지의 표시일 수도 있고, 상기 제1 이미지와 적어도 부분적으로 다른 이미지의 표시일 수도 있다. 상기 제1 시간은, 동작 801에서 실행된 상기 제1 이미지의 상기 표시 이전에 실행되었던 디스플레이 패널(110) 상에서의 상기 표시의 재생율에 대응할 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 제1 이미지의 상기 표시 후 경과된 상기 제2 시간을 식별할 수 있다. 예를 들면, 상기 제2 시간은, 현재 타이밍에서의 상기 제1 이미지의 상기 표시의 재생율에 대응할 수 있다.
예를 들면, 도 3의 설명 내에서 예시된 바와 같이, 재생율의 급격한 변경은 깜빡임을 디스플레이 패널(110) 상에서 야기할 수 있기 때문에, 디스플레이 구동 회로(420)는, 상기 제1 시간과 상기 제2 시간 사이의 차이를 식별할 수 있다.
동작 805에서, 디스플레이 구동 회로(420)는, 상기 차이에 적어도 일부 기반하여 상기 제2 신호를 제2 인터페이스(425)를 통해 프로세서(410)에게 제공할 수 있다. 도 8 내에서 도시되지 않았으나, 디스플레이 구동 회로(420)는, 상기 다른 기준 시간보다 짧거나 상기 다른 기준 시간과 같은 상기 차이에 응답하여, 상기 제2 신호를 제공하는 것을 우회하거나 삼가하고, 상기 제2 시간을 식별하는 것을 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 기준 시간과 구별되는 다른 기준 시간(도 10의 설명에서 제2 기준 시간으로 참조됨)보다 긴 상기 차이에 응답하여, 제2 인터페이스(425)를 통해 프로세서(410)에게, 프로세서(410)로부터 디스플레이 구동 회로(420)로의 이미지 송신을 요청하기 위한 상기 제2 신호를 제공할 수 있다. 상기 다른 기준 시간의 길이는, 상기 기준 시간의 길이와 동일할 수도 있고, 다를 수도 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 제2 신호가 제공되는 동안, 상기 이미지 송신이 프로세서(410)에 의해 실행되는지 여부를 식별할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 이미지 송신이 실행되기 전, 상기 제2 신호를 제공하는 것을 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 프로세서(410)에 의해 실행된 상기 이미지 송신에 응답하여, 제2 인터페이스(425)를 통해 프로세서(110)에게 상기 제2 신호를 제공하는 것을 중단할 수 있다. 상기 제2 신호와 관련된 동작들은, 도 6의 설명 내에서 예시될 수 있다.
도 6을 참조하면, 디스플레이 구동 회로(420)는, 디스플레이 패널(110) 상에서 상기 제1 이미지를 표시한 후, 상기 제2 시간을 식별하고, 상기 제1 시간과 상기 제2 시간 사이의 상기 차이를 식별할 수 있다. 디스플레이 구동 회로(420)는, 상기 차이가 상기 다른 기준 시간보다 길다는 것을 식별하는 것에 응답하여, 프로세서(410)로부터 디스플레이 구동 회로(420)로의 상기 이미지 송신을 요청하기 위한 제2 신호(622)를 인터페이스(425)를 통해 프로세서(410)에게 제공할 수 있다. 상기 제1 시간과 상기 제2 시간 사이의 차이가 상대적으로 크다는 것은 재생율의 변경이 상대적으로 크다는 것을 나타낼 수 있기 때문에, 상기 제1 시간과 상기 제2 시간 사이의 차이가 상대적으로 크다는 것은 상기 깜빡임이 발생할 확률이 상대적으로 높다는 것을 나타낼 수 있다. 예를 들면, 제2 신호(622)는, 상기 깜빡임을 감소시키기 위해 프로세서(410)에게 제공될 수 있다. 예를 들면, 제2 신호(622)는, 프로세서(410)로부터 이미지의 표시와 관련된 프로세서(410)의 동작들의 적어도 일부와 상기 이미지의 상기 표시와 관련된 디스플레이 구동 회로(420)의 동작들의 적어도 일부 사이의 동기가 디스플레이 구동 회로(420)에게 제공되는 상기 동기 신호에 기반하여 획득된 후, 프로세서(410)에게 제공될 수 있다.
제한되지 않는 예로, 제2 신호(622)는, 상태(601)와 같이 상기 제1 이미지를 송신한 후 웨이크 업 상태로부터 변경된 슬립 상태 내의 프로세서(410)에게 제공될 수 있다. 예를 들면, 제2 신호(622)는, 상기 슬립 상태로부터 상기 웨이크 업 상태로의 변경의 시간에 기반하여, 제공될 수 있다. 예를 들어, 상기 시간이 디스플레이 구동 회로(420)를 위한 상기 수직 동기 신호의 주기에 대응하는 경우, 제2 신호(622)는, 이미지 수신을 위해 디스플레이 구동 회로(420)에 의해 목표된(또는 식별된) 수직 동기 신호 이전의 수직 동기 신호의 시간 구간 내에서, 제공될 수 있다. 예를 들어, 상기 시간이 디스플레이 구동 회로(420)를 위한 상기 발광 동기 신호의 하 이상의 시간 구간(time period)들에 대응하는 경우, 제2 신호(622)는, 상기 하나 이상의 시간 구간들 후 및 이미지 수신을 위해 디스플레이 구동 회로(420)에 의해 목표된(또는 식별된) 발광 동기 신호의 시작 타이밍 전, 제공될 수 있다. 예를 들면, 프로세서(410)는, 제2 신호(622)에 응답하여, 프로세서(410)의 상태를 상기 슬립 상태로부터 상기 웨이크 업 상태로 변경하고, 상기 변경에 응답하여 디스플레이 구동 회로(420)에게 송신될 이미지(예: 상기 제2 이미지)를 획득하거나 렌더링하고, 상기 이미지(예: 상기 제2 이미지)를 제1 인터페이스(415)를 통해 디스플레이 구동 회로(420)에게 송신할 수 있다. 예를 들면, 상기 이미지를 송신하는 것은 상기 슬립 상태로부터 상기 웨이크 업 상태로의 상기 변경 및 상기 이미지를 획득하는 것을 통해 실행되기 때문에, 디스플레이 구동 회로(420)는, 도 6의 도시와 같이, 상기 이미지(예: 상기 제2 이미지)를 수신할 때까지 프로세서(410)에게 제2 신호(622)를 제공하는 것을 유지할 수 있다.
디스플레이 구동 회로(420)는, 제2 신호(622)에 응답하여 상태(602)와 같이 프로세서(410)로부터 제1 인터페이스(415)를 통해 송신된 상기 제2 이미지를 수신할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 화살표(613)에 의해 나타내어지는 바와 같이, 상기 제2 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다.
도 6은 제2 신호(622)에 응답하여 상기 제1 이미지와 다른 상기 제2 이미지가 프로세서(410)로부터 송신되는 예를 도시하고 있으나, 프로세서(410)는, 제2 신호(622)에 응답하여, 상기 제1 이미지를 디스플레이 구동 회로(420)에게 다시 송신할 수도 있다.
한편, 디스플레이 구동 회로(420)는, 상기 제2 이미지를 수신할 때까지 제2 신호(622)를 제공하는 것을 유지하고, 상기 제2 이미지의 수신에 응답하여, 제2 신호(622)를 제공하는 것을 중단할 수 있다. 프로세서(410)로부터 이미지를 수신할 때까지 프로세서(410)에게 제2 신호(622)를 제공하는 것을 유지하는 것은, 도 9를 통해 예시될 것이다.
도 9는 프로세서로부터 디스플레이 구동 회로로의 이미지 송신이 실행되기 전 제2 신호를 제공하는 것을 유지하는 예시적인 방법을 도시한다.
도 9를 참조하면, 프로세서(410)는, 상태(603)와 같이 제1 인터페이스(415)를 통해 디스플레이 구동 회로(420)에게 상기 제2 이미지를 재송신할 수 있다.
디스플레이 구동 회로(420)는, 화살표(615)에 의해 나타내어지는 바와 같이, 프로세서(410)로부터 제1 인터페이스(415)를 통해 다시 수신되는 상기 제2 이미지를 디스플레이 패널(110) 상에서 다시 표시할 수 있다. 예를 들면, 상기 제2 이미지의 상기 재표시는, 화살표(616)에 의해 나타내어지는 바와 같이, 디스플레이 구동 회로(420)를 위한 상기 수직 동기 신호에 기반하여 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 디스플레이 패널(110) 상에서 상기 제2 이미지를 다시 표시한 후 경과된 제2 시간(예: 시간(911) 또는 시간(912))을 식별하고, 상태(602)에 따라 실행된 상기 제2 이미지의 상기 표시(도 9 내에서 미도시)와 상태(603)에 따라 실행된 상기 제2 이미지의 상기 재표시 사이의 제1 시간을 식별하고, 상기 제1 시간과 상기 제2 시간 사이의 상기 차이를 식별할 수 있다.
디스플레이 구동 회로(420)는, 상기 차이가 상기 다른 기준 시간보다 길다는 것을 식별하는 것에 응답하여, 프로세서(410)로부터 디스플레이 구동 회로(420)로의 상기 이미지 송신을 요청하기 위한 제2 신호(922)를 인터페이스(425)를 통해 프로세서(410)에게 제공할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 도 9 내에서 도시된 바와 같이, 프로세서(410)로부터 제1 인터페이스(415)를 통해 이미지를 수신할 때까지, 제2 신호(922)를 제공하는 것을 유지할 수 있다.
한편, 프로세서(410)는, 디스플레이 구동 회로(420)로부터 제2 인터페이스(425)를 통해 제공되는 제2 신호(922)에 응답하여, 이미지의 표시를 디스플레이 패널(110) 상에서 실행하기 위해, 상태(904)에 의해 나타내어지는 바와 같이, 제1 인터페이스(415)를 통해 디스플레이 구동 회로(420)에게 상기 제2 이미지를 재송신할 수 있다.
디스플레이 구동 회로(420)는, 상기 제2 이미지의 상기 재송신에 응답하여, 제2 신호(922)를 제공하는 것을 중단할 수 있다.
디스플레이 구동 회로(420)는, 화살표(931)에 의해 나타내어지는 바와 같이, 프로세서(410)로부터 제1 인터페이스(415)를 통해 다시 송신된 상기 제2 이미지를 디스플레이 패널(110) 상에서 다시 표시할 수 있다. 예를 들면, 상기 제2 이미지의 상기 재표시는, 화살표(932)에 의해 나타내어지는 바와 같이, 디스플레이 구동 회로(420)를 위한 상기 수직 동기 신호에 기반하여 실행될 수 있다.
다시 도 4를 참조하면, 디스플레이 구동 회로(420)는, 디스플레이 패널(110) 상에서 표시되는 이미지를 유지하기 위해, 상기 제2 신호를 프로세서(410)에게 제공할 수 있다. 예를 들면, 디스플레이 패널(110) 상에서의 표시가 상기 슬립 상태 내에 있는 프로세서(410)로 인하여 중단되는 것은, 디스플레이(405)를 이용하여 제공되는 서비스의 품질을 감소시킬 수 있다. 디스플레이 구동 회로(420)는, 상기 서비스의 상기 품질을 위해, 상기 제2 신호를 프로세서(410)에게 제공할 수 있다. 예를 들면, 상기 제2 신호를 프로세서(410)에게 제공하는 것은, 도 5의 설명 내에서 예시된 동작들의 적어도 일부 내에 포함될 수도 있고, 도 8의 설명 내에서 예시된 동작들의 적어도 일부 내에 포함될 수도 있으며, 도 5 및 도 8의 설명 내에서 예시된 동작들의 적어도 일부와 독립적으로 실행될 수도 있다. 상기 제2 신호를 제공하는 것은, 도 10의 설명 내에서 예시될 수 있다.
도 10은 제2 시간에 기반하여 제2 이미지가 수신되기 전 제2 신호를 제공하는 예시적인 방법을 도시한다.
도 10을 참조하면, 동작 1001에서, 디스플레이 구동 회로(420)는, 상기 제2 시간을 식별할 수 있다. 동작 1001은, 도 8의 동작 803의 적어도 일부에 대응할 수 있다.
동작 1003에서, 디스플레이 구동 회로(420)는, 상기 제1 이미지의 상기 표시 후 경과된 상기 제2 시간이 제3 기준 시간보다 긴 지 여부를 식별할 수 있다. 예를 들면, 상기 식별은, 프로세서(410)가 상기 슬립 상태 내에서 있는 동안, 실행될 수 있다. 하지만, 이에 제한되지 않는다. 상기 제3 기준 시간의 길이는, 상기 제1 기준 시간의 길이 및/또는 상기 제2 기준 시간의 길이와 동일할 수도 있고, 상기 제1 기준 시간의 길이 및 상기 제2 기준 시간의 길이와 다를 수도 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 제1 시간과 상기 제2 시간 사이의 상기 차이가 상기 제2 기준 시간보다 긴 지 여부와 독립적으로, 상기 제2 시간과 상기 제3 기준 시간을 비교할 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 제3 기준 시간보다 짧거나 상기 제3 기준 시간과 같은 상기 제2 시간에 기반하여, 상기 제2 신호를 제공하는 것을 우회하거나 삼가하고, 상기 제2 시간을 식별하는 것을 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 상기 제3 기준 시간보다 긴 상기 제2 시간에 기반하여, 제2 인터페이스(425)를 통해 프로세서(410)에게 상기 제2 신호를 제공할 수 있다. 예를 들면, 상기 제2 신호는, 디스플레이 패널(110) 상에서 이미지를 유지하기 위해 송신될 수 있다. 예를 들면, 프로세서(410)는, 상기 제2 신호에 응답하여, 프로세서(410)의 상태를 상기 슬립 상태로부터 상기 웨이크 업 상태로 변경하고, 상기 변경에 응답하여 디스플레이 구동 회로(420)에게 송신될 이미지(예: 상기 제2 이미지)를 획득하거나 렌더링하고, 상기 이미지(예: 상기 제2 이미지)를 제1 인터페이스(415)를 통해 디스플레이 구동 회로(420)에게 송신할 수 있다. 예를 들면, 상기 이미지(예: 상기 제2 이미지)를 송신하는 것은 상기 슬립 상태로부터 상기 웨이크 업 상태로의 상기 변경 및 상기 이미지(예: 상기 제2 이미지)를 획득하는 것을 통해 실행되기 때문에, 디스플레이 구동 회로(420)는, 상기 이미지를 수신할 때까지 프로세서(410)에게 상기 제2 신호를 제공하는 것을 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 이미지(예: 상기 제2 이미지)를 수신하는 것에 응답하여, 상기 제2 신호를 프로세서(410)에게 제공하는 것을 중단할 수 있다.
상술한 바와 같이, 전자 장치(100)는, 상기 제1 신호를 프로세서(410)에게 제공함으로써 상기 잔상의 상기 발생을 감소시킬 수 있다. 전자 장치(100)는, 상기 제2 신호를 프로세서(410)에게 제공함으로써 상기 깜빡임의 상기 발생을 감소시킬 수 있다. 전자 장치(100)는, 상기 제2 신호를 프로세서(410)에게 제공함으로써 디스플레이 패널(110) 상에서의 표시가 상기 슬립 상태 내의 프로세서(410)에 의해 중단되는 것을 감소시킬 수 있다.
도 8 및 도 10의 설명들은, 상기 제2 신호를 제공하는 것이 상기 제1 신호를 제공하는 것을 예시하고 있으나, 상기 제2 신호를 제공하는 것은 상기 제1 신호를 제공하는 것과 독립적으로 실행될 수 있다. 상기 제2 신호를 제공하는 것을 상기 제1 신호를 제공하는 것으로부터 독립적으로 실행하는 것은, 도 11 및 도 12의 설명 내에서 예시될 수 있다.
도 11은 제1 시간과 제2 시간 사이의 차이에 기반하여 제2 신호를 제공하는 예시적인 방법을 도시한다.
도 11을 참조하면, 동작 1101에서, 디스플레이 구동 회로(420)는, 프로세서(410)로부터 제1 인터페이스(415)를 통해 수신된 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다.
동작 1103에서, 디스플레이 구동 회로(420)는, 제1 시간과 제2 시간 사이의 차이를 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 동작 1101에서 실행된 상기 이미지의 상기 표시 이전에 실행되었던 디스플레이 패널(110) 상에서의 표시와 동작 1101에서 실행된 상기 이미지의 상기 표시 사이의 상기 제1 시간을 식별할 수 있다. 예를 들면, 상기 제1 시간을 식별하는 것은, 상기 이미지의 상기 수신에 응답하여 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(420)는, 동작 1101에서 실행된 상기 이미지의 상기 표시 후 경과되는 상기 제2 시간을 식별하고, 상기 제1 시간과 상기 제2 시간 사이의 차이를 식별할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 차이가 상기 제2 기준 시간보다 긴 지 여부를 식별할 수 있다. 예를 들면, 상기 차이를 식별하는 것은, 상기 차이가 상기 제2 기준 시간보다 짧거나 상기 제2 기준 시간과 같은 조건 상에서, 유지될 수 있다. 예를 들면, 차이를 식별하는 것은, 새로운 이미지 수신이 프로세서(410)로부터 실행되지 않는 한, 상기 차이가 상기 제2 기준 시간보다 길어질 때까지 유지될 수 있다. 예를 들면, 상기 차이를 식별하는 것은, 상기 차이가 상기 제2 기준 시간보다 길어지기 전 다른 이미지를 프로세서(410)로부터 수신하는 것에 응답하여, 중단될 수 있다.
동작 1105에서, 디스플레이 구동 회로(420)는, 상기 차이에 적어도 일부 기반하여, 상기 제2 신호를 제2 인터페이스(425)를 통해 프로세서(410)에게 제공할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 제2 기준 시간보다 긴 상기 차이에 응답하여, 제2 인터페이스(425)를 통해 프로세서(410)에게, 프로세서(410)로부터 디스플레이 구동 회로(420)로의 이미지 송신을 요청하기 위한 상기 제2 신호를 제공할 수 있다.
상술한 바와 같이, 전자 장치(100)는, 상기 제2 신호를 상기 제1 시간과 상기 제2 시간 사이의 상기 차이에 기반하여 프로세서(410)에게 제공함으로써, 디스플레이 패널(110) 상에서의 상기 깜빡임의 발생을 감소시킬 수 있다.
도 12는 이미지가 표시된 후 경과된 시간에 기반하여 제2 신호를 제공하는 예시적인 방법을 도시한다.
도 12를 참조하면, 동작 1201에서, 디스플레이 구동 회로(420)는, 프로세서(410)로부터 제1 인터페이스(415)를 통해 수신된 이미지를 디스플레이 패널(110) 상에서 표시할 수 있다.
동작 1203에서, 디스플레이 구동 회로(420)는, 동작 1201에서 실행된 상기 이미지의 상기 표시 후 경과되는 시간(예: 상기 제2 시간)을 식별할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 시간이 상기 제3 기준 시간보다 긴 지 여부를 식별할 수 있다. 예를 들면, 상기 시간을 식별하는 것은, 상기 시간이 상기 제3 기준 시간보다 짧거나 상기 제3 기준 시간과 같은 조건 상에서, 유지될 수 있다. 예를 들면, 상기 시간을 식별하는 것은, 새로운 이미지 수신이 프로세서(410)로부터 실행되지 않는 한, 상기 시간이 상기 제3 기준 시간보다 길어질 때까지 유지될 수 있다. 예를 들면, 상기 시간을 식별하는 것은, 상기 시간이 상기 제3 기준 시간보다 길어지기 전 다른 이미지를 프로세서(410)로부터 수신하는 것에 응답하여, 중단될 수 있다.
동작 1205에서, 디스플레이 구동 회로(420)는, 상기 시간에 적어도 일부 기반하여 상기 제2 신호를 제2 인터페이스(425)를 통해 프로세서(410)에게 제공할 수 있다. 예를 들면, 디스플레이 구동 회로(420)는, 상기 제3 기준 시간보다 긴 상기 시간에 응답하여, 제2 인터페이스(425)를 통해 프로세서(410)에게, 프로세서(410)로부터 디스플레이 구동 회로(420)로의 이미지 송신을 요청하기 위한 상기 제2 신호를 제공할 수 있다.
상술한 바와 같이, 전자 장치(100)는, 상기 제2 신호를 상기 시간에 기반하여 프로세서(410)에게 제공함으로써, 디스플레이 패널(110) 상에서의 이미지의 표시를 유지할 수 있다.
도 13은, 다양한 실시예들에 따른, 네트워크 환경(1300) 내의 전자 장치(1301)의 블록도이다. 도 13을 참조하면, 네트워크 환경(1300)에서 전자 장치(1301)는 제 1 네트워크(1398)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(1302)와 통신하거나, 또는 제 2 네트워크(1399)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(1304) 또는 서버(1308) 중 적어도 하나와 통신할 수 있다. 일실시예에 따르면, 전자 장치(1301)는 서버(1308)를 통하여 전자 장치(1304)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(1301)는 프로세서(1320), 메모리(1330), 입력 모듈(1350), 음향 출력 모듈(1355), 디스플레이 모듈(1360), 오디오 모듈(1370), 센서 모듈(1376), 인터페이스(1377), 연결 단자(1378), 햅틱 모듈(1379), 카메라 모듈(1380), 전력 관리 모듈(1388), 배터리(1389), 통신 모듈(1390), 가입자 식별 모듈(1396), 또는 안테나 모듈(1397)을 포함할 수 있다. 어떤 실시예에서는, 전자 장치(1301)에는, 이 구성요소들 중 적어도 하나(예: 연결 단자(1378))가 생략되거나, 하나 이상의 다른 구성요소가 추가될 수 있다. 어떤 실시예에서는, 이 구성요소들 중 일부들(예: 센서 모듈(1376), 카메라 모듈(1380), 또는 안테나 모듈(1397))은 하나의 구성요소(예: 디스플레이 모듈(1360))로 통합될 수 있다.
프로세서(1320)는, 예를 들면, 소프트웨어(예: 프로그램(1340))를 실행하여 프로세서(1320)에 연결된 전자 장치(1301)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일실시예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(1320)는 다른 구성요소(예: 센서 모듈(1376) 또는 통신 모듈(1390))로부터 수신된 명령 또는 데이터를 휘발성 메모리(1332)에 저장하고, 휘발성 메모리(1332)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(1334)에 저장할 수 있다. 일실시예에 따르면, 프로세서(1320)는 메인 프로세서(1321)(예: 중앙 처리 장치 또는 어플리케이션 프로세서) 또는 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(1323)(예: 그래픽 처리 장치, 신경망 처리 장치(NPU: neural processing unit), 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 예를 들어, 전자 장치(1301)가 메인 프로세서(1321) 및 보조 프로세서(1323)를 포함하는 경우, 보조 프로세서(1323)는 메인 프로세서(1321)보다 저전력을 사용하거나, 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(1323)는 메인 프로세서(1321)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(1323)는, 예를 들면, 메인 프로세서(1321)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(1321)를 대신하여, 또는 메인 프로세서(1321)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(1321)와 함께, 전자 장치(1301)의 구성요소들 중 적어도 하나의 구성요소(예: 디스플레이 모듈(1360), 센서 모듈(1376), 또는 통신 모듈(1390))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일실시예에 따르면, 보조 프로세서(1323)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성요소(예: 카메라 모듈(1380) 또는 통신 모듈(1390))의 일부로서 구현될 수 있다. 일실시예에 따르면, 보조 프로세서(1323)(예: 신경망 처리 장치)는 인공지능 모델의 처리에 특화된 하드웨어 구조를 포함할 수 있다. 인공지능 모델은 기계 학습을 통해 생성될 수 있다. 이러한 학습은, 예를 들어, 인공지능 모델이 수행되는 전자 장치(1301) 자체에서 수행될 수 있고, 별도의 서버(예: 서버(1308))를 통해 수행될 수도 있다. 학습 알고리즘은, 예를 들어, 지도형 학습(supervised learning), 비지도형 학습(unsupervised learning), 준지도형 학습(semi-supervised learning) 또는 강화 학습(reinforcement learning)을 포함할 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은, 복수의 인공 신경망 레이어들을 포함할 수 있다. 인공 신경망은 심층 신경망(DNN: deep neural network), CNN(convolutional neural network), RNN(recurrent neural network), RBM(restricted boltzmann machine), DBN(deep belief network), BRDNN(bidirectional recurrent deep neural network), 심층 Q-네트워크(deep Q-networks) 또는 상기 중 둘 이상의 조합 중 하나일 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은 하드웨어 구조 이외에, 추가적으로 또는 대체적으로, 소프트웨어 구조를 포함할 수 있다.
메모리(1330)는, 전자 장치(1301)의 적어도 하나의 구성요소(예: 프로세서(1320) 또는 센서 모듈(1376))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(1340)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(1330)는, 휘발성 메모리(1332) 또는 비휘발성 메모리(1334)를 포함할 수 있다.
프로그램(1340)은 메모리(1330)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(1342), 미들 웨어(1344) 또는 어플리케이션(1346)을 포함할 수 있다.
입력 모듈(1350)은, 전자 장치(1301)의 구성요소(예: 프로세서(1320))에 사용될 명령 또는 데이터를 전자 장치(1301)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 모듈(1350)은, 예를 들면, 마이크, 마우스, 키보드, 키(예: 버튼), 또는 디지털 펜(예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 모듈(1355)은 음향 신호를 전자 장치(1301)의 외부로 출력할 수 있다. 음향 출력 모듈(1355)은, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있다. 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일실시예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
디스플레이 모듈(1360)은 전자 장치(1301)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 디스플레이 모듈(1360)은, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일실시예에 따르면, 디스플레이 모듈(1360)은 터치를 감지하도록 설정된 터치 센서, 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 압력 센서를 포함할 수 있다.
오디오 모듈(1370)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일실시예에 따르면, 오디오 모듈(1370)은, 입력 모듈(1350)을 통해 소리를 획득하거나, 음향 출력 모듈(1355), 또는 전자 장치(1301)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(1302))(예: 스피커 또는 헤드폰)를 통해 소리를 출력할 수 있다.
센서 모듈(1376)은 전자 장치(1301)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일실시예에 따르면, 센서 모듈(1376)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(1377)는 전자 장치(1301)가 외부 전자 장치(예: 전자 장치(1302))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일실시예에 따르면, 인터페이스(1377)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(1378)는, 그를 통해서 전자 장치(1301)가 외부 전자 장치(예: 전자 장치(1302))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일실시예에 따르면, 연결 단자(1378)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(1379)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일실시예에 따르면, 햅틱 모듈(1379)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(1380)은 정지 영상 및 동영상을 촬영할 수 있다. 일실시예에 따르면, 카메라 모듈(1380)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(1388)은 전자 장치(1301)에 공급되는 전력을 관리할 수 있다. 일실시예에 따르면, 전력 관리 모듈(1388)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(1389)는 전자 장치(1301)의 적어도 하나의 구성요소에 전력을 공급할 수 있다. 일실시예에 따르면, 배터리(1389)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(1390)은 전자 장치(1301)와 외부 전자 장치(예: 전자 장치(1302), 전자 장치(1304), 또는 서버(1308)) 간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(1390)은 프로세서(1320)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일실시예에 따르면, 통신 모듈(1390)은 무선 통신 모듈(1392)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(1394)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제 1 네트워크(1398)(예: 블루투스, WiFi(wireless fidelity) direct 또는 IrDA(infrared data association)와 같은 근거리 통신 네트워크) 또는 제 2 네트워크(1399)(예: 레거시 셀룰러 네트워크, 5G 네트워크, 차세대 통신 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부의 전자 장치(1304)와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성요소(예: 단일 칩)로 통합되거나, 또는 서로 별도의 복수의 구성요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(1392)은 가입자 식별 모듈(1396)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제 1 네트워크(1398) 또는 제 2 네트워크(1399)와 같은 통신 네트워크 내에서 전자 장치(1301)를 확인 또는 인증할 수 있다.
무선 통신 모듈(1392)은 4G 네트워크 이후의 5G 네트워크 및 차세대 통신 기술, 예를 들어, NR 접속 기술(new radio access technology)을 지원할 수 있다. NR 접속 기술은 고용량 데이터의 고속 전송(eMBB(enhanced mobile broadband)), 단말 전력 최소화와 다수 단말의 접속(mMTC(massive machine type communications)), 또는 고신뢰도와 저지연(URLLC(ultra-reliable and low-latency communications))을 지원할 수 있다. 무선 통신 모듈(1392)은, 예를 들어, 높은 데이터 전송률 달성을 위해, 고주파 대역(예: mmWave 대역)을 지원할 수 있다. 무선 통신 모듈(1392)은 고주파 대역에서의 성능 확보를 위한 다양한 기술들, 예를 들어, 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO(multiple-input and multiple-output)), 전차원 다중입출력(FD-MIMO: full dimensional MIMO), 어레이 안테나(array antenna), 아날로그 빔형성(analog beam-forming), 또는 대규모 안테나(large scale antenna)와 같은 기술들을 지원할 수 있다. 무선 통신 모듈(1392)은 전자 장치(1301), 외부 전자 장치(예: 전자 장치(1304)) 또는 네트워크 시스템(예: 제 2 네트워크(1399))에 규정되는 다양한 요구사항을 지원할 수 있다. 일실시예에 따르면, 무선 통신 모듈(1392)은 eMBB 실현을 위한 Peak data rate(예: 20Gbps 이상), mMTC 실현을 위한 손실 Coverage(예: 164dB 이하), 또는 URLLC 실현을 위한 U-plane latency(예: 다운링크(DL) 및 업링크(UL) 각각 0.5ms 이하, 또는 라운드 트립 1ms 이하)를 지원할 수 있다.
안테나 모듈(1397)은 신호 또는 전력을 외부(예: 외부의 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일실시예에 따르면, 안테나 모듈(1397)은 서브스트레이트(예: PCB) 위에 형성된 도전체 또는 도전성 패턴으로 이루어진 방사체를 포함하는 안테나를 포함할 수 있다. 일실시예에 따르면, 안테나 모듈(1397)은 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다. 이런 경우, 제 1 네트워크(1398) 또는 제 2 네트워크(1399)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(1390)에 의하여 상기 복수의 안테나들로부터 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(1390)과 외부의 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시예에 따르면, 방사체 이외에 다른 부품(예: RFIC(radio frequency integrated circuit))이 추가로 안테나 모듈(1397)의 일부로 형성될 수 있다.
다양한 실시예에 따르면, 안테나 모듈(1397)은 mmWave 안테나 모듈을 형성할 수 있다. 일실시예에 따르면, mmWave 안테나 모듈은 인쇄 회로 기판, 상기 인쇄 회로 기판의 제 1 면(예: 아래 면)에 또는 그에 인접하여 배치되고 지정된 고주파 대역(예: mmWave 대역)을 지원할 수 있는 RFIC, 및 상기 인쇄 회로 기판의 제 2 면(예: 윗 면 또는 측 면)에 또는 그에 인접하여 배치되고 상기 지정된 고주파 대역의 신호를 송신 또는 수신할 수 있는 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))을 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일실시예에 따르면, 명령 또는 데이터는 제 2 네트워크(1399)에 연결된 서버(1308)를 통해서 전자 장치(1301)와 외부의 전자 장치(1304)간에 송신 또는 수신될 수 있다. 외부의 전자 장치(1302, 또는 1304) 각각은 전자 장치(1301)와 동일한 또는 다른 종류의 장치일 수 있다. 일실시예에 따르면, 전자 장치(1301)에서 실행되는 동작들의 전부 또는 일부는 외부의 전자 장치들(1302, 1304, 또는 1308) 중 하나 이상의 외부의 전자 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(1301)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(1301)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부의 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부의 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(1301)로 전달할 수 있다. 전자 장치(1301)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 모바일 에지 컴퓨팅(MEC: mobile edge computing), 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다. 전자 장치(1301)는, 예를 들어, 분산 컴퓨팅 또는 모바일 에지 컴퓨팅을 이용하여 초저지연 서비스를 제공할 수 있다. 다른 실시예에 있어서, 외부의 전자 장치(1304)는 IoT(internet of things) 기기를 포함할 수 있다. 서버(1308)는 기계 학습 및/또는 신경망을 이용한 지능형 서버일 수 있다. 일실시예에 따르면, 외부의 전자 장치(1304) 또는 서버(1308)는 제 2 네트워크(1399) 내에 포함될 수 있다. 전자 장치(1301)는 5G 통신 기술 및 IoT 관련 기술을 기반으로 지능형 서비스(예: 스마트 홈, 스마트 시티, 스마트 카, 또는 헬스 케어)에 적용될 수 있다.
도 14는 다양한 실시예들에 따른, 디스플레이 모듈(1360)의 블록도(1400)이다. 도 14를 참조하면, 디스플레이 모듈(1360)는 디스플레이(1410), 및 이를 제어하기 위한 디스플레이 드라이버 IC(DDI)(1430)를 포함할 수 있다. DDI(1430)는 인터페이스 모듈(1431), 메모리(1433)(예: 버퍼 메모리), 이미지 처리 모듈(1435), 또는 맵핑 모듈(1437)을 포함할 수 있다. DDI(1430)은, 예를 들면, 영상 데이터, 또는 상기 영상 데이터를 제어하기 위한 명령에 대응하는 영상 제어 신호를 포함하는 영상 정보를 인터페이스 모듈(1431)을 통해 전자 장치 1301의 다른 구성요소로부터 수신할 수 있다. 예를 들면, 일실시예에 따르면, 영상 정보는 프로세서(1320)(예: 메인 프로세서(1321)(예: 어플리케이션 프로세서) 또는 메인 프로세서(1321)의 기능과 독립적으로 운영되는 보조 프로세서(1323)(예: 그래픽 처리 장치)로부터 수신될 수 있다. DDI(1430)는 터치 회로(1450) 또는 센서 모듈(1376) 등과 상기 인터페이스 모듈(1431)을 통하여 커뮤니케이션할 수 있다. 또한, DDI(1430)는 상기 수신된 영상 정보 중 적어도 일부를 메모리(1433)에, 예를 들면, 프레임 단위로 저장할 수 있다. 이미지 처리 모듈(1435)은, 예를 들면, 상기 영상 데이터의 적어도 일부를 상기 영상 데이터의 특성 또는 디스플레이(1410)의 특성에 적어도 기반하여 전처리 또는 후처리(예: 해상도, 밝기, 또는 크기 조정)를 수행할 수 있다. 맵핑 모듈(1437)은 이미지 처리 모듈(1435)를 통해 전처리 또는 후처리된 상기 영상 데이터에 대응하는 전압 값 또는 전류 값을 생성할 수 있다. 일실시예에 따르면, 전압 값 또는 전류 값의 생성은 예를 들면, 디스플레이(1410)의 픽셀들의 속성(예: 픽셀들의 배열(RGB stripe 또는 pentile 구조), 또는 서브 픽셀들 각각의 크기)에 적어도 일부 기반하여 수행될 수 있다. 디스플레이(1410)의 적어도 일부 픽셀들은, 예를 들면, 상기 전압 값 또는 전류 값에 적어도 일부 기반하여 구동됨으로써 상기 영상 데이터에 대응하는 시각적 정보(예: 텍스트, 이미지, 또는 아이콘)가 디스플레이(1410)를 통해 표시될 수 있다.
일실시예에 따르면, 디스플레이 모듈(1360)는 터치 회로(1450)를 더 포함할 수 있다. 터치 회로(1450)는 터치 센서(1451) 및 이를 제어하기 위한 터치 센서 IC(1453)를 포함할 수 있다. 터치 센서 IC(1453)는, 예를 들면, 디스플레이(1410)의 특정 위치에 대한 터치 입력 또는 호버링 입력을 감지하기 위해 터치 센서(1451)를 제어할 수 있다. 예를 들면, 터치 센서 IC(1453)는 디스플레이(1410)의 특정 위치에 대한 신호(예: 전압, 광량, 저항, 또는 전하량)의 변화를 측정함으로써 터치 입력 또는 호버링 입력을 감지할 수 있다. 터치 센서 IC(1453)는 감지된 터치 입력 또는 호버링 입력에 관한 정보(예: 위치, 면적, 압력, 또는 시간)를 프로세서(1320) 에 제공할 수 있다. 일실시예에 따르면, 터치 회로(1450)의 적어도 일부(예: 터치 센서 IC(1453))는 디스플레이 드라이버 IC(1430), 또는 디스플레이(1410)의 일부로, 또는 디스플레이 모듈(1360)의 외부에 배치된 다른 구성요소(예: 보조 프로세서(1323))의 일부로 포함될 수 있다.
일실시예에 따르면, 디스플레이 모듈(1360)는 센서 모듈(1376)의 적어도 하나의 센서(예: 지문 센서, 홍채 센서, 압력 센서 또는 조도 센서), 또는 이에 대한 제어 회로를 더 포함할 수 있다. 이 경우, 상기 적어도 하나의 센서 또는 이에 대한 제어 회로는 디스플레이 모듈(1360)의 일부(예: 디스플레이(1410) 또는 DDI(1430)) 또는 터치 회로(1450)의 일부에 임베디드될 수 있다. 예를 들면, 디스플레이 모듈(1360)에 임베디드된 센서 모듈(1376)이 생체 센서(예: 지문 센서)를 포함할 경우, 상기 생체 센서는 디스플레이(1410)의 일부 영역을 통해 터치 입력과 연관된 생체 정보(예: 지문 이미지)를 획득할 수 있다. 다른 예를 들면, 디스플레이 모듈(1360)에 임베디드된 센서 모듈(1376)이 압력 센서를 포함할 경우, 상기 압력 센서는 디스플레이(1410)의 일부 또는 전체 영역을 통해 터치 입력과 연관된 압력 정보를 획득할 수 있다. 일실시예에 따르면, 터치 센서(1451) 또는 센서 모듈(1376)은 디스플레이(1410)의 픽셀 레이어의 픽셀들 사이에, 또는 상기 픽셀 레이어의 위에 또는 아래에 배치될 수 있다.
상술한 바와 같은, 전자 장치(100)는, 프로세서(410)와, 디스플레이 구동 회로(420)와 디스플레이 패널(110)을 포함하는 디스플레이(405)와, 상기 프로세서(410)와 상기 디스플레이 구동 회로(420)를 연결하는 제1 인터페이스(415)와, 상기 프로세서(410)와 상기 디스플레이 구동 회로(420)를 연결하는 제2 인터페이스(425)를 포함할 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 수신된 제1 이미지를 상기 디스플레이 패널(110) 상에서 표시하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 수신된, 상기 제1 이미지 다음의, 제2 이미지를 상기 디스플레이 패널(110) 상에서 표시하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제2 이미지가 상기 디스플레이 패널(110) 상에서 표시되는 동안, 상기 제1 이미지의 상기 표시를 포함하는 상기 제1 이미지의 적어도 하나의 표시에 따라 기준 시간보다 긴 시간 동안 상기 디스플레이 패널(110) 상에서 유지된 상기 제1 이미지에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제1 이미지와 적어도 부분적으로 다른 상기 제2 이미지에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 제2 이미지의 재송신을 요청하기 위한 신호를 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제1 이미지와 동일한 상기 제2 이미지에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 신호를 제공하는 것을 삼가하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 프로세서(410)는, 상기 신호에 응답하여, 상기 제2 이미지의 상기 재송신을 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 재송신에 따라 상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 수신된 상기 제2 이미지를 다시 상기 디스플레이 패널(110) 상에서 표시하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제2 이미지의 상기 표시를 위한 시간 구간의 종료 타이밍 전, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 신호를 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제1 이미지를 위한 CRC(cyclic redundancy check) 데이터와 상기 제2 이미지를 위한 CRC 데이터를 비교함으로써 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제1 이미지와 상기 제2 이미지 사이의 비교를, 상기 제1 이미지의 복수의 수평 라인들 중 최초 수평 라인을 나타내는 데이터와 상기 제2 이미지의 복수의 수평 라인들 중 최초 수평 라인을 나타내는 데이터 사이의 비교로부터 상기 제1 이미지의 상기 복수의 수평 라인들 중 최후 수평 라인을 나타내는 데이터와 상기 제2 이미지의 상기 복수의 수평 라인들 중 최후 수평 라인을 나타내는 데이터 사이의 비교를 향해 순차적으로, 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 비교에 따라 상기 제1 이미지의 수평 라인과 다른 상기 제2 이미지의 수평 라인을 식별하는 것에 응답하여, 상기 비교를 중단하고, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 신호를 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 신호가 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 제공되는 타이밍은, 상기 제1 이미지의 상기 수평 라인과 다른 상기 제2 이미지의 상기 수평 라인의 위치에 따라 달라질 수 있다.
일 실시예에 따르면, 상기 비교를 위해 이용되는 상기 제1 이미지의 상기 복수의 수평 라인들 각각을 나타내는 데이터는, 상기 제1 이미지의 상기 복수의 수평 라인들 각각을 나타내는 값들의 합, 평균, 또는 분산으로 구성될 수 있다. 일 실시예에 따르면, 상기 비교를 위해 이용되는 상기 제2 이미지의 상기 복수의 수평 라인들 각각을 나타내는 데이터는, 상기 제2 이미지의 상기 복수의 수평 라인들 각각을 나타내는 값들의 합, 평균, 또는 분산으로 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 기준 시간보다 짧거나 상기 기준 시간과 같은 상기 시간 동안 상기 디스플레이 패널(110) 상에서 유지된 상기 제1 이미지에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하는 것을 우회하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 기준 시간보다 짧거나 상기 기준 시간과 같은 상기 시간 동안 상기 디스플레이 패널(110) 상에서 유지된 상기 제1 이미지에 기반하여, 상기 신호를 제공하는 것을 우회하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제2 이미지가 상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 수신되기 전, 상기 제1 이미지의 상기 표시 이전에 실행된 상기 디스플레이 패널(110) 상에서의 표시와 상기 제1 이미지의 상기 표시 사이의 제1 시간을 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제1 이미지의 상기 표시 후 경과된 제2 시간을 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제1 시간과 상기 제2 시간 사이의 차이를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 다른 기준 시간보다 긴 상기 차이에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게, 상기 프로세서(410)로부터 상기 디스플레이 구동 회로(420)로의 이미지 송신을 요청하기 위한 다른 신호를 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 기준 시간은, 제1 기준 시간일 수 있고, 상기 다른 기준 시간은, 제2 기준 시간일 수 있다. 일 실시예에 따르면, 상기 프로세서(410)는, 상기 제1 인터페이스(415)를 통해 상기 디스플레이 구동 회로(420)에게 상기 제1 이미지를 송신한 후, 상기 프로세서(410)의 상태를 웨이크 업 상태로부터 슬립 상태로 변경하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 프로세서(410)가 상기 슬립 상태 내에서 있는 동안, 상기 제2 시간이 제3 기준 시간보다 긴 지 여부를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 제3 기준 시간보다 긴 상기 제2 시간에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게, 상기 신호를 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 다른 신호가 제공되는 동안, 상기 이미지 송신이 상기 프로세서(410)에 의해 실행되는지 여부를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 프로세서(410)에 의해 실행된 상기 이미지 송신에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 다른 신호를 제공하는 것을 중단하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 이미지 송신이 실행되기 전, 상기 다른 신호를 제공하는 것을 유지하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 다른 기준 시간보다 짧거나 상기 다른 기준 시간과 같은 상기 차이에 응답하여, 상기 다른 신호를 제공하는 것을 우회하거나 삼가하고, 상기 제2 시간을 식별하는 것을 유지하도록, 구성될 수 있다.
상술한 바와 같은, 전자 장치(100)는, 프로세서(410)와, 디스플레이 구동 회로(420)와 디스플레이 패널(110)을 포함하는 디스플레이(405)와, 상기 프로세서(410)와 상기 디스플레이 구동 회로(420)를 연결하는 제1 인터페이스(415)와, 상기 프로세서(410)와 상기 디스플레이 구동 회로(420)를 연결하는 제2 인터페이스(425)를 포함할 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 수신된 이미지를 상기 디스플레이 패널(110) 상에서 표시하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 이미지의 상기 표시 이전에 실행된 상기 디스플레이 패널(110) 상에서의 표시와 상기 이미지의 상기 표시 사이의 제1 시간을 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 이미지의 상기 표시 후 경과되는 제2 시간을 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제1 시간과 상기 제2 시간 사이의 차이를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 기준 시간보다 긴 상기 차이에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게, 상기 프로세서(410)로부터 상기 디스플레이 구동 회로(420)로의 이미지 송신을 요청하기 위한 신호를 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 이미지는, 제1 이미지일 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 신호에 따른 상기 이미지 송신에 따라 상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 송신된 제2 이미지를 수신하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제2 이미지를 상기 디스플레이 패널(110) 상에서 표시하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제2 이미지가 상기 디스플레이 패널(110) 상에서 표시되는 동안, 상기 제1 이미지가 상기 이미지의 상기 표시에 적어도 일부 기반하여 상기 디스플레이 패널(110) 상에서 유지된 시간을 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 다른 기준 시간보다 긴 상기 시간에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제1 이미지와 적어도 부분적으로 다른 상기 제2 이미지에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 제2 이미지의 재송신을 요청하기 위한 다른 신호를 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 제1 이미지와 동일한 상기 제2 이미지에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 신호를 제공하는 것을 삼가하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, GRAM(graphic random access memory)를 포함할 수 있다. 상기 GRAM은, 상기 이미지를 표시하는 것, 상기 제1 시간을 식별하는 것, 상기 제2 시간을 식별하는 것, 상기 차이를 식별하는 것, 및 상기 신호를 제공하는 동안, 비활성화될 수 있다.
일 실시예에 따르면, 상기 프로세서(410)는, 상기 제1 인터페이스(415)를 통해 상기 디스플레이 구동 회로(420)에게 상기 이미지를 송신한 후, 상기 프로세서(410)의 상태를 웨이크 업 상태로부터 슬립 상태로 변경하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 프로세서(410)가 상기 슬립 상태 내에서 있는 동안, 상기 제2 시간이 다른 기준 시간보다 긴 지 여부를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 다른 기준 시간보다 긴 상기 제2 시간에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게, 상기 신호를 제공하도록, 구성될 수 있다.
상술한 바와 같은, 전자 장치(100)는, 프로세서(410)를 포함할 수 있다. 상기 전자 장치(100)는, 디스플레이 구동 회로(420)와 디스플레이 패널(110)을 포함하는 디스플레이(405)를 포함할 수 있다. 상기 전자 장치(100)는, 상기 프로세서(410)와 상기 디스플레이 구동 회로(420)를 연결하는 제1 인터페이스(415)를 포함할 수 있다. 상기 전자 장치(100)는, 상기 프로세서(410)와 상기 디스플레이 구동 회로(420)를 연결하는 제2 인터페이스(425)를 포함할 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 수신된 이미지를 상기 디스플레이 패널(110) 상에서 표시하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 상기 프로세서(410)가 슬립 상태 내에서 있는 동안 상기 이미지의 상기 표시 후 경과되는 시간을 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(420)는, 기준 시간보다 긴 상기 시간에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 슬립 상태 내의 상기 프로세서(410)에게, 상기 프로세서(410)로부터 상기 디스플레이 구동 회로(420)로의 이미지 송신을 요청하기 위한 신호를 제공하도록, 구성될 수 있다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치(예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", "A 또는 B 중 적어도 하나", "A, B 또는 C", "A, B 및 C 중 적어도 하나", 및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서의 다양한 실시예들에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로와 같은 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일실시예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시예들은 기기(machine)(예: 전자 장치(1301)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(1336) 또는 외장 메모리(1338))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(1340))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(1301))의 프로세서(예: 프로세서(1320))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, '비일시적'은 저장 매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장 매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일실시예에 따르면, 본 문서에 개시된 다양한 실시예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory(CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어™)를 통해 또는 두 개의 사용자 장치들(예: 스마트 폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있으며, 복수의 개체 중 일부는 다른 구성요소에 분리 배치될 수도 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.

Claims (15)

  1. 전자 장치(100)에 있어서,
    프로세서(410);
    디스플레이 구동 회로(420)와 디스플레이 패널(110)을 포함하는 디스플레이(405);
    상기 프로세서(410)와 상기 디스플레이 구동 회로(420)를 연결하는 제1 인터페이스(415); 및
    상기 프로세서(410)와 상기 디스플레이 구동 회로(420)를 연결하는 제2 인터페이스(425)를 포함하고,
    상기 디스플레이 구동 회로(420)는,
    상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 수신된 제1 이미지를 상기 디스플레이 패널(110) 상에서 표시하고,
    상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 수신된, 상기 제1 이미지 다음의, 제2 이미지를 상기 디스플레이 패널(110) 상에서 표시하고,
    상기 제2 이미지가 상기 디스플레이 패널(110) 상에서 표시되는 동안, 상기 제1 이미지의 상기 표시를 포함하는 상기 제1 이미지의 적어도 하나의 표시에 따라 기준 시간보다 긴 시간 동안 상기 디스플레이 패널(110) 상에서 유지된 상기 제1 이미지에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하고,
    상기 제1 이미지와 적어도 부분적으로 다른 상기 제2 이미지에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 제2 이미지의 재송신을 요청하기 위한 신호를 제공하도록, 구성되는,
    전자 장치.
  2. 청구항 1에 있어서, 상기 디스플레이 구동 회로(420)는,
    상기 제1 이미지와 동일한 상기 제2 이미지에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 신호를 제공하는 것을 삼가하도록, 더 구성되는,
    전자 장치.
  3. 청구항 2에 있어서, 상기 프로세서(410)는,
    상기 신호에 응답하여, 상기 제2 이미지의 상기 재송신을 실행하도록 구성되고,
    상기 디스플레이 구동 회로(420)는,
    상기 재송신에 따라 상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 수신된 상기 제2 이미지를 다시 상기 디스플레이 패널(110) 상에서 표시하도록, 더 구성되는,
    전자 장치.
  4. 청구항 1에 있어서, 상기 디스플레이 구동 회로(420)는,
    상기 제2 이미지의 상기 표시를 위한 시간 구간의 종료 타이밍 전, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 신호를 제공하도록, 구성되는,
    전자 장치.
  5. 청구항 1에 있어서, 상기 디스플레이 구동 회로(420)는,
    상기 제1 이미지를 위한 CRC(cyclic redundancy check) 데이터와 상기 제2 이미지를 위한 CRC 데이터를 비교함으로써 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하도록, 구성되는,
    전자 장치.
  6. 청구항 1에 있어서, 상기 디스플레이 구동 회로(420)는,
    상기 제1 이미지와 상기 제2 이미지 사이의 비교를, 상기 제1 이미지의 복수의 수평 라인들 중 최초 수평 라인을 나타내는 데이터와 상기 제2 이미지의 복수의 수평 라인들 중 최초 수평 라인을 나타내는 데이터 사이의 비교로부터 상기 제1 이미지의 상기 복수의 수평 라인들 중 최후 수평 라인을 나타내는 데이터와 상기 제2 이미지의 상기 복수의 수평 라인들 중 최후 수평 라인을 나타내는 데이터 사이의 비교를 향해 순차적으로, 실행하고,
    상기 비교에 따라 상기 제1 이미지의 수평 라인과 다른 상기 제2 이미지의 수평 라인을 식별하는 것에 응답하여, 상기 비교를 중단하고, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 신호를 제공하도록, 구성되는,
    전자 장치.
  7. 청구항 6에 있어서, 상기 신호가 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 제공되는 타이밍은,
    상기 제1 이미지의 상기 수평 라인과 다른 상기 제2 이미지의 상기 수평 라인의 위치에 따라 달라지는,
    전자 장치.
  8. 청구항 6에 있어서, 상기 비교를 위해 이용되는 상기 제1 이미지의 상기 복수의 수평 라인들 각각을 나타내는 데이터는,
    상기 제1 이미지의 상기 복수의 수평 라인들 각각을 나타내는 값들의 합, 평균, 또는 분산으로 구성되고,
    상기 비교를 위해 이용되는 상기 제2 이미지의 상기 복수의 수평 라인들 각각을 나타내는 데이터는,
    상기 제2 이미지의 상기 복수의 수평 라인들 각각을 나타내는 값들의 합, 평균, 또는 분산으로 구성되는,
    전자 장치.
  9. 청구항 1에 있어서, 상기 디스플레이 구동 회로(420)는,
    상기 기준 시간보다 짧거나 상기 기준 시간과 같은 상기 시간 동안 상기 디스플레이 패널(110) 상에서 유지된 상기 제1 이미지에 기반하여, 상기 제2 이미지가 상기 제1 이미지와 적어도 부분적으로 다른지 여부를 식별하는 것을 우회하도록, 더 구성되는,
    전자 장치.
  10. 청구항 1에 있어서, 상기 디스플레이 구동 회로(420)는,
    상기 기준 시간보다 짧거나 상기 기준 시간과 같은 상기 시간 동안 상기 디스플레이 패널(110) 상에서 유지된 상기 제1 이미지에 기반하여, 상기 신호를 제공하는 것을 우회하도록, 구성되는,
    전자 장치.
  11. 청구항 1에 있어서, 상기 디스플레이 구동 회로(420)는,
    상기 제2 이미지가 상기 프로세서(410)로부터 상기 제1 인터페이스(415)를 통해 수신되기 전, 상기 제1 이미지의 상기 표시 이전에 실행된 상기 디스플레이 패널(110) 상에서의 표시와 상기 제1 이미지의 상기 표시 사이의 제1 시간을 식별하고,
    상기 제1 이미지의 상기 표시 후 경과된 제2 시간을 식별하고,
    상기 제1 시간과 상기 제2 시간 사이의 차이를 식별하고,
    다른 기준 시간보다 긴 상기 차이에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게, 상기 프로세서(410)로부터 상기 디스플레이 구동 회로(420)로의 이미지 송신을 요청하기 위한 다른 신호를 제공하도록, 더 구성되는,
    전자 장치.
  12. 청구항 11에 있어서, 상기 기준 시간은,
    제1 기준 시간이고,
    상기 다른 기준 시간은,
    제2 기준 시간이고,
    상기 프로세서(410)는,
    상기 제1 인터페이스(415)를 통해 상기 디스플레이 구동 회로(420)에게 상기 제1 이미지를 송신한 후, 상기 프로세서(410)의 상태를 웨이크 업 상태로부터 슬립 상태로 변경하도록 구성되고,
    상기 디스플레이 구동 회로(420)는,
    상기 프로세서(410)가 상기 슬립 상태 내에서 있는 동안, 상기 제2 시간이 제3 기준 시간보다 긴 지 여부를 식별하고,
    제3 기준 시간보다 긴 상기 제2 시간에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게, 상기 신호를 제공하도록, 더 구성되는,
    전자 장치.
  13. 청구항 11에 있어서, 상기 디스플레이 구동 회로(420)는,
    상기 다른 신호가 제공되는 동안, 상기 이미지 송신이 상기 프로세서(410)에 의해 실행되는지 여부를 식별하고,
    상기 프로세서(410)에 의해 실행된 상기 이미지 송신에 응답하여, 상기 제2 인터페이스(425)를 통해 상기 프로세서(410)에게 상기 다른 신호를 제공하는 것을 중단하도록, 더 구성되는,
    전자 장치.
  14. 청구항 13에 있어서, 상기 디스플레이 구동 회로(420)는,
    상기 이미지 송신이 실행되기 전, 상기 다른 신호를 제공하는 것을 유지하도록, 더 구성되는,
    전자 장치.
  15. 청구항 11에 있어서, 상기 디스플레이 구동 회로(420)는,
    상기 다른 기준 시간보다 짧거나 상기 다른 기준 시간과 같은 상기 차이에 응답하여, 상기 다른 신호를 제공하는 것을 우회하거나 삼가하고, 상기 제2 시간을 식별하는 것을 유지하도록, 더 구성되는,
    전자 장치.
PCT/KR2023/015034 2022-09-30 2023-09-27 프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치 WO2024072099A1 (ko)

Applications Claiming Priority (12)

Application Number Priority Date Filing Date Title
KR20220125366 2022-09-30
KR10-2022-0125366 2022-09-30
KR1020220171011A KR20240045952A (ko) 2022-09-30 2022-12-08 디스플레이 구동 회로로의 송신을 위한 전자 장치 및 방법
KR10-2022-0171011 2022-12-08
KR10-2023-0004339 2023-01-11
KR20230004339 2023-01-11
KR10-2023-0018321 2023-02-10
KR20230018321 2023-02-10
KR20230036684 2023-03-21
KR10-2023-0036684 2023-03-21
PCT/KR2023/014714 WO2024071932A1 (ko) 2022-09-30 2023-09-25 디스플레이 구동 회로로의 송신을 위한 전자 장치 및 방법
KRPCT/KR2023/014714 2023-09-25

Publications (1)

Publication Number Publication Date
WO2024072099A1 true WO2024072099A1 (ko) 2024-04-04

Family

ID=90478730

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2023/015034 WO2024072099A1 (ko) 2022-09-30 2023-09-27 프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치

Country Status (1)

Country Link
WO (1) WO2024072099A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150007948A (ko) * 2013-07-11 2015-01-21 삼성전자주식회사 애플리케이션 프로세서와 이를 포함하는 디스플레이 시스템
US20150279334A1 (en) * 2012-06-28 2015-10-01 Intel Corporation Method and apparatus for reducing power usage during video presentation on a display
US20210266495A1 (en) * 2020-02-21 2021-08-26 Mediatek Inc. Dynamic frame rate adjustment mechanism
KR102305765B1 (ko) * 2015-03-27 2021-09-28 삼성전자주식회사 전자 장치 및 전자 장치에서의 디스플레이 제어 방법
KR20220081161A (ko) * 2020-12-08 2022-06-15 삼성전자주식회사 디스플레이 구동 회로 및 이의 동작 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150279334A1 (en) * 2012-06-28 2015-10-01 Intel Corporation Method and apparatus for reducing power usage during video presentation on a display
KR20150007948A (ko) * 2013-07-11 2015-01-21 삼성전자주식회사 애플리케이션 프로세서와 이를 포함하는 디스플레이 시스템
KR102305765B1 (ko) * 2015-03-27 2021-09-28 삼성전자주식회사 전자 장치 및 전자 장치에서의 디스플레이 제어 방법
US20210266495A1 (en) * 2020-02-21 2021-08-26 Mediatek Inc. Dynamic frame rate adjustment mechanism
KR20220081161A (ko) * 2020-12-08 2022-06-15 삼성전자주식회사 디스플레이 구동 회로 및 이의 동작 방법

Similar Documents

Publication Publication Date Title
WO2021162436A1 (en) Electronic device including display and method for operating the same
WO2019226027A1 (en) Display device including scan driver for driving display panel in which empty area enclosed by display area is formed
WO2022030996A1 (ko) 디스플레이를 포함하는 전자 장치 및 그의 동작 방법
WO2019124908A1 (ko) 영상 동기 신호에 기반하여 터치 센서 컨트롤러를 제어하기 위한 전자 장치 및 방법
WO2022030757A1 (ko) 화면의 부분 영역을 빠르게 업데이트하는 전자 장치 및 방법
WO2019164248A1 (en) Method for adaptively controlling low power display mode and electronic device thereof
WO2022108192A1 (ko) 전자 장치 및 전자 장치의 멀티윈도우 제어방법
WO2023008854A1 (ko) 디스플레이 내장형 광학 센서를 포함하는 전자 장치
WO2022030998A1 (ko) 디스플레이를 포함하는 전자 장치 및 그의 동작 방법
WO2024072099A1 (ko) 프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치
WO2021261919A1 (ko) 디스플레이의 리프레쉬 레이트를 동적으로 조정하는 전자 장치
WO2022030736A1 (ko) 조도 측정 방법 및 장치
WO2024072177A1 (ko) 디스플레이로의 명령을 제어하는 전자 장치 및 방법
WO2024071932A1 (ko) 디스플레이 구동 회로로의 송신을 위한 전자 장치 및 방법
WO2024076031A1 (ko) 클럭 레이트를 제어하는 디스플레이 구동 회로를 포함하는 전자 장치
WO2024072176A1 (ko) 재생율에 기반하여 이미지 송신을 변경하는 전자 장치
WO2024029686A1 (ko) 재생율을 변경하는 전자 장치 및 방법
WO2024072173A1 (ko) 모드의 변경을 위한 디스플레이를 포함하는 전자 장치 및 방법
WO2024072053A1 (ko) 디스플레이 내의 메모리를 제어하는 전자 장치 및 방법
WO2024072055A1 (ko) 프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법
WO2024072057A1 (ko) 터치 회로로부터의 신호에 기반하여 이미지의 표시를 스케줄링하는 전자 장치 및 방법
WO2023214675A1 (ko) 터치 입력을 처리하기 위한 전자 장치 및 방법
WO2024101879A1 (ko) 전자 장치 및 전자 장치에서 이미지 프레임 동기화 제어 방법
WO2024096317A1 (ko) 디스플레이에게 전력을 제공하기 위한 전자 장치
WO2024072058A1 (ko) 이미지의 적응적 스캔을 위한 전자 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 23873208

Country of ref document: EP

Kind code of ref document: A1