WO2024072055A1 - 프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법 - Google Patents

프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법 Download PDF

Info

Publication number
WO2024072055A1
WO2024072055A1 PCT/KR2023/014939 KR2023014939W WO2024072055A1 WO 2024072055 A1 WO2024072055 A1 WO 2024072055A1 KR 2023014939 W KR2023014939 W KR 2023014939W WO 2024072055 A1 WO2024072055 A1 WO 2024072055A1
Authority
WO
WIPO (PCT)
Prior art keywords
state
image
display
timing
processor
Prior art date
Application number
PCT/KR2023/014939
Other languages
English (en)
French (fr)
Inventor
이재성
권경환
배종곤
김동휘
양병덕
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020230001471A external-priority patent/KR20240045961A/ko
Priority claimed from PCT/KR2023/014711 external-priority patent/WO2024071930A1/ko
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to PCT/KR2023/015151 priority Critical patent/WO2024072173A1/ko
Priority to PCT/KR2023/015149 priority patent/WO2024072171A1/ko
Priority to US18/486,363 priority patent/US20240112618A1/en
Publication of WO2024072055A1 publication Critical patent/WO2024072055A1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players

Definitions

  • This disclosure relates to an electronic device and method for controlling signals provided to a processor.
  • An electronic device may include a display panel.
  • the electronic device may include a display driving circuit operably or operatively coupled to the display panel.
  • the display driving circuit may display an image obtained from a processor of the electronic device on the display panel.
  • the electronic device may include a processor.
  • the electronic device may include a display driving circuit including a memory and a display including a display panel.
  • the display driving circuit may be configured to identify an event for display on the display panel.
  • the display driving circuit in response to the event of the first type for executing the display via the memory, determines the state of a signal provided from the display driving circuit to the processor a reference time prior to the start timing of the scan for the display. It may be configured to change from a first state indicating enabling image transmission to the display driving circuit to a second state indicating disabling image transmission at a timing of .
  • the display driving circuit may be configured to change the state, at the start timing, from the first state to the second state in response to the event of a second type that executes the display by bypassing the memory. You can.
  • the electronic device may include a processor.
  • the electronic device may include a display driving circuit including a memory and a display including a display panel.
  • the display driving circuit may be configured to provide a signal in a second state to the processor indicating disabling image transmission to the display driving circuit while displaying an image received from the processor on the display panel.
  • the display driving circuit may be configured to store the image received from the processor in the memory.
  • the display drive circuit may be configured to, in response to completion of a first scan of the image for display, change the state of the signal from the second state to a first state indicating activating transmission of the image. .
  • the display driving circuit may be configured to change the state from the first state to the second state at a timing before a reference time from the start timing of the second scan of the image stored in the memory.
  • a method is provided.
  • the method may be executed in an electronic device including a display driving circuit including memory, a display including a display panel, and a processor.
  • the method may include the display driving circuit identifying an event for display on the display panel.
  • the method may further include, in response to the event of a first type, the display driving circuit executing the display via the memory, the state of a signal provided from the display driving circuit to the processor, the start timing of the scan for the display. and changing from a first state indicating enabling image transmission to the display driving circuit to a second state indicating disabling image transmission at a timing before the reference time. there is.
  • the method is wherein the display driving circuit changes the state, at the start timing, from the first state to the second state in response to the event of a second type that executes the display by bypassing the memory. It may include actions such as:
  • a method is provided.
  • the method may be executed in an electronic device including a display driving circuit including memory, a display including a display panel, and a processor.
  • the method includes providing the processor with a signal in a second state indicating that the display driving circuit disables image transmission to the display driving circuit while displaying an image received from the processor on the display panel. It can be included.
  • the method may include an operation of the display driving circuit storing the image received from the processor in the memory.
  • the method includes wherein the display drive circuit, in response to completion of a first scan of the image for display, changes the state of the signal from the second state to a first state indicating activating transmission of the image.
  • the method may include an operation of the display driving circuit changing the state from the first state to the second state at a timing before a reference time from the start timing of the second scan of the image stored in the memory. You can.
  • 1 is a simplified block diagram of an example electronic device.
  • 2 and 3 illustrate an example method of changing the state of a signal provided from the display driving circuit to the processor before the start timing of the scan.
  • FIG. 4 shows an example method of identifying a first type of event.
  • FIG. 5 shows an example method of changing the state of a signal provided from a display driving circuit to a processor at the start timing of a scan.
  • Figure 6 illustrates an example method of refraining from executing a display via a graphic random access memory (GRAM) after changing the state of a signal provided to the processor from a display driving circuit before the start timing of the scan.
  • GRAM graphic random access memory
  • Figure 7 shows an example of image transmission to a display drive circuit executed based on identifying the state of the signal.
  • FIG. 8 shows an example of an image transmission from a processor to a display drive circuit executed based on identifying a change from a second state of a signal to a first state of a signal.
  • FIG. 9 illustrates an example method for changing the state of a signal provided from a display driving circuit to a processor from a second state to a first state for a second mode.
  • FIG. 10 illustrates an example method of changing the state of a signal provided from a display drive circuit to a processor from a first state to a second state upon scan-dependent redisplay of an image in a GRAM for a second mode.
  • FIG. 11 shows an example of changing the state of a signal based on transmitting an image to a display driving circuit in a second mode and/or re-displaying the image in the second mode.
  • 12 and 13 illustrate an example method of changing the state of a signal from a display drive circuit to a processor for the processor to identify a change from a second state to a first state according to the second mode.
  • a processor to identify a change from a second state to a first state based on transmitting an image to a display drive circuit within a second mode and/or re-displaying the image within the second mode.
  • An example of changing the state of a signal is shown.
  • Figure 15 is a block diagram of an electronic device in a network environment, according to various embodiments.
  • 16 is a block diagram of a display module, according to various embodiments.
  • An electronic device may include a processor.
  • the electronic device may include a display including a display driving circuit and a display panel.
  • the display driving circuit may include a memory (eg, graphic random access memory (GRAM)) for storing an image at least temporarily.
  • the memory may be used to store images received from the processor.
  • the display driving circuit may display the image on the display panel by scanning the image stored in the memory.
  • the scan for the display of the image may or may not be recognized or identified to the processor.
  • the scan may be unnoticeable (or transparent) to the processor.
  • the processor may, while the image stored in the memory is being scanned, tell the display driver circuit to follow the image.
  • a signal may be used within the electronic device for the quality of service.
  • the signal may be referred to as a refresh window (RW) signal (or RW).
  • RW refresh window
  • the signal may be provided from the display driving circuit to the processor to reduce displaying the portion of the image and the portion of the other image.
  • the state of the signal can be changed to reduce displaying the portion of the image and the portion of the other image.
  • the electronic device may include components for changing the state of the signal. The above components may be illustrated through non-limiting examples in FIG. 1 .
  • 1 is a simplified block diagram of an example electronic device.
  • the electronic device 100 may include a display 105 and a processor 110 (including processing circuitry).
  • the display 105 may include a display driving circuit 120 and a display panel 140.
  • the display 105 may include at least a portion of the display module 1560 of FIGS. 15 and 16 .
  • the display driving circuit 120 may include at least a portion of the DDI 1630 of FIG. 16 .
  • the display driving circuit 120 may include graphic random access memory (GRAM) 125 (e.g., the memory above), which may be volatile memory.
  • GRAM 125 may include at least a portion of memory 1633 of FIG. 16 .
  • the display driving circuit 120 may further include a switch 130.
  • the GRAM 125 may be connectable to the processor 110 through the switch 130.
  • the GRAM 125 may be connected to the processor 110 through the switch 130 in the first state 131.
  • GRAM 125 may be disconnected from processor 110 through switch 130 in second state 132.
  • FIG 1 shows an example in which the switch 130 is included within the display driving circuit 120, but the switch 130 may be located outside the display driving circuit 120. However, it is not limited to this.
  • the display panel 140 may include at least a portion of the display 1610 of FIG. 16 .
  • the display panel 140 may include, without limitation, a low temperature poly-crystalline oxide (LTPO) thin film transistor (TFT) or a low temperature poly-silicon (LTPS) TFT.
  • LTPO low temperature poly-crystalline oxide
  • TFT thin film transistor
  • LTPS low temperature poly-silicon
  • the display panel 140 may be operatively coupled with the display driving circuit 120.
  • the processor 110 may include at least a portion of the processor 1520 of FIG. 15 .
  • the processor 110 may be connected to the display driving circuit 120 through the interface 115 (eg, including various interface circuits).
  • interface 115 may be used to transmit an image from processor 110 to display driver circuit 120.
  • the processor 110 may be operably or operatively coupled to the display driving circuit 120 through an interface 115.
  • the interface 115 may include a mobile industry processor interface (MIPI).
  • MIPI mobile industry processor interface
  • the processor 110 and the display driving circuit 120 may be configured to execute the operations illustrated below.
  • the display driving circuit 120 may provide the signal to the processor 110.
  • the signal provided from the display driving circuit 120 to the processor 110 may indicate a state of the display driving circuit 120 related to image transmission to the display driving circuit 120.
  • the signal may be in a first state or a second state.
  • the signal may be provided to processor 110 based on a refresh rate for the display that is lower than a reference refresh rate. For example, providing the signal to processor 110 may be discontinued based on the refresh rate being greater than or equal to the reference refresh rate.
  • the signal may be in a first state indicating activating the image transmission.
  • the signal may be in the first state indicating authorization to transmit the image.
  • the signal in the first state may indicate the display driving circuit 120 in a state capable of receiving an image from the processor 110.
  • the signal in the first state may be different from a tearing effect (TE) signal.
  • TE tearing effect
  • the signal in the first state unlike the TE signal, may indicate that the image transmission is available.
  • the signal in the first state may indicate at least one timing for executing the image transmission, unlike the TE signal indicating the timing at which the image received from the processor 110 will be stored in the GRAM 125. It can be expressed.
  • the signal may be in a second state indicating deactivation of the image transmission.
  • the signal may be in a second state indicating limiting transmission of the image.
  • the signal in the second state may indicate the display driving circuit 120 in a state in which it cannot receive an image from the processor 110.
  • the signal in the second state may indicate that the image transmission is unavailable.
  • the signal in the second state may be provided from the display driver circuit 120 to the processor 110 while the display driver circuit 120 is scanning an image for display on the display panel 140. You can.
  • the display driving circuit 120 may change the state of the signal from the first state to the second state or from the second state to the first state.
  • the timing of the change from the first state to the second state may vary depending on the type of event for display on display panel 140, as identified by display driver circuitry 120.
  • the type of event may include a first type executing the indication via GRAM 125 and a second type executing the indication by bypassing GRAM 125.
  • executing the display via GRAM 125 may include executing the display while transmission of the image from processor 110 to display driving circuitry 120 is suspended.
  • executing the display via GRAM 125 may be based on completing storing the image from processor 110 into GRAM 125 and then scanning the image stored within GRAM 125. This may include executing the display.
  • scanning the image stored in GRAM 125 can be performed to reduce afterimages caused on display panel 140.
  • scanning the image stored in GRAM 125 may be performed to maintain the image on display panel 140 while a new image is not being received from processor 110.
  • executing the display by bypassing GRAM 125 may include executing the display while transmission of the image from processor 110 to display driving circuitry 120 is in progress.
  • performing the display by bypassing the GRAM 125 includes bypassing storing an image received from the processor 110 in the GRAM 125 and performing the display by scanning the image. can do.
  • performing the display by bypassing GRAM 125 may involve scanning an image received from processor 110 while (or before completing) storing the image in GRAM 125. It may include executing the display by initiating it.
  • executing the display by bypassing GRAM 125 may not include executing the display by scanning an image stored within GRAM 125.
  • executing the display by bypassing the GRAM 125 may include bypassing storing an image received from the processor 110 in the GRAM 125 and executing the display by scanning the image. executing the display based on a scan of the image initiated before completing storing the image received from 110 in the GRAM 125, and executing the display by scanning the image stored in the GRAM 125.
  • bypassing storing the image received from the processor 110 in the GRAM 125 and performing the display by scanning the image, and storing the image received from the processor 110 in the GRAM 125 and executing the display based on a scan of the image initiated before completing the display.
  • the display which is executed in response to the event of the first type, may be executed based on scanning an image stored within GRAM 125.
  • the scan may be performed to redisplay the image that was displayed on display panel 140 while storing the image in GRAM 125.
  • the event of the first type may be identified based on a control command from processor 110, the refresh rate for the image, and/or the refresh rate for at least one other image that was displayed prior to the image. It can be. The operation of identifying the event of the first type will be described in more detail below with reference to FIG. 4 .
  • the event of the second type may be identified based on a vertical sync start (VSS) packet.
  • VSS vertical sync start
  • the VSS packet may be received from the processor 110 before receiving the image from the processor 110.
  • the display driving circuit 120 may identify the event and determine the state of the signal in response to the event of the first type at a timing no later than a reference time from the start timing of the scan for the display. , change from the first state to the second state, and change the state from the first state to the second state at the start timing in response to the event of the second type.
  • the timing of the above changes can be illustrated below with reference to FIGS. 2, 3, 5, and 6.
  • 2 and 3 show an example method of changing the state of a signal provided from the display driving circuit to the processor before the start timing of the scan.
  • the display driving circuit 120 displays the image 200 on the display panel 140 according to the first scan 210 of the image 200 received from the processor 110.
  • the signal in the second state as in the section 201 may be provided to the processor 110.
  • the time section 201 includes the back porch section (e.g., vertical back porch (VBP)) of the first vertical synchronization signal 260 and the active section (e.g., vertical back porch) of the first vertical synchronization signal 260. : section corresponding to the display according to the first scan 210 of the image 200).
  • VBP vertical back porch
  • displaying image 200 on display panel 140 based on first scan 210 of image 200 may be performed in response to the event of the second type.
  • the display driving circuit 120 may identify the event of the second type based on the VSS packet received from the processor 110 before the image 200 .
  • the display driving circuit 120 may store the image 200 received from the processor 110 in the GRAM 125.
  • storing image 200 in GRAM 125 may occur while the first scan 210 of image 200 is performed.
  • storing the image 200 in the GRAM 125 may be effected for display according to the event of the first type.
  • image 200 is stored in GRAM 125, but the display according to first scan 210 of image 200 may be performed by bypassing GRAM 125.
  • the display drive circuit 120 may change the state of the signal from the second state to the first state in response to completion of the first scan 210 of the image 200 for display. You can.
  • the display driving circuit 120 may configure the active period of the first vertical synchronization signal 260 and the front porch period (e.g., vertical front porch (VFP)) 203 of the first vertical synchronization signal 260.
  • VFP vertical front porch
  • the state may be changed from the second state to the first state.
  • display drive circuit 120 may, based on identifying that an image following image 200 (e.g., a new image), be received from processor 110,
  • the front porch section may be extended from the end timing 204 of the front porch section 203 of the first vertical synchronization signal 260.
  • the display driving circuit 120 may obtain the extended front porch section (eg, extended VFP) 205 of the first vertical synchronization signal 260.
  • the length of the extended front porch section 205 of the first vertical synchronization signal 260 may be identified based on the length 291 of the light emission section 290.
  • the length of the extended front porch section 205 of the first vertical synchronization signal 260 may be a multiple of the length 291 of the light emission section 290.
  • the first vertical The length of the extended front porch section 205 of the synchronization signal 260 may be a multiple of the length 291 of the light emission section 290. However, it is not limited to this.
  • the display driving circuit 120 may be configured to display the first type before the end timing 206 of the extended front porch section 205 (or the end timing 206 of the first vertical synchronization signal 260).
  • the event can be identified. For example, identifying the event of the first type may be illustrated through a non-limiting example with reference to FIG. 4 .
  • FIG. 4 shows an example method of identifying a first type of event.
  • the display driving circuit 120 displays an image ( 410) can be displayed on the display panel 140.
  • image 410 may remain on display panel 140 for a length of time 402 .
  • time length 402 may correspond to the refresh rate for image 410.
  • the refresh rate for image 410 may correspond to the length of time that image 410 is maintained on display panel 140.
  • the refresh rate for image 410 may correspond to the length of time over which image 410 changes to image 200.
  • the refresh rate for image 410 may correspond to the length of time between the start timing of display of image 410 and the start timing of display of image 200. However, it is not limited to this.
  • the display driving circuit 120 may receive the image 200 as in state 403 from the processor 110 through the interface 115. As illustrated through FIG. 2, the display driving circuit 120 displays the image 200 received from the processor 110 through the interface 115 on the display panel 140, and displays the image 200 received from the processor 110 through the interface 115.
  • the image 200 received through 115 may be stored in the GRAM 125 (420).
  • the display may be performed based on the first scan 210 of the image 200.
  • the indication may be executed in response to the event of the second type identified based on the VSS packet received from processor 110 prior to image 200.
  • saving image 200 420 may indicate activating GRAM 125 or a control command 430 indicating saving image 200 within GRAM 125 (e.g., still ind It may be executed based on a still indication (sticky flag indication and/or on-the-fly indication), but is not limited thereto.
  • the display driving circuit 120 may display the image 200 again on the display panel 140 based on the second scan 220 of the image 200 in the GRAM 125.
  • the display driving circuit 120 may perform a second scan 220 of the image 200 in response to the event of the first type.
  • the event of the first type may be identified based on the refresh rate (eg, time length 402) for the image 410.
  • the event of the first type may be identified based on a control command 430.
  • the event of the first type may be identified based on the refresh rate (eg, time length 404) for the image 200.
  • the refresh rate for image 200 may represent the refresh rate identified or targeted by processor 110 when acquiring or rendering image 200 .
  • the refresh rate for image 200 can be indicated via control command 430. However, it is not limited to this.
  • the display driving circuit 120 in response to the event of the first type, determines the end timing 206 of the extended front porch section 205 (or the first vertical synchronization signal 260).
  • the state is changed from the first state to the second state. It can be changed to .
  • the end timing 206 of the extended front porch section 205 is the start timing 206 of the second scan 220 of the image 200 (the start timing of the second vertical synchronization signal 270 ( 206)).
  • reference time 207 reduces the image transmission from processor 110 to display drive circuit 120 while a second scan 220 of image 200, as illustrated below, is executed. It may be time to do it.
  • the processor 110 may operate for a reference time 207 from timing 208 (or from timing 208 to the start timing 206 (or timing 296) of the second vertical synchronization signal 270. ) Even if an image is acquired, postpone (or refrain from) transmitting the image at the start timing 206 of the second vertical synchronization signal 270 (or Timing 296) It is possible to identify whether the image can be transmitted at timing 294, which is the timing of the next image transmission.
  • display driver circuit 120 may transmit the image. (e.g., the start timing 206 of the second vertical synchronization signal 270 or the start timing 206 of the second scan 220 of the image 200) before the reference time 207.
  • the state may change from the first state to the second state.
  • timing 208 may be within the extended front porch section 205.
  • the front porch section of the first vertical synchronization signal 260 is not extended, timing 208 may be within the front porch section (e.g., front porch section 203). .
  • the display driving circuit 120 may change the state of the signal from the second state to the first state in response to completion of the second scan 220 of the image 200.
  • the display driving circuit 120 may configure the active section of the second vertical synchronization signal 270 (e.g., a section corresponding to the display according to the second scan 220 of the image 200) and the second vertical synchronization signal.
  • the state is changed from the second state to the first state. The status can be changed.
  • processor 110 may execute the image transmission based on identifying the state of the signal. For example, processor 110 may execute the image transmission based on the signal in the first state and postpone performing the image transmission based on the signal in the second state.
  • the processor 110 may execute the image transmission in response to the start timing of the synchronization signal for the image transmission, based on the signal in the first state provided from the display driving circuit 120.
  • the synchronization signal may include a vertical synchronization signal (eg, a first vertical synchronization signal 260 and/or a second vertical synchronization signal 270).
  • the synchronization signal may include a light emission synchronization signal indicating the timing (or start timing) of the light emission section 290.
  • processor 110 may execute the image transmission in response to timing 292 (or timing 204) or timing 293 while the signal in the first state is provided.
  • the processor 110 may postpone transmitting the image based on the signal in the second state provided from the display driving circuit 120.
  • the processor 110 obtains an image distinct from the image 200 while the signal in the second state is provided, and transmits the image to the display driving circuit 120. You can postpone it.
  • the processor 110 in response to the signal in the first state changed from the second state, sends the image to the display driving circuit 120 at the start timing of the synchronization signal. Can be sent.
  • the start timing of the synchronization signal may be the end timing of the second vertical synchronization signal 270 (or the start timing of the third vertical synchronization signal following the second vertical synchronization signal 270) or the end timing of the light emission synchronization signal 270. It may be timing 295, which is the start timing.
  • the processor 110 displays within a time interval 213 from timing 212 to timing 208 before the reference time 207 from timing 293, which is the timing at which the image transmission can be performed. Based on the state of the signal provided from the driving circuit 120 to the processor 110, it can be identified whether to perform the image transmission at timing 296, which is a timing at which the image transmission can be performed. For example, processor 110 may, in response to the first state of the signal provided to processor 110 from display driver circuit 120 within time interval 213, determine the image at timing 296. It can be identified that transmission is authorized. For example, unlike the illustration in FIG. 2, the processor 110 may, in response to the first state of the signal provided to the processor 110 from the display driving circuit 120 within a time interval 213, Image transmission can also be performed. When the image transmission is performed at timing 296, the display driver circuit 120 refrains from executing for the display according to the second scan 220 of the image 200 shown in FIG. 2 and performs timing 296. The display can be performed upon transmission of the image from.
  • the processor 110 may display within a time interval 215 from timing 208 to timing 294, which is the timing at which the image transmission can be performed, to timing 214 before the reference time 207. Based on the state of the signal provided from the driving circuit 120 to the processor 110, it can be identified whether to perform the image transmission at timing 294, which is a timing at which the image transmission can be performed. For example, processor 110 may, in response to the second state of the signal provided to processor 110 from display driver circuitry 120 within time interval 215, select the image at timing 294. It can be identified that transmission is restricted. For example, the processor 110 may transmit the image for display of the other image on the display panel 140 at the timing 294, even if another image distinct from the image 200 is acquired before the timing 294. ) can be avoided based on the above identification.
  • the display driving circuit 120 displays the image 300 on the display panel 140 based on the first scan 310 of the image 300 received from the processor 110.
  • the signal within the second state such as a time interval 301, may be provided to the processor 110.
  • the time section 301 includes the back porch section (e.g., VBP) of the first vertical synchronization signal 360 and the active section (e.g., the first time period of the image 300) of the first vertical synchronization signal 360. may include a section corresponding to the display according to the scan 310).
  • displaying image 300 on display panel 140 based on first scan 310 of image 300 may be performed in response to the event of the second type.
  • the display driving circuit 120 may identify the event of the second type based on the VSS packet received from the processor 110 before the image 300.
  • the display driving circuit 120 may store the image 300 received from the processor 110 in the GRAM 125.
  • storing image 300 in GRAM 125 may occur while the first scan 310 of image 300 is performed.
  • storing image 300 in GRAM 125 may be effected for display according to the event of the first type.
  • image 300 is stored in GRAM 125, but the display according to first scan 310 of image 300 may be performed by bypassing GRAM 125.
  • the display drive circuit 120 may change the state of the signal from the second state to the first state in response to completion of the first scan 310 of the image 300 for display. You can.
  • the display driving circuit 120 changes the state of the signal from the second state to the first state at timing 302, which is the end timing of the active period of the first vertical synchronization signal 360. You can change it.
  • processor 110 may identify whether to perform image transmission for display of an image following image 300 (e.g., a new image). For example, processor 110 may, based on the state of the signal provided to processor 110 from display driver circuit 120 within time interval 312 from timing 311 to timing 304, It is possible to identify whether to perform the image transmission at timing 303, which is the timing at which the image transmission can be performed.
  • the timing 311 may be a timing before the reference time 305 (e.g., the reference time 207) from the timing 391 (e.g., the start timing of the light emission section 390) at which the image transmission can be performed.
  • the timing 304 may be a timing before the reference time 305 from the timing 303 at which the image transmission can be performed.
  • the processor 110 may identify that the signal provided to the processor 110 from the display driving circuit 120 within the time interval 312 is within the first state within the time interval 306. Based on this, it can be identified that the image transmission from timing 303 is authorized. For example, although transmission of the image from timing 303 is authorized, processor 110 may determine that transmission of the image from timing 303 is based on identifying that there is no new image distinct from image 300. Image transmission may not be performed.
  • the display driving circuit 120 may identify the event of the first type. For example, the display driving circuit 120 may, in response to the event of the first type, change the state from the first state to the second state at timing 304, which is a reference time 305 before timing 303. It can be changed to 2 states.
  • the event of the first type may be identified through at least some of the operations illustrated in FIG. 4 .
  • the display driver circuit 120 may execute the image transmission from the processor 110 at timing 392 while the second scan 320 of the image 300 stored in the GRAM 125 is executed. To reduce this, the state may be changed from the first state to the second state at timing 304.
  • processor 110 may determine timing 392 based on identifying that the state of the signal remains in the second state within the time interval 314 from timing 304 to timing 313. ), it is possible to refrain from performing the image transmission.
  • Timing 313 may be a timing before the reference time 305 from timing 392 .
  • the display driving circuit 120 may perform the display of the image 300 according to the second scan 320 of the image 300 within the active period of the second vertical synchronization signal 370. .
  • processor 110 may perform acquisition 327 of the image 325 while the second scan 320 of the image 300 is executed.
  • Processor 110 may postpone or bypass transmitting 329 of image 325 at timing 392 because the state of the signal remains in the second state within time interval 314. there is.
  • the display driving circuit 120 may change the state from the second state to the first state in response to completion of the second scan 320 of the image 300.
  • the display driving circuit 120 may change the state from the second state to the first state at timing 307.
  • the display driving circuit 120 may maintain the first state changed from the second state at timing 307 based on identifying the absence of the event of the first type.
  • the processor 110 may transmit (329) the image 325 from the timing (308) the signal within the time interval (316) between the timing (313) and the timing (315).
  • the state can be identified.
  • Timing 315 may be a timing prior to reference time 305 from timing 308 .
  • processor 110 may identify that the signal provided to processor 110 from display driver circuit 120 within time interval 316 is within the first state within time interval 317. Based on this, transmitting (329) the image (325) can be performed from timing (308).
  • the display driving circuit 120 may change the state from the first state to the second state at timing 308 based on the image 325 received from the processor 110 at timing 308. You can change it. For example, the display driving circuit 120 displays the image 325 based on performing a scan 330 of the image 325 received from the processor 110 according to the third vertical synchronization signal 380. During display on panel 140, the signal in the second state may be provided to processor 110.
  • the change in the state of the signal may be effected for indication of being effected in response to the event of the first type, and may be effected in response to the event of the second type. It can also be run to display the
  • the implementation of a change in the state of the signal for indication performed in response to the event of the second type may be further illustrated by way of a non-limiting example below with reference to FIGS. 5 and 6.
  • FIG. 5 illustrates an example method of changing the state of a signal provided from a display driving circuit to a processor at the start timing of a scan.
  • Figure 6 illustrates an example method of refraining from performing a display via a graphic random access memory (GRAM) after changing the state of a signal provided to the processor from a display driving circuit before the start timing of the scan.
  • GRAM graphic random access memory
  • the processor 110 determines whether the state of the signal provided to the processor 110 from the display driving circuit 120 is the first state or the second state, as shown in FIG. 2. can be identified.
  • the display driving circuit 120 may perform a time period ( As shown in 501), the signal in the second state may be provided to the processor 110.
  • the time section 501 includes the back porch section (e.g., VBP) of the first vertical synchronization signal 560 and the active section (e.g., scan of the image 500) of the first vertical synchronization signal 560. 510) may include a section corresponding to the indication according to (510).
  • displaying image 500 on display panel 140 based on scan 510 of image 500 may be performed in response to the event of the second type.
  • the display driving circuit 120 may identify the event of the second type based on the VSS packet received from the processor 110 before the image 500.
  • display drive circuit 120 may change the state of the signal from the second state to the first state in response to completion of the scan 510 of the image 500 for display.
  • the display driving circuit 120 may configure the timing 502 between the active period of the first vertical synchronization signal 560 and the front porch period (e.g., VFP) 503 of the first vertical synchronization signal 560. ) (or the start timing 502 of the front porch section 503), the state may be changed from the second state to the first state.
  • display driving circuitry 120 may maintain the state in the first state changed from the second state at timing 502 based on identifying the absence of the event of the first type. .
  • the display driving circuit 120 operates at timing 504 when the image (e.g., a new image) following the image 500 is the end timing of the front porch section 503 of the first vertical synchronization signal 560. Based on identifying that it is not received from the processor 110, the front porch section of the first vertical synchronization signal 560 may be extended. For example, the display driving circuit 120 may obtain the extended front porch section (eg, extended VFP) 518 of the first vertical synchronization signal 560. For example, the length of the extended front porch section 518 of the first vertical synchronization signal 560 may be identified based on the length 591 of the light emission section 590.
  • the extended front porch section eg. extended VFP
  • the length of the extended front porch section 518 of the first vertical synchronization signal 560 may be a multiple of the length 591 of the light emission section 590.
  • a first vertical synchronization signal 560 For the image transmission from the processor 110 to the display driving circuit 120, which may begin, for example, at the start timing of the emission period 590 (e.g., timing 592), a first vertical synchronization signal 560
  • the length of the extended front porch section 518 may be a multiple of the length 591 of the light emitting section 590. However, it is not limited to this.
  • the processor 110 may perform acquisition 525 of the image 520 within the extended front porch section 518 of the first vertical synchronization signal 560. For example, processor 110 may, based on acquiring 525 image 520, execute timing 507 to transmit 530 image 520 at timing 592. The state of the signal can be identified within a time interval 508 from to timing 506. Timing 506 may be a timing before the reference time 505 from timing 592 . For example, processor 110 may transmit image 520 at timing 592 based on identifying that time interval 508 includes a timing where the state of the signal is the first state. (530) can be executed.
  • display driver circuit 120 may change the state from the first state to the second state at timing 592 in response to an image 520 received from processor 110 at timing 592. You can change it.
  • the display driving circuit 120 may scan ( While executing 535), the signal in the second state may be provided to the processor 110.
  • the display driving circuit 120 displays the image 600 on the display panel 140 based on the first scan 610 of the image 600 received from the processor 110
  • the signal within the second state may be provided to the processor 110 as in the time interval 601.
  • the time section 601 includes the back porch section (e.g., VBP) of the first vertical synchronization signal 660 and the active section (e.g., scan of the image 600) of the first vertical synchronization signal 660. 610) may include a section corresponding to the display).
  • displaying image 600 on display panel 140 based on scan 610 of image 600 may be executed in response to the event of the second type.
  • the display driving circuit 120 may identify the event of the second type based on the VSS packet received from the processor 110 before the image 600.
  • the display driving circuit 120 may store the image 600 received from the processor 110 in the GRAM 125 .
  • storing image 600 in GRAM 125 may occur while the first scan 610 of image 600 is executed.
  • storing image 600 in GRAM 125 may be effected for display according to the event of the first type.
  • image 600 is stored in GRAM 125, but the display according to first scan 610 of image 600 may be performed by bypassing GRAM 125.
  • the display driving circuit 120 may change the state of the signal from the second state to the first state in response to completion of the first scan 610 of the image 600. The change from the second state to the first state may be performed at timing 602.
  • the display driving circuit 120 may identify the event of the first type before timing 691. For example, the display driving circuit 120 may, in response to the event of the first type, determine a reference time 681 from timing 691 (e.g., reference time 207, reference time 305, and/or Alternatively, the state may be changed from the first state to the second state at timing 682 before the reference time 505). For example, because the second scan (not shown in FIG. 6) of image 600 is unnoticed (or transparent) to processor 110, display driver circuit 120 may use timing 691 ( Example: At timing 682, which is before the reference time 681 from the start timing of the light emission section 690, the state may be changed from the first state to the second state. For example, timing 682 may be within the front porch period (VFP) of the first vertical synchronization signal 660.
  • VFP front porch period
  • the processor 110 may perform acquisition 617 of the image 615 .
  • Processor 110 determines whether transmitting 619 of image 615 can be performed at timing 691 by determining the signal within the time interval 684 from timing 683 to timing 682. Based on the above status, it can be identified.
  • the timing 683 may be a timing before the reference time 681 from the timing 692 (eg, the start timing of the light emission section 690).
  • processor 110 may identify that the state of the signal provided to processor 110 from display driver circuit 120 within time interval 684 is the first state within time interval 685. Based on this, transmitting (619) the image (615) at timing (691) can be performed.
  • the display driving circuit 120 executes the second scan of the image 600 scheduled based on the timing 691 in response to the image 615 received from the processor 110 at the timing 691. You can refrain from doing (or cancel) doing something.
  • the display driving circuit 120 may perform a scan 620 of image 615 instead of the second scan of image 600 .
  • the display driving circuit 120 may display the image 615 on the display panel 140 based on the scan 620 of the image 615 received from the processor 110. For example, displaying image 615 on display panel 140 based on scan 620 of image 615 may be performed in response to the event of the second type. For example, display driving circuit 120 may identify the event of the second type based on the VSS packet received from processor 110 prior to image 615 .
  • display drive circuitry 120 may change the state of the signal from the second state to the first state in response to completion of the scan 620 of the image 615 for display. .
  • the display driving circuit 120 changes the state of the signal from the second state to the first state at timing 603, which is the end timing of the active period of the second vertical synchronization signal 670. You can.
  • the display driving circuit 120 may maintain the state in the first state changed from the second state at timing 603 based on identifying the absence of the event of the first type. .
  • the processor 110 may perform acquisition 627 of the image 625 .
  • the processor 110 determines whether transmitting 629 of the image 625 can be performed at timing 693 (e.g., the start timing of the emission period 690) from timing 687. Based on the state of the signal within a time interval 688, timing 686 may be identified.
  • Timing 686 may be a timing before the reference time 681 from timing 693.
  • the timing 687 may be a timing before the reference time 681 from the timing 694 (eg, the start timing of the light emission section 690).
  • processor 110 may transmit image 625 at timing 693 based on identifying a time interval 688 that includes a time interval in which the signal is within the first state ( 629) can be executed.
  • the display driving circuit 120 may display the image 625 on the display panel 140 based on the scan 630 of the image 625 received from the processor 110. For example, displaying image 625 on display panel 140 based on scan 630 of image 625 may be performed in response to the event of the second type. For example, display driving circuit 120 may identify the event of the second type based on the VSS packet received from processor 110 prior to image 625 .
  • display drive circuit 120 may change the state of the signal from the second state to the first state in response to completion of the scan 630 of the image 625 for display. .
  • the display driving circuit 120 changes the state of the signal from the second state to the first state at timing 604, which is the end timing of the active period of the third vertical synchronization signal 680. You can.
  • the processor 110 and the display driving circuit 120 may execute the operations illustrated in FIGS. 2 and 5 .
  • the above operations will be illustrated through a non-limiting example below with reference to FIG. 7.
  • Figure 7 shows an example of image transmission to a display drive circuit implemented based on identifying the state of the signal.
  • the processor 110 may identify whether the state of the signal provided to the processor 110 from the display driving circuit 120 is the first state or the second state.
  • the processor 110 in response to the signal in the first state, displays the image 710 through the interface 115 based on the timing 791 of the emission synchronization signal 790. 120).
  • the display driving circuit 120 may change the state from the first state to the second state in response to the image 710 received from the processor 110 based on timing 791. .
  • the display driving circuit 120 may display the image 710 on the display panel 140 based on a first scan of the image 710 received based on timing 791 while displaying the second scan.
  • the signal in the state may be provided to the processor 110.
  • displaying image 710 based on the first scan of image 710 may be executed in response to the event of the second type.
  • the display driving circuit 120 may identify the event of the second type based on the VSS packet received from the processor 110 before the image 710.
  • the display driving circuit 120 may store the image 710 received from the processor 110 in the GRAM 125 .
  • storing image 710 in GRAM 125 may be performed at least partially within at least a portion of the time interval in which the first scan of image 710 is performed.
  • storing an image 710 in GRAM 125 may be effected for the display according to the event of the first type.
  • image 710 is stored in GRAM 125, but the display according to the first scan of image 710 may be performed by bypassing GRAM 125.
  • the display driving circuit 120 may change the state of the signal from the second state to the first state in response to completion of the first scan of the image 710.
  • the display driving circuit 120 may change the state from the second state to the first state at timing 701.
  • the display driving circuit 120 may identify the event of the first type while the signal in the first state is provided to the processor 110.
  • the event of the first type may be identified through at least some of the operations illustrated with reference to FIG. 4 .
  • the display driving circuit 120 may change the state from the first state to the second state in response to the event of the first type.
  • the change from the first state to the second state may occur from timing 702, which is the start timing of the second scan of the image 710 stored in the GRAM 125, to a reference time 703 (e.g. It may be executed at timing 704 before reference time 207, reference time 305, reference time 505, and/or reference time 681).
  • display driver circuit 120 may determine timing 702 to initiate transmission of the image.
  • the state may be changed from the first state to the second state.
  • timing 704 may be within the front porch period or extended front porch period of the vertical sync signal.
  • the processor 110 may recognize a section in which the state of the display driving circuit 120 is unable to receive an image, based on the time section in which the signal is in the second state. there is.
  • the display driving circuit 120 may maintain the state of the signal in the second state while the second scan of the image 710 in the GRAM 125 is performed.
  • display driver circuit 120 may change the state of the signal from the second state to the first state in response to completion of the second scan of image 710 in GRAM 125. there is.
  • the display driving circuit 120 may change the state from the second state to the first state at timing 705.
  • the processor 110 may recognize a section in which the display driving circuit 120 is in a state capable of receiving an image, based on the time section in which the signal is in the first state.
  • the processor 110 in response to the signal in the first state, displays the image 720 through the interface 115 based on the timing 792 of the emission synchronization signal 790. 120).
  • display driving circuit 120 may, in response to an image 720 received from processor 110 based on timing 792, change the state of the signal from the first state to the second state. You can change it.
  • display driver circuit 120 may display image 720 on display panel 140 based on a scan of image 720 received based on timing 792 while displaying image 720 in the second state.
  • the signal may be provided to the processor 110.
  • displaying image 720 based on the scan of image 720 may be performed in response to the event of the second type.
  • the display driving circuit 120 may identify the event of the second type based on the VSS packet received from the processor 110 before the image 720.
  • display driving circuit 120 may change the state of the signal from the second state to the first state in response to completion of the scan of image 720.
  • the display driving circuit 120 may change the state from the second state to the first state at timing 706.
  • the processor 110 in response to the signal in the first state, displays the image 730 through the interface 115 based on the timing 793 of the emission synchronization signal 790. 120).
  • the display driving circuit 120 may change the state of the signal from the first state to the second state in response to the image 730 received from the processor 110 based on timing 793. You can change it.
  • the display driving circuit 120 may display the image 730 on the display panel 140 based on a first scan of the image 730 received based on timing 793 while displaying the second scan.
  • the signal in the state may be provided to the processor 110.
  • displaying image 730 based on the first scan of image 730 may be executed in response to the event of the second type.
  • the display driving circuit 120 may identify the event of the second type based on the VSS packet received from the processor 110 before the image 730 .
  • the display driving circuit 120 may store the image 730 received from the processor 110 in the GRAM 125 .
  • storing image 730 in GRAM 125 may be performed at least partially within at least a portion of the time interval in which the first scan of image 730 is performed.
  • storing an image 730 in GRAM 125 may be effected for the display according to the event of the first type.
  • image 730 is stored in GRAM 125, but the display according to the first scan of image 730 may be performed by bypassing GRAM 125.
  • display driving circuit 120 may change the state of the signal from the second state to the first state in response to completion of the first scan of image 730.
  • the display driving circuit 120 may change the state from the second state to the first state at timing 707.
  • the display driving circuit 120 may identify the event of the first type while the signal in the first state is provided to the processor 110.
  • the event of the first type may be identified through at least some of the operations illustrated with reference to FIG. 4 .
  • the display driving circuit 120 may change the state from the first state to the second state in response to the event of the first type. For example, the change from the first state to the second state may occur from timing 708, which is the start timing of the second scan of the image 730 stored in the GRAM 125, to a timing before the reference time 703. At 711, it can be executed. For example, because the second scan of image 730 is unnoticed (or transparent) to processor 110, display driver circuit 120 may determine timing 708 to initiate transmission of the image. ) (e.g., the timing of the light emission synchronization signal 790) at timing 711 before the reference time 703, the state may be changed from the first state to the second state.
  • timing 708 is the start timing of the second scan of the image 730 stored in the GRAM 125
  • timing 711 may be within the front porch period or extended front porch period of the vertical synchronization signal.
  • the processor 110 may recognize a section in which the state of the display driving circuit 120 is unable to receive an image, based on the time section in which the signal is in the second state. there is.
  • the display driving circuit 120 may maintain the state of the signal in the second state while the second scan of the image 730 in the GRAM 125 is performed.
  • processor 110 identifies whether the state of the signal is the first state or the second state (e.g., level mode), but this is for convenience of explanation. It is for.
  • Processor 110 may identify the change from the second state to the first state to identify whether the image transmission can be performed (eg, edge mode).
  • the display driving circuit 120 may perform the image transmission according to FIGS. 2, 3, 5, 6, and 6. Operations that are at least partially different from the operations illustrated with reference to 7 may be performed.
  • display driver circuit 120 may, in response to completion of the scan of the image, determine the state of the signal. It is possible to change from the second state to the first state. For example, upon processor 110 identifying the change from the second state to the first state, display driver circuit 120 may switch from the second state to the first state while a scan of an image is being performed. It is possible to refrain from changing to state 1 and change from the first state to the second state or maintain the second state. For example, upon processor 110 identifying the change from the second state to the first state, display driver circuit 120 may move the display driver circuit 120 from the second state to the first state in response to completion of the scan of the image.
  • the change from the first state to the second state may be performed.
  • the change from the first state to the second state may be performed from the second state to the first state, for a second change from the second state to the first state following the first change. It may be executed after the first change to the state.
  • the processor 110 may determine whether image transmission is activated at a third timing (e.g., the start timing of the vertical synchronization signal and/or the start timing of the luminescence synchronization signal) from the second state. It is possible to identify whether the change to the first state is included within a time interval between the first timing and the second timing.
  • the first timing may be a timing before a reference time from the fourth timing (e.g., the start timing of the vertical synchronization signal and/or the start timing of the light emission synchronization signal) that can perform image transmission before (or immediately before) the third timing. there is.
  • the second timing may be a timing before the reference time from the third timing.
  • each of the third timing and the fourth timing may be a start timing of a vertical synchronization signal or a start timing of a light emission synchronization signal.
  • the first timing, the second timing, the third timing, the fourth timing, and the time section may be illustrated through non-limiting examples with reference to FIG. 8.
  • FIG. 8 shows an example of an image transmission from a processor to a display drive circuit executed based on identifying a change from a second state of a signal to a first state of a signal.
  • the processor 110 may determine whether image transmission is activated at the timing 804 of the luminescence synchronization signal 800 (and/or the vertical synchronization signal). Timing 803 and the emission synchronization signal from timing 801 to before reference time 802 (e.g., reference time 207, reference time 305, reference time 505, and/or reference time 681). Identify whether a time interval 806 between timing 804 at 800 and timing 805 before reference time 802 includes a timing at which the signal changed from the second state to the first state. You can. For example, processor 110 may transmit the image at timing 804 based on identifying that a time interval 806 includes a change 807 from the second state to the first state. You can see that it is activated.
  • the processor 110 may be configured to determine whether image transmission is activated at timing 808 of the luminescence synchronization signal 800, by timing 805 and timing 808 prior to the reference time 802.
  • a time interval 810 between timings 809 may identify whether the signal includes the timing at which the signal changed from the second state to the first state.
  • processor 110 may configure the image at timing 808 based on identifying that time interval 810 does not include a change 807 from the second state to the first state. It can be identified that transmission is disabled.
  • the above descriptions include, among the processor 110 and the display driving circuit 120, the timing identified (or targeted) by the processor 110 from the processor 110 to the display driving circuit 120. It may be applied for a first mode of performing image transmission (eg, video mode of display serial interface (DSI)).
  • a first mode of performing image transmission eg, video mode of display serial interface (DSI)
  • the display driving circuit 120 is described in more detail below with reference to FIGS. 9, 10, 11, 12, 13, and 14 for a second mode that is distinct from the first mode.
  • the illustrated operations can be performed.
  • the second mode is the display driving circuit 120 from the processor 110 from the timing identified (or targeted) by the display driving circuit 120 among the processor 110 and the display driving circuit 120. It may indicate a mode (e.g., command mode of DSI) for executing transmission of the image.
  • the display driving circuit 120 may provide the signal to the processor 110 for the second mode.
  • the signal for the second mode may be referred to as a tearing effect (TE) signal.
  • the signal may indicate the state of the display driving circuit 120 related to the image transmission.
  • the signal may be in the first state or the second state.
  • the display driving circuit 120 changes the state of the signal from the first state to the second state, or changes the state of the signal from the second state to the second state. It can be changed to the first state.
  • the change from the first state to the second state and the change from the second state to the first state are shown in FIGS. 9, 10, 11, 12, 13, and 13. It can be illustrated in more detail below with reference to 14.
  • FIG. 9 illustrates an example method for changing the state of a signal provided from a display driving circuit to a processor from a second state to a first state for a second mode.
  • display driving circuit 120 may, in response to identifying the image transmission from processor 110 to display driving circuit 120, provide an image to processor 110 from display driving circuit 120.
  • the state of the signal may be set as the second state.
  • the image transmission may be identified based on the 2Ch command.
  • the display driving circuit 120 may include a back porch section (e.g., a vertical back porch section (VBP)) of the vertical synchronization signal 900 for the display driving circuit 120, which is obtained based on the identification of the image transmission. porch))) 901, the state of the signal may be set to the second state by changing the state of the signal from the first state to the second state.
  • VBP vertical back porch section
  • the display driving circuit 120 may determine the state of the signal at the start timing 902 of the vertical synchronization signal 900 for the display driving circuit 120, which is obtained in response to the identification of the image transmission. By changing from the first state to the second state, the state of the signal can be set to the second state.
  • the display driving circuit 120 stores the image 903 received from the processor 110 according to the image transmission in the GRAM 125 based on the second mode, and stores the image 903 received from the processor 110 according to the image transmission in the second mode. Based on this, display according to the scan 904 of the image 903 in the GRAM 125 can be performed within the active section of the vertical synchronization signal 900 for the display driving circuit 120.
  • display drive circuitry 120 may change the state of the signal from the second state to the first state at timing 905 in response to the end (or completion) of scan 904. .
  • timing 905 may be the end timing of the active period of the vertical synchronization signal 900 for the display driving circuit 120.
  • the display driving circuit 120 operates on the processor at timing 906, which is the end timing of the front porch section (e.g., vertical front porch (VFP)) of the vertical synchronization signal 900 for the display driving circuit 120.
  • the front porch section of the vertical synchronization signal 900 for the display driving circuit 120 may be extended.
  • the display driving circuit 120 may obtain an extended front porch section (e.g., extended VFP) 907 of the vertical synchronization signal 900 for the display driving circuit 120 from the timing 906. there is.
  • the display driving circuit 120 may maintain the state in the first state while identifying that the image transmission is not performed.
  • the display driving circuit 120 sets the state to the first state so as to execute the image transmission from each of the timing 908, timing 909, and timing 910 of the light emission section 990. can be maintained.
  • processor 110 may execute the image transmission from timing 908, timing 909, and timing 910, respectively, based on the signal in the first state. It may be possible.
  • FIG. 10 illustrates an example method of changing the state of a signal provided from a display drive circuit to a processor from a first state to a second state upon scan-dependent redisplay of an image in a GRAM for a second mode.
  • display driving circuit 120 may, in response to identifying the image transmission from processor 110 to display driving circuit 120, provide an image to processor 110 from display driving circuit 120.
  • the state of the signal may be set as the second state.
  • the image transmission may be identified based on the 2Ch command.
  • the display driving circuit 120 may include a back porch section (e.g., a vertical back porch section (VBP)) of the vertical synchronization signal 1000 for the display driving circuit 120, which is obtained based on the identification of the image transmission. porch)) 1001, the state of the signal may be set to the second state by changing the state of the signal from the first state to the second state.
  • VBP vertical back porch section
  • the display driving circuit 120 may determine the state of the signal at the start timing 1002 of the vertical synchronization signal 1000 for the display driving circuit 120, which is obtained in response to the identification of the image transmission. By changing from the first state to the second state, the state of the signal can be set to the second state.
  • the display driving circuit 120 stores the image 1003 received from the processor 110 according to the image transmission in the GRAM 125 based on the second mode, and stores the image 1003 received from the processor 110 according to the image transmission in the second mode. Based on this, display according to the scan 1004 of the image 1003 in the GRAM 125 can be performed within the active section of the vertical synchronization signal 1000 for the display driving circuit 120.
  • display driver circuit 120 may change the state of the signal from the second state to the first state at timing 1005 in response to the end (or completion) of scan 1004. .
  • timing 1005 may be the end timing of the active period of the vertical synchronization signal 1000 for the display driving circuit 120.
  • the display driving circuit 120 may obtain the vertical synchronization signal 1050 for the display driving circuit 120 at timing 1006.
  • the vertical synchronization signal 1050 for the display driving circuit 120 is the vertical synchronization signal 1000 for the display driving circuit 120 obtained to display the image 1003 received from the processor 110.
  • the image 1003 may be acquired for re-display.
  • the re-display of the image 1003 may be performed to reduce the occurrence of afterimages on the display panel 140 and/or to reduce the occurrence of flicker on the display panel 140. .
  • the display driving circuit 120 changes the state of the signal from the first state to the second state within the back porch section 1051 of the vertical synchronization signal 1050 for the display driving circuit 120.
  • the status can be changed.
  • the display driving circuit 120 may change the state from the first state to the second state prior to the start of the scan 1014 of the image 1003 in the GRAM 125 for re-display. there is.
  • the display driving circuit 120 operates at timing 1006, which is the starting timing of the vertical synchronization signal 1050 for the display driving circuit 120 (and/or timing 1006 of the light emission section 990).
  • the state may be changed from the first state to the second state.
  • the display driving circuit 120 is in the above state at the start timing 1052 of the scan 1014 (e.g., the starting timing of the active section of the vertical synchronization signal 1050 for the display driving circuit 120). can be changed from the first state to the second state.
  • the change from the first state to the second state may be performed to reduce new images being received during scan 1014.
  • the display drive circuit 120 may perform the re-processing of the image 1003 according to the scan 1014 of the image 1003 in the GRAM 125 while the state of the signal remains in the second state.
  • the display can be executed.
  • display driver circuit 120 may change the state of the signal from the second state to the first state at timing 1055 in response to the end (or completion) of scan 1014.
  • timing 1055 may be the end timing of the active period of the vertical synchronization signal 1050 for the display driving circuit 120.
  • FIG. 11 shows an example of changing the state of a signal based on transmitting an image to a display driving circuit in a second mode and/or re-displaying the image in the second mode.
  • the display driving circuit 120 provides the image 1101 provided from the display driving circuit 120 to the processor 110 in response to the image 1101 received from the processor 110 according to the second mode.
  • the state of the signal may be set as the second state.
  • the display driving circuit 120 stores the image 1101 in the GRAM 125 and displays the image 1101 on the display panel 140 by scanning the image 1101 stored in the GRAM 125. can do.
  • the state of the signal may be maintained in the second state during the scan of image 1101.
  • display driver circuit 120 may, in response to the end (or completion) of the scan of image 1101, change the state of the signal from the second state to the first state at timing 1120. You can change it.
  • the display driving circuit 120 may redisplay the image 1101 to reduce the occurrence of afterimages and/or flicker on the display panel 140.
  • the display driving circuit 120 transmits the image from the processor 110 to the display driving circuit 120 according to the second mode at the timings 1191 of the light emission synchronization signal 1190 indicating the light emission section.
  • the state of the signal is changed from the first state to the second state at the start timing 1121 of the scan of the image 1101 in the GRAM 125 for the re-display of the image 1101.
  • the status can be changed.
  • display drive circuit 120 may perform the re-display of image 1101 based on the scan of image 1101 in GRAM 125 from start timing 1121.
  • display driving circuit 120 may maintain the state of the signal in the second state during the scan of image 1101 in GRAM 125.
  • display drive circuit 120 may, in response to the end (or completion) of the scan of image 1101 in GRAM 125 for the redisplay of image 1101, at timing 1122:
  • the state of the signal may be changed from the second state to the first state.
  • the display driving circuit 120 may maintain the state of the signal in the first state under the condition that the image transmission is not performed and re-display of the image 1101 is not scheduled.
  • display driver circuit 120 may, in response to identifying that image 1102 following image 1101, be received from processor 110 based on the second mode, determine the signal at timing 1123.
  • the state may be changed from the first state to the second state.
  • the display drive circuit 120 stores the image 1102 in the GRAM 125 and displays the image 1102 on the display panel 140 by scanning the image 1102 stored in the GRAM 125. can do.
  • the state of the signal may remain in the second state during the scan of image 1102.
  • display driver circuit 120 may, in response to the end (or completion) of the scan of image 1102, change the state of the signal from the second state to the first state at timing 1124. You can change it.
  • the first state of the signal may be maintained under the condition that no image transmission is performed and no re-display of the image 1102 is scheduled.
  • display driver circuit 120 may, in response to identifying that image 1103 following image 1102, be received from processor 110 based on the second mode, determine the signal at timing 1125.
  • the state may be changed from the first state to the second state.
  • the display driving circuit 120 stores the image 1103 in the GRAM 125 and displays the image 1103 on the display panel 140 by scanning the image 1103 stored in the GRAM 125. can do.
  • the state of the signal may remain in the second state during the scan of image 1103.
  • display driver circuit 120 may, in response to the end (or completion) of the scan of image 1103, change the state of the signal from the second state to the first state at timing 1126. You can change it.
  • the first state of the signal may be maintained under the condition that no image transmission is performed and no re-display of the image 1103 is scheduled.
  • the display driving circuit 120 may maintain the state of the signal in the first state while a new image is not received from the processor 110 based on the second mode. For example, the display drive circuit 120 may regenerate the image 1103 while the image 1103 is maintained on the display panel 140 to reduce the power consumed for display on the display panel 140. It is possible to refrain from performing the display and keep the state of the signal in the first state.
  • the display drive circuit 120 may perform a re-display of the image 1103 by scanning the image 1103 in the GRAM 125 based on the second mode to maintain the image 1103. there is.
  • the display driving circuit 120 may convert the state of the signal to the first state at the start timing 1127 of the scan of the image 1103 in the GRAM 125 for the re-display of the image 1103. It is possible to change to the second state from .
  • display drive circuit 120 may perform the re-display of image 1103 based on the scan of image 1103 in GRAM 125 from start timing 1127.
  • display drive circuit 120 may maintain the state of the signal in the second state during the scan of image 1103 in GRAM 125.
  • FIGS. 9, 10, and 11 describe how processor 110 identifies whether the state of the signal is the first state or the second state for the second mode (e.g., level mode), but the processor 110 may also identify a change from the second state to the first state (eg, edge mode). For example, on the condition that the processor 110 identifies the change from the second state to the first state, the display driving circuit 120 differs at least in part from the descriptions of FIGS. 9 to 11 by:
  • the state of the signal can be changed.
  • the change in state of the signal can be illustrated in more detail below with reference to FIGS. 12, 13, and 14.
  • 12 and 13 illustrate an example method of changing the state of a signal from a display drive circuit to a processor, for the processor to identify a change from a second state to a first state according to the second mode.
  • the display driving circuit 120 displays the image 1201 received from the processor 110 based on the second mode based on the vertical synchronization signal 1200 for the display driving circuit 120. While storing in the GRAM 125 and performing display according to the scan 1202 of the image 1201 in the GRAM 125 based on the second mode, The state of the signal may be maintained in the second state. For example, display driving circuit 120 may change the state of the signal from the second state to the first state at timing 1203 in response to the end (or completion) of scan 1202. For example, the display driving circuit 120 may perform the image transmission from the processor 110 to the display driving circuit 120 at timing 1204 of the light emission period 990, timing 1203 ), the change from the second state to the first state can be performed. For example, the display driving circuit 120 may be configured to: for a change from the second state to the first state to be executed after the change from the second state to the first state at timing 1203, The first state can be changed to the second state.
  • processor 110 may identify that the image transmission at timing 1204 is activated based on the change from the second state to the first state at timing 1203. For example, processor 110 may identify whether the change from the second state to the first state occurs within a reference time interval 1205 prior to the timing 1204 at which the image transmission may occur. and, in response to identifying that the change from the second state to the first state occurs within a reference time interval 1205, it may be identified that the image transmission at timing 1204 is activated.
  • the length of the reference time section 1205 may correspond to (or be equal to) the length of the front porch section (eg, vertical front porch (VFP)) of the vertical synchronization signal 1200.
  • VFP vertical front porch
  • the length of the reference time section 1205 may be longer than the length of the front porch section.
  • the display driving circuit 120 may output the next image 1201 from the processor 110 at timing 1204, which is the end timing of the front porch section of the vertical synchronization signal 1200 for the display driving circuit 120. Based on identifying that the image of is not received, an extended front porch section (eg, extended VFP) 1206 of the vertical synchronization signal 1200 for the display driving circuit 120 can be obtained.
  • extended VFP extended front porch section
  • the display driving circuit 120 may indicate that the image transmission is activated at timing 1207 of the light emission period 990 within the reference time period 1205 prior to timing 1207.
  • the state of the signal may be changed from the second state to the first state.
  • the change from the second state to the first state may be within an extended front porch section 1206 of the vertical synchronization signal 1200 for the display driving circuit 120.
  • the change from the second state to the first state may be performed at timing 1208, which is within a reference time interval 1205 before timing 1207.
  • the display driving circuit 120 may be configured to: for a change from the second state to the first state to be executed after the change from the second state to the first state at timing 1208, The first state can be changed to the second state.
  • processor 110 may, in response to identifying that the change from the second state to the first state occur within a reference time interval 1205 prior to timing 1207, determine timing 1207. It can be identified that the image transmission in is activated.
  • the display drive circuit 120 may maintain the extended front porch section 1206 based on identifying that the image transmission at timing 1207 is not performed.
  • the display driving circuit 120 may indicate that the image transmission is activated at timing 1209 of the light emission period 990 within the reference time period 1205 prior to timing 1209.
  • the state of the signal may be changed from the second state to the first state.
  • the change from the second state to the first state may be within an extended front porch section 1206 of the vertical synchronization signal 1200 for the display driving circuit 120.
  • the change from the second state to the first state may be performed at timing 1210, which is within a reference time interval 1205 before timing 1209.
  • the display driving circuit 120 may be configured to: for a change from the second state to the first state to be executed after the change from the second state to the first state at timing 1210, The first state can be changed to the second state.
  • processor 110 may, in response to identifying that the change from the second state to the first state occur within a reference time interval 1205 prior to timing 1209, determine timing 1209. It can be identified that the image transmission in is activated.
  • the display drive circuit 120 may maintain the extended front porch section 1206 based on identifying that the image transmission at timing 1209 is not performed.
  • the display driving circuit 120 may activate the image transmission at the timing 1211 of the light emission period 990, within the reference time period 1205 before the timing 1211.
  • the state of the signal may be changed from the second state to the first state.
  • the change from the second state to the first state may be within an extended front porch section 1206 of the vertical synchronization signal 1200 for the display driving circuit 120.
  • the change from the second state to the first state may be performed at timing 1212, which is within a reference time interval 1205 prior to timing 1211.
  • the display driving circuit 120 may be configured to: for a change from the second state to the first state to be executed after the change from the second state to the first state at timing 1212, The first state can be changed to the second state.
  • processor 110 may, in response to identifying that the change from the second state to the first state occur within a reference time interval 1205 prior to timing 1211, determine timing 1211. It can be identified that the image transmission in is activated.
  • the display drive circuit 120 may maintain the extended front porch section 1206 based on identifying that the image transmission at timing 1211 is not performed.
  • the display driving circuit 120 may indicate that the image transmission is activated at timing 1213 of the light emission period 990 within the reference time period 1205 prior to timing 1213.
  • the state of the signal may be changed from the second state to the first state.
  • the change from the second state to the first state may be within an extended front porch section 1206 of the vertical synchronization signal 1200 for the display driving circuit 120.
  • the change from the second state to the first state may be performed at timing 1214, which is within a reference time interval 1205 prior to timing 1213.
  • the display driving circuit 120 may be configured to: for a change from the second state to the first state to be executed after the change from the second state to the first state at timing 1214, The first state can be changed to the second state.
  • processor 110 may, in response to identifying that the change from the second state to the first state occur within a reference time interval 1205 prior to timing 1213, determine timing 1213. It can be identified that the image transmission in is activated.
  • the display driving circuit 120 generates the above signal according to the period of the light emission section 990 within a time section in which image scanning is not performed (e.g., the extended front porch section 1206). Changes in state can be performed.
  • the display driving circuit 120 displays the image 1301 received from the processor 110 based on the second mode based on the vertical synchronization signal 1300 for the display driving circuit 120. While storing in the GRAM 125 and performing display according to the scan 1302 of the image 1301 in the GRAM 125 based on the second mode, The state of the signal may be maintained in the second state. For example, display driving circuit 120 may change the state of the signal from the second state to the first state at timing 1303 in response to the end (or completion) of scan 1302. For example, the display driving circuit 120 may perform the image transmission from the processor 110 to the display driving circuit 120 at timing 1304 of the light emission period 990, timing 1303. ), the change from the second state to the first state can be performed. For example, the display driving circuit 120 may configure the first state for a change from the second state to the first state to be executed after the change from the second state to the first state at timing 1303. State 1 can be changed to the second state.
  • processor 110 may identify that the image transmission at timing 1304 is activated based on the change from the second state to the first state at timing 1303. For example, processor 110 may identify whether the change from the second state to the first state occurs within a reference time interval 1305 prior to the timing 1304 at which the image transmission may occur. and, in response to identifying that the change from the second state to the first state occurs within a reference time interval 1305, it may identify that the image transmission at timing 1304 is activated.
  • the length of the reference time section 1305 may correspond to (or be equal to) the length of the front porch section (eg, vertical front porch (VFP)) of the vertical synchronization signal 1300.
  • VFP vertical front porch
  • the length of the reference time section 1305 may be longer than the length of the front porch section.
  • display driver circuit 120 may determine timing 1304 to reduce ghosting and/or flicker on display panel 140 based on identifying that the image transmission is not performed.
  • the vertical synchronization signal 1350 for (120) can be obtained.
  • the display driving circuit 120 may perform redisplay according to the scan 1352 of the image 1301 to reduce the afterimage and/or the flicker.
  • the display driving circuit 120 may maintain the state of the signal in the second state during scan 1352.
  • the display driving circuit 120 may emit a light emission period 990 within the time period 1351 during which the scan 1352 is performed (e.g., the active period of the vertical synchronization signal 1350 for the display driving circuit 120).
  • the state of the signal may be maintained in the second state to indicate that the image transmission at each of timing 1307, timing 1309, and timing 1311 is deactivated. For example, since the change from the second state to the first state does not occur within time interval 1351, processor 110 may use timing 1307, timing 1309, and timing 1311. ) It can be recognized that the image transmission in each is deactivated. For example, processor 110 determines that there is no change from the second state to the first state within a reference time interval 1305 (not shown in Figure 13) prior to timing 1307. Based on identifying, deactivating the image transmission at timing 1307, and deactivating the image transmission from the second state within a reference time interval 1305 (not shown in FIG. 13) prior to timing 1309.
  • display driver circuit 120 may change the state of the signal from the second state to the first state at timing 1314 in response to completion of scan 1352.
  • the change from the second state to the first state at timing 1314 may be within the reference time interval 1305 before timing 1313 of the light emission interval 990.
  • the change from the second state to the first state at timing 1314 may indicate activating the image transmission at timing 1313.
  • FIG. 14 is a signal for a processor to identify a change from a second state to a first state based on transmission of an image to a display drive circuit within a second mode and/or re-display of the image within the second mode. An example of changing the state is shown.
  • the display driving circuit 120 provides the image 1401 provided from the display driving circuit 120 to the processor 110 in response to the image 1401 received from the processor 110 according to the second mode.
  • the state of the signal may be set as the second state.
  • the display driving circuit 120 stores the image 1401 in the GRAM 125 and displays the image 1401 on the display panel 140 by scanning the image 1401 stored in the GRAM 125. can do.
  • the state of the signal may be maintained in the second state during the scan of image 1401.
  • display driver circuit 120 may, in response to the end (or completion) of the scan of image 1401, change the state of the signal from the second state to the first state at timing 1420. You can change it.
  • the timing 1420 is a reference time interval (not shown in FIG. 14) before the timing 1491 of the light emission synchronization signal 1190 (e.g., the reference time interval 1205 and the reference time interval 1305). ) can be within.
  • the change from the second state to the first state at timing 1420 may indicate activating the image transmission at timing 1491.
  • the display driving circuit 120 may be configured for the change from the second state to the first state to be executed after the change from the second state to the first state at timing 1420. , the state of the signal may be changed from the first state to the second state.
  • the display driving circuit 120 may redisplay the image 1401 to reduce the occurrence of afterimages and/or flicker on the display panel 140.
  • the display drive circuit 120 may maintain the state of the signal in the second state during a scan of the image 1401 in the GRAM 125 for the re-display of the image 1401.
  • the display drive circuit 120 may, in response to the end (or completion) of the scan of the image 1401 in the GRAM 125 for the redisplay of the image 1401, at timing 1421:
  • the state of the signal may be changed from the second state to the first state.
  • timing 1421 may be within the reference time interval before timing 1492 of the light emission synchronization signal 1190.
  • the change from the second state to the first state at timing 1421 may indicate activating the image transmission at timing 1492.
  • the display driving circuit 120 may be configured for the change from the second state to the first state to be executed after the change from the second state to the first state at timing 1421.
  • the state of the signal may be changed from the first state to the second state.
  • the display driving circuit 120 may change the state of the signal from the second state to the first state at timing 1422.
  • timing 1422 may be within the reference time interval before timing 1493 of light emission synchronization signal 1190.
  • the change from the second state to the first state at timing 1422 may indicate activating the image transmission at timing 1493.
  • the display driving circuit 120 may be configured for the change from the second state to the first state to be executed after the change from the second state to the first state at timing 1422.
  • the state of the signal may be changed from the first state to the second state.
  • processor 110 may determine that the change from the second state to the first state (e.g., the change from the second state to the first state at timing 1422) occurs at timing 1493. ) Based on identifying execution within the previous reference time interval, the image 1402 may be transmitted to the display driving circuit 120 within the second mode according to timing 1493.
  • the display drive circuit 120 stores the image 1402 in the GRAM 125 and displays the image 1402 on the display panel 140 by scanning the image 1402 stored in the GRAM 125. can do.
  • the state of the signal may be maintained in the second state during the scan of image 1402.
  • display driver circuit 120 may, in response to the end (or completion) of the scan of image 1402, change the state of the signal from the second state to the first state at timing 1423. You can change it.
  • timing 1423 may be within the reference time interval before timing 1494 of the emission synchronization signal 1190.
  • the change from the second state to the first state at timing 1423 may indicate activating the image transmission at timing 1494.
  • the display driving circuit 120 may be configured for the change from the second state to the first state to be executed after the change from the second state to the first state at timing 1423. , the state of the signal may be changed from the first state to the second state.
  • the display driving circuit 120 may change the state of the signal from the second state to the first state at timing 1424.
  • timing 1424 may be within the reference time interval before timing 1495 of light emission synchronization signal 1190.
  • the change from the second state to the first state at timing 1424 may indicate activating the image transmission at timing 1495.
  • the display driving circuit 120 may be configured for the change from the second state to the first state to be executed after the change from the second state to the first state at timing 1424.
  • the state of the signal may be changed from the first state to the second state.
  • the display driving circuit 120 may change the state of the signal from the second state to the first state at timing 1425.
  • timing 1425 may be within the reference time interval before timing 1496 of light emission synchronization signal 1190.
  • the change from the second state to the first state at timing 1425 may indicate activating the image transmission at timing 1496.
  • the display driving circuit 120 may be configured for the change from the second state to the first state to be executed after the change from the second state to the first state at timing 1425.
  • the state of the signal may be changed from the first state to the second state.
  • the display driving circuit 120 may change the state of the signal from the second state to the first state at timing 1426.
  • timing 1426 may be within the reference time interval before timing 1497 of light emission synchronization signal 1190.
  • the change from the second state to the first state at timing 1426 may indicate activating the image transmission at timing 1497.
  • the display driving circuit 120 may be configured to be configured for the change from the second state to the first state to be executed after the change from the second state to the first state at timing 1426.
  • the state of the signal may be changed from the first state to the second state.
  • processor 110 may determine that the change from the second state to the first state (e.g., the change from the second state to the first state at timing 1426) occurs at timing 1497. ) Based on identifying execution within the previous reference time interval, the image 1403 may be transmitted to the display driving circuit 120 within the second mode according to timing 1497.
  • the display driving circuit 120 stores the image 1403 in the GRAM 125 and displays the image 1403 on the display panel 140 by scanning the image 1403 stored in the GRAM 125. can do.
  • the state of the signal may be maintained in the second state during the scan of image 1403.
  • display driver circuit 120 may, in response to the end (or completion) of the scan of image 1403, change the state of the signal from the second state to the first state at timing 1427. You can change it.
  • timing 1427 may be within the reference time interval before timing 1498 of light emission synchronization signal 1190.
  • the change from the second state to the first state at timing 1427 may indicate activating the image transmission at timing 1498.
  • the display driving circuit 120 may be configured for the change from the second state to the first state to be executed after the change from the second state to the first state at timing 1427. , the state of the signal may be changed from the first state to the second state.
  • the display drive circuit 120 may regenerate the image 1403 while the image 1403 is maintained on the display panel 140 to reduce the power consumed for display on the display panel 140. You may refrain from carrying out the display.
  • the display driving circuit 120 may timing the change from the second state to the first state at each of timing 1423, timing 1424, timing 1425, and timing 1426. It can run during the time 1430 between timing 1428 and timing 1429.
  • the display driving circuit 120 may repeatedly perform the change from the second state to the first state while the image 1403 is maintained on the display panel 140.
  • the display driving circuit 120 may change the state of the signal from the second state to the first state at timing 1429.
  • timing 1429 may be within the reference time interval before timing 1499 of light emission synchronization signal 1190.
  • the change from the second state to the first state at timing 1429 may indicate activating the image transmission at timing 1499.
  • the display driving circuit 120 may be configured for the change from the second state to the first state to be executed after the change from the second state to the first state at timing 1429.
  • the state of the signal may be changed from the first state to the second state.
  • display drive circuit 120 may configure GRAM 125 according to the second mode to maintain image 1403 based on identifying that the image transmission from timing 1499 is not performed. By scanning the image 1403 within, re-display of the image 1403 can be performed. For example, display drive circuit 120 may maintain the state of the signal in the second state based on the scan of image 1403 in GRAM 125 for the re-display of image 1403. You can.
  • the signal provided from the display driving circuit 120 to the processor 110 may indicate a state of the display driving circuit 120 related to display on the display panel 140.
  • the electronic device 100 can provide enhanced quality services through the display 105 using the signal.
  • FIG. 15 is a block diagram of an electronic device 1501 in a network environment 1500, according to various embodiments.
  • the electronic device 1501 communicates with the electronic device 1502 through a first network 1598 (e.g., a short-range wireless communication network) or a second network 1599. It is possible to communicate with at least one of the electronic device 1504 or the server 1508 through (e.g., a long-distance wireless communication network).
  • the electronic device 1501 may communicate with the electronic device 1504 through the server 1508.
  • the electronic device 1501 includes a processor 1520, a memory 1530, an input module 1550, an audio output module 1555, a display module 1560, an audio module 1570, and a sensor module ( 1576), interface (1577), connection terminal (1578), haptic module (1579), camera module (1580), power management module (1588), battery (1589), communication module (1590), subscriber identification module (1596) , or may include an antenna module 1597.
  • a sensor module 1576
  • interface e.g, connection terminal 1578
  • haptic module (1579
  • camera module (1580
  • power management module (1588
  • battery 1589
  • communication module e.g., subscriber identification module (1596)
  • subscriber identification module subscriber identification module
  • the electronic device 1501 includes a processor 1520, a memory 1530, an input module 1550, an audio output module 1555, a display module 1560, an audio module 1570, and a sensor module ( 1576), interface (1577), connection terminal (1578), haptic module (1579), camera module (15
  • the processor 1520 executes software (e.g., program 1540) to operate at least one other component (e.g., hardware or software component) of the electronic device 1501 connected to the processor 1520. It can be controlled and various data processing or calculations can be performed. According to one embodiment, as at least part of the data processing or computation, the processor 1520 stores commands or data received from another component (e.g., the sensor module 1576 or the communication module 1590) in the volatile memory 1532. The commands or data stored in the volatile memory 1532 can be processed, and the resulting data can be stored in the non-volatile memory 1534.
  • software e.g., program 1540
  • the processor 1520 stores commands or data received from another component (e.g., the sensor module 1576 or the communication module 1590) in the volatile memory 1532.
  • the commands or data stored in the volatile memory 1532 can be processed, and the resulting data can be stored in the non-volatile memory 1534.
  • the processor 1520 may include a main processor 1521 (e.g., a central processing unit or an application processor) or an auxiliary processor 1523 that can operate independently or together (e.g., a graphics processing unit, a neural network processing unit ( It may include a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor).
  • a main processor 1521 e.g., a central processing unit or an application processor
  • auxiliary processor 1523 e.g., a graphics processing unit, a neural network processing unit ( It may include a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor.
  • the electronic device 1501 includes a main processor 1521 and a auxiliary processor 1523
  • the auxiliary processor 1523 may be set to use lower power than the main processor 1521 or be specialized for a designated function. You can.
  • the auxiliary processor 1523 may be implemented separately from the main processor 1521 or as part of it.
  • the auxiliary processor 1523 may, for example, act on behalf of the main processor 1521 while the main processor 1521 is in an inactive (e.g., sleep) state, or while the main processor 1521 is in an active (e.g., application execution) state. ), together with the main processor 1521, at least one of the components of the electronic device 1501 (e.g., the display module 1560, the sensor module 1576, or the communication module 1590) At least some of the functions or states related to can be controlled.
  • co-processor 1523 e.g., image signal processor or communication processor
  • may be implemented as part of another functionally related component e.g., camera module 1580 or communication module 1590. there is.
  • the auxiliary processor 1523 may include a hardware structure specialized for processing artificial intelligence models.
  • Artificial intelligence models can be created through machine learning. For example, such learning may be performed in the electronic device 1501 itself on which the artificial intelligence model is performed, or may be performed through a separate server (e.g., server 1508).
  • Learning algorithms may include, for example, supervised learning, unsupervised learning, semi-supervised learning, or reinforcement learning, but It is not limited.
  • An artificial intelligence model may include multiple artificial neural network layers.
  • Artificial neural networks include deep neural network (DNN), convolutional neural network (CNN), recurrent neural network (RNN), restricted boltzmann machine (RBM), belief deep network (DBN), bidirectional recurrent deep neural network (BRDNN), It may be one of deep Q-networks or a combination of two or more of the above, but is not limited to the examples described above.
  • artificial intelligence models may additionally or alternatively include software structures.
  • the memory 1530 may store various data used by at least one component (eg, the processor 1520 or the sensor module 1576) of the electronic device 1501. Data may include, for example, input data or output data for software (e.g., program 1540) and instructions related thereto.
  • Memory 1530 may include volatile memory 1532 or non-volatile memory 1534.
  • the program 1540 may be stored as software in the memory 1530 and may include, for example, an operating system 1542, middleware 1544, or an application 1546.
  • the input module 1550 may receive commands or data to be used in a component of the electronic device 1501 (e.g., the processor 1520) from outside the electronic device 1501 (e.g., a user).
  • the input module 1550 may include, for example, a microphone, mouse, keyboard, keys (eg, buttons), or digital pen (eg, stylus pen).
  • the sound output module 1555 may output sound signals to the outside of the electronic device 1501.
  • the sound output module 1555 may include, for example, a speaker or receiver. Speakers can be used for general purposes such as multimedia playback or recording playback.
  • the receiver can be used to receive incoming calls. According to one embodiment, the receiver may be implemented separately from the speaker or as part of it.
  • the display module 1560 can visually provide information to the outside of the electronic device 1501 (eg, a user).
  • the display module 1560 may include, for example, a display, a hologram device, or a projector, and a control circuit for controlling the device.
  • the display module 1560 may include a touch sensor configured to detect a touch, or a pressure sensor configured to measure the intensity of force generated by the touch.
  • the audio module 1570 can convert sound into an electrical signal or, conversely, convert an electrical signal into sound. According to one embodiment, the audio module 1570 acquires sound through the input module 1550, the sound output module 1555, or an external electronic device (e.g., directly or wirelessly connected to the electronic device 1501). Sound may be output through an electronic device 1502 (e.g., speaker or headphone).
  • an electronic device 1502 e.g., speaker or headphone
  • the sensor module 1576 detects the operating state (e.g., power or temperature) of the electronic device 1501 or the external environmental state (e.g., user state) and generates an electrical signal or data value corresponding to the detected state. can do.
  • the sensor module 1576 includes, for example, a gesture sensor, a gyro sensor, an air pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a proximity sensor, a color sensor, an IR (infrared) sensor, a biometric sensor, It may include a temperature sensor, humidity sensor, or light sensor.
  • the interface 1577 may support one or more designated protocols that can be used to connect the electronic device 1501 directly or wirelessly with an external electronic device (e.g., the electronic device 1502).
  • the interface 1577 may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, an SD card interface, or an audio interface.
  • HDMI high definition multimedia interface
  • USB universal serial bus
  • SD card interface Secure Digital Card
  • connection terminal 1578 may include a connector through which the electronic device 1501 can be physically connected to an external electronic device (eg, the electronic device 1502).
  • the connection terminal 1578 may include, for example, an HDMI connector, a USB connector, an SD card connector, or an audio connector (eg, a headphone connector).
  • the haptic module 1579 can convert electrical signals into mechanical stimulation (e.g., vibration or movement) or electrical stimulation that the user can perceive through tactile or kinesthetic senses.
  • the haptic module 1579 may include, for example, a motor, a piezoelectric element, or an electrical stimulation device.
  • the camera module 1580 can capture still images and moving images.
  • the camera module 1580 may include one or more lenses, image sensors, image signal processors, or flashes.
  • the power management module 1588 can manage power supplied to the electronic device 1501.
  • the power management module 1588 may be implemented as at least a part of, for example, a power management integrated circuit (PMIC).
  • PMIC power management integrated circuit
  • the battery 1589 may supply power to at least one component of the electronic device 1501.
  • the battery 1589 may include, for example, a non-rechargeable primary cell, a rechargeable secondary cell, or a fuel cell.
  • the communication module 1590 provides a direct (e.g., wired) communication channel or a wireless communication channel between the electronic device 1501 and an external electronic device (e.g., the electronic device 1502, the electronic device 1504, or the server 1508). It can support establishment and communication through established communication channels.
  • the communication module 1590 operates independently of the processor 1520 (e.g., an application processor) and may include one or more communication processors that support direct (e.g., wired) communication or wireless communication.
  • the communication module 1590 may be a wireless communication module 1592 (e.g., a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module) or a wired communication module 1594 (e.g., : LAN (local area network) communication module, or power line communication module) may be included.
  • a wireless communication module 1592 e.g., a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module
  • GNSS global navigation satellite system
  • a wired communication module 1594 e.g., : LAN (local area network) communication module, or power line communication module
  • the corresponding communication module is a first network 1598 (e.g., a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)) or a second network 1599 (e.g., legacy It may communicate with an external electronic device 1504 through a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network
  • the wireless communication module 1592 uses subscriber information (e.g., International Mobile Subscriber Identifier (IMSI)) stored in the subscriber identification module 1596 to communicate within a communication network such as the first network 1598 or the second network 1599.
  • subscriber information e.g., International Mobile Subscriber Identifier (IMSI)
  • IMSI International Mobile Subscriber Identifier
  • the wireless communication module 1592 may support 5G networks and next-generation communication technologies after 4G networks, for example, NR access technology (new radio access technology).
  • NR access technology provides high-speed transmission of high-capacity data (eMBB (enhanced mobile broadband)), minimization of terminal power and access to multiple terminals (mMTC (massive machine type communications)), or high reliability and low latency (URLLC (ultra-reliable and low latency). -latency communications)) can be supported.
  • the wireless communication module 1592 may support high frequency bands (e.g., mmWave bands), for example, to achieve high data rates.
  • the wireless communication module 1592 uses various technologies to secure performance in high frequency bands, for example, beamforming, massive array multiple-input and multiple-output (MIMO), and full-dimensional multiplexing. It can support technologies such as input/output (FD-MIMO: full dimensional MIMO), array antenna, analog beam-forming, or large scale antenna.
  • the wireless communication module 1592 may support various requirements specified in the electronic device 1501, an external electronic device (e.g., electronic device 1504), or a network system (e.g., second network 1599).
  • the wireless communication module 1592 supports peak data rate (e.g., 20 Gbps or more) for realizing eMBB, loss coverage (e.g., 164 dB or less) for realizing mmTC, or U-plane latency (e.g., 164 dB or less) for realizing URLLC.
  • peak data rate e.g., 20 Gbps or more
  • loss coverage e.g., 164 dB or less
  • U-plane latency e.g., 164 dB or less
  • the antenna module 1597 may transmit or receive signals or power to or from the outside (e.g., an external electronic device).
  • the antenna module 1597 may include an antenna including a radiator including a conductor or a conductive pattern formed on a substrate (eg, PCB).
  • the antenna module 1597 may include a plurality of antennas (eg, an array antenna).
  • at least one antenna suitable for the communication method used in the communication network such as the first network 1598 or the second network 1599, is connected to the plurality of antennas by, for example, the communication module 1590.
  • the communication module 1590 can be selected Signals or power may be transmitted or received between the communication module 1590 and an external electronic device through the selected at least one antenna.
  • other components eg, radio frequency integrated circuit (RFIC) may be additionally formed as part of the antenna module 1597.
  • RFIC radio frequency integrated circuit
  • antenna module 1597 may form a mmWave antenna module.
  • a mmWave antenna module includes: a printed circuit board, an RFIC disposed on or adjacent to a first side (e.g., bottom side) of the printed circuit board and capable of supporting a designated high frequency band (e.g., mmWave band); And a plurality of antennas (e.g., array antennas) disposed on or adjacent to the second side (e.g., top or side) of the printed circuit board and capable of transmitting or receiving signals in the designated high frequency band. can do.
  • a mmWave antenna module includes: a printed circuit board, an RFIC disposed on or adjacent to a first side (e.g., bottom side) of the printed circuit board and capable of supporting a designated high frequency band (e.g., mmWave band); And a plurality of antennas (e.g., array antennas) disposed on or adjacent to the second side (e.g., top or side) of
  • peripheral devices e.g., bus, general purpose input and output (GPIO), serial peripheral interface (SPI), or mobile industry processor interface (MIPI)
  • signal e.g. commands or data
  • commands or data may be transmitted or received between the electronic device 1501 and the external electronic device 1504 through the server 1508 connected to the second network 1599.
  • Each of the external electronic devices 1502 or 1504 may be of the same or different type as the electronic device 1501.
  • all or part of the operations performed in the electronic device 1501 may be executed in one or more of the external electronic devices 1502, 1504, or 1508.
  • the electronic device 1501 may perform the function or service instead of executing the function or service on its own.
  • one or more external electronic devices may be requested to perform at least part of the function or service.
  • One or more external electronic devices that have received the request may execute at least part of the requested function or service, or an additional function or service related to the request, and transmit the result of the execution to the electronic device 1501.
  • the electronic device 1501 may process the result as is or additionally and provide it as at least part of a response to the request.
  • cloud computing distributed computing, mobile edge computing (MEC), or client-server computing technology can be used.
  • the electronic device 1501 may provide an ultra-low latency service using, for example, distributed computing or mobile edge computing.
  • the external electronic device 1504 may include an Internet of Things (IoT) device.
  • Server 1508 may be an intelligent server using machine learning and/or neural networks.
  • the external electronic device 1504 or server 1508 may be included in the second network 1599.
  • the electronic device 1501 may be applied to intelligent services (e.g., smart home, smart city, smart car, or healthcare) based on 5G communication technology and IoT-related technology.
  • FIG. 16 is a block diagram 1600 of a display module 1560, according to various embodiments.
  • the display module 1560 may include a display 1610 and a display driver IC (DDI) 1630 for controlling the display 1610.
  • the DDI 1630 may include an interface module 1631, a memory 1633 (eg, buffer memory), an image processing module 1635, and/or a mapping module 1637.
  • the various modules 1631, 1635, and 1637 may include various processing circuits and/or executable program instructions.
  • the DDI 1630 transmits image information, including image data or image control signals corresponding to commands for controlling the image data, to other components of the electronic device 1501 through the interface module 1631. It can be received from.
  • the image information is stored in the processor 1520 (e.g., the main processor 1521 (e.g., an application processor) or the auxiliary processor 1523 (e.g., an application processor) that operates independently of the functions of the main processor 1521 ( For example: a graphics processing unit).
  • the DDI 1630 can communicate with the touch circuit 1650 or the sensor module 1576, etc. through the interface module 1631.
  • the DDI 1630 can communicate with the touch circuit 1650 or the sensor module 1576, etc. At least a portion of the received image information may be stored, for example, in frame units, in the memory 1633.
  • the image processing module 1635 may, for example, store at least a portion of the image data in accordance with the characteristics or characteristics of the image data. Preprocessing or postprocessing (e.g., resolution, brightness, or size adjustment) may be performed based at least on the characteristics of the display 1610.
  • the mapping module 1637 performs preprocessing or postprocessing through the image processing module 1635.
  • a voltage value or current value corresponding to the image data may be generated. According to one embodiment, the generation of the voltage value or current value may be performed using, for example, properties of pixels of the display 1610 (e.g., an arrangement of pixels ( RGB stripe or pentile structure), or the size of each subpixel). At least some pixels of the display 1610 may be performed at least in part based on, for example, the voltage value or the current value.
  • visual information eg, text, image, or icon
  • corresponding to the image data may be displayed through the display 1610.
  • the display module 1560 may further include a touch circuit 1650.
  • the touch circuit 1650 may include a touch sensor 1651 and a touch sensor IC 1653 for controlling the touch sensor 1651.
  • the touch sensor IC 1653 may control the touch sensor 1651 to detect a touch input or hovering input for a specific location on the display 1610.
  • the touch sensor IC 1653 may detect a touch input or hovering input by measuring a change in a signal (e.g., voltage, light amount, resistance, or charge amount) for a specific position of the display 1610.
  • the touch sensor IC 1653 may provide information (e.g., location, area, pressure, or time) about the detected touch input or hovering input to the processor 1520.
  • At least a portion of the touch circuit 1650 (e.g., touch sensor IC 1653) is disposed as part of the display driver IC 1630, the display 1610, or outside the display module 1560. It may be included as part of other components (e.g., auxiliary processor 1523).
  • the display module 1560 may further include at least one sensor (eg, a fingerprint sensor, an iris sensor, a pressure sensor, or an illumination sensor) of the sensor module 1576, or a control circuit therefor.
  • the at least one sensor or a control circuit therefor may be embedded in a part of the display module 1560 (eg, the display 1610 or the DDI 1630) or a part of the touch circuit 1650.
  • the sensor module 1576 embedded in the display module 1560 includes a biometric sensor (e.g., a fingerprint sensor)
  • the biometric sensor records biometric information associated with a touch input through a portion of the display 1610. (e.g. fingerprint image) can be acquired.
  • the pressure sensor may acquire pressure information associated with a touch input through part or the entire area of the display 1610. You can.
  • the touch sensor 1651 or the sensor module 1576 may be disposed between pixels of a pixel layer of the display 1610, or above or below the pixel layer.
  • the electronic device may include a processor, a display driving circuit including a memory, and a display 105 including a display panel.
  • the display driving circuit may be configured to identify an event for display on the display panel.
  • the display driving circuit in response to the event of the first type executing the display via the memory, determines the state of a signal provided from the display driving circuit to the processor to determine the state of the signal provided to the processor to determine the state of the scan for the display. At a timing before the reference time from the start timing, it may be configured to change from a first state indicating enabling image transmission to the display driving circuit to a second state indicating disabling the image transmission.
  • the display driving circuit is configured to change the state, at the start timing, from the first state to the second state in response to the event of the second type that executes the display by bypassing the memory. It can be configured to change to .
  • the display driving circuit may be configured to change the state from the second state to the first state in response to completion of the scan performed in response to the event of the first type. You can.
  • the display driving circuit may be configured to change the state from the second state to the first state in response to completion of the scan performed in response to the event of the second type. there is.
  • the timing may be within a front porch section of the vertical synchronization signal for the display driving circuit or an extended front porch section of the vertical synchronization signal.
  • the event of the first type may be identified based on the refresh rate for the display.
  • the event of the first type may be identified based on the refresh rate for at least one display on the display panel performed prior to the display.
  • the event of the first type may be identified based on a control command indicating activating the memory or storing an image from the processor in the memory.
  • the event of the second type may be identified based on a vertical sync start (VSS) packet received before the image received from the processor for the display.
  • VSS vertical sync start
  • the processor may be configured to identify the state of the signal provided from the display driving circuit. According to one embodiment, the processor may be configured to execute the image transmission in response to a start timing of a synchronization signal for the image transmission, based on the signal in the first state. According to one embodiment, the processor may be configured to postpone transmitting the image while the signal in the second state is provided.
  • the processor is configured to, based on identifying that the state changes from the second state to the first state, at the start timing of the synchronization signal while the signal in the second state is provided. and may be configured to perform postponed transmission of the image.
  • the synchronization signal may be a vertical synchronization signal or a light emission synchronization signal.
  • the display driving circuit may be configured to change the state from the second state to the first state based on the timing of the synchronization signal for the image transmission while the display is not performed. You can.
  • the processor may be configured to execute the image transmission at the timing of the synchronization signal in response to the change from the second state to the first state.
  • the display driving circuit may be configured to provide the signal to the processor based on a refresh rate for the display that is lower than a reference refresh rate. According to one embodiment, the display driving circuit may be configured to stop providing the signal to the processor based on the refresh rate being greater than or equal to the reference refresh rate.
  • the memory may be deactivated while providing the signal to the processor 110.
  • the electronic device may include a processor, a display driving circuit including a memory, and a display including a display panel.
  • the display driving circuit is configured to provide a signal in a second state to the processor indicating deactivation of image transmission to the display driving circuit while displaying an image received from the processor on the display panel. It can be configured.
  • the display driving circuit may be configured to store the image received from the processor in the memory.
  • the signal may be configured to change a state from the second state to a first state indicating activating transmission of the image.
  • the display driving circuit is configured to change the state from the first state to the second state at a timing before a reference time from the start timing of the second scan of the image stored in the memory. It can be.
  • the timing may be within a front porch section of the vertical synchronization signal for the display driving circuit or an extended front porch section of the vertical synchronization signal.
  • the processor may be configured to identify the state of the signal provided from the display driving circuit. According to one embodiment, the processor may be configured to execute the image transmission in response to a start timing of a synchronization signal for the image transmission while the signal in the first state is provided. According to one embodiment, the processor may be configured to postpone transmitting the image while the signal in the second state is provided.
  • the processor may be configured to acquire another image that is distinct from the image and delay transmitting the other image to the display driving circuit while the signal in the second state is provided. there is. According to one embodiment, the processor may be configured to transmit the different image to the display driving circuit at the start timing of the synchronization signal in response to the signal in the first state changed from the second state. there is.
  • the display driving circuit may be configured to change the state from the second state to the first state in response to completion of the second scan.
  • the processor obtains another image distinct from the image before the change from the second state to the first state executed in response to the completion of the second scan, and and may be configured to delay transmitting an image to the display drive circuit.
  • the processor based on identifying the change from the second state to the first state executed in response to the completion of the second scan, sends the different image to the display driving circuit. It can be configured to transmit to.
  • Electronic devices may be of various types.
  • Electronic devices may include, for example, portable communication devices (eg, smartphones), computer devices, portable multimedia devices, portable medical devices, cameras, wearable devices, home appliances, etc.
  • Electronic devices according to embodiments of this document are not limited to the above-described devices.
  • first, second, or first or second may be used simply to distinguish one component from another, and to refer to that component in other respects (e.g., importance or order) is not limited.
  • One (e.g., first) component is said to be “coupled” or “connected” to another (e.g., second) component, with or without the terms “functionally” or “communicatively.”
  • any of the components can be connected to the other components directly (e.g. wired), wirelessly, or through a third component.
  • module used in various embodiments of this document may include a unit implemented with hardware, software, firmware, or a combination thereof, for example, terms such as logic, logic block, component, or circuit. Can be used interchangeably with .
  • a module may be an integrated part or a minimum unit of the parts or a part thereof that performs one or more functions.
  • the module may be implemented in the form of an application-specific integrated circuit (ASIC).
  • ASIC application-specific integrated circuit
  • Various embodiments of the present document are one or more instructions stored in a storage medium (e.g., built-in memory 1536 or external memory 1538) that can be read by a machine (e.g., electronic device 1501). It may be implemented as software (e.g., program 1540) including these.
  • a processor e.g., processor 1520 of a device (e.g., electronic device 1501) may call at least one command among one or more commands stored from a storage medium and execute it. This allows the device to be operated to perform at least one function according to the at least one instruction called.
  • the one or more instructions may include code generated by a compiler or code that can be executed by an interpreter.
  • a storage medium that can be read by a device may be provided in the form of a non-transitory storage medium.
  • 'non-transitory' means that the storage medium is a tangible device and may not contain signals (e.g. electromagnetic waves). This term refers to cases where data is semi-permanently stored in the storage medium and temporary It does not distinguish between cases where it is stored as .
  • Computer program products are commodities and can be traded between sellers and buyers.
  • the computer program product may be distributed in the form of a machine-readable storage medium (e.g. compact disc read only memory (CD-ROM)) or through an application store (e.g. Play StoreTM) or on two user devices (e.g. It can be distributed (e.g. downloaded or uploaded) directly between smart phones) or online.
  • a machine-readable storage medium e.g. compact disc read only memory (CD-ROM)
  • an application store e.g. Play StoreTM
  • two user devices e.g. It can be distributed (e.g. downloaded or uploaded) directly between smart phones) or online.
  • at least a portion of the computer program product may be at least temporarily stored or temporarily created in a machine-readable storage medium, such as the memory of a manufacturer's server, an application store's server, or a relay server.
  • each component (e.g., module or program) of the above-described components may include a single or plural entity, and some of the plurality of entities may be separately placed in other components. there is.
  • one or more of the components or operations described above may be omitted, or one or more other components or operations may be added.
  • multiple components eg, modules or programs
  • the integrated component may perform one or more functions of each component of the plurality of components identically or similarly to those performed by the corresponding component of the plurality of components prior to the integration. .
  • operations performed by a module, program, or other component may be executed sequentially, in parallel, iteratively, or heuristically, or one or more of the operations may be executed in a different order, or omitted. Alternatively, one or more other operations may be added.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

전자 장치(electronic device)가 제공된다. 상기 전자 장치는, 프로세서를 포함할 수 있다. 상기 전자 장치는, 메모리를 포함하는 디스플레이 구동 회로와 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 상기 디스플레이 구동 회로는, 상기 디스플레이 패널 상에서의 표시를 위한 이벤트를 식별하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 메모리를 통해 상기 표시를 실행하는 제1 유형의 상기 이벤트에 응답하여, 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를, 상기 표시를 위한 스캔의 시작 타이밍으로부터 기준 시간 이전의 타이밍에서, 상기 디스플레이 구동 회로로의 이미지 송신을 활성화(enable)함을 나타내는 제1 상태로부터 상기 이미지 송신을 비활성화(disable)함을 나타내는 제2 상태로 변경하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 메모리를 우회함으로써 상기 표시를 실행하는 제2 유형의 상기 이벤트에 응답하여, 상기 상태를, 상기 시작 타이밍에서, 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 구성될 수 있다.

Description

프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법
본 개시는, 프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법에 관한 것이다.
전자 장치(electronic device)는, 디스플레이 패널을 포함할 수 있다. 예를 들면, 상기 전자 장치는, 상기 디스플레이 패널과 작동적으로(operably 또는 operatively) 결합된, 디스플레이 구동 회로를 포함할 수 있다. 예를 들면, 상기 디스플레이 구동 회로는, 상기 전자 장치의 프로세서로부터 획득된 이미지를 상기 디스플레이 패널 상에서 표시할 수 있다.
상술한 정보는 본 개시에 대한 이해를 돕기 위한 목적으로 하는 배경 기술(related art)로 제공될 수 있다. 상술한 내용 중 어느 것도 본 개시와 관련된 종래 기술(prior art)로서 적용될 수 있는지에 대하여 어떠한 주장이나 결정이 제기되지 않는다.
전자 장치(electronic device)가 제공된다. 상기 전자 장치는, 프로세서를 포함할 수 있다. 상기 전자 장치는, 메모리를 포함하는 디스플레이 구동 회로와 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 상기 디스플레이 구동 회로는, 상기 디스플레이 패널 상에서의 표시를 위한 이벤트를 식별하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 메모리를 통해 상기 표시를 실행하는 제1 유형의 상기 이벤트에 응답하여, 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를, 상기 표시를 위한 스캔의 시작 타이밍으로부터 기준 시간 이전의 타이밍에서, 상기 디스플레이 구동 회로로의 이미지 송신을 활성화(enable)함을 나타내는 제1 상태로부터 상기 이미지 송신을 비활성화(disable)함을 나타내는 제2 상태로 변경하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 메모리를 우회함으로써 상기 표시를 실행하는 제2 유형의 상기 이벤트에 응답하여, 상기 상태를, 상기 시작 타이밍에서, 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 구성될 수 있다.
전자 장치가 제공된다. 상기 전자 장치는 프로세서를 포함할 수 있다. 상기 전자 장치는 메모리를 포함하는 디스플레이 구동 회로와 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 상기 디스플레이 구동 회로는, 상기 프로세서로부터 수신되는 이미지를 상기 디스플레이 패널 상에서 표시하는 동안 상기 디스플레이 구동 회로로의 이미지 송신을 비활성화함을 나타내는 제2 상태 내의 신호를 상기 프로세서에게 제공하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 프로세서로부터 수신되는 상기 이미지를 상기 메모리 내에 저장하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 표시를 위한 상기 이미지의 제1 스캔의 완료에 응답하여, 상기 신호의 상태를 상기 제2 상태로부터 상기 이미지 송신을 활성화함을 나타내는 제1 상태로 변경하도록 구성될 수 있다. 상기 디스플레이 구동 회로는, 상기 메모리 내에 저장된 상기 이미지의 제2 스캔의 시작 타이밍으로부터 기준 시간 이전의 타이밍에서, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 구성될 수 있다.
방법(method)이 제공된다. 상기 방법은, 메모리를 포함하는 디스플레이 구동 회로와 디스플레이 패널을 포함하는 디스플레이 및 프로세서를 포함하는 전자 장치 내에서 실행될 수 있다. 상기 방법은, 상기 디스플레이 구동 회로가, 상기 디스플레이 패널 상에서의 표시를 위한 이벤트를 식별하는 동작을 포함할 수 있다. 상기 방법은, 상기 디스플레이 구동 회로가, 상기 메모리를 통해 상기 표시를 실행하는 제1 유형의 상기 이벤트에 응답하여, 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를, 상기 표시를 위한 스캔의 시작 타이밍으로부터 기준 시간 이전의 타이밍에서, 상기 디스플레이 구동 회로로의 이미지 송신을 활성화(enable)함을 나타내는 제1 상태로부터 상기 이미지 송신을 비활성화(disable)함을 나타내는 제2 상태로 변경하는 동작을 포함할 수 있다. 상기 방법은, 상기 디스플레이 구동 회로가, 상기 메모리를 우회함으로써 상기 표시를 실행하는 제2 유형의 상기 이벤트에 응답하여, 상기 상태를, 상기 시작 타이밍에서, 상기 제1 상태로부터 상기 제2 상태로 변경하는 동작을 포함할 수 있다.
방법이 제공된다. 상기 방법은, 메모리를 포함하는 디스플레이 구동 회로와 디스플레이 패널을 포함하는 디스플레이 및 프로세서를 포함하는 전자 장치 내에서 실행될 수 있다. 상기 방법은, 상기 디스플레이 구동 회로가, 상기 프로세서로부터 수신되는 이미지를 상기 디스플레이 패널 상에서 표시하는 동안 상기 디스플레이 구동 회로로의 이미지 송신을 비활성화함을 나타내는 제2 상태 내의 신호를 상기 프로세서에게 제공하는 동작을 포함할 수 있다. 상기 방법은, 상기 디스플레이 구동 회로가, 상기 프로세서로부터 수신되는 상기 이미지를 상기 메모리 내에 저장하는 동작을 포함할 수 있다. 상기 방법은, 상기 디스플레이 구동 회로가, 상기 표시를 위한 상기 이미지의 제1 스캔의 완료에 응답하여, 상기 신호의 상태를 상기 제2 상태로부터 상기 이미지 송신을 활성화함을 나타내는 제1 상태로 변경하는 동작을 포함할 수 있다. 상기 방법은, 상기 디스플레이 구동 회로가, 상기 메모리 내에 저장된 상기 이미지의 제2 스캔의 시작 타이밍으로부터 기준 시간 이전의 타이밍에서, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하는 동작을 포함할 수 있다.
본 개시의 어떤 실시예들의 상기(above) 및 다른 측면들, 특징들, 및 이점들은 첨부된 도면들과 함께 연동하여 취해지는 아래의 상세한 설명들로부터 명백해질 것이다.
도 1은, 예시적인 전자 장치의 간소화된 블록도이다.
도 2 및 도 3은, 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를, 스캔의 시작 타이밍 전, 변경하는 예시적인 방법을 도시한다.
도 4는, 제1 유형의 이벤트를 식별하는 예시적인 방법을 도시한다.
도 5는, 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를, 스캔의 시작 타이밍에서, 변경하는 예시적인 방법을 도시한다.
도 6은, 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를 스캔의 시작 타이밍 전 변경한 후 GRAM(graphic random access memory)를 통해 표시를 실행하는 것을 삼가하는 예시적인 방법을 도시한다.
도 7은, 신호의 상태를 식별하는 것에 기반하여 실행되는 디스플레이 구동 회로로의 이미지 송신의 예를 도시한다.
도 8은, 신호의 제2 상태로부터 신호의 제1 상태로의 변경을 식별하는 것에 기반하여 실행되는 프로세서로부터 디스플레이 구동 회로로의 이미지 송신의 예를 도시한다.
도 9는, 제2 모드를 위해 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를 제2 상태로부터 제1 상태로 변경하는 예시적인 방법을 도시한다.
도 10은, 제2 모드를 위한 GRAM 내의 이미지의 스캔에 따른 재표시에 따라, 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를 제1 상태로부터 제2 상태로 변경하는 예시적인 방법을 도시한다.
도 11은, 제2 모드 내에서의 디스플레이 구동 회로로의 이미지 송신 및/또는 상기 제2 모드 내에서의 이미지의 재표시에 기반하여 신호의 상태를 변경하는 예를 도시한다.
도 12 및 도 13은, 제2 상태로부터 제1 상태로의 변경을 상기 제2 모드에 따라 식별하는 프로세서를 위해 디스플레이 구동 회로로부터 프로세서로의 신호의 상태를 변경하는 예시적인 방법을 도시한다.
도 14는, 제2 모드 내에서의 디스플레이 구동 회로로의 이미지 송신 및/또는 상기 제2 모드 내에서의 이미지의 재표시에 기반하여 제2 상태로부터 제1 상태로의 변경을 식별하는 프로세서를 위해 신호의 상태를 변경하는 예를 도시한다.
도 15는, 다양한 실시예들에 따른, 네트워크 환경 내의 전자 장치의 블록도이다.
도 16은, 다양한 실시예들에 따른, 디스플레이 모듈의 블록도이다.
전자 장치는, 프로세서를 포함할 수 있다. 상기 전자 장치는, 디스플레이 구동 회로 및 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 상기 디스플레이 구동 회로는, 이미지를 적어도 일시적으로(at least temporarily) 저장하기 위한 메모리(예: GRAM(graphic random access memory))를 포함할 수 있다. 예를 들면, 상기 메모리는 상기 프로세서로부터 수신된 이미지를 저장하기 위해 이용될 수 있다. 예를 들면, 상기 디스플레이 구동 회로는, 상기 메모리 내에 저장된 상기 이미지를 스캔함으로써 상기 이미지를 상기 디스플레이 패널 상에서 표시할 수 있다. 예를 들면, 상기 이미지의 상기 표시를 위한 상기 스캔은, 상기 프로세서에게 인식되거나(recognized) 식별되지(identified) 않을 수 있다. 예를 들면, 상기 스캔은, 상기 프로세서에게 주목받지 못할(unnoticeable)(또는 투명할(transparent)) 수 있다. 예를 들면, 상기 스캔이 상기 프로세서에게 주목받지 못하기(unnoticeable)(또는 투명하기(transparent)) 때문에, 상기 프로세서는, 상기 메모리 내에 저장된 상기 이미지가 스캔되는 동안, 상기 디스플레이 구동 회로에게 상기 이미지 다음의 다른 이미지를 송신할 수 있다. 예를 들면, 상기 이미지가 스캔되는 동안 상기 다른 이미지가 송신될 시, 상기 다른 이미지는, 상기 이미지가 표시된 후 표시되어야 함에도 불구하고, 상기 이미지와 함께 표시될 수 있다. 예를 들면, 상기 이미지가 스캔되는 동안 상기 다른 이미지가 송신될 시, 상기 다른 이미지의 일부는 상기 이미지의 일부와 함께 상기 디스플레이 패널 상에서 표시될 수 있다. 상기 다른 이미지는 상기 이미지가 표시된 후 표시되어야 하기 때문에, 상기 이미지의 상기 일부 및 상기 다른 이미지의 상기 일부를 표시하는 것은, 상기 디스플레이를 통해 제공되는 서비스의 품질을 감소시킬 수 있다.
신호가 상기 서비스의 상기 품질을 위해 상기 전자 장치 내에서 이용될 수 있다. 예를 들면, 상기 신호는, RW(refresh window) 신호(또는 RW)로 참조될 수 있다. 예를 들면, 상기 신호는, 상기 이미지의 상기 일부 및 상기 다른 이미지의 상기 일부를 표시하는 것을 감소시키기 위해, 상기 디스플레이 구동 회로로부터 상기 프로세서에게 제공될 수 있다. 예를 들면, 상기 신호의 상태는, 상기 이미지의 상기 일부 및 상기 다른 이미지의 상기 일부를 표시하는 것을 감소시키기 위해, 변경될 수 있다. 상기 전자 장치는, 상기 신호의 상기 상태를 변경하기 위한 구성요소들을 포함할 수 있다. 상기 구성요소들은, 도 1 내에서의 비-제한적인(non-limiting) 예를 통해 예시될 수 있다.
도 1은 예시적인 전자 장치의 간소화된 블록도이다.
도 1을 참조하면, 전자 장치(100)는, 디스플레이(105) 및 프로세서(110)(처리 회로를 포함함)를 포함할 수 있다.
디스플레이(105)는, 디스플레이 구동 회로(120) 및 디스플레이 패널(140)을 포함할 수 있다. 예를 들면, 디스플레이(105)는, 도 15 및 도 16의 디스플레이 모듈(1560)의 적어도 일부를 포함할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 도 16의 DDI(1630)의 적어도 일부를 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 휘발성 메모리일 수 있는 GRAM(graphic random access memory)(125)(예: 상기 메모리)를 포함할 수 있다. 예를 들면, GRAM(125)은, 도 16의 메모리(1633)의 적어도 일부를 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 스위치(130)를 더 포함할 수 있다. 예를 들면, GRAM(125)은, 스위치(130)를 통해 프로세서(110)와 연결가능할(connectable) 수 있다. 예를 들면, GRAM(125)은, 제1 상태(131) 내의 스위치(130)를 통해 프로세서(110)와 연결될 수 있다. 예를 들면, GRAM(125)은, 제2 상태(132) 내의 스위치(130)를 통해 프로세서(110)로부터 단절될 수 있다.
도 1은 스위치(130)가 디스플레이 구동 회로(120) 내에 포함되는 예를 도시하고 있으나, 스위치(130)는, 디스플레이 구동 회로(120) 밖에 위치될 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 디스플레이 패널(140)은, 도 16의 디스플레이(1610)의 적어도 일부를 포함할 수 있다. 예를 들면, 디스플레이 패널(140)은, 제한 없이 LTPO(low temperature poly-crystalline oxide) TFT(thin film transistor) 또는 LTPS(low temperature poly-silicon) TFT를 포함할 수 있다. 하지만, 이에 제한되지 않는다. 예를 들면, 디스플레이 패널(140)은, 디스플레이 구동 회로(120)와 작동적으로 결합될 수 있다.
프로세서(110)는, 도 15의 프로세서(1520)의 적어도 일부를 포함할 수 있다. 예를 들면, 프로세서(110)는, 인터페이스(115)(예: 다양한 인터페이스 회로를 포함함)를 통해 디스플레이 구동 회로(120)와 연결될 수 있다. 예를 들면, 인터페이스(115)는, 이미지를 프로세서(110)로부터 디스플레이 구동 회로(120)에게 송신하기 위해 이용될 수 있다. 예를 들면, 프로세서(110)는, 디스플레이 구동 회로(120)와 인터페이스(115)를 통해 작동적으로(operably 또는 operatively) 결합될 수 있다. 제한되지 않는 예로, 인터페이스(115)는, MIPI(mobile industry processer interface)를 포함할 수 있다.
예를 들면, 프로세서(110) 및 디스플레이 구동 회로(120)는, 아래에서 예시될 동작들을 실행하도록 구성될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110)에게 상기 신호를 제공할 수 있다. 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호는, 디스플레이 구동 회로(120)로의 이미지 송신과 관련된 디스플레이 구동 회로(120)의 상태를 나타낼 수 있다. 예를 들면, 상기 신호는, 제1 상태 또는 제2 상태 내에 있을 수 있다.
제한되지 않는 예로, 상기 신호는, 기준 재생율보다 낮은 상기 표시를 위한 재생율에 기반하여, 프로세서(110)에게 제공될 수 있다. 예를 들면, 상기 신호를 프로세서(110)에게 제공하는 것은, 상기 기준 재생율보다 높거나 상기 기준 재생율과 같은 상기 재생율에 기반하여 중단될 수 있다.
상기 신호는, 상기 이미지 송신을 활성화함을 나타내는 제1 상태 내에서 있을 수 있다. 상기 신호는, 상기 이미지 송신을 인가함을 나타내는 상기 제1 상태 내에서 있을 수 있다. 예를 들면, 상기 제1 상태 내의 상기 신호는, 프로세서(110)로부터 이미지를 수신할 수 있는 상태 내의 디스플레이 구동 회로(120)를 나타낼 수 있다. 예를 들면, 상기 제1 상태 내의 상기 신호는, TE(tearing effect) 신호와 다를 수 있다. 예를 들면, 상기 제1 상태 내의 상기 신호는, 상기 TE 신호와 달리, 상기 이미지 송신이 이용가능함(available)을 나타낼 수 있다. 예를 들면, 상기 제1 상태 내의 상기 신호는, 프로세서(110)로부터 수신되는 이미지가 GRAM(125) 내에 저장될 타이밍을 나타내는 상기 TE 신호와 달리, 상기 이미지 송신을 실행할 수 있는 적어도 하나의 타이밍을 나타낼 수 있다.
상기 신호는, 상기 이미지 송신을 비활성화함을 나타내는 제2 상태 내에서 있을 수 있다. 상기 신호는, 상기 이미지 송신을 제한함을 나타내는 제2 상태 내에서 있을 수 있다. 예를 들면, 상기 제2 상태 내의 상기 신호는, 프로세서(110)로부터 이미지를 수신할 수 없는 상태 내의 디스플레이 구동 회로(120)를 나타낼 수 있다. 예를 들면, 상기 제2 상태 내의 상기 신호는, 상기 이미지 송신이 이용불가능함(unavailable)을 나타낼 수 있다. 예를 들면, 상기 제2 상태 내의 상기 신호는, 디스플레이 구동 회로(120)가 디스플레이 패널(140) 상에서의 표시를 위해 이미지를 스캔하는 동안, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하거나 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 상기 제1 상태로부터 상기 제2 상태로의 상기 변경의 타이밍은, 디스플레이 구동 회로(120)에 의해 식별된, 디스플레이 패널(140) 상에서의 표시를 위한 이벤트의 유형에 따라 달라질 수 있다. 예를 들면, 상기 이벤트의 유형은, GRAM(125)을 통해 상기 표시를 실행하는 제1 유형 및 GRAM(125)을 우회함으로써 상기 표시를 실행하는 제2 유형을 포함할 수 있다.
예를 들면, GRAM(125)을 통해 상기 표시를 실행하는 것은, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신이 중단되는 동안, 상기 표시를 실행하는 것을 포함할 수 있다. 예를 들면, GRAM(125)을 통해 상기 표시를 실행하는 것은, 프로세서(110)로부터의 이미지를 GRAM(125) 내에 저장하는 것을 완료한 후, GRAM(125) 내에 저장된 상기 이미지를 스캔하는 것에 기반하여 상기 표시를 실행하는 것을 포함할 수 있다. 예를 들면, GRAM(125) 내에 저장된 상기 이미지를 스캔하는 것은, 디스플레이 패널(140) 상에서 야기되는 잔상을 감소시키기 위해, 실행될 수 있다. 예를 들면, GRAM(125) 내에 저장된 상기 이미지를 스캔하는 것은, 새로운 이미지가 프로세서(110)로부터 수신되지 않는 동안 상기 이미지를 디스플레이 패널(140) 상에서 유지하기 위해 실행될 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, GRAM(125)을 우회함으로써 상기 표시를 실행하는 것은, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신이 진행되는 동안, 상기 표시를 실행하는 것을 포함할 수 있다. 예를 들면, GRAM(125)을 우회함으로써 상기 표시를 실행하는 것은, 프로세서(110)로부터 수신되는 이미지를 GRAM(125) 내에 저장하는 것을 우회하고, 상기 이미지를 스캔함으로써 상기 표시를 실행하는 것을 포함할 수 있다. 예를 들면, GRAM(125)을 우회함으로써 상기 표시를 실행하는 것은, 프로세서(110)로부터 수신되는 이미지를 GRAM(125) 내에 저장하는 동안(또는 저장하는 것을 완료하기 전) 상기 이미지를 스캔하는 것을 개시함으로써 상기 표시를 실행하는 것을 포함할 수 있다. 예를 들면, GRAM(125)을 우회함으로써 상기 표시를 실행하는 것은, GRAM(125) 내에 저장된 이미지를 스캔함으로써 상기 표시를 실행하는 것을 포함하지 않을 수 있다. 예를 들면, GRAM(125)을 우회함으로써 상기 표시를 실행하는 것은, 프로세서(110)로부터 수신되는 이미지를 GRAM(125) 내에 저장하는 것을 우회하고 상기 이미지를 스캔함으로써 상기 표시를 실행하는 것, 프로세서(110)로부터 수신되는 이미지를 GRAM(125) 내에 저장하는 것을 완료하기 전 개시된 상기 이미지의 스캔에 기반하여 상기 표시를 실행하는 것, 및 GRAM(125) 내에 저장된 이미지를 스캔함으로써 상기 표시를 실행하는 것 중, 프로세서(110)로부터 수신되는 이미지를 GRAM(125) 내에 저장하는 것을 우회하고 상기 이미지를 스캔함으로써 상기 표시를 실행하는 것, 및 프로세서(110)로부터 수신되는 이미지를 GRAM(125) 내에 저장하는 것을 완료하기 전 개시된 상기 이미지의 스캔에 기반하여 상기 표시를 실행하는 것을 포함할 수 있다.
예를 들면, 상기 제1 유형의 상기 이벤트에 응답하여 실행되는 상기 표시는, GRAM(125) 내에 저장된 이미지를 스캔하는 것에 기반하여 실행될 수 있다. 예를 들면, 상기 스캔은, 상기 이미지를 GRAM(125) 내에 저장하는 동안 디스플레이 패널(140) 상에서 표시되었던 상기 이미지를 다시 표시하기 위해 실행될 수 있다. 예를 들면, 상기 제1 유형의 상기 이벤트는, 프로세서(110)로부터의 제어 명령, 상기 이미지를 위한 재생율, 및/또는 상기 이미지 이전에 표시되었던 적어도 하나의 다른 이미지를 위한 재생율에 기반하여, 식별될 수 있다. 상기 제1 유형의 상기 이벤트를 식별하는 동작은, 도 4를 참조하여 아래에서 보다 자세히 설명될 것이다.
예를 들면, 상기 제2 유형의 상기 이벤트는, VSS(vertical sync start) 패킷에 기반하여 식별될 수 있다. 예를 들면, 상기 VSS 패킷은, 프로세서(110)로부터 이미지를 수신하기 전, 프로세서(110)로부터 수신될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 이벤트를 식별하고, 상기 제1 유형의 상기 이벤트에 응답하여 상기 신호의 상기 상태를, 상기 표시를 위한 스캔의 시작 타이밍으로부터 기준 시간 이전의 타이밍에서, 상기 제1 상태로부터 상기 제2 상태로 변경하고, 상기 제2 유형의 상기 이벤트에 응답하여 상기 상태를, 상기 시작 타이밍에서, 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 상기 제1 유형의 상기 이벤트에 응답하여 실행되는 상기 제1 상태로부터 상기 제2 상태로의 상기 변경의 타이밍 및 상기 제2 유형의 상기 이벤트에 응답하여 실행되는 상기 제1 상태로부터 상기 제2 상태로의 상기 변경의 타이밍은, 도 2, 3, 5, 및 도 6을 참조하여 아래에서 예시될 수 있다.
도 2 및 3은 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를, 스캔의 시작 타이밍 전, 변경하는 예시적인 방법을 도시한다.
도 2를 참조하면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지(200)의 제1 스캔(210)에 따라 이미지(200)를 디스플레이 패널(140) 상에서 표시하는 동안, 시간 구간(201)과 같이 상기 제2 상태 내의 상기 신호를 프로세서(110)에게 제공할 수 있다. 예를 들면, 시간 구간(201)은, 제1 수직 동기 신호(260)의 백 포치 구간(예: VBP(vertical back porch)) 및 제1 수직 동기 신호(260)의 활성(active) 구간(예: 이미지(200)의 제1 스캔(210)에 따른 표시에 대응하는 구간)을 포함할 수 있다.
예를 들면, 이미지(200)의 제1 스캔(210)에 기반하여 이미지(200)를 디스플레이 패널(140) 상에서 표시하는 것은, 상기 제2 유형의 상기 이벤트에 응답하여, 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(200) 이전에 프로세서(110)로부터 수신되는 상기 VSS 패킷에 기반하여, 상기 제2 유형의 상기 이벤트를 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지(200)를 GRAM(125) 내에 저장할 수 있다. 예를 들면, 이미지(200)를 GRAM(125) 내에 저장하는 것은, 이미지(200)의 제1 스캔(210)이 실행되는 동안, 실행될 수 있다. 예를 들면, 이미지(200)를 GRAM(125) 내에 저장하는 것은, 상기 제1 유형의 상기 이벤트에 따른 표시를 위해 실행될 수 있다. 예를 들면, 이미지(200)는 GRAM(125) 내에 저장되지만, 이미지(200)의 제1 스캔(210)에 따른 상기 표시는 GRAM(125)을 우회함으로써 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 표시를 위한 이미지(200)의 제1 스캔(210)의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 제1 수직 동기 신호(260)의 상기 활성 구간과 제1 수직 동기 신호(260)의 프론트 포치 구간(예: VFP(vertical front porch))(203) 사이의 타이밍(202)(또는 프론트 포치 구간(203)의 시작 타이밍(202))에서, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(200) 다음의 이미지(예: 새로운 이미지)가 프로세서(110)로부터 수신되지 않음을 식별하는 것에 기반하여, 제1 수직 동기 신호(260)의 프론트 포치 구간을 제1 수직 동기 신호(260)의 프론트 포치 구간(203)의 종료 타이밍(204)으로부터 연장할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 제1 수직 동기 신호(260)의 연장된 프론트 포치 구간(예: extended VFP)(205)을 획득할 수 있다. 예를 들면, 제1 수직 동기 신호(260)의 연장된 프론트 포치 구간(205)의 길이는, 발광 구간(290)의 길이(291)에 기반하여 식별될 수 있다. 예를 들면, 제1 수직 동기 신호(260)의 연장된 프론트 포치 구간(205)의 길이는, 발광 구간(290)의 길이(291)의 배수일 수 있다. 예를 들면, 발광 구간(290)의 시작 타이밍(예: 타이밍(292) 또는 타이밍(293))에서 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신이 시작될 수 있기 때문에, 제1 수직 동기 신호(260)의 연장된 프론트 포치 구간(205)의 상기 길이는, 발광 구간(290)의 길이(291)의 배수일 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 디스플레이 구동 회로(120)는, 연장된 프론트 포치 구간(205)의 종료 타이밍(206)(또는 제1 수직 동기 신호(260)의 종료 타이밍(206)) 전, 상기 제1 유형의 상기 이벤트를 식별할 수 있다. 예를 들면, 상기 제1 유형의 상기 이벤트를 식별하는 것은, 도 4를 참조하여 비 제한적인 예를 통해 예시될 수 있다.
도 4는 제1 유형의 이벤트를 식별하는 예시적인 방법을 도시한다.
도 4를 참조하면, 디스플레이 구동 회로(120)는, 상태(401)와 같이 이미지(200) 이전의 이미지(410)를 프로세서(110)로부터 인터페이스(115)를 통해 수신하는 것에 기반하여, 이미지(410)를 디스플레이 패널(140) 상에서 표시할 수 있다. 예를 들면, 이미지(410)는, 시간 길이(402) 동안 디스플레이 패널(140) 상에서 유지될 수 있다. 예를 들면, 시간 길이(402)는, 이미지(410)를 위한 재생율에 대응할 수 있다. 예를 들면, 이미지(410)를 위한 상기 재생율은, 이미지(410)가 디스플레이 패널(140) 상에서 유지된 시간 길이에 대응할 수 있다. 예를 들면, 이미지(410)를 위한 상기 재생율은, 이미지(410)가 이미지(200)로 변경되는 시간 길이에 대응할 수 있다. 예를 들면, 이미지(410)를 위한 상기 재생율은, 이미지(410)의 표시의 시작 타이밍으로부터 이미지(200)의 표시의 시작 타이밍 사이의 시간 길이에 대응할 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(410)이 표시된 후, 상태(403)와 같이 이미지(200)를 프로세서(110)로부터 인터페이스(115)를 통해 수신할 수 있다. 도 2를 통해 예시된 바와 같이, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 인터페이스(115)를 통해 수신되는 이미지(200)를 디스플레이 패널(140) 상에서 표시하고, 프로세서(110)로부터 인터페이스(115)를 통해 수신되는 이미지(200)를 GRAM(125) 내에 저장하는 것(420)을 실행할 수 있다. 예를 들면, 상기 표시는, 이미지(200)의 제1 스캔(210)에 기반하여 실행될 수 있다. 예를 들면, 상기 표시는, 이미지(200) 이전에 프로세서(110)로부터 수신되는 상기 VSS 패킷에 기반하여 식별된 상기 제2 유형의 상기 이벤트에 응답하여, 실행될 수 있다. 예를 들면, 이미지(200)를 저장하는 것(420)은, GRAM(125)을 활성화함을 나타내거나 GRAM(125) 내에 이미지(200)를 저장함을 나타내는 제어 명령(430) (예: 스틸 인디케이션(still indication)(스티키 플래그 인디케이션(sticky flag indication) 및/또는 온 더 플라이 인디케이션(on-the-fly indication))에 기반하여 실행될 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 디스플레이 구동 회로(120)는, GRAM(125) 내의 이미지(200)의 제2 스캔(220)에 기반하여, 이미지(200)를 다시 디스플레이 패널(140) 상에서 표시할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 유형의 상기 이벤트에 응답하여, 이미지(200)의 제2 스캔(220)을 실행할 수 있다. 예를 들면, 상기 제1 유형의 상기 이벤트는, 이미지(410)를 위한 상기 재생율(예: 시간 길이(402))에 기반하여 식별될 수 있다. 예를 들면, 상기 제1 유형의 상기 이벤트는, 제어 명령(430)에 기반하여 식별될 수 있다. 예를 들면, 상기 제1 유형의 상기 이벤트는, 이미지(200)를 위한 재생율(예: 시간 길이(404))에 기반하여 식별될 수 있다. 이미지(200)를 위한 상기 재생율은, 이미지(200)를 획득하거나 렌더링할 시 프로세서(110)에 의해 식별되거나 목표된 재생율을 나타낼 수 있다. 예를 들면, 이미지(200)를 위한 상기 재생율은 제어 명령(430)을 통해 나타내어질 수 있다. 하지만, 이에 제한되지 않는다.
다시 도 2를 참조하면, 디스플레이 구동 회로(120)는, 상기 제1 유형의 상기 이벤트에 응답하여, 연장된 프론트 포치 구간(205)의 종료 타이밍(206)(또는 제1 수직 동기 신호(260)의 종료 타이밍(206)(또는 제2 수직 동기 신호(270)의 시작 타이밍(206)))으로부터 기준 시간(207) 이전의 타이밍(208)에서, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 연장된 프론트 포치 구간(205)의 종료 타이밍(206)은, 이미지(200)의 제2 스캔(220)의 시작 타이밍(206)(제2 수직 동기 신호(270)의 시작 타이밍(206))일 수 있다.
예를 들면, 기준 시간(207)은, 아래에서 예시될 이미지(200)의 제2 스캔(220)이 실행되는 동안 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신이 실행되는 것을 감소시키기 위한 시간일 수 있다. 예를 들면, 프로세서(110)는, 타이밍(208)으로부터 기준 시간(207) 동안(또는 타이밍(208)으로부터 제2 수직 동기 신호(270)의 시작 타이밍(206)(또는 타이밍(296)) 동안) 이미지를 획득하더라도, 상기 이미지를 제2 수직 동기 신호(270)의 시작 타이밍(206)에서 송신하는 것을 연기하고(또는 삼가하고) 제2 수직 동기 신호(270)의 시작 타이밍(206)(또는 타이밍(296)) 다음의 이미지 송신의 타이밍인 타이밍(294)에서 상기 이미지를 송신할 수 있는지 여부를 식별할 수 있다.
예를 들면, 이미지(200)의 제2 스캔(220)은, 프로세서(110)에게 주목될 수 없기(unnoticeable)(또는 투명하기(transparent)) 때문에, 디스플레이 구동 회로(120)는, 상기 이미지 송신을 개시할 수 있는 타이밍(예: 제2 수직 동기 신호(270)의 시작 타이밍(206) 또는 이미지(200)의 제2 스캔(220)의 시작 타이밍(206))으로부터 기준 시간(207) 이전의 타이밍(208)에서, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 타이밍(208)은, 연장된 프론트 포치 구간(205) 내에 있을 수 있다. 도 2의 도시와 달리, 제1 수직 동기 신호(260)의 상기 프론트 포치 구간이 연장되지 않을 시, 타이밍(208)은, 상기 프론트 포치 구간(예: 프론트 포치 구간(203)) 내에 있을 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(200)의 제2 스캔(220)의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 제2 수직 동기 신호(270)의 활성 구간(예: 이미지(200)의 제2 스캔(220)에 따른 표시에 대응하는 구간)과 제2 수직 동기 신호(270)의 프론트 포치 구간(예: VFP)(209) 사이의 타이밍(211)(또는 프론트 포치 구간(209)의 시작 타이밍(211))에서, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
한편, 프로세서(110)는, 상기 신호의 상기 상태를 식별하는 것에 기반하여, 상기 이미지 송신을 실행할 수 있다. 예를 들면, 프로세서(110)는, 상기 제1 상태 내의 상기 신호에 기반하여 상기 이미지 송신을 실행하고 상기 제2 상태 내의 상기 신호에 기반하여 상기 이미지 송신을 실행하는 것을 연기할 수 있다.
예를 들면, 프로세서(110)는, 디스플레이 구동 회로(120)로부터 제공되는 상기 제1 상태 내의 상기 신호에 기반하여, 상기 이미지 송신을 위한 동기 신호의 시작 타이밍에 응답하여, 상기 이미지 송신을 실행할 수 있다. 상기 동기 신호는, 수직 동기 신호(예: 제1 수직 동기 신호(260) 및/또는 제2 수직 동기 신호(270))를 포함할 수 있다. 상기 동기 신호는, 발광 구간(290)의 타이밍(또는 시작 타이밍)을 나타내는 발광 동기 신호를 포함할 수 있다. 예를 들면, 프로세서(110)는, 상기 제1 상태 내의 상기 신호가 제공되는 동안, 타이밍(292)(또는 타이밍(204)) 또는 타이밍(293)에 응답하여 상기 이미지 송신을 실행할 수 있다.
예를 들면, 프로세서(110)는, 디스플레이 구동 회로(120)로부터 제공되는 상기 제2 상태 내의 상기 신호에 기반하여, 상기 이미지 송신을 연기할 수 있다. 도 2 내에서 도시되지 않았으나, 프로세서(110)는, 상기 제2 상태 내의 상기 신호가 제공되는 동안, 이미지(200)와 구별되는 이미지를 획득하고, 상기 이미지를 디스플레이 구동 회로(120)에게 송신하는 것을 연기할 수 있다. 도 2 내에서 도시되지 않았으나, 프로세서(110)는, 상기 제2 상태로부터 변경된 상기 제1 상태 내의 상기 신호에 응답하여, 상기 동기 신호의 상기 시작 타이밍에서, 상기 이미지를 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 상기 동기 신호의 상기 시작 타이밍은, 제2 수직 동기 신호(270)의 종료 타이밍(또는 제2 수직 동기 신호(270) 다음의 제3 수직 동기 신호의 시작 타이밍) 또는 발광 동기 신호의 시작 타이밍인 타이밍(295)일 수 있다.
예를 들면, 프로세서(110)는, 상기 이미지 송신을 실행할 수 있는 타이밍인 타이밍(293)으로부터 기준 시간(207) 이전의 타이밍(212)으로부터 타이밍(208)으로의 시간 구간(213) 내에서 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 상태에 기반하여, 상기 이미지 송신을 실행할 수 있는 타이밍인 타이밍(296)에서 상기 이미지 송신을 실행할 것인지 여부를 식별할 수 있다. 예를 들면, 프로세서(110)는, 시간 구간(213) 내에서 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 제1 상태에 응답하여, 타이밍(296)에서의 상기 이미지 송신이 인가됨을 식별할 수 있다. 예를 들면, 도 2의 도시와 달리, 프로세서(110)는, 시간 구간(213) 내에서 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 제1 상태에 응답하여, 상기 이미지 송신을 실행할 수도 있다. 상기 이미지 송신이 타이밍(296)에서 실행될 시, 디스플레이 구동 회로(120)는 도 2 내에서 도시된 이미지(200)의 제2 스캔(220)에 따른 상기 표시를 위한 실행을 삼가하고 타이밍(296)으로부터의 상기 이미지 송신에 따른 상기 표시를 실행할 수 있다.
예를 들면, 프로세서(110)는, 타이밍(208)으로부터 상기 이미지 송신을 실행할 수 있는 타이밍인 타이밍(294)으로부터 기준 시간(207) 이전의 타이밍(214)으로의 시간 구간(215) 내에서 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 상태에 기반하여, 상기 이미지 송신을 실행할 수 있는 타이밍인 타이밍(294)에서 상기 이미지 송신을 실행할 것인지 여부를 식별할 수 있다. 예를 들면, 프로세서(110)는, 시간 구간(215) 내에서 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 제2 상태에 응답하여, 타이밍(294)에서의 상기 이미지 송신이 제한됨을 식별할 수 있다. 예를 들면, 프로세서(110)는, 이미지(200)와 구별되는 다른 이미지를 타이밍(294) 이전에 획득하더라도, 디스플레이 패널(140) 상에서의 상기 다른 이미지의 표시를 위한 상기 이미지 송신을 타이밍(294)으로부터 실행하는 것을 상기 식별에 기반하여 삼가할 수 있다.
예를 들어, 도 3을 참조하면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지(300)의 제1 스캔(310)에 기반하여 이미지(300)를 디스플레이 패널(140) 상에서 표시하는 동안, 시간 구간(301)과 같이 상기 제2 상태 내의 상기 신호를 프로세서(110)에게 제공할 수 있다. 예를 들면, 시간 구간(301)은, 제1 수직 동기 신호(360)의 백 포치 구간(예: VBP) 및 제1 수직 동기 신호(360)의 활성 구간(예: 이미지(300)의 제1 스캔(310)에 따른 표시에 대응하는 구간)을 포함할 수 있다.
예를 들면, 이미지(300)의 제1 스캔(310)에 기반하여 이미지(300)를 디스플레이 패널(140) 상에서 표시하는 것은, 상기 제2 유형의 상기 이벤트에 응답하여, 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(300) 이전에 프로세서(110)로부터 수신되는 상기 VSS 패킷에 기반하여, 상기 제2 유형의 상기 이벤트를 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지(300)를 GRAM(125) 내에 저장할 수 있다. 예를 들면, 이미지(300)를 GRAM(125) 내에 저장하는 것은, 이미지(300)의 제1 스캔(310)이 실행되는 동안, 실행될 수 있다. 예를 들면, 이미지(300)를 GRAM(125) 내에 저장하는 것은, 상기 제1 유형의 상기 이벤트에 따른 표시를 위해 실행될 수 있다. 예를 들면, 이미지(300)는, GRAM(125) 내에 저장되지만, 이미지(300)의 제1 스캔(310)에 따른 상기 표시는 GRAM(125)을 우회함으로써 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 표시를 위한 이미지(300)의 제1 스캔(310)의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 제1 수직 동기 신호(360)의 상기 활성 구간의 종료 타이밍인 타이밍(302)에서, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 이미지(300) 다음의 이미지(예: 새로운 이미지)의 표시를 위한 상기 이미지 송신을 실행할 것인지 여부를 식별할 수 있다. 예를 들면, 프로세서(110)는, 타이밍(311)으로부터 타이밍(304)으로의 시간 구간(312) 내에서 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공된 상기 신호의 상기 상태에 기반하여, 상기 이미지 송신을 실행할 수 있는 타이밍인 타이밍(303)에서의 상기 이미지 송신을 실행할 것인지 여부를, 식별할 수 있다. 타이밍(311)은, 상기 이미지 송신을 실행할 수 있는 타이밍(391)(예: 발광 구간(390)의 시작 타이밍)으로부터 기준 시간(305)(예: 기준 시간(207)) 이전의 타이밍일 수 있다. 타이밍(304)은, 상기 이미지 송신은 실행할 수 있는 타이밍(303)으로부터 기준 시간(305) 이전의 타이밍일 수 있다. 예를 들면, 프로세서(110)는, 시간 구간(312) 내에서 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공된 상기 신호가 시간 구간(306) 내에서 상기 제1 상태 내에서 있음을 식별하는 것에 기반하여, 타이밍(303)으로부터의 상기 이미지 송신이 인가됨을 식별할 수 있다. 예를 들면, 타이밍(303)으로부터의 상기 이미지 송신이 인가되지만, 프로세서(110)는, 이미지(300)와 구별되는 새로운 이미지가 존재하지 않음을 식별하는 것에 기반하여, 타이밍(303)으로부터의 상기 이미지 송신을 실행하지 않을 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 유형의 상기 이벤트를 식별할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 유형의 상기 이벤트에 응답하여, 타이밍(303)으로부터 기준 시간(305) 이전의 타이밍(304)에서 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 상기 제1 유형의 상기 이벤트는 도 4를 통해 예시된 동작들의 적어도 일부를 통해 식별될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, GRAM(125) 내에 저장된 이미지(300)의 제2 스캔(320)이 실행되는 동안 프로세서(110)로부터의 상기 이미지 송신이 타이밍(392)에서 실행되는 것을 감소시키기 위해, 타이밍(304)에서 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 프로세서(110)는, 타이밍(304)으로부터 타이밍(313)으로의 시간 구간(314) 내에서 상기 신호의 상기 상태가 상기 제2 상태로 유지됨을 식별하는 것에 기반하여, 타이밍(392)으로부터 상기 이미지 송신을 실행하는 것을 삼가할 수 있다. 타이밍(313)은, 타이밍(392)으로부터 기준 시간(305) 이전의 타이밍일 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 제2 수직 동기 신호(370)의 활성 구간 내에서, 이미지(300)의 제2 스캔(320)에 따른 이미지(300)의 상기 표시를 실행할 수 있다.
한편, 프로세서(110)는, 이미지(300)의 제2 스캔(320)이 실행되는 동안, 이미지(325)를 획득하는 것(327)을 실행할 수 있다. 프로세서(110)는, 시간 구간(314) 내에서 상기 신호의 상기 상태가 상기 제2 상태로 유지되기 때문에, 타이밍(392)에서 이미지(325)를 송신하는 것(329)을 연기하거나 우회할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(300)의 제2 스캔(320)의 완료에 응답하여, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(307)에서, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 유형의 상기 이벤트가 없음을 식별하는 것에 기반하여, 타이밍(307)에서 상기 제2 상태로부터 변경된 상기 제1 상태를 유지할 수 있다.
한편, 프로세서(110)는, 타이밍(308)으로부터 이미지(325)를 송신하는 것(329)을 실행하기 위해, 타이밍(313)으로부터 타이밍(315) 사이의 시간 구간(316) 내에서 상기 신호의 상기 상태를 식별할 수 있다. 타이밍(315)은 타이밍(308)으로부터 기준 시간(305) 이전의 타이밍일 수 있다. 예를 들면, 프로세서(110)는, 시간 구간(316) 내에서 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공된 상기 신호가 시간 구간(317) 내에서 상기 제1 상태 내에서 있음을 식별하는 것에 기반하여, 타이밍(308)으로부터 이미지(325)를 송신하는 것(329)을 실행할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(308)에서 프로세서(110)로부터 수신되는 이미지(325)에 기반하여, 타이밍(308)에서 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 제3 수직 동기 신호(380)에 따라 프로세서(110)로부터 수신되는 이미지(325)의 스캔(330)을 실행하는 것에 기반하여 이미지(325)를 디스플레이 패널(140) 상에서 표시하는 동안, 상기 제2 상태 내의 상기 신호를 프로세서(110)에게 제공할 수 있다.
도 2 및 도 3을 통해 예시된 바와 같이, 상기 신호의 상기 상태의 변경은 상기 제1 유형의 상기 이벤트에 응답하여 실행되는 표시를 위해 실행될 수도 있고, 상기 제2 유형의 상기 이벤트에 응답하여 실행되는 표시를 위해 실행될 수도 있다. 상기 제2 유형의 상기 이벤트에 응답하여 실행되는 표시를 위해 상기 신호의 상기 상태의 변경을 실행하는 것은 도 5 및 도 6을 참조하여 아래에서 비 제한적인 예를 통해 더 예시될 수 있다.
도 5는 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를, 스캔의 시작 타이밍에서, 변경하는 예시적인 방법을 도시한다.
도 6은 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를 스캔의 시작 타이밍 전 변경한 후 GRAM(graphic random access memory)를 통해 표시를 실행하는 것을 삼가하는 예시적인 방법을 도시한다.
도 5를 참조하면, 프로세서(110)는, 도 2와 같이, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 상태가 상기 제1 상태인지 또는 상기 제2 상태인지 여부를 식별할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(500)를 디스플레이 패널(140) 상에서 표시하기 위해 프로세서(110)로부터 수신되는 이미지(500)의 스캔(510)이 실행되는 동안, 시간 구간(501)과 같이 상기 제2 상태 내의 상기 신호를 프로세서(110)에게 제공할 수 있다. 예를 들면, 시간 구간(501)은, 제1 수직 동기 신호(560)의 백 포치 구간(예: VBP) 및 제1 수직 동기 신호(560)의 활성 구간(예: 이미지(500)의 스캔(510)에 따른 표시에 대응하는 구간)을 포함할 수 있다.
예를 들면, 이미지(500)의 스캔(510)에 기반하여 이미지(500)를 디스플레이 패널(140) 상에서 표시하는 것은, 상기 제2 유형의 상기 이벤트에 응답하여, 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(500) 이전에 프로세서(110)로부터 수신되는 상기 VSS 패킷에 기반하여, 상기 제2 유형의 상기 이벤트를 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 표시를 위한 이미지(500)의 스캔(510)의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 제1 수직 동기 신호(560)의 상기 활성 구간과 제1 수직 동기 신호(560)의 프론트 포치 구간(예: VFP)(503) 사이의 타이밍(502)(또는 프론트 포치 구간(503)의 시작 타이밍(502))에서, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 유형의 상기 이벤트가 없음을 식별하는 것에 기반하여, 상기 상태를 타이밍(502)에서 상기 제2 상태로부터 변경된 상기 제1 상태로 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(500) 다음의 이미지(예: 새로운 이미지)가 제1 수직 동기 신호(560)의 프론트 포치 구간(503)의 종료 타이밍인 타이밍(504)에서 프로세서(110)로부터 수신되지 않음을 식별하는 것에 기반하여, 제1 수직 동기 신호(560)의 프론트 포치 구간을 연장할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 제1 수직 동기 신호(560)의 연장된 프론트 포치 구간(예: extended VFP)(518)을 획득할 수 있다. 예를 들면, 제1 수직 동기 신호(560)의 연장된 프론트 포치 구간(518)의 길이는, 발광 구간(590)의 길이(591)에 기반하여 식별될 수 있다. 예를 들면, 제1 수직 동기 신호(560)의 연장된 프론트 포치 구간(518)의 길이는, 발광 구간(590)의 길이(591)의 배수일 수 있다. 예를 들면, 발광 구간(590)의 시작 타이밍(예: 타이밍(592))에서 시작될 수 있는 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신을 위해, 제1 수직 동기 신호(560)의 연장된 프론트 포치 구간(518)의 길이는, 발광 구간(590)의 길이(591)의 배수일 수 있다. 하지만, 이에 제한되지 않는다.
한편, 프로세서(110)는, 제1 수직 동기 신호(560)의 연장된 프론트 포치 구간(518) 내에서, 이미지(520)를 획득하는 것(525)을 실행할 수 있다. 예를 들면, 프로세서(110)는, 이미지(520)를 획득하는 것(525)에 기반하여, 타이밍(592)에서 이미지(520)를 송신하는 것(530)을 실행하기 위해, 타이밍(507)로부터 타이밍(506)으로의 시간 구간(508) 내에서 상기 신호의 상기 상태를 식별할 수 있다. 타이밍(506)은, 타이밍(592)으로부터 기준 시간(505) 이전의 타이밍일 수 있다. 예를 들면, 프로세서(110)는, 시간 구간(508)이 상기 신호의 상기 상태가 상기 제1 상태인 타이밍을 포함함을 식별하는 것에 기반하여, 타이밍(592)에서 이미지(520)를 송신하는 것(530)을 실행할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 타이밍(592)에서 수신되는 이미지(520)에 응답하여, 타이밍(592)에서 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(520)를 디스플레이 패널(140) 상에서 표시하기 위해 제2 수직 동기 신호(570)에 따라 프로세서(110)로부터 수신되는 이미지(520)의 스캔(535)을 실행하는 동안, 상기 제2 상태 내의 상기 신호를 프로세서(110)에게 제공할 수 있다.
도 6을 참조하면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지(600)의 제1 스캔(610)에 기반하여 이미지(600)를 디스플레이 패널(140) 상에서 표시하는 동안, 시간 구간(601)과 같이 상기 제2 상태 내의 상기 신호를 프로세서(110)에게 제공할 수 있다. 예를 들면, 시간 구간(601)은, 제1 수직 동기 신호(660)의 백 포치 구간(예: VBP) 및 제1 수직 동기 신호(660)의 활성 구간(예: 이미지(600)의 스캔(610)에 따른 표시에 대응하는 구간)을 포함할 수 있다.
예를 들면, 이미지(600)의 스캔(610)에 기반하여 이미지(600)를 디스플레이 패널(140) 상에서 표시하는 것은, 상기 제2 유형의 상기 이벤트에 응답하여, 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(600) 이전에 프로세서(110)로부터 수신되는 상기 VSS 패킷에 기반하여, 상기 제2 유형의 상기 이벤트를 식별할 수 있다.
도 6 내에서 도시되지 않았으나, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지(600)를 GRAM(125) 내에 저장할 수 있다. 예를 들면, 이미지(600)를 GRAM(125) 내에 저장하는 것은, 이미지(600)의 제1 스캔(610)이 실행되는 동안, 실행될 수 있다. 예를 들면, 이미지(600)를 GRAM(125) 내에 저장하는 것은, 상기 제1 유형의 상기 이벤트에 따른 표시를 위해 실행될 수 있다. 예를 들면, 이미지(600)는 GRAM(125) 내에 저장되지만, 이미지(600)의 제1 스캔(610)에 따른 상기 표시는, GRAM(125)을 우회함으로써 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(600)의 제1 스캔(610)의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(602)에서 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(691) 전, 상기 제1 유형의 상기 이벤트를 식별할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 유형의 상기 이벤트에 응답하여, 타이밍(691)으로부터 기준 시간(681)(예: 기준 시간(207), 기준 시간(305), 및/또는 기준 시간(505)) 이전의 타이밍(682)에서, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 이미지(600)의 제2 스캔(도 6 내에서 미도시)은 프로세서(110)에게 주목받지 못하기(또는 투명하기) 때문에, 디스플레이 구동 회로(120)는, 타이밍(691)(예: 발광 구간(690)의 시작 타이밍)으로부터 기준 시간(681) 이전의 타이밍(682)에서, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 타이밍(682)은, 제1 수직 동기 신호(660)의 프론트 포치 구간(VFP) 내에 있을 수 있다.
한편, 프로세서(110)는, 이미지(615)를 획득하는 것(617)을 실행할 수 있다. 프로세서(110)는, 이미지(615)를 송신하는 것(619)을 타이밍(691)에서 실행할 수 있는지 여부를, 타이밍(683)으로부터 타이밍(682)으로의 시간 구간(684) 내에서의 상기 신호의 상기 상태에 기반하여, 식별할 수 있다. 타이밍(683)은, 타이밍(692)(예: 발광 구간(690)의 시작 타이밍)으로부터 기준 시간(681) 이전의 타이밍일 수 있다. 예를 들면, 프로세서(110)는, 시간 구간(684) 내에서 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공된 상기 신호의 상기 상태가 시간 구간(685) 내에서 상기 제1 상태임을 식별하는 것에 기반하여, 타이밍(691)에서 이미지(615)를 송신하는 것(619)을 실행할 수 있다.
한편, 디스플레이 구동 회로(120)는, 타이밍(691)에서 프로세서(110)로부터 수신되는 이미지(615)에 응답하여, 타이밍(691)에 기반하여 스케줄링된 이미지(600)의 상기 제2 스캔을 실행하는 것을 삼가할(또는 취소할) 수 있다. 디스플레이 구동 회로(120)는, 이미지(600)의 상기 제2 스캔 대신, 이미지(615)의 스캔(620)을 실행할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지(615)의 스캔(620)에 기반하여 이미지(615)를 디스플레이 패널(140) 상에서 표시할 수 있다. 예를 들면, 이미지(615)의 스캔(620)에 기반하여 이미지(615)를 디스플레이 패널(140) 상에서 표시하는 것은, 상기 제2 유형의 상기 이벤트에 응답하여, 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(615) 이전에 프로세서(110)로부터 수신되는 상기 VSS 패킷에 기반하여, 상기 제2 유형의 상기 이벤트를 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 표시를 위한 이미지(615)의 스캔(620)의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 제2 수직 동기 신호(670)의 활성 구간의 종료 타이밍인 타이밍(603)에서, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 유형의 상기 이벤트가 없음을 식별하는 것에 기반하여, 상기 상태를 타이밍(603)에서 상기 제2 상태로부터 변경된 상기 제1 상태로 유지할 수 있다.
한편, 프로세서(110)는, 이미지(625)를 획득하는 것(627)을 실행할 수 있다. 예를 들면, 프로세서(110)는, 이미지(625)를 송신하는 것(629)을 타이밍(693)(예: 발광 구간(690)의 시작 타이밍)에서 실행할 수 있는지 여부를, 타이밍(687)으로부터 타이밍(686)으로의 시간 구간(688) 내에서의 상기 신호의 상기 상태에 기반하여, 식별할 수 있다. 타이밍(686)은 타이밍(693)으로부터 기준 시간(681) 이전의 타이밍일 수 있다. 타이밍(687)은 타이밍(694)(예: 발광 구간(690)의 시작 타이밍)으로부터 기준 시간(681) 이전의 타이밍일 수 있다. 예를 들면, 프로세서(110)는, 상기 신호가 상기 제1 상태 내에 있는 시간 구간을 포함하는 시간 구간(688)을 식별하는 것에 기반하여, 타이밍(693)에서 이미지(625)를 송신하는 것(629)을 실행할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지(625)의 스캔(630)에 기반하여 이미지(625)를 디스플레이 패널(140) 상에서 표시할 수 있다. 예를 들면, 이미지(625)의 스캔(630)에 기반하여 이미지(625)를 디스플레이 패널(140) 상에서 표시하는 것은, 상기 제2 유형의 상기 이벤트에 응답하여, 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(625) 이전에 프로세서(110)로부터 수신되는 상기 VSS 패킷에 기반하여, 상기 제2 유형의 상기 이벤트를 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 표시를 위한 이미지(625)의 스캔(630)의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 제3 수직 동기 신호(680)의 활성 구간의 종료 타이밍인 타이밍(604)에서, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
다시 도 1을 참조하면, 프로세서(110) 및 디스플레이 구동 회로(120)는, 도 2 및 도 5를 통해 예시된 동작들을 실행할 수 있다. 상기 동작들은, 도 7을 참조하여 아래에서 비제한적인 예를 통해 예시될 것이다.
도 7은 신호의 상태를 식별하는 것에 기반하여 실행되는 디스플레이 구동 회로로의 이미지 송신의 예를 도시한다.
도 7을 참조하면, 프로세서(110)는, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 상태가 상기 제1 상태인지 또는 상기 제2 상태인지 여부를 식별할 수 있다.
예를 들면, 프로세서(110)는, 상기 제1 상태 내의 상기 신호에 응답하여, 발광 동기 신호(790)의 타이밍(791)에 기반하여 인터페이스(115)를 통해 이미지(710)를 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(791)에 기반하여 프로세서(110)로부터 수신되는 이미지(710)에 응답하여, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(791)에 기반하여 수신되는 이미지(710)의 제1 스캔에 기반하여 이미지(710)를 디스플레이 패널(140) 상에서 표시하는 동안, 상기 제2 상태 내의 상기 신호를 프로세서(110)에게 제공할 수 있다. 예를 들면, 이미지(710)의 상기 제1 스캔에 기반하여 이미지(710)를 표시하는 것은, 상기 제2 유형의 상기 이벤트에 응답하여, 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(710) 이전에 프로세서(110)로부터 수신되는 상기 VSS 패킷에 기반하여, 상기 제2 유형의 상기 이벤트를 식별할 수 있다.
도 7 내에서 도시되지 않았으나, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지(710)를 GRAM(125) 내에 저장할 수 있다. 예를 들면, 이미지(710)를 GRAM(125) 내에 저장하는 것은, 이미지(710)의 상기 제1 스캔이 실행되는 시간 구간의 적어도 일부 내에서, 적어도 부분적으로 실행될 수 있다. 예를 들면, 이미지(710)를 GRAM(125) 내에 저장하는 것은, 상기 제1 유형의 상기 이벤트에 따른 상기 표시를 위해 실행될 수 있다. 예를 들면, 이미지(710)는, GRAM(125) 내에 저장되지만, 이미지(710)의 상기 제1 스캔에 따른 상기 표시는 GRAM(125)을 우회함으로써 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(710)의 상기 제1 스캔의 완료에 응답하여, 상기 신호의 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(701)에서, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 상태 내의 상기 신호가 프로세서(110)에게 제공되는 동안, 상기 제1 유형의 상기 이벤트를 식별할 수 있다. 예를 들면, 상기 제1 유형의 상기 이벤트는, 도 4를 참조하여 예시된 동작들의 적어도 일부를 통해 식별될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 유형의 상기 이벤트에 응답하여, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 상기 제1 상태로부터 상기 제2 상태로의 상기 변경은, GRAM(125) 내에 저장된 이미지(710)의 제2 스캔의 시작 타이밍인 타이밍(702)으로부터 기준 시간(703)(예: 기준 시간(207), 기준 시간(305), 기준 시간(505), 및/또는 기준 시간(681)) 이전의 타이밍(704)에서, 실행될 수 있다. 예를 들면, 이미지(710)의 상기 제2 스캔은, 프로세서(110)에게 주목받지 못하기(또는 투명하기) 때문에, 디스플레이 구동 회로(120)는, 상기 이미지 송신을 개시할 수 있는 타이밍(702)(예: 발광 동기 신호(790)의 타이밍)으로부터 기준 시간(703) 이전의 타이밍(704)에서, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 타이밍(704)은, 수직 동기 신호의 프론트 포치 구간 또는 연장된 프론트 포치 구간 내에 있을 수 있다. 예를 들면, 프로세서(110)는, 상기 신호가 상기 제2 상태 내에 있는 시간 구간에 기반하여, 디스플레이 구동 회로(120)의 상태가 이미지를 수신할 수 없는 상태인 구간을 인식할(recognize) 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, GRAM(125) 내의 이미지(710)의 상기 제2 스캔이 실행되는 동안, 상기 신호의 상기 상태를 상기 제2 상태로 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, GRAM(125) 내의 이미지(710)의 상기 제2 스캔의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(705)에서, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 프로세서(110)는, 상기 신호가 상기 제1 상태 내에서 있는 시간 구간에 기반하여, 디스플레이 구동 회로(120)의 상태가 이미지를 수신할 수 있는 상태인 구간을 인식할 수 있다.
예를 들면, 프로세서(110)는, 상기 제1 상태 내의 상기 신호에 응답하여, 발광 동기 신호(790)의 타이밍(792)에 기반하여 인터페이스(115)를 통해 이미지(720)를 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(792)에 기반하여 프로세서(110)로부터 수신되는 이미지(720)에 응답하여, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(792)에 기반하여 수신되는 이미지(720)의 스캔에 기반하여 이미지(720)를 디스플레이 패널(140) 상에서 표시하는 동안, 상기 제2 상태 내의 상기 신호를 프로세서(110)에게 제공할 수 있다. 예를 들면, 이미지(720)의 상기 스캔에 기반하여 이미지(720)를 표시하는 것은, 상기 제2 유형의 상기 이벤트에 응답하여, 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(720) 이전에 프로세서(110)로부터 수신되는 상기 VSS 패킷에 기반하여, 상기 제2 유형의 상기 이벤트를 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(720)의 상기 스캔의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(706)에서, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 상기 제1 상태 내의 상기 신호에 응답하여, 발광 동기 신호(790)의 타이밍(793)에 기반하여 인터페이스(115)를 통해 이미지(730)를 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(793)에 기반하여 프로세서(110)로부터 수신되는 이미지(730)에 응답하여, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(793)에 기반하여 수신되는 이미지(730)의 제1 스캔에 기반하여 이미지(730)를 디스플레이 패널(140) 상에서 표시하는 동안, 상기 제2 상태 내의 상기 신호를 프로세서(110)에게 제공할 수 있다. 예를 들면, 이미지(730)의 상기 제1 스캔에 기반하여 이미지(730)를 표시하는 것은, 상기 제2 유형의 상기 이벤트에 응답하여, 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(730) 이전에 프로세서(110)로부터 수신되는 상기 VSS 패킷에 기반하여, 상기 제2 유형의 상기 이벤트를 식별할 수 있다.
도 7 내에서 도시되지 않았으나, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지(730)를 GRAM(125) 내에 저장할 수 있다. 예를 들면, 이미지(730)를 GRAM(125) 내에 저장하는 것은, 이미지(730)의 상기 제1 스캔이 실행되는 시간 구간의 적어도 일부 내에서, 적어도 부분적으로 실행될 수 있다. 예를 들면, 이미지(730)를 GRAM(125) 내에 저장하는 것은, 상기 제1 유형의 상기 이벤트에 따른 상기 표시를 위해 실행될 수 있다. 예를 들면, 이미지(730)는, GRAM(125) 내에 저장되지만, 이미지(730)의 상기 제1 스캔에 따른 상기 표시는 GRAM(125)을 우회함으로써 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(730)의 상기 제1 스캔의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(707)에서, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 상태 내의 상기 신호가 프로세서(110)에게 제공되는 동안, 상기 제1 유형의 상기 이벤트를 식별할 수 있다. 예를 들면, 상기 제1 유형의 상기 이벤트는, 도 4를 참조하여 예시된 동작들의 적어도 일부를 통해 식별될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 유형의 상기 이벤트에 응답하여, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 상기 제1 상태로부터 상기 제2 상태로의 상기 변경은, GRAM(125) 내에 저장된 이미지(730)의 제2 스캔의 시작 타이밍인 타이밍(708)으로부터 기준 시간(703) 이전의 타이밍(711)에서, 실행될 수 있다. 예를 들면, 이미지(730)의 상기 제2 스캔은, 프로세서(110)에게 주목받지 못하기(또는 투명하기) 때문에, 디스플레이 구동 회로(120)는, 상기 이미지 송신을 개시할 수 있는 타이밍(708)(예: 발광 동기 신호(790)의 타이밍)으로부터 기준 시간(703) 이전의 타이밍(711)에서, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 타이밍(711)은, 수직 동기 신호의 프론트 포치 구간 또는 연장된 프론트 포치 구간 내에 있을 수 있다. 예를 들면, 프로세서(110)는, 상기 신호가 상기 제2 상태 내에 있는 시간 구간에 기반하여, 디스플레이 구동 회로(120)의 상태가 이미지를 수신할 수 없는 상태인 구간을 인식할(recognize) 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, GRAM(125) 내의 이미지(730)의 상기 제2 스캔이 실행되는 동안, 상기 신호의 상기 상태를 상기 제2 상태로 유지할 수 있다.
위 예시들은, 프로세서(110)가 상기 신호의 상기 상태가 상기 제1 상태인지 또는 상기 제2 상태인지 여부를 식별하는 것(예: 레벨 모드(level mode))을 예시하고 있으나, 이는 설명의 편의를 위한 것이다. 프로세서(110)는, 상기 이미지 송신을 실행할 수 있는지 여부를 식별하기 위해, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 식별할 수 있다(예: 에지 모드(edge mode)). 상기 제2 상태로부터 상기 제1 상태로의 상기 변경에 기반하여 상기 이미지 송신을 실행할 것인지 여부를 식별할 시, 디스플레이 구동 회로(120)는, 도 2, 도 3, 도 5, 도 6, 및 도 7를 참조하여 예시된 동작들과 적어도 부분적으로 다른 동작들을 실행할 수 있다.
예를 들어, 프로세서(110)가 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 식별할 시, 디스플레이 구동 회로(120)는, 이미지의 스캔의 완료에 응답하여, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들어, 프로세서(110)가 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 식별할 시, 디스플레이 구동 회로(120)는, 이미지의 스캔이 실행되는 동안, 상기 제2 상태로부터 상기 제1 상태로의 변경을 삼가하고 상기 제1 상태로부터 상기 제2 상태로의 변경 또는 상기 제2 상태의 유지를 실행할 수 있다. 예를 들어, 프로세서(110)가 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 식별할 시, 디스플레이 구동 회로(120)는, 상기 이미지의 스캔의 완료에 응답하여 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 실행하기 위해, 상기 제1 상태로부터 상기 제2 상태로의 상기 변경을 실행할 수 있다. 예를 들면, 상기 제1 상태로부터 상기 제2 상태로의 상기 변경은, 상기 제1 변경 다음의 상기 제2 상태로부터 상기 제1 상태로의 제2 변경을 위해, 상기 제2 상태로부터 상기 제1 상태로의 제1 변경 후 실행될 수 있다.
예를 들면, 프로세서(110)는, 제3 타이밍(예: 수직 동기 신호의 시작 타이밍 및/또는 발광 동기 신호의 시작 타이밍)에서 이미지 송신이 활성화되는지 여부를 식별하기 위해, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 제1 타이밍과 제2 타이밍 사이의 시간 구간 내에 포함되는지 여부를, 식별할 수 있다. 상기 제1 타이밍은 상기 제3 타이밍 전(또는 직전) 이미지 송신을 실행할 수 있는 제4 타이밍(예: 수직 동기 신호의 시작 타이밍 및/또는 발광 동기 신호의 시작 타이밍)으로부터 기준 시간 이전의 타이밍일 수 있다. 상기 제2 타이밍은 상기 제3 타이밍으로부터 상기 기준 시간 이전의 타이밍일 수 있다. 예를 들면, 상기 제3 타이밍 및 상기 제4 타이밍 각각은, 수직 동기 신호의 시작 타이밍일 수도 있고, 발광 동기 신호의 시작 타이밍일 수 있다. 상기 제1 타이밍, 상기 제2 타이밍, 상기 제3 타이밍, 상기 제4 타이밍, 및 상기 시간 구간은 도 8을 참조하여 비제한적인 예를 통해 예시될 수 있다.
도 8은 신호의 제2 상태로부터 신호의 제1 상태로의 변경을 식별하는 것에 기반하여 실행되는 프로세서로부터 디스플레이 구동 회로로의 이미지 송신의 예를 도시한다.
도 8을 참조하면, 프로세서(110)는, 발광 동기 신호(800)(및/또는 수직 동기 신호)의 타이밍(804)에서 이미지 송신이 활성화되는지 여부를 식별하기 위해, 발광 동기 신호(800)의 타이밍(801)으로부터 기준 시간(802)(예: 기준 시간(207), 기준 시간(305), 기준 시간(505), 및/또는 기준 시간(681)) 이전의 타이밍(803)과 발광 동기 신호(800)의 타이밍(804)으로부터 기준 시간(802) 이전의 타이밍(805) 사이의 시간 구간(806)이 상기 신호가 상기 제2 상태로부터 상기 제1 상태로 변경된 타이밍을 포함하는지 여부를 식별할 수 있다. 예를 들면, 프로세서(110)는, 시간 구간(806)이 상기 제2 상태로부터 상기 제1 상태로의 변경(807)을 포함함을 식별하는 것에 기반하여, 타이밍(804)에서의 상기 이미지 송신이 활성화됨을 식별할 수 있다.
예를 들면, 프로세서(110)는, 발광 동기 신호(800)의 타이밍(808)에서 이미지 송신이 활성화되는지 여부를 식별하기 위해, 타이밍(805)과 타이밍(808)으로부터 기준 시간(802) 이전의 타이밍(809) 사이의 시간 구간(810)이 상기 신호가 상기 제2 상태로부터 상기 제1 상태로 변경된 타이밍을 포함하는지 여부를 식별할 수 있다. 예를 들면, 프로세서(110)는, 시간 구간(810)이 상기 제2 상태로부터 상기 제1 상태로의 변경(807)을 포함하지 않음을 식별하는 것에 기반하여, 타이밍(808)에서의 상기 이미지 송신이 비활성화됨을 식별할 수 있다.
제한되지 않는 예로, 상술한 설명들은, 프로세서(110) 및 디스플레이 구동 회로(120) 중, 프로세서(110)에 의해 식별된(또는 목표된) 타이밍으로부터 프로세서(110)로부터 디스플레이 구동 회로(120)로의 이미지 송신을 실행하는 제1 모드(예: DSI(display serial interface)의 비디오 모드)를 위해 적용될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 모드와 구별되는 제2 모드를 위해, 도 9, 도 10, 도 11, 도 12, 도 13, 및 도 14를 참조하여 아래에서 더 상세히 예시되는 동작들을 실행할 수 있다. 예를 들면, 상기 제2 모드는, 프로세서(110) 및 디스플레이 구동 회로(120) 중 디스플레이 구동 회로(120)에 의해 식별된(또는 목표된) 타이밍으로부터 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지를 송신을 실행하는 모드(예: DSI의 커맨드 모드)를 나타낼 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제2 모드를 위해 프로세서(110)에게 상기 신호를 제공할 수 있다. 제한되지 않는 예로, 상기 제2 모드를 위한 상기 신호는, TE(tearing effect) 신호로 참조될 수도 있다. 예를 들면, 상기 신호는, 상기 이미지 송신과 관련된 디스플레이 구동 회로(120)의 상태를 나타낼 수 있다. 예를 들면, 상기 신호는, 상기 제1 상태 또는 상기 제2 상태 내에서 있을 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제2 모드를 위해, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하거나, 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 상기 제1 상태로부터 상기 제2 상태로의 상기 변경 및 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 도 9, 도 10, 도 11, 도 12, 도 13, 및 도 14를 참조하여 아래에서 더 상세하게 예시될 수 있다.
도 9는, 제2 모드를 위해 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를 제2 상태로부터 제1 상태로 변경하는 예시적인 방법을 도시한다.
도 9를 참조하면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신을 식별하는 것에 응답하여, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 상태를 상기 제2 상태로 설정할 수 있다. 제한되지 않는 예로, 상기 이미지 송신은, 2Ch 명령에 기반하여 식별될 수 있다. 제한되지 않는 예로, 디스플레이 구동 회로(120)는, 상기 이미지 송신의 상기 식별에 기반하여 획득되는, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(900)의 백 포치 구간(예: VBP(vertical back porch))(901) 내에서, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경함으로써, 상기 신호의 상기 상태를 상기 제2 상태로 설정할 수 있다. 제한되지 않는 예로, 디스플레이 구동 회로(120)는, 상기 이미지 송신의 상기 식별에 응답하여 획득되는 디스플레이 구동 회로(120)를 위한 수직 동기 신호(900)의 시작 타이밍(902)에서 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경함으로써, 상기 신호의 상기 상태를 상기 제2 상태로 설정할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제2 모드에 기반하여, 상기 이미지 송신에 따라 프로세서(110)로부터 수신되는 이미지(903)를 GRAM(125) 내에 저장하고, 상기 제2 모드에 기반하여, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(900)의 활성 구간 내에서 GRAM(125) 내의 이미지(903)의 스캔(904)에 따른 표시를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 스캔(904)의 종료(또는 완료)에 응답하여, 타이밍(905)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(905)은, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(900)의 상기 활성 구간의 종료 타이밍일 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(900)의 프론트 포치 구간(예: VFP(vertical front porch))의 종료 타이밍인 타이밍(906)에서 프로세서(110)로부터 이미지(903) 다음의 이미지가 수신되지 않음을 식별하는 것에 기반하여, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(900)의 프론트 포치 구간을 연장할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(906)으로부터 디스플레이 구동 회로(120)를 위한 수직 동기 신호(900)의 연장된 프론트 포치 구간(예: extended VFP)(907)을 획득할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 이미지 송신이 실행되지 않음을 식별하는 동안, 상기 상태를 상기 제1 상태로 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 발광 구간(990)의 타이밍(908), 타이밍(909), 및 타이밍(910) 각각으로부터 상기 이미지 송신을 실행할 수 있도록, 상기 상태를 상기 제1 상태로 유지할 수 있다. 예를 들면, 도 9의 도시와 달리, 프로세서(110)는, 상기 제1 상태 내의 상기 신호에 기반하여, 타이밍(908), 타이밍(909), 및 타이밍(910) 각각으로부터 상기 이미지 송신을 실행할 수도 있다.
도 10은, 제2 모드를 위한 GRAM 내의 이미지의 스캔에 따른 재표시에 따라, 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를 제1 상태로부터 제2 상태로 변경하는 예시적인 방법을 도시한다.
도 10을 참조하면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신을 식별하는 것에 응답하여, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 상태를 상기 제2 상태로 설정할 수 있다. 제한되지 않는 예로, 상기 이미지 송신은, 2Ch 명령에 기반하여 식별될 수 있다. 제한되지 않는 예로, 디스플레이 구동 회로(120)는, 상기 이미지 송신의 상기 식별에 기반하여 획득되는, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1000)의 백 포치 구간(예: VBP(vertical back porch))(1001) 내에서, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경함으로써, 상기 신호의 상기 상태를 상기 제2 상태로 설정할 수 있다. 제한되지 않는 예로, 디스플레이 구동 회로(120)는, 상기 이미지 송신의 상기 식별에 응답하여 획득되는 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1000)의 시작 타이밍(1002)에서 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경함으로써, 상기 신호의 상기 상태를 상기 제2 상태로 설정할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제2 모드에 기반하여, 상기 이미지 송신에 따라 프로세서(110)로부터 수신되는 이미지(1003)를 GRAM(125) 내에 저장하고, 상기 제2 모드에 기반하여, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1000)의 활성 구간 내에서 GRAM(125) 내의 이미지(1003)의 스캔(1004)에 따른 표시를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 스캔(1004)의 종료(또는 완료)에 응답하여, 타이밍(1005)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1005)은, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1000)의 상기 활성 구간의 종료 타이밍일 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1006)에서 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1050)를 획득할 수 있다. 예를 들면, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1050)는, 프로세서(110)로부터 수신되는 이미지(1003)를 표시하기 위해 획득되는 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1000)와 달리, 이미지(1003)의 재표시를 위해 획득될 수 있다. 예를 들면, 이미지(1003)의 상기 재표시는, 디스플레이 패널(140) 상에서의 잔상의 발생을 감소시키는 것 및/또는 디스플레이 패널(140) 상에서의 깜빡임의 발생을 감소시키는 것을 위해, 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1050)의 백 포치 구간(1051) 내에서, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 재표시를 위한 GRAM(125) 내의 이미지(1003)의 스캔(1014)의 시작 전, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1050)의 시작 타이밍인 타이밍(1006)(및/또는 발광 구간(990)의 타이밍(1006))에서 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 다른 예를 들면, 디스플레이 구동 회로(120)는, 스캔(1014)의 시작 타이밍(1052)(예: 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1050)의 활성 구간의 시작 타이밍)에서 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 상기 제1 상태로부터 상기 제2 상태로의 상기 변경은, 스캔(1014) 동안 새로운 이미지가 수신되는 것을 감소시키기 위해, 실행될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 신호의 상기 상태가 상기 제2 상태로 유지되는 동안, GRAM(125) 내의 이미지(1003)의 스캔(1014)에 따른 이미지(1003)의 상기 재표시를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 스캔(1014)의 종료(또는 완료)에 응답하여, 타이밍(1055)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1055)은, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1050)의 상기 활성 구간의 종료 타이밍일 수 있다.
도 11은 제2 모드 내에서의 디스플레이 구동 회로로의 이미지 송신 및/또는 상기 제2 모드 내에서의 이미지의 재표시에 기반하여 신호의 상태를 변경하는 예를 도시한다.
도 11을 참조하면, 디스플레이 구동 회로(120)는, 상기 제2 모드에 따라 프로세서(110)로부터 수신되는 이미지(1101)에 응답하여, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 상태를 상기 제2 상태로 설정할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1101)를 GRAM(125) 내에 저장하고, GRAM(125) 내에 저장된 이미지(1101)를 스캔함으로써 디스플레이 패널(140) 상에서 이미지(1101)를 표시할 수 있다. 예를 들면, 상기 신호의 상기 상태는 이미지(1101)의 상기 스캔 동안 상기 제2 상태로 유지될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1101)의 상기 스캔의 종료(또는 완료)에 응답하여, 타이밍(1120)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 패널(140) 상에서의 잔상 및/또는 깜빡임의 발생을 감소시키기 위해, 이미지(1101)의 재표시를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 발광 구간을 나타내는 발광 동기 신호(1190)의 타이밍들(1191)에서 상기 제2 모드에 따라 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신이 실행되는 것을 감소시키기 위해, 이미지(1101)의 상기 재표시를 위한 GRAM(125) 내의 이미지(1101)의 스캔의 시작 타이밍(1121)에서 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 시작 타이밍(1121)으로부터의 GRAM(125) 내의 이미지(1101)의 상기 스캔에 기반하여 이미지(1101)의 상기 재표시를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, GRAM(125) 내의 이미지(1101)의 상기 스캔 동안, 상기 신호의 상기 상태를 상기 제2 상태로 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1101)의 상기 재표시를 위한 GRAM(125) 내의 이미지(1101)의 상기 스캔의 종료(또는 완료)에 응답하여, 타이밍(1122)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 이미지 송신이 실행되지 않고 이미지(1101)의 재표시가 스케줄링되지 않는 조건 상에서, 상기 신호의 상기 상태를 상기 제1 상태로 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(1101) 다음의 이미지(1102)가 상기 제2 모드에 기반하여 프로세서(110)로부터 수신됨을 식별하는 것에 응답하여, 타이밍(1123)에서 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1102)를 GRAM(125) 내에 저장하고, GRAM(125) 내에 저장된 이미지(1102)를 스캔함으로써 디스플레이 패널(140) 상에서 이미지(1102)를 표시할 수 있다. 예를 들면, 상기 신호의 상기 상태는 이미지(1102)의 상기 스캔 동안 상기 제2 상태로 유지될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1102)의 상기 스캔의 종료(또는 완료)에 응답하여, 타이밍(1124)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 상기 신호의 상기 제1 상태는, 이미지 송신이 실행되지 않고 이미지(1102)의 재표시가 스케줄링되지 않는 조건 상에서, 유지될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(1102) 다음의 이미지(1103)가 상기 제2 모드에 기반하여 프로세서(110)로부터 수신됨을 식별하는 것에 응답하여, 타이밍(1125)에서 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1103)를 GRAM(125) 내에 저장하고, GRAM(125) 내에 저장된 이미지(1103)를 스캔함으로써 디스플레이 패널(140) 상에서 이미지(1103)를 표시할 수 있다. 예를 들면, 상기 신호의 상기 상태는 이미지(1103)의 상기 스캔 동안 상기 제2 상태로 유지될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1103)의 상기 스캔의 종료(또는 완료)에 응답하여, 타이밍(1126)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 상기 신호의 상기 제1 상태는, 이미지 송신이 실행되지 않고 이미지(1103)의 재표시가 스케줄링되지 않는 조건 상에서, 유지될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 새로운 이미지가 상기 제2 모드에 기반하여 프로세서(110)로부터 수신되지 않는 동안, 상기 신호의 상기 상태를 상기 제1 상태로 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 패널(140) 상에서의 표시를 위해 소비되는 전력을 감소시키기 위해, 이미지(1103)가 디스플레이 패널(140) 상에서 유지되는 동안 이미지(1103)의 재표시를 실행하는 것을 삼가하고 상기 신호의 상기 상태를 상기 제1 상태로 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 이미지(1103)를 유지하기 위해, 상기 제2 모드에 기반하여 GRAM(125) 내의 이미지(1103)를 스캔함으로써 이미지(1103)의 재표시를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1103)의 상기 재표시를 위한 GRAM(125) 내의 이미지(1103)의 스캔의 시작 타이밍(1127)에서 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 시작 타이밍(1127)으로부터의 GRAM(125) 내의 이미지(1103)의 상기 스캔에 기반하여 이미지(1103)의 상기 재표시를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, GRAM(125) 내의 이미지(1103)의 상기 스캔 동안, 상기 신호의 상기 상태를 상기 제2 상태로 유지할 수 있다.
도 9, 도 10, 및 도 11의 설명들은, 프로세서(110)가 상기 제2 모드를 위해 상기 신호의 상기 상태가 상기 제1 상태인지 또는 상기 제2 상태인지 여부를 식별하는 것(예: 레벨 모드)을 예시하고 있으나, 프로세서(110)는, 상기 제2 상태로부터 상기 제1 상태로의 변경을 식별할 수도 있다(예: 에지 모드). 예를 들면, 프로세서(110)가 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 식별하는 조건 상에서, 디스플레이 구동 회로(120)는, 도 9 내지 도 11의 설명들과 적어도 부분적으로 다르게, 상기 신호의 상기 상태를 변경할 수 있다. 예를 들면, 상기 신호의 상기 상태의 변경은, 도 12, 도 13, 및 도 14를 참조하여 아래에서 보다 상세하게 예시될 수 있다.
도 12 및 13는 제2 상태로부터 제1 상태로의 변경을 상기 제2 모드에 따라 식별하는 프로세서를 위해, 디스플레이 구동 회로로부터 프로세서로의 신호의 상태를 변경하는 예시적인 방법을 도시한다.
도 12를 참조하면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1200)에 기반하여 상기 제2 모드에 기반하여 프로세서(110)로부터 수신된 이미지(1201)를 GRAM(125) 내에 저장하고 상기 제2 모드에 기반하여 GRAM(125) 내의 이미지(1201)의 스캔(1202)에 따른 표시를 실행하는 동안, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 상태를 상기 제2 상태로 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 스캔(1202)의 종료(또는 완료)에 응답하여 타이밍(1203)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 발광 구간(990)의 타이밍(1204)에서 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신을 실행할 수 있음을 나타내기 위해, 타이밍(1203)에서 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1203)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될 상기 제2 상태로부터 상기 제1 상태로의 변경을 위해, 상기 제1 상태를 상기 제2 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 타이밍(1203)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경에 기반하여, 타이밍(1204)에서의 상기 이미지 송신이 활성화됨을 식별할 수 있다. 예를 들면, 프로세서(110)는, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 상기 이미지 송신을 실행할 수 있는 타이밍(1204) 이전의 기준 시간 구간(1205) 내에서 실행되는지 여부를 식별하고, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 기준 시간 구간(1205) 내에서 실행됨을 식별하는 것에 응답하여, 타이밍(1204)에서의 상기 이미지 송신이 활성화됨을 식별할 수 있다. 제한되지 않는 예로, 기준 시간 구간(1205)의 길이는, 수직 동기 신호(1200)의 프론트 포치 구간(예: VFP(vertical front porch))의 길이에 대응할(또는 동일할) 수 있다. 제한되지 않는 예로, 기준 시간 구간(1205)의 길이는, 상기 프론트 포치 구간의 상기 길이보다 길 수도 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1200)의 상기 프론트 포치 구간의 종료 타이밍인 타이밍(1204)에서 프로세서(110)로부터 이미지(1201) 다음의 이미지가 수신되지 않음을 식별하는 것에 기반하여, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1200)의 연장된 프론트 포치 구간(예: extended VFP)(1206)을 획득할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 발광 구간(990)의 타이밍(1207)에서의 상기 이미지 송신을 활성화함을 나타내기 위해, 타이밍(1207) 이전의 기준 시간 구간(1205) 내에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1200)의 연장된 프론트 포치 구간(1206) 내에서 있을 수 있다. 제한되지 않는 예로, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1207) 이전의 기준 시간 구간(1205) 이내에 있는 타이밍(1208)에서 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1208)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될 상기 제2 상태로부터 상기 제1 상태로의 변경을 위해, 상기 제1 상태를 상기 제2 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 타이밍(1207) 이전의 기준 시간 구간(1205) 내에서 실행됨을 식별하는 것에 응답하여, 타이밍(1207)에서의 상기 이미지 송신이 활성화됨을 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1207)에서의 상기 이미지 송신이 실행되지 않음을 식별하는 것에 기반하여, 연장된 프론트 포치 구간(1206)을 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 발광 구간(990)의 타이밍(1209)에서의 상기 이미지 송신을 활성화함을 나타내기 위해, 타이밍(1209) 이전의 기준 시간 구간(1205) 내에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1200)의 연장된 프론트 포치 구간(1206) 내에서 있을 수 있다. 제한되지 않는 예로, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1209) 이전의 기준 시간 구간(1205) 이내에 있는 타이밍(1210)에서 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1210)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될 상기 제2 상태로부터 상기 제1 상태로의 변경을 위해, 상기 제1 상태를 상기 제2 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 타이밍(1209) 이전의 기준 시간 구간(1205) 내에서 실행됨을 식별하는 것에 응답하여, 타이밍(1209)에서의 상기 이미지 송신이 활성화됨을 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1209)에서의 상기 이미지 송신이 실행되지 않음을 식별하는 것에 기반하여, 연장된 프론트 포치 구간(1206)을 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 발광 구간(990)의 타이밍(1211)에서의 상기 이미지 송신을 활성화함을 나타내기 위해, 타이밍(1211) 이전의 기준 시간 구간(1205) 내에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1200)의 연장된 프론트 포치 구간(1206) 내에서 있을 수 있다. 제한되지 않는 예로, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1211) 이전의 기준 시간 구간(1205) 이내에 있는 타이밍(1212)에서 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1212)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될 상기 제2 상태로부터 상기 제1 상태로의 변경을 위해, 상기 제1 상태를 상기 제2 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 타이밍(1211) 이전의 기준 시간 구간(1205) 내에서 실행됨을 식별하는 것에 응답하여, 타이밍(1211)에서의 상기 이미지 송신이 활성화됨을 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1211)에서의 상기 이미지 송신이 실행되지 않음을 식별하는 것에 기반하여, 연장된 프론트 포치 구간(1206)을 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 발광 구간(990)의 타이밍(1213)에서의 상기 이미지 송신을 활성화함을 나타내기 위해, 타이밍(1213) 이전의 기준 시간 구간(1205) 내에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1200)의 연장된 프론트 포치 구간(1206) 내에서 있을 수 있다. 제한되지 않는 예로, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1213) 이전의 기준 시간 구간(1205) 이내에 있는 타이밍(1214)에서 실행될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1214)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될 상기 제2 상태로부터 상기 제1 상태로의 변경을 위해, 상기 제1 상태를 상기 제2 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 타이밍(1213) 이전의 기준 시간 구간(1205) 내에서 실행됨을 식별하는 것에 응답하여, 타이밍(1213)에서의 상기 이미지 송신이 활성화됨을 식별할 수 있다.
상술한 바와 같이, 디스플레이 구동 회로(120)는, 이미지의 스캔이 실행되지 않는 시간 구간(예: 연장된 프론트 포치 구간(1206)) 내에서 발광 구간(990)의 주기에 따라, 상기 신호의 상기 상태의 변경을 실행할 수 있다.
도 13을 참조하면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1300)에 기반하여 상기 제2 모드에 기반하여 프로세서(110)로부터 수신된 이미지(1301)를 GRAM(125) 내에 저장하고 상기 제2 모드에 기반하여 GRAM(125) 내의 이미지(1301)의 스캔(1302)에 따른 표시를 실행하는 동안, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 상태를 상기 제2 상태로 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 스캔(1302)의 종료(또는 완료)에 응답하여 타이밍(1303)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 발광 구간(990)의 타이밍(1304)에서 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신을 실행할 수 있음을 나타내기 위해, 타이밍(1303)에서 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1303)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될 상기 제2 상태로부터 상기 제1 상태로의 변경을 위해 상기 제1 상태를 상기 제2 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 타이밍(1303)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경에 기반하여, 타이밍(1304)에서의 상기 이미지 송신이 활성화됨을 식별할 수 있다. 예를 들면, 프로세서(110)는, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 상기 이미지 송신을 실행할 수 있는 타이밍(1304) 이전의 기준 시간 구간(1305) 내에서 실행되는지 여부를 식별하고, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 기준 시간 구간(1305) 내에서 실행됨을 식별하는 것에 응답하여, 타이밍(1304)에서의 상기 이미지 송신이 활성화됨을 식별할 수 있다. 제한되지 않는 예로, 기준 시간 구간(1305)의 길이는, 수직 동기 신호(1300)의 프론트 포치 구간(예: VFP(vertical front porch))의 길이에 대응할(또는 동일할) 수 있다. 제한되지 않는 예로, 기준 시간 구간(1305)의 길이는, 상기 프론트 포치 구간의 상기 길이보다 길 수도 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 이미지 송신이 실행되지 않음을 식별하는 것에 기반하여, 디스플레이 패널(140) 상에서의 잔상 및/또는 깜빡임을 감소시키기 위해 타이밍(1304)으로부터 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1350)를 획득할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 잔상 및/또는 상기 깜빡임을 감소시키기 위해, 이미지(1301)의 스캔(1352)에 따른 재표시를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 스캔(1352) 동안 상기 신호의 상기 상태를 상기 제2 상태로 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 스캔(1352)이 진행되는 시간 구간(1351)(예: 디스플레이 구동 회로(120)를 위한 수직 동기 신호(1350)의 활성 구간) 내의 발광 구간(990)의 타이밍(1307), 타이밍(1309), 및 타이밍(1311) 각각에서의 상기 이미지 송신이 비활성화됨을 나타내기 위해, 상기 신호의 상기 상태를 상기 제2 상태로 유지할 수 있다. 예를 들면, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 시간 구간(1351) 내에서 실행되지 않기 때문에, 프로세서(110)는, 타이밍(1307), 타이밍(1309), 및 타이밍(1311) 각각에서의 상기 이미지 송신이 비활성화됨을 인식할 수 있다. 예를 들면, 프로세서(110)는, 타이밍(1307) 이전의 기준 시간 구간(1305)(도 13 내에서 미도시) 내에서 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 존재하지 않음을 식별하는 것에 기반하여, 타이밍(1307)에서의 상기 이미지 송신을 비활성화함을 식별하고, 타이밍(1309) 이전의 기준 시간 구간(1305)(도 13 내에서 미도시) 내에서 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 존재하지 않음을 식별하는 것에 기반하여, 타이밍(1309)에서의 상기 이미지 송신을 비활성화함을 식별하며, 타이밍(1311) 이전의 기준 시간 구간(1305)(도 13 내에서 미도시) 내에서 상기 제2 상태로부터 상기 제1 상태로의 상기 변경이 존재하지 않음을 식별하는 것에 기반하여, 타이밍(1311)에서의 상기 이미지 송신을 비활성화함을 식별할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 스캔(1352)의 완료에 응답하여, 타이밍(1314)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1314)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 발광 구간(990)의 타이밍(1313) 이전의 기준 시간 구간(1305) 내에서 있을 수 있다. 예를 들면, 타이밍(1314)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1313)에서의 상기 이미지 송신을 활성화함을 나타낼 수 있다.
도 14는 제2 모드 내에서의 디스플레이 구동 회로로의 이미지 송신 및/또는 상기 제2 모드 내에서의 이미지의 재표시에 기반하여 제2 상태로부터 제1 상태로의 변경을 식별하는 프로세서를 위해 신호의 상태를 변경하는 예를 도시한다.
도 14를 참조하면, 디스플레이 구동 회로(120)는, 상기 제2 모드에 따라 프로세서(110)로부터 수신되는 이미지(1401)에 응답하여, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호의 상기 상태를 상기 제2 상태로 설정할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1401)를 GRAM(125) 내에 저장하고, GRAM(125) 내에 저장된 이미지(1401)를 스캔함으로써 디스플레이 패널(140) 상에서 이미지(1401)를 표시할 수 있다. 예를 들면, 상기 신호의 상기 상태는 이미지(1401)의 상기 스캔 동안 상기 제2 상태로 유지될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1401)의 상기 스캔의 종료(또는 완료)에 응답하여, 타이밍(1420)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1420)은, 발광 동기 신호(1190)의 타이밍(1491) 이전의 기준 시간 구간(도 14 내에서 미도시)(예: 기준 시간 구간(1205) 및 기준 시간 구간(1305)) 내에서 있을 수 있다. 예를 들면, 타이밍(1420)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1491)에서 상기 이미지 송신을 활성화함을 나타낼 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1420)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 위해, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 패널(140) 상에서의 잔상 및/또는 깜빡임의 발생을 감소시키기 위해, 이미지(1401)의 재표시를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1401)의 상기 재표시를 위한 GRAM(125) 내의 이미지(1401)의 스캔 동안 상기 신호의 상기 상태를 상기 제2 상태로 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1401)의 상기 재표시를 위한 GRAM(125) 내의 이미지(1401)의 상기 스캔의 종료(또는 완료)에 응답하여, 타이밍(1421)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1421)은, 발광 동기 신호(1190)의 타이밍(1492) 이전의 상기 기준 시간 구간 내에서 있을 수 있다. 예를 들면, 타이밍(1421)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1492)에서 상기 이미지 송신을 활성화함을 나타낼 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1421)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 위해, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1422)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1422)은, 발광 동기 신호(1190)의 타이밍(1493) 이전의 상기 기준 시간 구간 내에서 있을 수 있다. 예를 들면, 타이밍(1422)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1493)에서 상기 이미지 송신을 활성화함을 나타낼 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1422)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 위해, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경(예: 타이밍(1422)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경)이 타이밍(1493) 이전의 상기 기준 시간 구간 내에서 실행됨을 식별하는 것에 기반하여, 타이밍(1493)에 따라 상기 제2 모드 내에서 이미지(1402)를 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1402)를 GRAM(125) 내에 저장하고, GRAM(125) 내에 저장된 이미지(1402)를 스캔함으로써 디스플레이 패널(140) 상에서 이미지(1402)를 표시할 수 있다. 예를 들면, 상기 신호의 상기 상태는, 이미지(1402)의 상기 스캔 동안 상기 제2 상태로 유지될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1402)의 상기 스캔의 종료(또는 완료)에 응답하여, 타이밍(1423)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1423)은, 발광 동기 신호(1190)의 타이밍(1494) 이전의 상기 기준 시간 구간 내에서 있을 수 있다. 예를 들면, 타이밍(1423)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1494)에서 상기 이미지 송신을 활성화함을 나타낼 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1423)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 위해, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1424)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1424)은, 발광 동기 신호(1190)의 타이밍(1495) 이전의 상기 기준 시간 구간 내에서 있을 수 있다. 예를 들면, 타이밍(1424)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1495)에서 상기 이미지 송신을 활성화함을 나타낼 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1424)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 위해, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1425)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1425)은, 발광 동기 신호(1190)의 타이밍(1496) 이전의 상기 기준 시간 구간 내에서 있을 수 있다. 예를 들면, 타이밍(1425)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1496)에서 상기 이미지 송신을 활성화함을 나타낼 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1425)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 위해, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1426)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1426)은, 발광 동기 신호(1190)의 타이밍(1497) 이전의 상기 기준 시간 구간 내에서 있을 수 있다. 예를 들면, 타이밍(1426)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1497)에서 상기 이미지 송신을 활성화함을 나타낼 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1426)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 위해, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경(예: 타이밍(1426)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경)이 타이밍(1497) 이전의 상기 기준 시간 구간 내에서 실행됨을 식별하는 것에 기반하여, 타이밍(1497)에 따라 상기 제2 모드 내에서 이미지(1403)를 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1403)를 GRAM(125) 내에 저장하고, GRAM(125) 내에 저장된 이미지(1403)를 스캔함으로써 디스플레이 패널(140) 상에서 이미지(1403)를 표시할 수 있다. 예를 들면, 상기 신호의 상기 상태는, 이미지(1403)의 상기 스캔 동안 상기 제2 상태로 유지될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1403)의 상기 스캔의 종료(또는 완료)에 응답하여, 타이밍(1427)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1427)은, 발광 동기 신호(1190)의 타이밍(1498) 이전의 상기 기준 시간 구간 내에서 있을 수 있다. 예를 들면, 타이밍(1427)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1498)에서 상기 이미지 송신을 활성화함을 나타낼 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1427)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 위해, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 패널(140) 상에서의 표시를 위해 소비되는 전력을 감소시키기 위해, 이미지(1403)가 디스플레이 패널(140) 상에서 유지되는 동안 이미지(1403)의 재표시를 실행하는 것을 삼가할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1423), 타이밍(1424), 타이밍(1425), 및 타이밍(1426) 각각에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 타이밍(1428)과 타이밍(1429) 사이의 시간(1430) 동안 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1403)가 디스플레이 패널(140) 상에서 유지되는 동안, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 반복적으로 실행할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1429)에서 상기 신호의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 예를 들면, 타이밍(1429)은, 발광 동기 신호(1190)의 타이밍(1499) 이전의 상기 기준 시간 구간 내에서 있을 수 있다. 예를 들면, 타이밍(1429)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경은, 타이밍(1499)에서 상기 이미지 송신을 활성화함을 나타낼 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1429)에서의 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 이후에 실행될, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 위해, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(1499)으로부터의 상기 이미지 송신이 실행되지 않음을 식별하는 것에 기반하여, 이미지(1403)를 유지하기 위해 상기 제2 모드에 따라 GRAM(125) 내의 이미지(1403)를 스캔함으로써 이미지(1403)의 재표시를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 이미지(1403)의 상기 재표시를 위한 GRAM(125) 내의 이미지(1403)의 상기 스캔에 기반하여, 상기 신호의 상기 상태를 상기 제2 상태로 유지할 수 있다.
상술한 바와 같이, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 상기 신호는, 디스플레이 패널(140) 상에서의 표시와 관련된 디스플레이 구동 회로(120)의 상태를 나타낼 수 있다. 전자 장치(100)는, 상기 신호를 이용하여 디스플레이(105)를 통해 강화된 품질의 서비스를 제공할 수 있다.
도 15는, 다양한 실시예들에 따른, 네트워크 환경(1500) 내의 전자 장치(1501)의 블록도이다. 도 15를 참조하면, 네트워크 환경(1500)에서 전자 장치(1501)는 제 1 네트워크(1598)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(1502)와 통신하거나, 또는 제 2 네트워크(1599)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(1504) 또는 서버(1508) 중 적어도 하나와 통신할 수 있다. 일실시예에 따르면, 전자 장치(1501)는 서버(1508)를 통하여 전자 장치(1504)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(1501)는 프로세서(1520), 메모리(1530), 입력 모듈(1550), 음향 출력 모듈(1555), 디스플레이 모듈(1560), 오디오 모듈(1570), 센서 모듈(1576), 인터페이스(1577), 연결 단자(1578), 햅틱 모듈(1579), 카메라 모듈(1580), 전력 관리 모듈(1588), 배터리(1589), 통신 모듈(1590), 가입자 식별 모듈(1596), 또는 안테나 모듈(1597)을 포함할 수 있다. 다양한 실시예들에서는, 전자 장치(1501)에는, 이 구성요소들 중 적어도 하나(예: 연결 단자(1578))가 생략되거나, 하나 이상의 다른 구성요소가 추가될 수 있다. 다양한 실시예들에서는, 이 구성요소들 중 일부들(예: 센서 모듈(1576), 카메라 모듈(1580), 또는 안테나 모듈(1597))은 하나의 구성요소(예: 디스플레이 모듈(1560))로 통합될 수 있다.
프로세서(1520)는, 예를 들면, 소프트웨어(예: 프로그램(1540))를 실행하여 프로세서(1520)에 연결된 전자 장치(1501)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일실시예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(1520)는 다른 구성요소(예: 센서 모듈(1576) 또는 통신 모듈(1590))로부터 수신된 명령 또는 데이터를 휘발성 메모리(1532)에 저장하고, 휘발성 메모리(1532)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(1534)에 저장할 수 있다. 일실시예에 따르면, 프로세서(1520)는 메인 프로세서(1521)(예: 중앙 처리 장치 또는 어플리케이션 프로세서) 또는 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(1523)(예: 그래픽 처리 장치, 신경망 처리 장치(NPU: neural processing unit), 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 예를 들어, 전자 장치(1501)가 메인 프로세서(1521) 및 보조 프로세서(1523)를 포함하는 경우, 보조 프로세서(1523)는 메인 프로세서(1521)보다 저전력을 사용하거나, 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(1523)는 메인 프로세서(1521)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(1523)는, 예를 들면, 메인 프로세서(1521)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(1521)를 대신하여, 또는 메인 프로세서(1521)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(1521)와 함께, 전자 장치(1501)의 구성요소들 중 적어도 하나의 구성요소(예: 디스플레이 모듈(1560), 센서 모듈(1576), 또는 통신 모듈(1590))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일실시예에 따르면, 보조 프로세서(1523)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성요소(예: 카메라 모듈(1580) 또는 통신 모듈(1590))의 일부로서 구현될 수 있다. 일실시예에 따르면, 보조 프로세서(1523)(예: 신경망 처리 장치)는 인공지능 모델의 처리에 특화된 하드웨어 구조를 포함할 수 있다. 인공지능 모델은 기계 학습을 통해 생성될 수 있다. 이러한 학습은, 예를 들어, 인공지능 모델이 수행되는 전자 장치(1501) 자체에서 수행될 수 있고, 별도의 서버(예: 서버(1508))를 통해 수행될 수도 있다. 학습 알고리즘은, 예를 들어, 지도형 학습(supervised learning), 비지도형 학습(unsupervised learning), 준지도형 학습(semi-supervised learning) 또는 강화 학습(reinforcement learning)을 포함할 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은, 복수의 인공 신경망 레이어들을 포함할 수 있다. 인공 신경망은 심층 신경망(DNN: deep neural network), CNN(convolutional neural network), RNN(recurrent neural network), RBM(restricted boltzmann machine), DBN(deep belief network), BRDNN(bidirectional recurrent deep neural network), 심층 Q-네트워크(deep Q-networks) 또는 상기 중 둘 이상의 조합 중 하나일 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은 하드웨어 구조 이외에, 추가적으로 또는 대체적으로, 소프트웨어 구조를 포함할 수 있다.
메모리(1530)는, 전자 장치(1501)의 적어도 하나의 구성요소(예: 프로세서(1520) 또는 센서 모듈(1576))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(1540)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(1530)는, 휘발성 메모리(1532) 또는 비휘발성 메모리(1534)를 포함할 수 있다.
프로그램(1540)은 메모리(1530)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(1542), 미들 웨어(1544) 또는 어플리케이션(1546)을 포함할 수 있다.
입력 모듈(1550)은, 전자 장치(1501)의 구성요소(예: 프로세서(1520))에 사용될 명령 또는 데이터를 전자 장치(1501)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 모듈(1550)은, 예를 들면, 마이크, 마우스, 키보드, 키(예: 버튼), 또는 디지털 펜(예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 모듈(1555)은 음향 신호를 전자 장치(1501)의 외부로 출력할 수 있다. 음향 출력 모듈(1555)은, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있다. 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일실시예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
디스플레이 모듈(1560)은 전자 장치(1501)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 디스플레이 모듈(1560)은, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일실시예에 따르면, 디스플레이 모듈(1560)은 터치를 감지하도록 설정된 터치 센서, 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 압력 센서를 포함할 수 있다.
오디오 모듈(1570)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일실시예에 따르면, 오디오 모듈(1570)은, 입력 모듈(1550)을 통해 소리를 획득하거나, 음향 출력 모듈(1555), 또는 전자 장치(1501)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(1502))(예: 스피커 또는 헤드폰)를 통해 소리를 출력할 수 있다.
센서 모듈(1576)은 전자 장치(1501)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일실시예에 따르면, 센서 모듈(1576)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(1577)는 전자 장치(1501)가 외부 전자 장치(예: 전자 장치(1502))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일실시예에 따르면, 인터페이스(1577)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(1578)는, 그를 통해서 전자 장치(1501)가 외부 전자 장치(예: 전자 장치(1502))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일실시예에 따르면, 연결 단자(1578)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(1579)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일실시예에 따르면, 햅틱 모듈(1579)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(1580)은 정지 영상 및 동영상을 촬영할 수 있다. 일실시예에 따르면, 카메라 모듈(1580)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(1588)은 전자 장치(1501)에 공급되는 전력을 관리할 수 있다. 일실시예에 따르면, 전력 관리 모듈(1588)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(1589)는 전자 장치(1501)의 적어도 하나의 구성요소에 전력을 공급할 수 있다. 일실시예에 따르면, 배터리(1589)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(1590)은 전자 장치(1501)와 외부 전자 장치(예: 전자 장치(1502), 전자 장치(1504), 또는 서버(1508)) 간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(1590)은 프로세서(1520)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일실시예에 따르면, 통신 모듈(1590)은 무선 통신 모듈(1592)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(1594)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제 1 네트워크(1598)(예: 블루투스, WiFi(wireless fidelity) direct 또는 IrDA(infrared data association)와 같은 근거리 통신 네트워크) 또는 제 2 네트워크(1599)(예: 레거시 셀룰러 네트워크, 5G 네트워크, 차세대 통신 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부의 전자 장치(1504)와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성요소(예: 단일 칩)로 통합되거나, 또는 서로 별도의 복수의 구성요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(1592)은 가입자 식별 모듈(1596)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제 1 네트워크(1598) 또는 제 2 네트워크(1599)와 같은 통신 네트워크 내에서 전자 장치(1501)를 확인 또는 인증할 수 있다.
무선 통신 모듈(1592)은 4G 네트워크 이후의 5G 네트워크 및 차세대 통신 기술, 예를 들어, NR 접속 기술(new radio access technology)을 지원할 수 있다. NR 접속 기술은 고용량 데이터의 고속 전송(eMBB(enhanced mobile broadband)), 단말 전력 최소화와 다수 단말의 접속(mMTC(massive machine type communications)), 또는 고신뢰도와 저지연(URLLC(ultra-reliable and low-latency communications))을 지원할 수 있다. 무선 통신 모듈(1592)은, 예를 들어, 높은 데이터 전송률 달성을 위해, 고주파 대역(예: mmWave 대역)을 지원할 수 있다. 무선 통신 모듈(1592)은 고주파 대역에서의 성능 확보를 위한 다양한 기술들, 예를 들어, 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO(multiple-input and multiple-output)), 전차원 다중입출력(FD-MIMO: full dimensional MIMO), 어레이 안테나(array antenna), 아날로그 빔형성(analog beam-forming), 또는 대규모 안테나(large scale antenna)와 같은 기술들을 지원할 수 있다. 무선 통신 모듈(1592)은 전자 장치(1501), 외부 전자 장치(예: 전자 장치(1504)) 또는 네트워크 시스템(예: 제 2 네트워크(1599))에 규정되는 다양한 요구사항을 지원할 수 있다. 일실시예에 따르면, 무선 통신 모듈(1592)은 eMBB 실현을 위한 Peak data rate(예: 20Gbps 이상), mMTC 실현을 위한 손실 Coverage(예: 164dB 이하), 또는 URLLC 실현을 위한 U-plane latency(예: 다운링크(DL) 및 업링크(UL) 각각 0.5ms 이하, 또는 라운드 트립 1ms 이하)를 지원할 수 있다.
안테나 모듈(1597)은 신호 또는 전력을 외부(예: 외부의 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일실시예에 따르면, 안테나 모듈(1597)은 서브스트레이트(예: PCB) 위에 형성된 도전체 또는 도전성 패턴을 포함하는 방사체를 포함하는 안테나를 포함할 수 있다. 일실시예에 따르면, 안테나 모듈(1597)은 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다. 이런 경우, 제 1 네트워크(1598) 또는 제 2 네트워크(1599)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(1590)에 의하여 상기 복수의 안테나들로부터 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(1590)과 외부의 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시예에 따르면, 방사체 이외에 다른 부품(예: RFIC(radio frequency integrated circuit))이 추가로 안테나 모듈(1597)의 일부로 형성될 수 있다.
다양한 실시예에 따르면, 안테나 모듈(1597)은 mmWave 안테나 모듈을 형성할 수 있다. 일실시예에 따르면, mmWave 안테나 모듈은 인쇄 회로 기판, 상기 인쇄 회로 기판의 제 1 면(예: 아래 면)에 또는 그에 인접하여 배치되고 지정된 고주파 대역(예: mmWave 대역)을 지원할 수 있는 RFIC, 및 상기 인쇄 회로 기판의 제 2 면(예: 윗 면 또는 측 면)에 또는 그에 인접하여 배치되고 상기 지정된 고주파 대역의 신호를 송신 또는 수신할 수 있는 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))을 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일실시예에 따르면, 명령 또는 데이터는 제 2 네트워크(1599)에 연결된 서버(1508)를 통해서 전자 장치(1501)와 외부의 전자 장치(1504)간에 송신 또는 수신될 수 있다. 외부의 전자 장치(1502, 또는 1504) 각각은 전자 장치(1501)와 동일한 또는 다른 종류의 장치일 수 있다. 일실시예에 따르면, 전자 장치(1501)에서 실행되는 동작들의 전부 또는 일부는 외부의 전자 장치들(1502, 1504, 또는 1508) 중 하나 이상의 외부의 전자 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(1501)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(1501)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부의 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부의 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(1501)로 전달할 수 있다. 전자 장치(1501)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 모바일 에지 컴퓨팅(MEC: mobile edge computing), 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다. 전자 장치(1501)는, 예를 들어, 분산 컴퓨팅 또는 모바일 에지 컴퓨팅을 이용하여 초저지연 서비스를 제공할 수 있다. 일 실시예에 있어서, 외부의 전자 장치(1504)는 IoT(internet of things) 기기를 포함할 수 있다. 서버(1508)는 기계 학습 및/또는 신경망을 이용한 지능형 서버일 수 있다. 일실시예에 따르면, 외부의 전자 장치(1504) 또는 서버(1508)는 제 2 네트워크(1599) 내에 포함될 수 있다. 전자 장치(1501)는 5G 통신 기술 및 IoT 관련 기술을 기반으로 지능형 서비스(예: 스마트 홈, 스마트 시티, 스마트 카, 또는 헬스 케어)에 적용될 수 있다.
도 16은 다양한 실시예들에 따른, 디스플레이 모듈(1560)의 블록도(1600)이다. 도 16을 참조하면, 디스플레이 모듈(1560)는 디스플레이(1610), 및 이를 제어하기 위한 디스플레이 드라이버 IC(DDI)(1630)를 포함할 수 있다. DDI(1630)는 인터페이스 모듈(1631), 메모리(1633)(예: 버퍼 메모리), 이미지 처리 모듈(1635), 및/또는 맵핑 모듈(1637)을 포함할 수 있다. 다양한 모듈들 (1631, 1635, 1637)은 다양한 처리 회로 및/또는 실행가능한 프로그램 인스트럭션들을 포함할 수 있다. DDI(1630)은, 예를 들면, 영상 데이터, 또는 상기 영상 데이터를 제어하기 위한 명령에 대응하는 영상 제어 신호를 포함하는 영상 정보를 인터페이스 모듈(1631)을 통해 전자 장치(1501)의 다른 구성요소로부터 수신할 수 있다. 예를 들면, 일실시예에 따르면, 영상 정보는 프로세서(1520)(예: 메인 프로세서(1521)(예: 어플리케이션 프로세서) 또는 메인 프로세서(1521)의 기능과 독립적으로 운영되는 보조 프로세서(1523)(예: 그래픽 처리 장치)로부터 수신될 수 있다. DDI(1630)는 터치 회로(1650) 또는 센서 모듈(1576) 등과 상기 인터페이스 모듈(1631)을 통하여 커뮤니케이션할 수 있다. 또한, DDI(1630)는 상기 수신된 영상 정보 중 적어도 일부를 메모리(1633)에, 예를 들면, 프레임 단위로 저장할 수 있다. 이미지 처리 모듈(1635)은, 예를 들면, 상기 영상 데이터의 적어도 일부를 상기 영상 데이터의 특성 또는 디스플레이(1610)의 특성에 적어도 기반하여 전처리 또는 후처리(예: 해상도, 밝기, 또는 크기 조정)를 수행할 수 있다. 맵핑 모듈(1637)은 이미지 처리 모듈(1635)를 통해 전처리 또는 후처리된 상기 영상 데이터에 대응하는 전압 값 또는 전류 값을 생성할 수 있다. 일실시예에 따르면, 전압 값 또는 전류 값의 생성은 예를 들면, 디스플레이(1610)의 픽셀들의 속성(예: 픽셀들의 배열(RGB stripe 또는 pentile 구조), 또는 서브 픽셀들 각각의 크기)에 적어도 일부 기반하여 수행될 수 있다. 디스플레이(1610)의 적어도 일부 픽셀들은, 예를 들면, 상기 전압 값 또는 전류 값에 적어도 일부 기반하여 구동됨으로써 상기 영상 데이터에 대응하는 시각적 정보(예: 텍스트, 이미지, 또는 아이콘)가 디스플레이(1610)를 통해 표시될 수 있다.
일실시예에 따르면, 디스플레이 모듈(1560)는 터치 회로(1650)를 더 포함할 수 있다. 터치 회로(1650)는 터치 센서(1651) 및 이를 제어하기 위한 터치 센서 IC(1653)를 포함할 수 있다. 터치 센서 IC(1653)는, 예를 들면, 디스플레이(1610)의 특정 위치에 대한 터치 입력 또는 호버링 입력을 감지하기 위해 터치 센서(1651)를 제어할 수 있다. 예를 들면, 터치 센서 IC(1653)는 디스플레이(1610)의 특정 위치에 대한 신호(예: 전압, 광량, 저항, 또는 전하량)의 변화를 측정함으로써 터치 입력 또는 호버링 입력을 감지할 수 있다. 터치 센서 IC(1653)는 감지된 터치 입력 또는 호버링 입력에 관한 정보(예: 위치, 면적, 압력, 또는 시간)를 프로세서(1520) 에 제공할 수 있다. 일실시예에 따르면, 터치 회로(1650)의 적어도 일부(예: 터치 센서 IC(1653))는 디스플레이 드라이버 IC(1630), 또는 디스플레이(1610)의 일부로, 또는 디스플레이 모듈(1560)의 외부에 배치된 다른 구성요소(예: 보조 프로세서(1523))의 일부로 포함될 수 있다.
일실시예에 따르면, 디스플레이 모듈(1560)는 센서 모듈(1576)의 적어도 하나의 센서(예: 지문 센서, 홍채 센서, 압력 센서 또는 조도 센서), 또는 이에 대한 제어 회로를 더 포함할 수 있다. 이 경우, 상기 적어도 하나의 센서 또는 이에 대한 제어 회로는 디스플레이 모듈(1560)의 일부(예: 디스플레이(1610) 또는 DDI(1630)) 또는 터치 회로(1650)의 일부에 임베디드될 수 있다. 예를 들면, 디스플레이 모듈(1560)에 임베디드된 센서 모듈(1576)이 생체 센서(예: 지문 센서)를 포함할 경우, 상기 생체 센서는 디스플레이(1610)의 일부 영역을 통해 터치 입력과 연관된 생체 정보(예: 지문 이미지)를 획득할 수 있다. 다른 예를 들면, 디스플레이 모듈(1560)에 임베디드된 센서 모듈(1576)이 압력 센서를 포함할 경우, 상기 압력 센서는 디스플레이(1610)의 일부 또는 전체 영역을 통해 터치 입력과 연관된 압력 정보를 획득할 수 있다. 일실시예에 따르면, 터치 센서(1651) 또는 센서 모듈(1576)은 디스플레이(1610)의 픽셀 레이어의 픽셀들 사이에, 또는 상기 픽셀 레이어의 위에 또는 아래에 배치될 수 있다.
상술한 바와 같은, 전자 장치는, 프로세서와, 메모리를 포함하는 디스플레이 구동 회로 및 디스플레이 패널을 포함하는 디스플레이(105)를 포함할 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 디스플레이 패널 상에서의 표시를 위한 이벤트를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 메모리를 통해 상기 표시를 실행하는 제1 유형의 상기 이벤트에 응답하여, 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를, 상기 표시를 위한 스캔의 시작 타이밍으로부터 기준 시간 이전의 타이밍에서, 상기 디스플레이 구동 회로로의 이미지 송신을 활성화(enable)함을 나타내는 제1 상태로부터 상기 이미지 송신을 비활성화(disable)함을 나타내는 제2 상태로 변경하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 메모리를 우회함으로써 상기 표시를 실행하는 제2 유형의 상기 이벤트에 응답하여, 상기 상태를, 상기 시작 타이밍에서, 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 제1 유형의 상기 이벤트에 응답하여 실행된 상기 스캔의 완료에 응답하여, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 제2 유형의 상기 이벤트에 응답하여 실행된 상기 스캔의 완료에 응답하여, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경하도록 구성될 수 있다.
일 실시예에 따르면, 상기 타이밍은, 상기 디스플레이 구동 회로를 위한 수직 동기 신호의 프론트 포치(front porch) 구간 또는 상기 수직 동기 신호의 연장된(extended) 프론트 포치(front porch) 구간 내에 있을 수 있다.
일 실시예에 따르면, 상기 제1 유형의 상기 이벤트는, 상기 표시를 위한 재생율에 기반하여 식별될 수 있다.
일 실시예에 따르면, 상기 제1 유형의 상기 이벤트는, 상기 표시 이전에 실행된 상기 디스플레이 패널 상에서의 적어도 하나의 표시를 위한 재생율에 기반하여 식별될 수 있다.
일 실시예에 따르면, 상기 제1 유형의 상기 이벤트는, 상기 메모리를 활성화함을 나타내거나 상기 메모리 내에 상기 프로세서로부터의 이미지를 저장함을 나타내는 제어 명령에 기반하여 식별될 수 있다.
일 실시예에 따르면, 상기 제2 유형의 상기 이벤트는, 상기 표시를 위해 상기 프로세서로부터 수신되는 이미지 이전에 수신되는 VSS(vertical sync start) 패킷에 기반하여 식별될 수 있다.
일 실시예에 따르면, 상기 프로세서는, 상기 디스플레이 구동 회로로부터 제공되는 상기 신호의 상기 상태를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서는, 상기 제1 상태 내의 상기 신호에 기반하여, 상기 이미지 송신을 위한 동기 신호의 시작 타이밍에 응답하여, 상기 이미지 송신을 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서는, 상기 제2 상태 내의 상기 신호가 제공되는 동안, 상기 이미지 송신을 연기하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 프로세서는, 상기 상태가 상기 제2 상태로부터 상기 제1 상태로 변경됨을 식별하는 것에 기반하여, 상기 동기 신호의 상기 시작 타이밍에서 상기 제2 상태 내의 상기 신호가 제공되는 동안 연기된 상기 이미지 송신을 실행하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 동기 신호는, 수직 동기 신호 또는 발광 동기 신호일 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 표시가 실행되지 않는 동안, 상기 이미지 송신을 위한 동기 신호의 타이밍에 기반하여 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 프로세서는, 상기 제2 상태로부터 상기 제1 상태로의 상기 변경에 응답하여 상기 동기 신호의 상기 타이밍에서 상기 이미지 송신을 실행하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 기준 재생율보다 낮은 상기 표시를 위한 재생율에 기반하여, 상기 신호를 상기 프로세서에게 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 기준 재생율보다 높거나 상기 기준 재생율과 같은 상기 재생율에 기반하여, 상기 신호를 상기 프로세서에게 제공하는 것을 중단하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 메모리는, 상기 신호를 상기 프로세서(110)에게 제공하는 것이 중단되는 동안, 비활성화될 수 있다.
상술한 바와 같은, 전자 장치는, 프로세서와, 메모리를 포함하는 디스플레이 구동 회로 및 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 프로세서로부터 수신되는 이미지를 상기 디스플레이 패널 상에서 표시하는 동안 상기 디스플레이 구동 회로로의 이미지 송신을 비활성화함을 나타내는 제2 상태 내의 신호를 상기 프로세서에게 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 프로세서로부터 수신되는 상기 이미지를 상기 메모리 내에 저장하도록 구성될 수 있다. 상기 표시를 위한 상기 이미지의 제1 스캔의 완료에 응답하여, 상기 신호의 상태를 상기 제2 상태로부터 상기 이미지 송신을 활성화함을 나타내는 제1 상태로 변경하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 메모리 내에 저장된 상기 이미지의 제2 스캔의 시작 타이밍으로부터 기준 시간 이전의 타이밍에서, 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 타이밍은, 상기 디스플레이 구동 회로를 위한 수직 동기 신호의 프론트 포치 구간 또는 상기 수직 동기 신호의 연장된 프론트 포치 구간 내에 있을 수 있다.
일 실시예에 따르면, 상기 프로세서는, 상기 디스플레이 구동 회로로부터 제공되는 상기 신호의 상기 상태를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서는, 상기 제1 상태 내의 상기 신호가 제공되는 동안, 상기 이미지 송신을 위한 동기 신호의 시작 타이밍에 응답하여, 상기 이미지 송신을 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서는, 상기 제2 상태 내의 상기 신호가 제공되는 동안, 상기 이미지 송신을 연기하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 프로세서는, 상기 제2 상태 내의 상기 신호가 제공되는 동안, 상기 이미지와 구별되는 다른 이미지를 획득하고, 상기 다른 이미지를 상기 디스플레이 구동 회로에게 송신하는 것을 연기하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서는, 상기 제2 상태로부터 변경된 상기 제1 상태 내의 상기 신호에 응답하여, 상기 동기 신호의 상기 시작 타이밍에서 상기 다른 이미지를 상기 디스플레이 구동 회로에게 송신하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 제2 스캔의 완료에 응답하여, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경하도록, 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서는, 상기 제2 스캔의 상기 완료에 응답하여 실행된 상기 제2 상태로부터 상기 제1 상태로의 상기 변경 전, 상기 이미지와 구별되는 다른 이미지를 획득하고, 상기 다른 이미지를 상기 디스플레이 구동 회로에게 송신하는 것을 연기하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서는, 상기 제2 스캔의 상기 완료에 응답하여 실행된 상기 제2 상태로부터 상기 제1 상태로의 상기 변경을 식별하는 것에 기반하여, 상기 다른 이미지를 상기 디스플레이 구동 회로에게 송신하도록, 구성될 수 있다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치(예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 가전 장치 등을 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", "A 또는 B 중 적어도 하나", "A, B 또는 C", "A, B 및 C 중 적어도 하나", 및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다.
본 문서의 다양한 실시예들에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어, 펌웨어, 또는 그들의 조합으로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로와 같은 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일실시예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시예들은 기기(machine)(예: 전자 장치(1501)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(1536) 또는 외장 메모리(1538))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(1540))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(1501))의 프로세서(예: 프로세서(1520))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, '비일시적'은 저장 매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않을 수 있다는 것이며, 이 용어는 데이터가 저장 매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일실시예에 따르면, 본 문서에 개시된 다양한 실시예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory(CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어™)를 통해 또는 두 개의 사용자 장치들(예: 스마트 폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있으며, 복수의 개체 중 일부는 다른 구성요소에 분리 배치될 수도 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.

Claims (15)

  1. 전자 장치에 있어서,
    프로세서; 및
    메모리를 포함하는 디스플레이 구동 회로 및 디스플레이 패널을 포함하는 디스플레이를 포함하고,
    상기 디스플레이 구동 회로는,
    상기 디스플레이 패널 상에서의 표시를 위한 이벤트를 식별하고,
    상기 메모리를 통해 상기 표시를 실행하는 제1 유형의 상기 이벤트에 응답하여, 디스플레이 구동 회로로부터 프로세서에게 제공되는 신호의 상태를, 상기 표시를 위한 스캔의 시작 타이밍으로부터 기준 시간 이전의 타이밍에서, 상기 디스플레이 구동 회로로의 이미지 송신을 활성화(enable)함을 나타내는 제1 상태로부터 상기 이미지 송신을 비활성화(disable)함을 나타내는 제2 상태로 변경하고,
    상기 메모리를 우회함으로써 상기 표시를 실행하는 제2 유형의 상기 이벤트에 응답하여, 디스플레이 구동 회로로부터 프로세서에게 제공되는 상기 신호의 상태를, 상기 시작 타이밍에서, 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 구성되는,
    전자 장치.
  2. 청구항 1에 있어서, 상기 디스플레이 구동 회로는,
    상기 제1 유형의 상기 이벤트에 응답하여 실행된 상기 스캔의 완료에 응답하여, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경하도록, 더 구성되는,
    전자 장치.
  3. 청구항 1에 있어서, 상기 디스플레이 구동 회로는,
    상기 제2 유형의 상기 이벤트에 응답하여 실행된 상기 스캔의 완료에 응답하여, 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경하도록 더 구성되는,
    전자 장치.
  4. 청구항 1에 있어서, 상기 타이밍은,
    상기 디스플레이 구동 회로를 위한 수직 동기 신호의 프론트 포치(front porch) 구간 또는 상기 수직 동기 신호의 연장된(extended) 프론트 포치(front porch) 구간 내에 포함되는,
    전자 장치.
  5. 청구항 1에 있어서, 상기 제1 유형의 상기 이벤트는,
    상기 표시를 위한 재생율에 기반하여 식별되는,
    전자 장치.
  6. 청구항 1에 있어서, 상기 제1 유형의 상기 이벤트는,
    상기 표시 이전에 실행된 상기 디스플레이 패널 상에서의 적어도 하나의 표시를 위한 재생율에 기반하여 식별되는,
    전자 장치.
  7. 청구항 1에 있어서, 상기 제1 유형의 상기 이벤트는,
    상기 메모리를 활성화함을 나타내거나 상기 메모리 내에 상기 프로세서로부터의 이미지를 저장함을 나타내는 제어 명령에 기반하여 식별되는,
    전자 장치.
  8. 청구항 1에 있어서, 상기 제2 유형의 상기 이벤트는,
    상기 표시를 위해 상기 프로세서로부터 수신되는 이미지 이전에 수신되는 VSS(vertical sync start) 패킷에 기반하여 식별되는,
    전자 장치.
  9. 청구항 1에 있어서, 상기 프로세서는,
    상기 디스플레이 구동 회로로부터 제공되는 상기 신호의 상기 상태를 식별하고,
    상기 제1 상태 내의 상기 신호에 기반하여, 상기 이미지 송신을 위한 동기 신호의 시작 타이밍에 응답하여, 상기 이미지 송신을 실행하고,
    상기 제2 상태 내의 상기 신호가 제공되는 동안, 상기 이미지 송신을 연기하도록, 구성되는,
    전자 장치.
  10. 청구항 9에 있어서, 상기 프로세서는,
    상기 상태가 상기 제2 상태로부터 상기 제1 상태로 변경됨을 식별하는 것에 기반하여, 상기 동기 신호의 상기 시작 타이밍에서 상기 제2 상태 내의 상기 신호가 제공되는 동안 연기된 상기 이미지 송신을 실행하도록, 더 구성되는,
    전자 장치.
  11. 청구항 9에 있어서, 상기 동기 신호는,
    수직 동기 신호 또는 발광 동기 신호인,
    전자 장치.
  12. 청구항 1에 있어서, 상기 디스플레이 구동 회로는,
    상기 표시가 실행되지 않는 동안, 상기 이미지 송신을 위한 동기 신호의 타이밍에 기반하여 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경하도록, 구성되는,
    전자 장치.
  13. 청구항 12에 있어서, 상기 프로세서는,
    상기 제2 상태로부터 상기 제1 상태로의 상기 변경에 응답하여 상기 동기 신호의 상기 타이밍에서 상기 이미지 송신을 실행하도록, 구성되고,
    전자 장치.
  14. 청구항 1에 있어서, 상기 디스플레이 구동 회로는,
    기준 재생율보다 낮은 상기 표시를 위한 재생율에 기반하여, 상기 신호를 상기 프로세서에게 제공하고,
    상기 기준 재생율보다 높거나 상기 기준 재생율과 같은 상기 재생율에 기반하여, 상기 신호를 상기 프로세서에게 제공하는 것을 중단하도록, 구성되는,
    전자 장치.
  15. 청구항 14에 있어서, 상기 메모리는,
    상기 신호를 상기 프로세서에게 제공하는 것이 중단되는 동안, 비활성화되도록 구성되는,
    전자 장치.
PCT/KR2023/014939 2022-09-30 2023-09-26 프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법 WO2024072055A1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
PCT/KR2023/015151 WO2024072173A1 (ko) 2022-09-30 2023-09-27 모드의 변경을 위한 디스플레이를 포함하는 전자 장치 및 방법
PCT/KR2023/015149 WO2024072171A1 (ko) 2022-09-30 2023-09-27 디스플레이 패널 상의 최초 이미지의 표시를 위한 전자 장치 및 방법
US18/486,363 US20240112618A1 (en) 2022-09-30 2023-10-13 Electronic device and method controlling signal provided to processor

Applications Claiming Priority (12)

Application Number Priority Date Filing Date Title
KR10-2022-0125365 2022-09-30
KR20220125365 2022-09-30
KR1020230001471A KR20240045961A (ko) 2022-09-30 2023-01-04 이미지를 적응적으로 저장하는 디스플레이 구동 회로를 포함하는 전자 장치
KR10-2023-0001471 2023-01-04
KR10-2023-0004347 2023-01-11
KR20230004347 2023-01-11
KR10-2023-0016868 2023-02-08
KR20230016868 2023-02-08
KR20230035417 2023-03-17
KR10-2023-0035417 2023-03-17
PCT/KR2023/014711 WO2024071930A1 (ko) 2022-09-30 2023-09-25 이미지를 적응적으로 저장하는 디스플레이 구동 회로를 포함하는 전자 장치
KRPCT/KR2023/014711 2023-09-25

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US18/486,363 Continuation US20240112618A1 (en) 2022-09-30 2023-10-13 Electronic device and method controlling signal provided to processor

Publications (1)

Publication Number Publication Date
WO2024072055A1 true WO2024072055A1 (ko) 2024-04-04

Family

ID=90478677

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2023/014939 WO2024072055A1 (ko) 2022-09-30 2023-09-26 프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법

Country Status (1)

Country Link
WO (1) WO2024072055A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080055653A (ko) * 2006-12-13 2008-06-19 엔비디아 코포레이션 디스플레이의 재생율을 조절하기 위한 시스템, 방법 및컴퓨터 프로그램 제품
KR20160012022A (ko) * 2014-07-23 2016-02-02 삼성전자주식회사 디스플레이 드라이버, 디스플레이 시스템 및 디스플레이 드라이버의 동작방법
KR20170087086A (ko) * 2016-01-19 2017-07-28 삼성디스플레이 주식회사 스캔 구동 회로 및 이를 포함하는 유기 발광 표시 장치
KR20180024621A (ko) * 2016-08-30 2018-03-08 삼성전자주식회사 이미지 처리 방법 및 이를 지원하는 전자 장치
KR20190003334A (ko) * 2017-06-30 2019-01-09 엘지디스플레이 주식회사 표시장치와 그 게이트 구동 회로

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080055653A (ko) * 2006-12-13 2008-06-19 엔비디아 코포레이션 디스플레이의 재생율을 조절하기 위한 시스템, 방법 및컴퓨터 프로그램 제품
KR20160012022A (ko) * 2014-07-23 2016-02-02 삼성전자주식회사 디스플레이 드라이버, 디스플레이 시스템 및 디스플레이 드라이버의 동작방법
KR20170087086A (ko) * 2016-01-19 2017-07-28 삼성디스플레이 주식회사 스캔 구동 회로 및 이를 포함하는 유기 발광 표시 장치
KR20180024621A (ko) * 2016-08-30 2018-03-08 삼성전자주식회사 이미지 처리 방법 및 이를 지원하는 전자 장치
KR20190003334A (ko) * 2017-06-30 2019-01-09 엘지디스플레이 주식회사 표시장치와 그 게이트 구동 회로

Similar Documents

Publication Publication Date Title
WO2021162436A1 (en) Electronic device including display and method for operating the same
WO2019124912A1 (en) Electronic device and method for controlling output timing of signal corresponding to state in which content can be received based on display location of content displayed on display
WO2022030757A1 (ko) 화면의 부분 영역을 빠르게 업데이트하는 전자 장치 및 방법
WO2022010116A1 (ko) 디스플레이 화면 재생률 제어 방법 및 장치
WO2022158887A1 (ko) 디스플레이의 복수의 표시 영역들을 서로 다른 구동 주파수로 구동하는 전자 장치
WO2022030996A1 (ko) 디스플레이를 포함하는 전자 장치 및 그의 동작 방법
WO2019226025A1 (ko) 디스플레이를 통해 어플리케이션의 콘텐트를 표시하는 방법 및 전자 장치
WO2024072055A1 (ko) 프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법
WO2021256709A1 (ko) 전자 장치 및 전자 장치의 동작 방법
WO2024072171A1 (ko) 디스플레이 패널 상의 최초 이미지의 표시를 위한 전자 장치 및 방법
WO2024072173A1 (ko) 모드의 변경을 위한 디스플레이를 포함하는 전자 장치 및 방법
WO2024071932A1 (ko) 디스플레이 구동 회로로의 송신을 위한 전자 장치 및 방법
WO2024072176A1 (ko) 재생율에 기반하여 이미지 송신을 변경하는 전자 장치
WO2024085642A1 (ko) 디스플레이를 포함하는 전자 장치 및 이의 동작 방법
WO2024071930A1 (ko) 이미지를 적응적으로 저장하는 디스플레이 구동 회로를 포함하는 전자 장치
WO2024072177A1 (ko) 디스플레이로의 명령을 제어하는 전자 장치 및 방법
WO2024112005A1 (ko) 디스플레이를 포함하는 전자 장치 및 이의 동작 방법
WO2024072099A1 (ko) 프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치
WO2022191584A1 (ko) 전자 장치 및 이의 동작 방법
WO2024034774A1 (ko) 복수의 디스플레이들을 포함하는 전자 장치 및 복수의 디스플레이들의 화질 편차를 줄이는 방법
WO2024029686A1 (ko) 재생율을 변경하는 전자 장치 및 방법
WO2022270726A1 (ko) 표시 영역 내의 잔상을 감소시키기 위한 전자 장치, 방법, 및 컴퓨터 판독가능 저장 매체
WO2022119227A1 (ko) 전자 장치 및 이의 동작 방법
WO2023008854A1 (ko) 디스플레이 내장형 광학 센서를 포함하는 전자 장치
WO2024076031A1 (ko) 클럭 레이트를 제어하는 디스플레이 구동 회로를 포함하는 전자 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 23873166

Country of ref document: EP

Kind code of ref document: A1