WO2024072171A1 - 디스플레이 패널 상의 최초 이미지의 표시를 위한 전자 장치 및 방법 - Google Patents

디스플레이 패널 상의 최초 이미지의 표시를 위한 전자 장치 및 방법 Download PDF

Info

Publication number
WO2024072171A1
WO2024072171A1 PCT/KR2023/015149 KR2023015149W WO2024072171A1 WO 2024072171 A1 WO2024072171 A1 WO 2024072171A1 KR 2023015149 W KR2023015149 W KR 2023015149W WO 2024072171 A1 WO2024072171 A1 WO 2024072171A1
Authority
WO
WIPO (PCT)
Prior art keywords
display
driving circuit
processor
image
display driving
Prior art date
Application number
PCT/KR2023/015149
Other languages
English (en)
French (fr)
Inventor
이재성
권경환
배종곤
김광태
염동현
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020230001471A external-priority patent/KR20240045961A/ko
Priority claimed from KR1020230026723A external-priority patent/KR20240112160A/ko
Priority claimed from PCT/KR2023/014711 external-priority patent/WO2024071930A1/ko
Priority claimed from PCT/KR2023/014940 external-priority patent/WO2024072056A1/ko
Priority claimed from PCT/KR2023/014939 external-priority patent/WO2024072055A1/ko
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Publication of WO2024072171A1 publication Critical patent/WO2024072171A1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players

Definitions

  • the descriptions below relate to an electronic device and method for displaying an initial image on a display panel.
  • An electronic device may include a display panel.
  • the electronic device may include a display driving circuit operably or operatively coupled to the display panel.
  • the display driving circuit may display an image obtained from a processor of the electronic device on the display panel.
  • the electronic device may include a processor.
  • the electronic device may include a display including a display driving circuit and a display panel.
  • the processor synchronizes at least one timing for the display driving circuit with at least one timing for the processor before providing the display driving circuit with a first command for a sleep out state of the display. and may be configured to activate periodic transmissions of a pulse signal from the processor to the display driving circuit.
  • the processor is configured to turn on the display of the display based on informing the display driving circuit using the periodic transmissions of the timing of an emission synchronization signal for the processor that is available for image transmission from the processor to the display driving circuit. It may be configured to provide a second command for a (display on) state to the display driving circuit.
  • a method is provided.
  • the method may be executed within an electronic device including a display including a processor, a display driving circuit, and a display panel.
  • the method includes synchronizing at least one timing for the display driving circuit with at least one timing for the processor before providing the display driving circuit with a first command for a sleep out state of the display.
  • activating periodic transmissions of a pulse signal from the processor to the display driving circuit to The method is based on informing the display driving circuit using the periodic transmissions of the timing of an emission synchronization signal for the processor that is available for image transmission from the processor to the display driving circuit, wherein the display is turned on. It may include providing a second command for a (display on) state to the display driving circuit.
  • FIG. 1 is a simplified block diagram illustrating an example electronic device.
  • Figure 2 shows an example of a first mode for initial driving of a display.
  • Figure 3 shows another example of the first mode for initial driving of the display.
  • Figure 4 shows an example of a second mode for initial driving of the display.
  • Figure 5 shows another example of a second mode for initial driving of the display.
  • Figure 6 shows an example of a third mode for initial driving of the display.
  • Figure 7 shows another example of the third mode for initial driving of the display.
  • FIG. 8 shows an example method for terminating operation of a display.
  • FIG. 9 is a block diagram of an electronic device in a network environment, according to various embodiments.
  • FIG. 10 is a block diagram of a display module, according to various embodiments.
  • FIG. 1 is a simplified block diagram illustrating an example electronic device.
  • the electronic device 100 may include a processor 110 and a display 115.
  • the processor 110 may include at least a portion of the processor 920 of FIG. 9 .
  • the processor 110 may be operably or operatively coupled with the display driving circuit 120 (or display 115).
  • the fact that the processor 110 is operatively coupled to the display driving circuit 120 may indicate that the processor 110 is directly or indirectly connected to the display driving circuit 120.
  • processor 110 operatively coupled with display driving circuit 120 means that processor 110 has an interface 112 for transmitting images from processor 110 to display driving circuit 120 (e.g., It may indicate that it is connected to the display driving circuit 120 through MIPI (mobile industry processor interface).
  • the interface 112 may be further used to provide commands related to display on the display panel 140 from the processor 110 to the display driving circuit 120 .
  • the commands may include at least one command for initial operation of the display 115.
  • processor 110 being operatively coupled with display driving circuit 120 may include at least some of the operations of processor 110 related to display and at least some of the operations of display driving circuit 120 related to display. It may indicate that it is connected to the display driving circuit 120 through at least one interface for at least one signal for synchronization.
  • the at least one signal may include a pulse signal as will be illustrated below.
  • the at least one interface may be provided from the display driving circuit 120 to the processor 110, and may include a signal indicating whether to activate or deactivate image transmission from the processor 110 to the display driving circuit 120. It can be used for.
  • the pulse signal may be referred to as an external synchronization signal (Esync).
  • the signal may be referred to as a refresh window (RW) signal (or RW).
  • RW refresh window
  • the signal may be implemented in a level mode that defines the operation according to the state of the signal, or may be implemented in an edge mode that defines the operation according to a change in the state of the signal.
  • the at least one interface may be provided from the display driving circuit 120 to the processor 110 and used for a signal indicating the timing of the image transmission.
  • the at least one interface may be included in the interface 112 or may be separated from the interface 112.
  • the display 115 may include at least a portion of the display module 960 of FIGS. 9 and 10 .
  • the display 115 may include a display driving circuit 120 and a display panel 140.
  • the display driving circuit 120 may include at least a portion of the DDI 1030 of FIG. 10 .
  • the display driving circuit 120 may include a memory 130.
  • Memory 130 may include at least a portion of memory 1033 of FIG. 10 .
  • Memory 130 may be referred to as graphic random access memory (GRAM) or frame buffer memory.
  • GRAM graphic random access memory
  • the memory 130 may not be included in the display driving circuit 120 or may be deactivated within the display driving circuit 120.
  • the display panel 140 may include at least a portion of the display 1010 of FIG. 10 .
  • the processor 110 may transmit an image from the processor 110 to the display driving circuit 120.
  • the processor 110 may perform the image transmission based on the light emission section.
  • the light emission section may be indicated based on a light emission synchronization signal.
  • the processor 110 may identify the light emission section based on the light emission synchronization signal for the processor 110.
  • the display driving circuit 120 may identify the light emission section based on the light emission synchronization signal for the display driving circuit 120.
  • the light emission synchronization signal for the processor 110 may be synchronized with the light emission synchronization signal for the display driving circuit 120.
  • synchronization between the light emission synchronization signal for processor 110 and the light emission synchronization signal for display driving circuit 120 may include pulses from processor 110 to display driving circuit 120, as illustrated below. It can be obtained based on the signal.
  • the luminescence synchronization signal for the processor 110 is arranged with respect to the vertical synchronization signal for the processor 110 and has a period shorter than the period of the vertical synchronization signal for the processor 110. You can.
  • first start timings among the start timings of the light emission synchronization signal for the processor 110 overlap with the start timings of the vertical synchronization signal for the processor 110, respectively.
  • Second start timings among the start timings of the light emission synchronization signal may not overlap with the timings of the vertical synchronization signal for the processor 110.
  • the second start timings may be within time intervals between the first start timings.
  • the light emission synchronization signal for the processor 110 since the light emission synchronization signal for the processor 110 has a shorter period than the period of the vertical synchronization signal for the processor 110, the light emission synchronization signal for the processor 110 is executed based on the light emission synchronization signal.
  • the opportunities for image transmission may be greater than the opportunities for image transmission implemented based on the vertical sync signal for processor 110.
  • the opportunities of the image transmission implemented based on the luminous sync signal for processor 110 are greater than the opportunities of the image transmission implemented based on the vertical sync signal for processor 110.
  • the processor 110 may adaptively change the refresh rate of the display on the display panel 140 through the image transmission executed based on the emission synchronization signal for the processor 110.
  • the electronic device 100 may provide an enhanced service through the display 115 by executing the adaptive change of the refresh rate.
  • the display driving circuit 120 may display an image received from the processor 110 on the display panel 140 and store the image received from the processor 110 in the memory 130 .
  • the display driving circuit 120 may re-display the image on the display panel 140 by scanning the image stored in the memory 130.
  • display driving circuit 120 may store the image in memory 130 within a mode of executing the image transmission at a timing identified by processor 110 of processor 110 and display driving circuit 120. The image can be saved and displayed again in the memory 130 on the display panel 140.
  • re-displaying the image in memory 130 may be performed within a mode of executing the image transmission at a timing identified by the display driving circuit 120 of the processor 110 and the display driving circuit 120. Scanning the image in memory 130 may differ, at least in part, from displaying the image on display panel 140 .
  • the time interval in which the processor first executes redisplaying the image by scanning the image in memory 130 within the mode of executing the image transmission at the timing identified by the processor 110 is: The timing identified by 110 may differ from the time interval for storing the image from processor 110 in memory 130 within the mode of executing the image transmission.
  • the time interval for first performing display of the image by scanning the image in the memory 130 within the mode for executing the image transmission at the timing identified by the display driving circuit 120 is the display driving circuit 120.
  • the timing identified by circuitry 120 may be identical to the time interval for storing the image from processor 110 in memory 130 within the mode of executing the image transmission.
  • display driver circuit 120 re-displaying the image by scanning the image in memory 130 may not be recognized by processor 110.
  • the display driver circuit 120 re-displaying the image by scanning the image in memory 130 may be transparent to the processor 110.
  • processor 110 executes the image transmission based on the luminescence synchronization signal for processor 110, processor 110 may scan the image in memory 130. While it is being displayed again, the image transmission can be performed.
  • the display driving circuit ( 120 sends a signal to the processor 110 indicating whether the image transmission is activated or deactivated, such that the processor 110 recognizes the display of the image upon scanning the image in memory 130. can be provided.
  • the display driving circuit 120 may be configured to store the image in memory 130.
  • a signal indicating the timing of the image transmission may be provided to the processor 110 so that the display of the image is recognized by the processor 110 by scanning the image within 130).
  • the processor 110 may determine that the image transmission is performed while the image is being displayed again by scanning the image in memory 130, thereby reducing the quality of the service. Scanning for the image in memory 130 is performed at a start timing (and/or period) of the image transmission defined (or predefined) based on a refresh rate, such that it is executed within a time interval during which the image is not displayed. Based on this, the image transmission can be performed.
  • processor 110 may execute the image transmission based on the vertical sync signal for processor 110 based on the refresh rate being lower than the reference refresh rate and higher than or equal to the reference refresh rate.
  • the image transmission may be performed based on the emission synchronization signal for the processor 110 based on the refresh rate.
  • each of the above illustrated methods available for reducing the need to perform the image transmission while the image is displayed again upon scanning the image in memory 130 includes: It can be executed while in a display on state (or display on mode, hereinafter referred to as display on state) and a sleep out state (or sleep out mode, hereinafter referred to as sleep out state). .
  • display on state or display on mode, hereinafter referred to as display on state
  • sleep out state or sleep out mode, hereinafter referred to as sleep out state
  • the electronic device 100 may, after entering the sleep out state and the display on state, display an image (and/or a valid image) based on the light emission synchronization signal for the processor 110.
  • Methods upon initial transmission from the processor 110 executing the image transmission may provide for the quality of the service provided through the display 115 .
  • the methods may be executed by operations of the processor 110 and the display driving circuit 120.
  • the operations may be performed according to a first mode, a second mode, and/or a third mode.
  • the electronic device 101 may perform operations according to one of the first mode, the second mode, and the third mode when the display 115 is initially driven.
  • the electronic device 101 identifies one of the first mode, the second mode, and the third mode based on the state of the electronic device 101, and selects the mode in the identified mode. Based on the following operations, transmission of the first image (or first valid image) from the processor 110 to the display driving circuit 120 may be performed.
  • the first mode will be illustrated within the description of Figures 2 and 3, the second mode will be illustrated within the description of Figures 4 and 5, and the third mode will be illustrated within the description of Figures 6 and 7.
  • Figure 2 shows an example of a first mode for initial driving of a display.
  • the display 115 may include a low temperature polycrystalline oxide (LTPO) thin film transistor (TFT).
  • LTPO low temperature polycrystalline oxide
  • the processor 110 and the display driving circuit 120 may execute the operations shown in FIG. 2 according to the first mode. .
  • the power down state (or mode) 211 of the display 115 is changed or switched to the power up state 212 of the display 115 for the initial operation. It can be (transit).
  • a change from the power down state 211 to the power up state 212 involves providing power to the display 115 (or reducing the power provided to the display 115), which is represented as state 231. It can be implemented based on (increasing).
  • the power-up state 212 of the display 115 may be changed or converted to a sleep in state 213 of the display 115.
  • the processor 110 sends a first command for the sleep out state of the display 115 to the display driving circuit 120 of the display 115 in the sleep in state 213 through the interface 112. Can be sent.
  • the processor 110 may send a pulse signal 203 from the processor 110 to the display driving circuit 120, such as state 233, before or while the first command is provided. ) can activate periodic transmissions.
  • the periodic transmissions of pulse signal 203 may include timings for display on display panel 140 identified by processor 110 and display panel 140 identified by display driver circuit 120. ) to synchronize the timings for display on the
  • the pulse signal 203 may be transmitted from the processor 110 to the display driving circuit 120 based on a period corresponding to the period of the horizontal synchronization signal for the processor 110.
  • the display driving circuit 120 may adjust the timing of the horizontal synchronization signal for the display driving circuit 120 to the timing of the horizontal synchronization signal for the processor 110, based on the period of the pulse signal 203. Timing can be synchronized.
  • the processor 110 converts the waveform (or width) of the pulse signal 203 periodically transmitted from the processor 110 to the display driving circuit 120 into an emission synchronization signal for the processor 110. It can be changed based on (202).
  • the pulse signal 203 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 overlaps the start timing of the light emission synchronization signal 202 for the processor 110.
  • the waveform of is a pulse signal transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that does not overlap with the start timing of the light emission synchronization signal 202 for the processor 110. It may be a first waveform, different from the second waveform of (203).
  • the display driving circuit 120 may determine the timing of the light emission synchronization signal for the display driving circuit 120 based on the first waveform of the pulse signal 203 to provide a light emission synchronization signal for the processor 110 ( 202) can be synchronized with the timing.
  • the processor 110 uses the waveform (or width) of the pulse signal 203 periodically transmitted from the processor 110 to the display driving circuit 120 to provide vertical synchronization for the processor 110. It can be changed based on the signal 201.
  • the pulse signal 203 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 overlaps the start timing of the vertical synchronization signal 201 for the processor 110.
  • the waveform of is a pulse signal transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that does not overlap with the start timing of the vertical synchronization signal 201 for the processor 110. It may be a third waveform that is different from the first waveform and the second waveform of (203).
  • the display driving circuit 120 may determine the timing of the vertical synchronization signal for the display driving circuit 120 based on the third waveform of the pulse signal 203 to provide a vertical synchronization signal for the processor 110 ( 201) can be synchronized with the timing.
  • the sleep in state 213 may be changed or converted to the sleep out state based on the first command.
  • the change from the sleep in state 213 to the sleep out state is based on performing boosting 214 of the power provided to the display 115 as indicated by state 232, It can be executed.
  • display 115 may, in response to the end (or completion) of boosting 214, generate an emission synchronization signal 202 for processor 110 and the emission synchronization signal 202 for display drive circuitry 120. It may be in a state 215 waiting to obtain synchronization.
  • the processor 110 may obtain the light emission synchronization signal 202 for the processor 110 from the timing 241 .
  • the timing (or start timing) of the light emission synchronization signal 202 obtained from the timing 241 may be informed to the display driving circuit 120 based on a change in the waveform of the pulse signal 203.
  • the display drive circuit 120 may identify the timing of the emission synchronization signal 202 (or state 215) based on the change in the waveform of the pulse signal 203 according to the periodic transmissions. and ends), and according to the identification, the vertical synchronization signal 204 for the display driving circuit 120 can be obtained from the timing 241 aligned with the timing of the light emission synchronization signal 202.
  • the display driving circuit 120 may perform display 216 of at least one initial image of the display panel 140 based on the vertical synchronization signal 204 obtained from timing 241 .
  • the at least one initial image may not be an image transmitted from the processor 110.
  • the refresh rate for the display 216 of the at least one initial image may be predefined within the processor 110 and/or the display driving circuit 120, respectively.
  • the display driving circuit 120 may determine the A black image may be displayed (217) based on the synchronization signal (204).
  • the black image may be an image for the initial driving (an image based on black data) (eg, an invalid image).
  • the black image may not be an image transmitted from the processor 110.
  • the refresh rate for displaying the black image 217 may be predefined within each of the processor 110 and/or the display driving circuit 120.
  • display driver circuit 120 may cause display 115 to operate while display 115 is in a state 218 in which the black image is maintained on display panel 140 after completion of execution of display 217 of the black image.
  • the vertical sync signal 204 can be extended.
  • the processor 110 may, based on informing the display driving circuit 120 of the timing of the emission synchronization signal 202 to the display driving circuit 120 through the pulse signal 203, display driving circuit ( A second command for display-on state of the display 115 may be transmitted to 120 through the interface 112.
  • the processor 110 provides the second command to the display driving circuit 120 while the black image is maintained on the display panel 140, and then provides an emission synchronization signal from the timing 242 ( Based on 202) (and/or vertical synchronization signal 201 from timing 242), the first image, such as state 234, may be transmitted to display driving circuit 120 via interface 112. .
  • the first image may be an image initially transmitted from the processor 110 to the display driving circuit 120.
  • the display driving circuit 120 may obtain the vertical synchronization signal 204 from the timing 242 in response to the first image.
  • the display driving circuit 120 may execute display 219 of the first image on the display panel 140 based on a vertical synchronization signal 204 obtained in response to the first image. .
  • the timing 242 for transmitting the first image may be aligned with the period of the vertical sync signal 204 from timing 241.
  • the alignment of timing 242 may be predefined within processor 110 and display driving circuit 120, respectively.
  • the length of time 243 from timing 241 to timing 242 may be a multiple of the time interval of vertical sync signal 204.
  • the timing 242 for transmitting the first image may be aligned with the timing 244 associated with transmission of the second command, based on the period of the vertical synchronization signal 204.
  • the alignment of timing 242 may be predefined within processor 110 and display driving circuit 120, respectively.
  • the time length 245 from timing 244 to timing 242 may be a multiple of the time interval 249 of the vertical synchronization signal 204.
  • processor 110 may, as in state 235, send a second image to display driver circuit 120 via interface 112 based on vertical sync signal 201 from timing 246. can be transmitted.
  • the length of time 247 from timing 242 to timing 246 may not be a multiple of the time interval 249 of vertical sync signal 204.
  • the refresh rate for the display 219 of the first image, indicated by the time length 247 may be different from the refresh rate for the display 217 for the black image.
  • display driver circuit 120 may effect display 220 of the second image on display panel 140 based on vertical synchronization signal 204 from timing 246.
  • processor 110 may, as in state 236, send a third image to display driver circuit 120 via interface 112 based on vertical sync signal 201 from timing 248. can be transmitted.
  • display driving circuit 120 may perform display 221 of the third image on display panel 140 based on vertical synchronization signal 204 from timing 248.
  • Figure 3 shows another example of the first mode for initial driving of the display.
  • the display 115 may include a low temperature polycrystalline silicon (LTPS) TFT.
  • LTPS low temperature polycrystalline silicon
  • the processor 110 and the display driving circuit 120 may execute the operations shown in FIG. 3 according to the first mode. .
  • the power-down state (or mode) 311 of the display 115 may be changed or transitioned to the power-up state 312 of the display 115 for the initial driving.
  • a change from the power down state 311 to the power up state 312 means providing power to the display 115 (or reducing the power provided to the display 115), which is represented as state 331. It can be implemented based on (increasing).
  • the power-up state 312 of the display 115 may be changed or converted to a sleep in state 313 of the display 115.
  • the processor 110 sends a first command for the sleep out state of the display 115 to the display driving circuit 120 of the display 115 in the sleep in state 313 through the interface 112. Can be sent.
  • the processor 110 may send a pulse signal 303 from the processor 110 to the display driving circuit 120, such as state 333, before or while the first command is provided. ) (e.g., pulse signal 203) may be activated.
  • the periodic transmissions of pulse signal 303 may include timings for display on display panel 140 identified by processor 110 and display panel 140 identified by display driver circuit 120. ) to synchronize the timings for display on the
  • the pulse signal 303 may be transmitted from the processor 110 to the display driving circuit 120 based on a period corresponding to the period of the horizontal synchronization signal for the processor 110.
  • the display driving circuit 120 may adjust the timing of the horizontal synchronization signal for the display driving circuit 120 to the timing of the horizontal synchronization signal for the processor 110, based on the period of the pulse signal 303. Timing can be synchronized.
  • the processor 110 converts the waveform (or width) of the pulse signal 303 periodically transmitted from the processor 110 to the display driving circuit 120 into a light emission synchronization signal 302 for the processor 110. It can be changed based on .
  • the waveform of the pulse signal 303 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that overlaps the start timing of the light emission synchronization signal 302 is,
  • the display driving circuit 120 synchronizes the timing of the light emission synchronization signal for the display driving circuit 120 with the timing of the light emission synchronization signal 302 based on the first waveform of the pulse signal 303. can do.
  • the processor 110 uses the waveform (or width) of the pulse signal 303 periodically transmitted from the processor 110 to the display driving circuit 120 to provide vertical synchronization for the processor 110. It can be changed based on the signal 301.
  • the waveform of the pulse signal 303 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that overlaps the start timing of the vertical synchronization signal 301 is vertical.
  • the display driving circuit 120 may adjust the timing of the vertical synchronization signal 304 for the display driving circuit 120 to the vertical synchronization signal 304 for the processor 110 based on the third waveform of the pulse signal 303. It can be synchronized with the timing of the synchronization signal 201.
  • the sleep in state 313 may be changed or converted to the sleep out state based on the first command.
  • the change from the sleep in state 313 to the sleep out state may be based on performing boosting 314 of the power provided to the display 115, as indicated by state 332. , can be executed.
  • the display 115 may, in response to the end (or completion) of boosting 314, obtain synchronization between the luminance synchronization signal 302 and the luminance synchronization signal for the display drive circuit 120. It may be in a waiting state 315.
  • the processor 110 may obtain the light emission synchronization signal 302 from the timing 341.
  • the timing (or start timing) of the light emission synchronization signal 302 obtained from the timing 341 may be known to the display driving circuit 120 based on a change in the waveform of the pulse signal 303.
  • the display drive circuit 120 may identify the timing of the emission synchronization signal 302 (or state 315) based on the change in the waveform of the pulse signal 303 according to the periodic transmissions. and ends), and according to the identification, the vertical synchronization signal 304 for the display driving circuit 120 can be obtained from the timing 341 aligned with the timing of the light emission synchronization signal 302.
  • the display driving circuit 120 may perform display 316 of at least one initial image of the display panel 140 based on the vertical synchronization signal 304 obtained from timing 341 .
  • the at least one initial image may not be an image transmitted from the processor 110.
  • the refresh rate for display 316 of the at least one initial image may be predefined within each of the processor 110 and/or the display driving circuit 120.
  • the display driving circuit 120 may, in response to the display 316 of the at least one initial image, obtain a vertical Multiple displays of the black image may be performed based on a sync signal 304 (e.g., vertical sync signal 304 at timing 344).
  • the multiple displays of the black image may include a first display 317 of the black image and at least one second display 318 of the black image.
  • the black image may be an image for the initial operation (an image based on black data) (eg, an invalid image).
  • the black image may not be an image transmitted from the processor 110.
  • the refresh rate for the first display 317 of the black image and the refresh rate for the at least one second display 318 of the black image are within the processor 110 and the display driving circuit 120, respectively. It can be predefined in .
  • the refresh rate for the first display 317 of the black image and the refresh rate for the at least one second display 318 of the black image may be determined so that the first image, as illustrated below, is one of the black images.
  • a display may be predefined within the processor 110 and the display driving circuit 120, respectively.
  • the time for which the black image is maintained on the display panel 140 including the LTPS TFT is the time the black image is maintained on the display panel 140 including the LTPO TFT illustrated in the description of FIG.
  • FIG. 3 illustrates the multiple displays of the black image, a single display of the black image may also be performed within the electronic device 100.
  • display drive circuit 120 may maintain obtaining a vertical sync signal 304 for the multiple displays of the black image, unlike the example of FIG. 2 .
  • the display driving circuit 120 may perform a first display 317 of the black image, based on a vertical synchronization signal 304 maintained after the first display 317 of the black image. At least one second display 318 of the black image may be performed.
  • the processor 110 may, based on informing the display driving circuit 120 of the timing of the emission synchronization signal 302 to the display driving circuit 120 through the pulse signal 303, display driving circuit ( A second command for display-on state of the display 115 may be transmitted to 120 through the interface 112.
  • processor 110 may perform a first display, such as state 334, based on luminance synchronization signal 302 before a third display of the black image following at least one second display 318 is performed.
  • 1 Image can be transmitted to the display driving circuit 120 through the interface 112.
  • the first image may be transmitted after providing the second command.
  • the first image may be an image initially transmitted from the processor 110 to the display driving circuit 120.
  • the display driver circuit 120 may, based on the timing 342 of the vertical sync signal 304 maintained after completion of execution of the first display 317 of the black image, from the processor 110. Display 319 of the received first image may be performed on the display panel 140.
  • the timing 342 of the vertical sync signal 304 may be determined by the timing at which the first image was transmitted from processor 110 (e.g., It may be aligned with the timing 342 of the vertical synchronization signal 301 and/or the timing 342 of the light emission synchronization signal 302.
  • the length of time 343 between timing 341 and timing 342 may be a multiple of the time interval of the vertical synchronization signal 304.
  • processor 110 may, as in state 335, send a second image to display driver circuit 120 via interface 112 based on vertical sync signal 301 from timing 346. can be transmitted.
  • the time shift 347 from timing 342 to timing 346 may be a multiple of the time interval 349 of vertical sync signal 304.
  • the refresh rate for the display 319 of the first image is the first display 317 for the black image and the second display 318 for the black image.
  • the refresh rate for each may be the same. However, it is not limited to this.
  • the refresh rate for the display 319 of the first image may be different from the refresh rate of at least a portion of the first display 317 for the black image and the second display 318 for the black image. .
  • display driver circuit 120 may effect display 320 of the second image on display panel 140 based on vertical synchronization signal 304 from timing 346.
  • processor 110 may, as in state 336, send a third image to display driver circuit 120 via interface 112 based on vertical sync signal 301 from timing 348. can be transmitted.
  • the display driving circuit 120 may execute the display 321 of the third image on the display panel 140 based on the vertical synchronization signal 304 from timing 348.
  • Figure 4 shows an example of a second mode for initial driving of the display.
  • the display 115 may include the LTPO TFT.
  • the processor 110 and the display driving circuit 120 may execute the operations shown in FIG. 4 according to the second mode. .
  • a signal 405 may be executed within the electronic device 100 in an activated state, indicating whether to enable or disable the transmission of the image to the display driving circuit 120.
  • processor 110 may execute transmission of the first image further based on signal 405.
  • the power-down state (or mode) 411 of the display 115 may be changed or converted to the power-up state 412 of the display 115 for the initial driving.
  • a change from the power down state 411 to the power up state 412 involves providing power to the display 115 (or reducing the power provided to the display 115), which is represented as state 431. It can be implemented based on (increasing).
  • the power-up state 412 of the display 115 may be changed or converted to the sleep-in state 413 of the display 115.
  • the processor 110 sends a first command for the sleep out state of the display 115 to the display driving circuit 120 of the display 115 in the sleep in state 413 through the interface 112. Can be sent.
  • the processor 110 may send a pulse signal 403 from the processor 110 to the display driving circuit 120, such as state 433, before or while the first command is provided. ) (e.g., pulse signal 203) may be activated.
  • the periodic transmissions of pulse signal 403 may include timings for display on display panel 140 identified by processor 110 and display panel 140 identified by display driver circuit 120. ) to synchronize the timings for display on the
  • the pulse signal 403 may be transmitted from the processor 110 to the display driving circuit 120 based on a period corresponding to the period of the horizontal synchronization signal for the processor 110.
  • the display driving circuit 120 may adjust the timing of the horizontal synchronization signal for the display driving circuit 120 to the timing of the horizontal synchronization signal for the processor 110, based on the period of the pulse signal 403. Timing can be synchronized.
  • the processor 110 converts the waveform (or width) of the pulse signal 403 periodically transmitted from the processor 110 to the display driving circuit 120 into a light emission synchronization signal 402 for the processor 110. It can be changed based on .
  • the waveform of the pulse signal 403 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that overlaps the start timing of the light emission synchronization signal 402 is,
  • the display driving circuit 120 synchronizes the timing of the light emission synchronization signal for the display driving circuit 120 with the timing of the light emission synchronization signal 402 based on the first waveform of the pulse signal 403. can do.
  • the processor 110 uses the waveform (or width) of the pulse signal 403 periodically transmitted from the processor 110 to the display driving circuit 120 to serve as vertical synchronization for the processor 110. It can be changed based on the signal 401.
  • the waveform of the pulse signal 403 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that overlaps the start timing of the vertical synchronization signal 401 is vertical.
  • the display driving circuit 120 may adjust the timing of the vertical synchronization signal 404 for the display driving circuit 120 to the vertical synchronization signal 404 for the processor 110 based on the third waveform of the pulse signal 403. It can be synchronized with the timing of the synchronization signal 401.
  • the sleep in state 413 may be changed or converted to the sleep out state based on the first command.
  • the change from the sleep in state 413 to the sleep out state may be based on performing boosting 414 of the power provided to the display 115, as indicated by state 432. , can be executed.
  • the display 115 may, in response to the end (or completion) of boosting 414, obtain synchronization between the luminance synchronization signal 402 and the luminance synchronization signal for the display drive circuit 120. It may be in a waiting state 415.
  • the processor 110 may obtain the emission synchronization signal 402 from the timing 441 .
  • the timing (or start timing) of the light emission synchronization signal 402 obtained from the timing 441 may be known to the display driving circuit 120 based on a change in the waveform of the pulse signal 403.
  • the display drive circuit 120 may identify the timing of the luminescence synchronization signal 402 (or state 415) based on the change in the waveform of the pulse signal 403 according to the periodic transmissions. and ends), and according to the identification, the vertical synchronization signal 404 for the display driving circuit 120 can be obtained from the timing 441 aligned with the timing of the light emission synchronization signal 402.
  • the display driving circuit 120 may perform display 416 of at least one initial image of the display panel 140 based on the vertical synchronization signal 404 obtained from timing 441 .
  • the at least one initial image may not be an image transmitted from the processor 110.
  • the display driving circuit 120 may, in response to the display 416 of the at least one initial image, obtain a vertical A black image may be displayed (417) based on the synchronization signal (404).
  • the black image may be an image for the initial operation (an image based on black data) (eg, an invalid image).
  • the black image may not be an image transmitted from the processor 110.
  • display driver circuit 120 may cause display 115 to operate while display 115 is in a state 418 in which the black image is maintained on display panel 140 after completion of execution of display 417 of the black image.
  • the vertical sync signal 404 can be extended.
  • display driver circuit 120 may, in response to termination of the execution of the display 417 of the black image, as indicated by arrow 451, transfer processor 110 from display driver circuit 120. ) can be changed from a second state indicating deactivation of the image transmission to a first state indicating activating the image transmission.
  • the display driving circuit 120 may maintain the state of the signal 405 in the first state while the black image is maintained on the display panel 140.
  • the processor 110 may, based on informing the display driving circuit 120 of the timing of the emission synchronization signal 402 to the display driving circuit 120 through the pulse signal 403, display driving circuit ( A second command for display-on state of the display 115 may be transmitted to 120 through the interface 112.
  • the display driving circuit 120 may, based on the end of the execution of the display 417 of the black image and the second command, change the state of the signal 405 from the second state to the first state. You can also change the status.
  • the processor 110 may output a luminance sync signal 402 from timing 442 (and/or a vertical sync signal from timing 442) while the black image is maintained on display panel 140. Based on 401), the first image may be transmitted to the display driving circuit 120 through the interface 112, as in state 434. For example, the processor 110 may, based on the signal 405 in the first state, display the first image through the interface 112 to the display driving circuit 120, as indicated by arrow 452. ) can be sent to. For example, the first image may be an image initially transmitted from the processor 110 to the display driving circuit 120.
  • the display driving circuit 120 may receive the first image transmitted from the processor 110 based on the signal 405 in the first state. For example, the display driving circuit 120 may obtain a vertical synchronization signal 404 from timing 442 in response to the first image. For example, display driver circuit 120 may effect display 419 of the first image on display panel 140 based on vertical synchronization signal 404 from timing 442 . For example, display drive circuit 120 may, in response to the reception of the first image, change the state of signal 405 from the first state to the second state, as indicated by arrow 453. The status can be changed. For example, the display drive circuit 120 may maintain the state of signal 405 until the end of the execution of the display 419 of the first image (or the end (or completion) of the scan of the first image). It can be maintained in the second state.
  • the timing of transmission of the first image (e.g., timing 442) is identified by the processor 110 based on the signal 405 in the first state, the timing (e.g., timing 442) is from timing 441.
  • the time length 443 between 442) may not be a multiple of the time interval 449 for display 417 of the black image.
  • the time length 443 may be a multiple of the time interval 449.
  • the display drive circuit 120 may, in response to the end (or completion) of execution of the display 419 of the first image, as indicated by arrow 454, send the signal 405
  • the state may be changed from the second state to the first state.
  • processor 110 drives the display via interface 112 based on vertical sync signal 401 (or luminance sync signal 402) from timing 446, such as state 435.
  • a second image may be transmitted to the circuit 120.
  • the processor 110 may output the second image to the display driving circuit 120 via the interface 112, based on the signal 405 in the first state, as indicated by arrow 455. ) can be sent to.
  • the display driving circuit 120 may respond to the second image transmitted from the processor 110 based on the signal 405 in the first state to determine the vertical synchronization signal 404 from the timing 446. ), the display 420 of the second image can be performed on the display panel 140.
  • display drive circuit 120 may, in response to the reception of the second image, change the state of signal 405 from the first state to the second state, as indicated by arrow 456.
  • the status can be changed.
  • the display drive circuit 120 may maintain the state of signal 405 until the end of the execution of the display 420 of the second image (or the end (or completion) of the scan of the second image). It can be maintained in the second state.
  • the display drive circuit 120 may, in response to the end (or completion) of execution of the display 420 of the second image, as indicated by arrow 457, send the signal 405
  • the state may be changed from the second state to the first state.
  • processor 110 drives the display via interface 112 based on vertical sync signal 401 (or luminance sync signal 402) from timing 448, such as state 436.
  • a third image may be transmitted to the circuit 120.
  • the processor 110 may, based on the signal 405 in the first state, send the third image to the display driving circuit 120 via the interface 112, as indicated by arrow 458. ) can be sent to.
  • the display driving circuit 120 may respond to the third image transmitted from the processor 110 based on the signal 405 in the first state to determine the vertical synchronization signal 404 from the timing 448. ), the display 421 of the third image can be performed on the display panel 140.
  • display drive circuit 120 may, in response to the reception of the third image, change the state of signal 405 from the first state to the second state, as indicated by arrow 459. The status can be changed. For example, the display driving circuit 120 maintains the state of the signal 405 until the end of the execution of the display 421 of the third image (or the end (or completion) of the scan of the third image). It can be maintained in the second state.
  • the display drive circuit 120 may, in response to the end (or completion) of execution of the display 421 of the third image, as indicated by arrow 460, send the signal 405
  • the state may be changed from the second state to the first state.
  • Figure 5 shows another example of a second mode for initial driving of the display.
  • the display 115 may include the LTPS TFT.
  • the processor 110 and the display driving circuit 120 may execute the operations shown in FIG. 5 according to the second mode. .
  • a signal 505 may be executed within the electronic device 100 in an activated state, indicating the timing of the image transmission to the display drive circuit 120.
  • processor 110 may effect transmission of the first image further based on signal 505 .
  • the power-down state (or mode) 511 of the display 115 may be changed or converted to the power-up state 512 of the display 115 for the initial driving.
  • a change from the power down state 511 to the power up state 512 involves providing power to the display 115 (or reducing the power provided to the display 115), as indicated by state 531. It can be implemented based on (increasing).
  • the power-up state 512 of the display 115 may be changed or converted to the sleep-in state 513 of the display 115.
  • the processor 110 sends a first command for the sleep out state of the display 115 to the display driving circuit 120 of the display 115 in the sleep in state 513 through the interface 112. Can be sent.
  • the processor 110 may send a pulse signal 503 from the processor 110 to the display driving circuit 120, such as state 533, before or while the first command is provided. ) (e.g., pulse signal 203) may be activated.
  • the periodic transmissions of pulse signal 503 may include timings for display on display panel 140 identified by processor 110 and display panel 140 identified by display driver circuit 120. ) to synchronize the timings for display on the
  • the pulse signal 503 may be transmitted from the processor 110 to the display driving circuit 120 based on a period corresponding to the period of the horizontal synchronization signal for the processor 110.
  • the display driving circuit 120 may adjust the timing of the horizontal synchronization signal for the display driving circuit 120 to the timing of the horizontal synchronization signal for the processor 110, based on the period of the pulse signal 503. Timing can be synchronized.
  • the processor 110 converts the waveform (or width) of the pulse signal 503 periodically transmitted from the processor 110 to the display driving circuit 120 into a light emission synchronization signal 502 for the processor 110. It can be changed based on .
  • the waveform of the pulse signal 503 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that overlaps the start timing of the light emission synchronization signal 502 is,
  • the display driving circuit 120 synchronizes the timing of the light emission synchronization signal for the display driving circuit 120 with the timing of the light emission synchronization signal 502 based on the first waveform of the pulse signal 503. can do.
  • the processor 110 uses the waveform (or width) of the pulse signal 503, which is periodically transmitted from the processor 110 to the display driving circuit 120, as vertical synchronization for the processor 110. It can be changed based on the signal 501.
  • the waveform of the pulse signal 503 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that overlaps the start timing of the vertical synchronization signal 501 is vertical.
  • It may be a third waveform, different from the waveform.
  • the display driving circuit 120 may adjust the timing of the vertical synchronization signal 504 for the display driving circuit 120 to that of the vertical synchronization signal 501, based on the third waveform of the pulse signal 503. Timing can be synchronized.
  • the sleep in state 513 may be changed or converted to the sleep out state based on the first command.
  • the change from the sleep in state 513 to the sleep out state may be based on performing boosting 514 of the power provided to the display 115, as indicated by state 532. , can be executed.
  • display 115 may, in response to the end (or completion) of boosting 514, obtain synchronization between luminance synchronization signal 502 and the luminance synchronization signal for display drive circuit 120. It may be in a waiting state 515.
  • the processor 110 may obtain the light emission synchronization signal 502 from the timing 541.
  • the timing (or start timing) of the light emission synchronization signal 502 obtained from the timing 541 may be known to the display driving circuit 120 based on a change in the waveform of the pulse signal 503.
  • the display drive circuit 120 may identify the timing of the luminescence synchronization signal 502 (or state 515) based on the change in the waveform of the pulse signal 503 according to the periodic transmissions. and ends), and according to the identification, a vertical synchronization signal 504 for the display driving circuit 120 can be obtained from the timing 541 aligned with the timing of the light emission synchronization signal 502.
  • the display driving circuit 120 may perform display 516 of at least one initial image of the display panel 140 based on the vertical synchronization signal 504 obtained from timing 541 .
  • the at least one initial image may not be an image transmitted from the processor 110.
  • the refresh rate for display 516 of the at least one initial image may be predefined within the display driving circuit 120.
  • the refresh rate for display 516 of the at least one initial image may be predefined within processor 110.
  • the display driving circuit 120 may, in response to the display 516 of the at least one initial image, obtain a vertical Multiple displays of the black image may be performed based on a sync signal 504 (e.g., vertical sync signal 504 at timing 544).
  • the multiple displays of the black image may include a first display 517 of the black image and at least one second display 518 of the black image.
  • the black image may be an image for the initial operation (an image based on black data) (eg, an invalid image).
  • the black image may not be an image transmitted from the processor 110.
  • the display drive circuit 120 may execute a first display 517 of the black image and a second display of the black image based on the vertical synchronization signal 504 maintained from timing 541. 518) can be executed.
  • the refresh rate for the first display 517 of the black image and the refresh rate for the at least one second display 518 of the black image may be predefined within the display driving circuit 120.
  • the refresh rate for the first display 517 of the black image and the refresh rate for the at least one second display 518 of the black image may be predefined within processor 110. .
  • the time that the black image is maintained on the display panel 140 including the LTPS TFT may be determined by the time the black image is maintained on the display panel 140 including the LTPO TFT illustrated in the description of FIGS. 2 and 4.
  • Figure 5 illustrates the multiple displays of the black image, a single display of the black image may also be performed within electronic device 100, as the time it remains on the display may be shorter.
  • the display driving circuit 120 may, in response to the end (or completion) of execution of each of the multiple displays of the black image, send a signal 505 indicating the timing at which the image transmission can be performed to the processor ( 110).
  • display driver circuit 120 may, in response to completion of execution of the first display 517 of the black image, send signal 505 to processor 110, as indicated by arrow 551.
  • signal 505 may represent the timing 553 of the emission synchronization signal 502 that can effectuate the image transmission.
  • timing 552 at which signal 505 is provided may be before timing 553.
  • signal 505 may initiate execution of a display of the black image (e.g., at least one second display 518 of the black image) following a first display 517 of the black image. It may be provided to the processor 110 at timing 552, which is before timing 553.
  • a display of the black image e.g., at least one second display 518 of the black image
  • display driver circuit 120 may, in response to termination of execution of at least one second representation 518 of the black image, as indicated by arrow 553, send signal 505 to processor It can be provided to (110).
  • signal 505 may indicate timing 542 of the emission synchronization signal 502 that can effectuate the image transmission.
  • timing 554 at which signal 505 is provided may be before timing 542.
  • signal 505 may cause the processor at timing 554 prior to timing 542 to initiate execution of a third display of the black image following at least one second display 518 of the black image. It can be provided to (110).
  • the processor 110 may, based on informing the display driving circuit 120 of the timing of the emission synchronization signal 502 to the display driving circuit 120 through the pulse signal 503, display driving circuit ( A second command for display-on state of the display 115 may be transmitted to 120 through the interface 112.
  • processor 110 transmits an image to display driver circuit 120 based on the timing of the image transmission indicated by signal 505 (e.g., timing 553 and timing 542). can do.
  • sending the image may be performed after sending the second command.
  • display driving circuit 120 may begin providing signal 505 in response to the second command.
  • processor 110 may display a first image through interface 112, such as state 534, based on luminance synchronization signal 502 before the third display of the black image is performed. It can be transmitted to the display driving circuit 120.
  • processor 110 may transmit the first image to display driving circuit 120 through interface 112 at timing 542 indicated by signal 505 .
  • the first image may be an image initially transmitted from the processor 110 to the display driving circuit 120.
  • the timing 542 for transmission of the first image is indicated by the signal 505 from the display driving circuit 120, the occurrence of collisions between the first image and the black image is reduced. It can be.
  • the timing 542 of transmission of the first image may be indicated by signal 505, but may also include a first representation 517 of the black image (and/or at least one second representation of the black image).
  • the time interval 549 for the display 518 is fixed, the time length 543 from timing 541 to timing 542 may consequently be a multiple of the time interval 549. there is.
  • the display driving circuit 120 may perform display 519 of the first image.
  • the display drive circuit 120 may, as indicated by arrow 555, execute the image transmission in response to the end (or completion) of the execution of the display 519 of the first image.
  • a signal 505 indicating the possible timing may be provided or transmitted to the processor 110.
  • signal 505 may represent timing 546 of emission synchronization signal 502.
  • timing 556 at which signal 505 is provided may be before timing 546.
  • signal 505 may be triggered by a processor ( 110) can be provided.
  • the processor 110 may interface the second image to the interface 112, such as state 535, based on the emission synchronization signal 502 from the timing 546 represented by signal 505. It can be transmitted to the display driving circuit 120 through .
  • the display driving circuit 120 may display 520 the second image.
  • the display drive circuit 120 may, as indicated by arrow 557, execute the image transmission in response to the end (or completion) of the execution of the display 520 of the second image.
  • a signal 505 indicating the possible timing may be provided or transmitted to the processor 110.
  • signal 505 may represent timing 548 of emission synchronization signal 502.
  • timing 558 at which signal 505 is provided may be before timing 548.
  • signal 505 may be transmitted to the processor ( 110) can be provided.
  • processor 110 may interface the third image, such as state 536, to interface 112 based on luminance synchronization signal 502 from timing 548 represented by signal 505. It can be transmitted to the display driving circuit 120 through .
  • the display driving circuit 120 may display 521 the third image.
  • the display drive circuit 120 may, as indicated by arrow 559, execute the image transmission in response to the end (or completion) of the execution of the display 521 of the third image.
  • a signal 505 indicating the possible timing may be provided or transmitted to the processor 110.
  • signal 505 may represent timing 550 of emission synchronization signal 502.
  • timing 560 at which signal 505 is provided may be before timing 550.
  • signal 505 may be provided to processor 110 at timing 560 before timing 550 that may begin execution of display of the image following the third image.
  • Figure 6 shows an example of a third mode for initial driving of the display.
  • the display 115 may include the LTPO TFT.
  • the processor 110 and the display driving circuit 120 may execute the operations shown in FIG. 6 according to the third mode. .
  • the operations shown in FIG. 6 are transmitted from the display driving circuit 120 to the processor 110 and are transmitted from the processor 110, unlike the electronic device 100 that executes the operations shown in FIGS. 2 and 3.
  • a signal 605 may be executed within the electronic device 100 in an activated state, indicating whether to enable or disable the transmission of the image to the display driving circuit 120.
  • the processor 110 after transmitting the first image (e.g., a black image to be illustrated within the description of FIG. 6) to the display driving circuit 120, sends a signal Identifying the state of 605 may begin.
  • the power-down state (or mode) 611 of the display 115 may be changed or converted to the power-up state 612 of the display 115 for the initial driving.
  • a change from the power down state 611 to the power up state 612 means providing power to the display 115 (or reducing the power provided to the display 115), which is represented as state 631. It can be implemented based on (increasing).
  • the power-up state 612 of the display 115 may be changed or converted to the sleep-in state 613 of the display 115.
  • the processor 110 sends a first command for the sleep out state of the display 115 to the display driving circuit 120 of the display 115 in the sleep in state 613 through the interface 112. Can be sent.
  • the processor 110 may send a pulse signal 603 from the processor 110 to the display driving circuit 120, such as state 633, before or while the first command is provided. ) can activate periodic transmissions.
  • the periodic transmissions of pulse signal 603 may include timings for display on display panel 140 identified by processor 110 and display panel 140 identified by display driver circuit 120. ) to synchronize the timings for display on the
  • the pulse signal 603 may be transmitted from the processor 110 to the display driving circuit 120 based on a period corresponding to the period of the horizontal synchronization signal for the processor 110.
  • the display driving circuit 120 may adjust the timing of the horizontal synchronization signal for the display driving circuit 120 to the timing of the horizontal synchronization signal for the processor 110, based on the period of the pulse signal 603. Timing can be synchronized.
  • the processor 110 converts the waveform (or width) of the pulse signal 603 periodically transmitted from the processor 110 to the display driving circuit 120 into a light emission synchronization signal 602 for the processor 110. It can be changed based on .
  • the waveform of the pulse signal 603 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that overlaps the start timing of the light emission synchronization signal 602 is,
  • the display driving circuit 120 synchronizes the timing of the light emission synchronization signal for the display driving circuit 120 with the timing of the light emission synchronization signal 602 based on the first waveform of the pulse signal 603. can do.
  • the processor 110 uses the waveform (or width) of the pulse signal 603 periodically transmitted from the processor 110 to the display driving circuit 120 to provide vertical synchronization for the processor 110. It can be changed based on the signal 601. For example, the waveform of the pulse signal 603 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that overlaps the start timing of the vertical synchronization signal 601 is vertical. The first waveform and the second waveform of the pulse signal 603 transmitted to the display driving circuit 120 at a start timing of the horizontal synchronization signal for the processor 110 that does not overlap with the start timing of the synchronization signal 601. It may be a third waveform, different from the waveform.
  • the display driving circuit 120 may adjust the timing of the vertical synchronization signal 604 for the display driving circuit 120 to the vertical synchronization signal 604 for the processor 110 based on the third waveform of the pulse signal 603. It can be synchronized with the timing of the synchronization signal 601.
  • the sleep in state 613 may be changed or converted to the sleep out state based on the first command.
  • the change from the sleep in state 613 to the sleep out state may be based on performing boosting 614 of the power provided to the display 115, as indicated by state 632. , can be executed.
  • display 115 may, in response to the end (or completion) of boosting 614, obtain synchronization between luminance synchronization signal 602 and the luminance synchronization signal for display drive circuit 120. It may be in a waiting state 615.
  • the processor 110 may obtain the light emission synchronization signal 602 from the timing 641.
  • the timing (or start timing) of the light emission synchronization signal 602 obtained from the timing 641 may be known to the display driving circuit 120 based on a change in the waveform of the pulse signal 603.
  • the display drive circuit 120 may identify the timing of the luminescence synchronization signal 602 (or state 615) based on the change in the waveform of the pulse signal 603 according to the periodic transmissions. and ends), and according to the identification, a vertical synchronization signal 604 for the display driving circuit 120 can be obtained from the timing 641 aligned with the timing of the light emission synchronization signal 602.
  • the display driving circuit 120 may perform display 616 of at least one initial image of the display panel 140 based on the vertical synchronization signal 604 obtained from timing 641.
  • the at least one initial image may not be an image transmitted from the processor 110.
  • the display driving circuit 120 may determine the Display 617 of a black image can be performed based on the synchronization signal 604.
  • the black image may be an image for the initial operation (an image based on black data) (eg, an invalid image).
  • the black image may not be an image transmitted from the processor 110.
  • display driver circuit 120 may cause display 115 to operate while display 115 is in a state 618 in which the black image is maintained on display panel 140 after completion of execution of display 617 of the black image.
  • the vertical sync signal 604 can be extended.
  • the display driver circuit 120 may, in response to termination of the execution of the display 617 of the black image, transfer the processor 110 from the display driver circuit 120, as indicated by arrow 651. ) can be changed from a second state indicating deactivation of the image transmission to a first state indicating activating the image transmission. For example, a change from the second state to the first state and the signal 605 within the first state may not be processed by the processor 110.
  • processor 110 may execute the image transmission independently of the change from the second state to the first state and the signal 605 within the first state.
  • the processor 110 unlike the example of FIG. 4 , the processor 110 generates a signal 605 based on initially transmitting an image (e.g., a black image to be illustrated within the description of FIG. 6 ) to the display driving circuit 120 . ) can initiate identification of the above state.
  • the display driving circuit 120 may maintain the state of the signal 605 in the first state while the black image is maintained on the display panel 140.
  • the display driving circuit 120 may extend the vertical sync signal 604 while the black image is maintained on the display panel 140.
  • the processor 110 may, based on informing the display driving circuit 120 of the timing of the emission synchronization signal 602 to the display driving circuit 120 through the pulse signal 603, display driving circuit ( A second command for display-on state of the display 115 may be transmitted to 120 through the interface 112.
  • the display driving circuit 120 may, based on the end of the execution of the display 617 of the black image and the second command, change the state of the signal 605 from the second state to the first state. You can also change the status.
  • processor 110 may output a luminance sync signal 602 from timing 642 (and/or a vertical sync signal from timing 642) while the black image is maintained on display panel 140. Based on 601), the black image may be transmitted to the display driving circuit 120 through the interface 112, as in state 634. For example, the black image may be transmitted after providing the second command.
  • the black image may be an image that is first transmitted from the processor 110 to the display driving circuit 120.
  • the black image may be transmitted from timing 642 independently of whether signal 605 is within the first state.
  • processor 110 may execute transmission of the black image based on timing identified by processor 110 (e.g., timing 642). For example, processor 110 may initiate identifying the state of signal 605 after transmitting the black image.
  • the display driving circuit 120 may receive the black image.
  • display driver circuit 120 may display 619 of the black image on display panel 140 based on a vertical synchronization signal 604 from timing 642, obtained in response to the black image. ) can be executed.
  • display drive circuit 120 may, in response to the reception of the black image, change the state of signal 605 from the first state to the second state, as indicated by arrow 653. It can be changed to .
  • the display driving circuit 120 may maintain the state of the signal 605 until the end of the execution of the display 619 of the black image (or the end (or completion) of the scan of the black image). It can be maintained at status 2.
  • timing of transmission of the black image (e.g., timing 642) is identified by processor 110 independently of the state of signal 605, from timing 641 to timing 642.
  • the time length 643 may not be a multiple of the time interval 649 for displaying the black image 617.
  • the display drive circuit 120 may, in response to the end (or completion) of execution of the display 619 of the black image, as indicated by arrow 654, signal the state of signal 605. can be changed from the second state to the first state.
  • the black image from the processor 110 may be received while display of the black image is performed by the display driving circuit 120.
  • the display driving circuit 120 may ignore the black image received from the processor 110 while the black image is displayed by the display driving circuit 120.
  • the display driving circuit 120 may ignore the black image from the processor 110 and, in response to termination (or completion) of the display of the black image performed by the display driving circuit 120, The state of signal 605 can be changed from the second state to the first state.
  • the display driving circuit 120 may receive the black image from the processor 110.
  • the display driving circuit 120 receives the black image from the processor 110. and, based at least in part on the end (or completion) of the scan of the black image received from processor 110, the state of signal 605 may be changed from the second state to the first state.
  • processor 110 may, as in state 635, generate a first The image may be transmitted to the display driving circuit 120 through the interface 112.
  • the first image may be transferred from the processor 110 to the interface 112 based on a signal 605 in the first state that has changed from the second state, as indicated by arrow 655. It can be transmitted to the display driving circuit 120 through.
  • display driver circuit 120 may respond to the first image transmitted from processor 110 based on signal 605 in the first state to determine vertical synchronization signal 604 from timing 646. ), the display 620 of the first image may be performed on the display panel 140.
  • display drive circuit 120 may, in response to the reception of the first image, change the state of signal 605 from the first state to the second state, as indicated by arrow 656.
  • the status can be changed.
  • the display drive circuit 120 may maintain the state of signal 605 until the end of the execution of the display 620 of the first image (or the end (or completion) of the scan of the second image). It can be maintained in the second state.
  • the display drive circuit 120 may, in response to the end (or completion) of execution of the display 620 of the first image, as indicated by arrow 657, send the signal 605
  • the state may be changed from the second state to the first state.
  • processor 110 drives the display via interface 112 based on vertical sync signal 601 (or luminance sync signal 602) from timing 648, such as state 636.
  • a second image may be transmitted to the circuit 120.
  • processor 110 may, based on signal 605 in the first state, send the second image to display driver circuit 120 via interface 112, as indicated by arrow 658. ) can be sent to.
  • display driver circuit 120 may respond to the second image transmitted from processor 110 based on signal 605 in the first state to determine vertical synchronization signal 604 from timing 648. ), the display 621 of the second image can be performed on the display panel 140.
  • display drive circuit 120 may, in response to the reception of the second image, change the state of signal 605 from the first state to the second state, as indicated by arrow 659.
  • the status can be changed.
  • the display drive circuit 120 maintains the state of signal 605 until the end of the execution of the display 621 of the second image (or the end (or completion) of the scan of the second image). It can be maintained in the second state.
  • the display drive circuit 120 may, in response to the end (or completion) of execution of the display 621 of the second image, as indicated by arrow 660, send the signal 605
  • the state may be changed from the second state to the first state.
  • Figure 7 shows another example of the third mode for initial driving of the display.
  • the display 115 may include the LTPS TFT.
  • the processor 110 and the display driving circuit 120 may execute the operations shown in FIG. 7 according to the third mode. .
  • the operations shown in FIG. 7 are transmitted from the display driving circuit 120 to the processor 110 and are transmitted from the processor 110, unlike the electronic device 100 executing the operations shown in FIGS. 2 and 3.
  • a signal 705 may be executed within the electronic device 100 in an activated state, indicating the timing of the image transmission to the display drive circuit 120.
  • the processor 110 after transmitting the first image (e.g., a black image to be illustrated within the description of FIG. 7) to the display driving circuit 120, sends a signal Identifying the state of 705 may begin.
  • the power-down state (or mode) 711 of the display 115 may be changed or converted to the power-up state 712 of the display 115 for the initial driving.
  • a change from the power down state 711 to the power up state 712 involves providing power to the display 115 (or reducing the power provided to the display 115), as indicated by state 731. It can be implemented based on (increasing).
  • the power-up state 712 of the display 115 may be changed or converted to the sleep-in state 713 of the display 115.
  • the processor 110 sends a first command for the sleep out state of the display 115 to the display driving circuit 120 of the display 115 in the sleep in state 713 through the interface 112. Can be sent.
  • the processor 110 may send a pulse signal 703 from the processor 110 to the display driving circuit 120, such as state 733, before or while the first command is provided. ) (e.g., pulse signal 203) may be activated.
  • the periodic transmissions of pulse signal 703 may include timings for display on display panel 140 identified by processor 110 and display panel 140 identified by display driver circuit 120. ) to synchronize the timings for display on the
  • the pulse signal 703 may be transmitted from the processor 110 to the display driving circuit 120 based on a period corresponding to the period of the horizontal synchronization signal for the processor 110.
  • the display driving circuit 120 may adjust the timing of the horizontal synchronization signal for the display driving circuit 120 to the timing of the horizontal synchronization signal for the processor 110, based on the period of the pulse signal 703. Timing can be synchronized.
  • the processor 110 converts the waveform (or width) of the pulse signal 703 periodically transmitted from the processor 110 to the display driving circuit 120 into a light emission synchronization signal 702 for the processor 110. It can be changed based on .
  • the waveform of the pulse signal 703 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that overlaps the start timing of the light emission synchronization signal 702 is,
  • the display driving circuit 120 synchronizes the timing of the light emission synchronization signal for the display driving circuit 120 with the timing of the light emission synchronization signal 702, based on the first waveform of the pulse signal 703. can do.
  • the processor 110 uses the waveform (or width) of the pulse signal 703, which is periodically transmitted from the processor 110 to the display driving circuit 120, as vertical synchronization for the processor 110. It can be changed based on signal 701.
  • the waveform of the pulse signal 703 transmitted to the display driving circuit 120 at the start timing of the horizontal synchronization signal for the processor 110 that overlaps the start timing of the vertical synchronization signal 701 is vertical.
  • It may be a third waveform, different from the waveform.
  • the display driving circuit 120 may adjust the timing of the vertical synchronization signal 704 for the display driving circuit 120 to that of the vertical synchronization signal 701, based on the third waveform of the pulse signal 703. Timing can be synchronized.
  • the sleep in state 713 may be changed or converted to the sleep out state based on the first command.
  • the change from the sleep in state 713 to the sleep out state may be based on performing boosting 714 of the power provided to the display 115, as indicated by state 732. , can be executed.
  • display 115 may, in response to the end (or completion) of boosting 714, obtain synchronization between luminance synchronization signal 702 and the luminance synchronization signal for display drive circuit 120. It may be in a waiting state 715.
  • the processor 110 may obtain the light emission synchronization signal 702 from the timing 741.
  • the timing (or start timing) of the light emission synchronization signal 702 obtained from the timing 741 may be known to the display driving circuit 120 based on a change in the waveform of the pulse signal 703.
  • the display drive circuit 120 may identify the timing of the luminescence synchronization signal 702 (or state 715) based on the change in the waveform of the pulse signal 703 according to the periodic transmissions. and ends), and according to the identification, a vertical synchronization signal 704 for the display driving circuit 120 can be obtained from the timing 741 aligned with the timing of the light emission synchronization signal 702.
  • the display driving circuit 120 may perform display 716 of at least one initial image of the display panel 140 based on the vertical synchronization signal 704 obtained from timing 741.
  • the at least one initial image may not be an image transmitted from the processor 110.
  • the refresh rate for display 716 of the at least one initial image may be predefined within the display driving circuit 120.
  • the refresh rate for display 716 of the at least one initial image may be predefined within processor 110.
  • the display driving circuit 120 may determine the Multiple displays of the black image may be performed based on a sync signal 704 (e.g., vertical sync signal 704 at timing 744).
  • the multiple displays of the black image may include a first display of the black image 717, a second display of the black image 718, and a third display of the black image 719.
  • the black image may be an image for the initial operation (an image based on black data) (eg, an invalid image).
  • the black image may not be an image transmitted from the processor 110.
  • the display driving circuit 120 executes the first display 717 of the black image based on the vertical synchronization signal 704 obtained from the timing 744, and After step 717, a second display 718 of the black image may be performed, and after the second display 718 of the black image, a third display 719 of the black image may be performed.
  • the refresh rate for the first display 717 of the black image, the refresh rate for the second display 718 of the black image, and the refresh rate for the third display 719 of the black image are: It may be predefined within the driving circuit 120.
  • the refresh rate for the first display 717 of the black image, the refresh rate for the second display 718 of the black image, and the refresh rate for the third display 719 of the black image may be predefined within the processor 110.
  • the time that the black image is maintained on the display panel 140 including the LTPS TFT may be determined by the time the black image is maintained on the display panel 140 including the LTPO TFT illustrated in the description of FIGS. 2, 4, and 6.
  • Figure 7 illustrates the multiple displays of the black image, a single display of the black image may also be performed within the electronic device 100, as it may be shorter than the time it remains on the panel 140.
  • the display driving circuit 120 may, in response to the end (or completion) of execution of each of the multiple displays of the black image, send a signal 705 indicating the timing at which the image transmission can be performed to the processor ( 110).
  • display driver circuit 120 may, in response to termination of execution of first display 717 of the black image, send signal 705 to processor 110, as indicated by arrow 751.
  • signal 705 may not be identified by processor 110 or processor 110 may operate independently of signal 705 .
  • display driver circuit 120 may, in response to termination of execution of second display 718 of the black image, send signal 705 to processor 110, as indicated by arrow 753. can be provided to.
  • signal 705 may not be identified by processor 110 or processor 110 may operate independently of signal 705 .
  • the processor 110 may, based on informing the display driving circuit 120 of the timing of the emission synchronization signal 702 to the display driving circuit 120 through the pulse signal 703, display driving circuit ( A second command for display-on state of the display 115 may be transmitted to 120 through the interface 112.
  • the display driving circuit 120 may begin providing a signal 705 based on the second command and the end of the execution of the display 717 of the black image.
  • processor 110 may, based on luminance sync signal 702 from timing 742 (and/or vertical sync signal 701 from timing 742), state 734, such as:
  • the black image can be transmitted to the display driving circuit 120 through the interface 112.
  • the black image may be transmitted after providing the second command.
  • the black image may be an image that is first transmitted from the processor 110 to the display driving circuit 120.
  • the black image may be transmitted from timing 742 independently of whether signal 705 is acquired.
  • processor 110 may execute transmission of the black image based on timing identified by processor 110 (e.g., timing 742).
  • processor 110 may begin identifying signal 705 after transmitting the black image.
  • the transmission timing of the black image (e.g., timing 742) is identified by processor 110 independently of the state of signal 705, from timing 741 to timing 742.
  • the time length 743 may not be a multiple of the time interval 749 for displaying the black image 717.
  • the display driving circuit 120 may receive the black image.
  • the display driving circuit 120 may receive the black image from the processor 110 while executing the third display 719 of the black image.
  • the display driving circuit 120 may scan the black image from the processor 110.
  • the display driving circuit 120 may obtain a vertical synchronization signal 704 according to the black image received from the processor 110, as indicated by arrow 790.
  • display driver circuit 120 may, in response to termination (or completion) of display 720 of the black image from processor 110, transmit the image, as indicated by arrow 755.
  • a signal 705 indicating the timing at which to execute may be provided or transmitted to the processor 110.
  • signal 705 may represent the timing 746 of the emission synchronization signal 702.
  • timing 756 at which signal 705 is provided may be before timing 746.
  • signal 705 may be triggered by processor 110 at timing 756 before timing 746 to initiate execution of the image following the black image (e.g., display 721 of the first image). ) can be provided to.
  • processor 110 may transfer the first image to interface 112, such as state 735, based on luminance synchronization signal 702 from timing 746 represented by signal 705. It can be transmitted to the display driving circuit 120 through .
  • the display driving circuit 120 may display 721 the first image.
  • the display drive circuit 120 may, as indicated by arrow 757, execute the image transmission in response to the end (or completion) of the execution of the display 721 of the first image.
  • a signal 705 indicating the possible timing may be provided or transmitted to the processor 110.
  • signal 705 may represent the timing 748 of the emission synchronization signal 702.
  • timing 758 at which signal 705 is provided may be before timing 748.
  • signal 705 may be triggered by the processor ( 110) can be provided.
  • processor 110 may interface the second image to interface 112, such as state 736, based on luminance synchronization signal 702 from timing 748 represented by signal 705. It can be transmitted to the display driving circuit 120 through .
  • the display driving circuit 120 may display 722 the second image.
  • the display drive circuit 120 may execute the image transmission, as indicated by arrow 759, in response to the end (or completion) of the execution of the display 722 of the second image.
  • a signal 705 indicating the possible timing may be provided or transmitted to the processor 110.
  • signal 705 may represent timing 750 of emission synchronization signal 702.
  • timing 760 at which signal 705 is provided may be before timing 750.
  • signal 705 may be provided to processor 110 at timing 760 before timing 750 that may begin execution of display of the image following the second image.
  • the electronic device 100 may perform operations to terminate driving of the display 115 while executing the image transmission based on the light emission synchronization signal for the processor 110.
  • the processor 110 may execute the above operations based on providing the display driving circuit 120 with a third command for the sleep-in state of the display 115. The above operations can be illustrated within the description of FIG. 8.
  • FIG. 8 shows an example method for terminating operation of a display.
  • processor 110 may execute periodic transmissions of pulse signal 803 while display 115 is driven in a sleep out state and a display on state, such as state 801 .
  • pulse signal 803 may include pulse signal 203, pulse signal 303, pulse signal 403, pulse signal 503, and pulse signal 603 illustrated within the description of FIGS. 2 to 7. ), and the pulse signal 703, respectively.
  • the processor 110 may provide the display driving circuit 120 of the display 115 in state 801 with a third command 802 for putting the display 115 in a sleep-in state.
  • state 801 may be changed to a sleep in state, such as state 804, based on the third command 802.
  • the display 115 may display a black image and perform operations to turn off the display panel 140, as in state 804.
  • At least some of the operations may be required to synchronize with timings identified by processor 110.
  • the change to the sleep in state may be canceled. However, it is not limited to this.
  • processor 110 may control pulse signal 803 from state 801 to state 804 changed.
  • processor 110 may start a timer in response to providing third instruction 802.
  • processor 110 may identify whether the timer started in response to providing third instruction 802 has expired.
  • processor 110 may maintain the periodic transmissions of pulse signal 803 before expiration of the timer.
  • processor 110 may cease the periodic transmissions of pulse signal 803 in response to or after expiration of the timer.
  • the pulse signal 803 may be stopped after a reference time (eg, corresponding to a timer) has elapsed from the timing of providing the third command 802.
  • the processor 110 may maintain the pulse signal 803 for a certain period of time after providing the third command 802. For example, the processor 110 may assist operations for turning off the display 115 by maintaining the pulse signal 803. For example, processor 110 may maintain periodic transmissions of pulse signal 803 to assist the operations for turning off display 115. For example, the number of periodic transmissions of pulse signal 803 to be executed to assist the operations for turning off display 115 may be configured (or pre-configured) within processor 110. ) can. As a non-limiting example, the number of such periodic transmissions of pulse signal 803 executing from the start timing of state 804 may be from 2 to 8.
  • FIG. 9 is a block diagram of an electronic device 901 in a network environment 900, according to various embodiments.
  • the electronic device 901 communicates with the electronic device 902 through a first network 998 (e.g., a short-range wireless communication network) or a second network 999. It is possible to communicate with at least one of the electronic device 904 or the server 908 through (e.g., a long-distance wireless communication network).
  • the electronic device 901 may communicate with the electronic device 904 through the server 908.
  • the electronic device 901 includes a processor 920, a memory 930, an input module 950, an audio output module 955, a display module 960, an audio module 970, and a sensor module ( 976), interface 977, connection terminal 978, haptic module 979, camera module 980, power management module 988, battery 989, communication module 990, subscriber identification module 996 , or may include an antenna module 997.
  • at least one of these components eg, the connection terminal 978
  • may be omitted, or one or more other components may be added to the electronic device 901.
  • some of these components e.g., sensor module 976, camera module 980, or antenna module 997) are integrated into one component (e.g., display module 960). It can be.
  • Processor 920 may, for example, execute software (e.g., program 940) to operate at least one other component (e.g., hardware or software component) of electronic device 901 connected to processor 920. It can be controlled and various data processing or calculations can be performed. According to one embodiment, as at least part of data processing or computation, the processor 920 stores commands or data received from another component (e.g., sensor module 976 or communication module 990) in volatile memory 932. The commands or data stored in the volatile memory 932 can be processed, and the resulting data can be stored in the non-volatile memory 934.
  • software e.g., program 940
  • the processor 920 stores commands or data received from another component (e.g., sensor module 976 or communication module 990) in volatile memory 932.
  • the commands or data stored in the volatile memory 932 can be processed, and the resulting data can be stored in the non-volatile memory 934.
  • the processor 920 may include a main processor 921 (e.g., a central processing unit or an application processor) or an auxiliary processor 923 that can operate independently or together (e.g., a graphics processing unit, a neural network processing unit ( It may include a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor).
  • a main processor 921 e.g., a central processing unit or an application processor
  • auxiliary processor 923 e.g., a graphics processing unit, a neural network processing unit ( It may include a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor.
  • the electronic device 901 includes a main processor 921 and a auxiliary processor 923
  • the auxiliary processor 923 may be set to use lower power than the main processor 921 or be specialized for a designated function. You can.
  • the auxiliary processor 923 may be implemented separately from the main processor 921 or as part of it.
  • the auxiliary processor 923 may, for example, act on behalf of the main processor 921 while the main processor 921 is in an inactive (e.g., sleep) state, or while the main processor 921 is in an active (e.g., application execution) state. ), together with the main processor 921, at least one of the components of the electronic device 901 (e.g., the display module 960, the sensor module 976, or the communication module 990) At least some of the functions or states related to can be controlled.
  • co-processor 923 e.g., image signal processor or communication processor
  • may be implemented as part of another functionally related component e.g., camera module 980 or communication module 990. there is.
  • the auxiliary processor 923 may include a hardware structure specialized for processing artificial intelligence models.
  • Artificial intelligence models can be created through machine learning. For example, such learning may be performed in the electronic device 901 itself on which the artificial intelligence model is performed, or may be performed through a separate server (e.g., server 908).
  • Learning algorithms may include, for example, supervised learning, unsupervised learning, semi-supervised learning, or reinforcement learning, but It is not limited.
  • An artificial intelligence model may include multiple artificial neural network layers.
  • Artificial neural networks include deep neural network (DNN), convolutional neural network (CNN), recurrent neural network (RNN), restricted boltzmann machine (RBM), belief deep network (DBN), bidirectional recurrent deep neural network (BRDNN), It may be one of deep Q-networks or a combination of two or more of the above, but is not limited to the examples described above.
  • artificial intelligence models may additionally or alternatively include software structures.
  • the memory 930 may store various data used by at least one component (eg, the processor 920 or the sensor module 976) of the electronic device 901. Data may include, for example, input data or output data for software (e.g., program 940) and instructions related thereto.
  • Memory 930 may include volatile memory 932 or non-volatile memory 934.
  • the program 940 may be stored as software in the memory 930 and may include, for example, an operating system 942, middleware 944, or application 946.
  • the input module 950 may receive commands or data to be used in a component of the electronic device 901 (e.g., the processor 920) from outside the electronic device 901 (e.g., a user).
  • the input module 950 may include, for example, a microphone, mouse, keyboard, keys (eg, buttons), or digital pen (eg, stylus pen).
  • the sound output module 955 may output sound signals to the outside of the electronic device 901.
  • the sound output module 955 may include, for example, a speaker or receiver. Speakers can be used for general purposes such as multimedia playback or recording playback.
  • the receiver can be used to receive incoming calls. According to one embodiment, the receiver may be implemented separately from the speaker or as part of it.
  • the display module 960 can visually provide information to the outside of the electronic device 901 (eg, a user).
  • the display module 960 may include, for example, a display, a hologram device, or a projector, and a control circuit for controlling the device.
  • the display module 960 may include a touch sensor configured to detect a touch, or a pressure sensor configured to measure the intensity of force generated by the touch.
  • the audio module 970 can convert sound into an electrical signal or, conversely, convert an electrical signal into sound. According to one embodiment, the audio module 970 acquires sound through the input module 950, the sound output module 955, or an external electronic device (e.g., directly or wirelessly connected to the electronic device 901). Sound may be output through an electronic device 902 (e.g., speaker or headphone).
  • an electronic device 902 e.g., speaker or headphone
  • the sensor module 976 detects the operating state (e.g., power or temperature) of the electronic device 901 or the external environmental state (e.g., user state) and generates an electrical signal or data value corresponding to the detected state. can do.
  • the sensor module 976 includes, for example, a gesture sensor, a gyro sensor, an air pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a proximity sensor, a color sensor, an IR (infrared) sensor, a biometric sensor, It may include a temperature sensor, humidity sensor, or light sensor.
  • the interface 977 may support one or more designated protocols that can be used to connect the electronic device 901 directly or wirelessly with an external electronic device (e.g., the electronic device 902).
  • the interface 977 may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, an SD card interface, or an audio interface.
  • HDMI high definition multimedia interface
  • USB universal serial bus
  • SD card interface Secure Digital interface
  • audio interface audio interface
  • connection terminal 978 may include a connector through which the electronic device 901 can be physically connected to an external electronic device (eg, the electronic device 902).
  • the connection terminal 978 may include, for example, an HDMI connector, a USB connector, an SD card connector, or an audio connector (eg, a headphone connector).
  • the haptic module 979 can convert electrical signals into mechanical stimulation (e.g., vibration or movement) or electrical stimulation that the user can perceive through tactile or kinesthetic senses.
  • the haptic module 979 may include, for example, a motor, a piezoelectric element, or an electrical stimulation device.
  • the camera module 980 can capture still images and moving images.
  • the camera module 980 may include one or more lenses, image sensors, image signal processors, or flashes.
  • the power management module 988 can manage power supplied to the electronic device 901.
  • the power management module 988 may be implemented as at least a part of, for example, a power management integrated circuit (PMIC).
  • PMIC power management integrated circuit
  • the battery 989 may supply power to at least one component of the electronic device 901.
  • the battery 989 may include, for example, a non-rechargeable primary cell, a rechargeable secondary cell, or a fuel cell.
  • Communication module 990 provides a direct (e.g., wired) communication channel or wireless communication channel between electronic device 901 and an external electronic device (e.g., electronic device 902, electronic device 904, or server 908). It can support establishment and communication through established communication channels. Communication module 990 operates independently of processor 920 (e.g., an application processor) and may include one or more communication processors that support direct (e.g., wired) communication or wireless communication.
  • processor 920 e.g., an application processor
  • the communication module 990 is a wireless communication module 992 (e.g., a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module) or a wired communication module 994 (e.g., : LAN (local area network) communication module, or power line communication module) may be included.
  • a wireless communication module 992 e.g., a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module
  • GNSS global navigation satellite system
  • a wired communication module 994 e.g., : LAN (local area network) communication module, or power line communication module
  • the corresponding communication module is a first network 998 (e.g., a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)) or a second network 999 (e.g., legacy It may communicate with an external electronic device 904 through a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network
  • the wireless communication module 992 uses subscriber information (e.g., International Mobile Subscriber Identifier (IMSI)) stored in the subscriber identification module 996 within a communication network such as the first network 998 or the second network 999.
  • subscriber information e.g., International Mobile Subscriber Identifier (IMSI)
  • IMSI International Mobile Subscriber Identifier
  • the wireless communication module 992 may support 5G networks after 4G networks and next-generation communication technologies, for example, NR access technology (new radio access technology).
  • NR access technology provides high-speed transmission of high-capacity data (eMBB (enhanced mobile broadband)), minimization of terminal power and access to multiple terminals (mMTC (massive machine type communications)), or high reliability and low latency (URLLC (ultra-reliable and low latency). -latency communications)) can be supported.
  • the wireless communication module 992 may support high frequency bands (e.g., mmWave bands), for example, to achieve high data rates.
  • the wireless communication module 992 uses various technologies to secure performance in high frequency bands, for example, beamforming, massive array multiple-input and multiple-output (MIMO), and full-dimensional multiplexing. It can support technologies such as input/output (FD-MIMO: full dimensional MIMO), array antenna, analog beam-forming, or large scale antenna.
  • the wireless communication module 992 may support various requirements specified in the electronic device 901, an external electronic device (e.g., electronic device 904), or a network system (e.g., second network 999).
  • the wireless communication module 992 supports peak data rate (e.g., 20 Gbps or more) for realizing eMBB, loss coverage (e.g., 164 dB or less) for realizing mmTC, or U-plane latency (e.g., 164 dB or less) for realizing URLLC.
  • peak data rate e.g., 20 Gbps or more
  • loss coverage e.g., 164 dB or less
  • U-plane latency e.g., 164 dB or less
  • the antenna module 997 may transmit or receive signals or power to or from the outside (e.g., an external electronic device).
  • the antenna module 997 may include an antenna including a radiator made of a conductor or a conductive pattern formed on a substrate (eg, PCB).
  • the antenna module 997 may include a plurality of antennas (eg, an array antenna).
  • at least one antenna suitable for the communication method used in the communication network such as the first network 998 or the second network 999, is connected to the plurality of antennas by, for example, the communication module 990.
  • the communication module 990 can be selected Signals or power may be transmitted or received between the communication module 990 and an external electronic device through the selected at least one antenna.
  • other components eg, radio frequency integrated circuit (RFIC) may be additionally formed as part of the antenna module 997.
  • RFIC radio frequency integrated circuit
  • antenna module 997 may form a mmWave antenna module.
  • a mmWave antenna module includes: a printed circuit board, an RFIC disposed on or adjacent to a first side (e.g., bottom side) of the printed circuit board and capable of supporting a designated high frequency band (e.g., mmWave band); And a plurality of antennas (e.g., array antennas) disposed on or adjacent to the second side (e.g., top or side) of the printed circuit board and capable of transmitting or receiving signals in the designated high frequency band. can do.
  • a mmWave antenna module includes: a printed circuit board, an RFIC disposed on or adjacent to a first side (e.g., bottom side) of the printed circuit board and capable of supporting a designated high frequency band (e.g., mmWave band); And a plurality of antennas (e.g., array antennas) disposed on or adjacent to the second side (e.g., top or side) of
  • peripheral devices e.g., bus, general purpose input and output (GPIO), serial peripheral interface (SPI), or mobile industry processor interface (MIPI)
  • signal e.g. commands or data
  • commands or data may be transmitted or received between the electronic device 901 and the external electronic device 904 through the server 908 connected to the second network 999.
  • Each of the external electronic devices 902 or 904 may be of the same or different type as the electronic device 901.
  • all or part of the operations performed in the electronic device 901 may be executed in one or more of the external electronic devices 902, 904, or 908.
  • the electronic device 901 may perform the function or service instead of executing the function or service on its own.
  • one or more external electronic devices may be requested to perform at least part of the function or service.
  • One or more external electronic devices that have received the request may execute at least part of the requested function or service, or an additional function or service related to the request, and transmit the result of the execution to the electronic device 901.
  • the electronic device 901 may process the result as is or additionally and provide it as at least part of a response to the request.
  • cloud computing distributed computing, mobile edge computing (MEC), or client-server computing technology can be used.
  • the electronic device 901 may provide an ultra-low latency service using, for example, distributed computing or mobile edge computing.
  • the external electronic device 904 may include an Internet of Things (IoT) device.
  • Server 908 may be an intelligent server using machine learning and/or neural networks.
  • the external electronic device 904 or server 908 may be included in the second network 999.
  • the electronic device 901 may be applied to intelligent services (e.g., smart home, smart city, smart car, or healthcare) based on 5G communication technology and IoT-related technology.
  • FIG. 10 is a block diagram 1000 of a display module 960, according to various embodiments.
  • the display module 960 may include a display 1010 and a display driver IC (DDI) 1030 for controlling the display 1010.
  • the DDI 1030 may include an interface module 1031, a memory 1033 (eg, buffer memory), an image processing module 1035, or a mapping module 1037.
  • the DDI 1030 receives, for example, image information including image data or an image control signal corresponding to a command for controlling the image data from other components of the electronic device 901 through the interface module 1031. can do.
  • the image information is stored in the processor 920 (e.g., the main processor 921 (e.g., an application processor) or the auxiliary processor 923 ( For example, a graphics processing unit).
  • the DDI 1030 can communicate with the touch circuit 1050 or the sensor module 976, etc. through the interface module 1031.
  • the DDI 1030 can communicate with the touch circuit 1050 or the sensor module 976, etc.
  • At least a portion of the received image information may be stored, for example, in frame units, in the memory 1033.
  • the image processing module 1035 may, for example, store at least a portion of the image data in accordance with the characteristics or characteristics of the image data.
  • Preprocessing or postprocessing may be performed based at least on the characteristics of the display 1010.
  • the mapping module 1037 performs preprocessing or postprocessing through the image processing module 1035.
  • a voltage value or a current value corresponding to the image data may be generated.
  • the generation of the voltage value or the current value may be performed by, for example, an attribute of the pixels of the display 1010 (e.g., an arrangement of pixels ( RGB stripe or pentile structure), or the size of each subpixel).
  • At least some pixels of the display 1010 may be performed at least in part based on, for example, the voltage value or the current value.
  • visual information eg, text, image, or icon
  • corresponding to the image data may be displayed through the display 1010.
  • the display module 960 may further include a touch circuit 1050.
  • the touch circuit 1050 may include a touch sensor 1051 and a touch sensor IC 1053 for controlling the touch sensor 1051.
  • the touch sensor IC 1053 may control the touch sensor 1051 to detect a touch input or hovering input for a specific location on the display 1010.
  • the touch sensor IC 1053 may detect a touch input or hovering input by measuring a change in a signal (e.g., voltage, light amount, resistance, or charge amount) for a specific position of the display 1010.
  • the touch sensor IC 1053 may provide information (e.g., location, area, pressure, or time) about the detected touch input or hovering input to the processor 920.
  • At least a portion of the touch circuit 1050 is disposed as part of the display driver IC 1030, the display 1010, or outside the display module 960. It may be included as part of other components (e.g., auxiliary processor 923).
  • the display module 960 may further include at least one sensor (eg, a fingerprint sensor, an iris sensor, a pressure sensor, or an illumination sensor) of the sensor module 976, or a control circuit therefor.
  • the at least one sensor or control circuit therefor may be embedded in a part of the display module 960 (eg, the display 1010 or the DDI 1030) or a part of the touch circuit 1050.
  • the sensor module 976 embedded in the display module 960 includes a biometric sensor (e.g., a fingerprint sensor)
  • the biometric sensor records biometric information associated with a touch input through a portion of the display 1010. (e.g. fingerprint image) can be acquired.
  • the pressure sensor may acquire pressure information associated with a touch input through part or the entire area of the display 1010. You can.
  • the touch sensor 1051 or the sensor module 976 may be disposed between pixels of a pixel layer of the display 1010, or above or below the pixel layer.
  • the electronic device 100 may include a processor 110, a display driving circuit 120, and a display 115 including a display panel 140.
  • the processor 110 controls the display driving circuit 120 before providing the display driving circuit 120 with a first command for a sleep out state of the display 115.
  • the processor 110 may be configured to activate periodic transmissions of a pulse signal from the processor 110 to the display driving circuit 120 to synchronize the at least one timing for the processor 110 with the at least one timing for the processor 110.
  • the processor 110 may transmit the periodic transmissions to determine the timing of an emission synchronization signal for the processor 110 that is available for image transmission from the processor 110 to the display driving circuit 120. It may be configured to provide a second command to the display driving circuit 120 for a display on state of the display 115 based on notifying the display driving circuit 120 using the display driver circuit 120 .
  • the display driving circuit 120 is configured to receive a vertical synchronization signal for the display driving circuit 120 obtained according to the timing known to the display driving circuit 120 based on the periodic transmissions. Based on this, it can be configured to display a black image on the display panel 140.
  • the display driving circuit 120 extends the vertical sync signal for the display driving circuit 120 while the black image is maintained on the display panel 140 after the end of the execution. It can be configured to do so.
  • the display driving circuit 120 provides the second command to the display driving circuit 120 while the black image is maintained on the display panel 140, and then the processor 110 ) may be configured to receive an image transmitted from the processor 110 based on the light emission synchronization signal for ).
  • the display driving circuit 120 may be configured to obtain the vertical synchronization signal for the display driving circuit 120 in response to the image. According to one embodiment, the display driving circuit 120 displays the image on the display panel 140 based on the vertical synchronization signal for the display driving circuit 120 obtained in response to the image. It can be configured to do so.
  • the first refresh rate for the display of the black image may be different from the second refresh rate for the display of the image.
  • the first refresh rate for displaying the black image may be predefined within each of the processor 110 and the display driving circuit 120 before the black image is displayed.
  • the second refresh rate for the display of the image may be identified by the processor 110 of the processor 110 and the display driving circuit 120.
  • the display driving circuit 120 is configured to receive a vertical synchronization signal for the display driving circuit 120 obtained according to the timing known to the display driving circuit 120 based on the periodic transmissions. Based on this, it may be configured to perform a first display of a black image on the display panel 140. According to one embodiment, the display driving circuit 120 is configured to operate on the display panel 140 based on the vertical synchronization signal for the display driving circuit 120 that is maintained after the first display of the black image. and execute at least one second display of the black image. According to one embodiment, the display driving circuit 120 is configured to execute the second command before the third display of the black image is executed after the end of the execution of the at least one second display of the black image.
  • the display driving circuit 120 is configured to display the display driver circuit 120 on the display panel 140 based on the vertical synchronization signal for the display driving circuit 120 that is maintained after the at least one second display. Can be configured to display an image.
  • the first refresh rate for the first display of the black image may be the same as the second refresh rate for the at least one second display of the black image.
  • the second refresh rate may be the same as the third refresh rate for the display of the image.
  • each of the first refresh rate, the second refresh rate, and the third refresh rate are predefined within each of the processor 110 and the display driving circuit 120 before the black image is displayed. It can be.
  • the display driving circuit 120 is configured to receive a vertical synchronization signal for the display driving circuit 120 obtained according to the timing known to the display driving circuit 120 based on the periodic transmissions. Based on this, it can be configured to display a black image on the display panel 140.
  • the display driving circuit 120 in response to the end of the execution, deactivates the image transmission by changing the state of the signal provided from the display driving circuit 120 to the processor 110. and may be configured to change from a second state indicating activating the image transmission to a first state indicating activating the image transmission.
  • the display driving circuit 120 extends the vertical sync signal for the display driving circuit 120 while the black image is maintained on the display panel 140 after the end of the execution.
  • the display driving circuit 120 provides the second command to the display driving circuit 120 while the black image is maintained on the display panel 140, and then the processor 110 ) may be configured to receive an image transmitted from the processor 110 based on the light emission synchronization signal for and the signal in the first state changed from the second state.
  • the display driving circuit 120 may be configured to obtain the vertical synchronization signal for the display driving circuit 120 in response to the image.
  • the display driving circuit 120 displays the image on the display panel 140 based on the vertical synchronization signal for the display driving circuit 120 obtained in response to the image. It can be configured to do so.
  • the display driving circuit 120 may be configured to change the state of the signal from the first state to the second state in response to the image transmitted from the processor 110. You can.
  • the display driving circuit 120 is configured to receive a vertical synchronization signal for the display driving circuit 120 obtained according to the timing known to the display driving circuit 120 based on the periodic transmissions. Based on this, it may be configured to display at least one black image on the display panel 140. According to one embodiment, the display driving circuit 120 is configured to select the black image following the at least one display based on the vertical synchronization signal for the display driving circuit 120 that is maintained during the at least one display. It may be configured to provide a signal indicating the timing of the image transmission to the processor 110 before commencing execution of the display. According to one embodiment, the display driving circuit 120 provides the second command to the display driving circuit 120 and then provides the processor 110 based on the light emission synchronization signal and the signal.
  • the display driving circuit 120 is configured to operate on the display panel 140 based on the vertical synchronization signal for the display driving circuit 120 maintained after the execution of the at least one display. It may be configured to display the image.
  • a first refresh rate for displaying the at least one black image may be the same as a second refresh rate for displaying the image.
  • the display driving circuit 120 is configured to receive a vertical synchronization signal for the display driving circuit 120 obtained according to the timing known to the display driving circuit 120 based on the periodic transmissions. Based on this, it can be configured to display a black image on the display panel 140.
  • the display driving circuit 120 sends the second command while the display of the black image is executed or the black image is maintained on the display panel 140. ) and then receive the black image transmitted from the processor 110 based on the light emission synchronization signal for the processor 110.
  • the display driving circuit 120 transmits the image state of a signal provided from the display driving circuit 120 to the processor 110 in response to the end of the reception of the black image.
  • the display driving circuit 120 may be configured to change from a second state indicating deactivation to a first state indicating activating the image transmission.
  • the display driving circuit 120 transmits from the processor 110 based on the signal in the first state changed from the second state and the light emission synchronization signal for the processor 110. may be configured to receive an image following the black image.
  • the display driving circuit 120 displays the image on the display panel 140 based on the vertical synchronization signal for the display driving circuit 120 obtained in response to the image. It can be configured to do so.
  • the display driving circuit 120 may be configured to change the state of the signal from the first state to the second state in response to the image transmitted from the processor 110. You can.
  • the display driving circuit 120 may be configured to change the state of the signal from the first state to the second state before the execution of the display of the black image.
  • the processor 110 is configured to, while the display of the black image is being executed, independently of the signal in the second state being changed from the first state before the execution of the display of the black image. It may be configured to transmit the black image to the display driving circuit 120.
  • the processor 110 may be configured to initiate identifying the state of the signal in response to transmitting the black image to the display driving circuit 120.
  • the vertical synchronization signal for the display driving circuit 120 may extend between the display of the black image and the display of the image.
  • the vertical synchronization signal for the display driving circuit 120 may be obtained in response to the black image received from the processor 110.
  • the display driving circuit 120 is configured to receive a vertical synchronization signal for the display driving circuit 120 obtained according to the timing known to the display driving circuit 120 based on the periodic transmissions. Based on this, it may be configured to display at least one black image on the display panel 140. According to one embodiment, the display driving circuit 120 provides the second command to the display driving circuit 120 while the at least one display is executed and then executes the second command for the processor 110. It may be configured to receive a black image transmitted from the processor 110 based on a light emission synchronization signal. According to one embodiment, the display driving circuit 120 may be configured to provide a signal indicating timing of image transmission to the processor 110 in response to termination of the reception of the black image.
  • the display driving circuit 120 is configured to receive an image following the black image, transmitted from the processor 110, based on the signal and the emission synchronization signal for the processor 110. It can be configured. According to one embodiment, the display driving circuit 120 may be configured to display the image on the display panel 140.
  • the display driving circuit 120 may be configured to provide the signal to the processor 110 in response to termination of the reception of the image.
  • the processor 110 may be configured to initiate identifying the signal in response to the transmission of the black image.
  • the display driving circuit 120 may be configured to obtain the vertical synchronization signal for the display driving circuit 120 in response to the black image transmitted from the processor 110. there is. According to one embodiment, the signal is provided to the display driving circuit 120 based on the vertical synchronization signal for the display driving circuit 120 obtained in response to the black image transmitted from the processor 110. can be provided.
  • the processor 110 sends a third command for the sleep-in state of the display 115 to the display driving circuit 120 based on the light emission synchronization signal for the processor 110. It can be configured to provide to. According to one embodiment, the processor 110 may be configured to identify whether a timer started in response to providing the third command expires. According to one embodiment, the processor 110 may be configured to maintain the periodic transmissions before expiration of the timer. According to one embodiment, the processor 110 may be configured to stop the periodic transmissions after the expiration of the timer.
  • Electronic devices may be of various types.
  • Electronic devices may include, for example, portable communication devices (e.g., smartphones), computer devices, portable multimedia devices, portable medical devices, cameras, wearable devices, or home appliances.
  • Electronic devices according to embodiments of this document are not limited to the above-described devices.
  • first, second, or first or second may be used simply to distinguish one component from another, and to refer to that component in other respects (e.g., importance or order) is not limited.
  • One (e.g., first) component is said to be “coupled” or “connected” to another (e.g., second) component, with or without the terms “functionally” or “communicatively.”
  • any of the components can be connected to the other components directly (e.g. wired), wirelessly, or through a third component.
  • module used in various embodiments of this document may include a unit implemented in hardware, software, or firmware, and is interchangeable with terms such as logic, logic block, component, or circuit, for example. It can be used as A module may be an integrated part or a minimum unit of the parts or a part thereof that performs one or more functions. For example, according to one embodiment, the module may be implemented in the form of an application-specific integrated circuit (ASIC).
  • ASIC application-specific integrated circuit
  • Various embodiments of the present document are one or more instructions stored in a storage medium (e.g., built-in memory 936 or external memory 938) that can be read by a machine (e.g., electronic device 901). It may be implemented as software (e.g., program 940) including these.
  • a processor e.g., processor 920
  • a device e.g., electronic device 901
  • the one or more instructions may include code generated by a compiler or code that can be executed by an interpreter.
  • a storage medium that can be read by a device may be provided in the form of a non-transitory storage medium.
  • 'non-transitory' only means that the storage medium is a tangible device and does not contain signals (e.g. electromagnetic waves), and this term refers to cases where data is semi-permanently stored in the storage medium. There is no distinction between temporary storage cases.
  • Computer program products are commodities and can be traded between sellers and buyers.
  • the computer program product may be distributed in the form of a machine-readable storage medium (e.g. compact disc read only memory (CD-ROM)) or through an application store (e.g. Play StoreTM) or on two user devices (e.g. It can be distributed (e.g. downloaded or uploaded) directly between smart phones) or online.
  • a machine-readable storage medium e.g. compact disc read only memory (CD-ROM)
  • an application store e.g. Play StoreTM
  • two user devices e.g. It can be distributed (e.g. downloaded or uploaded) directly between smart phones) or online.
  • at least a portion of the computer program product may be at least temporarily stored or temporarily created in a machine-readable storage medium, such as the memory of a manufacturer's server, an application store's server, or a relay server.
  • each component (e.g., module or program) of the above-described components may include a single or plural entity, and some of the plurality of entities may be separately placed in other components. there is.
  • one or more of the components or operations described above may be omitted, or one or more other components or operations may be added.
  • multiple components eg, modules or programs
  • the integrated component may perform one or more functions of each component of the plurality of components in the same or similar manner as those performed by the corresponding component of the plurality of components prior to the integration. .
  • operations performed by a module, program, or other component may be executed sequentially, in parallel, iteratively, or heuristically, or one or more of the operations may be executed in a different order, or omitted. Alternatively, one or more other operations may be added.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

전자 장치(electronic device)가 제공된다. 상기 전자 장치는, 프로세서를 포함할 수 있다. 상기 전자 장치는, 디스플레이 구동 회로 및 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 상기 프로세서는, 상기 디스플레이의 슬립 아웃(sleep out) 상태를 위한 제1 명령을 상기 디스플레이 구동 회로에게 제공하기 전, 상기 디스플레이 구동 회로를 위한 적어도 하나의 타이밍을 상기 프로세서를 위한 적어도 하나의 타이밍과 동기화하기 위해 상기 프로세서로부터 상기 디스플레이 구동 회로로의 펄스 신호의 주기적 송신들을 활성화하도록 구성될 수 있다. 상기 프로세서는, 상기 프로세서로부터 상기 디스플레이 구동 회로로의 이미지 송신을 위해 이용가능한 상기 프로세서를 위한 발광 동기 신호의 타이밍을 상기 주기적 송신들을 이용하여 상기 디스플레이 구동 회로에게 알리는 것에 기반하여, 상기 디스플레이의 디스플레이 온(display on) 상태를 위한 제2 명령을 상기 디스플레이 구동 회로에게 제공하도록 구성될 수 있다.

Description

디스플레이 패널 상의 최초 이미지의 표시를 위한 전자 장치 및 방법
아래의 설명들은, 디스플레이 패널 상의 최초 이미지의 표시를 위한 전자 장치 및 방법에 관한 것이다.
전자 장치(electronic device)는, 디스플레이 패널을 포함할 수 있다. 예를 들면, 상기 전자 장치는, 상기 디스플레이 패널과 작동적으로(operably 또는 operatively) 결합된, 디스플레이 구동 회로를 포함할 수 있다. 예를 들면, 상기 디스플레이 구동 회로는, 상기 전자 장치의 프로세서로부터 획득된 이미지를 상기 디스플레이 패널 상에서 표시할 수 있다.
상술한 정보는 본 개시에 대한 이해를 돕기 위한 목적으로 하는 배경 기술(related art)로 제공될 수 있다. 상술한 내용 중 어느 것도 본 개시와 관련된 종래 기술(prior art)로서 적용될 수 있는지에 대하여 어떠한 주장이나 결정이 제기되지 않는다.
전자 장치(electronic device)가 제공된다. 상기 전자 장치는, 프로세서를 포함할 수 있다. 상기 전자 장치는, 디스플레이 구동 회로 및 디스플레이 패널을 포함하는 디스플레이를 포함할 수 있다. 상기 프로세서는, 상기 디스플레이의 슬립 아웃(sleep out) 상태를 위한 제1 명령을 상기 디스플레이 구동 회로에게 제공하기 전, 상기 디스플레이 구동 회로를 위한 적어도 하나의 타이밍을 상기 프로세서를 위한 적어도 하나의 타이밍과 동기화하기 위해 상기 프로세서로부터 상기 디스플레이 구동 회로로의 펄스 신호의 주기적 송신들을 활성화하도록 구성될 수 있다. 상기 프로세서는, 상기 프로세서로부터 상기 디스플레이 구동 회로로의 이미지 송신을 위해 이용가능한 상기 프로세서를 위한 발광 동기 신호의 타이밍을 상기 주기적 송신들을 이용하여 상기 디스플레이 구동 회로에게 알리는 것에 기반하여, 상기 디스플레이의 디스플레이 온(display on) 상태를 위한 제2 명령을 상기 디스플레이 구동 회로에게 제공하도록 구성될 수 있다.
방법이 제공된다. 상기 방법은, 프로세서와 디스플레이 구동 회로 및 디스플레이 패널을 포함하는 디스플레이를 포함하는 전자 장치 내에서 실행될 수 있다. 상기 방법은, 상기 디스플레이의 슬립 아웃(sleep out) 상태를 위한 제1 명령을 상기 디스플레이 구동 회로에게 제공하기 전, 상기 디스플레이 구동 회로를 위한 적어도 하나의 타이밍을 상기 프로세서를 위한 적어도 하나의 타이밍과 동기화하기 위해 상기 프로세서로부터 상기 디스플레이 구동 회로로의 펄스 신호의 주기적 송신들을 활성화하는 동작을 포함할 수 있다. 상기 방법은, 상기 프로세서로부터 상기 디스플레이 구동 회로로의 이미지 송신을 위해 이용가능한 상기 프로세서를 위한 발광 동기 신호의 타이밍을 상기 주기적 송신들을 이용하여 상기 디스플레이 구동 회로에게 알리는 것에 기반하여, 상기 디스플레이의 디스플레이 온(display on) 상태를 위한 제2 명령을 상기 디스플레이 구동 회로에게 제공하는 동작을 포함할 수 있다.
도 1은, 예시적인 전자 장치를 도시하는 간소화된 블록도이다.
도 2는, 디스플레이의 초기 구동을 위한 제1 모드의 예를 도시한다.
도 3은, 디스플레이의 초기 구동을 위한 제1 모드의 다른 예를 도시한다.
도 4는, 디스플레이의 초기 구동을 위한 제2 모드의 예를 도시한다.
도 5는, 디스플레이의 초기 구동을 위한 제2 모드의 다른 예를 도시한다.
도 6은, 디스플레이의 초기 구동을 위한 제3 모드의 예를 도시한다.
도 7은, 디스플레이의 초기 구동을 위한 제3 모드의 다른 예를 도시한다.
도 8은, 디스플레이의 구동의 종료를 위한 예시적인 방법을 도시한다.
도 9는, 다양한 실시예들에 따른, 네트워크 환경 내의 전자 장치의 블록도이다.
도 10은, 다양한 실시예들에 따른, 디스플레이 모듈의 블록도이다.
도 1은 예시적인 전자 장치를 도시하는 간소화된 블록도이다.
도 1을 참조하면, 전자 장치(100)는, 프로세서(110) 및 디스플레이(115)를 포함할 수 있다.
프로세서(110)는, 도 9의 프로세서(920)의 적어도 일부를 포함할 수 있다. 프로세서(110)는, 디스플레이 구동 회로(120)(또는 디스플레이(115))와 작동적으로(operably 또는 operatively) 결합될(coupled with) 수 있다. 프로세서(110)가 디스플레이 구동 회로(120)와 작동적으로 결합됨은, 프로세서(110)가 디스플레이 구동 회로(120)와 직접적으로 또는 간접적으로 연결됨을 나타낼 수 있다. 예를 들면, 프로세서(110)가 디스플레이 구동 회로(120)와 작동적으로 결합됨은, 프로세서(110)가 프로세서(110)로부터 디스플레이 구동 회로(120)로의 이미지 송신을 위한 인터페이스(112)(예: MIPI(mobile industry processor interface))를 통해 디스플레이 구동 회로(120)와 연결됨을 나타낼 수 있다. 예를 들면, 인터페이스(112)는, 디스플레이 패널(140) 상에서의 표시와 관련된 명령들을 프로세서(110)로부터 디스플레이 구동 회로(120)에게 제공하기 위해, 더 이용될 수 있다. 예를 들면, 상기 명령들은, 디스플레이(115)의 초기 구동을 위한 적어도 하나의 명령을 포함할 수 있다. 예를 들면, 프로세서(110)가 디스플레이 구동 회로(120)와 작동적으로 결합됨은, 표시와 관련된 프로세서(110)의 동작들의 적어도 일부와 표시와 관련된 디스플레이 구동 회로(120)의 동작들의 적어도 일부를 동기화하기 위한 적어도 하나의 신호를 위한 적어도 하나의 인터페이스를 통해 디스플레이 구동 회로(120)와 연결됨을 나타낼 수 있다. 예를 들면, 상기 적어도 하나의 신호는, 아래에서 예시될 펄스 신호를 포함할 수 있다. 예를 들면, 상기 적어도 하나의 인터페이스는, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되고, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 이미지 송신을 활성화하는지 또는 비활성화하는지 여부를 나타내는 신호를 위해 이용될 수 있다. 제한되지 않는 예로, 상기 펄스 신호는, 외부 동기 신호(external synchronization signal, Esync)로 참조될 수 있다. 제한되지 않는 예로, 상기 신호는, RW(refresh window) 신호(또는 RW)로 참조될 수 있다. 예를 들면, 상기 신호는, 상기 신호의 상태에 따라 동작을 정의하는 레벨 모드로 구현될 수도 있고, 상기 신호의 상태의 변경에 따라 동작을 정의하는 에지 모드로 구현될 수도 있다.
예를 들면, 상기 적어도 하나의 인터페이스는, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되고, 상기 이미지 송신의 타이밍을 나타내는 신호를 위해 이용될 수 있다. 예를 들면, 상기 적어도 하나의 인터페이스는, 상기 인터페이스(112) 내에 포함될 수도 있고, 상기 인터페이스(112)로부터 분리될 수도 있다.
디스플레이(115)는, 도 9 및 도 10의 디스플레이 모듈(960)의 적어도 일부를 포함할 수 있다. 디스플레이(115)는, 디스플레이 구동 회로(120) 및 디스플레이 패널(140)을 포함할 수 있다.
디스플레이 구동 회로(120)는, 도 10의 DDI(1030)의 적어도 일부를 포함할 수 있다. 디스플레이 구동 회로(120)는, 메모리(130)를 포함할 수 있다. 메모리(130)는, 도 10의 메모리(1033)의 적어도 일부를 포함할 수 있다. 메모리(130)는, GRAM(graphic random access memory) 또는 프레임 버퍼 메모리(frame buffer memory)로 참조될 수 있다. 실시예들에 따라, 메모리(130)는, 디스플레이 구동 회로(120) 내에 포함되지 않을 수도 있고, 디스플레이 구동 회로(120) 내에서 비활성화될 수도 있다.
디스플레이 패널(140)은, 도 10의 디스플레이(1010)의 적어도 일부를 포함할 수 있다.
예를 들면, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 이미지 송신을 실행할 수 있다. 예를 들면, 프로세서(110)는, 발광 구간에 기반하여 상기 이미지 송신을 실행할 수 있다. 예를 들면, 상기 발광 구간은, 발광 동기 신호에 기반하여 나타내어질 수 있다. 예를 들면, 프로세서(110)는, 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여, 상기 발광 구간을 식별할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)를 위한 상기 발광 동기 신호에 기반하여, 상기 발광 구간을 식별할 수 있다. 예를 들면, 프로세서(110)를 위한 상기 발광 동기 신호는, 디스플레이 구동 회로(120)를 위한 상기 발광 동기 신호와 동기화될 수 있다. 예를 들면, 프로세서(110)를 위한 상기 발광 동기 신호와 디스플레이 구동 회로(120)를 위한 상기 발광 동기 신호 사이의 동기는, 아래에서 예시될, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 펄스 신호에 기반하여 획득될 수 있다.
예를 들면, 프로세서(110)를 위한 상기 발광 동기 신호는, 프로세서(110)를 위한 수직 동기 신호에 대하여 정렬되고(arranged), 프로세서(110)를 위한 상기 수직 동기 신호의 주기보다 짧은 주기를 가질 수 있다. 예를 들면, 프로세서(110)를 위한 상기 발광 동기 신호의 시작 타이밍들 중 제1 시작 타이밍들은, 프로세서(110)를 위한 상기 수직 동기 신호의 시작 타이밍들과 각각 중첩하고, 프로세서(110)를 위한 상기 발광 동기 신호의 상기 시작 타이밍들 중 제2 시작 타이밍들은, 프로세서(110)를 위한 상기 수직 동기 신호의 상기 타이밍들과 중첩하지 않을 수 있다. 예를 들면, 상기 제2 시작 타이밍들은, 상기 제1 시작 타이밍들 사이의 시간 구간들 내에서 있을 수 있다.
예를 들면, 프로세서(110)를 위한 상기 발광 동기 신호는, 프로세서(110)를 위한 상기 수직 동기 신호의 주기보다 짧은 주기를 가지기 때문에, 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 실행되는 상기 이미지 송신의 기회들은, 프로세서(110)를 위한 상기 수직 동기 신호에 기반하여 실행되는 상기 이미지 송신의 기회들보다, 많을 수 있다. 예를 들면, 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 실행되는 상기 이미지 송신의 기회들은, 프로세서(110)를 위한 상기 수직 동기 신호에 기반하여 실행되는 상기 이미지 송신의 기회들보다 많기 때문에, 프로세서(110)는, 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 실행되는 상기 이미지 송신을 통해, 디스플레이 패널(140) 상에서의 표시의 재생율을 적응적으로 변경할 수 있다. 예를 들면, 전자 장치(100)는, 상기 재생율의 상기 적응적 변경을 실행함으로써, 디스플레이(115)를 통해 강화된 서비스를 제공할 수 있다.
제한되지 않는 예로, 디스플레이 구동 회로(120)는, 프로세서(110)로부터 수신되는 이미지를 디스플레이 패널(140) 상에서 표시하고 프로세서(110)로부터 수신되는 상기 이미지를 메모리(130) 내에 저장할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 메모리(130) 내에 저장된 상기 이미지를 스캔함으로써 디스플레이 패널(140) 상에서 상기 이미지를 다시 표시할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110) 및 디스플레이 구동 회로(120) 중 프로세서(110)에 의해 식별된 타이밍에서 상기 이미지 송신을 실행하는 모드 내에서, 메모리(130) 내에 상기 이미지를 저장하고, 디스플레이 패널(140) 상에서 메모리(130) 내의 상기 이미지를 다시 표시할 수 있다.
예를 들면, 메모리(130) 내의 상기 이미지를 다시 표시하는 것은, 프로세서(110) 및 디스플레이 구동 회로(120) 중 디스플레이 구동 회로(120)에 의해 식별된 타이밍에서 상기 이미지 송신을 실행하는 모드 내에서 메모리(130) 내의 상기 이미지를 스캔함으로써 디스플레이 패널(140) 상에서 상기 이미지를 표시하는 것과 적어도 부분적으로 다를 수 있다. 예를 들면, 프로세서(110)에 의해 식별된 상기 타이밍에서 상기 이미지 송신을 실행하는 상기 모드 내에서 메모리(130) 내의 상기 이미지를 스캔함으로써 상기 이미지를 다시 표시하는 것을 최초로 실행하는 시간 구간은, 프로세서(110)에 의해 식별된 상기 타이밍에서 상기 이미지 송신을 실행하는 상기 모드 내에서 메모리(130) 내에 프로세서(110)로부터의 상기 이미지를 저장하는 시간 구간과 다를 수 있다. 반면, 디스플레이 구동 회로(120)에 의해 식별된 상기 타이밍에서 상기 이미지 송신을 실행하는 상기 모드 내에서 메모리(130) 내의 상기 이미지를 스캔함으로써 상기 이미지를 표시하는 것을 최초로 실행하는 시간 구간은, 디스플레이 구동 회로(120)에 의해 식별된 상기 타이밍에서 상기 이미지 송신을 실행하는 상기 모드 내에서 메모리(130) 내에 프로세서(110)로부터의 상기 이미지를 저장하는 시간 구간과 동일할 수 있다.
제한되지 않는 예로, 디스플레이 구동 회로(120)가 메모리(130) 내의 상기 이미지를 스캔함으로써 상기 이미지를 다시 표시하는 것은, 프로세서(110)에 의해 인식되지 않을 수 있다. 예를 들면, 디스플레이 구동 회로(120)가 메모리(130) 내의 상기 이미지를 스캔함으로써 상기 이미지를 다시 표시하는 것은, 프로세서(110)에게 투명할 수 있다. 예를 들면, 프로세서(110)는, 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 이미지 송신을 실행하기 때문에, 프로세서(110)는, 상기 이미지가 메모리(130) 내의 상기 이미지를 스캔하는 것에 따라 다시 표시되는 동안, 상기 이미지 송신을 실행할 수 있다. 예를 들면, 상기 이미지가 메모리(130) 내의 상기 이미지를 스캔하는 것에 따라 다시 표시되는 동안 실행되는 상기 이미지 송신은, 디스플레이(115)를 통해 제공되는 서비스의 품질을 감소시키기 때문에, 디스플레이 구동 회로(120)는, 메모리(130) 내의 상기 이미지를 스캔하는 것에 따라 상기 이미지를 표시하는 것이 프로세서(110)에 의해 인식되도록, 프로세서(110)에게 상기 이미지 송신이 활성화되는지 또는 비활성화되는지 여부를 나타내는 신호를 제공할 수 있다. 예를 들면, 상기 이미지가 메모리(130) 내의 상기 이미지를 스캔하는 것에 따라 다시 표시되는 동안 실행되는 상기 이미지 송신은, 상기 서비스의 상기 품질을 감소시키기 때문에, 디스플레이 구동 회로(120)는, 메모리(130) 내의 상기 이미지를 스캔하는 것에 따라 상기 이미지를 표시하는 것이 프로세서(110)에 의해 인식되도록, 프로세서(110)에게 상기 이미지 송신의 타이밍을 나타내는 신호를 제공할 수 있다. 예를 들면, 상기 이미지가 메모리(130) 내의 상기 이미지를 스캔하는 것에 따라 다시 표시되는 동안 실행되는 상기 이미지 송신은, 상기 서비스의 상기 품질을 감소시키기 때문에, 프로세서(110)는, 상기 이미지 송신이 메모리(130) 내의 상기 이미지를 스캔하는 것에 따라 상기 이미지를 표시하지 않는 시간 구간 내에서 실행되도록, 재생율에 기반하여 정의된(또는 미리 정의된) 상기 이미지 송신의 시작 타이밍(및/또는 주기)에 기반하여 상기 이미지 송신을 실행할 수 있다. 예를 들면, 프로세서(110)는, 기준 재생율보다 낮은 상기 재생율에 기반하여 프로세서(110)를 위한 상기 수직 동기 신호에 기반하여 상기 이미지 송신을 실행하고, 상기 기준 재생율보다 높거나 상기 기준 재생율과 같은 상기 재생율에 기반하여 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 이미지 송신을 실행할 수 있다.
제한되지 않는 예로, 상기 이미지가 메모리(130) 내의 상기 이미지를 스캔하는 것에 따라 다시 표시되는 동안 상기 이미지 송신을 실행하는 것을 감소시키기 위해 이용가능한 위 예시된 방법들 각각은, 디스플레이(115)가 디스플레이 온(display on) 상태(또는 디스플레이 온 모드, 이하 디스플레이 온 상태로 참조됨) 및 슬립 아웃(sleep out) 상태(또는 슬립 아웃 모드, 이하 슬립 아웃 상태로 참조됨) 내에서 있는 동안, 실행될 수 있다. 예를 들면, 상기 방법들은, 디스플레이(115)의 초기 구동 시 적용되지 않을 수 있다.
예를 들면, 전자 장치(100)는, 상기 슬립 아웃 상태 및 상기 디스플레이 온 상태 내에 진입한 후 이미지(및/또는 유효 이미지(valid image))가 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 이미지 송신을 실행하는 프로세서(110)로부터 최초로 송신될 시의 방법들을, 디스플레이(115)를 통해 제공되는 상기 서비스의 상기 품질을 위해 제공할 수 있다. 상기 방법들은, 프로세서(110) 및 디스플레이 구동 회로(120)의 동작들에 의해 실행될 수 있다. 상기 동작들은, 제1 모드, 제2 모드, 및/또는 제3 모드에 따라 실행될 수 있다. 예를 들면, 전자 장치(101)는, 상기 제1 모드, 상기 제2 모드, 및 상기 제3 모드 중 하나의 모드에 따른 동작들을 디스플레이(115)의 초기 구동 시 실행할 수 있다. 제한되지 않는 예로, 전자 장치(101)는, 상기 제1 모드, 상기 제2 모드, 및 상기 제3 모드 중 하나의 모드를 전자 장치(101)의 상태에 기반하여 식별하고, 상기 식별된 모드에 따른 동작들에 기반하여 프로세서(110)로부터 디스플레이 구동 회로(120)로의 최초 이미지(또는 최초 유효 이미지)의 송신을 실행할 수 있다. 상기 제1 모드는 도 2 및 3의 설명 내에서 예시되고, 상기 제2 모드는 도 4 및 5의 설명 내에서 예시되며, 상기 제3 모드는 도 6 및 도 7의 설명 내에서 예시될 것이다.
도 2는 디스플레이의 초기 구동을 위한 제1 모드의 예를 도시한다.
도 2를 참조하면, 디스플레이(115)(또는 디스플레이 패널(140))은, LTPO(low temperature polycrystalline oxide) TFT(thin film transistor)를 포함할 수 있다. 예를 들어, 상기 LTPO TFT를 포함하는 디스플레이(115)의 초기 구동 시, 프로세서(110) 및 디스플레이 구동 회로(120)는, 상기 제1 모드에 따라, 도 2 내에서 도시된 동작들을 실행할 수 있다.
예를 들면, 디스플레이(115)의 파워 다운(power down) 상태(또는 모드)(211)는, 상기 초기 구동을 위해, 디스플레이(115)의 파워 업(power up) 상태(212)로 변경되거나 전환될(transit) 수 있다. 예를 들면, 파워 다운 상태(211)로부터 파워 업 상태(212)로의 변경은, 상태(231)와 같이 나타내어지는 디스플레이(115)에게 파워를 제공하는 것(또는 디스플레이(115)에게 제공되는 파워를 증가시키는 것)에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)의 파워 업 상태(212)는, 디스플레이(115)의 슬립 인(sleep in) 상태(213)으로 변경되거나 전환될 수 있다. 예를 들면, 프로세서(110)는, 슬립 인 상태(213) 내의 디스플레이(115)의 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 슬립 아웃 상태를 위한 제1 명령을 송신할 수 있다. 예를 들면, 프로세서(110)는, 상기 제1 명령이 제공되기 전 또는 상기 제1 명령이 제공되는 동안, 상태(233)와 같이 프로세서(110)로부터 디스플레이 구동 회로(120)로의 펄스 신호(203)의 주기적 송신들을 활성화할 수 있다.
예를 들면, 펄스 신호(203)의 상기 주기적 송신들은, 프로세서(110)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들과 디스플레이 구동 회로(120)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들을 동기화하기 위해, 실행될 수 있다.
예를 들면, 펄스 신호(203)는, 프로세서(110)를 위한 수평 동기 신호의 주기에 대응하는 주기에 기반하여, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 송신될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(203)의 상기 주기에 기반하여, 디스플레이 구동 회로(120)를 위한 상기 수평 동기 신호의 타이밍을 프로세서(110)를 위한 상기 수평 동기 신호의 타이밍과 동기화할 수 있다.
예를 들면, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(203)의 파형(또는 폭(width))을 프로세서(110)를 위한 발광 동기 신호(202)에 기반하여 변경할 수 있다. 예를 들면, 프로세서(110)를 위한 발광 동기 신호(202)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(203)의 상기 파형은, 프로세서(110)를 위한 발광 동기 신호(202)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(203)의 제2 파형과 다른, 제1 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(203)의 상기 제1 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 발광 동기 신호의 타이밍을 프로세서(110)를 위한 발광 동기 신호(202)의 타이밍과 동기화할 수 있다.
도 2 내에서 도시되지 않았으나, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(203)의 파형(또는 폭)을 프로세서(110)를 위한 수직 동기 신호(201)에 기반하여 변경할 수 있다. 예를 들면, 프로세서(110)를 위한 수직 동기 신호(201)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(203)의 상기 파형은, 프로세서(110)를 위한 수직 동기 신호(201)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(203)의 상기 제1 파형 및 상기 제2 파형과 다른, 제3 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(203)의 상기 제3 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 수직 동기 신호의 타이밍을 프로세서(110)를 위한 수직 동기 신호(201)의 타이밍과 동기화할 수 있다.
예를 들면, 슬립 인 상태(213)는, 상기 제1 명령에 기반하여 상기 슬립 아웃 상태로 변경되거나 전환될 수 있다. 예를 들면, 슬립 인 상태(213)로부터 상기 슬립 아웃 상태로의 변경은, 상태(232)에 의해 나타내어지는 바와 같이 디스플레이(115)에게 제공되는 파워의 부스팅(214)을 실행하는 것에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)는, 부스팅(214)의 종료(또는 완료)에 응답하여, 프로세서(110)를 위한 발광 동기 신호(202)와 디스플레이 구동 회로(120)를 위한 상기 발광 동기 신호 사이의 동기를 획득하는 것을 대기하는 상태(215) 내에 있을 수 있다.
예를 들면, 프로세서(110)는, 타이밍(241)으로부터 프로세서(110)를 위한 발광 동기 신호(202)를 획득할 수 있다. 타이밍(241)으로부터 획득된 발광 동기 신호(202)의 타이밍(또는 시작 타이밍)은, 펄스 신호(203)의 파형의 변경에 기반하여, 디스플레이 구동 회로(120)에게 알려질(informed) 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 따른 펄스 신호(203)의 상기 파형의 상기 변경에 기반하여 발광 동기 신호(202)의 상기 타이밍을 식별하고(또는 상태(215)를 종료하고), 상기 식별에 따라, 발광 동기 신호(202)의 상기 타이밍과 정렬된 타이밍(241)으로부터, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(204)를 획득할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(241)으로부터 획득된 수직 동기 신호(204)에 기반하여, 디스플레이 패널(140)의 적어도 하나의 초기 이미지의 표시(216)을 실행할 수 있다. 상기 적어도 하나의 초기 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다. 제한되지 않는 예로, 상기 적어도 하나의 초기 이미지의 표시(216)를 위한 재생율은, 프로세서(110) 및/또는 디스플레이 구동 회로(120) 각각 내에서 미리 정의될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)의 세팅의 완료(또는 종료)에 응답하여, 상기 적어도 하나의 초기 이미지의 표시(216) 후 타이밍(241)으로부터 획득되는 수직 동기 신호(204)에 기반하여 블랙 이미지의 표시(217)를 실행할 수 있다. 예를 들면, 상기 블랙 이미지는, 상기 초기 구동을 위한 이미지(블랙 데이터에 따른 이미지)(예: 무효(invalid) 이미지)일 수 있다. 예를 들면, 상기 블랙 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다. 제한되지 않는 예로, 상기 블랙 이미지의 표시(217)를 위한 재생율은, 프로세서(110) 및/또는 디스플레이 구동 회로(120) 각각 내에서 미리 정의될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이(115)가 상기 블랙 이미지가 상기 블랙 이미지의 표시(217)의 실행의 종료 후 디스플레이 패널(140) 상에서 유지되는 상태(218) 내에서 있는 동안 수직 동기 신호(204)를 연장할 수 있다.
예를 들면, 프로세서(110)는, 디스플레이 구동 회로(120)에게 발광 동기 신호(202)의 상기 타이밍을 펄스 신호(203)를 통해 디스플레이 구동 회로(120)에게 알리는 것에 기반하여, 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 디스플레이 온 상태를 위한 제2 명령을 송신할 수 있다.
예를 들면, 프로세서(110)는, 상기 블랙 이미지가 디스플레이 패널(140) 상에서 유지되는 동안, 상기 제2 명령을 디스플레이 구동 회로(120)에게 제공한 후, 타이밍(242)으로부터의 발광 동기 신호(202)(및/또는 타이밍(242)으로부터의 수직 동기 신호(201))에 기반하여, 상태(234)와 같이 제1 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 상기 제1 이미지는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 최초로 송신되는 이미지일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 이미지에 응답하여, 타이밍(242)으로부터 수직 동기 신호(204)를 획득할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 이미지에 응답하여 획득된 수직 동기 신호(204)에 기반하여, 디스플레이 패널(140) 상에서 상기 제1 이미지의 표시(219)를 실행할 수 있다.
제한되지 않는 예로, 상기 제1 이미지를 송신하는 타이밍(242)은, 타이밍(241)으로부터의 수직 동기 신호(204)의 주기와 정렬될 수 있다. 예를 들면, 타이밍(242)의 상기 정렬은, 프로세서(110) 및 디스플레이 구동 회로(120) 각각 내에서 미리 정의될 수 있다. 예를 들면, 타이밍(241)으로부터 타이밍(242)으로의 시간 길이(243)는, 수직 동기 신호(204)의 시간 구간의 배수일 수 있다.
제한되지 않는 예로, 상기 제1 이미지를 송신하는 타이밍(242)은, 상기 제2 명령의 송신과 관련된 타이밍(244)과, 수직 동기 신호(204)의 주기에 기반하여, 정렬될 수 있다. 예를 들면, 타이밍(242)의 상기 정렬은, 프로세서(110) 및 디스플레이 구동 회로(120) 각각 내에서 미리 정의될 수 있다. 예를 들면, 도 2의 도시와 달리, 타이밍(244)으로부터 타이밍(242)으로의 시간 길이(245)는, 수직 동기 신호(204)의 시간 구간(249)의 배수(multiple)일 수도 있다.
예를 들면, 프로세서(110)는, 상태(235)와 같이, 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게, 타이밍(246)으로부터의 수직 동기 신호(201)에 기반하여, 제2 이미지를 송신할 수 있다. 예를 들면, 타이밍(242)으로부터 타이밍(246)으로의 시간 길이(247)는, 수직 동기 신호(204)의 시간 구간(249)의 배수가 아닐 수 있다. 예를 들면, 시간 길이(247)에 의해 나타내어지는 상기 제1 이미지의 표시(219)를 위한 재생율은, 상기 블랙 이미지를 위한 표시(217)를 위한 재생율과 다를 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(246)으로부터의 수직 동기 신호(204)에 기반하여, 디스플레이 패널(140) 상에서 상기 제2 이미지의 표시(220)를 실행할 수 있다.
예를 들면, 프로세서(110)는, 상태(236)와 같이, 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게, 타이밍(248)으로부터의 수직 동기 신호(201)에 기반하여, 제3 이미지를 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(248)으로부터의 수직 동기 신호(204)에 기반하여, 디스플레이 패널(140) 상에서 상기 제3 이미지의 표시(221)를 실행할 수 있다.
도 3은 디스플레이의 초기 구동을 위한 제1 모드의 다른 예를 도시한다.
도 3을 참조하면, 디스플레이(115)(또는 디스플레이 패널(140))은, LTPS(low temperature polycrystalline silicon) TFT를 포함할 수 있다. 예를 들어, 상기 LTPS TFT를 포함하는 디스플레이(115)의 초기 구동 시, 프로세서(110) 및 디스플레이 구동 회로(120)는, 상기 제1 모드에 따라, 도 3 내에서 도시된 동작들을 실행할 수 있다.
예를 들면, 디스플레이(115)의 파워 다운 상태(또는 모드)(311)는, 상기 초기 구동을 위해, 디스플레이(115)의 파워 업 상태(312)로 변경되거나 전환될(transit) 수 있다. 예를 들면, 파워 다운 상태(311)로부터 파워 업 상태(312)로의 변경은, 상태(331)와 같이 나타내어지는 디스플레이(115)에게 파워를 제공하는 것(또는 디스플레이(115)에게 제공되는 파워를 증가시키는 것)에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)의 파워 업 상태(312)는, 디스플레이(115)의 슬립 인(sleep in) 상태(313)으로 변경되거나 전환될 수 있다. 예를 들면, 프로세서(110)는, 슬립 인 상태(313) 내의 디스플레이(115)의 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 슬립 아웃 상태를 위한 제1 명령을 송신할 수 있다. 예를 들면, 프로세서(110)는, 상기 제1 명령이 제공되기 전 또는 상기 제1 명령이 제공되는 동안, 상태(333)와 같이 프로세서(110)로부터 디스플레이 구동 회로(120)로의 펄스 신호(303)(예: 펄스 신호(203))의 주기적 송신들을 활성화할 수 있다.
예를 들면, 펄스 신호(303)의 상기 주기적 송신들은, 프로세서(110)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들과 디스플레이 구동 회로(120)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들을 동기화하기 위해, 실행될 수 있다.
예를 들면, 펄스 신호(303)는, 프로세서(110)를 위한 수평 동기 신호의 주기에 대응하는 주기에 기반하여, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 송신될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(303)의 상기 주기에 기반하여, 디스플레이 구동 회로(120)를 위한 상기 수평 동기 신호의 타이밍을 프로세서(110)를 위한 상기 수평 동기 신호의 타이밍과 동기화할 수 있다.
예를 들면, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(303)의 파형(또는 폭)을 프로세서(110)를 위한 발광 동기 신호(302)에 기반하여 변경할 수 있다. 예를 들면, 발광 동기 신호(302)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(303)의 상기 파형은, 발광 동기 신호(302)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(303)의 제2 파형과 다른, 제1 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(303)의 상기 제1 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 발광 동기 신호의 타이밍을 발광 동기 신호(302)의 타이밍과 동기화할 수 있다.
도 3 내에서 도시되지 않았으나, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(303)의 파형(또는 폭)을 프로세서(110)를 위한 수직 동기 신호(301)에 기반하여 변경할 수 있다. 예를 들면, 수직 동기 신호(301)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(303)의 상기 파형은, 수직 동기 신호(301)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(303)의 상기 제1 파형 및 상기 제2 파형과 다른, 제3 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(303)의 상기 제3 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(304)의 타이밍을 프로세서(110)를 위한 수직 동기 신호(201)의 타이밍과 동기화할 수 있다.
예를 들면, 슬립 인 상태(313)는, 상기 제1 명령에 기반하여 상기 슬립 아웃 상태로 변경되거나 전환될 수 있다. 예를 들면, 슬립 인 상태(313)로부터 상기 슬립 아웃 상태로의 변경은, 상태(332)에 의해 나타내어지는 바와 같이, 디스플레이(115)에게 제공되는 파워의 부스팅(314)을 실행하는 것에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)는, 부스팅(314)의 종료(또는 완료)에 응답하여, 발광 동기 신호(302)와 디스플레이 구동 회로(120)를 위한 상기 발광 동기 신호 사이의 동기를 획득하는 것을 대기하는 상태(315) 내에 있을 수 있다.
예를 들면, 프로세서(110)는, 타이밍(341)으로부터 발광 동기 신호(302)를 획득할 수 있다. 타이밍(341)으로부터 획득된 발광 동기 신호(302)의 타이밍(또는 시작 타이밍)은, 펄스 신호(303)의 파형의 변경에 기반하여, 디스플레이 구동 회로(120)에게 알려질 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 따른 펄스 신호(303)의 상기 파형의 상기 변경에 기반하여 발광 동기 신호(302)의 상기 타이밍을 식별하고(또는 상태(315)를 종료하고), 상기 식별에 따라, 발광 동기 신호(302)의 상기 타이밍과 정렬된 타이밍(341)으로부터, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(304)를 획득할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(341)으로부터 획득된 수직 동기 신호(304)에 기반하여, 디스플레이 패널(140)의 적어도 하나의 초기 이미지의 표시(316)을 실행할 수 있다. 상기 적어도 하나의 초기 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다. 제한되지 않는 예로, 상기 적어도 하나의 초기 이미지의 표시(316)를 위한 재생율은, 프로세서(110) 및/또는 디스플레이 구동 회로(120) 각각 내에서 미리 정의될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)의 세팅의 완료(또는 종료)에 응답하여, 상기 적어도 하나의 초기 이미지의 표시(316) 후 타이밍(341)으로부터 획득되는 수직 동기 신호(304)(예: 타이밍(344)에서의 수직 동기 신호(304))에 기반하여 블랙 이미지의 다중 표시들을 실행할 수 있다. 예를 들면, 상기 블랙 이미지의 상기 다중 표시들은, 상기 블랙 이미지의 제1 표시(317) 및 상기 블랙 이미지의 적어도 하나의 제2 표시(318)를 포함할 수 있다. 예를 들면, 상기 블랙 이미지는, 상기 초기 구동을 위한 이미지(블랙 데이터에 따른 이미지)(예: 무효 이미지)일 수 있다. 예를 들면, 상기 블랙 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다. 제한되지 않는 예로, 상기 블랙 이미지의 제1 표시(317)를 위한 재생율 및 상기 블랙 이미지의 적어도 하나의 제2 표시(318)를 위한 재생율은, 프로세서(110) 및 디스플레이 구동 회로(120) 각각 내에서 미리 정의될 수 있다. 예를 들면, 상기 블랙 이미지의 제1 표시(317)를 위한 상기 재생율 및 상기 블랙 이미지의 적어도 하나의 제2 표시(318)를 위한 상기 재생율은, 아래에서 예시될 제1 이미지가 상기 블랙 이미지의 상기 다중 표시들 중 하나의 표시가 실행되는 동안 프로세서(110)로부터 수신되는 것을 감소시키기 위해, 프로세서(110) 및 디스플레이 구동 회로(120) 각각 내에서 미리 정의될 수 있다.
예를 들면, 상기 블랙 이미지가 상기 LTPS TFT를 포함하는 디스플레이 패널(140) 상에서 유지되는 시간은, 상기 블랙 이미지가 도 2의 설명 내에서 예시된 상기 LTPO TFT를 포함하는 디스플레이 패널(140) 상에서 유지되는 시간보다 짧을 수 있기 때문에, 도 3은 상기 블랙 이미지의 상기 다중 표시들을 예시하고 있으나, 상기 블랙 이미지의 단일 표시가 전자 장치(100) 내에서 실행될 수도 있다.
예를 들면, 디스플레이 구동 회로(120)는, 도 2의 예와 달리, 상기 블랙 이미지의 상기 다중 표시들을 위해 수직 동기 신호(304)를 획득하는 것을 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 제1 표시(317)를 실행하고, 상기 블랙 이미지의 제1 표시(317) 후 유지되는 수직 동기 신호(304)에 기반하여, 상기 블랙 이미지의 적어도 하나의 제2 표시(318)를 실행할 수 있다.
예를 들면, 프로세서(110)는, 디스플레이 구동 회로(120)에게 발광 동기 신호(302)의 상기 타이밍을 펄스 신호(303)를 통해 디스플레이 구동 회로(120)에게 알리는 것에 기반하여, 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 디스플레이 온 상태를 위한 제2 명령을 송신할 수 있다.
예를 들면, 프로세서(110)는, 적어도 하나의 제2 표시(318) 다음의 상기 블랙 이미지의 제3 표시가 실행되기 전, 발광 동기 신호(302)에 기반하여 상태(334)와 같이, 제1 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 상기 제1 이미지는, 상기 제2 명령을 제공한 후 송신될 수 있다. 예를 들면, 상기 제1 이미지는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 최초로 송신되는 이미지일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 제1 표시(317)의 실행의 종료 후 유지된, 수직 동기 신호(304)의 타이밍(342)에 기반하여, 프로세서(110)로부터 수신된 상기 제1 이미지의 표시(319)를 디스플레이 패널(140) 상에서 실행할 수 있다. 예를 들면, 수직 동기 신호(304)는, 타이밍(341)로부터 유지되기 때문에, 수직 동기 신호(304)의 타이밍(342)은, 상기 제1 이미지가 프로세서(110)로부터 송신된 타이밍(예: 수직 동기 신호(301)의 타이밍(342) 및/또는 발광 동기 신호(302)의 타이밍(342))과 정렬될 수 있다. 예를 들면, 타이밍(341)으로부터 타이밍(342) 사이의 시간 길이(343)는, 수직 동기 신호(304)의 시간 구간의 배수일 수 있다.
예를 들면, 프로세서(110)는, 상태(335)와 같이, 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게, 타이밍(346)으로부터의 수직 동기 신호(301)에 기반하여, 제2 이미지를 송신할 수 있다. 예를 들면, 타이밍(342)으로부터 타이밍(346)으로의 시간 갈이(347)는, 수직 동기 신호(304)의 시간 구간(349)의 배수일 수 있다. 예를 들면, 시간 길이(347)에 의해 나타내어지는 상기 제1 이미지의 표시(319)를 위한 재생율은, 상기 블랙 이미지를 위한 제1 표시(317) 및 상기 블랙 이미지를 위한 제2 표시(318) 각각을 위한 재생율과 동일할 수 있다. 하지만, 이에 제한되지 않는다. 예를 들면, 상기 제1 이미지의 표시(319)를 위한 재생율은, 상기 블랙 이미지를 위한 제1 표시(317) 및 상기 블랙 이미지를 위한 제2 표시(318)의 적어도 일부의 재생율과 다를 수도 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(346)으로부터의 수직 동기 신호(304)에 기반하여, 디스플레이 패널(140) 상에서 상기 제2 이미지의 표시(320)를 실행할 수 있다.
예를 들면, 프로세서(110)는, 상태(336)와 같이, 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게, 타이밍(348)으로부터의 수직 동기 신호(301)에 기반하여, 제3 이미지를 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(348)으로부터의 수직 동기 신호(304)에 기반하여, 디스플레이 패널(140) 상에서 상기 제3 이미지의 표시(321)를 실행할 수 있다.
도 4는 디스플레이의 초기 구동을 위한 제2 모드의 예를 도시한다.
도 4를 참조하면, 디스플레이(115)(또는 디스플레이 패널(140))은, 상기 LTPO TFT를 포함할 수 있다. 예를 들어, 상기 LTPO TFT를 포함하는 디스플레이(115)의 초기 구동 시, 프로세서(110) 및 디스플레이 구동 회로(120)는, 상기 제2 모드에 따라, 도 4 내에서 도시된 동작들을 실행할 수 있다.
도 4 내에서 도시된 동작들은, 도 2 및 도 3 내에서 도시된 동작들을 실행하는 전자 장치(100)와 달리, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 송신되고, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신을 활성화하는지 또는 비활성화하는지 여부를 나타내는, 신호(405)가 활성화된 상태 내의 전자 장치(100) 내에서 실행될 수 있다. 예를 들면, 상기 제2 모드 내에서, 프로세서(110)는, 신호(405)에 더 기반하여, 제1 이미지의 송신을 실행할 수 있다.
예를 들면, 디스플레이(115)의 파워 다운 상태(또는 모드)(411)는, 상기 초기 구동을 위해, 디스플레이(115)의 파워 업 상태(412)로 변경되거나 전환될 수 있다. 예를 들면, 파워 다운 상태(411)로부터 파워 업 상태(412)로의 변경은, 상태(431)와 같이 나타내어지는 디스플레이(115)에게 파워를 제공하는 것(또는 디스플레이(115)에게 제공되는 파워를 증가시키는 것)에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)의 파워 업 상태(412)는, 디스플레이(115)의 슬립 인 상태(413)으로 변경되거나 전환될 수 있다. 예를 들면, 프로세서(110)는, 슬립 인 상태(413) 내의 디스플레이(115)의 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 슬립 아웃 상태를 위한 제1 명령을 송신할 수 있다. 예를 들면, 프로세서(110)는, 상기 제1 명령이 제공되기 전 또는 상기 제1 명령이 제공되는 동안, 상태(433)와 같이 프로세서(110)로부터 디스플레이 구동 회로(120)로의 펄스 신호(403)(예: 펄스 신호(203))의 주기적 송신들을 활성화할 수 있다.
예를 들면, 펄스 신호(403)의 상기 주기적 송신들은, 프로세서(110)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들과 디스플레이 구동 회로(120)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들을 동기화하기 위해, 실행될 수 있다.
예를 들면, 펄스 신호(403)는, 프로세서(110)를 위한 수평 동기 신호의 주기에 대응하는 주기에 기반하여, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 송신될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(403)의 상기 주기에 기반하여, 디스플레이 구동 회로(120)를 위한 상기 수평 동기 신호의 타이밍을 프로세서(110)를 위한 상기 수평 동기 신호의 타이밍과 동기화할 수 있다.
예를 들면, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(403)의 파형(또는 폭)을 프로세서(110)를 위한 발광 동기 신호(402)에 기반하여 변경할 수 있다. 예를 들면, 발광 동기 신호(402)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(403)의 상기 파형은, 발광 동기 신호(402)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(403)의 제2 파형과 다른, 제1 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(403)의 상기 제1 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 발광 동기 신호의 타이밍을 발광 동기 신호(402)의 타이밍과 동기화할 수 있다.
도 4 내에서 도시되지 않았으나, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(403)의 파형(또는 폭)을 프로세서(110)를 위한 수직 동기 신호(401)에 기반하여 변경할 수 있다. 예를 들면, 수직 동기 신호(401)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(403)의 상기 파형은, 수직 동기 신호(401)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(403)의 상기 제1 파형 및 상기 제2 파형과 다른, 제3 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(403)의 상기 제3 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(404)의 타이밍을 프로세서(110)를 위한 수직 동기 신호(401)의 타이밍과 동기화할 수 있다.
예를 들면, 슬립 인 상태(413)는, 상기 제1 명령에 기반하여 상기 슬립 아웃 상태로 변경되거나 전환될 수 있다. 예를 들면, 슬립 인 상태(413)로부터 상기 슬립 아웃 상태로의 변경은, 상태(432)에 의해 나타내어지는 바와 같이, 디스플레이(115)에게 제공되는 파워의 부스팅(414)을 실행하는 것에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)는, 부스팅(414)의 종료(또는 완료)에 응답하여, 발광 동기 신호(402)와 디스플레이 구동 회로(120)를 위한 상기 발광 동기 신호 사이의 동기를 획득하는 것을 대기하는 상태(415) 내에 있을 수 있다.
예를 들면, 프로세서(110)는, 타이밍(441)으로부터 발광 동기 신호(402)를 획득할 수 있다. 타이밍(441)으로부터 획득된 발광 동기 신호(402)의 타이밍(또는 시작 타이밍)은, 펄스 신호(403)의 파형의 변경에 기반하여, 디스플레이 구동 회로(120)에게 알려질 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 따른 펄스 신호(403)의 상기 파형의 상기 변경에 기반하여 발광 동기 신호(402)의 상기 타이밍을 식별하고(또는 상태(415)를 종료하고), 상기 식별에 따라, 발광 동기 신호(402)의 상기 타이밍과 정렬된 타이밍(441)으로부터, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(404)를 획득할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(441)으로부터 획득된 수직 동기 신호(404)에 기반하여, 디스플레이 패널(140)의 적어도 하나의 초기 이미지의 표시(416)을 실행할 수 있다. 상기 적어도 하나의 초기 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)의 세팅의 완료(또는 종료)에 응답하여, 상기 적어도 하나의 초기 이미지의 표시(416) 후 타이밍(441)으로부터 획득되는 수직 동기 신호(404)에 기반하여 블랙 이미지의 표시(417)를 실행할 수 있다. 예를 들면, 상기 블랙 이미지는, 상기 초기 구동을 위한 이미지(블랙 데이터에 따른 이미지)(예: 무효 이미지)일 수 있다. 예를 들면, 상기 블랙 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이(115)가 상기 블랙 이미지가 상기 블랙 이미지의 표시(417)의 실행의 종료 후 디스플레이 패널(140) 상에서 유지되는 상태(418) 내에서 있는 동안 수직 동기 신호(404)를 연장할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(451)에 의해 나타내어지는 바와 같이, 상기 블랙 이미지의 표시(417)의 상기 실행의 종료에 응답하여, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 신호(405)의 상태를 상기 이미지 송신을 비활성화함을 나타내는 제2 상태로부터 상기 이미지 송신을 활성화함을 나타내는 제1 상태로 변경할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지가 디스플레이 패널(140) 상에서 유지되는 동안, 신호(405)의 상기 상태를 상기 제1 상태로 유지할 수 있다.
예를 들면, 프로세서(110)는, 디스플레이 구동 회로(120)에게 발광 동기 신호(402)의 상기 타이밍을 펄스 신호(403)를 통해 디스플레이 구동 회로(120)에게 알리는 것에 기반하여, 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 디스플레이 온 상태를 위한 제2 명령을 송신할 수 있다. 제한되지 않는 예로, 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 표시(417)의 상기 실행의 종료 및 상기 제2 명령에 기반하여, 신호(405)의 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수도 있다.
예를 들면, 프로세서(110)는, 상기 블랙 이미지가 디스플레이 패널(140) 상에서 유지되는 동안, 타이밍(442)으로부터의 발광 동기 신호(402)(및/또는 타이밍(442)으로부터의 수직 동기 신호(401))에 기반하여, 상태(434)와 같이, 제1 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 프로세서(110)는, 화살표(452)에 의해 나타내어지는 바와 같이, 상기 제1 상태 내의 신호(405)에 기반하여, 상기 제1 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 상기 제1 이미지는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 최초로 송신되는 이미지일 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 상태 내의 신호(405)에 기반하여 프로세서(110)로부터 송신된 상기 제1 이미지를 수신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 이미지에 응답하여, 타이밍(442)으로부터의 수직 동기 신호(404)를 획득할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(442)으로부터의 수직 동기 신호(404)에 기반하여, 디스플레이 패널(140) 상에서 상기 제1 이미지의 표시(419)를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(453)에 의해 나타내어지는 바와 같이, 상기 제1 이미지의 상기 수신에 응답하여, 신호(405)의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 이미지의 표시(419)의 상기 실행의 종료(또는 상기 제1 이미지의 스캔의 종료(또는 완료))까지 신호(405)의 상기 상태를 상기 제2 상태로 유지할 수 있다.
예를 들면, 상기 제1 이미지의 송신 타이밍(예: 타이밍(442))은, 상기 제1 상태 내의 신호(405)에 기반하여 프로세서(110)에 의해 식별되기 때문에, 타이밍(441)으로부터 타이밍(442) 사이의 시간 길이(443)은, 상기 블랙 이미지의 표시(417)를 위한 시간 구간(449)의 배수가 아닐 수 있다. 제한되지 않는 예로, 시간 길이(443)은, 시간 구간(449)의 배수일 수도 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(454)에 의해 나타내어지는 바와 같이, 상기 제1 이미지의 표시(419)의 실행의 종료(또는 완료)에 응답하여, 신호(405)의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 상태(435)와 같이, 타이밍(446)으로부터의 수직 동기 신호(401)(또는 발광 동기 신호(402))에 기반하여, 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게, 제2 이미지를 송신할 수 있다. 예를 들면, 프로세서(110)는, 화살표(455)에 의해 나타내어지는 바와 같이, 상기 제1 상태 내의 신호(405)에 기반하여, 상기 제2 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 상태 내의 신호(405)에 기반하여 프로세서(110)로부터 송신된 상기 제2 이미지에 응답하여, 타이밍(446)으로부터의 수직 동기 신호(404)에 기반하여, 디스플레이 패널(140) 상에서 상기 제2 이미지의 표시(420)를 실행할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(456)에 의해 나타내어지는 바와 같이, 상기 제2 이미지의 상기 수신에 응답하여, 신호(405)의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제2 이미지의 표시(420)의 상기 실행의 종료(또는 상기 제2 이미지의 스캔의 종료(또는 완료))까지 신호(405)의 상기 상태를 상기 제2 상태로 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(457)에 의해 나타내어지는 바와 같이, 상기 제2 이미지의 표시(420)의 실행의 종료(또는 완료)에 응답하여, 신호(405)의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 상태(436)와 같이, 타이밍(448)으로부터의 수직 동기 신호(401)(또는 발광 동기 신호(402))에 기반하여, 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게, 제3 이미지를 송신할 수 있다. 예를 들면, 프로세서(110)는, 화살표(458)에 의해 나타내어지는 바와 같이, 상기 제1 상태 내의 신호(405)에 기반하여, 상기 제3 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 상태 내의 신호(405)에 기반하여 프로세서(110)로부터 송신된 상기 제3 이미지에 응답하여, 타이밍(448)으로부터의 수직 동기 신호(404)에 기반하여, 디스플레이 패널(140) 상에서 상기 제3 이미지의 표시(421)를 실행할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(459)에 의해 나타내어지는 바와 같이, 상기 제3 이미지의 상기 수신에 응답하여, 신호(405)의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제3 이미지의 표시(421)의 상기 실행의 종료(또는 상기 제3 이미지의 스캔의 종료(또는 완료))까지 신호(405)의 상기 상태를 상기 제2 상태로 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(460)에 의해 나타내어지는 바와 같이, 상기 제3 이미지의 표시(421)의 실행의 종료(또는 완료)에 응답하여, 신호(405)의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
도 5는 디스플레이의 초기 구동을 위한 제2 모드의 다른 예를 도시한다.
도 5를 참조하면, 디스플레이(115)(또는 디스플레이 패널(140))은, 상기 LTPS TFT를 포함할 수 있다. 예를 들어, 상기 LTPS TFT를 포함하는 디스플레이(115)의 초기 구동 시, 프로세서(110) 및 디스플레이 구동 회로(120)는, 상기 제2 모드에 따라, 도 5 내에서 도시된 동작들을 실행할 수 있다.
도 5 내에서 도시된 동작들은, 도 2 및 도 3 내에서 도시된 동작들을 실행하는 전자 장치(100)와 달리, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 송신되고, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신의 타이밍을 나타내는, 신호(505)가 활성화된 상태 내의 전자 장치(100) 내에서 실행될 수 있다. 예를 들면, 상기 제2 모드 내에서, 프로세서(110)는, 신호(505)에 더 기반하여, 제1 이미지의 송신을 실행할 수 있다.
예를 들면, 디스플레이(115)의 파워 다운 상태(또는 모드)(511)는, 상기 초기 구동을 위해, 디스플레이(115)의 파워 업 상태(512)로 변경되거나 전환될 수 있다. 예를 들면, 파워 다운 상태(511)로부터 파워 업 상태(512)로의 변경은, 상태(531)와 같이 나타내어지는 디스플레이(115)에게 파워를 제공하는 것(또는 디스플레이(115)에게 제공되는 파워를 증가시키는 것)에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)의 파워 업 상태(512)는, 디스플레이(115)의 슬립 인 상태(513)으로 변경되거나 전환될 수 있다. 예를 들면, 프로세서(110)는, 슬립 인 상태(513) 내의 디스플레이(115)의 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 슬립 아웃 상태를 위한 제1 명령을 송신할 수 있다. 예를 들면, 프로세서(110)는, 상기 제1 명령이 제공되기 전 또는 상기 제1 명령이 제공되는 동안, 상태(533)와 같이 프로세서(110)로부터 디스플레이 구동 회로(120)로의 펄스 신호(503)(예: 펄스 신호(203))의 주기적 송신들을 활성화할 수 있다.
예를 들면, 펄스 신호(503)의 상기 주기적 송신들은, 프로세서(110)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들과 디스플레이 구동 회로(120)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들을 동기화하기 위해, 실행될 수 있다.
예를 들면, 펄스 신호(503)는, 프로세서(110)를 위한 수평 동기 신호의 주기에 대응하는 주기에 기반하여, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 송신될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(503)의 상기 주기에 기반하여, 디스플레이 구동 회로(120)를 위한 상기 수평 동기 신호의 타이밍을 프로세서(110)를 위한 상기 수평 동기 신호의 타이밍과 동기화할 수 있다.
예를 들면, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(503)의 파형(또는 폭)을 프로세서(110)를 위한 발광 동기 신호(502)에 기반하여 변경할 수 있다. 예를 들면, 발광 동기 신호(502)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(503)의 상기 파형은, 발광 동기 신호(502)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(503)의 제2 파형과 다른, 제1 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(503)의 상기 제1 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 발광 동기 신호의 타이밍을 발광 동기 신호(502)의 타이밍과 동기화할 수 있다.
도 5 내에서 도시되지 않았으나, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(503)의 파형(또는 폭)을 프로세서(110)를 위한 수직 동기 신호(501)에 기반하여 변경할 수 있다. 예를 들면, 수직 동기 신호(501)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(503)의 상기 파형은, 수직 동기 신호(501)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(503)의 상기 제1 파형 및 상기 제2 파형과 다른, 제3 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(503)의 상기 제3 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(504)의 타이밍을 수직 동기 신호(501)의 타이밍과 동기화할 수 있다.
예를 들면, 슬립 인 상태(513)는, 상기 제1 명령에 기반하여 상기 슬립 아웃 상태로 변경되거나 전환될 수 있다. 예를 들면, 슬립 인 상태(513)로부터 상기 슬립 아웃 상태로의 변경은, 상태(532)에 의해 나타내어지는 바와 같이, 디스플레이(115)에게 제공되는 파워의 부스팅(514)을 실행하는 것에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)는, 부스팅(514)의 종료(또는 완료)에 응답하여, 발광 동기 신호(502)와 디스플레이 구동 회로(120)를 위한 상기 발광 동기 신호 사이의 동기를 획득하는 것을 대기하는 상태(515) 내에 있을 수 있다.
예를 들면, 프로세서(110)는, 타이밍(541)으로부터 발광 동기 신호(502)를 획득할 수 있다. 타이밍(541)으로부터 획득된 발광 동기 신호(502)의 타이밍(또는 시작 타이밍)은, 펄스 신호(503)의 파형의 변경에 기반하여, 디스플레이 구동 회로(120)에게 알려질 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 따른 펄스 신호(503)의 상기 파형의 상기 변경에 기반하여 발광 동기 신호(502)의 상기 타이밍을 식별하고(또는 상태(515)를 종료하고), 상기 식별에 따라, 발광 동기 신호(502)의 상기 타이밍과 정렬된 타이밍(541)으로부터, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(504)를 획득할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(541)으로부터 획득된 수직 동기 신호(504)에 기반하여, 디스플레이 패널(140)의 적어도 하나의 초기 이미지의 표시(516)을 실행할 수 있다. 상기 적어도 하나의 초기 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다. 제한되지 않는 예로, 상기 적어도 하나의 초기 이미지의 표시(516)를 위한 재생율은, 디스플레이 구동 회로(120) 내에서 미리 정의될 수 있다. 제한되지 않는 예로, 상기 적어도 하나의 초기 이미지의 표시(516)를 위한 상기 재생율은, 프로세서(110) 내에서 미리 정의될 수도 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)의 세팅의 완료(또는 종료)에 응답하여, 상기 적어도 하나의 초기 이미지의 표시(516) 후 타이밍(541)으로부터 획득되는 수직 동기 신호(504)(예: 타이밍(544)에서의 수직 동기 신호(504))에 기반하여 블랙 이미지의 다중 표시들을 실행할 수 있다. 예를 들면, 상기 블랙 이미지의 상기 다중 표시들은, 상기 블랙 이미지의 제1 표시(517) 및 상기 블랙 이미지의 적어도 하나의 제2 표시(518)를 포함할 수 있다. 예를 들면, 상기 블랙 이미지는, 상기 초기 구동을 위한 이미지(블랙 데이터에 따른 이미지)(예: 무효 이미지)일 수 있다. 예를 들면, 상기 블랙 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(541)으로부터 유지되는 수직 동기 신호(504)에 기반하여, 상기 블랙 이미지의 제1 표시(517)를 실행하고 상기 블랙 이미지의 제2 표시(518)를 실행할 수 있다.
제한되지 않는 예로, 상기 블랙 이미지의 제1 표시(517)를 위한 재생율 및 상기 블랙 이미지의 적어도 하나의 제2 표시(518)를 위한 재생율은, 디스플레이 구동 회로(120) 내에서 미리 정의될 수 있다. 제한되지 않는 예로, 상기 블랙 이미지의 제1 표시(517)를 위한 상기 재생율 및 상기 블랙 이미지의 적어도 하나의 제2 표시(518)를 위한 상기 재생율은, 프로세서(110) 내에서 미리 정의될 수도 있다.
예를 들면, 상기 블랙 이미지가 상기 LTPS TFT를 포함하는 디스플레이 패널(140) 상에서 유지되는 시간은, 상기 블랙 이미지가 도 2 및 4의 설명 내에서 예시된 상기 LTPO TFT를 포함하는 디스플레이 패널(140) 상에서 유지되는 시간보다 짧을 수 있기 때문에, 도 5는 상기 블랙 이미지의 상기 다중 표시들을 예시하고 있으나, 상기 블랙 이미지의 단일 표시가 전자 장치(100) 내에서 실행될 수도 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 상기 다중 표시들 각각의 실행의 종료(또는 완료)에 응답하여, 상기 이미지 송신을 실행할 수 있는 타이밍을 나타내는 신호(505)를 프로세서(110)에게 제공하거나 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(551)에 의해 나타내어지는 바와 같이, 상기 블랙 이미지의 제1 표시(517)의 실행의 종료에 응답하여, 신호(505)를 프로세서(110)에게 제공할 수 있다. 예를 들면, 신호(505)는 상기 이미지 송신을 실행할 수 있는 발광 동기 신호(502)의 타이밍(553)을 나타낼 수 있다. 예를 들면, 신호(505)가 제공되는 타이밍(552)은, 타이밍(553) 전일 수 있다. 예를 들면, 신호(505)는, 상기 블랙 이미지의 제1 표시(517) 다음의 상기 블랙 이미지의 표시(예: 상기 블랙 이미지의 적어도 하나의 제2 표시(518))의 실행을 개시할 수 있는 타이밍(553) 전인 타이밍(552)에서 프로세서(110)에게 제공될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(553)에 의해 나타내어지는 바와 같이, 상기 블랙 이미지의 적어도 하나의 제2 표시(518)의 실행의 종료에 응답하여, 신호(505)를 프로세서(110)에게 제공할 수 있다. 예를 들면, 신호(505)는, 상기 이미지 송신을 실행할 수 있는 발광 동기 신호(502)의 타이밍(542)를 나타낼 수 있다. 예를 들면, 신호(505)가 제공되는 타이밍(554)은, 타이밍(542) 전일 수 있다. 예를 들면, 신호(505)는, 상기 블랙 이미지의 적어도 하나의 제2 표시(518) 다음의 상기 블랙 이미지의 제3 표시의 실행을 개시할 수 있는 타이밍(542) 전인 타이밍(554)에서 프로세서(110)에게 제공될 수 있다.
예를 들면, 프로세서(110)는, 디스플레이 구동 회로(120)에게 발광 동기 신호(502)의 상기 타이밍을 펄스 신호(503)를 통해 디스플레이 구동 회로(120)에게 알리는 것에 기반하여, 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 디스플레이 온 상태를 위한 제2 명령을 송신할 수 있다.
예를 들면, 프로세서(110)는, 신호(505)에 의해 나타내어지는 상기 이미지 송신의 타이밍(예: 타이밍(553) 및 타이밍(542))에 기반하여, 디스플레이 구동 회로(120)에게 이미지를 송신할 수 있다. 제한되지 않는 예로, 상기 이미지를 송신하는 것은, 상기 제2 명령을 송신한 후 실행될 수 있다. 제한되지 않는 예로, 디스플레이 구동 회로(120)는, 상기 제2 명령에 응답하여, 신호(505)를 제공하는 것을 개시할 수 있다.
예를 들면, 프로세서(110)는, 상기 블랙 이미지의 상기 제3 표시가 실행되기 전, 발광 동기 신호(502)에 기반하여, 상태(534)와 같이, 제1 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 프로세서(110)는, 신호(505)에 의해 나타내어지는 타이밍(542)에서, 상기 제1 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 상기 제1 이미지는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 최초로 송신되는 이미지일 수 있다. 예를 들면, 상기 제1 이미지의 송신을 위한 타이밍(542)은, 디스플레이 구동 회로(120)로부터의 신호(505)에 의해 나타내어지기 때문에, 상기 제1 이미지와 상기 블랙 이미지의 충돌의 발생은 감소될 수 있다. 제한되지 않는 예로, 상기 제1 이미지의 송신의 타이밍(542)은, 신호(505)에 의해 나타내어지지만, 상기 블랙 이미지의 제1 표시(517)(및/또는 상기 블랙 이미지의 적어도 하나의 제2 표시(518))를 위한 시간 구간(549)이 고정될(fixed) 시, 타이밍(541)으로부터 타이밍(542)으로의 시간 길이(543)은, 결과적으로, 시간 구간(549)의 배수일 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 이미지의 표시(519)를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(555)에 의해 나타내어지는 바와 같이, 상기 제1 이미지의 표시(519)의 상기 실행의 종료(또는 완료)에 응답하여, 상기 이미지 송신을 실행할 수 있는 타이밍을 나타내는 신호(505)를 프로세서(110)에게 제공하거나 송신할 수 있다. 예를 들면, 신호(505)는, 발광 동기 신호(502)의 타이밍(546)을 나타낼 수 있다. 예를 들면, 신호(505)가 제공되는 타이밍(556)은, 타이밍(546) 전일 수 있다. 예를 들면, 신호(505)는, 상기 제1 이미지 다음의 이미지의 표시(예: 제2 이미지의 표시(520))의 실행을 개시할 수 있는 타이밍(546) 전인 타이밍(556)에서 프로세서(110)에게 제공될 수 있다.
예를 들면, 프로세서(110)는, 신호(505)에 의해 나타내어진 타이밍(546)으로부터의 발광 동기 신호(502)에 기반하여, 상태(535)와 같이, 상기 제2 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제2 이미지의 표시(520)를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(557)에 의해 나타내어지는 바와 같이, 상기 제2 이미지의 표시(520)의 상기 실행의 종료(또는 완료)에 응답하여, 상기 이미지 송신을 실행할 수 있는 타이밍을 나타내는 신호(505)를 프로세서(110)에게 제공하거나 송신할 수 있다. 예를 들면, 신호(505)는, 발광 동기 신호(502)의 타이밍(548)을 나타낼 수 있다. 예를 들면, 신호(505)가 제공되는 타이밍(558)은, 타이밍(548) 전일 수 있다. 예를 들면, 신호(505)는, 상기 제2 이미지 다음의 이미지의 표시(예: 제3 이미지의 표시(521))의 실행을 개시할 수 있는 타이밍(548) 전인 타이밍(558)에서 프로세서(110)에게 제공될 수 있다.
예를 들면, 프로세서(110)는, 신호(505)에 의해 나타내어진 타이밍(548)으로부터의 발광 동기 신호(502)에 기반하여, 상태(536)와 같이, 상기 제3 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제3 이미지의 표시(521)를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(559)에 의해 나타내어지는 바와 같이, 상기 제3 이미지의 표시(521)의 상기 실행의 종료(또는 완료)에 응답하여, 상기 이미지 송신을 실행할 수 있는 타이밍을 나타내는 신호(505)를 프로세서(110)에게 제공하거나 송신할 수 있다. 예를 들면, 신호(505)는, 발광 동기 신호(502)의 타이밍(550)을 나타낼 수 있다. 예를 들면, 신호(505)가 제공되는 타이밍(560)은, 타이밍(550) 전일 수 있다. 예를 들면, 신호(505)는, 상기 제3 이미지 다음의 이미지의 표시의 실행을 개시할 수 있는 타이밍(550) 전인 타이밍(560)에서 프로세서(110)에게 제공될 수 있다.
도 6은 디스플레이의 초기 구동을 위한 제3 모드의 예를 도시한다.
도 6을 참조하면, 디스플레이(115)(또는 디스플레이 패널(140))은, 상기 LTPO TFT를 포함할 수 있다. 예를 들어, 상기 LTPO TFT를 포함하는 디스플레이(115)의 초기 구동 시, 프로세서(110) 및 디스플레이 구동 회로(120)는, 상기 제3 모드에 따라, 도 6 내에서 도시된 동작들을 실행할 수 있다.
도 6 내에서 도시된 동작들은, 도 2 및 도 3 내에서 도시된 동작들을 실행하는 전자 장치(100)와 달리, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 송신되고, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신을 활성화하는지 또는 비활성화하는지 여부를 나타내는, 신호(605)가 활성화된 상태 내의 전자 장치(100) 내에서 실행될 수 있다. 예를 들면, 상기 제3 모드 내에서, 프로세서(110)는, 도 4와 달리, 디스플레이 구동 회로(120)로의 최초 이미지(예: 도 6의 설명 내에서 예시될 블랙 이미지)의 송신 후, 신호(605)의 상태를 식별하는 것을 개시할 수 있다.
예를 들면, 디스플레이(115)의 파워 다운 상태(또는 모드)(611)는, 상기 초기 구동을 위해, 디스플레이(115)의 파워 업 상태(612)로 변경되거나 전환될 수 있다. 예를 들면, 파워 다운 상태(611)로부터 파워 업 상태(612)로의 변경은, 상태(631)와 같이 나타내어지는 디스플레이(115)에게 파워를 제공하는 것(또는 디스플레이(115)에게 제공되는 파워를 증가시키는 것)에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)의 파워 업 상태(612)는, 디스플레이(115)의 슬립 인 상태(613)으로 변경되거나 전환될 수 있다. 예를 들면, 프로세서(110)는, 슬립 인 상태(613) 내의 디스플레이(115)의 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 슬립 아웃 상태를 위한 제1 명령을 송신할 수 있다. 예를 들면, 프로세서(110)는, 상기 제1 명령이 제공되기 전 또는 상기 제1 명령이 제공되는 동안, 상태(633)와 같이 프로세서(110)로부터 디스플레이 구동 회로(120)로의 펄스 신호(603)의 주기적 송신들을 활성화할 수 있다.
예를 들면, 펄스 신호(603)의 상기 주기적 송신들은, 프로세서(110)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들과 디스플레이 구동 회로(120)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들을 동기화하기 위해, 실행될 수 있다.
예를 들면, 펄스 신호(603)는, 프로세서(110)를 위한 수평 동기 신호의 주기에 대응하는 주기에 기반하여, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 송신될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(603)의 상기 주기에 기반하여, 디스플레이 구동 회로(120)를 위한 상기 수평 동기 신호의 타이밍을 프로세서(110)를 위한 상기 수평 동기 신호의 타이밍과 동기화할 수 있다.
예를 들면, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(603)의 파형(또는 폭)을 프로세서(110)를 위한 발광 동기 신호(602)에 기반하여 변경할 수 있다. 예를 들면, 발광 동기 신호(602)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(603)의 상기 파형은, 발광 동기 신호(602)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(603)의 제2 파형과 다른, 제1 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(603)의 상기 제1 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 발광 동기 신호의 타이밍을 발광 동기 신호(602)의 타이밍과 동기화할 수 있다.
도 6 내에서 도시되지 않았으나, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(603)의 파형(또는 폭)을 프로세서(110)를 위한 수직 동기 신호(601)에 기반하여 변경할 수 있다. 예를 들면, 수직 동기 신호(601)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(603)의 상기 파형은, 수직 동기 신호(601)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(603)의 상기 제1 파형 및 상기 제2 파형과 다른, 제3 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(603)의 상기 제3 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(604)의 타이밍을 프로세서(110)를 위한 수직 동기 신호(601)의 타이밍과 동기화할 수 있다.
예를 들면, 슬립 인 상태(613)는, 상기 제1 명령에 기반하여 상기 슬립 아웃 상태로 변경되거나 전환될 수 있다. 예를 들면, 슬립 인 상태(613)로부터 상기 슬립 아웃 상태로의 변경은, 상태(632)에 의해 나타내어지는 바와 같이, 디스플레이(115)에게 제공되는 파워의 부스팅(614)을 실행하는 것에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)는, 부스팅(614)의 종료(또는 완료)에 응답하여, 발광 동기 신호(602)와 디스플레이 구동 회로(120)를 위한 상기 발광 동기 신호 사이의 동기를 획득하는 것을 대기하는 상태(615) 내에 있을 수 있다.
예를 들면, 프로세서(110)는, 타이밍(641)으로부터 발광 동기 신호(602)를 획득할 수 있다. 타이밍(641)으로부터 획득된 발광 동기 신호(602)의 타이밍(또는 시작 타이밍)은, 펄스 신호(603)의 파형의 변경에 기반하여, 디스플레이 구동 회로(120)에게 알려질 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 따른 펄스 신호(603)의 상기 파형의 상기 변경에 기반하여 발광 동기 신호(602)의 상기 타이밍을 식별하고(또는 상태(615)를 종료하고), 상기 식별에 따라, 발광 동기 신호(602)의 상기 타이밍과 정렬된 타이밍(641)으로부터, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(604)를 획득할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(641)으로부터 획득된 수직 동기 신호(604)에 기반하여, 디스플레이 패널(140)의 적어도 하나의 초기 이미지의 표시(616)을 실행할 수 있다. 상기 적어도 하나의 초기 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)의 세팅의 완료(또는 종료)에 응답하여, 상기 적어도 하나의 초기 이미지의 표시(616) 후 타이밍(641)으로부터 획득되는 수직 동기 신호(604)에 기반하여 블랙 이미지의 표시(617)를 실행할 수 있다. 예를 들면, 상기 블랙 이미지는, 상기 초기 구동을 위한 이미지(블랙 데이터에 따른 이미지)(예: 무효 이미지)일 수 있다. 예를 들면, 상기 블랙 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이(115)가 상기 블랙 이미지가 상기 블랙 이미지의 표시(617)의 실행의 종료 후 디스플레이 패널(140) 상에서 유지되는 상태(618) 내에서 있는 동안 수직 동기 신호(604)를 연장할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(651)에 의해 나타내어지는 바와 같이, 상기 블랙 이미지의 표시(617)의 상기 실행의 종료에 응답하여, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 제공되는 신호(605)의 상태를 상기 이미지 송신을 비활성화함을 나타내는 제2 상태로부터 상기 이미지 송신을 활성화함을 나타내는 제1 상태로 변경할 수 있다. 예를 들면, 상기 제2 상태로부터 상기 제1 상태로의 변경 및 상기 제1 상태 내의 신호(605)는 프로세서(110)에 의해 처리되지 않을 수 있다. 예를 들면, 프로세서(110)는, 상기 제2 상태로부터 상기 제1 상태로의 변경 및 상기 제1 상태 내의 신호(605)와 독립적으로, 상기 이미지 송신을 실행할 수 있다. 예를 들면, 프로세서(110)는, 도 4의 예와 달리, 디스플레이 구동 회로(120)에게 최초로 이미지(예: 도 6의 설명 내에서 예시될 블랙 이미지)를 송신하는 것에 기반하여, 신호(605)의 상기 상태를 식별하는 것을 개시할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지가 디스플레이 패널(140) 상에서 유지되는 동안, 신호(605)의 상기 상태를 상기 제1 상태로 유지할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지가 디스플레이 패널(140) 상에서 유지되는 동안, 수직 동기 신호(604)를 연장할 수 있다.
예를 들면, 프로세서(110)는, 디스플레이 구동 회로(120)에게 발광 동기 신호(602)의 상기 타이밍을 펄스 신호(603)를 통해 디스플레이 구동 회로(120)에게 알리는 것에 기반하여, 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 디스플레이 온 상태를 위한 제2 명령을 송신할 수 있다. 제한되지 않는 예로, 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 표시(617)의 상기 실행의 종료 및 상기 제2 명령에 기반하여, 신호(605)의 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수도 있다.
예를 들면, 프로세서(110)는, 상기 블랙 이미지가 디스플레이 패널(140) 상에서 유지되는 동안, 타이밍(642)으로부터의 발광 동기 신호(602)(및/또는 타이밍(642)으로부터의 수직 동기 신호(601))에 기반하여, 상태(634)와 같이, 상기 블랙 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 상기 블랙 이미지는, 상기 제2 명령을 제공한 후 송신될 수 있다. 예를 들면, 상기 블랙 이미지는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 최초로 송신되는 이미지일 수 있다. 예를 들면, 상기 블랙 이미지는, 신호(605)가 상기 제1 상태 내에 있는지 여부와 독립적으로, 타이밍(642)으로부터 송신될 수 있다. 예를 들면, 프로세서(110)는, 상기 블랙 이미지의 송신을, 프로세서(110)에 의해 식별된 타이밍(예: 타이밍(642))에 기반하여, 실행할 수 있다. 예를 들면, 프로세서(110)는, 상기 블랙 이미지를 송신한 후, 신호(605)의 상기 상태를 식별하는 것을 개시할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지를 수신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지에 응답하여 획득된, 타이밍(642)으로부터의 수직 동기 신호(604)에 기반하여, 디스플레이 패널(140) 상에서 상기 블랙 이미지의 표시(619)를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(653)에 의해 나타내어지는 바와 같이, 상기 블랙 이미지의 상기 수신에 응답하여, 신호(605)의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 표시(619)의 상기 실행의 종료(또는 상기 블랙 이미지의 스캔의 종료(또는 완료))까지 신호(605)의 상기 상태를 상기 제2 상태로 유지할 수 있다.
예를 들면, 상기 블랙 이미지의 송신 타이밍(예: 타이밍(642))은, 신호(605)의 상기 상태와 독립적으로 프로세서(110)에 의해 식별되기 때문에, 타이밍(641)으로부터 타이밍(642)으로의 시간 길이(643)은, 상기 블랙 이미지의 표시(617)를 위한 시간 구간(649)의 배수가 아닐 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(654)에 의해 나타내어지는 바와 같이, 상기 블랙 이미지의 표시(619)의 실행의 종료(또는 완료)에 응답하여, 신호(605)의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 도 6의 도시와 달리, 프로세서(110)로부터의 상기 블랙 이미지는, 디스플레이 구동 회로(120)에 의해 블랙 이미지의 표시가 실행되는 동안, 수신될 수도 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지가 디스플레이 구동 회로(120)에 의해 표시되는 동안 프로세서(110)로부터 수신되는 상기 블랙 이미지를 무시할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터의 상기 블랙 이미지를 무시하고, 디스플레이 구동 회로(120)에 의해 실행된 상기 블랙 이미지의 표시의 종료(또는 완료)에 응답하여, 신호(605)의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 다른 예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터의 상기 블랙 이미지를 수신할 수 있다. 예를 들면, 프로세서(110)로부터 수신되는 상기 블랙 이미지는 디스플레이 구동 회로(120)에 의해 표시되는 상기 블랙 이미지와 동일하기 때문에, 디스플레이 구동 회로(120)는, 상기 블랙 이미지를 프로세서(110)로부터 수신하고, 프로세서(110)로부터 수신되는 상기 블랙 이미지의 스캔의 종료(또는 완료)에 적어도 일부 기반하여, 신호(605)의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 프로세서(110)는, 상태(635)와 같이, 타이밍(646)으로부터의 발광 동기 신호(602)(또는 타이밍(646)으로부터의 수직 동기 신호(601))에 기반하여, 제1 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 상기 제1 이미지는, 화살표(655)에 의해 나타내어지는 바와 같이, 상기 제2 상태로부터 변경된 상기 제1 상태 내의 신호(605)에 기반하여, 프로세서(110)로부터 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신될 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 상태 내의 신호(605)에 기반하여 프로세서(110)로부터 송신된 상기 제1 이미지에 응답하여, 타이밍(646)으로부터의 수직 동기 신호(604)에 기반하여, 디스플레이 패널(140) 상에서 상기 제1 이미지의 표시(620)를 실행할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(656)에 의해 나타내어지는 바와 같이, 상기 제1 이미지의 상기 수신에 응답하여, 신호(605)의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 이미지의 표시(620)의 상기 실행의 종료(또는 상기 제2 이미지의 스캔의 종료(또는 완료))까지 신호(605)의 상기 상태를 상기 제2 상태로 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(657)에 의해 나타내어지는 바와 같이, 상기 제1 이미지의 표시(620)의 실행의 종료(또는 완료)에 응답하여, 신호(605)의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
예를 들면, 프로세서(110)는, 상태(636)와 같이, 타이밍(648)으로부터의 수직 동기 신호(601)(또는 발광 동기 신호(602))에 기반하여, 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게, 제2 이미지를 송신할 수 있다. 예를 들면, 프로세서(110)는, 화살표(658)에 의해 나타내어지는 바와 같이, 상기 제1 상태 내의 신호(605)에 기반하여, 상기 제2 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 상태 내의 신호(605)에 기반하여 프로세서(110)로부터 송신된 상기 제2 이미지에 응답하여, 타이밍(648)으로부터의 수직 동기 신호(604)에 기반하여, 디스플레이 패널(140) 상에서 상기 제2 이미지의 표시(621)를 실행할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(659)에 의해 나타내어지는 바와 같이, 상기 제2 이미지의 상기 수신에 응답하여, 신호(605)의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제2 이미지의 표시(621)의 상기 실행의 종료(또는 상기 제2 이미지의 스캔의 종료(또는 완료))까지 신호(605)의 상기 상태를 상기 제2 상태로 유지할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 화살표(660)에 의해 나타내어지는 바와 같이, 상기 제2 이미지의 표시(621)의 실행의 종료(또는 완료)에 응답하여, 신호(605)의 상기 상태를 상기 제2 상태로부터 상기 제1 상태로 변경할 수 있다.
도 7은 디스플레이의 초기 구동을 위한 제3 모드의 다른 예를 도시한다.
도 7을 참조하면, 디스플레이(115)(또는 디스플레이 패널(140))은, 상기 LTPS TFT를 포함할 수 있다. 예를 들어, 상기 LTPS TFT를 포함하는 디스플레이(115)의 초기 구동 시, 프로세서(110) 및 디스플레이 구동 회로(120)는, 상기 제3 모드에 따라, 도 7 내에서 도시된 동작들을 실행할 수 있다.
도 7 내에서 도시된 동작들은, 도 2 및 도 3 내에서 도시된 동작들을 실행하는 전자 장치(100)와 달리, 디스플레이 구동 회로(120)로부터 프로세서(110)에게 송신되고, 프로세서(110)로부터 디스플레이 구동 회로(120)로의 상기 이미지 송신의 타이밍을 나타내는, 신호(705)가 활성화된 상태 내의 전자 장치(100) 내에서 실행될 수 있다. 예를 들면, 상기 제3 모드 내에서, 프로세서(110)는, 도 5와 달리, 디스플레이 구동 회로(120)로의 최초 이미지(예: 도 7의 설명 내에서 예시될 블랙 이미지)의 송신 후, 신호(705)의 상태를 식별하는 것을 개시할 수 있다.
예를 들면, 디스플레이(115)의 파워 다운 상태(또는 모드)(711)는, 상기 초기 구동을 위해, 디스플레이(115)의 파워 업 상태(712)로 변경되거나 전환될 수 있다. 예를 들면, 파워 다운 상태(711)로부터 파워 업 상태(712)로의 변경은, 상태(731)와 같이 나타내어지는 디스플레이(115)에게 파워를 제공하는 것(또는 디스플레이(115)에게 제공되는 파워를 증가시키는 것)에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)의 파워 업 상태(712)는, 디스플레이(115)의 슬립 인 상태(713)으로 변경되거나 전환될 수 있다. 예를 들면, 프로세서(110)는, 슬립 인 상태(713) 내의 디스플레이(115)의 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 슬립 아웃 상태를 위한 제1 명령을 송신할 수 있다. 예를 들면, 프로세서(110)는, 상기 제1 명령이 제공되기 전 또는 상기 제1 명령이 제공되는 동안, 상태(733)와 같이 프로세서(110)로부터 디스플레이 구동 회로(120)로의 펄스 신호(703)(예: 펄스 신호(203))의 주기적 송신들을 활성화할 수 있다.
예를 들면, 펄스 신호(703)의 상기 주기적 송신들은, 프로세서(110)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들과 디스플레이 구동 회로(120)에 의해 식별되는 디스플레이 패널(140) 상에서의 표시를 위한 타이밍들을 동기화하기 위해, 실행될 수 있다.
예를 들면, 펄스 신호(703)는, 프로세서(110)를 위한 수평 동기 신호의 주기에 대응하는 주기에 기반하여, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 송신될 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(703)의 상기 주기에 기반하여, 디스플레이 구동 회로(120)를 위한 상기 수평 동기 신호의 타이밍을 프로세서(110)를 위한 상기 수평 동기 신호의 타이밍과 동기화할 수 있다.
예를 들면, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(703)의 파형(또는 폭)을 프로세서(110)를 위한 발광 동기 신호(702)에 기반하여 변경할 수 있다. 예를 들면, 발광 동기 신호(702)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(703)의 상기 파형은, 발광 동기 신호(702)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(703)의 제2 파형과 다른, 제1 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(703)의 상기 제1 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 발광 동기 신호의 타이밍을 발광 동기 신호(702)의 타이밍과 동기화할 수 있다.
도 7 내에서 도시되지 않았으나, 프로세서(110)는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 주기적으로 송신되는 펄스 신호(703)의 파형(또는 폭)을 프로세서(110)를 위한 수직 동기 신호(701)에 기반하여 변경할 수 있다. 예를 들면, 수직 동기 신호(701)의 시작 타이밍과 중첩하는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(703)의 상기 파형은, 수직 동기 신호(701)의 상기 시작 타이밍과 중첩하지 않는 프로세서(110)를 위한 상기 수평 동기 신호의 시작 타이밍에서 디스플레이 구동 회로(120)에게 송신되는 펄스 신호(703)의 상기 제1 파형 및 상기 제2 파형과 다른, 제3 파형일 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 펄스 신호(703)의 상기 제3 파형에 기반하여, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(704)의 타이밍을 수직 동기 신호(701)의 타이밍과 동기화할 수 있다.
예를 들면, 슬립 인 상태(713)는, 상기 제1 명령에 기반하여 상기 슬립 아웃 상태로 변경되거나 전환될 수 있다. 예를 들면, 슬립 인 상태(713)로부터 상기 슬립 아웃 상태로의 변경은, 상태(732)에 의해 나타내어지는 바와 같이, 디스플레이(115)에게 제공되는 파워의 부스팅(714)을 실행하는 것에 기반하여, 실행될 수 있다.
예를 들면, 디스플레이(115)는, 부스팅(714)의 종료(또는 완료)에 응답하여, 발광 동기 신호(702)와 디스플레이 구동 회로(120)를 위한 상기 발광 동기 신호 사이의 동기를 획득하는 것을 대기하는 상태(715) 내에 있을 수 있다.
예를 들면, 프로세서(110)는, 타이밍(741)으로부터 발광 동기 신호(702)를 획득할 수 있다. 타이밍(741)으로부터 획득된 발광 동기 신호(702)의 타이밍(또는 시작 타이밍)은, 펄스 신호(703)의 파형의 변경에 기반하여, 디스플레이 구동 회로(120)에게 알려질 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 따른 펄스 신호(703)의 상기 파형의 상기 변경에 기반하여 발광 동기 신호(702)의 상기 타이밍을 식별하고(또는 상태(715)를 종료하고), 상기 식별에 따라, 발광 동기 신호(702)의 상기 타이밍과 정렬된 타이밍(741)으로부터, 디스플레이 구동 회로(120)를 위한 수직 동기 신호(704)를 획득할 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 타이밍(741)으로부터 획득된 수직 동기 신호(704)에 기반하여, 디스플레이 패널(140)의 적어도 하나의 초기 이미지의 표시(716)을 실행할 수 있다. 상기 적어도 하나의 초기 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다. 제한되지 않는 예로, 상기 적어도 하나의 초기 이미지의 표시(716)를 위한 재생율은, 디스플레이 구동 회로(120) 내에서 미리 정의될 수 있다. 제한되지 않는 예로, 상기 적어도 하나의 초기 이미지의 표시(716)를 위한 상기 재생율은, 프로세서(110) 내에서 미리 정의될 수도 있다.
예를 들면, 디스플레이 구동 회로(120)는, 디스플레이 구동 회로(120)의 세팅의 완료(또는 종료)에 응답하여, 상기 적어도 하나의 초기 이미지의 표시(716) 후 타이밍(741)으로부터 획득되는 수직 동기 신호(704)(예: 타이밍(744)에서의 수직 동기 신호(704))에 기반하여 블랙 이미지의 다중 표시들을 실행할 수 있다. 예를 들면, 상기 블랙 이미지의 상기 다중 표시들은, 상기 블랙 이미지의 제1 표시(717), 상기 블랙 이미지의 제2 표시(718), 및 상기 블랙 이미지의 제3 표시(719)를 포함할 수 있다. 예를 들면, 상기 블랙 이미지는, 상기 초기 구동을 위한 이미지(블랙 데이터에 따른 이미지)(예: 무효 이미지)일 수 있다. 예를 들면, 상기 블랙 이미지는, 프로세서(110)로부터 송신되는 이미지가 아닐 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 타이밍(744)으로부터 획득되는 수직 동기 신호(704)에 기반하여, 상기 블랙 이미지의 제1 표시(717)를 실행하고, 상기 블랙 이미지의 제1 표시(717) 후 상기 블랙 이미지의 제2 표시(718)을 실행하고, 상기 블랙 이미지의 제2 표시(718) 후 상기 블랙 이미지의 제3 표시(719)를 실행할 수 있다.
제한되지 않는 예로, 상기 블랙 이미지의 제1 표시(717)를 위한 재생율, 상기 블랙 이미지의 제2 표시(718)를 위한 재생율, 및 상기 블랙 이미지의 제3 표시(719)을 위한 재생율은, 디스플레이 구동 회로(120) 내에서 미리 정의될 수 있다. 제한되지 않는 예로, 상기 블랙 이미지의 제1 표시(717)를 위한 상기 재생율, 상기 블랙 이미지의 제2 표시(718)을 위한 상기 재생율, 및 상기 블랙 이미지의 제3 표시(719)를 위한 상기 재생율은, 프로세서(110) 내에서 미리 정의될 수도 있다.
예를 들면, 상기 블랙 이미지가 상기 LTPS TFT를 포함하는 디스플레이 패널(140) 상에서 유지되는 시간은, 상기 블랙 이미지가 도 2, 4, 및 도 6의 설명 내에서 예시된 상기 LTPO TFT를 포함하는 디스플레이 패널(140) 상에서 유지되는 시간보다 짧을 수 있기 때문에, 도 7은 상기 블랙 이미지의 상기 다중 표시들을 예시하고 있으나, 상기 블랙 이미지의 단일 표시가 전자 장치(100) 내에서 실행될 수도 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 상기 다중 표시들 각각의 실행의 종료(또는 완료)에 응답하여, 상기 이미지 송신을 실행할 수 있는 타이밍을 나타내는 신호(705)를 프로세서(110)에게 제공하거나 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(751)에 의해 나타내어지는 바와 같이, 상기 블랙 이미지의 제1 표시(717)의 실행의 종료에 응답하여, 신호(705)를 프로세서(110)에게 제공할 수 있다. 예를 들면, 신호(705)는, 프로세서(110)에 의해 식별되지 않거나, 프로세서(110)는, 신호(705)와 독립적으로, 동작할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(753)에 의해 나타내어지는 바와 같이, 상기 블랙 이미지의 제2 표시(718)의 실행의 종료에 응답하여, 신호(705)를 프로세서(110)에게 제공할 수 있다. 예를 들면, 신호(705)는, 프로세서(110)에 의해 식별되지 않거나, 프로세서(110)는, 신호(705)와 독립적으로, 동작할 수 있다.
예를 들면, 프로세서(110)는, 디스플레이 구동 회로(120)에게 발광 동기 신호(702)의 상기 타이밍을 펄스 신호(703)를 통해 디스플레이 구동 회로(120)에게 알리는 것에 기반하여, 디스플레이 구동 회로(120)에게 인터페이스(112)를 통해, 디스플레이(115)의 디스플레이 온 상태를 위한 제2 명령을 송신할 수 있다. 제한되지 않는 예로, 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 표시(717)의 상기 실행의 종료 및 상기 제2 명령에 기반하여, 신호(705)를 제공하는 것을 개시할 수도 있다.
예를 들면, 프로세서(110)는, 타이밍(742)으로부터의 발광 동기 신호(702)(및/또는 타이밍(742)으로부터의 수직 동기 신호(701))에 기반하여, 상태(734)와 같이, 상기 블랙 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 상기 블랙 이미지는, 상기 제2 명령을 제공한 후 송신될 수 있다. 예를 들면, 상기 블랙 이미지는, 프로세서(110)로부터 디스플레이 구동 회로(120)에게 최초로 송신되는 이미지일 수 있다. 예를 들면, 상기 블랙 이미지는, 신호(705)가 획득되는지 여부와 독립적으로, 타이밍(742)으로부터 송신될 수 있다. 예를 들면, 프로세서(110)는, 상기 블랙 이미지의 송신을, 프로세서(110)에 의해 식별된 타이밍(예: 타이밍(742))에 기반하여, 실행할 수 있다. 예를 들면, 프로세서(110)는, 상기 블랙 이미지를 송신한 후, 신호(705)를 식별하는 것을 개시할 수 있다.
예를 들면, 상기 블랙 이미지의 송신 타이밍(예: 타이밍(742))은, 신호(705)의 상기 상태와 독립적으로 프로세서(110)에 의해 식별되기 때문에, 타이밍(741)으로부터 타이밍(742)으로의 시간 길이(743)은, 상기 블랙 이미지의 표시(717)를 위한 시간 구간(749)의 배수가 아닐 수 있다.
예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지를 수신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 제3 표시(719)를 실행하는 동안 프로세서(110)로부터 상기 블랙 이미지를 수신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터의 상기 블랙 이미지의 스캔을 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(790)에 의해 나타내어지는 바와 같이, 프로세서(110)로부터 수신되는 상기 블랙 이미지에 따라 수직 동기 신호(704)를 획득할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 프로세서(110)로부터의 상기 블랙 이미지의 표시(720)의 종료(또는 완료)에 응답하여, 화살표(755)에 의해 나타내어지는 바와 같이, 상기 이미지 송신을 실행할 수 있는 타이밍을 나타내는 신호(705)를 프로세서(110)에게 제공하거나 송신할 수 있다. 예를 들면, 신호(705)는, 발광 동기 신호(702)의 타이밍(746)을 나타낼 수 있다. 예를 들면, 신호(705)가 제공되는 타이밍(756)은, 타이밍(746) 전일 수 있다. 예를 들면, 신호(705)는, 상기 블랙 이미지 다음의 이미지의 표시(예: 제1 이미지의 표시(721))의 실행을 개시할 수 있는 타이밍(746) 전인 타이밍(756)에서 프로세서(110)에게 제공될 수 있다.
예를 들면, 프로세서(110)는, 신호(705)에 의해 나타내어진 타이밍(746)으로부터의 발광 동기 신호(702)에 기반하여, 상태(735)와 같이, 상기 제1 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제1 이미지의 표시(721)를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(757)에 의해 나타내어지는 바와 같이, 상기 제1 이미지의 표시(721)의 상기 실행의 종료(또는 완료)에 응답하여, 상기 이미지 송신을 실행할 수 있는 타이밍을 나타내는 신호(705)를 프로세서(110)에게 제공하거나 송신할 수 있다. 예를 들면, 신호(705)는, 발광 동기 신호(702)의 타이밍(748)을 나타낼 수 있다. 예를 들면, 신호(705)가 제공되는 타이밍(758)은, 타이밍(748) 전일 수 있다. 예를 들면, 신호(705)는, 상기 제1 이미지 다음의 이미지의 표시(예: 제2 이미지의 표시(722))의 실행을 개시할 수 있는 타이밍(748) 전인 타이밍(758)에서 프로세서(110)에게 제공될 수 있다.
예를 들면, 프로세서(110)는, 신호(705)에 의해 나타내어진 타이밍(748)으로부터의 발광 동기 신호(702)에 기반하여, 상태(736)와 같이, 상기 제2 이미지를 인터페이스(112)를 통해 디스플레이 구동 회로(120)에게 송신할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 상기 제2 이미지의 표시(722)를 실행할 수 있다. 예를 들면, 디스플레이 구동 회로(120)는, 화살표(759)에 의해 나타내어지는 바와 같이, 상기 제2 이미지의 표시(722)의 상기 실행의 종료(또는 완료)에 응답하여, 상기 이미지 송신을 실행할 수 있는 타이밍을 나타내는 신호(705)를 프로세서(110)에게 제공하거나 송신할 수 있다. 예를 들면, 신호(705)는, 발광 동기 신호(702)의 타이밍(750)을 나타낼 수 있다. 예를 들면, 신호(705)가 제공되는 타이밍(760)은, 타이밍(750) 전일 수 있다. 예를 들면, 신호(705)는, 상기 제2 이미지 다음의 이미지의 표시의 실행을 개시할 수 있는 타이밍(750) 전인 타이밍(760)에서 프로세서(110)에게 제공될 수 있다.
다시 도 1을 참조하면, 전자 장치(100)는, 상기 이미지 송신을 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 실행하는 동안, 디스플레이(115)의 구동의 종료를 위한 동작들을 실행할 수 있다. 예를 들면, 프로세서(110)는, 디스플레이(115)의 슬립 인 상태를 위한 제3 명령을 디스플레이 구동 회로(120)에게 제공하는 것에 기반하여, 상기 동작들을 실행할 수 있다. 상기 동작들은, 도 8의 설명 내에서 예시될 수 있다.
도 8은 디스플레이의 구동의 종료를 위한 예시적인 방법을 도시한다.
도 8을 참조하면, 프로세서(110)는, 디스플레이(115)가 상태(801)와 같이 슬립 아웃 상태 및 디스플레이 온 상태 내에서 구동되는 동안, 펄스 신호(803)의 주기적 송신들을 실행할 수 있다. 예를 들면, 펄스 신호(803)는, 도 2 내지 도 7의 설명 내에서 예시된 펄스 신호(203), 펄스 신호(303), 펄스 신호(403), 펄스 신호(503), 펄스 신호(603), 및 펄스 신호(703) 각각에 대응할 수 있다.
예를 들면, 프로세서(110)는, 상태(801) 내의 디스플레이(115)의 디스플레이 구동 회로(120)에게 디스플레이(115)의 슬립 인 상태를 위한 제3 명령(802)을 제공할 수 있다. 예를 들면, 상태(801)는, 제3 명령(802)에 기반하여, 상태(804)와 같은 슬립 인 상태로 변경될 수 있다. 예를 들면, 디스플레이(115)는, 상태(804)와 같이, 블랙 이미지를 표시하고, 디스플레이 패널(140)을 오프하기 위한 동작들을 실행할 수 있다.
예를 들면, 상기 동작들의 적어도 일부는, 프로세서(110)에 의해 식별된 타이밍들과 동기화하는 것이 요구될 수 있다. 다른 예를 들면, 상기 슬립 인 상태로의 변경은, 취소될 수도 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 프로세서(110)는, 상태(801)로부터 변경된 상태(804)를 위해, 펄스 신호(803)를 제어할 수 있다. 예를 들면, 프로세서(110)는, 제3 명령(802)을 제공하는 것에 응답하여 타이머를 시작할 수 있다. 예를 들면, 프로세서(110)는, 제3 명령(802)을 제공하는 것에 응답하여 시작된 상기 타이머가 만료하는지 여부를 식별할 수 있다. 예를 들면, 프로세서(110)는, 상기 타이머의 만료 전, 펄스 신호(803)의 상기 주기적 송신들을 유지할 수 있다. 예를 들면, 프로세서(110)는, 상기 타이머의 상기 만료에 응답하여 또는 상기 타이머의 만료 후, 펄스 신호(803)의 상기 주기적 송신들을 중단할 수 있다. 예를 들면, 펄스 신호(803)는, 제3 명령(802)을 제공한 타이밍으로부터 기준 시간(예: 타이머에 대응)이 경과된 후, 중단될 수 있다.
상술한 바와 같이, 프로세서(110)는, 펄스 신호(803)를 제3 명령(802)을 제공한 후 일정 시간 동안 유지할 수 있다. 예를 들면, 프로세서(110)는, 펄스 신호(803)를 유지함으로써, 디스플레이(115)의 오프를 위한 동작들을 보조할 수 있다. 예를 들면, 프로세서(110)는, 펄스 신호(803)의 주기적 송신들을, 디스플레이(115)의 상기 오프를 위한 상기 동작들을 보조하기 위해, 유지할 수 있다. 예를 들면, 디스플레이(115)의 상기 오프를 위한 상기 동작들을 보조하기 위해 실행되는 펄스 신호(803)의 상기 주기적 송신들의 횟수는, 프로세서(110) 내에서 구성될(configured)(또는 미리 구성될) 수 있다. 제한되지 않는 예로, 상태(804)의 시작 타이밍으로부터 실행되는 펄스 신호(803)의 상기 주기적 송신들의 횟수는, 2 내지 8일 수 있다.
도 9는, 다양한 실시예들에 따른, 네트워크 환경(900) 내의 전자 장치(901)의 블록도이다. 도 9을 참조하면, 네트워크 환경(900)에서 전자 장치(901)는 제 1 네트워크(998)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(902)와 통신하거나, 또는 제 2 네트워크(999)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(904) 또는 서버(908) 중 적어도 하나와 통신할 수 있다. 일실시예에 따르면, 전자 장치(901)는 서버(908)를 통하여 전자 장치(904)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(901)는 프로세서(920), 메모리(930), 입력 모듈(950), 음향 출력 모듈(955), 디스플레이 모듈(960), 오디오 모듈(970), 센서 모듈(976), 인터페이스(977), 연결 단자(978), 햅틱 모듈(979), 카메라 모듈(980), 전력 관리 모듈(988), 배터리(989), 통신 모듈(990), 가입자 식별 모듈(996), 또는 안테나 모듈(997)을 포함할 수 있다. 어떤 실시예에서는, 전자 장치(901)에는, 이 구성요소들 중 적어도 하나(예: 연결 단자(978))가 생략되거나, 하나 이상의 다른 구성요소가 추가될 수 있다. 어떤 실시예에서는, 이 구성요소들 중 일부들(예: 센서 모듈(976), 카메라 모듈(980), 또는 안테나 모듈(997))은 하나의 구성요소(예: 디스플레이 모듈(960))로 통합될 수 있다.
프로세서(920)는, 예를 들면, 소프트웨어(예: 프로그램(940))를 실행하여 프로세서(920)에 연결된 전자 장치(901)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일실시예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(920)는 다른 구성요소(예: 센서 모듈(976) 또는 통신 모듈(990))로부터 수신된 명령 또는 데이터를 휘발성 메모리(932)에 저장하고, 휘발성 메모리(932)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(934)에 저장할 수 있다. 일실시예에 따르면, 프로세서(920)는 메인 프로세서(921)(예: 중앙 처리 장치 또는 어플리케이션 프로세서) 또는 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(923)(예: 그래픽 처리 장치, 신경망 처리 장치(NPU: neural processing unit), 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 예를 들어, 전자 장치(901)가 메인 프로세서(921) 및 보조 프로세서(923)를 포함하는 경우, 보조 프로세서(923)는 메인 프로세서(921)보다 저전력을 사용하거나, 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(923)는 메인 프로세서(921)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(923)는, 예를 들면, 메인 프로세서(921)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(921)를 대신하여, 또는 메인 프로세서(921)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(921)와 함께, 전자 장치(901)의 구성요소들 중 적어도 하나의 구성요소(예: 디스플레이 모듈(960), 센서 모듈(976), 또는 통신 모듈(990))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일실시예에 따르면, 보조 프로세서(923)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성요소(예: 카메라 모듈(980) 또는 통신 모듈(990))의 일부로서 구현될 수 있다. 일실시예에 따르면, 보조 프로세서(923)(예: 신경망 처리 장치)는 인공지능 모델의 처리에 특화된 하드웨어 구조를 포함할 수 있다. 인공지능 모델은 기계 학습을 통해 생성될 수 있다. 이러한 학습은, 예를 들어, 인공지능 모델이 수행되는 전자 장치(901) 자체에서 수행될 수 있고, 별도의 서버(예: 서버(908))를 통해 수행될 수도 있다. 학습 알고리즘은, 예를 들어, 지도형 학습(supervised learning), 비지도형 학습(unsupervised learning), 준지도형 학습(semi-supervised learning) 또는 강화 학습(reinforcement learning)을 포함할 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은, 복수의 인공 신경망 레이어들을 포함할 수 있다. 인공 신경망은 심층 신경망(DNN: deep neural network), CNN(convolutional neural network), RNN(recurrent neural network), RBM(restricted boltzmann machine), DBN(deep belief network), BRDNN(bidirectional recurrent deep neural network), 심층 Q-네트워크(deep Q-networks) 또는 상기 중 둘 이상의 조합 중 하나일 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은 하드웨어 구조 이외에, 추가적으로 또는 대체적으로, 소프트웨어 구조를 포함할 수 있다.
메모리(930)는, 전자 장치(901)의 적어도 하나의 구성요소(예: 프로세서(920) 또는 센서 모듈(976))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(940)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(930)는, 휘발성 메모리(932) 또는 비휘발성 메모리(934)를 포함할 수 있다.
프로그램(940)은 메모리(930)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(942), 미들 웨어(944) 또는 어플리케이션(946)을 포함할 수 있다.
입력 모듈(950)은, 전자 장치(901)의 구성요소(예: 프로세서(920))에 사용될 명령 또는 데이터를 전자 장치(901)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 모듈(950)은, 예를 들면, 마이크, 마우스, 키보드, 키(예: 버튼), 또는 디지털 펜(예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 모듈(955)은 음향 신호를 전자 장치(901)의 외부로 출력할 수 있다. 음향 출력 모듈(955)은, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있다. 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일실시예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
디스플레이 모듈(960)은 전자 장치(901)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 디스플레이 모듈(960)은, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일실시예에 따르면, 디스플레이 모듈(960)은 터치를 감지하도록 설정된 터치 센서, 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 압력 센서를 포함할 수 있다.
오디오 모듈(970)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일실시예에 따르면, 오디오 모듈(970)은, 입력 모듈(950)을 통해 소리를 획득하거나, 음향 출력 모듈(955), 또는 전자 장치(901)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(902))(예: 스피커 또는 헤드폰)를 통해 소리를 출력할 수 있다.
센서 모듈(976)은 전자 장치(901)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일실시예에 따르면, 센서 모듈(976)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(977)는 전자 장치(901)가 외부 전자 장치(예: 전자 장치(902))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일실시예에 따르면, 인터페이스(977)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(978)는, 그를 통해서 전자 장치(901)가 외부 전자 장치(예: 전자 장치(902))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일실시예에 따르면, 연결 단자(978)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(979)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일실시예에 따르면, 햅틱 모듈(979)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(980)은 정지 영상 및 동영상을 촬영할 수 있다. 일실시예에 따르면, 카메라 모듈(980)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(988)은 전자 장치(901)에 공급되는 전력을 관리할 수 있다. 일실시예에 따르면, 전력 관리 모듈(988)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(989)는 전자 장치(901)의 적어도 하나의 구성요소에 전력을 공급할 수 있다. 일실시예에 따르면, 배터리(989)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(990)은 전자 장치(901)와 외부 전자 장치(예: 전자 장치(902), 전자 장치(904), 또는 서버(908)) 간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(990)은 프로세서(920)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일실시예에 따르면, 통신 모듈(990)은 무선 통신 모듈(992)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(994)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제 1 네트워크(998)(예: 블루투스, WiFi(wireless fidelity) direct 또는 IrDA(infrared data association)와 같은 근거리 통신 네트워크) 또는 제 2 네트워크(999)(예: 레거시 셀룰러 네트워크, 5G 네트워크, 차세대 통신 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부의 전자 장치(904)와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성요소(예: 단일 칩)로 통합되거나, 또는 서로 별도의 복수의 구성요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(992)은 가입자 식별 모듈(996)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제 1 네트워크(998) 또는 제 2 네트워크(999)와 같은 통신 네트워크 내에서 전자 장치(901)를 확인 또는 인증할 수 있다.
무선 통신 모듈(992)은 4G 네트워크 이후의 5G 네트워크 및 차세대 통신 기술, 예를 들어, NR 접속 기술(new radio access technology)을 지원할 수 있다. NR 접속 기술은 고용량 데이터의 고속 전송(eMBB(enhanced mobile broadband)), 단말 전력 최소화와 다수 단말의 접속(mMTC(massive machine type communications)), 또는 고신뢰도와 저지연(URLLC(ultra-reliable and low-latency communications))을 지원할 수 있다. 무선 통신 모듈(992)은, 예를 들어, 높은 데이터 전송률 달성을 위해, 고주파 대역(예: mmWave 대역)을 지원할 수 있다. 무선 통신 모듈(992)은 고주파 대역에서의 성능 확보를 위한 다양한 기술들, 예를 들어, 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO(multiple-input and multiple-output)), 전차원 다중입출력(FD-MIMO: full dimensional MIMO), 어레이 안테나(array antenna), 아날로그 빔형성(analog beam-forming), 또는 대규모 안테나(large scale antenna)와 같은 기술들을 지원할 수 있다. 무선 통신 모듈(992)은 전자 장치(901), 외부 전자 장치(예: 전자 장치(904)) 또는 네트워크 시스템(예: 제 2 네트워크(999))에 규정되는 다양한 요구사항을 지원할 수 있다. 일실시예에 따르면, 무선 통신 모듈(992)은 eMBB 실현을 위한 Peak data rate(예: 20Gbps 이상), mMTC 실현을 위한 손실 Coverage(예: 164dB 이하), 또는 URLLC 실현을 위한 U-plane latency(예: 다운링크(DL) 및 업링크(UL) 각각 0.5ms 이하, 또는 라운드 트립 1ms 이하)를 지원할 수 있다.
안테나 모듈(997)은 신호 또는 전력을 외부(예: 외부의 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일실시예에 따르면, 안테나 모듈(997)은 서브스트레이트(예: PCB) 위에 형성된 도전체 또는 도전성 패턴으로 이루어진 방사체를 포함하는 안테나를 포함할 수 있다. 일실시예에 따르면, 안테나 모듈(997)은 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다. 이런 경우, 제 1 네트워크(998) 또는 제 2 네트워크(999)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(990)에 의하여 상기 복수의 안테나들로부터 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(990)과 외부의 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시예에 따르면, 방사체 이외에 다른 부품(예: RFIC(radio frequency integrated circuit))이 추가로 안테나 모듈(997)의 일부로 형성될 수 있다.
다양한 실시예에 따르면, 안테나 모듈(997)은 mmWave 안테나 모듈을 형성할 수 있다. 일실시예에 따르면, mmWave 안테나 모듈은 인쇄 회로 기판, 상기 인쇄 회로 기판의 제 1 면(예: 아래 면)에 또는 그에 인접하여 배치되고 지정된 고주파 대역(예: mmWave 대역)을 지원할 수 있는 RFIC, 및 상기 인쇄 회로 기판의 제 2 면(예: 윗 면 또는 측 면)에 또는 그에 인접하여 배치되고 상기 지정된 고주파 대역의 신호를 송신 또는 수신할 수 있는 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))을 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일실시예에 따르면, 명령 또는 데이터는 제 2 네트워크(999)에 연결된 서버(908)를 통해서 전자 장치(901)와 외부의 전자 장치(904)간에 송신 또는 수신될 수 있다. 외부의 전자 장치(902, 또는 904) 각각은 전자 장치(901)와 동일한 또는 다른 종류의 장치일 수 있다. 일실시예에 따르면, 전자 장치(901)에서 실행되는 동작들의 전부 또는 일부는 외부의 전자 장치들(902, 904, 또는 908) 중 하나 이상의 외부의 전자 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(901)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(901)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부의 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부의 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(901)로 전달할 수 있다. 전자 장치(901)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 모바일 에지 컴퓨팅(MEC: mobile edge computing), 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다. 전자 장치(901)는, 예를 들어, 분산 컴퓨팅 또는 모바일 에지 컴퓨팅을 이용하여 초저지연 서비스를 제공할 수 있다. 다른 실시예에 있어서, 외부의 전자 장치(904)는 IoT(internet of things) 기기를 포함할 수 있다. 서버(908)는 기계 학습 및/또는 신경망을 이용한 지능형 서버일 수 있다. 일실시예에 따르면, 외부의 전자 장치(904) 또는 서버(908)는 제 2 네트워크(999) 내에 포함될 수 있다. 전자 장치(901)는 5G 통신 기술 및 IoT 관련 기술을 기반으로 지능형 서비스(예: 스마트 홈, 스마트 시티, 스마트 카, 또는 헬스 케어)에 적용될 수 있다.
도 10는 다양한 실시예들에 따른, 디스플레이 모듈(960)의 블록도(1000)이다. 도 10를 참조하면, 디스플레이 모듈(960)은 디스플레이(1010), 및 이를 제어하기 위한 디스플레이 드라이버 IC(DDI)(1030)를 포함할 수 있다. DDI(1030)는 인터페이스 모듈(1031), 메모리(1033)(예: 버퍼 메모리), 이미지 처리 모듈(1035), 또는 맵핑 모듈(1037)을 포함할 수 있다. DDI(1030)은, 예를 들면, 영상 데이터, 또는 상기 영상 데이터를 제어하기 위한 명령에 대응하는 영상 제어 신호를 포함하는 영상 정보를 인터페이스 모듈(1031)을 통해 전자 장치 901의 다른 구성요소로부터 수신할 수 있다. 예를 들면, 일실시예에 따르면, 영상 정보는 프로세서(920)(예: 메인 프로세서(921)(예: 어플리케이션 프로세서) 또는 메인 프로세서(921)의 기능과 독립적으로 운영되는 보조 프로세서(923)(예: 그래픽 처리 장치)로부터 수신될 수 있다. DDI(1030)는 터치 회로(1050) 또는 센서 모듈(976) 등과 상기 인터페이스 모듈(1031)을 통하여 커뮤니케이션할 수 있다. 또한, DDI(1030)는 상기 수신된 영상 정보 중 적어도 일부를 메모리(1033)에, 예를 들면, 프레임 단위로 저장할 수 있다. 이미지 처리 모듈(1035)은, 예를 들면, 상기 영상 데이터의 적어도 일부를 상기 영상 데이터의 특성 또는 디스플레이(1010)의 특성에 적어도 기반하여 전처리 또는 후처리(예: 해상도, 밝기, 또는 크기 조정)를 수행할 수 있다. 맵핑 모듈(1037)은 이미지 처리 모듈(1035)를 통해 전처리 또는 후처리된 상기 영상 데이터에 대응하는 전압 값 또는 전류 값을 생성할 수 있다. 일실시예에 따르면, 전압 값 또는 전류 값의 생성은 예를 들면, 디스플레이(1010)의 픽셀들의 속성(예: 픽셀들의 배열(RGB stripe 또는 pentile 구조), 또는 서브 픽셀들 각각의 크기)에 적어도 일부 기반하여 수행될 수 있다. 디스플레이(1010)의 적어도 일부 픽셀들은, 예를 들면, 상기 전압 값 또는 전류 값에 적어도 일부 기반하여 구동됨으로써 상기 영상 데이터에 대응하는 시각적 정보(예: 텍스트, 이미지, 또는 아이콘)가 디스플레이(1010)를 통해 표시될 수 있다.
일실시예에 따르면, 디스플레이 모듈(960)은 터치 회로(1050)를 더 포함할 수 있다. 터치 회로(1050)는 터치 센서(1051) 및 이를 제어하기 위한 터치 센서 IC(1053)를 포함할 수 있다. 터치 센서 IC(1053)는, 예를 들면, 디스플레이(1010)의 특정 위치에 대한 터치 입력 또는 호버링 입력을 감지하기 위해 터치 센서(1051)를 제어할 수 있다. 예를 들면, 터치 센서 IC(1053)는 디스플레이(1010)의 특정 위치에 대한 신호(예: 전압, 광량, 저항, 또는 전하량)의 변화를 측정함으로써 터치 입력 또는 호버링 입력을 감지할 수 있다. 터치 센서 IC(1053)는 감지된 터치 입력 또는 호버링 입력에 관한 정보(예: 위치, 면적, 압력, 또는 시간)를 프로세서(920)에 제공할 수 있다. 일실시예에 따르면, 터치 회로(1050)의 적어도 일부(예: 터치 센서 IC(1053))는 디스플레이 드라이버 IC(1030), 또는 디스플레이(1010)의 일부로, 또는 디스플레이 모듈(960)의 외부에 배치된 다른 구성요소(예: 보조 프로세서(923))의 일부로 포함될 수 있다.
일실시예에 따르면, 디스플레이 모듈(960)은 센서 모듈(976)의 적어도 하나의 센서(예: 지문 센서, 홍채 센서, 압력 센서 또는 조도 센서), 또는 이에 대한 제어 회로를 더 포함할 수 있다. 이 경우, 상기 적어도 하나의 센서 또는 이에 대한 제어 회로는 디스플레이 모듈(960)의 일부(예: 디스플레이(1010) 또는 DDI(1030)) 또는 터치 회로(1050)의 일부에 임베디드될 수 있다. 예를 들면, 디스플레이 모듈(960)에 임베디드된 센서 모듈(976)이 생체 센서(예: 지문 센서)를 포함할 경우, 상기 생체 센서는 디스플레이(1010)의 일부 영역을 통해 터치 입력과 연관된 생체 정보(예: 지문 이미지)를 획득할 수 있다. 다른 예를 들면, 디스플레이 모듈(960)에 임베디드된 센서 모듈(976)이 압력 센서를 포함할 경우, 상기 압력 센서는 디스플레이(1010)의 일부 또는 전체 영역을 통해 터치 입력과 연관된 압력 정보를 획득할 수 있다. 일실시예에 따르면, 터치 센서(1051) 또는 센서 모듈(976)은 디스플레이(1010)의 픽셀 레이어의 픽셀들 사이에, 또는 상기 픽셀 레이어의 위에 또는 아래에 배치될 수 있다.
상술한 바와 같은, 전자 장치(100)는, 프로세서(110)와, 디스플레이 구동 회로(120) 및 디스플레이 패널(140)을 포함하는 디스플레이(115)를 포함할 수 있다. 일 실시예에 따르면, 상기 프로세서(110)는, 상기 디스플레이(115)의 슬립 아웃(sleep out) 상태를 위한 제1 명령을 상기 디스플레이 구동 회로(120)에게 제공하기 전, 상기 디스플레이 구동 회로(120)를 위한 적어도 하나의 타이밍을 상기 프로세서(110)를 위한 적어도 하나의 타이밍과 동기화하기 위해 상기 프로세서(110)로부터 상기 디스플레이 구동 회로(120)로의 펄스 신호의 주기적 송신들을 활성화하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서(110)는, 상기 프로세서(110)로부터 상기 디스플레이 구동 회로(120)로의 이미지 송신을 위해 이용가능한 상기 프로세서(110)를 위한 발광 동기 신호의 타이밍을 상기 주기적 송신들을 이용하여 상기 디스플레이 구동 회로(120)에게 알리는 것에 기반하여, 상기 디스플레이(115)의 디스플레이 온(display on) 상태를 위한 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 표시를 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 블랙 이미지가 상기 실행의 종료 후 상기 디스플레이 패널(140) 상에서 유지되는 동안, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호를 연장하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 블랙 이미지가 상기 디스플레이 패널(140) 상에서 유지되는 동안, 상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 프로세서(110)로부터 송신된 이미지를 수신하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 이미지에 응답하여, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호를 획득하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 이미지에 응답하여 획득된 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 블랙 이미지의 상기 표시를 위한 제1 재생율은, 상기 이미지의 상기 표시를 위한 제2 재생율과 다를 수 있다.
일 실시예에 따르면, 상기 블랙 이미지의 상기 표시를 위한 제1 재생율은, 상기 블랙 이미지가 표시되기 전, 상기 프로세서(110) 및 상기 디스플레이 구동 회로(120) 각각 내에서 미리 정의될 수 있다. 일 실시예에 따르면, 상기 이미지의 상기 표시를 위한 제2 재생율은, 상기 프로세서(110) 및 상기 디스플레이 구동 회로(120) 중 상기 프로세서(110)에 의해 식별될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 제1 표시를 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 상기 제1 표시 후 유지되는 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 상기 블랙 이미지의 적어도 하나의 제2 표시를 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 제3 표시가 상기 블랙 이미지의 상기 적어도 하나의 제2 표시의 상기 실행의 종료 후 실행되기 전, 상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 프로세서(110)로부터 송신된 이미지를 수신하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 적어도 하나의 제2 표시 후 유지되는 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 블랙 이미지의 상기 제1 표시를 위한 제1 재생율은, 상기 블랙 이미지의 상기 적어도 하나의 제2 표시를 위한 제2 재생율과 동일할 수 있다. 일 실시예에 따르면, 상기 제2 재생율은, 상기 이미지의 상기 표시를 위한 제3 재생율과 동일할 수 있다.
일 실시예에 따르면, 상기 제1 재생율, 상기 제2 재생율, 및 상기 제3 재생율 각각은, 상기 블랙 이미지가 표시되기 전, 상기 프로세서(110) 및 상기 디스플레이 구동 회로(120) 각각 내에서 미리 정의될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 표시를 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 실행의 종료에 응답하여, 상기 디스플레이 구동 회로(120)로부터 상기 프로세서(110)에게 제공되는 신호의 상태를 상기 이미지 송신을 비활성화함을 나타내는 제2 상태로부터 상기 이미지 송신을 활성화함을 나타내는 제1 상태로 변경하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 블랙 이미지가 상기 실행의 종료 후 상기 디스플레이 패널(140) 상에서 유지되는 동안, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호를 연장하고, 상기 신호의 상기 상태를 상기 제1 상태로 유지하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 블랙 이미지가 상기 디스플레이 패널(140) 상에서 유지되는 동안, 상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호 및 상기 제2 상태로부터 변경된 상기 제1 상태 내의 상기 신호에 기반하여 상기 프로세서(110)로부터 송신된 이미지를 수신하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 이미지에 응답하여, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호를 획득하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 이미지에 응답하여 획득된 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 프로세서(110)로부터 송신된 상기 이미지에 응답하여, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 적어도 하나의 표시를 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 적어도 하나의 표시 동안 유지되는 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여 상기 적어도 하나의 표시 다음의 상기 블랙 이미지의 표시의 실행을 개시하기 전, 상기 프로세서(110)에게 상기 이미지 송신의 타이밍을 나타내는 신호를 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호 및 상기 신호에 기반하여 상기 프로세서(110)로부터 송신된 이미지를 수신하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 적어도 하나의 표시의 상기 실행 후 유지되는 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 블랙 이미지의 상기 적어도 하나의 표시를 위한 제1 재생율은, 상기 이미지의 상기 표시를 위한 제2 재생율과 동일할 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 표시를 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 상기 표시가 실행되거나 상기 블랙 이미지가 상기 디스플레이 패널(140) 상에서 유지되는 동안, 상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 프로세서(110)로부터 송신된 블랙 이미지를 수신하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 상기 수신의 종료에 응답하여, 상기 디스플레이 구동 회로(120)로부터 상기 프로세서(110)에게 제공되는 신호의 상태를 상기 이미지 송신을 비활성화함을 나타내는 제2 상태로부터 상기 이미지 송신을 활성화함을 나타내는 제1 상태로 변경하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 제2 상태로부터 변경된 상기 제1 상태 내의 상기 신호 및 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 프로세서(110)로부터 송신된, 상기 블랙 이미지 다음의 이미지를 수신하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 이미지에 응답하여 획득된 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 프로세서(110)로부터 송신된 상기 이미지에 응답하여, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 상기 표시의 상기 실행 전, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서(110)는, 상기 블랙 이미지의 상기 표시의 상기 실행 전 상기 제1 상태로부터 변경된 상기 제2 상태 내의 상기 신호와 독립적으로, 상기 블랙 이미지의 상기 표시가 실행되는 동안 상기 블랙 이미지를 상기 디스플레이 구동 회로(120)에게 송신하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 프로세서(110)는, 상기 블랙 이미지를 상기 디스플레이 구동 회로(120)에게 송신하는 것에 응답하여, 상기 신호의 상기 상태를 식별하는 것을 개시하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호는, 상기 블랙 이미지의 상기 표시와 상기 이미지의 상기 표시 사이에서 연장될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호는, 상기 프로세서(110)로부터 수신되는 상기 블랙 이미지에 응답하여 획득될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 적어도 하나의 표시를 실행하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 적어도 하나의 상기 표시가 실행되는 동안, 상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 프로세서(110)로부터 송신된 블랙 이미지를 수신하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 블랙 이미지의 상기 수신의 종료에 응답하여, 상기 이미지 송신의 타이밍을 나타내는 신호를 상기 프로세서(110)에게 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 신호 및 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 프로세서(110)로부터 송신된, 상기 블랙 이미지 다음의 이미지를 수신하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 이미지의 상기 수신의 종료에 응답하여, 상기 신호를 상기 프로세서(110)에게 제공하도록, 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서(110)는, 상기 블랙 이미지의 상기 송신에 응답하여, 상기 신호를 식별하는 것을 개시하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로(120)는, 상기 프로세서(110)로부터 송신된 상기 블랙 이미지에 응답하여, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호를 획득하도록, 구성될 수 있다. 일 실시예에 따르면, 상기 신호는, 상기 프로세서(110)로부터 송신된 상기 블랙 이미지에 응답하여 획득된 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여 상기 디스플레이 구동 회로(120)에게 제공될 수 있다.
일 실시예에 따르면, 상기 프로세서(110)는, 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여, 상기 디스플레이(115)의 슬립 인 상태를 위한 제3 명령을 상기 디스플레이 구동 회로(120)에게 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서(110)는, 상기 제3 명령을 제공하는 것에 응답하여 시작된 타이머가 만료하는지 여부를 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서(110)는, 상기 타이머의 만료 전, 상기 주기적 송신들을 유지하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서(110)는, 상기 타이머의 상기 만료 후 상기 주기적 송신들을 중단하도록, 구성될 수 있다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치(예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", "A 또는 B 중 적어도 하나", "A, B 또는 C", "A, B 및 C 중 적어도 하나", 및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서의 다양한 실시예들에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로와 같은 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일실시예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시예들은 기기(machine)(예: 전자 장치(901)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(936) 또는 외장 메모리(938))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(940))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(901))의 프로세서(예: 프로세서(920))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, '비일시적'은 저장 매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장 매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일실시예에 따르면, 본 문서에 개시된 다양한 실시예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory(CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어™)를 통해 또는 두 개의 사용자 장치들(예: 스마트 폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있으며, 복수의 개체 중 일부는 다른 구성요소에 분리 배치될 수도 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.

Claims (15)

  1. 전자 장치(100)에 있어서,
    프로세서(110); 및
    디스플레이 구동 회로(120) 및 디스플레이 패널(140)을 포함하는 디스플레이(115)를 포함하고,
    상기 프로세서(110)는,
    상기 디스플레이(115)의 슬립 아웃(sleep out) 상태를 위한 제1 명령을 상기 디스플레이 구동 회로(120)에게 제공하기 전, 상기 디스플레이 구동 회로(120)를 위한 적어도 하나의 타이밍을 상기 프로세서(110)를 위한 적어도 하나의 타이밍과 동기화하기 위해 상기 프로세서(110)로부터 상기 디스플레이 구동 회로(120)로의 펄스 신호의 주기적 송신들을 활성화하고,
    상기 프로세서(110)로부터 상기 디스플레이 구동 회로(120)로의 이미지 송신을 위해 이용가능한 상기 프로세서(110)를 위한 발광 동기 신호의 타이밍을 상기 주기적 송신들을 이용하여 상기 디스플레이 구동 회로(120)에게 알리는 것에 기반하여, 상기 디스플레이(115)의 디스플레이 온(display on) 상태를 위한 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공하도록, 구성되는,
    전자 장치.
  2. 청구항 1에 있어서, 상기 디스플레이 구동 회로(120)는,
    상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 표시를 실행하고,
    상기 블랙 이미지가 상기 실행의 종료 후 상기 디스플레이 패널(140) 상에서 유지되는 동안, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호를 연장하고,
    상기 블랙 이미지가 상기 디스플레이 패널(140) 상에서 유지되는 동안, 상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 프로세서(110)로부터 송신된 이미지를 수신하고,
    상기 이미지에 응답하여, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호를 획득하고,
    상기 이미지에 응답하여 획득된 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성되는,
    전자 장치.
  3. 청구항 2에 있어서, 상기 블랙 이미지의 상기 표시를 위한 제1 재생율은,
    상기 이미지의 상기 표시를 위한 제2 재생율과 다른,
    전자 장치.
  4. 청구항 2에 있어서, 상기 블랙 이미지의 상기 표시를 위한 제1 재생율은,
    상기 블랙 이미지가 표시되기 전, 상기 프로세서(110) 및 상기 디스플레이 구동 회로(120) 각각 내에서 미리 정의되고,
    상기 이미지의 상기 표시를 위한 제2 재생율은,
    상기 프로세서(110) 및 상기 디스플레이 구동 회로(120) 중 상기 프로세서(110)에 의해 식별되는,
    전자 장치.
  5. 청구항 1에 있어서, 상기 디스플레이 구동 회로(120)는,
    상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 제1 표시를 실행하고,
    상기 블랙 이미지의 상기 제1 표시 후 유지되는 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 상기 블랙 이미지의 적어도 하나의 제2 표시를 실행하고,
    상기 블랙 이미지의 제3 표시가 상기 블랙 이미지의 상기 적어도 하나의 제2 표시의 상기 실행의 종료 후 실행되기 전, 상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 프로세서(110)로부터 송신된 이미지를 수신하고,
    상기 적어도 하나의 제2 표시 후 유지되는 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성되는,
    전자 장치.
  6. 청구항 5에 있어서, 상기 블랙 이미지의 상기 제1 표시를 위한 제1 재생율은,
    상기 블랙 이미지의 상기 적어도 하나의 제2 표시를 위한 제2 재생율과 동일하고,
    상기 제2 재생율은,
    상기 이미지의 상기 표시를 위한 제3 재생율과 동일한,
    전자 장치.
  7. 청구항 5에 있어서, 상기 제1 재생율, 상기 제2 재생율, 및 상기 제3 재생율 각각은,
    상기 블랙 이미지가 표시되기 전, 상기 프로세서(110) 및 상기 디스플레이 구동 회로(120) 각각 내에서 미리 정의되는,
    전자 장치.
  8. 청구항 1에 있어서, 상기 디스플레이 구동 회로(120)는,
    상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 표시를 실행하고,
    상기 실행의 종료에 응답하여, 상기 디스플레이 구동 회로(120)로부터 상기 프로세서(110)에게 제공되는 신호의 상태를 상기 이미지 송신을 비활성화함을 나타내는 제2 상태로부터 상기 이미지 송신을 활성화함을 나타내는 제1 상태로 변경하고,
    상기 블랙 이미지가 상기 실행의 종료 후 상기 디스플레이 패널(140) 상에서 유지되는 동안, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호를 연장하고, 상기 신호의 상기 상태를 상기 제1 상태로 유지하고,
    상기 블랙 이미지가 상기 디스플레이 패널(140) 상에서 유지되는 동안, 상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호 및 상기 제2 상태로부터 변경된 상기 제1 상태 내의 상기 신호에 기반하여 상기 프로세서(110)로부터 송신된 이미지를 수신하고,
    상기 이미지에 응답하여, 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호를 획득하고,
    상기 이미지에 응답하여 획득된 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성되는,
    전자 장치.
  9. 청구항 8에 있어서, 상기 디스플레이 구동 회로(120)는,
    상기 프로세서(110)로부터 송신된 상기 이미지에 응답하여, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 더 구성되는,
    전자 장치.
  10. 청구항 1에 있어서, 상기 디스플레이 구동 회로(120)는,
    상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 적어도 하나의 표시를 실행하고,
    상기 적어도 하나의 표시 동안 유지되는 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여 상기 적어도 하나의 표시 다음의 상기 블랙 이미지의 표시의 실행을 개시하기 전, 상기 프로세서(110)에게 상기 이미지 송신의 타이밍을 나타내는 신호를 제공하고,
    상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호 및 상기 신호에 기반하여 상기 프로세서(110)로부터 송신된 이미지를 수신하고,
    상기 적어도 하나의 표시의 상기 실행 후 유지되는 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성되는,
    전자 장치.
  11. 청구항 10에 있어서, 상기 블랙 이미지의 상기 적어도 하나의 표시를 위한 제1 재생율은,
    상기 이미지의 상기 표시를 위한 제2 재생율과 동일한,
    전자 장치.
  12. 청구항 1에 있어서, 상기 디스플레이 구동 회로(120)는,
    상기 주기적 송신들에 기반하여 상기 디스플레이 구동 회로(120)에게 알려진 상기 타이밍에 따라 획득된 상기 디스플레이 구동 회로(120)를 위한 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서의 블랙 이미지의 표시를 실행하고,
    상기 블랙 이미지의 상기 표시가 실행되거나 상기 블랙 이미지가 상기 디스플레이 패널(140) 상에서 유지되는 동안, 상기 제2 명령을 상기 디스플레이 구동 회로(120)에게 제공한 후 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 프로세서(110)로부터 송신된 블랙 이미지를 수신하고,
    상기 블랙 이미지의 상기 수신의 종료에 응답하여, 상기 디스플레이 구동 회로(120)로부터 상기 프로세서(110)에게 제공되는 신호의 상태를 상기 이미지 송신을 비활성화함을 나타내는 제2 상태로부터 상기 이미지 송신을 활성화함을 나타내는 제1 상태로 변경하고,
    상기 제2 상태로부터 변경된 상기 제1 상태 내의 상기 신호 및 상기 프로세서(110)를 위한 상기 발광 동기 신호에 기반하여 상기 프로세서(110)로부터 송신된, 상기 블랙 이미지 다음의 이미지를 수신하고,
    상기 이미지에 응답하여 획득된 상기 디스플레이 구동 회로(120)를 위한 상기 수직 동기 신호에 기반하여, 상기 디스플레이 패널(140) 상에서 상기 이미지를 표시하도록, 구성되는,
    전자 장치.
  13. 청구항 12에 있어서, 상기 디스플레이 구동 회로(120)는,
    상기 프로세서(110)로부터 송신된 상기 이미지에 응답하여, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 더 구성되는,
    전자 장치.
  14. 청구항 12에 있어서, 상기 디스플레이 구동 회로(120)는,
    상기 블랙 이미지의 상기 표시의 상기 실행 전, 상기 신호의 상기 상태를 상기 제1 상태로부터 상기 제2 상태로 변경하도록, 더 구성되고,
    상기 프로세서(110)는,
    상기 블랙 이미지의 상기 표시의 상기 실행 전 상기 제1 상태로부터 변경된 상기 제2 상태 내의 상기 신호와 독립적으로, 상기 블랙 이미지의 상기 표시가 실행되는 동안 상기 블랙 이미지를 상기 디스플레이 구동 회로(120)에게 송신하도록, 더 구성되는,
    전자 장치.
  15. 청구항 14에 있어서, 상기 프로세서(110)는,
    상기 블랙 이미지를 상기 디스플레이 구동 회로(120)에게 송신하는 것에 응답하여, 상기 신호의 상기 상태를 식별하는 것을 개시하도록, 더 구성되는,
    전자 장치.
PCT/KR2023/015149 2022-09-30 2023-09-27 디스플레이 패널 상의 최초 이미지의 표시를 위한 전자 장치 및 방법 WO2024072171A1 (ko)

Applications Claiming Priority (26)

Application Number Priority Date Filing Date Title
KR20220125365 2022-09-30
KR10-2022-0125365 2022-09-30
KR1020230001471A KR20240045961A (ko) 2022-09-30 2023-01-04 이미지를 적응적으로 저장하는 디스플레이 구동 회로를 포함하는 전자 장치
KR10-2023-0001471 2023-01-04
KR10-2023-0004350 2023-01-11
KR20230004347 2023-01-11
KR10-2023-0004347 2023-01-11
KR20230004350 2023-01-11
KR20230013290 2023-01-31
KR10-2023-0013290 2023-01-31
KR10-2023-0016868 2023-02-08
KR20230016868 2023-02-08
KR20230026369 2023-02-27
KR10-2023-0026369 2023-02-27
KR10-2023-0026723 2023-02-28
KR1020230026723A KR20240112160A (ko) 2023-01-11 2023-02-28 프로세서로부터 디스플레이로의 펄스 신호를 제어하는 전자 장치
KR10-2023-0035417 2023-03-17
KR1020230035417A KR20240112164A (ko) 2023-01-11 2023-03-17 프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법
KR10-2023-0041991 2023-03-30
KR20230041991 2023-03-30
PCT/KR2023/014711 WO2024071930A1 (ko) 2022-09-30 2023-09-25 이미지를 적응적으로 저장하는 디스플레이 구동 회로를 포함하는 전자 장치
KRPCT/KR2023/014711 2023-09-25
KRPCT/KR2023/014940 2023-09-26
PCT/KR2023/014940 WO2024072056A1 (ko) 2022-09-30 2023-09-26 프로세서로부터 디스플레이로의 펄스 신호를 제어하는 전자 장치
PCT/KR2023/014939 WO2024072055A1 (ko) 2022-09-30 2023-09-26 프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법
KRPCT/KR2023/014939 2023-09-26

Publications (1)

Publication Number Publication Date
WO2024072171A1 true WO2024072171A1 (ko) 2024-04-04

Family

ID=90478775

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2023/015149 WO2024072171A1 (ko) 2022-09-30 2023-09-27 디스플레이 패널 상의 최초 이미지의 표시를 위한 전자 장치 및 방법

Country Status (1)

Country Link
WO (1) WO2024072171A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150123963A1 (en) * 2013-11-01 2015-05-07 Novatek Microelectronics Corp. Display driving device and method for driving display
KR20150078981A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 평판 표시 장치 및 그의 구동 방법
KR20160036753A (ko) * 2014-09-25 2016-04-05 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR20160082878A (ko) * 2014-12-29 2016-07-11 엘지디스플레이 주식회사 터치 센서를 갖는 표시장치와 이의 구동 방법
KR20210158458A (ko) * 2020-06-23 2021-12-31 삼성디스플레이 주식회사 표시 장치 및 이를 포함하는 영상 표시 시스템

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150123963A1 (en) * 2013-11-01 2015-05-07 Novatek Microelectronics Corp. Display driving device and method for driving display
KR20150078981A (ko) * 2013-12-31 2015-07-08 엘지디스플레이 주식회사 평판 표시 장치 및 그의 구동 방법
KR20160036753A (ko) * 2014-09-25 2016-04-05 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR20160082878A (ko) * 2014-12-29 2016-07-11 엘지디스플레이 주식회사 터치 센서를 갖는 표시장치와 이의 구동 방법
KR20210158458A (ko) * 2020-06-23 2021-12-31 삼성디스플레이 주식회사 표시 장치 및 이를 포함하는 영상 표시 시스템

Similar Documents

Publication Publication Date Title
WO2021162436A1 (en) Electronic device including display and method for operating the same
WO2022010116A1 (ko) 디스플레이 화면 재생률 제어 방법 및 장치
WO2019124912A1 (en) Electronic device and method for controlling output timing of signal corresponding to state in which content can be received based on display location of content displayed on display
WO2022030757A1 (ko) 화면의 부분 영역을 빠르게 업데이트하는 전자 장치 및 방법
WO2022030996A1 (ko) 디스플레이를 포함하는 전자 장치 및 그의 동작 방법
WO2022098125A1 (en) Electronic device and screen control method thereof
WO2022158887A1 (ko) 디스플레이의 복수의 표시 영역들을 서로 다른 구동 주파수로 구동하는 전자 장치
WO2023008854A1 (ko) 디스플레이 내장형 광학 센서를 포함하는 전자 장치
WO2024072171A1 (ko) 디스플레이 패널 상의 최초 이미지의 표시를 위한 전자 장치 및 방법
WO2024072055A1 (ko) 프로세서에게 제공되는 신호를 제어하는 전자 장치 및 방법
WO2024072173A1 (ko) 모드의 변경을 위한 디스플레이를 포함하는 전자 장치 및 방법
WO2024072176A1 (ko) 재생율에 기반하여 이미지 송신을 변경하는 전자 장치
WO2024085642A1 (ko) 디스플레이를 포함하는 전자 장치 및 이의 동작 방법
WO2024112005A1 (ko) 디스플레이를 포함하는 전자 장치 및 이의 동작 방법
WO2024071930A1 (ko) 이미지를 적응적으로 저장하는 디스플레이 구동 회로를 포함하는 전자 장치
WO2024071932A1 (ko) 디스플레이 구동 회로로의 송신을 위한 전자 장치 및 방법
WO2024072177A1 (ko) 디스플레이로의 명령을 제어하는 전자 장치 및 방법
WO2024158207A1 (ko) 윈도우의 상태를 전환하는 전자 장치 및 그의 동작 방법
WO2022191584A1 (ko) 전자 장치 및 이의 동작 방법
WO2022270726A1 (ko) 표시 영역 내의 잔상을 감소시키기 위한 전자 장치, 방법, 및 컴퓨터 판독가능 저장 매체
WO2024029686A1 (ko) 재생율을 변경하는 전자 장치 및 방법
WO2024034810A1 (ko) 다중 윈도우들을 위한 입력을 처리하는 전자 장치
WO2023210991A1 (ko) 비디오 모드에서 디스플레이 스케일러 구동 방법 및 상기 방법을 이용한 전자 장치
WO2024111901A1 (ko) 복수의 디스플레이 패널을 포함하는 헤드 마운트 장치 및 그의 동작 방법
WO2024154934A1 (ko) 디스플레이 패널과 연결된 회로를 변경하기 위한 전자 장치 및 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 23873278

Country of ref document: EP

Kind code of ref document: A1