WO2024096317A1 - 디스플레이에게 전력을 제공하기 위한 전자 장치 - Google Patents

디스플레이에게 전력을 제공하기 위한 전자 장치 Download PDF

Info

Publication number
WO2024096317A1
WO2024096317A1 PCT/KR2023/014325 KR2023014325W WO2024096317A1 WO 2024096317 A1 WO2024096317 A1 WO 2024096317A1 KR 2023014325 W KR2023014325 W KR 2023014325W WO 2024096317 A1 WO2024096317 A1 WO 2024096317A1
Authority
WO
WIPO (PCT)
Prior art keywords
pad
signal
circuit
regulator
display
Prior art date
Application number
PCT/KR2023/014325
Other languages
English (en)
French (fr)
Inventor
박현준
이경순
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020230017076A external-priority patent/KR20240062069A/ko
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Publication of WO2024096317A1 publication Critical patent/WO2024096317A1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage

Definitions

  • An electronic device may include a display panel.
  • the electronic device may include a display driving circuit operably or operatively coupled to the display panel.
  • the display driving circuit may display an image obtained from a processor of the electronic device on the display panel.
  • the electronic device may include a processor.
  • the electronic device includes a display panel, at least one circuit configured to process an image obtained from the processor for display on the display panel, a first pad connected to an input node of the at least one circuit, and an input node. It may include a display, including a display driving circuit including a second pad connected to and a capacitor connected to the input node through the first pad.
  • the electronic device may include a power management integrated circuit (PMIC) including a third pad, a fourth pad, and a power supply circuit respectively connected to the third pad and the fourth pad.
  • the PMIC may be configured to provide a first DC (direct current) signal to the at least one circuit through a first path between the first pad and the third pad, using the power supply circuit. there is.
  • the PMIC may be configured to identify the voltage value of the first DC signal at the input node through a second path between the second pad and the fourth pad, using the power supply circuit. .
  • the PMIC may be configured to provide a second DC signal obtained based on the voltage value to the at least one circuit through the first path, using the power supply circuit.
  • Figure 1 shows an example of providing power to a display driving circuit from a power management integrated circuit (PMIC).
  • PMIC power management integrated circuit
  • FIG. 2 shows a first power supply circuit providing a DC signal for at least one first circuit in the display driving circuit and a second power supply providing another DC signal for each of the second and third circuits in the display driving circuit.
  • FIG. 3 shows a first power supply circuit providing a DC signal for each of at least one first circuit and a second circuit in the display driving circuit and a second power supply providing another DC signal for a third circuit in the display driving circuit;
  • FIG. 4 and 5 show a PMIC that adaptively provides a DC signal or another DC signal for at least one first circuit and a second circuit in the display driving circuit depending on the type of command provided to the display driving circuit from a processor.
  • a simplified block diagram of an example electronic device including:
  • FIG. 6 shows a chart illustrating an example method of identifying instructions provided from a processor to a display driving circuit.
  • Figure 7 shows a chart showing the power consumed by providing a DC signal using the first power supply circuit within the PMIC.
  • Figure 8 is a block diagram of an electronic device in a network environment, according to various embodiments.
  • FIG. 9 is a block diagram of a display module, according to various embodiments.
  • Figure 1 shows an example of providing power to a display driving circuit from a power management integrated circuit (PMIC).
  • PMIC power management integrated circuit
  • the PMIC 110 may be used to provide the display 160 with power obtained from a battery (eg, a rechargeable battery) directly or indirectly connected to the PMIC 110.
  • the PMIC 110 may include a first power supply circuit 111 and a second power supply circuit 112.
  • Display 160 may be used to display an image based on the power obtained from PMIC 110.
  • the display 160 may include a display driving circuit 170 and a display panel 190.
  • the display driving circuit 170 may be used to display an image obtained from a processor (not shown in FIG. 1) on the display panel 190.
  • the display driving circuit 170 includes at least one first circuit 171 configured to process the image, a second circuit 172 configured to at least temporarily store the image, and a display driving circuit ( 170) may include a third circuit 173 configured to provide power to the pads (eg, the first pad 191, the second pad 192, and the third pad 193).
  • at least one first circuit 171 may include one or more digital logic circuits for processing the image. However, it is not limited to this.
  • the display driving circuit 170 includes a first regulator 181 for changing the voltage value of the DC signal provided from the PMIC 110 to a voltage value for at least one first circuit 171. can do.
  • the display driving circuit 170 may include a second regulator 182 for changing the voltage value of the DC signal provided from the PMIC 110 to a voltage value for the second circuit 172. .
  • the first power supply circuit 111 transmits a DC signal 131 having a first voltage value (e.g., about 1.8 (V) (voltage)) to the first pad 191 and the fourth pad 124. ) can be provided to the first regulator 181 through the first path 141 between them.
  • the DC signal 131 is obtained within the first power supply circuit 111 based on the voltage value obtained through the second path 142 between the node 149 and the fifth pad 125. and can be provided from the first power supply circuit 111 to the first regulator 181 through the first path 141.
  • the DC signal 131 input to the first regulator 181 is converted into a DC signal 132 having a second voltage value (e.g., about 1.0 (V)) lower than the first voltage value. It may be changed or adjusted.
  • the DC signal 132 output from the first regulator 181 connects the input node 184 of at least one first circuit 171 connected to the second pad 192 connected to the capacitor 183. It may be provided to at least one first circuit 171 through.
  • a DC signal 132 is adjusted (or fine tuned) to have a voltage value suitable for at least one first circuit 171 at input node 184 through capacitor 183. ) may be provided to at least one first circuit 171.
  • at least one first circuit 171 may process the image based on the voltage value.
  • the first power supply circuit 111 may provide the DC signal 131 having the first voltage value to the second regulator 182 through the first path 141.
  • the DC signal 131 input to the second regulator 182 may be converted, changed, or adjusted into a DC signal 132 having the second voltage value lower than the first voltage value.
  • the DC signal 132 output from the second regulator 182 is provided to the second circuit 172 through the input node of the second circuit 172 connected to the pad connected to the capacitor. You can.
  • a DC signal 132 adjusted to have a voltage value suitable for the second circuit 172 at the input node of the second circuit 172 through the capacitor may be output to the second circuit 172.
  • the second circuit 172 may at least temporarily store the image based on the voltage value.
  • the second power supply circuit 112 transmits the DC signal 133 having the first voltage value through the third path 143 between the third pad 193 and the sixth pad 126. It can be provided to the third circuit 173.
  • the third circuit 173 connects the pads (e.g., the first pad 191, the second pad 192, and the third pad) in the display driving circuit 170 based on the first voltage value. Power can be provided to the pad 193).
  • connectors 161 for the first path 141 and the third path 143 may be included in the electronic device illustrated in FIG. 1 for connection between the PMIC 110 and the display 160. .
  • each of the at least one first circuit 171 and the second circuit 172 operates based on a voltage value (e.g., about 1.0 (V)) provided through the DC signal 132.
  • the first power supply circuit 121 provides feedback ( Example: Because the voltage value at the node 149) is obtained, the first power supply circuit 121 drives the display using the DC signal 131 having the first voltage value through the first path 141. It can be provided to the circuit 170. For example, additional power consumption may occur on the first path 141 by the difference between the first voltage value and the voltage value provided to the at least one first circuit 171 through DC signal 132. .
  • the electronic device to be illustrated below may include a PMIC including a power supply circuit that provides a DC signal with the second voltage value to the display driving circuit.
  • the DC signal is obtained in the power supply circuit, based on a voltage value at the node identified through a path from the node in the display driving circuit, and from the power supply circuit to the display driving circuit. can be provided to
  • the electronic device can reduce power consumed to change the first voltage value to the second voltage value.
  • the electronic device may operate the display driving circuit. Power consumption can be reduced by providing power from the PMIC.
  • the electronic device may be illustrated through FIGS. 2 to 5 .
  • FIG. 2 shows a first power supply circuit providing a DC signal for at least one first circuit in the display driving circuit and a second power supply providing another DC signal for each of the second and third circuits in the display driving circuit.
  • the electronic device 200 may include a processor 205, a PMIC 210, and a display 260.
  • the processor 205 and the PMIC 210 are attached to a printed circuit board (PCB) 201 (e.g., the main PCB), and the display 260 is connected to the PMIC 210 through the connector 202. ) can be connected to.
  • PCB printed circuit board
  • the processor 205 may be used to acquire an image and provide the acquired image to the display driving circuit 270.
  • the image may be provided from the processor 205 to the display driving circuit 270 through the interface 215.
  • the interface 215 may be connected to the pad 216 in the display driving circuit 270.
  • the interface 215 may include a high speed serial interface (HSSI), such as a mobile industry processor interface (MIPI).
  • HSSI high speed serial interface
  • MIPI mobile industry processor interface
  • the interface 215 may be a mobile display digital interface (MDDI), a compact display port (CDP), a serial peripheral interface (SPI), an inter integrated circuit (I2C), or an improved inter integrated circuit (I3C). May contain interfaces.
  • the processor 205 may include at least a portion of the processor 820 of FIG. 8.
  • the PMIC 210 may be used to provide the display 260 with power obtained from a battery (eg, a rechargeable battery) connected directly or indirectly to the PMIC 210.
  • a battery eg, a rechargeable battery
  • display 260 may be used to display an image based on the power obtained from PMIC 210.
  • the display 260 may include a display driving circuit 270 and a display panel 290.
  • the display driving circuit 270 may be used to display an image obtained from the processor 205 on the display panel 290.
  • the display driving circuit 270 may include at least a portion of the DDI 930 of FIG. 9, and the display panel 290 may include at least a portion of the display 910 of FIG. 9.
  • the display driving circuit 270 includes at least one first circuit 271 configured to process the image, a second circuit 272 configured to at least temporarily store the image (e.g., graphic random access memory (GRAM) access memory), and pads in the display driving circuit 270 (e.g., first pad 291, second pad 292, fifth pad 295, seventh pad 297, eighth pad ( 298), and a third circuit 273 configured to provide power to a plurality of pads including a ninth pad 299).
  • GRAM graphic random access memory
  • the display driving circuit 270 may include a first regulator 281 (e.g., a low dropout (LDO) regulator) and a second regulator 282 (e.g., a low dropout (LDO) regulator). .
  • a first regulator 281 e.g., a low dropout (LDO) regulator
  • a second regulator 282 e.g., a low dropout (LDO) regulator
  • the first regulator 281 may be excluded from the display driving circuit 270.
  • the display driving circuit 270 includes a first pad 291 connected to the input node 284 of at least one first circuit 271, and a second pad 292 connected to the input node 284. It can be included.
  • the input node 284 may be connected to the capacitor 283 in the display 260 through the first pad 291. However, it is not limited to this.
  • the input node 284 may be connected to the capacitor 283 through another pad that is distinct from the first pad 291.
  • capacitor 283 may be located outside of display 260.
  • the PMIC 210 includes a third pad 223, a fourth pad 224, and a first power supply circuit 211 connected to the third pad 223 and the fourth pad 224, respectively. may include.
  • the PMIC 210 provides a first DC signal 231 to at least one first circuit 271 through a first path 241 between the first pad 291 and the third pad 223. Can be provided using the first power supply circuit 211.
  • the PMIC 210 may determine the voltage value of the first DC signal 231 at the input node 284 via the second path 242 between the second pad 292 and the fourth pad 224. can be identified using the first power supply circuit 211.
  • PMIC 210 may, via first path 241, send at least one first circuit 271 based on the voltage value of first DC signal 231 at input node 284.
  • the obtained second DC signal 232 can be provided using the first power supply circuit 211.
  • a second DC signal 232 is adjusted (or fine-tuned) to have a voltage value suitable for the at least one first circuit 271 at the input node 284 through the capacitor 283. , may be provided to at least one first circuit 271.
  • at least one first circuit 271 may process the image based on the voltage value.
  • the voltage value (e.g., about 1.0 (V)) of each of the first DC signal 231 and the second DC signal 232 is the first voltage value (e.g., about 1.8 (V)) of the DC signal 131 of FIG. 1. It may be lower than V)).
  • the first DC signal 232 is transmitted through the first path 241.
  • the power consumed by providing the first DC signal 231 and the second DC signal 232 may be less than the power consumed by providing the DC signal 131 via the first path 141. .
  • the display driving circuit 270 is Unlike the display driving circuit 170 of 1, at least one first circuit 271 can be used to bypass the use of the first regulator 281 to process the image.
  • the display driving circuit 270 can reduce power consumption due to use of the first regulator 281.
  • the electronic device 200 unlike the electronic device shown in FIG. 1, has a second path 242 for measuring the voltage value at the input node 284 located within the display driving circuit 270. By including, power consumed while displaying an image through the display 260 can be reduced.
  • the electronic device 200 is attached to the PCB 201 (or flexible printed circuit board (FPCB)) and connected to the first pad 291 for the first path 241. It may include a connector 202 including a pin and another pin connected to a second pad 292 for a second path 242 .
  • the connector 202 may further include a pin for the third path 243 and a pin for the fourth path 244 (and/or a pin for the fifth path 245).
  • the electronic device 200 may further include another FPCB for connection to the connector 202.
  • the PCB 201 includes a plurality of first signal lines between a first pad 291 and the pin and a second signal line between the second pad 292 and the other pin. It may include signal lines.
  • the first signal line is electrically separated from the first signal line and other signal lines among the plurality of signal lines
  • the second signal line is electrically separated from the first signal line among the plurality of signal lines. It may be electrically separated from the second signal line and other signal lines.
  • each of the first signal line and the second signal line is connected to the plurality of signal lines. It can be electrically isolated from other signal lines.
  • a layer can be connected to the ground. However, it is not limited to this.
  • the second regulator 282 in the display driving circuit 270 may include a terminal 263 connected to the input node 286 of the second circuit 272.
  • the display driving circuit 270 may include a fifth pad 295 connected to another terminal 264 of the second regulator 282.
  • the display driving circuit 270 may include a seventh pad 297 connected to the input node 286.
  • the seventh pad 297 may be connected to the capacitor 285.
  • the display driving circuit 270 may include an eighth pad 298 connected to another terminal 264.
  • the PMIC 210 includes a second power supply circuit 212, a sixth pad 226 connected to the second power supply circuit 212, and a tenth pad connected to the second power supply circuit 212. It may include (230).
  • the PMIC 210 sends a third DC signal 233 to the second regulator 282 through a third path 243 between the fifth pad 295 and the sixth pad 226, It can be provided using the second power supply circuit 212.
  • the PMIC 210 determines the voltage value of the third DC signal 233 at the node 287 through the fourth path 244 between the eighth pad 298 and the tenth pad 230. , can be identified using the second power supply circuit 212.
  • PMIC 210 may provide a fourth regulator 282 via third path 243 with a fourth voltage value obtained based on the voltage value of third DC signal 233 at node 287.
  • the DC signal 234 can be provided using the second power supply circuit 212.
  • the fourth DC signal 234 may be converted into the fifth DC signal 235 through the second regulator 282.
  • the voltage value of the fifth DC signal 235 (about 1.0 (V)) is the voltage value of each of the third DC signal 233 and the fourth DC signal 234 (e.g., about 1.8 (V)). ) may be lower than that.
  • the fifth DC signal 235 may be provided from the second regulator 282 to the second circuit 272.
  • 235 may be provided to the second circuit 272.
  • the second circuit 272 may at least temporarily store the image provided from the processor 205 through the interface 215 based on the voltage value.
  • the voltage value of each of the third DC signal 233 and the fourth DC signal 234 may be higher than the voltage value of each of the first DC signal 231 and the second DC signal 232.
  • the voltage value of each of the third DC signal 233 and the fourth DC signal 234 is higher than the voltage value of each of the first DC signal 231 and the second DC signal 232, but the The device 200 uses the second power supply circuit 212 to reduce power loss on the first path 241 and uses the third path 243 to provide a second circuit 272. ) can provide power to.
  • the display driving circuit 270 may include a third circuit 273 and a ninth pad 299 connected to the third circuit 273.
  • the PMIC 210 may transmit the third DC signal 233 and/or the fourth DC signal 234 through the fifth path 245 between the sixth pad 226 and the ninth pad 299.
  • the third circuit 273 operates the first pad 291, the second pad 292, and the fifth pad based on the third DC signal 233 and/or the fourth DC signal 234.
  • Power may be provided to the 295, the 7th pad 297, the 8th pad 298, and/or the 9th pad 299.
  • the display driving circuit 270 may further include a pad 216, a pad 217, and a pad 218.
  • the third circuit 273 may generate pad 216, pad 217, and/or pad 218 based on the third DC signal 233 and/or fourth DC signal 234. can provide power to
  • the first regulator 281 in the display driving circuit 270 is at least one input node of the first circuit 271 ( It may include a terminal 261 connected to 284).
  • the first regulator 281 may include another terminal 262 connected to the fifth pad 295.
  • the first regulator 281 may be disabled within at least a portion of the time period in which each of the first DC signal 231 and the second DC signal 232 is provided.
  • the first regulator 281 may be deactivated based on connecting the first regulator 281 to ground through the pad 217.
  • the first regulator 281 stores an operating system (e.g., at least a portion of the volatile memory 832 of FIG.
  • first regulator 281 provides voltage a, such as second regulator 282, which is activated by providing voltage a (e.g., about 1.8 (V)) through pad 218. It can be activated by providing it through the pad 217.
  • voltage a e.g., about 1.8 (V)
  • the first regulator 281 may be activated based on execution of a predetermined software application.
  • the predetermined software application may be a software application that displays an image on the display panel 290 based on a relatively high refresh rate.
  • the predetermined software application may be identified according to user settings.
  • the PMIC 210 connects the first regulator 281 through the third path 243 between the fifth pad 295 and the sixth pad 226.
  • the third DC signal 233 and/or the fourth DC signal 234 may be provided using the second power supply circuit 212.
  • the fourth DC signal 234 may be converted into the fifth DC signal 235 through the first regulator 281.
  • the fifth DC signal 235 may be provided from the first regulator 281 to at least one first circuit 271.
  • the input node 284 of the at least one first circuit 271 is adjusted (or fine-tuned) to have a voltage value suitable for the at least one first circuit 271 via the capacitor 283.
  • the fifth DC signal 235 may be provided to at least one first circuit 271.
  • at least one first circuit 271 may process the image based on the voltage value.
  • the electronic device 200 drives at least one first circuit 271 based on the first DC signal 231 and the second DC signal 232, thereby reducing the amount consumed by displaying the image. Power can be reduced.
  • FIG. 2 provides power to at least one first circuit 271 using the first power supply circuit 211 and provide power to the second circuit 272 using the second power supply circuit 212.
  • the electronic device may provide power to each of at least one first circuit 271 and at least one second circuit 272 using the first power supply circuit 211.
  • the electronic device that provides power to each of the at least one first circuit 271 and the second circuit 272 using the first power supply circuit 211 may be illustrated in FIG. 3 .
  • FIG. 3 shows a first power supply circuit providing a DC signal for each of at least one first circuit and a second circuit in the display driving circuit and a second power supply providing another DC signal for a third circuit in the display driving circuit;
  • the electronic device 300 may include a processor 305, a PMIC 310, and a display 360.
  • the processor 305 and the PMIC 310 may be attached on the PCB 301 (e.g., the main PCB), and the display 360 may be connected to the PMIC 310 through the connector 302. .
  • connector 302 has pins for first path 341 (and/or third path 343), pins for second path 342, and fifth path 345 (and /or may include a pin for the sixth path 346).
  • the connector 302 may further include a pin for the fourth path 344.
  • the processor 305 may be used to acquire an image and provide the acquired image to the display driving circuit 370.
  • the image may be provided from the processor 305 to the display driving circuit 370 through the interface 315.
  • the interface 315 may be connected to the pad 316 in the display driving circuit 370.
  • interface 315 may include MIPI.
  • the processor 305 may include at least a portion of the processor 820 of FIG. 8.
  • the PMIC 310 may be used to provide the display 360 with power obtained from a battery (eg, a rechargeable battery) connected directly or indirectly to the PMIC 310.
  • a battery eg, a rechargeable battery
  • display 360 may be used to display an image based on the power obtained from PMIC 310.
  • the display 360 may include a display driving circuit 370 and a display panel 390.
  • the display driving circuit 370 may be used to display an image obtained from the processor 305 on the display panel 390.
  • the display driving circuit 370 may include at least a portion of the DDI 930 of FIG. 9, and the display panel 390 may include at least a portion of the display 910 of FIG. 9.
  • the display driving circuit 370 may include a first regulator 381 (eg, LDO regulator) and a second regulator 382 (eg, LDO regulator). However, it is not limited to this.
  • the first regulator 381 and the second regulator 382 may be excluded from the display driving circuit 370.
  • the display driving circuit 370 includes a first pad 391 connected to the input node 384 of at least one first circuit 371, and a second pad 392 connected to the input node 384. It can be included.
  • the input node 384 may be connected to the capacitor 383 in the display 360 through the first pad 391. However, it is not limited to this.
  • the input node 384 may be connected to the capacitor 383 through another pad that is distinct from the first pad 391.
  • capacitor 383 may be located outside of display 360.
  • the PMIC 310 includes a third pad 323, a fourth pad 324, and a first power supply circuit 311 connected to the third pad 323 and the fourth pad 324, respectively. may include.
  • the PMIC 310 sends a first DC signal 331 to at least one first circuit 371 through a first path 341 between the first pad 391 and the third pad 323. Can be provided using the first power supply circuit 311.
  • the PMIC 310 may determine the voltage value of the first DC signal 331 at the input node 384 via the second path 342 between the second pad 392 and the fourth pad 324. can be identified using the first power supply circuit 311.
  • PMIC 310 may, via first path 341, send to at least one first circuit 371 based on the voltage value of first DC signal 331 at input node 384.
  • the obtained second DC signal 332 can be provided using the first power supply circuit 311.
  • a second DC signal 332 is adjusted (or fine-tuned) to have a voltage value suitable for the at least one first circuit 371 at the input node 384 through the capacitor 383. , may be provided to at least one first circuit 371.
  • at least one first circuit 371 may process the image based on the voltage value.
  • the voltage value (e.g., about 1.0 (V)) of each of the first DC signal 331 and the second DC signal 332 is the first voltage value (e.g., about 1.8 (V)) of the DC signal 131 of FIG. 1. It may be lower than V)).
  • the first DC signal 332 is transmitted through the first path 341.
  • the power consumed by providing the first DC signal 331 and the second DC signal 332 may be less than the power consumed by providing the DC signal 131 via the first path 141. .
  • the display driving circuit 370 is Unlike the display driving circuit 170 of 1, the use of the first regulator 381 to process the image can be bypassed by using at least one first circuit 371.
  • the display driving circuit 370 can reduce power consumption due to use of the first regulator 381.
  • the electronic device 300 unlike the electronic device shown in FIG. 1, has a second path 342 for measuring the voltage value at the input node 384 located within the display driving circuit 370. By including, power consumed while displaying an image through the display 360 can be reduced.
  • the electronic device 300 includes a PCB (or FPCB) and a pin attached to the PCB and connected to the first pad 391 for the first path 341 and the second path 342.
  • the PCB may include a connector including another pin connected to the second pad 392.
  • the PCB may include a plurality of signal lines including a first signal line between the first pad 391 and the pin and a second signal line between the second pad 392 and the other pin. You can.
  • the first signal line is electrically separated from the first signal line and other signal lines among the plurality of signal lines
  • the second signal line is electrically separated from the first signal line among the plurality of signal lines. It may be electrically separated from the second signal line and other signal lines.
  • each of the first signal line and the second signal line is connected to the plurality of signal lines. It can be electrically isolated from other signal lines.
  • a layer can be connected to the ground. However, it is not limited to this.
  • the display driving circuit 370 may include a seventh pad 397.
  • the PMIC 310 sends the first DC signal 331 to the second circuit 372 through the third path 343 between the third pad 323 and the seventh pad 397. 1 It can be provided using the power supply circuit 311.
  • the PMIC 310 may determine the voltage value of the first DC signal 331 at the input node 384 via the second path 342 between the second pad 392 and the fourth pad 324. can be identified using the first power supply circuit 311.
  • the PMIC 310 may provide the second circuit 372 via the third path 343 with a voltage value obtained based on the voltage value of the first DC signal 331 at the input node 384. 2 DC signal 332 can be provided using the first power supply circuit 311.
  • a second DC signal 332 adjusted (or fine-tuned) to have a voltage value suitable for the third circuit 373 at the input node 386 through the capacitor 385 may be adjusted to a second DC signal 332. May be provided to circuit 372.
  • the second circuit 372 may at least temporarily store the image based on the voltage value.
  • the voltage value (e.g., about 1.0 (V)) of each of the first DC signal 331 and the second DC signal 332 is the first voltage value (e.g., about 1.8 (V)) of the DC signal 131 of FIG. 1. It may be lower than V)).
  • the first DC signal 332 is transmitted through the third path 343.
  • the power consumed by providing the first DC signal 331 and the second DC signal 332 may be less than the power consumed by providing the DC signal 133 via the third path 143.
  • the display driving circuit 370 is Unlike the display drive circuit 170 of 1, the second circuit 372 can be used to bypass the use of the second regulator 382 to at least temporarily store the image.
  • the display driving circuit 370 can reduce power consumption due to use of the second regulator 382.
  • the electronic device 300 unlike the electronic device shown in FIG. 1, has a second path 342 for measuring the voltage value at the input node 384 located within the display driving circuit 370. By including, power consumed while displaying an image through the display 360 can be reduced.
  • the connector may further include a pin connected to the seventh pad 397 for the third path 343.
  • the plurality of signal lines in the PCB may further include a third signal line between the seventh pad 397 and the pin.
  • the third signal line may be electrically separated from signal lines other than the third signal line among the plurality of signal lines.
  • the third signal line is electrically connected to the other signal lines among the plurality of signal lines. can be separated.
  • the second layer of the PCB immediately below the first layer of the PCB where the third signal line is located and the third layer of the PCB immediately above the first layer may be connected to the ground. However, it is not limited to this.
  • the PMIC 310 may include a second power supply circuit 312 and a sixth pad 326 connected to the second power supply circuit 312.
  • the display driving circuit 370 may include a third circuit 373 and a ninth pad 399 connected to the third circuit 373.
  • the PMIC 310 transmits the third DC signal 333 (and/or the fourth DC signal 334) via the fifth path 345 between the sixth pad 326 and the ninth pad 399. )) can be provided to the third circuit 373.
  • the third circuit 373 operates the first pad 391, the second pad 392, and the fourth DC signal 333 (and/or the fourth DC signal 334).
  • Power may be provided to the fifth pad 395, the seventh pad 397, the eighth pad 398 (may be omitted), and/or the ninth pad 399.
  • the display driving circuit 370 may further include a pad 316, a pad 317, and a pad 318.
  • the third circuit 373 may, based on the third DC signal 333 (and/or the fourth DC signal 334), generate a pad 316, a pad 317, and/or a pad ( 318) can provide power to .
  • the first regulator 381 in the display driving circuit 370 includes at least one first circuit. It may include a terminal 361 connected to the input node 384 of 371.
  • the first regulator 381 may include another terminal 362 connected to the fifth pad 395.
  • the second regulator 382 may include a terminal 363 connected to the input node 386 of the second circuit 372.
  • the second regulator 382 may include another terminal 364 connected to the fifth pad 395 through a node 387.
  • each of the first regulator 381 and the second regulator 382 may be deactivated within at least a portion of the time period in which each of the first DC signal 331 and the second DC signal 332 is provided. .
  • each of the first regulator 381 and the second regulator 382 can be deactivated based on connecting pad 317 and pad 318 to ground.
  • each of the first regulator 381 and the second regulator 382 enters the RAM (e.g., at least a portion of the volatile memory 832 of FIG. 8) of the electronic device 300 through a bootloader. Within at least a portion of the time interval during which at least a portion of the operating system is loaded, it may be disabled.
  • the first regulator 381 and the second regulator 382 are each activated by providing a voltage a (e.g., about 1.8 (V)) through the pad 218. 2 Like regulator 282, it can be activated by providing voltage a through pad 317 and pad 318, respectively.
  • a voltage a e.g., about 1.8 (V)
  • each of the first regulator 381 and the second regulator 382 may be activated based on execution of the predetermined software application.
  • the PMIC 310 connects the sixth path 346 between the fifth pad 395 and the sixth pad 326.
  • the third DC signal 333 can be provided to each of the first regulator 381 and the second regulator 382 using the second power supply circuit 312.
  • the electronic device 300 has an eighth pad 338 in the display driving circuit 370 connected to the node 387 and a tenth pad 330 in the PMIC 310 connected to the second power supply circuit 312. ), the PMIC 310 uses the second voltage supply circuit 312 to determine the voltage value of the third DC signal 333 at the node 387 through the fourth path 344, can be identified.
  • the PMIC 310 provides the voltage value of the third DC signal 333 to each of the first regulator 381 and the second regulator 382 through the sixth path 346.
  • the fourth DC signal 334 can be provided using the second voltage supply circuit 312.
  • the fourth DC signal 334 may be converted into the fifth DC signal 335 through each of the first regulator 381 and the second regulator 382.
  • the voltage value of the fifth DC signal 335 (about 1.0 (V)) is the voltage value of each of the third DC signal 333 and the fourth DC signal 334 (e.g., about 1.8 (V)). ) may be lower than that.
  • the fifth DC signal 335 may be provided to at least one of the first circuit 371 and the second circuit 372 from each of the first regulator 381 and the second regulator 382. .
  • a fifth DC signal 335 adjusted (or finely adjusted) to have a voltage value may be provided to each of at least one first circuit 371 and at least one second circuit 372.
  • at least one first circuit 371 may process the image based on the voltage value
  • the second circuit 372 may at least temporarily store the image based on the voltage value. .
  • the electronic device 300 drives at least one first circuit 371 and at least one second circuit 372 based on the first DC signal 331 and the second DC signal 332, Power consumed by image display can be reduced.
  • FIGS. 2 and 3 describe a regulator (e.g., a first regulator (e.g., a first regulator) connected to at least one first circuit (e.g., at least one first circuit 271 and at least one first circuit 371). 281) and the first regulator 381) and/or a regulator connected to a second circuit (e.g., the second circuit 271 and the second circuit 371) (e.g., the second regulator 282 and the second regulator ( Although activating or deactivating 382)) is performed according to voltage, activating or deactivating the regulator connected to the at least one first circuit and/or the regulator connected to the second circuit is performed by a processor ( From, e.g., processor 205 and processor 305) via an interface (e.g., interface 215 and interface 315) to a display driving circuit (e.g., display driving circuit 270 and display driving circuit 370). It can also be executed through the provided command. Activating or deactivating the regulator connected to the at least one first circuit and the regulator connected to the second circuit
  • FIG. 4 and 5 show a PMIC that adaptively provides a DC signal or another DC signal for at least one first circuit and a second circuit in the display driving circuit depending on the type of command provided to the display driving circuit from a processor.
  • a simplified block diagram of an example electronic device including:
  • the electronic device 400 may include a processor 405, a PMIC 410, and a display 460.
  • the processor 405 and the PMIC 410 may be attached on the PCB 401 (e.g., the main PCB), and the display 460 may be connected to the PMIC 410 through the connector 402. .
  • connector 402 has pins for first path 441 (and/or sixth path 446), pins for second path 442, and third path 443 (and /or may include a pin for the fifth path 445).
  • the connector 402 may further include a pin for the fourth path 444.
  • the processor 405 may be used to acquire an image and provide the acquired image to the display driving circuit 470.
  • the image may be provided from the processor 405 to the display driving circuit 470 through the interface 415.
  • the interface 415 may be connected to the pad 416 in the display driving circuit 470.
  • interface 415 may include MIPI.
  • the processor 405 may include at least a portion of the processor 820 of FIG. 8.
  • the PMIC 410 may be used to provide the display 460 with power obtained from a battery (eg, a rechargeable battery) connected directly or indirectly to the PMIC 410.
  • a battery eg, a rechargeable battery
  • display 460 may be used to display an image based on the power obtained from PMIC 410.
  • the display 460 may include a display driving circuit 470 and a display panel 490.
  • the display driving circuit 470 may be used to display an image obtained from the processor 405 on the display panel 490.
  • the display driving circuit 470 may include at least a portion of the DDI 930 of FIG. 9, and the display panel 490 may include at least a portion of the display 910 of FIG. 9.
  • the display driving circuit 470 may include at least one first circuit 471 configured to process the image, a second circuit 472 configured to at least temporarily store the image (e.g., GRAM), and Pads in the display driving circuit 470 (e.g., the first pad 491, the second pad 492, the fifth pad 495, the seventh pad 497, the eighth pad 498, and the ninth pad 495). It may include a third circuit 473 configured to provide power to a plurality of pads including the pad 499.
  • a first circuit 471 configured to process the image
  • a second circuit 472 configured to at least temporarily store the image (e.g., GRAM)
  • Pads in the display driving circuit 470 e.g., the first pad 491, the second pad 492, the fifth pad 495, the seventh pad 497, the eighth pad 498, and the ninth pad 495.
  • It may include a third circuit 473 configured to provide power to a plurality of pads including the pad 499.
  • the display driving circuit 470 includes a first pad 491 connected to the input node 484 of at least one first circuit 471, and a second pad 492 connected to the input node 484. It can be included.
  • the input node 484 may be connected to the capacitor 483 in the display 460 through the first pad 491. However, it is not limited to this.
  • the input node 484 may be connected to the capacitor 483 through another pad that is distinct from the first pad 491.
  • capacitor 483 may be located outside of display 460.
  • the display driving circuit 470 may include a seventh pad 497 connected to the input node 486 of the second circuit 472.
  • the input node 486 may be connected to the capacitor 485 in the display 460 through the seventh pad 497.
  • capacitor 485 may be located outside of display 460.
  • the display driving circuit 470 may include a first regulator 481 and a second regulator 482.
  • the first regulator 481 may include a terminal 461 connected to the input node 484 and another terminal 462 connected to the fifth pad 495.
  • the second regulator 482 may include a terminal 463 connected to the input node 486 and another terminal 464 connected to the eighth pad 498 through the node 487.
  • the PMIC 410 includes a third pad 423, a fourth pad 424, and a first power supply circuit 411 connected to the third pad 323 and the fourth pad 324, respectively. may include.
  • the processor 405 may provide a first command to the display driving circuit 470 through the interface 415 to disable each of the first regulator 481 and the second regulator 482. .
  • each of the first regulator 481 and the second regulator 482 may be deactivated.
  • the PMIC 410 may, through a first path 441 between the first pad 491 and the third pad 423, while the first regulator 481 is deactivated according to the first command.
  • the first DC signal 431 can be provided to at least one first circuit 471 using the first power supply circuit 411.
  • the PMIC 410 may determine the voltage value of the first DC signal 431 at the input node 484 via the second path 442 between the second pad 492 and the fourth pad 424. can be identified using the first power supply circuit 411.
  • the PMIC 410 may, via the first path 441, tell at least one first circuit 471 based on the voltage value of the first DC signal 431 at the input node 484.
  • the obtained second DC signal 432 can be provided using the first power supply circuit 411.
  • a second DC signal 432 is adjusted (or fine-tuned) to have a voltage value suitable for the at least one first circuit 471 at the input node 484 through the capacitor 483. , may be provided to at least one first circuit 471.
  • at least one first circuit 471 may process the image based on the voltage value.
  • the PMIC 410 may, while the second regulator 482 is deactivated according to the first command, via the sixth path 446 between the seventh pad 497 and the third pad 423.
  • the first DC signal 431 can be provided to the second circuit 472 using the first power supply circuit 411.
  • the PMIC 410 may determine the voltage value of the first DC signal 431 at the input node 484 via the second path 442 between the second pad 492 and the fourth pad 424. can be identified using the first power supply circuit 411.
  • the PMIC 410 may provide the second circuit 472 via the sixth path 446 with a voltage value of the first DC signal 431 at the input node 484. 2 DC signal 432 can be provided using the first power supply circuit 411.
  • a second DC signal 432 adjusted (or fine-tuned) to have a voltage value suitable for the second circuit 472 at the input node 486 through the capacitor 485 may be configured to generate a second DC signal 432. May be provided to circuit 472.
  • the second circuit 472 may at least temporarily store the image based on the voltage value.
  • the electronic device 400 may include the connector illustrated in the description of FIGS. 2 and 3 .
  • the electronic device 400 may include the PCB illustrated in the description of FIGS. 2 and 3 .
  • the PMIC 410 may include a second power supply circuit 412 and a sixth pad 426 connected to the second power supply circuit 412.
  • the display driving circuit 470 may include a third circuit 473 and a ninth pad 499 connected to the third circuit 473.
  • the PMIC 410 controls the The third DC signal 433 through 5 paths 445.
  • the third DC signal 433 may have a higher voltage value than the voltage values of each of the first DC signal 431 and the second DC signal 432.
  • the third circuit 473 operates the first pad 491, the second pad 492, the fifth pad 495, and the seventh pad 497 based on the third DC signal 433.
  • power may be provided to the eighth pad 498, and/or the ninth pad 499.
  • the third circuit 473 may provide power to the pad 416 based on the third DC signal 433.
  • FIG. 4 Components of FIG. 4 that are not illustrated through the description of FIG. 4 will be illustrated through the description of FIG. 5 .
  • the processor 405 sends a second command to the display driving circuit 470 through the interface 415 to activate each of the first regulator 481 and the second regulator 482. can be provided. Operations according to the second command can be illustrated through FIG. 5.
  • the processor 405 provides a second command to the display driving circuit 470 through the interface 415 to activate each of the first regulator 481 and the second regulator 482. You can. For example, according to the second command, each of the first regulator 481 and the second regulator 482 may be activated.
  • the PMIC 410 may operate via a third path 443 between the fifth pad 495 and the sixth pad 496 while the second regulator 482 is activated according to the second command.
  • the third DC signal 433 can be provided to the second regulator 482 using the second power supply circuit 412.
  • the PMIC 410 determines the voltage value of the third DC signal 433 at node 487 through the fourth path 444 between the eighth pad 498 and the tenth pad 430. , can be identified using the second voltage supply circuit 412.
  • PMIC 410 may provide a fourth voltage value of a third DC signal 433 at node 487 to a second regulator 482 via a third path 443.
  • the DC signal 434 can be provided using the second power supply circuit 412.
  • the fourth DC signal 434 may be converted into the fifth DC signal 435 through the second regulator 482.
  • the voltage value of the fifth DC signal 435 (about 1.0 (V)) is the voltage value of each of the third DC signal 433 and the fourth DC signal 434 (e.g., about 1.8 (V)).
  • the fifth DC signal 435 may be provided from the second regulator 482 to the second circuit 472.
  • a fifth DC signal adjusted (or fine-tuned) to have a voltage value suitable for the second circuit 472 through the capacitor 485 at the input node 486 of the second circuit 472. 435 may be provided to the second circuit 472.
  • the second circuit 472 may at least temporarily store the image provided from the processor 405 through the interface 415 based on the voltage value.
  • the PMIC 410 may operate via a third path 443 between the fifth pad 495 and the sixth pad 496 while the first regulator 481 is activated according to the second command.
  • the third DC signal 433 and the second DC signal 434 can be provided to the first regulator 481 using the second power supply circuit 412.
  • the fourth DC signal 434 may be converted into the fifth DC signal 435 through the first regulator 481.
  • the voltage value of the fifth DC signal 435 (about 1.0 (V)) is the voltage value of each of the third DC signal 433 and the fourth DC signal 434 (e.g., about 1.8 (V)).
  • the fifth DC signal 435 may be provided from the first regulator 481 to at least one first circuit 471.
  • the input node 484 of the at least one first circuit 471 is adjusted (or fine-tuned) to have a voltage value suitable for the at least one first circuit 471 via the capacitor 483.
  • the fifth DC signal 435 may be provided to at least one first circuit 471.
  • at least one first circuit 471 may process the image provided from the processor 405 through the interface 415 based on the voltage value.
  • the PMIC 410 may operate the second regulator between the sixth pad 426 and the ninth pad 499 while the first regulator 481 and the second regulator 482 are activated according to the second command.
  • the third DC signal 433 and the fourth DC signal 434 can be provided to the third circuit 473 through five paths 445.
  • each of the third DC signal 433 and the fourth DC signal 434 may have a higher voltage value than the voltage value of the fifth DC signal 435.
  • the third circuit 473 operates the first pad 491, the second pad 492, and the fifth pad based on the third DC signal 433 and/or the fourth DC signal 434.
  • Power may be provided to the 495, the 7th pad 497, the 8th pad 498, and/or the 9th pad 499.
  • the third circuit 473 may provide power to the pad 416 based on the third DC signal 433 and/or the fourth DC signal 434.
  • the electronic device 400 generates a first DC signal (e.g., the first command and the second command) according to the type of command provided to the display driving circuit 470 from the processor 405. 431) and providing the second DC signal 432 or providing the third DC signal 433 and the fourth DC signal 434 can be adaptively changed.
  • a first DC signal e.g., the first command and the second command
  • the type of command provided to the display driving circuit 470 from the processor 405. 431
  • the second DC signal 432 or providing the third DC signal 433 and the fourth DC signal 434 can be adaptively changed.
  • one of the first command and the second command may be identified according to the type of service (or mode) provided through the display panel 490. Identifying the command can be illustrated through FIG. 6.
  • FIG. 6 shows a chart illustrating an example method of identifying instructions provided from a processor to a display driving circuit.
  • the chart 600 may represent a criterion (or condition) for identifying commands provided from the processor 405 to the display driving circuit 470 .
  • the horizontal axis of the chart 600 may represent the refresh rate, and the vertical axis of the chart 600 may represent the mode of the electronic device 400.
  • the first mode may represent a mode in which the processor 405 is in a sleep state within at least a portion of a time period in which an image is displayed on the display panel 490.
  • the first mode may include an always on display (AOD) mode.
  • AOD always on display
  • the first mode may represent a mode that displays an image at a brightness level that is lower than or equal to the reference brightness level.
  • the first mode may represent a mode provided when the remaining level of the battery is below the reference level.
  • the first mode may be provided within a frequency range 610 between the minimum refresh rate and the first refresh rate.
  • the second mode may represent a mode that consumes less power to display an image on the display panel 490 than the third mode, which will be illustrated below.
  • the second mode may include a normal speed mode.
  • the power consumed to display an image based on the second mode may be less than the power consumed to display an image based on the third mode.
  • the second mode may provide a longer usage time of the electronic device 400 than the third mode.
  • the second mode may be provided through the display driving circuit 470 driven according to the first clock rate.
  • the second mode may be provided within a frequency range 610 and a frequency range 620 between a first refresh rate and a second refresh rate.
  • the third mode may represent a mode that consumes more power to display an image on the display panel 490 than the second mode.
  • the third mode may include a high speed mode.
  • the power consumed to display an image based on the third mode may be greater than the power consumed to display an image based on the second mode, but the power consumed to display the image based on the third mode may be greater than the power consumed to display the image based on the third mode.
  • the quality of the image may be higher than the quality of the image displayed based on the second mode.
  • the third mode may provide a smoother change (or transition) of the image than the second mode.
  • the third mode may be provided through the display driving circuit 470 driven according to a second clock rate that is higher than the first clock rate.
  • the third mode may be provided within a frequency range 610, a frequency range 620, and a frequency range 630 between a second refresh rate and a third refresh rate (eg, a maximum refresh rate).
  • the fourth mode may represent a mode that displays an image at a brightness level higher than the reference brightness level.
  • the fourth mode may be provided in a state with relatively bright illuminance.
  • the fourth mode may be provided within the frequency range 610, frequency range 620, and frequency range 630.
  • the processor 410 may provide the second command to the display driving circuit 470, independently of the refresh rate, as indicated by area 601, within the fourth mode. For example, the processor 410 may provide the second command to the display driving circuit 470 so that more stable power is provided to the display driving circuit 470.
  • the processor 410 may provide the first command to the display driving circuit 470 or the second command to the display driving circuit 470 according to the refresh rate within the third mode. .
  • the refresh rate within the third mode is within frequency range 620 or frequency range 630
  • processor 410 may have more stable power, as indicated by region 602.
  • the second command may be provided to the display driving circuit 470 to be provided to the display driving circuit 470 .
  • the processor 410 may determine that less power is consumed by the display of the image, as indicated by area 603.
  • the first command may be provided to the display driving circuit 470.
  • processor 410 may, within the second mode, provide the first command to display driving circuit 470 independently of the refresh rate, as indicated by area 604. For example, the processor 410 may provide the first command to the display driving circuit 470 so that less power is consumed by displaying the image.
  • processor 410 may provide the first command to display driving circuit 470, as indicated by area 605, within the first mode.
  • the processor 410 may provide the first command to the display driving circuit 470 so that less power is consumed by displaying the image.
  • the electronic devices illustrated through the above descriptions consume less power to display images than the electronic devices illustrated through FIG. 1. can be reduced.
  • the reduction in power can be illustrated through FIG. 7 .
  • Figure 7 shows a chart showing the power consumed by providing a DC signal using the first power supply circuit within the PMIC.
  • the vertical axis of the chart 700 represents power consumed for displaying an image
  • the unit of the vertical axis of the chart 700 is milliwatt (milli-watt).
  • Bar 701 in the chart 700 represents the power consumed when displaying an image through the electronic device illustrated in FIG. 1
  • bar 702 in the chart 700 represents the power consumed when displaying an image through the electronic device illustrated in FIG. 2.
  • the power consumed when displaying an image through the device 200 can be indicated.
  • the power consumed by providing a DC signal to the display driving circuit 270 using the PMIC 210 is: It may be less than the power consumed (eg, 343.6 (mW)) by providing a DC signal to the display driving circuit 170 using the PMIC 110.
  • the electronic devices illustrated in FIGS. 2 to 5 e.g., electronic device 200, electronic device 300, and electronic device 400
  • FIG. 8 is a block diagram of an electronic device 801 in a network environment 800, according to various embodiments.
  • the electronic device 801 communicates with the electronic device 802 through a first network 898 (e.g., a short-range wireless communication network) or a second network 899. It is possible to communicate with at least one of the electronic device 804 or the server 808 through (e.g., a long-distance wireless communication network).
  • the electronic device 801 may communicate with the electronic device 804 through the server 808.
  • the electronic device 801 includes a processor 820, a memory 830, an input module 850, an audio output module 855, a display module 860, an audio module 870, and a sensor module ( 876), interface 877, connection terminal 878, haptic module 879, camera module 880, power management module 888, battery 889, communication module 890, subscriber identification module 896 , or may include an antenna module 897.
  • at least one of these components eg, the connection terminal 878) may be omitted, or one or more other components may be added to the electronic device 801.
  • some of these components e.g., sensor module 876, camera module 880, or antenna module 897) are integrated into one component (e.g., display module 860). It can be.
  • the processor 820 for example, executes software (e.g., program 840) to operate at least one other component (e.g., hardware or software component) of the electronic device 801 connected to the processor 820. It can be controlled and various data processing or operations can be performed. According to one embodiment, as at least part of data processing or computation, the processor 820 stores commands or data received from another component (e.g., sensor module 876 or communication module 890) in volatile memory 832. The commands or data stored in the volatile memory 832 can be processed, and the resulting data can be stored in the non-volatile memory 834.
  • software e.g., program 840
  • the processor 820 stores commands or data received from another component (e.g., sensor module 876 or communication module 890) in volatile memory 832.
  • the commands or data stored in the volatile memory 832 can be processed, and the resulting data can be stored in the non-volatile memory 834.
  • the processor 820 includes a main processor 821 (e.g., a central processing unit or an application processor) or an auxiliary processor 823 that can operate independently or together (e.g., a graphics processing unit, a neural network processing unit ( It may include a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor).
  • a main processor 821 e.g., a central processing unit or an application processor
  • auxiliary processor 823 e.g., a graphics processing unit, a neural network processing unit ( It may include a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor.
  • the electronic device 801 includes a main processor 821 and a auxiliary processor 823
  • the auxiliary processor 823 may be set to use lower power than the main processor 821 or be specialized for a designated function. You can.
  • the auxiliary processor 823 may be implemented separately from the main processor 821 or as part of it.
  • the auxiliary processor 823 may, for example, act on behalf of the main processor 821 while the main processor 821 is in an inactive (e.g., sleep) state, or while the main processor 821 is in an active (e.g., application execution) state. ), along with the main processor 821, at least one of the components of the electronic device 801 (e.g., the display module 860, the sensor module 876, or the communication module 890) At least some of the functions or states related to can be controlled.
  • coprocessor 823 e.g., image signal processor or communication processor
  • may be implemented as part of another functionally related component e.g., camera module 880 or communication module 890. there is.
  • the auxiliary processor 823 may include a hardware structure specialized for processing artificial intelligence models.
  • Artificial intelligence models can be created through machine learning. For example, such learning may be performed in the electronic device 801 itself on which the artificial intelligence model is performed, or may be performed through a separate server (e.g., server 808).
  • Learning algorithms may include, for example, supervised learning, unsupervised learning, semi-supervised learning, or reinforcement learning, but It is not limited.
  • An artificial intelligence model may include multiple artificial neural network layers.
  • Artificial neural networks include deep neural network (DNN), convolutional neural network (CNN), recurrent neural network (RNN), restricted boltzmann machine (RBM), belief deep network (DBN), bidirectional recurrent deep neural network (BRDNN), It may be one of deep Q-networks or a combination of two or more of the above, but is not limited to the examples described above.
  • artificial intelligence models may additionally or alternatively include software structures.
  • the memory 830 may store various data used by at least one component (eg, the processor 820 or the sensor module 876) of the electronic device 801. Data may include, for example, input data or output data for software (e.g., program 840) and instructions related thereto.
  • Memory 830 may include volatile memory 832 or non-volatile memory 834.
  • the program 840 may be stored as software in the memory 830 and may include, for example, an operating system 842, middleware 844, or application 846.
  • the input module 850 may receive commands or data to be used in a component of the electronic device 801 (e.g., the processor 820) from outside the electronic device 801 (e.g., a user).
  • the input module 850 may include, for example, a microphone, mouse, keyboard, keys (eg, buttons), or digital pen (eg, stylus pen).
  • the sound output module 855 may output sound signals to the outside of the electronic device 801.
  • the sound output module 855 may include, for example, a speaker or receiver. Speakers can be used for general purposes such as multimedia playback or recording playback.
  • the receiver can be used to receive incoming calls. According to one embodiment, the receiver may be implemented separately from the speaker or as part of it.
  • the display module 860 can visually provide information to the outside of the electronic device 801 (eg, a user).
  • the display module 860 may include, for example, a display, a hologram device, or a projector, and a control circuit for controlling the device.
  • the display module 860 may include a touch sensor configured to detect a touch, or a pressure sensor configured to measure the intensity of force generated by the touch.
  • the audio module 870 can convert sound into an electrical signal or, conversely, convert an electrical signal into sound. According to one embodiment, the audio module 870 acquires sound through the input module 850, the sound output module 855, or an external electronic device (e.g., directly or wirelessly connected to the electronic device 801). Sound may be output through an electronic device 802 (e.g., speaker or headphone).
  • an electronic device 802 e.g., speaker or headphone
  • the sensor module 876 detects the operating state (e.g., power or temperature) of the electronic device 801 or the external environmental state (e.g., user state) and generates an electrical signal or data value corresponding to the detected state. can do.
  • the sensor module 876 includes, for example, a gesture sensor, a gyro sensor, an air pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a proximity sensor, a color sensor, an IR (infrared) sensor, a biometric sensor, It may include a temperature sensor, humidity sensor, or light sensor.
  • the interface 877 may support one or more designated protocols that can be used to connect the electronic device 801 directly or wirelessly with an external electronic device (eg, the electronic device 802).
  • the interface 877 may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, an SD card interface, or an audio interface.
  • HDMI high definition multimedia interface
  • USB universal serial bus
  • SD card interface Secure Digital Card interface
  • audio interface audio interface
  • connection terminal 878 may include a connector through which the electronic device 801 can be physically connected to an external electronic device (eg, the electronic device 802).
  • the connection terminal 878 may include, for example, an HDMI connector, a USB connector, an SD card connector, or an audio connector (eg, a headphone connector).
  • the haptic module 879 can convert electrical signals into mechanical stimulation (e.g., vibration or movement) or electrical stimulation that the user can perceive through tactile or kinesthetic senses.
  • the haptic module 879 may include, for example, a motor, a piezoelectric element, or an electrical stimulation device.
  • the camera module 880 can capture still images and moving images.
  • the camera module 880 may include one or more lenses, image sensors, image signal processors, or flashes.
  • the power management module 888 can manage power supplied to the electronic device 801.
  • the power management module 888 may be implemented as at least a part of, for example, a power management integrated circuit (PMIC).
  • PMIC power management integrated circuit
  • Battery 889 may supply power to at least one component of electronic device 801.
  • the battery 889 may include, for example, a non-rechargeable primary cell, a rechargeable secondary cell, or a fuel cell.
  • Communication module 890 is configured to provide a direct (e.g., wired) communication channel or wireless communication channel between the electronic device 801 and an external electronic device (e.g., electronic device 802, electronic device 804, or server 808). It can support establishment and communication through established communication channels. Communication module 890 operates independently of processor 820 (e.g., an application processor) and may include one or more communication processors that support direct (e.g., wired) communication or wireless communication.
  • processor 820 e.g., an application processor
  • the communication module 890 is a wireless communication module 892 (e.g., a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module) or a wired communication module 894 (e.g., : LAN (local area network) communication module, or power line communication module) may be included.
  • a wireless communication module 892 e.g., a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module
  • GNSS global navigation satellite system
  • a wired communication module 894 e.g., : LAN (local area network) communication module, or power line communication module
  • the corresponding communication module is a first network 898 (e.g., a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)) or a second network 899 (e.g., legacy It may communicate with an external electronic device 804 through a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (e.g., LAN or WAN).
  • a telecommunication network such as a cellular network, a 5G network, a next-generation communication network
  • the wireless communication module 892 uses subscriber information (e.g., International Mobile Subscriber Identifier (IMSI)) stored in the subscriber identification module 896 within a communication network such as the first network 898 or the second network 899.
  • subscriber information e.g., International Mobile Subscriber Identifier (IMSI)
  • IMSI International Mobile Subscriber Identifier
  • the wireless communication module 892 may support 5G networks after 4G networks and next-generation communication technologies, for example, NR access technology (new radio access technology).
  • NR access technology provides high-speed transmission of high-capacity data (enhanced mobile broadband (eMBB)), minimization of terminal power and access to multiple terminals (massive machine type communications (mMTC)), or ultra-reliable and low-latency (URLLC). -latency communications)) can be supported.
  • the wireless communication module 892 may support high frequency bands (e.g., mmWave bands), for example, to achieve high data rates.
  • the wireless communication module 892 uses various technologies to secure performance in high frequency bands, for example, beamforming, massive array multiple-input and multiple-output (MIMO), and full-dimensional multiplexing.
  • MIMO massive array multiple-input and multiple-output
  • the wireless communication module 892 may support various requirements specified in the electronic device 801, an external electronic device (e.g., electronic device 804), or a network system (e.g., second network 899). According to one embodiment, the wireless communication module 892 supports Peak data rate (e.g., 20 Gbps or more) for realizing eMBB, loss coverage (e.g., 164 dB or less) for realizing mmTC, or U-plane latency (e.g., 164 dB or less) for realizing URLLC.
  • Peak data rate e.g., 20 Gbps or more
  • loss coverage e.g., 164 dB or less
  • U-plane latency e.g., 164 dB or less
  • the antenna module 897 may transmit or receive signals or power to or from the outside (e.g., an external electronic device).
  • the antenna module 897 may include an antenna including a radiator made of a conductor or a conductive pattern formed on a substrate (eg, PCB).
  • the antenna module 897 may include a plurality of antennas (eg, an array antenna). In this case, at least one antenna suitable for the communication method used in the communication network, such as the first network 898 or the second network 899, is connected to the plurality of antennas by, for example, the communication module 890. can be selected. Signals or power may be transmitted or received between the communication module 890 and an external electronic device through the selected at least one antenna.
  • other components eg, radio frequency integrated circuit (RFIC) may be additionally formed as part of the antenna module 897.
  • RFIC radio frequency integrated circuit
  • antenna module 897 may form a mmWave antenna module.
  • a mmWave antenna module includes a printed circuit board, an RFIC disposed on or adjacent to a first side (e.g., bottom side) of the printed circuit board and capable of supporting a designated high-frequency band (e.g., mmWave band); And a plurality of antennas (e.g., array antennas) disposed on or adjacent to the second side (e.g., top or side) of the printed circuit board and capable of transmitting or receiving signals in the designated high frequency band. can do.
  • a mmWave antenna module includes a printed circuit board, an RFIC disposed on or adjacent to a first side (e.g., bottom side) of the printed circuit board and capable of supporting a designated high-frequency band (e.g., mmWave band); And a plurality of antennas (e.g., array antennas) disposed on or adjacent to the second side (e.g., top or side) of
  • peripheral devices e.g., bus, general purpose input and output (GPIO), serial peripheral interface (SPI), or mobile industry processor interface (MIPI)
  • signal e.g. commands or data
  • commands or data may be transmitted or received between the electronic device 801 and the external electronic device 804 through the server 808 connected to the second network 899.
  • Each of the external electronic devices 802 or 804 may be of the same or different type as the electronic device 801.
  • all or part of the operations performed in the electronic device 801 may be executed in one or more of the external electronic devices 802, 804, or 808.
  • the electronic device 801 may perform the function or service instead of executing the function or service on its own.
  • one or more external electronic devices may be requested to perform at least part of the function or service.
  • One or more external electronic devices that have received the request may execute at least part of the requested function or service, or an additional function or service related to the request, and transmit the result of the execution to the electronic device 801.
  • the electronic device 801 may process the result as is or additionally and provide it as at least part of a response to the request.
  • cloud computing distributed computing, mobile edge computing (MEC), or client-server computing technology can be used.
  • the electronic device 801 may provide an ultra-low latency service using, for example, distributed computing or mobile edge computing.
  • the external electronic device 804 may include an Internet of Things (IoT) device.
  • Server 808 may be an intelligent server using machine learning and/or neural networks.
  • the external electronic device 804 or server 808 may be included in the second network 899.
  • the electronic device 801 may be applied to intelligent services (e.g., smart home, smart city, smart car, or healthcare) based on 5G communication technology and IoT-related technology.
  • FIG. 9 is a block diagram 900 of the display module 860, according to various embodiments.
  • the display module 860 may include a display 910 and a display driver IC (DDI) 930 for controlling the display 910.
  • the DDI 930 may include an interface module 931, a memory 933 (eg, buffer memory), an image processing module 935, or a mapping module 937.
  • the DDI 930 receives image information including image data or an image control signal corresponding to a command for controlling the image data from other components of the electronic device 801 through the interface module 931. can do.
  • the image information is stored in the processor 820 (e.g., the main processor 821 (e.g., an application processor) or the auxiliary processor 823 (
  • the DDI 930 may communicate with the touch circuit 950 or the sensor module 876 through the interface module 931.
  • the image processing module 935 may store at least a portion of the received image information in the memory 933, for example, in units of frames, for example, by storing at least a portion of the image data in the memory 933.
  • the mapping module 937 may perform pre-processing or post-processing (eg, resolution, brightness, or size adjustment) based at least on the characteristics of the display 910.
  • a voltage value or a current value corresponding to the image data may be generated, for example, through properties of pixels of the display 910 (e.g., an arrangement of pixels). At least some pixels of the display 910 may be based at least in part on the RGB stripe or pentile structure (RGB stripe or pentile structure), or the size of each subpixel), for example, at least in part based on the voltage value or the current value.
  • visual information eg, text, image, or icon
  • corresponding to the image data may be displayed through the display 910.
  • the display module 860 may further include a touch circuit 950.
  • the touch circuit 950 may include a touch sensor 951 and a touch sensor IC 953 for controlling the touch sensor 951.
  • the touch sensor IC 953 may control the touch sensor 951 to detect a touch input or hovering input for a specific position of the display 910.
  • the touch sensor IC 953 may detect a touch input or hovering input by measuring a change in a signal (e.g., voltage, light amount, resistance, or charge amount) for a specific position of the display 910.
  • the touch sensor IC 953 may provide information (e.g., location, area, pressure, or time) about the detected touch input or hovering input to the processor 820.
  • At least a portion of the touch circuit 950 is disposed as part of the display driver IC 930, the display 910, or outside the display module 860. It may be included as part of other components (e.g., auxiliary processor 823).
  • the display module 860 may further include at least one sensor (eg, a fingerprint sensor, an iris sensor, a pressure sensor, or an illumination sensor) of the sensor module 876, or a control circuit therefor.
  • the at least one sensor or a control circuit therefor may be embedded in a part of the display module 860 (eg, the display 910 or the DDI 930) or a part of the touch circuit 950.
  • the sensor module 876 embedded in the display module 860 includes a biometric sensor (e.g., a fingerprint sensor)
  • the biometric sensor records biometric information associated with a touch input through a portion of the display 910. (e.g. fingerprint image) can be obtained.
  • the pressure sensor may acquire pressure information associated with a touch input through part or the entire area of the display 910. You can.
  • the touch sensor 951 or the sensor module 876 may be disposed between pixels of a pixel layer of the display 910, or above or below the pixel layer.
  • an electronic device includes a processor, a display panel, at least one circuit configured to process an image obtained from the processor for display on the display panel, and an input node of the at least one circuit.
  • a display driving circuit including a first pad connected to and a second pad connected to the input node, a display including a capacitor connected to the input node through the first pad, and a third pad and a fourth pad, and a power management integrated circuit (PMIC) including a power supply circuit connected to the third pad and the fourth pad, respectively.
  • the PMIC sends a first DC (direct current) signal to the at least one circuit through a first path between the first pad and the third pad, using the power supply circuit. , can be configured to provide.
  • the PMIC uses the power supply circuit to determine the voltage value of the first DC signal at the input node through a second path between the second pad and the fourth pad, It can be configured to identify.
  • the PMIC may be configured to provide a second DC signal obtained based on the voltage value to the at least one circuit through the first path, using the power supply circuit. You can.
  • the display driving circuit is another circuit configured to at least temporarily store the image obtained from the processor, and a regulator including a terminal connected to an input node of the other circuit. (regulator), and a fifth pad connected to another terminal of the regulator.
  • the PMIC may include another power supply circuit and a sixth pad connected to the other power supply circuit.
  • the PMIC may be configured to provide a third DC signal to the regulator through a third path between the fifth pad and the sixth pad, using the other power supply circuit. You can.
  • the third DC signal may be converted into a fourth DC signal through the regulator.
  • the fourth DC signal may be provided from the regulator to the other circuit.
  • the voltage value of the third DC signal may be higher than the voltage value of the first DC signal and the voltage value of the second DC signal, respectively.
  • the display may include another capacitor connected to the input node of the other circuit.
  • the display driving circuit may include a seventh pad.
  • the other capacitor may be connected to the input node of the other circuit through the seventh pad.
  • the display driving circuit may include another regulator connecting the input node of the at least one circuit and the fifth pad.
  • the other regulator may be deactivated within at least a portion of a time interval in which each of the first DC signal and the second DC signal is provided.
  • the other regulator may be deactivated based on connecting the other regulator to ground.
  • the other regulator may be activated within at least a portion of the time period in which the kernel is loaded into the random access memory (RAM) of the electronic device through a bootloader. there is.
  • the other regulator may be deactivated within at least a portion of the time period after the kernel is loaded.
  • the other regulator may be activated based on a predetermined voltage value provided to the other regulator.
  • the PMIC is configured to provide the third DC signal to the other regulator activated based on the predetermined voltage value through the third path, using the other power supply circuit, It can be configured.
  • the third DC signal may be converted into a fifth DC signal through the other regulator.
  • the fifth DC signal may be provided to the at least one circuit from the other regulator.
  • the other regulator may be activated based on execution of a predetermined software application.
  • the display driving circuit may include another circuit configured to at least temporarily store the image obtained from the processor, and a fifth pad connected to an input node of the other circuit.
  • the PMIC may be configured to provide the second DC signal to the other circuit through a third path between the third pad and the fifth pad, using the power supply circuit. You can.
  • the display may include another capacitor connected to the input node of the other circuit through the fifth pad.
  • the electronic device includes a printed circuit board (PCB), a pin connected to the first pad for the first path, and a pin connected to the first pad for the first path and the second pad for the second path. It may contain a connector, containing different pins connected to it.
  • PCB printed circuit board
  • the PCB may include a plurality of signal lines including a first signal line between the first pad and the pin and a second signal line between the second pad and the other pin.
  • the first signal line may be electrically separated from signal lines other than the first signal line among the plurality of signal lines.
  • the second signal line may be electrically separated from signal lines other than the second signal line among the plurality of signal lines.
  • the display driving circuit may include another circuit for the first pad and the second pad, and a fifth pad connected to the other circuit.
  • the PMIC may include another power supply circuit and a sixth pad connected to the other power supply circuit.
  • the PMIC is configured to provide a third DC signal to the other circuit through a third path between the fifth pad and the sixth pad, using the other power supply circuit. It can be.
  • the voltage value of the third DC signal may be higher than the voltage value of the first DC signal and the voltage value of the second DC signal, respectively.
  • the electronic device may include an interface between the processor and the display driving circuit.
  • the display driving circuit may include a regulator including a terminal connected to the input node, and a fifth pad connected to another terminal of the regulator.
  • the PMIC may include another power supply circuit and a sixth pad connected to the other power supply circuit.
  • the image may be provided from the processor to the display driving circuit through the interface.
  • the processor may be configured to provide a first command to the display driving circuit through the interface to deactivate the regulator.
  • the processor may be configured to provide a second command to the display driving circuit through the interface to activate the regulator.
  • the PMIC supplies each of the first DC voltage and the second DC voltage to the at least one circuit through the first path while the regulator is deactivated according to the first command, It may be configured to provide power using the power supply circuit.
  • the PMIC sends a third DC signal to the regulator through a third path between the fifth pad and the sixth pad while the regulator is activated according to the second command. It may be configured to provide power using other power supply circuits.
  • the third DC signal may be converted into a fourth DC signal through the regulator.
  • the fourth DC signal may be provided from the regulator to the at least one circuit.
  • the processor may be configured to provide the second command to the display driving circuit through the interface to display an image on the display panel at a brightness level higher than a reference brightness level.
  • the first command is provided to the display driving circuit through the interface to display an image on the display panel at a brightness level that is lower than or equal to the reference brightness level. It can be.
  • the processor may be configured to provide the second command to the display driving circuit through the interface to display an image on the display panel based on a driving frequency higher than a reference frequency.
  • the processor sends the first command to the display driving circuit through the interface to display an image on the display panel based on a driving frequency that is lower than or equal to the reference frequency. It can be configured to provide.
  • the display driving circuit includes another circuit configured to at least temporarily store the image obtained from the processor, another regulator including a terminal connected to an input node of the other circuit, and It may include a seventh pad connected to the input node of another circuit, a node connected to another terminal of the other LOD regulator, an eighth pad connected to the node, and a ninth pad connected to the node.
  • the PMIC may include a tenth pad connected to the other power supply circuit.
  • the first command may be further used to disable the other regulator.
  • the second command may be further used to activate the other regulator.
  • the PMIC transmits the second DC signal to the other circuit via a fourth connection between the third pad and the seventh pad while the other regulator is deactivated according to the first command. It may be configured to provide using the other power supply circuit.
  • the PMIC sends a fifth DC signal to the other regulator through a fifth path between the sixth pad and the eighth pad while the other regulator is activated according to the second command, It may be configured to provide power using the other power supply circuit.
  • the PMIC determines the voltage value of the fifth DC signal at the node, through the sixth connection between the ninth pad and the tenth pad, using the other power supply circuit, It can be configured to identify.
  • the PMIC sends the third DC signal obtained based on the voltage value of the fifth DC signal to the other circuit through the fifth path, using the other power supply circuit.
  • the PMIC may be configured to provide.
  • the fifth DC signal may be converted into a sixth DC signal through the other regulator.
  • the sixth DC signal may be provided from the other regulator to the other circuit.
  • Electronic devices may be of various types.
  • Electronic devices may include, for example, portable communication devices (e.g., smartphones), computer devices, portable multimedia devices, portable medical devices, cameras, wearable devices, or home appliances.
  • Electronic devices according to embodiments of this document are not limited to the above-described devices.
  • first, second, or first or second may be used simply to distinguish one component from another, and to refer to those components in other respects (e.g., importance or order) is not limited.
  • One (e.g., first) component is said to be “coupled” or “connected” to another (e.g., second) component, with or without the terms “functionally” or “communicatively.” Where mentioned, it means that any of the components can be connected to the other components directly (e.g. wired), wirelessly, or through a third component.
  • module used in various embodiments of this document may include a unit implemented in hardware, software, or firmware, and is interchangeable with terms such as logic, logic block, component, or circuit, for example. It can be used as A module may be an integrated part or a minimum unit of the parts or a part thereof that performs one or more functions. For example, according to one embodiment, the module may be implemented in the form of an application-specific integrated circuit (ASIC).
  • ASIC application-specific integrated circuit
  • Various embodiments of the present document are one or more instructions stored in a storage medium (e.g., built-in memory 836 or external memory 838) that can be read by a machine (e.g., electronic device 801). It may be implemented as software (e.g., program 840) including these.
  • a processor e.g., processor 820 of a device (e.g., electronic device 801) may call at least one command among one or more commands stored from a storage medium and execute it. This allows the device to be operated to perform at least one function according to the at least one instruction called.
  • the one or more instructions may include code generated by a compiler or code that can be executed by an interpreter.
  • a storage medium that can be read by a device may be provided in the form of a non-transitory storage medium.
  • 'non-transitory' only means that the storage medium is a tangible device and does not contain signals (e.g. electromagnetic waves). This term refers to cases where data is stored semi-permanently in the storage medium. There is no distinction between temporary storage cases.
  • Computer program products are commodities and can be traded between sellers and buyers.
  • the computer program product may be distributed in the form of a machine-readable storage medium (e.g. compact disc read only memory (CD-ROM)) or through an application store (e.g. Play StoreTM) or on two user devices (e.g. It can be distributed (e.g. downloaded or uploaded) directly between smart phones) or online.
  • a machine-readable storage medium e.g. compact disc read only memory (CD-ROM)
  • an application store e.g. Play StoreTM
  • two user devices e.g. It can be distributed (e.g. downloaded or uploaded) directly between smart phones) or online.
  • at least a portion of the computer program product may be at least temporarily stored or temporarily created in a machine-readable storage medium, such as the memory of a manufacturer's server, an application store's server, or a relay server.
  • each component (e.g., module or program) of the above-described components may include a single or plural entity, and some of the plurality of entities may be separately placed in other components. there is.
  • one or more of the components or operations described above may be omitted, or one or more other components or operations may be added.
  • multiple components eg, modules or programs
  • the integrated component may perform one or more functions of each component of the plurality of components identically or similarly to those performed by the corresponding component of the plurality of components prior to the integration. .
  • operations performed by a module, program, or other component may be executed sequentially, in parallel, iteratively, or heuristically, or one or more of the operations may be executed in a different order, or omitted. Alternatively, one or more other operations may be added.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

전자 장치는 프로세서를 포함할 수 있고, 디스플레이 패널과, 상기 디스플레이 패널 상에서의 표시를 위해 상기 프로세서로부터 획득된 이미지를 처리하도록 구성된 적어도 하나의 회로, 상기 적어도 하나의 회로의 입력 노드와 연결된 제1 패드, 및 상기 입력 노드와 연결된 제2 패드를 포함하는 디스플레이 구동 회로와, 상기 제1 패드를 통해 상기 입력 노드와 연결된 캐패시터를 포함하는, 디스플레이를 포함할 수 있고, 제3 패드, 제4 패드, 및 상기 제3 패드 및 상기 제4 패드와 각각 연결된 전원 공급 회로를 포함하는 PMIC(power management integrated circuit)를 포함할 수 있다.

Description

디스플레이에게 전력을 제공하기 위한 전자 장치
아래의 설명들은, 디스플레이에게 전력을 제공하기 위한 전자 장치에 관한 것이다.
전자 장치(electronic device)는, 디스플레이 패널을 포함할 수 있다. 예를 들면, 상기 전자 장치는, 상기 디스플레이 패널과 작동적으로(operably 또는 operatively) 결합된, 디스플레이 구동 회로를 포함할 수 있다. 예를 들면, 상기 디스플레이 구동 회로는, 상기 전자 장치의 프로세서로부터 획득된 이미지를 상기 디스플레이 패널 상에서 표시할 수 있다.
상술한 정보는 본 개시에 대한 이해를 돕기 위한 목적으로 하는 배경 기술(related art)로 제공될 수 있다. 상술한 내용 중 어느 것도 본 개시와 관련된 종래 기술(prior art)로서 적용될 수 있는지에 대하여 어떠한 주장이나 결정이 제기되지 않는다.
전자 장치(electronic device)가 제공된다. 상기 전자 장치는, 프로세서를 포함할 수 있다. 상기 전자 장치는, 디스플레이 패널과, 상기 디스플레이 패널 상에서의 표시를 위해 상기 프로세서로부터 획득된 이미지를 처리하도록 구성된 적어도 하나의 회로, 상기 적어도 하나의 회로의 입력 노드와 연결된 제1 패드, 및 상기 입력 노드와 연결된 제2 패드를 포함하는 디스플레이 구동 회로와, 상기 제1 패드를 통해 상기 입력 노드와 연결된 캐패시터를 포함하는, 디스플레이를 포함할 수 있다. 상기 전자 장치는, 제3 패드, 제4 패드, 및 상기 제3 패드 및 상기 제4 패드와 각각 연결된 전원 공급 회로(power supply circuit)를 포함하는 PMIC(power management integrated circuit)를 포함할 수 있다. 상기 PMIC는, 상기 제1 패드와 상기 제3 패드 사이의 제1 경로를 통해 상기 적어도 하나의 회로에게, 제1 DC(direct current) 신호를, 상기 전원 공급 회로를 이용하여, 제공하도록 구성될 수 있다. 상기 PMIC는, 상기 제2 패드와 상기 제4 패드 사이의 제2 경로를 통해, 상기 입력 노드에서의 상기 제1 DC 신호의 전압 값을, 상기 전원 공급 회로를 이용하여, 식별하도록 구성될 수 있다. 상기 PMIC는, 상기 제1 경로를 통해 상기 적어도 하나의 회로에게, 상기 전압 값에 기반하여 획득된 제2 DC 신호를, 상기 전원 공급 회로를 이용하여, 제공하도록, 구성될 수 있다.
도 1은 PMIC(power management integrated circuit)로부터 디스플레이 구동 회로에게 파워를 제공하는 예를 도시한다.
도 2는 디스플레이 구동 회로 내의 적어도 하나의 제1 회로를 위해 DC 신호를 제공하는 제1 전원 공급 회로 및 상기 디스플레이 구동 회로 내의 제2 회로 및 제3 회로 각각을 위해 다른 DC 신호를 제공하는 제2 전원 공급 회로를 포함하는 PMIC를 포함하는 예시적인 전자 장치의 간소화된 블록도이다.
도 3은 디스플레이 구동 회로 내의 적어도 하나의 제1 회로 및 제2 회로 각각을 위해 DC 신호를 제공하는 제1 전원 공급 회로 및 상기 디스플레이 구동 회로 내의 제3 회로를 위해 다른 DC 신호를 제공하는 제2 전원 공급 회로를 포함하는 PMIC를 포함하는 예시적인 전자 장치의 간소화된 블록도이다.
도 4 및 도 5는 프로세서로부터 디스플레이 구동 회로에게 제공되는 명령의 유형에 따라 상기 디스플레이 구동 회로 내의 적어도 하나의 제1 회로 및 제2 회로를 위해 DC 신호 또는 다른 DC 신호를 적응적으로 제공하는 PMIC를 포함하는 예시적인 전자 장치의 간소화된 블록도이다.
도 6은 프로세서로부터 디스플레이 구동 회로에게 제공되는 명령을 식별하는 예시적인 방법을 나타내는 차트를 도시한다.
도 7은 PMIC 내의 제1 전원 공급 회로를 이용하여 DC 신호를 제공함으로써 소비되는 전력을 나타내는 차트를 도시한다.
도 8은, 다양한 실시예들에 따른, 네트워크 환경 내의 전자 장치의 블록도이다.
도 9는, 다양한 실시예들에 따른, 디스플레이 모듈의 블록도이다.
도 1은 PMIC(power management integrated circuit)로부터 디스플레이 구동 회로에게 파워를 제공하는 예를 도시한다.
도 1을 참조하면, PMIC(110)는, PMIC(110)와 직접적으로 또는 간접적으로 연결된 배터리(예: 재충전가능한 배터리)로부터 획득된 전력을 디스플레이(160)에게 제공하기 위해 이용될 수 있다. 예를 들면, PMIC(110)는, 제1 전원 공급 회로(power supply circuit)(111) 및 제2 전원 공급 회로(112)를 포함할 수 있다.
디스플레이(160)는, PMIC(110)로부터 획득된 상기 전력에 기반하여 이미지를 표시하기 위해 이용될 수 있다. 예를 들면, 디스플레이(160)는, 디스플레이 구동 회로(170) 및 디스플레이 패널(190)을 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(170)는, 프로세서(도 1 내에서 미도시)로부터 획득된 이미지를 디스플레이 패널(190) 상에서 표시하기 위해 이용될 수 있다. 예를 들면, 디스플레이 구동 회로(170)는, 상기 이미지를 처리하도록 구성된 적어도 하나의 제1 회로(171), 상기 이미지를 적어도 일시적으로 저장하도록 구성되는 제2 회로(172), 및 디스플레이 구동 회로(170) 내의 패드들(예: 제1 패드(191), 제2 패드(192), 및 제3 패드(193))에게 전력을 제공하도록 구성되는 제3 회로(173)를 포함할 수 있다. 예를 들면, 적어도 하나의 제1 회로(171)는, 상기 이미지를 처리하기 위한 하나 이상의 디지털 논리 회로들을 포함할 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 디스플레이 구동 회로(170)는, PMIC(110)로부터 제공되는 DC 신호의 전압 값을 적어도 하나의 제1 회로(171)를 위한 전압 값으로 변경하기 위한 제1 레귤레이터(181)를 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(170)는, PMIC(110)로부터 제공되는 DC 신호의 전압 값을 제2 회로(172)를 위한 전압 값으로 변경하기 위한 제2 레귤레이터(182)를 포함할 수 있다.
예를 들면, 제1 전원 공급 회로(111)는, 제1 전압 값(예: 약 1.8 (V)(voltage))을 가지는 DC 신호(131)를 제1 패드(191)와 제4 패드(124) 사이의 제1 경로(141)를 통해 제1 레귤레이터(181)에게 제공할 수 있다. 예를 들면, DC 신호(131)는, 노드(149)와 제5 패드(125) 사이의 제2 경로(142)를 통해 획득된 전압 값에 기반하여 제1 전원 공급 회로(111) 내에서 획득되고, 제1 전원 공급 회로(111)로부터 제1 경로(141)를 통해 제1 레귤레이터(181)에게 제공될 수 있다. 예를 들면, 제1 레귤레이터(181)에게 입력된 DC 신호(131)는, 상기 제1 전압 값보다 낮은 제2 전압 값(예: 약 1.0 (V))을 가지는 DC 신호(132)로 변환되거나 변경되거나 조정될 수 있다. 예를 들면, 제1 레귤레이터(181)로부터 출력되는 DC 신호(132)는, 캐패시터(183)와 연결된 제2 패드(192)와 연결된 적어도 하나의 제1 회로(171)의 입력 노드(184)를 통해 적어도 하나의 제1 회로(171)에게 제공될 수 있다. 제한되지 않는 예로, 입력 노드(184)에서 캐패시터(183)를 통해 적어도 하나의 제1 회로(171)를 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된(fine tuned)) DC 신호(132)가, 적어도 하나의 제1 회로(171)에게 제공될 수 있다. 예를 들면, 적어도 하나의 제1 회로(171)는, 상기 전압 값에 기반하여 상기 이미지를 처리할 수 있다.
예를 들면, 제1 전원 공급 회로(111)는, 상기 제1 전압 값을 가지는 DC 신호(131)를 제1 경로(141)를 통해 제2 레귤레이터(182)에게 제공할 수 있다. 예를 들면, 제2 레귤레이터(182)에게 입력된 DC 신호(131)는, 상기 제1 전압 값보다 낮은 상기 제2 전압 값을 가지는 DC 신호(132)로 변환되거나 변경되거나 조정될 수 있다. 도 1 내에서 도시되지 않았으나, 제2 레귤레이터(182)로부터 출력되는 DC 신호(132)는, 캐패시터와 연결된 패드와 연결된 제2 회로(172)의 입력 노드를 통해 제2 회로(172)에게 제공될 수 있다. 제한되지 않는 예로, 제2 회로(172)의 상기 입력 노드에서 상기 캐패시터를 통해 제2 회로(172)를 위해 적합한 전압 값을 가지도록 조정된 DC 신호(132)는, 제2 회로(172)에게 제공될 수 있다. 예를 들면, 제2 회로(172)는, 상기 전압 값에 기반하여 상기 이미지를 적어도 일시적으로 저장할 수 있다.
예를 들면, 제2 전원 공급 회로(112)는, 상기 제1 전압 값을 가지는 DC 신호(133)를 제3 패드(193)와 제6 패드(126) 사이의 제3 경로(143)를 통해 제3 회로(173)에게 제공할 수 있다. 예를 들면, 제3 회로(173)는, 상기 제1 전압 값에 기반하여, 디스플레이 구동 회로(170) 내의 패드들(예: 제1 패드(191), 제2 패드(192), 및 제3 패드(193))에게 전력을 제공할 수 있다.
예를 들면, 제1 경로(141) 및 제3 경로(143)을 위한 커넥터(161)가 PMIC(110)와 디스플레이(160) 사이의 연결을 위해 도 1을 통해 예시된 전자 장치 내에 포함될 수 있다.
상술한 바와 같이, 적어도 하나의 제1 회로(171) 및 제2 회로(172) 각각은, DC 신호(132)를 통해 제공되는 전압 값(예: 약 1.0 (V))에 기반하여 동작함에도 불구하고, 제1 전원 공급 회로(121)는, PMIC(110) 및 디스플레이(160) 중 PMIC(110)에 인접한 노드(149)로부터 제5 패드(125)로의 제2 경로(142)를 통해 피드백(예: 노드(149)에서의 전압 값))을 획득하기 때문에, 제1 전원 공급 회로(121)는, 상기 제1 전압 값을 가지는 DC 신호(131)를 제1 경로(141)를 통해 디스플레이 구동 회로(170)에게 제공할 수 있다. 예를 들면, 추가적인 전력 소비가 DC 신호(132)를 통해 적어도 하나의 제1 회로(171)에게 제공되는 상기 전압 값과 상기 제1 전압 값 사이의 차이만큼 제1 경로(141) 상에서 발생할 수 있다. 뿐만 아니라, 상기 제1 전압 값을 가지는 DC 신호(131)는, 제1 레귤레이터(181)를 통해 상기 제2 전압 값을 가지는 DC 신호(132)로 변환되기 때문에, 추가적인 전력 소비가 DC 신호(131)를 통해 적어도 하나의 제1 회로(171) 및 제2 회로(172) 각각에게 전력을 제공하는 동안 제1 레귤레이터(181) 및 제2 레귤레이터(182) 각각을 통해 실행되는 DC 신호(131)로부터 DC 신호(132)로의 변환으로 인하여 발생할 수 있다.
아래에서 예시될 전자 장치는, 제1 전원 공급 회로(111)와 달리, 상기 제2 전압 값을 가지는 DC 신호를 디스플레이 구동 회로에게 제공하는 전원 공급 회로를 포함하는 PMIC를 포함할 수 있다. 예를 들면, 상기 DC 신호는, 상기 디스플레이 구동 회로 내의 노드로부터의 경로를 통해 식별된 상기 노드에서의 전압 값에 기반하여, 상기 전원 공급 회로 내에서 획득되고, 상기 전원 공급 회로로부터 상기 디스플레이 구동 회로에게 제공될 수 있다. 예를 들면, 상기 DC 신호는, 상기 제2 전압 값을 가지기 때문에, 상기 전자 장치는, 상기 제1 전압 값을 상기 제2 전압 값으로 변경하기 위해 소비되는 전력을 감소시킬 수 있다. 예를 들면, 상기 전원 공급 회로로부터 상기 디스플레이 구동 회로에게 제공되는 상기 DC 신호는 상기 제1 전압 값보다 낮은 상기 제2 전압 값을 가지기 때문에, 상기 전자 장치는, 상기 디스플레이 구동 회로를 동작하기 위해 상기 PMIC로부터 전력을 제공하는 것에 의해 소비되는 전력을 감소시킬 수 있다.
상기 전자 장치는, 도 2 내지 도 5를 통해 예시될 수 있다.
도 2는 디스플레이 구동 회로 내의 적어도 하나의 제1 회로를 위해 DC 신호를 제공하는 제1 전원 공급 회로 및 상기 디스플레이 구동 회로 내의 제2 회로 및 제3 회로 각각을 위해 다른 DC 신호를 제공하는 제2 전원 공급 회로를 포함하는 PMIC를 포함하는 예시적인 전자 장치의 간소화된 블록도이다.
도 2를 참조하면, 전자 장치(200)는, 프로세서(205), PMIC(210), 및 디스플레이(260)를 포함할 수 있다. 제한되지 않는 예로, 프로세서(205) 및 PMIC(210)는, PCB(printed circuit board)(201)(예: 메인 PCB) 상에 부착되고, 디스플레이(260)는 커넥터(202)를 통해 PMIC(210)와 연결될 수 있다.
예를 들면, 프로세서(205)는, 이미지를 획득하고, 상기 획득된 이미지를 디스플레이 구동 회로(270)에게 제공하기 위해 이용될 수 있다. 예를 들면, 상기 이미지는, 프로세서(205)로부터 인터페이스(215)를 통해 디스플레이 구동 회로(270)에게 제공될 수 있다. 제한되지 않는 예로, 인터페이스(215)는, 디스플레이 구동 회로(270) 내의 패드(216)와 연결될 수 있다. 제한되지 않는 예로(as a non-limiting example), 인터페이스(215)는, MIPI(mobile industry processor interface)와 같은 고속 직렬 인터페이스(HSSI, high speed serial interface)를 포함할 수 있다. 제한되지 않는 예로, 인터페이스(215)는, MDDI(mobile display digital interface), CDP(compact display port), SPI(serial peripheral interface), I2C(inter integrated circuit), 또는 I3C(Improved inter integrated circuit)와 같은 인터페이스를 포함할 수 있다. 예를 들면, 프로세서(205)는, 도 8의 프로세서(820)의 적어도 일부를 포함할 수 있다.
예를 들면, PMIC(210)는, PMIC(210)와 직접적으로 또는 간접적으로 연결된 배터리(예: 재충전가능한 배터리)로부터 획득된 전력을 디스플레이(260)에게 제공하기 위해 이용될 수 있다.
예를 들면, 디스플레이(260)는, PMIC(210)로부터 획득된 상기 전력에 기반하여 이미지를 표시하기 위해 이용될 수 있다. 예를 들면, 디스플레이(260)는, 디스플레이 구동 회로(270) 및 디스플레이 패널(290)을 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(270)는, 프로세서(205)로부터 획득된 이미지를 디스플레이 패널(290) 상에서 표시하기 위해 이용될 수 있다. 예를 들면, 디스플레이 구동 회로(270)는, 도 9의 DDI(930)의 적어도 일부를 포함하고, 디스플레이 패널(290)은, 도 9의 디스플레이(910)의 적어도 일부를 포함할 수 있다.
예를 들면, 디스플레이 구동 회로(270)는, 상기 이미지를 처리하도록 구성된 적어도 하나의 제1 회로(271), 상기 이미지를 적어도 일시적으로 저장하도록 구성된 제2 회로(272)(예: GRAM(graphic random access memory)), 및 디스플레이 구동 회로(270) 내의 패드들(예: 제1 패드(291), 제2 패드(292), 제5 패드(295), 제7 패드(297), 제8 패드(298), 및 제9 패드(299)를 포함하는 복수의 패드들)에게 전력을 제공하도록 구성된 제3 회로(273)를 포함할 수 있다.
예를 들면, 디스플레이 구동 회로(270)는, 제1 레귤레이터(281)(예: LDO(low dropout) 레귤레이터) 및 제2 레귤레이터(282)(예: LDO(low dropout) 레귤레이터)를 포함할 수 있다. 하지만, 이에 제한되지 않는다. 예를 들면, 제1 레귤레이터(281)는, 디스플레이 구동 회로(270)로부터 제외될 수도 있다.
예를 들면, 디스플레이 구동 회로(270)는, 적어도 하나의 제1 회로(271)의 입력 노드(284)와 연결된 제1 패드(291), 입력 노드(284)와 연결된 제2 패드(292)를 포함할 수 있다. 예를 들면, 입력 노드(284)는, 제1 패드(291)를 통해 디스플레이(260) 내의 캐패시터(283)와 연결될 수 있다. 하지만, 이에 제한되지 않는다. 예를 들면, 입력 노드(284)는, 제1 패드(291)와 구별되는 다른 패드를 통해 캐패시터(283)와 연결될 수도 있다. 예를 들면, 캐패시터(283)는, 디스플레이(260) 밖에 위치될 수도 있다.
예를 들면, PMIC(210)는, 제3 패드(223)와, 제4 패드(224)와, 제3 패드(223) 및 제4 패드(224)와 각각 연결된 제1 전원 공급 회로(211)를 포함할 수 있다.
예를 들면, PMIC(210)는, 제1 패드(291)와 제3 패드(223) 사이의 제1 경로(241)를 통해 적어도 하나의 제1 회로(271)에게 제1 DC 신호(231)를, 제1 전원 공급 회로(211)를 이용하여, 제공할 수 있다. 예를 들면, PMIC(210)는, 제2 패드(292)와 제4 패드(224) 사이의 제2 경로(242)를 통해 입력 노드(284)에서의 제1 DC 신호(231)의 전압 값을, 제1 전원 공급 회로(211)를 이용하여, 식별할 수 있다. 예를 들면, PMIC(210)는, 제1 경로(241)를 통해 적어도 하나의 제1 회로(271)에게, 입력 노드(284)에서의 제1 DC 신호(231)의 상기 전압 값에 기반하여 획득된 제2 DC 신호(232)를, 제1 전원 공급 회로(211)를 이용하여, 제공할 수 있다. 제한되지 않는 예로, 입력 노드(284)에서 캐패시터(283)를 통해 적어도 하나의 제1 회로(271)를 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된) 제2 DC 신호(232)가, 적어도 하나의 제1 회로(271)에게 제공될 수 있다. 예를 들면, 적어도 하나의 제1 회로(271)는, 상기 전압 값에 기반하여 상기 이미지를 처리할 수 있다.
예를 들면, 제2 경로(242)는, 도 1의 제2 경로(142)와 달리, 디스플레이 구동 회로(270) 내에 위치된 입력 노드(284)에서의 전압 값을 측정하기 위해 이용되기 때문에, 제1 DC 신호(231) 및 제2 DC 신호(232) 각각의 전압 값(예: 약 1.0 (V))은, 도 1의 DC 신호(131)의 상기 제1 전압 값(예: 약 1.8 (V))보다 낮을 수 있다. 예를 들면, 제1 DC 신호(231) 및 제2 DC 신호(232) 각각의 상기 전압 값은, DC 신호(131)의 상기 제1 전압 값보다 낮기 때문에, 제1 경로(241)를 통해 제1 DC 신호(231) 및 제2 DC 신호(232)를 제공하는 것에 의해 소비되는 전력은, 제1 경로(141)를 통해 DC 신호(131)를 제공하는 것에 의해 소비되는 전력보다, 작을 수 있다. 예를 들면, 제1 DC 신호(231) 및 제2 DC 신호(232) 각각의 상기 전압 값은, DC 신호(131)의 상기 제1 전압 값보다 낮기 때문에, 디스플레이 구동 회로(270)는, 도 1의 디스플레이 구동 회로(170)와 달리, 적어도 하나의 제1 회로(271)를 이용하여 상기 이미지를 처리하기 위해 제1 레귤레이터(281)를 이용하는 것을 우회할 수 있다. 예를 들면, 디스플레이 구동 회로(270)는, 제1 레귤레이터(281)의 이용에 따른 전력의 소비를 감소시킬 수 있다. 예를 들면, 전자 장치(200)는, 도 1 내에서 도시된 전자 장치와 달리, 디스플레이 구동 회로(270) 내에 위치된 입력 노드(284)에서의 전압 값을 측정하기 위한 제2 경로(242)를 포함함으로써, 디스플레이(260)를 통해 이미지를 표시하는 동안 소비되는 전력을 감소시킬 수 있다.
예를 들면, 전자 장치(200)는, PCB(201)(또는 FPCB(flexible printed circuit board)) 및 PCB(201)에 부착되고, 제1 경로(241)를 위해 제1 패드(291)와 연결된 핀 및 제2 경로(242)를 위해 제2 패드(292)와 연결된 다른 핀을 포함하는 커넥터(202)를 포함할 수 있다. 예를 들면 커넥터(202)는, 제3 경로(243)를 위한 핀 및 제4 경로(244)를 위한 핀(및/또는 제5 경로(245)를 위한 핀)을 더 포함할 수 있다. 예를 들면, 전자 장치(200)는, 커넥터(202)와의 연결을 위한 다른 FPCB를 더 포함할 수도 있다.
도 2 내에서 도시되지 않았으나, PCB(201)는, 제1 패드(291)와 상기 핀 사이의 제1 신호 라인 및 제2 패드(292)와 상기 다른 핀 사이의 제2 신호 라인을 포함하는 복수의 신호 라인들을 포함할 수 있다. 예를 들면, 상기 제1 신호 라인은, 상기 복수의 신호 라인들 중 상기 제1 신호 라인과 다른, 신호 라인들로부터 전기적으로 분리되고, 상기 제2 신호 라인은, 상기 복수의 신호 라인들 중 상기 제2 신호 라인과 다른, 신호 라인들로부터 전기적으로 분리될 수 있다. 예를 들면, 노이즈가 제1 DC 신호(231) 및 제2 DC 신호(232) 각각 내에 포함되는 것을 감소시키기 위해, 상기 제1 신호 라인 및 상기 제2 신호 라인 각각은, 상기 복수의 신호 라인들 중 다른 신호 라인들로부터 전기적으로 분리될 수 있다. 예를 들면, 상기 제1 신호 라인(및/또는 상기 제2 신호 라인)이 위치되는 상기 PCB의 제1 레이어 바로 아래의 상기 PCB의 제2 레이어 및 상기 제1 레이어 바로 위의 상기 PCB의 제3 레이어는, 그라운드와 연결될 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 디스플레이 구동 회로(270) 내의 제2 레귤레이터(282)는, 제2 회로(272)의 입력 노드(286)와 연결된 단자(263)를 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(270)는, 제2 레귤레이터(282)의 다른 단자(264)와 연결된 제5 패드(295)를 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(270)는, 입력 노드(286)와 연결된 제7 패드(297)를 포함할 수 있다. 예를 들면, 제7 패드(297)는, 캐패시터(285)와 연결될 수 있다. 예를 들면, 디스플레이 구동 회로(270)는, 다른 단자(264)와 연결된 제8 패드(298)를 포함할 수 있다.
예를 들면, PMIC(210)는, 제2 전원 공급 회로(212), 제2 전원 공급 회로(212)와 연결된 제6 패드(226), 및 제2 전원 공급 회로(212)와 연결된 제10 패드(230)를 포함할 수 있다.
예를 들면, PMIC(210)는, 제5 패드(295)와 제6 패드(226) 사이의 제3 경로(243)를 통해 제2 레귤레이터(282)에게, 제3 DC 신호(233)를, 제2 전원 공급 회로(212)를 이용하여, 제공할 수 있다. 예를 들면, PMIC(210)는, 제8 패드(298)와 제10 패드(230) 사이의 제4 경로(244)를 통해 노드(287)에서의 제3 DC 신호(233)의 전압 값을, 제2 전원 공급 회로(212)를 이용하여, 식별할 수 있다. 예를 들면, PMIC(210)는, 제3 경로(243)를 통해 제2 레귤레이터(282)에게, 노드(287)에서의 제3 DC 신호(233)의 상기 전압 값에 기반하여 획득된 제4 DC 신호(234)를, 제2 전원 공급 회로(212)를 이용하여, 제공할 수 있다. 예를 들면, 제4 DC 신호(234)는, 제2 레귤레이터(282)를 통해 제5 DC 신호(235)로 변환될 수 있다. 예를 들면, 제5 DC 신호(235)의 전압 값(약 1.0 (V))은, 제3 DC 신호(233) 및 제4 DC 신호(234) 각각의 전압 값(예: 약 1.8 (V))보다 낮을 수 있다. 예를 들면, 제5 DC 신호(235)는, 제2 레귤레이터(282)로부터 제2 회로(272)에게 제공될 수 있다. 제한되지 않는 예로, 제2 회로(272)의 입력 노드(286)에서 캐패시터(285)를 통해 제2 회로(272)를 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된) 제5 DC 신호(235)가, 제2 회로(272)에게 제공될 수 있다. 예를 들면, 제2 회로(272)는, 상기 전압 값에 기반하여 프로세세(205)로부터 인터페이스(215)를 통해 제공된 상기 이미지를 적어도 일시적으로 저장할 수 있다.
예를 들면, 제3 DC 신호(233) 및 제4 DC 신호(234) 각각의 상기 전압 값은, 제1 DC 신호(231) 및 제2 DC 신호(232) 각각의 상기 전압 값보다 높을 수 있다. 예를 들면, 제3 DC 신호(233) 및 제4 DC 신호(234) 각각의 상기 전압 값은, 제1 DC 신호(231) 및 제2 DC 신호(232) 각각의 상기 전압 값보다 높지만, 전자 장치(200)는, 제1 경로(241) 상에서의 전력 손실(power loss)을 감소시키기 위해, 제2 전원 공급 회로(212)를 이용하여 제3 경로(243)를 이용하여 제2 회로(272)에게 전력을 제공할 수 있다.
예를 들면, 디스플레이 구동 회로(270)는, 제3 회로(273) 및 제3 회로(273)와 연결된 제9 패드(299)를 포함할 수 있다.
예를 들면, PMIC(210)는, 제6 패드(226)와 제9 패드(299) 사이의 제5 경로(245)를 통해 제3 DC 신호(233) 및/또는 제4 DC 신호(234)를 제3 회로(273)에게 제공할 수 있다. 예를 들면, 제3 회로(273)는, 제3 DC 신호(233) 및/또는 제4 DC 신호(234)에 기반하여, 제1 패드(291), 제2 패드(292), 제5 패드(295), 제7 패드(297), 제8 패드(298), 및/또는 제9 패드(299)에게 전력을 제공할 수 있다. 예를 들면, 디스플레이 구동 회로(270)는, 패드(216), 패드(217), 및 패드(218)를 더 포함할 수 있다. 예를 들면, 제3 회로(273)는, 제3 DC 신호(233) 및/또는 제4 DC 신호(234)에 기반하여, 패드(216), 패드(217), 및/또는 패드(218)에게 전력을 제공할 수 있다.
예를 들면, 디스플레이 구동 회로(270)가 제1 레귤레이터(281)를 포함하는 경우, 디스플레이 구동 회로(270) 내의 제1 레귤레이터(281)는, 적어도 하나의 제1 회로(271)의 입력 노드(284)와 연결된 단자(261)를 포함할 수 있다. 예를 들면, 제1 레귤레이터(281)는 제5 패드(295)와 연결된 다른 단자(262)를 포함할 수 있다. 예를 들면, 제1 레귤레이터(281)는, 제1 DC 신호(231) 및 제2 DC 신호(232) 각각이 제공되는 시간 구간의 적어도 일부 내에서 비활성화될(disable) 수 있다. 예를 들면, 제1 레귤레이터(281)는, 제1 레귤레이터(281)를 패드(217)를 통해 그라운드와 연결하는 것에 기반하여, 비활성화될 수 있다. 예를 들면, 제1 레귤레이터(281)는, 부트로더(bootloader)를 통해 전자 장치(200)의 RAM(random access memory)(예: 도 8의 휘발성 메모리(832)의 적어도 일부) 안으로 운영 체제(OS, operating system)의 적어도 일부(예: 커널(kernel))가 로드되는 시간 구간의 적어도 일부 내에서, 활성화되고(enabled), 상기 운영 체제의 상기 적어도 일부가 로드된 후의 시간 구간의 적어도 일부 내에서, 비활성화될 수 있다. 도 2 내에서 도시되지 않았으나, 제1 레귤레이터(281)는, 전압 a(예: 약 1.8 (V))를 패드(218)를 통해 제공함으로써 활성화되는 제2 레귤레이터(282)와 같이, 전압 a를 패드(217)를 통해 제공함으로써 활성화될 수 있다.
예를 들면, 제1 레귤레이터(281)는, 미리 결정된 소프트웨어 어플리케이션의 실행에 기반하여, 활성화될 수 있다. 예를 들면, 상기 미리 결정된 소프트웨어 어플리케이션은, 상대적으로 높은 재생율에 기반하여 이미지를 디스플레이 패널(290) 상에서 표시하는 소프트웨어 어플리케이션일 수 있다. 예를 들면, 상기 미리 결정된 소프트웨어 어플리케이션은, 사용자 설정에 따라 식별될 수 있다.
예를 들어, 제1 레귤레이터(281)가 활성화될 시, PMIC(210)는, 제5 패드(295)와 제6 패드(226) 사이의 제3 경로(243)를 통해 제1 레귤레이터(281)에게, 제3 DC 신호(233) 및/또는 제4 DC 신호(234)를, 제2 전원 공급 회로(212)를 이용하여, 제공할 수 있다. 제4 DC 신호(234)는, 제1 레귤레이터(281)를 통해 제5 DC 신호(235)로 변환될 수 있다. 예를 들면, 제5 DC 신호(235)는, 제1 레귤레이터(281)로부터 적어도 하나의 제1 회로(271)에게 제공될 수 있다. 제한되지 않는 예로, 적어도 하나의 제1 회로(271)의 입력 노드(284)에서 캐패시터(283)를 통해 적어도 하나의 제1 회로(271)를 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된) 제5 DC 신호(235)가, 적어도 하나의 제1 회로(271)에게 제공될 수 있다. 예를 들면, 적어도 하나의 제1 회로(271)는, 상기 전압 값에 기반하여, 상기 이미지를 처리할 수 있다.
상술한 바와 같이, 전자 장치(200)는, 제1 DC 신호(231) 및 제2 DC 신호(232)에 기반하여 적어도 하나의 제1 회로(271)를 구동함으로써, 이미지의 표시에 의해 소비되는 전력을 감소시킬 수 있다.
도 2에 대한 위 설명들은, 제1 전원 공급 회로(211)를 이용하여 적어도 하나의 제1 회로(271)에게 전력을 제공하고 제2 전원 공급 회로(212)를 이용하여 제2 회로(272)에게 전력을 제공하는 것을 예시하고 있으나, 전자 장치는, 제1 전원 공급 회로(211)를 이용하여 적어도 하나의 제1 회로(271) 및 제2 회로(272) 각각에게 전력을 제공할 수도 있다. 제1 전원 공급 회로(211)를 이용하여 적어도 하나의 제1 회로(271) 및 제2 회로(272) 각각에게 전력을 제공하는 상기 전자 장치는, 도 3을 통해 예시될 수 있다.
도 3은 디스플레이 구동 회로 내의 적어도 하나의 제1 회로 및 제2 회로 각각을 위해 DC 신호를 제공하는 제1 전원 공급 회로 및 상기 디스플레이 구동 회로 내의 제3 회로를 위해 다른 DC 신호를 제공하는 제2 전원 공급 회로를 포함하는 PMIC를 포함하는 예시적인 전자 장치의 간소화된 블록도이다.
도 3을 참조하면, 전자 장치(300)는, 프로세서(305), PMIC(310), 및 디스플레이(360)를 포함할 수 있다. 제한되지 않는 예로, 프로세서(305) 및 PMIC(310)는, PCB(301)(예: 메인 PCB) 상에 부착되고, 디스플레이(360)는 커넥터(302)를 통해 PMIC(310)와 연결될 수 있다. 예를 들면, 커넥터(302)는, 제1 경로(341)(및/또는 제3 경로(343))를 위한 핀, 제2 경로(342)를 위한 핀, 및 제5 경로(345)(및/또는 제6 경로(346))를 위한 핀을 포함할 수 있다. 예를 들면, 커넥터(302)는, 제4 경로(344)를 위한 핀을 더 포함할 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 프로세서(305)는, 이미지를 획득하고, 상기 획득된 이미지를 디스플레이 구동 회로(370)에게 제공하기 위해 이용될 수 있다. 예를 들면, 상기 이미지는, 프로세서(305)로부터 인터페이스(315)를 통해 디스플레이 구동 회로(370)에게 제공될 수 있다. 제한되지 않는 예로, 인터페이스(315)는, 디스플레이 구동 회로(370) 내의 패드(316)와 연결될 수 있다. 제한되지 않는 예로, 인터페이스(315)는, MIPI를 포함할 수 있다. 예를 들면, 프로세서(305)는, 도 8의 프로세서(820)의 적어도 일부를 포함할 수 있다.
예를 들면, PMIC(310)는, PMIC(310)와 직접적으로 또는 간접적으로 연결된 배터리(예: 재충전가능한 배터리)로부터 획득된 전력을 디스플레이(360)에게 제공하기 위해 이용될 수 있다.
예를 들면, 디스플레이(360)는, PMIC(310)로부터 획득된 상기 전력에 기반하여 이미지를 표시하기 위해 이용될 수 있다. 예를 들면, 디스플레이(360)는, 디스플레이 구동 회로(370) 및 디스플레이 패널(390)을 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(370)는, 프로세서(305)로부터 획득된 이미지를 디스플레이 패널(390) 상에서 표시하기 위해 이용될 수 있다. 예를 들면, 디스플레이 구동 회로(370)는, 도 9의 DDI(930)의 적어도 일부를 포함하고, 디스플레이 패널(390)은, 도 9의 디스플레이(910)의 적어도 일부를 포함할 수 있다.
예를 들면, 디스플레이 구동 회로(370)는, 상기 이미지를 처리하도록 구성된 적어도 하나의 제1 회로(371), 상기 이미지를 적어도 일시적으로 저장하도록 구성된 제2 회로(372)(예: GRAM), 및 디스플레이 구동 회로(370) 내의 패드들(예: 제1 패드(391), 제2 패드(392), 제5 패드(395), 제7 패드(397), 제8 패드(398)(생략될 수 있음), 및 제9 패드(399)를 포함하는 복수의 패드들)에게 전력을 제공하도록 구성된 제3 회로(373)를 포함할 수 있다.
예를 들면, 디스플레이 구동 회로(370)는, 제1 레귤레이터(381)(예: LDO 레귤레이터) 및 제2 레귤레이터(382)(예: LDO 레귤레이터)를 포함할 수 있다. 하지만, 이에 제한되지 않는다. 예를 들면, 제1 레귤레이터(381) 및 제2 레귤레이터(382)는, 디스플레이 구동 회로(370)로부터 제외될 수도 있다.
예를 들면, 디스플레이 구동 회로(370)는, 적어도 하나의 제1 회로(371)의 입력 노드(384)와 연결된 제1 패드(391), 입력 노드(384)와 연결된 제2 패드(392)를 포함할 수 있다. 예를 들면, 입력 노드(384)는, 제1 패드(391)를 통해 디스플레이(360) 내의 캐패시터(383)와 연결될 수 있다. 하지만, 이에 제한되지 않는다. 예를 들면, 입력 노드(384)는, 제1 패드(391)와 구별되는 다른 패드를 통해 캐패시터(383)와 연결될 수도 있다. 예를 들면, 캐패시터(383)는, 디스플레이(360) 밖에 위치될 수도 있다.
예를 들면, PMIC(310)는, 제3 패드(323)와, 제4 패드(324)와, 제3 패드(323) 및 제4 패드(324)와 각각 연결된 제1 전원 공급 회로(311)를 포함할 수 있다.
예를 들면, PMIC(310)는, 제1 패드(391)와 제3 패드(323) 사이의 제1 경로(341)를 통해 적어도 하나의 제1 회로(371)에게 제1 DC 신호(331)를, 제1 전원 공급 회로(311)를 이용하여, 제공할 수 있다. 예를 들면, PMIC(310)는, 제2 패드(392)와 제4 패드(324) 사이의 제2 경로(342)를 통해 입력 노드(384)에서의 제1 DC 신호(331)의 전압 값을, 제1 전원 공급 회로(311)를 이용하여, 식별할 수 있다. 예를 들면, PMIC(310)는, 제1 경로(341)를 통해 적어도 하나의 제1 회로(371)에게, 입력 노드(384)에서의 제1 DC 신호(331)의 상기 전압 값에 기반하여 획득된 제2 DC 신호(332)를, 제1 전원 공급 회로(311)를 이용하여, 제공할 수 있다. 제한되지 않는 예로, 입력 노드(384)에서 캐패시터(383)를 통해 적어도 하나의 제1 회로(371)를 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된) 제2 DC 신호(332)가, 적어도 하나의 제1 회로(371)에게 제공될 수 있다. 예를 들면, 적어도 하나의 제1 회로(371)는, 상기 전압 값에 기반하여 상기 이미지를 처리할 수 있다.
예를 들면, 제2 경로(342)는, 도 1의 제2 경로(142)와 달리, 디스플레이 구동 회로(370) 내에 위치된 입력 노드(384)에서의 전압 값을 측정하기 위해 이용되기 때문에, 제1 DC 신호(331) 및 제2 DC 신호(332) 각각의 전압 값(예: 약 1.0 (V))은, 도 1의 DC 신호(131)의 상기 제1 전압 값(예: 약 1.8 (V))보다 낮을 수 있다. 예를 들면, 제1 DC 신호(331) 및 제2 DC 신호(332) 각각의 상기 전압 값은, DC 신호(131)의 상기 제1 전압 값보다 낮기 때문에, 제1 경로(341)를 통해 제1 DC 신호(331) 및 제2 DC 신호(332)를 제공하는 것에 의해 소비되는 전력은, 제1 경로(141)를 통해 DC 신호(131)를 제공하는 것에 의해 소비되는 전력보다, 작을 수 있다. 예를 들면, 제1 DC 신호(331) 및 제2 DC 신호(332) 각각의 상기 전압 값은, DC 신호(131)의 상기 제1 전압 값보다 낮기 때문에, 디스플레이 구동 회로(370)는, 도 1의 디스플레이 구동 회로(170)와 달리, 적어도 하나의 제1 회로(371)를 이용하여 상기 이미지를 처리하기 위해 제1 레귤레이터(381)를 이용하는 것을 우회할 수 있다. 예를 들면, 디스플레이 구동 회로(370)는, 제1 레귤레이터(381)의 이용에 따른 전력의 소비를 감소시킬 수 있다. 예를 들면, 전자 장치(300)는, 도 1 내에서 도시된 전자 장치와 달리, 디스플레이 구동 회로(370) 내에 위치된 입력 노드(384)에서의 전압 값을 측정하기 위한 제2 경로(342)를 포함함으로써, 디스플레이(360)를 통해 이미지를 표시하는 동안 소비되는 전력을 감소시킬 수 있다.
도 3 내에서 도시되지 않았으나, 전자 장치(300)는, PCB(또는 FPCB) 및 상기 PCB에 부착되고, 제1 경로(341)를 위해 제1 패드(391)와 연결된 핀 및 제2 경로(342)를 위해 제2 패드(392)와 연결된 다른 핀을 포함하는 커넥터를 포함할 수 있다. 예를 들면, 상기 PCB는, 제1 패드(391)와 상기 핀 사이의 제1 신호 라인 및 제2 패드(392)와 상기 다른 핀 사이의 제2 신호 라인을 포함하는 복수의 신호 라인들을 포함할 수 있다. 예를 들면, 상기 제1 신호 라인은, 상기 복수의 신호 라인들 중 상기 제1 신호 라인과 다른, 신호 라인들로부터 전기적으로 분리되고, 상기 제2 신호 라인은, 상기 복수의 신호 라인들 중 상기 제2 신호 라인과 다른, 신호 라인들로부터 전기적으로 분리될 수 있다. 예를 들면, 노이즈가 제1 DC 신호(331) 및 제2 DC 신호(332) 각각 내에 포함되는 것을 감소시키기 위해, 상기 제1 신호 라인 및 상기 제2 신호 라인 각각은, 상기 복수의 신호 라인들 중 다른 신호 라인들로부터 전기적으로 분리될 수 있다. 예를 들면, 상기 제1 신호 라인(및/또는 상기 제2 신호 라인)이 위치되는 상기 PCB의 제1 레이어 바로 아래의 상기 PCB의 제2 레이어 및 상기 제1 레이어 바로 위의 상기 PCB의 제3 레이어는, 그라운드와 연결될 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 디스플레이 구동 회로(370)는, 제7 패드(397)를 포함할 수 있다.
예를 들면, PMIC(310)는, 제3 패드(323)와 제7 패드(397) 사이의 제3 경로(343)를 통해 제2 회로(372)에게 제1 DC 신호(331)를, 제1 전원 공급 회로(311)를 이용하여, 제공할 수 있다. 예를 들면, PMIC(310)는, 제2 패드(392)와 제4 패드(324) 사이의 제2 경로(342)를 통해 입력 노드(384)에서의 제1 DC 신호(331)의 전압 값을, 제1 전원 공급 회로(311)를 이용하여, 식별할 수 있다. 예를 들면, PMIC(310)는, 제3 경로(343)를 통해 제2 회로(372)에게, 입력 노드(384)에서의 제1 DC 신호(331)의 상기 전압 값에 기반하여 획득된 제2 DC 신호(332)를, 제1 전원 공급 회로(311)를 이용하여, 제공할 수 있다. 제한되지 않는 예로, 입력 노드(386)에서 캐패시터(385)를 통해 제3 회로(373)를 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된) 제2 DC 신호(332)가, 제2 회로(372)에게 제공될 수 있다. 예를 들면, 제2 회로(372)는, 상기 전압 값에 기반하여 상기 이미지를 적어도 일시적으로 저장할 수 있다.
예를 들면, 제2 경로(342)는, 도 1의 제2 경로(142)와 달리, 디스플레이 구동 회로(370) 내에 위치된 입력 노드(384)에서의 전압 값을 측정하기 위해 이용되기 때문에, 제1 DC 신호(331) 및 제2 DC 신호(332) 각각의 전압 값(예: 약 1.0 (V))은, 도 1의 DC 신호(131)의 상기 제1 전압 값(예: 약 1.8 (V))보다 낮을 수 있다. 예를 들면, 제1 DC 신호(331) 및 제2 DC 신호(332) 각각의 상기 전압 값은, DC 신호(131)의 상기 제1 전압 값보다 낮기 때문에, 제3 경로(343)를 통해 제1 DC 신호(331) 및 제2 DC 신호(332)를 제공하는 것에 의해 소비되는 전력은, 제3 경로(143)를 통해 DC 신호(133)를 제공하는 것에 의해 소비되는 전력보다, 작을 수 있다. 예를 들면, 제1 DC 신호(331) 및 제2 DC 신호(332) 각각의 상기 전압 값은, DC 신호(133)의 상기 제1 전압 값보다 낮기 때문에, 디스플레이 구동 회로(370)는, 도 1의 디스플레이 구동 회로(170)와 달리, 제2 회로(372)를 이용하여 상기 이미지를 적어도 일시적으로 저장하기 위해 제2 레귤레이터(382)를 이용하는 것을 우회할 수 있다. 예를 들면, 디스플레이 구동 회로(370)는, 제2 레귤레이터(382)의 이용에 따른 전력의 소비를 감소시킬 수 있다. 예를 들면, 전자 장치(300)는, 도 1 내에서 도시된 전자 장치와 달리, 디스플레이 구동 회로(370) 내에 위치된 입력 노드(384)에서의 전압 값을 측정하기 위한 제2 경로(342)를 포함함으로써, 디스플레이(360)를 통해 이미지를 표시하는 동안 소비되는 전력을 감소시킬 수 있다.
도 3 내에서 도시되지 않았으나, 상기 커넥터는, 제3 경로(343)를 위해 제7 패드(397)와 연결된 핀을 더 포함할 수 있다. 예를 들면, 상기 PCB 내의 상기 복수의 신호 라인들은, 제7 패드(397)와 상기 핀 사이의 제3 신호 라인을 더 포함할 수 있다. 예를 들면, 상기 제3 신호 라인은, 상기 복수의 신호 라인들 중 상기 제3 신호 라인과 다른, 신호 라인들로부터 전기적으로 분리될 수 있다. 예를 들면, 노이즈가 제1 DC 신호(331) 및 제2 DC 신호(332) 각각 내에 포함되는 것을 감소시키기 위해, 상기 제3 신호 라인은, 상기 복수의 신호 라인들 중 다른 신호 라인들로부터 전기적으로 분리될 수 있다. 예를 들면, 상기 제3 신호 라인이 위치되는 상기 PCB의 제1 레이어 바로 아래의 상기 PCB의 제2 레이어 및 상기 제1 레이어 바로 위의 상기 PCB의 제3 레이어는, 그라운드와 연결될 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, PMIC(310)는, 제2 전원 공급 회로(312) 및 제2 전원 공급 회로(312)와 연결된 제6 패드(326)를 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(370)는, 제3 회로(373) 및 제3 회로(373)와 연결된 제9 패드(399)를 포함할 수 있다.
예를 들면, PMIC(310)는, 제6 패드(326)와 제9 패드(399) 사이의 제5 경로(345)를 통해 제3 DC 신호(333)(및/또는 제4 DC 신호(334))를 제3 회로(373)에게 제공할 수 있다. 제3 DC 신호(333) 및 제4 DC 신호(334) 각각은, 아래에서 예시될 것이다. 예를 들면, 제3 회로(373)는, 제3 DC 신호(333)(및/또는 제4 DC 신호(334))에 기반하여, 제1 패드(391), 제2 패드(392), 제5 패드(395), 제7 패드(397), 제8 패드(398)(생략될 수 있음), 및/또는 제9 패드(399)에게 전력을 제공할 수 있다. 예를 들면, 디스플레이 구동 회로(370)는, 패드(316), 패드(317), 및 패드(318)를 더 포함할 수 있다. 예를 들면, 제3 회로(373)는, 제3 DC 신호(333)(및/또는 제4 DC 신호(334))에 기반하여, 패드(316), 패드(317), 및/또는 패드(318)에게 전력을 제공할 수 있다.
예를 들면, 디스플레이 구동 회로(370)가 제1 레귤레이터(381) 및 제2 레귤레이터(382)를 포함하는 경우, 디스플레이 구동 회로(370) 내의 제1 레귤레이터(381)는, 적어도 하나의 제1 회로(371)의 입력 노드(384)와 연결된 단자(361)를 포함할 수 있다. 예를 들면, 제1 레귤레이터(381)는, 제5 패드(395)와 연결된 다른 단자(362)를 포함할 수 있다. 예를 들면, 제2 레귤레이터(382)는, 제2 회로(372)의 입력 노드(386)와 연결된 단자(363)를 포함할 수 있다. 예를 들면, 제2 레귤레이터(382)는, 노드(387)를 통해 제5 패드(395)와 연결된 다른 단자(364)를 포함할 수 있다.
예를 들면, 제1 레귤레이터(381) 및 제2 레귤레이터(382) 각각은, 제1 DC 신호(331) 및 제2 DC 신호(332) 각각이 제공되는 시간 구간의 적어도 일부 내에서 비활성화될 수 있다. 예를 들면, 제1 레귤레이터(381) 및 제2 레귤레이터(382) 각각은, 패드(317) 및 패드(318)를 그라운드와 연결하는 것에 기반하여, 비활성화될 수 있다. 예를 들면, 제1 레귤레이터(381) 및 제2 레귤레이터(382) 각각은, 부트로더를 통해 전자 장치(300)의 RAM(예: 도 8의 휘발성 메모리(832)의 적어도 일부) 안으로(into) 운영 체제의 적어도 일부가 로드되는 시간 구간의 적어도 일부 내에서, 비활성화될 수 있다. 도 3 내에서 도시되지 않았으나, 제1 레귤레이터(381) 및 제2 레귤레이터(382) 각각은, 전압 a(예: 약 1.8 (V))를 패드(218)를 통해 제공함으로써 활성화되는 도 2의 제2 레귤레이터(282)와 같이, 전압 a를 패드(317) 및 패드(318) 각각을 통해 제공함으로써 활성화될 수 있다.
예를 들면, 제1 레귤레이터(381) 및 제2 레귤레이터(382) 각각은, 상기 미리 결정된 소프트웨어 어플리케이션의 실행에 기반하여 활성화될 수 있다.
예를 들어, 제1 레귤레이터(381) 및 제2 레귤레이터(382)가 활성화될 시, PMIC(310)는, 제5 패드(395)와 제6 패드(326) 사이의 제6 경로(346)를 통해 제1 레귤레이터(381) 및 제2 레귤레이터(382) 각각에게, 제3 DC 신호(333)를, 제2 전원 공급 회로(312)를 이용하여, 제공할 수 있다. 예를 들어, 전자 장치(300)가 노드(387)와 연결된 디스플레이 구동 회로(370) 내의 제8 패드(338) 및 제2 전원 공급 회로(312)와 연결된 PMIC(310) 내의 제10 패드(330)를 포함할 시, PMIC(310)는, 제4 경로(344)를 통해 노드(387)에서의 제3 DC 신호(333)의 전압 값을, 제2 전압 공급 회로(312)를 이용하여, 식별할 수 있다. 예를 들면, PMIC(310)는, 제6 경로(346)를 통해 제1 레귤레이터(381) 및 제2 레귤레이터(382) 각각에게, 제3 DC 신호(333)의 상기 전압 값에 기반하여 획득된 제4 DC 신호(334)를, 제2 전압 공급 회로(312)를 이용하여, 제공할 수 있다. 예를 들면, 제4 DC 신호(334)는, 제1 레귤레이터(381) 및 제2 레귤레이터(382) 각각을 통해 제5 DC 신호(335)로 변환될 수 있다. 예를 들면, 제5 DC 신호(335)의 전압 값(약 1.0 (V))은, 제3 DC 신호(333) 및 제4 DC 신호(334) 각각의 전압 값(예: 약 1.8 (V))보다 낮을 수 있다. 예를 들면, 제5 DC 신호(335)는, 제1 레귤레이터(381) 및 제2 레귤레이터(382) 각각으로부터 적어도 하나의 제1 회로(371) 및 제2 회로(372) 각각에게 제공될 수 있다. 제한되지 않는 예로, 입력 노드(384) 및 입력 노드(386) 각각에서 캐패시터(383) 및 캐패시터(385) 각각을 통해 적어도 하나의 제1 회로(371) 및 제2 회로(372) 각각을 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된) 제5 DC 신호(335)가, 적어도 하나의 제1 회로(371) 및 제2 회로(372) 각각에게 제공될 수 있다. 예를 들면, 적어도 하나의 제1 회로(371)는, 상기 전압 값에 기반하여 상기 이미지를 처리하고, 제2 회로(372)는, 상기 전압 값에 기반하여 상기 이미지를 적어도 일시적으로 저장할 수 있다.
상술한 바와 같이, 전자 장치(300)는, 제1 DC 신호(331) 및 제2 DC 신호(332)에 기반하여 적어도 하나의 제1 회로(371) 및 제2 회로(372)를 구동함으로써, 이미지의 표시에 의해 소비되는 전력을 감소시킬 수 있다.
도 2 및 도 3에 대한 위 설명들은, 적어도 하나의 제1 회로(예: 적어도 하나의 제1 회로(271) 및 적어도 하나의 제1 회로(371))와 연결된 레귤레이터(예: 제1 레귤레이터(281) 및 제1 레귤레이터(381)) 및/또는 제2 회로(예: 제2 회로(271) 및 제2 회로(371))와 연결된 레귤레이터(예: 제2 레귤레이터(282) 및 제2 레귤레이터(382))를 활성화하거나 비활성화하는 것을 전압에 따라 실행하는 것을 예시하고 있으나, 상기 적어도 하나의 제1 회로와 연결된 상기 레귤레이터 및/또는 상기 제2 회로와 연결된 상기 레귤레이터를 활성화하거나 비활성화하는 것은, 프로세서(예: 프로세서(205) 및 프로세서(305))로부터 인터페이스(예: 인터페이스(215) 및 인터페이스(315))를 통해 디스플레이 구동 회로(예: 디스플레이 구동 회로(270) 및 디스플레이 구동 회로(370))에게 제공되는 명령(command)을 통해 실행될 수도 있다. 상기 명령을 통해 상기 적어도 하나의 제1 회로와 연결된 상기 레귤레이터 및 상기 제2 회로와 연결된 상기 레귤레이터를 활성화하거나 비활성화하는 것은, 도 4 및 도 5를 통해 예시될 수 있다.
도 4 및 도 5는 프로세서로부터 디스플레이 구동 회로에게 제공되는 명령의 유형에 따라 상기 디스플레이 구동 회로 내의 적어도 하나의 제1 회로 및 제2 회로를 위해 DC 신호 또는 다른 DC 신호를 적응적으로 제공하는 PMIC를 포함하는 예시적인 전자 장치의 간소화된 블록도이다.
도 4를 참조하면, 전자 장치(400)는, 프로세서(405), PMIC(410), 및 디스플레이(460)를 포함할 수 있다. 제한되지 않는 예로, 프로세서(405) 및 PMIC(410)는, PCB(401)(예: 메인 PCB) 상에 부착되고, 디스플레이(460)는 커넥터(402)를 통해 PMIC(410)와 연결될 수 있다. 예를 들면, 커넥터(402)는, 제1 경로(441)(및/또는 제6 경로(446))를 위한 핀, 제2 경로(442)를 위한 핀, 및 제3 경로(443)(및/또는 제5 경로(445))를 위한 핀을 포함할 수 있다. 예를 들면, 커넥터(402)는, 제4 경로(444)를 위한 핀을 더 포함할 수 있다. 하지만, 이에 제한되지 않는다.
예를 들면, 프로세서(405)는, 이미지를 획득하고, 상기 획득된 이미지를 디스플레이 구동 회로(470)에게 제공하기 위해 이용될 수 있다. 예를 들면, 상기 이미지는, 프로세서(405)로부터 인터페이스(415)를 통해 디스플레이 구동 회로(470)에게 제공될 수 있다. 제한되지 않는 예로, 인터페이스(415)는, 디스플레이 구동 회로(470) 내의 패드(416)와 연결될 수 있다. 제한되지 않는 예로, 인터페이스(415)는, MIPI를 포함할 수 있다. 예를 들면, 프로세서(405)는, 도 8의 프로세서(820)의 적어도 일부를 포함할 수 있다.
예를 들면, PMIC(410)는, PMIC(410)와 직접적으로 또는 간접적으로 연결된 배터리(예: 재충전가능한 배터리)로부터 획득된 전력을 디스플레이(460)에게 제공하기 위해 이용될 수 있다.
예를 들면, 디스플레이(460)는, PMIC(410)로부터 획득된 상기 전력에 기반하여 이미지를 표시하기 위해 이용될 수 있다. 예를 들면, 디스플레이(460)는, 디스플레이 구동 회로(470) 및 디스플레이 패널(490)을 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(470)는, 프로세서(405)로부터 획득된 이미지를 디스플레이 패널(490) 상에서 표시하기 위해 이용될 수 있다. 예를 들면, 디스플레이 구동 회로(470)는, 도 9의 DDI(930)의 적어도 일부를 포함하고, 디스플레이 패널(490)은, 도 9의 디스플레이(910)의 적어도 일부를 포함할 수 있다.
예를 들면, 디스플레이 구동 회로(470)는, 상기 이미지를 처리하도록 구성된 적어도 하나의 제1 회로(471), 상기 이미지를 적어도 일시적으로 저장하도록 구성된 제2 회로(472)(예: GRAM), 및 디스플레이 구동 회로(470) 내의 패드들(예: 제1 패드(491), 제2 패드(492), 제5 패드(495), 제7 패드(497), 제8 패드(498), 및 제9 패드(499)를 포함하는 복수의 패드들)에게 전력을 제공하도록 구성된 제3 회로(473)를 포함할 수 있다.
예를 들면, 디스플레이 구동 회로(470)는, 적어도 하나의 제1 회로(471)의 입력 노드(484)와 연결된 제1 패드(491), 입력 노드(484)와 연결된 제2 패드(492)를 포함할 수 있다. 예를 들면, 입력 노드(484)는, 제1 패드(491)를 통해 디스플레이(460) 내의 캐패시터(483)와 연결될 수 있다. 하지만, 이에 제한되지 않는다. 예를 들면, 입력 노드(484)는, 제1 패드(491)와 구별되는 다른 패드를 통해 캐패시터(483)와 연결될 수도 있다. 예를 들면, 캐패시터(483)는, 디스플레이(460) 밖에 위치될 수도 있다.
예를 들면, 디스플레이 구동 회로(470)는, 제2 회로(472)의 입력 노드(486)와 연결된 제7 패드(497)를 포함할 수 있다. 예를 들면, 입력 노드(486)는, 제7 패드(497)를 통해 디스플레이(460) 내의 캐패시터(485)와 연결될 수 있다. 하지만, 이에 제한되지 않는다. 예를 들면, 캐패시터(485)는, 디스플레이(460) 밖에 위치될 수도 있다.
예를 들면, 디스플레이 구동 회로(470)는, 제1 레귤레이터(481) 및 제2 레귤레이터(482)를 포함할 수 있다. 예를 들면, 제1 레귤레이터(481)는, 입력 노드(484)와 연결된 단자(461) 및 제5 패드(495)와 연결된 다른 단자(462)를 포함할 수 있다. 예를 들면, 제2 레귤레이터(482)는, 입력 노드(486)와 연결된 단자(463) 및 노드(487)를 통해 제8 패드(498)와 연결된 다른 단자(464)를 포함할 수 있다.
예를 들면, PMIC(410)는, 제3 패드(423)와, 제4 패드(424)와, 제3 패드(323) 및 제4 패드(324)와 각각 연결된 제1 전원 공급 회로(411)를 포함할 수 있다.
예를 들면, 프로세서(405)는, 제1 레귤레이터(481) 및 제2 레귤레이터(482) 각각을 비활성화하기 위해, 인터페이스(415)를 통해 디스플레이 구동 회로(470)에게 제1 명령을 제공할 수 있다. 예를 들면, 상기 제1 명령에 따라, 제1 레귤레이터(481) 및 제2 레귤레이터(482) 각각은 비활성화될 수 있다.
예를 들면, PMIC(410)는, 제1 레귤레이터(481)가 상기 제1 명령에 따라 비활성화되는 동안, 제1 패드(491)와 제3 패드(423) 사이의 제1 경로(441)를 통해 적어도 하나의 제1 회로(471)에게 제1 DC 신호(431)를, 제1 전원 공급 회로(411)를 이용하여, 제공할 수 있다. 예를 들면, PMIC(410)는, 제2 패드(492)와 제4 패드(424) 사이의 제2 경로(442)를 통해 입력 노드(484)에서의 제1 DC 신호(431)의 전압 값을, 제1 전원 공급 회로(411)를 이용하여, 식별할 수 있다. 예를 들면, PMIC(410)는, 제1 경로(441)를 통해 적어도 하나의 제1 회로(471)에게, 입력 노드(484)에서의 제1 DC 신호(431)의 상기 전압 값에 기반하여 획득된 제2 DC 신호(432)를, 제1 전원 공급 회로(411)를 이용하여, 제공할 수 있다. 제한되지 않는 예로, 입력 노드(484)에서 캐패시터(483)를 통해 적어도 하나의 제1 회로(471)를 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된) 제2 DC 신호(432)가, 적어도 하나의 제1 회로(471)에게 제공될 수 있다. 예를 들면, 적어도 하나의 제1 회로(471)는, 상기 전압 값에 기반하여 상기 이미지를 처리할 수 있다.
예를 들면, PMIC(410)는, 제2 레귤레이터(482)가 상기 제1 명령에 따라 비활성화되는 동안, 제7 패드(497)와 제3 패드(423) 사이의 제6 경로(446)를 통해 제2 회로(472)에게 제1 DC 신호(431)를, 제1 전원 공급 회로(411)를 이용하여, 제공할 수 있다. 예를 들면, PMIC(410)는, 제2 패드(492)와 제4 패드(424) 사이의 제2 경로(442)를 통해 입력 노드(484)에서의 제1 DC 신호(431)의 전압 값을, 제1 전원 공급 회로(411)를 이용하여, 식별할 수 있다. 예를 들면, PMIC(410)는, 제6 경로(446)를 통해 제2 회로(472)에게, 입력 노드(484)에서의 제1 DC 신호(431)의 상기 전압 값에 기반하여 획득된 제2 DC 신호(432)를, 제1 전원 공급 회로(411)를 이용하여, 제공할 수 있다. 제한되지 않는 예로, 입력 노드(486)에서 캐패시터(485)를 통해 제2 회로(472)를 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된) 제2 DC 신호(432)가, 제2 회로(472)에게 제공될 수 있다. 예를 들면, 제2 회로(472)는, 상기 전압 값에 기반하여 상기 이미지를 적어도 일시적으로 저장할 수 있다.
도 4 내에서 도시되지 않았으나, 전자 장치(400)는, 도 2 및 도 3의 설명을 통해 예시된 커넥터를 포함할 수 있다. 도 4 내에서 도시되지 않았으나, 전자 장치(400)는, 도 2 및 도 3의 설명을 통해 예시된 PCB를 포함할 수 있다.
예를 들면, PMIC(410)는, 제2 전원 공급 회로(412) 및 제2 전원 공급 회로(412)와 연결된 제6 패드(426)를 포함할 수 있다. 예를 들면, 디스플레이 구동 회로(470)는, 제3 회로(473) 및 제3 회로(473)와 연결된 제9 패드(499)를 포함할 수 있다.
예를 들면, PMIC(410)는, 제1 레귤레이터(481) 및 제2 레귤레이터(482)가 상기 제1 명령에 따라 비활성화되는 동안, 제6 패드(426)와 제9 패드(499) 사이의 제5 경로(445)를 통해 제3 DC 신호(433)를 제3 회로(473)에게 제공할 수 있다. 예를 들면, 제3 DC 신호(433)는, 제1 DC 신호(431) 및 제2 DC 신호(432) 각각의 전압 값보다 높은 전압 값을 가질 수 있다. 예를 들면, 제3 회로(473)는, 제3 DC 신호(433)에 기반하여, 제1 패드(491), 제2 패드(492), 제5 패드(495), 제7 패드(497), 제8 패드(498), 및/또는 제9 패드(499)에게 전력을 제공할 수 있다. 예를 들면, 제3 회로(473)는, 제3 DC 신호(433)에 기반하여, 패드(416)에게 전력을 제공할 수 있다.
도 4의 설명들을 통해 예시되지 않은, 도 4의 구성요소들은, 도 5의 설명을 통해 예시될 것이다.
도 4 내에서 도시되지 않았으나, 프로세서(405)는, 제1 레귤레이터(481) 및 제2 레귤레이터(482) 각각을 활성화하기 위해, 인터페이스(415)를 통해 디스플레이 구동 회로(470)에게 제2 명령을 제공할 수 있다. 상기 제2 명령에 따른 동작들은 도 5를 통해 예시될 수 있다.
도 5를 참조하면, 프로세서(405)는, 제1 레귤레이터(481) 및 제2 레귤레이터(482) 각각을 활성화하기 위해, 인터페이스(415)를 통해 디스플레이 구동 회로(470)에게 제2 명령을 제공할 수 있다. 예를 들면, 상기 제2 명령에 따라, 제1 레귤레이터(481) 및 제2 레귤레이터(482) 각각은 활성화될 수 있다.
예를 들면, PMIC(410)는, 제2 레귤레이터(482)가 상기 제2 명령에 따라 활성화되는 동안, 제5 패드(495)와 제6 패드(496) 사이의 제3 경로(443)를 통해 제2 레귤레이터(482)에게 제3 DC 신호(433)를, 제2 전원 공급 회로(412)를 이용하여, 제공할 수 있다. 예를 들면, PMIC(410)는, 제8 패드(498)와 제10 패드(430) 사이의 제4 경로(444)를 통해 노드(487)에서의 제3 DC 신호(433)의 전압 값을, 제2 전압 공급 회로(412)를 이용하여, 식별할 수 있다. 예를 들면, PMIC(410)는, 제3 경로(443)를 통해 제2 레귤레이터(482)에게, 노드(487)에서의 제3 DC 신호(433)의 상기 전압 값에 기반하여 획득된 제4 DC 신호(434)를, 제2 전원 공급 회로(412)를 이용하여, 제공할 수 있다. 예를 들면, 제4 DC 신호(434)는, 제2 레귤레이터(482)를 통해 제5 DC 신호(435)로 변환될 수 있다. 예를 들면, 제5 DC 신호(435)의 전압 값(약 1.0 (V))은, 제3 DC 신호(433) 및 제4 DC 신호(434) 각각의 전압 값(예: 약 1.8 (V))보다 낮을 수 있다. 예를 들면, 제5 DC 신호(435)는, 제2 레귤레이터(482)로부터 제2 회로(472)에게 제공될 수 있다. 제한되지 않는 예로, 제2 회로(472)의 입력 노드(486)에서 캐패시터(485)를 통해 제2 회로(472)를 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된) 제5 DC 신호(435)가, 제2 회로(472)에게 제공될 수 있다. 예를 들면, 제2 회로(472)는, 상기 전압 값에 기반하여 프로세세(405)로부터 인터페이스(415)를 통해 제공된 상기 이미지를 적어도 일시적으로 저장할 수 있다.
예를 들면, PMIC(410)는, 제1 레귤레이터(481)가 상기 제2 명령에 따라 활성화되는 동안, 제5 패드(495)와 제6 패드(496) 사이의 제3 경로(443)를 통해 제1 레귤레이터(481)에게 제3 DC 신호(433) 및 제2 DC 신호(434)를, 제2 전원 공급 회로(412)를 이용하여, 제공할 수 있다. 예를 들면, 제4 DC 신호(434)는, 제1 레귤레이터(481)를 통해 제5 DC 신호(435)로 변환될 수 있다. 예를 들면, 제5 DC 신호(435)의 전압 값(약 1.0 (V))은, 제3 DC 신호(433) 및 제4 DC 신호(434) 각각의 전압 값(예: 약 1.8 (V))보다 낮을 수 있다. 예를 들면, 제5 DC 신호(435)는, 제1 레귤레이터(481)로부터 적어도 하나의 제1 회로(471)에게 제공될 수 있다. 제한되지 않는 예로, 적어도 하나의 제1 회로(471)의 입력 노드(484)에서 캐패시터(483)를 통해 적어도 하나의 제1 회로(471)를 위해 적합한 전압 값을 가지도록 조정된(또는 미세 조정된) 제5 DC 신호(435)가, 적어도 하나의 제1 회로(471)에게 제공될 수 있다. 예를 들면, 적어도 하나의 제1 회로(471)는, 상기 전압 값에 기반하여 프로세세(405)로부터 인터페이스(415)를 통해 제공된 상기 이미지를 처리할 수 있다.
예를 들면, PMIC(410)는, 제1 레귤레이터(481) 및 제2 레귤레이터(482)가 상기 제2 명령에 따라 활성화되는 동안, 제6 패드(426)와 제9 패드(499) 사이의 제5 경로(445)를 통해 제3 DC 신호(433) 및 제4 DC 신호(434)를 제3 회로(473)에게 제공할 수 있다. 예를 들면, 제3 DC 신호(433) 및 제4 DC 신호(434) 각각은, 제5 DC 신호(435)의 전압 값보다 높은 전압 값을 가질 수 있다. 예를 들면, 제3 회로(473)는, 제3 DC 신호(433) 및/또는 제4 DC 신호(434)에 기반하여, 제1 패드(491), 제2 패드(492), 제5 패드(495), 제7 패드(497), 제8 패드(498), 및/또는 제9 패드(499)에게 전력을 제공할 수 있다. 예를 들면, 제3 회로(473)는, 제3 DC 신호(433) 및/또는 제4 DC 신호(434)에 기반하여, 패드(416)에게 전력을 제공할 수 있다.
상술한 바와 같이, 전자 장치(400)는, 프로세서(405)로부터 디스플레이 구동 회로(470)에게 제공되는 명령의 유형(예: 상기 제1 명령 및 상기 제2 명령)에 따라, 제1 DC 신호(431) 및 제2 DC 신호(432)를 제공하는 것 또는 제3 DC 신호(433) 및 제4 DC 신호(434)를 제공하는 것을 적응적으로 변경할 수 있다. 예를 들면, 상기 제1 명령 및 상기 제2 명령 중 하나의 명령은, 디스플레이 패널(490)를 통해 제공되는 서비스(또는 모드)의 유형에 따라 식별될 수 있다. 상기 명령을 식별하는 것은, 도 6을 통해 예시될 수 있다.
도 6은 프로세서로부터 디스플레이 구동 회로에게 제공되는 명령을 식별하는 예시적인 방법을 나타내는 차트를 도시한다.
도 6을 참조하면, 차트(600)는, 프로세서(405)로부터 디스플레이 구동 회로(470)에게 제공되는 명령을 식별하는 기준(criterion)(또는 조건(condition))을 나타낼 수 있다. 차트(600)의 가로축은, 재생율을 나타내고, 차트(600)의 세로축은, 전자 장치(400)의 모드를 나타낼 수 있다.
예를 들면, 제1 모드는, 디스플레이 패널(490) 상에서 이미지가 표시되는 시간 구간의 적어도 일부 내에서 프로세서(405)가 슬립 상태 내에서 있는 모드를 나타낼 수 있다. 제한되지 않는 예로, 상기 제1 모드는, AOD(always on display) 모드를 포함할 수 있다. 제한되지 않는 예로, 상기 제1 모드는, 기준 밝기 레벨보다 낮거나 상기 기준 밝기 레벨과 같은 밝기 레벨로 이미지를 표시하는 모드를 나타낼 수 있다. 제한되지 않는 예로, 상기 제1 모드는, 배터리의 잔여 레벨이 기준 레벨 미만일 시 제공되는 모드를 나타낼 수 있다. 예를 들면, 상기 제1 모드는, 최소 재생율과 제1 재생율 사이의 주파수 범위(610) 내에서 제공될 수 있다.
예를 들면, 제2 모드는, 아래에서 예시될 제3 모드보다, 디스플레이 패널(490) 상에서 이미지를 표시하기 위해 작은 전력을 소비하는 모드를 나타낼 수 있다. 예를 들면, 상기 제2 모드는, 노멀 스피드(normal speed) 모드를 포함할 수 있다. 예를 들면, 상기 제2 모드에 기반하여 이미지를 표시하기 위해 소비되는 전력은, 상기 제3 모드에 기반하여 이미지를 표시하기 위해 소비되는 전력보다 작을 수 있다. 예를 들면, 상기 제2 모드는, 상기 제3 모드보다 긴 전자 장치(400)의 사용 시간을 제공할 수 있다. 예를 들면, 상기 제2 모드는, 제1 클럭 레이트에 따라 구동되는 디스플레이 구동 회로(470)를 통해 제공될 수 있다. 예를 들면, 상기 제2 모드는, 주파수 범위(610) 및 제1 재생율과 제2 재생율 사이의 주파수 범위(620) 내에서 제공될 수 있다.
예를 들면, 상기 제3 모드는, 상기 제2 모드보다, 디스플레이 패널(490) 상에서 이미지를 표시하기 위해 큰 전력을 소비하는 모드를 나타낼 수 있다. 예를 들면, 상기 제3 모드는, 하이 스피드(high speed) 모드를 포함할 수 있다. 예를 들면, 상기 제3 모드에 기반하여 이미지를 표시하기 위해 소비되는 전력은, 상기 제2 모드에 기반하여 이미지를 표시하기 위해 소비되는 전력보다 클 수 있지만, 상기 제3 모드에 기반하여 표시되는 이미지의 품질은 상기 제2 모드에 기반하여 표시되는 이미지의 품질보다 높을 수 있다. 예를 들면, 상기 제3 모드는, 상기 제2 모드보다 부드러운 이미지의 변경(또는 전환)을 제공할 수 있다. 예를 들면, 상기 제3 모드는, 상기 제1 클럭 레이트보다 높은 제2 클럭 레이트에 따라 구동되는 디스플레이 구동 회로(470)를 통해 제공될 수 있다. 예를 들면, 상기 제3 모드는, 주파수 범위(610), 주파수 범위(620), 및 제2 재생율과 제3 재생율(예: 최대 재생율) 사이의 주파수 범위(630) 내에서 제공될 수 있다.
예를 들면, 상기 제4 모드는, 상기 기준 밝기 레벨보다 높은 밝기 레벨로 이미지를 표시하는 모드를 나타낼 수 있다. 예를 들면, 상기 제4 모드는, 상대적으로 밝은 조도를 가지는 상태 내에서 제공될 수 있다. 예를 들면, 상기 제4 모드는, 주파수 범위(610), 주파수 범위(620), 주파수 범위(630) 내에서 제공될 수 있다.
예를 들면, 프로세서(410)는, 상기 제4 모드 내에서, 영역(601)에 의해 나타내어지는 바와 같이, 재생율과 독립적으로, 상기 제2 명령을 디스플레이 구동 회로(470)에게 제공할 수 있다. 예를 들면, 프로세서(410)는, 보다 안정적인 전력이 디스플레이 구동 회로(470)에게 제공되도록, 상기 제2 명령을 디스플레이 구동 회로(470)에게 제공할 수 있다.
예를 들면, 프로세서(410)는, 상기 제3 모드 내에서, 재생율에 따라 상기 제1 명령을 디스플레이 구동 회로(470)에게 제공하거나 상기 제2 명령을 디스플레이 구동 회로(470)에게 제공할 수 있다. 예를 들면, 상기 제3 모드 내에서의 재생율이 주파수 범위(620) 또는 주파수 범위(630) 내에 포함되는 경우, 프로세서(410)는, 영역(602)에 의해 나타내어지는 바와 같이, 보다 안정적인 전력이 디스플레이 구동 회로(470)에게 제공되도록, 상기 제2 명령을 디스플레이 구동 회로(470)에게 제공할 수 있다. 예를 들면, 상기 제3 모드 내에서의 재생율이 주파수 범위(610) 내에 포함되는 경우, 프로세서(410)는, 영역(603)에 의해 나타내어지는 바와 같이, 보다 작은 전력이 이미지의 표시에 의해 소비되도록, 상기 제1 명령을 디스플레이 구동 회로(470)에게 제공할 수 있다.
예를 들면, 프로세서(410)는, 상기 제2 모드 내에서, 영역(604)에 의해 나타내어지는 바와 같이, 재생율과 독립적으로, 상기 제1 명령을 디스플레이 구동 회로(470)에게 제공할 수 있다. 예를 들면, 프로세서(410)는, 보다 작은 전력이 이미지의 표시에 의해 소비되도록, 상기 제1 명령을 디스플레이 구동 회로(470)에게 제공할 수 있다.
예를 들면, 프로세서(410)는, 상기 제1 모드 내에서, 영역(605)에 의해 나타내어지는 바와 같이, 상기 제1 명령을 디스플레이 구동 회로(470)에게 제공할 수 있다. 예를 들면, 프로세서(410)는, 보다 작은 전력이 이미지의 표시에 의해 소비되도록, 상기 제1 명령을 디스플레이 구동 회로(470)에게 제공할 수 있다.
위 설명들을 통해 예시된 전자 장치(예: 전자 장치(200), 전자 장치(300), 및 전자 장치(400))는, 도 1을 통해 예시된 전자 장치보다 이미지의 표시를 위해 소비되는 전력을 감소시킬 수 있다. 상기 전력의 상기 감소는, 도 7을 통해 예시될 수 있다.
도 7은 PMIC 내의 제1 전원 공급 회로를 이용하여 DC 신호를 제공함으로써 소비되는 전력을 나타내는 차트를 도시한다.
도 7을 참조하면, 차트(700)의 세로축은, 이미지의 표시를 위해 소비되는 전력을 나타내며, 차트(700)의 세로축의 단위는, 밀리와트(milli-watt)이다. 차트(700) 내의 막대(701)는, 도 1을 통해 예시된 전자 장치를 통해 이미지를 표시할 시 소비되는 전력을 나타내고, 차트(700)의 막대(702)는, 도 2를 통해 예시된 전자 장치(200)를 통해 이미지를 표시할 시 소비되는 전력을 나타낼 수 있다. 차트(700)에 의해 나타내어지는 바와 같이, PMIC(210)을 이용하여 디스플레이 구동 회로(270)에게 DC 신호를 제공하는 것에 따라 소비되는 전력(예: 173 (mW)(milli-watt))은, PMIC(110)를 이용하여 디스플레이 구동 회로(170)에게 DC 신호를 제공하는 것에 따라 소비되는 전력(예: 343.6 (mW))보다 작을 수 있다. 예를 들면, 도 2 내지 도 5를 통해 예시된 전자 장치(예: 전자 장치(200), 전자 장치(300), 및 전자 장치(400))는, 저전력에 기반하여, 이미지를 표시할 수 있다.
도 8은, 다양한 실시예들에 따른, 네트워크 환경(800) 내의 전자 장치(801)의 블록도이다. 도 8을 참조하면, 네트워크 환경(800)에서 전자 장치(801)는 제 1 네트워크(898)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(802)와 통신하거나, 또는 제 2 네트워크(899)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(804) 또는 서버(808) 중 적어도 하나와 통신할 수 있다. 일실시예에 따르면, 전자 장치(801)는 서버(808)를 통하여 전자 장치(804)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(801)는 프로세서(820), 메모리(830), 입력 모듈(850), 음향 출력 모듈(855), 디스플레이 모듈(860), 오디오 모듈(870), 센서 모듈(876), 인터페이스(877), 연결 단자(878), 햅틱 모듈(879), 카메라 모듈(880), 전력 관리 모듈(888), 배터리(889), 통신 모듈(890), 가입자 식별 모듈(896), 또는 안테나 모듈(897)을 포함할 수 있다. 어떤 실시예에서는, 전자 장치(801)에는, 이 구성요소들 중 적어도 하나(예: 연결 단자(878))가 생략되거나, 하나 이상의 다른 구성요소가 추가될 수 있다. 어떤 실시예에서는, 이 구성요소들 중 일부들(예: 센서 모듈(876), 카메라 모듈(880), 또는 안테나 모듈(897))은 하나의 구성요소(예: 디스플레이 모듈(860))로 통합될 수 있다.
프로세서(820)는, 예를 들면, 소프트웨어(예: 프로그램(840))를 실행하여 프로세서(820)에 연결된 전자 장치(801)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일실시예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(820)는 다른 구성요소(예: 센서 모듈(876) 또는 통신 모듈(890))로부터 수신된 명령 또는 데이터를 휘발성 메모리(832)에 저장하고, 휘발성 메모리(832)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(834)에 저장할 수 있다. 일실시예에 따르면, 프로세서(820)는 메인 프로세서(821)(예: 중앙 처리 장치 또는 어플리케이션 프로세서) 또는 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(823)(예: 그래픽 처리 장치, 신경망 처리 장치(NPU: neural processing unit), 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 예를 들어, 전자 장치(801)가 메인 프로세서(821) 및 보조 프로세서(823)를 포함하는 경우, 보조 프로세서(823)는 메인 프로세서(821)보다 저전력을 사용하거나, 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(823)는 메인 프로세서(821)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(823)는, 예를 들면, 메인 프로세서(821)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(821)를 대신하여, 또는 메인 프로세서(821)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(821)와 함께, 전자 장치(801)의 구성요소들 중 적어도 하나의 구성요소(예: 디스플레이 모듈(860), 센서 모듈(876), 또는 통신 모듈(890))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일실시예에 따르면, 보조 프로세서(823)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성요소(예: 카메라 모듈(880) 또는 통신 모듈(890))의 일부로서 구현될 수 있다. 일실시예에 따르면, 보조 프로세서(823)(예: 신경망 처리 장치)는 인공지능 모델의 처리에 특화된 하드웨어 구조를 포함할 수 있다. 인공지능 모델은 기계 학습을 통해 생성될 수 있다. 이러한 학습은, 예를 들어, 인공지능 모델이 수행되는 전자 장치(801) 자체에서 수행될 수 있고, 별도의 서버(예: 서버(808))를 통해 수행될 수도 있다. 학습 알고리즘은, 예를 들어, 지도형 학습(supervised learning), 비지도형 학습(unsupervised learning), 준지도형 학습(semi-supervised learning) 또는 강화 학습(reinforcement learning)을 포함할 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은, 복수의 인공 신경망 레이어들을 포함할 수 있다. 인공 신경망은 심층 신경망(DNN: deep neural network), CNN(convolutional neural network), RNN(recurrent neural network), RBM(restricted boltzmann machine), DBN(deep belief network), BRDNN(bidirectional recurrent deep neural network), 심층 Q-네트워크(deep Q-networks) 또는 상기 중 둘 이상의 조합 중 하나일 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은 하드웨어 구조 이외에, 추가적으로 또는 대체적으로, 소프트웨어 구조를 포함할 수 있다.
메모리(830)는, 전자 장치(801)의 적어도 하나의 구성요소(예: 프로세서(820) 또는 센서 모듈(876))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(840)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(830)는, 휘발성 메모리(832) 또는 비휘발성 메모리(834)를 포함할 수 있다.
프로그램(840)은 메모리(830)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(842), 미들 웨어(844) 또는 어플리케이션(846)을 포함할 수 있다.
입력 모듈(850)은, 전자 장치(801)의 구성요소(예: 프로세서(820))에 사용될 명령 또는 데이터를 전자 장치(801)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 모듈(850)은, 예를 들면, 마이크, 마우스, 키보드, 키(예: 버튼), 또는 디지털 펜(예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 모듈(855)은 음향 신호를 전자 장치(801)의 외부로 출력할 수 있다. 음향 출력 모듈(855)은, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있다. 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일실시예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
디스플레이 모듈(860)은 전자 장치(801)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 디스플레이 모듈(860)은, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일실시예에 따르면, 디스플레이 모듈(860)은 터치를 감지하도록 설정된 터치 센서, 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 압력 센서를 포함할 수 있다.
오디오 모듈(870)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일실시예에 따르면, 오디오 모듈(870)은, 입력 모듈(850)을 통해 소리를 획득하거나, 음향 출력 모듈(855), 또는 전자 장치(801)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(802))(예: 스피커 또는 헤드폰)를 통해 소리를 출력할 수 있다.
센서 모듈(876)은 전자 장치(801)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일실시예에 따르면, 센서 모듈(876)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(877)는 전자 장치(801)가 외부 전자 장치(예: 전자 장치(802))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일실시예에 따르면, 인터페이스(877)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(878)는, 그를 통해서 전자 장치(801)가 외부 전자 장치(예: 전자 장치(802))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일실시예에 따르면, 연결 단자(878)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(879)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일실시예에 따르면, 햅틱 모듈(879)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(880)은 정지 영상 및 동영상을 촬영할 수 있다. 일실시예에 따르면, 카메라 모듈(880)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(888)은 전자 장치(801)에 공급되는 전력을 관리할 수 있다. 일실시예에 따르면, 전력 관리 모듈(888)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(889)는 전자 장치(801)의 적어도 하나의 구성요소에 전력을 공급할 수 있다. 일실시예에 따르면, 배터리(889)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(890)은 전자 장치(801)와 외부 전자 장치(예: 전자 장치(802), 전자 장치(804), 또는 서버(808)) 간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(890)은 프로세서(820)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일실시예에 따르면, 통신 모듈(890)은 무선 통신 모듈(892)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(894)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제 1 네트워크(898)(예: 블루투스, WiFi(wireless fidelity) direct 또는 IrDA(infrared data association)와 같은 근거리 통신 네트워크) 또는 제 2 네트워크(899)(예: 레거시 셀룰러 네트워크, 5G 네트워크, 차세대 통신 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부의 전자 장치(804)와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성요소(예: 단일 칩)로 통합되거나, 또는 서로 별도의 복수의 구성요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(892)은 가입자 식별 모듈(896)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제 1 네트워크(898) 또는 제 2 네트워크(899)와 같은 통신 네트워크 내에서 전자 장치(801)를 확인 또는 인증할 수 있다.
무선 통신 모듈(892)은 4G 네트워크 이후의 5G 네트워크 및 차세대 통신 기술, 예를 들어, NR 접속 기술(new radio access technology)을 지원할 수 있다. NR 접속 기술은 고용량 데이터의 고속 전송(eMBB(enhanced mobile broadband)), 단말 전력 최소화와 다수 단말의 접속(mMTC(massive machine type communications)), 또는 고신뢰도와 저지연(URLLC(ultra-reliable and low-latency communications))을 지원할 수 있다. 무선 통신 모듈(892)은, 예를 들어, 높은 데이터 전송률 달성을 위해, 고주파 대역(예: mmWave 대역)을 지원할 수 있다. 무선 통신 모듈(892)은 고주파 대역에서의 성능 확보를 위한 다양한 기술들, 예를 들어, 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO(multiple-input and multiple-output)), 전차원 다중입출력(FD-MIMO: full dimensional MIMO), 어레이 안테나(array antenna), 아날로그 빔형성(analog beam-forming), 또는 대규모 안테나(large scale antenna)와 같은 기술들을 지원할 수 있다. 무선 통신 모듈(892)은 전자 장치(801), 외부 전자 장치(예: 전자 장치(804)) 또는 네트워크 시스템(예: 제 2 네트워크(899))에 규정되는 다양한 요구사항을 지원할 수 있다. 일실시예에 따르면, 무선 통신 모듈(892)은 eMBB 실현을 위한 Peak data rate(예: 20Gbps 이상), mMTC 실현을 위한 손실 Coverage(예: 164dB 이하), 또는 URLLC 실현을 위한 U-plane latency(예: 다운링크(DL) 및 업링크(UL) 각각 0.5ms 이하, 또는 라운드 트립 1ms 이하)를 지원할 수 있다.
안테나 모듈(897)은 신호 또는 전력을 외부(예: 외부의 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일실시예에 따르면, 안테나 모듈(897)은 서브스트레이트(예: PCB) 위에 형성된 도전체 또는 도전성 패턴으로 이루어진 방사체를 포함하는 안테나를 포함할 수 있다. 일실시예에 따르면, 안테나 모듈(897)은 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다. 이런 경우, 제 1 네트워크(898) 또는 제 2 네트워크(899)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(890)에 의하여 상기 복수의 안테나들로부터 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(890)과 외부의 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시예에 따르면, 방사체 이외에 다른 부품(예: RFIC(radio frequency integrated circuit))이 추가로 안테나 모듈(897)의 일부로 형성될 수 있다.
다양한 실시예에 따르면, 안테나 모듈(897)은 mmWave 안테나 모듈을 형성할 수 있다. 일실시예에 따르면, mmWave 안테나 모듈은 인쇄 회로 기판, 상기 인쇄 회로 기판의 제 1 면(예: 아래 면)에 또는 그에 인접하여 배치되고 지정된 고주파 대역(예: mmWave 대역)을 지원할 수 있는 RFIC, 및 상기 인쇄 회로 기판의 제 2 면(예: 윗 면 또는 측 면)에 또는 그에 인접하여 배치되고 상기 지정된 고주파 대역의 신호를 송신 또는 수신할 수 있는 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))을 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일실시예에 따르면, 명령 또는 데이터는 제 2 네트워크(899)에 연결된 서버(808)를 통해서 전자 장치(801)와 외부의 전자 장치(804)간에 송신 또는 수신될 수 있다. 외부의 전자 장치(802, 또는 804) 각각은 전자 장치(801)와 동일한 또는 다른 종류의 장치일 수 있다. 일실시예에 따르면, 전자 장치(801)에서 실행되는 동작들의 전부 또는 일부는 외부의 전자 장치들(802, 804, 또는 808) 중 하나 이상의 외부의 전자 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(801)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(801)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부의 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부의 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(801)로 전달할 수 있다. 전자 장치(801)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 모바일 에지 컴퓨팅(MEC: mobile edge computing), 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다. 전자 장치(801)는, 예를 들어, 분산 컴퓨팅 또는 모바일 에지 컴퓨팅을 이용하여 초저지연 서비스를 제공할 수 있다. 다른 실시예에 있어서, 외부의 전자 장치(804)는 IoT(internet of things) 기기를 포함할 수 있다. 서버(808)는 기계 학습 및/또는 신경망을 이용한 지능형 서버일 수 있다. 일실시예에 따르면, 외부의 전자 장치(804) 또는 서버(808)는 제 2 네트워크(899) 내에 포함될 수 있다. 전자 장치(801)는 5G 통신 기술 및 IoT 관련 기술을 기반으로 지능형 서비스(예: 스마트 홈, 스마트 시티, 스마트 카, 또는 헬스 케어)에 적용될 수 있다.
도 9는 다양한 실시예들에 따른, 디스플레이 모듈(860)의 블록도(900)이다. 도 9를 참조하면, 디스플레이 모듈(860)는 디스플레이(910), 및 이를 제어하기 위한 디스플레이 드라이버 IC(DDI)(930)를 포함할 수 있다. DDI(930)는 인터페이스 모듈(931), 메모리(933)(예: 버퍼 메모리), 이미지 처리 모듈(935), 또는 맵핑 모듈(937)을 포함할 수 있다. DDI(930)은, 예를 들면, 영상 데이터, 또는 상기 영상 데이터를 제어하기 위한 명령에 대응하는 영상 제어 신호를 포함하는 영상 정보를 인터페이스 모듈(931)을 통해 전자 장치 801의 다른 구성요소로부터 수신할 수 있다. 예를 들면, 일실시예에 따르면, 영상 정보는 프로세서(820)(예: 메인 프로세서(821)(예: 어플리케이션 프로세서) 또는 메인 프로세서(821)의 기능과 독립적으로 운영되는 보조 프로세서(823)(예: 그래픽 처리 장치)로부터 수신될 수 있다. DDI(930)는 터치 회로(950) 또는 센서 모듈(876) 등과 상기 인터페이스 모듈(931)을 통하여 커뮤니케이션할 수 있다. 또한, DDI(930)는 상기 수신된 영상 정보 중 적어도 일부를 메모리(933)에, 예를 들면, 프레임 단위로 저장할 수 있다. 이미지 처리 모듈(935)은, 예를 들면, 상기 영상 데이터의 적어도 일부를 상기 영상 데이터의 특성 또는 디스플레이(910)의 특성에 적어도 기반하여 전처리 또는 후처리(예: 해상도, 밝기, 또는 크기 조정)를 수행할 수 있다. 맵핑 모듈(937)은 이미지 처리 모듈(935)를 통해 전처리 또는 후처리된 상기 영상 데이터에 대응하는 전압 값 또는 전류 값을 생성할 수 있다. 일실시예에 따르면, 전압 값 또는 전류 값의 생성은 예를 들면, 디스플레이(910)의 픽셀들의 속성(예: 픽셀들의 배열(RGB stripe 또는 pentile 구조), 또는 서브 픽셀들 각각의 크기)에 적어도 일부 기반하여 수행될 수 있다. 디스플레이(910)의 적어도 일부 픽셀들은, 예를 들면, 상기 전압 값 또는 전류 값에 적어도 일부 기반하여 구동됨으로써 상기 영상 데이터에 대응하는 시각적 정보(예: 텍스트, 이미지, 또는 아이콘)가 디스플레이(910)를 통해 표시될 수 있다.
일실시예에 따르면, 디스플레이 모듈(860)는 터치 회로(950)를 더 포함할 수 있다. 터치 회로(950)는 터치 센서(951) 및 이를 제어하기 위한 터치 센서 IC(953)를 포함할 수 있다. 터치 센서 IC(953)는, 예를 들면, 디스플레이(910)의 특정 위치에 대한 터치 입력 또는 호버링 입력을 감지하기 위해 터치 센서(951)를 제어할 수 있다. 예를 들면, 터치 센서 IC(953)는 디스플레이(910)의 특정 위치에 대한 신호(예: 전압, 광량, 저항, 또는 전하량)의 변화를 측정함으로써 터치 입력 또는 호버링 입력을 감지할 수 있다. 터치 센서 IC(953)는 감지된 터치 입력 또는 호버링 입력에 관한 정보(예: 위치, 면적, 압력, 또는 시간)를 프로세서(820) 에 제공할 수 있다. 일실시예에 따르면, 터치 회로(950)의 적어도 일부(예: 터치 센서 IC(953))는 디스플레이 드라이버 IC(930), 또는 디스플레이(910)의 일부로, 또는 디스플레이 모듈(860)의 외부에 배치된 다른 구성요소(예: 보조 프로세서(823))의 일부로 포함될 수 있다.
일실시예에 따르면, 디스플레이 모듈(860)는 센서 모듈(876)의 적어도 하나의 센서(예: 지문 센서, 홍채 센서, 압력 센서 또는 조도 센서), 또는 이에 대한 제어 회로를 더 포함할 수 있다. 이 경우, 상기 적어도 하나의 센서 또는 이에 대한 제어 회로는 디스플레이 모듈(860)의 일부(예: 디스플레이(910) 또는 DDI(930)) 또는 터치 회로(950)의 일부에 임베디드될 수 있다. 예를 들면, 디스플레이 모듈(860)에 임베디드된 센서 모듈(876)이 생체 센서(예: 지문 센서)를 포함할 경우, 상기 생체 센서는 디스플레이(910)의 일부 영역을 통해 터치 입력과 연관된 생체 정보(예: 지문 이미지)를 획득할 수 있다. 다른 예를 들면, 디스플레이 모듈(860)에 임베디드된 센서 모듈(876)이 압력 센서를 포함할 경우, 상기 압력 센서는 디스플레이(910)의 일부 또는 전체 영역을 통해 터치 입력과 연관된 압력 정보를 획득할 수 있다. 일실시예에 따르면, 터치 센서(951) 또는 센서 모듈(876)은 디스플레이(910)의 픽셀 레이어의 픽셀들 사이에, 또는 상기 픽셀 레이어의 위에 또는 아래에 배치될 수 있다.
상술한 바와 같은, 전자 장치(electronic device)는, 프로세서, 디스플레이 패널과, 상기 디스플레이 패널 상에서의 표시를 위해 상기 프로세서로부터 획득된 이미지를 처리하도록 구성된 적어도 하나의 회로, 상기 적어도 하나의 회로의 입력 노드와 연결된 제1 패드, 및 상기 입력 노드와 연결된 제2 패드를 포함하는 디스플레이 구동 회로와, 상기 제1 패드를 통해 상기 입력 노드와 연결된 캐패시터를 포함하는, 디스플레이, 및 제3 패드, 제4 패드, 및 상기 제3 패드 및 상기 제4 패드와 각각 연결된 전원 공급 회로(power supply circuit)를 포함하는 PMIC(power management integrated circuit)를 포함할 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 제1 패드와 상기 제3 패드 사이의 제1 경로를 통해 상기 적어도 하나의 회로에게, 제1 DC(direct current) 신호를, 상기 전원 공급 회로를 이용하여, 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 제2 패드와 상기 제4 패드 사이의 제2 경로를 통해, 상기 입력 노드에서의 상기 제1 DC 신호의 전압 값을, 상기 전원 공급 회로를 이용하여, 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 제1 경로를 통해 상기 적어도 하나의 회로에게, 상기 전압 값에 기반하여 획득된 제2 DC 신호를, 상기 전원 공급 회로를 이용하여, 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 프로세서로부터 획득된 상기 이미지를 적어도 일시적으로(at least temporarily) 저장하도록 구성된 다른(another) 회로, 상기 다른 회로의 입력 노드와 연결된 단자를 포함하는 레귤레이터(regulator), 및 상기 레귤레이터의 다른 단자와 연결된 제5 패드를 포함할 수 있다. 일 실시예에 따르면, 상기 PMIC는, 다른 전원 공급 회로 및 상기 다른 전원 공급 회로와 연결된 제6 패드를 포함할 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 제5 패드와 상기 제6 패드 사이의 제3 경로를 통해 상기 레귤레이터에게, 제3 DC 신호를, 상기 다른 전원 공급 회로를 이용하여, 제공하도록, 구성될 수 있다. 일 실시예에 따르면, 상기 제3 DC 신호는, 상기 레귤레이터를 통해 제4 DC 신호로 변환될 수 있다. 일 실시예에 따르면, 상기 제4 DC 신호는, 상기 레귤레이터로부터 상기 다른 회로에게 제공될 수 있다.
일 실시예에 따르면, 상기 제3 DC 신호의 전압 값은, 상기 제1 DC 신호의 상기 전압 값 및 상기 제2 DC 신호의 전압 값 각각보다 높을 수 있다.
일 실시예에 따르면, 상기 디스플레이는, 상기 다른 회로의 상기 입력 노드와 연결된 다른(another) 캐패시터를 포함할 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 제7 패드를 포함할 수 있다. 일 실시예에 따르면, 상기 다른 캐패시터는, 상기 제7 패드를 통해 상기 다른 회로의 상기 입력 노드와 연결될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 적어도 하나의 회로의 상기 입력 노드와 상기 제5 패드를 연결하는 다른 레귤레이터를 포함할 수 있다. 일 실시예에 따르면, 상기 다른 레귤레이터는, 상기 제1 DC 신호 및 상기 제2 DC 신호 각각이 제공되는 시간 구간(time interval)의 적어도 일부 내에서, 비활성화될 수 있다. 일 실시예에 따르면, 상기 다른 레귤레이터는, 상기 다른 레귤레이터와 그라운드를 연결하는 것에 기반하여, 비활성화될 수 있다. 일 실시예에 따르면, 상기 다른 레귤레이터는, 부트로더(bootloader)를 통해 상기 전자 장치의 RAM(random access memory) 안으로(into) 커널(kernel)이 로드되는 시간 구간의 적어도 일부 내에서, 활성화될 수 있다. 일 실시예에 따르면, 상기 다른 레귤레이터는, 상기 커널이 로드된 후의 시간 구간의 적어도 일부 내에서, 비활성화될 수 있다. 일 실시예에 따르면, 상기 다른 레귤레이터는, 상기 다른 레귤레이터에게 제공되는 미리 결정된 전압 값에 기반하여, 활성화될 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 제3 경로를 통해 상기 미리 결정된 전압 값에 기반하여 활성화된 상기 다른 레귤레이터에게, 상기 제3 DC 신호를, 상기 다른 전원 공급 회로를 이용하여, 제공하도록, 구성될 수 있다. 일 실시예에 따르면, 상기 제3 DC 신호는, 상기 다른 레귤레이터를 통해 제5 DC 신호로 변환될 수 있다. 일 실시예에 따르면, 상기 제5 DC 신호는, 상기 다른 레귤레이터로부터 상기 적어도 하나의 회로에게 제공될 수 있다.
일 실시예에 따르면, 상기 다른 레귤레이터는, 미리 결정된 소프트웨어 어플리케이션의 실행에 기반하여, 활성화될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 프로세서로부터 획득된 상기 이미지를 적어도 일시적으로 저장하도록 구성된 다른 회로, 상기 다른 회로의 입력 노드와 연결된 제5 패드를 포함할 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 제3 패드와 상기 제5 패드 사이의 제3 경로를 통해 상기 다른 회로에게 상기 제2 DC 신호를, 상기 전원 공급 회로를 이용하여, 제공하도록, 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이는, 상기 제5 패드를 통해 상기 다른 회로의 상기 입력 노드와 연결된 다른 캐패시터를 포함할 수 있다.
일 실시예에 따르면, 상기 전자 장치는, PCB(printed circuit board)와, 상기 PCB에 부착되고, 상기 제1 경로를 위해 상기 제1 패드와 연결된 핀 및 상기 제2 경로를 위해 상기 제2 패드와 연결된 다른 핀을 포함하는, 커넥터를 포함할 수 있다.
일 실시예에 따르면, 상기 PCB는, 상기 제1 패드와 상기 핀 사이의 제1 신호 라인 및 상기 제2 패드와 상기 다른 핀 사이의 제2 신호 라인을 포함하는 복수의 신호 라인들을 포함할 수 있다. 일 실시예에 따르면, 상기 제1 신호 라인은, 상기 복수의 신호 라인들 중 상기 제1 신호 라인과 다른, 신호 라인들로부터 전기적으로 분리될 수 있다. 일 실시예에 따르면, 상기 제2 신호 라인은, 상기 복수의 신호 라인들 중 상기 제2 신호 라인과 다른, 신호 라인들로부터 전기적으로 분리될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 제1 패드 및 상기 제2 패드를 위한 다른 회로 및 상기 다른 회로와 연결된 제5 패드를 포함할 수 있다. 일 실시예에 따르면, 상기 PMIC는, 다른 전원 공급 회로 및 상기 다른 전원 공급 회로와 연결된 제6 패드를 포함할 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 제5 패드와 상기 제6 패드 사이의 제3 경로를 통해 상기 다른 회로에게, 제3 DC 신호를, 상기 다른 전원 공급 회로를 이용하여, 제공하도록, 구성될 수 있다. 일 실시예에 따르면, 상기 제3 DC 신호의 전압 값은, 상기 제1 DC 신호의 상기 전압 값 및 상기 제2 DC 신호의 전압 값 각각보다 높을 수 있다.
일 실시예에 따르면, 상기 전자 장치는, 상기 프로세서와 상기 디스플레이 구동 회로 사이의 인터페이스를 포함할 수 있다. 일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 입력 노드와 연결된 단자를 포함하는 레귤레이터, 상기 레귤레이터의 다른 단자와 연결된 제5 패드를 포함할 수 있다. 일 실시예에 따르면, 상기 PMIC는, 다른 전원 공급 회로 및 상기 다른 전원 공급 회로와 연결된 제6 패드를 포함할 수 있다. 일 실시예에 따르면, 상기 이미지는, 상기 인터페이스를 통해 상기 프로세서로부터 상기 디스플레이 구동 회로에게 제공될 수 있다. 일 실시예에 따르면, 상기 프로세서는, 상기 레귤레이터를 비활성화하기 위해 상기 인터페이스를 통해 상기 디스플레이 구동 회로에게 제1 명령(command)을 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서는, 상기 레귤레이터를 활성화하기 위해 상기 인터페이스를 통해 상기 디스플레이 구동 회로에게 제2 명령을 제공하도록, 구성될 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 레귤레이터가 상기 제1 명령에 따라 비활성화되는 동안, 상기 제1 경로를 통해 상기 적어도 하나의 회로에게, 상기 제1 DC 전압 및 상기 제2 DC 전압 각각을, 상기 전원 공급 회로를 이용하여, 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 레귤레이터가 상기 제2 명령에 따라 활성화되는 동안, 상기 제5 패드와 상기 제6 패드 사이의 제3 경로를 통해 상기 레귤레이터에게, 제3 DC 신호를, 상기 다른 전원 공급 회로를 이용하여, 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 제3 DC 신호는, 상기 레귤레이터를 통해 제4 DC 신호로 변환될 수 있다. 일 실시예에 따르면, 상기 제4 DC 신호는, 상기 레귤레이터로부터 상기 적어도 하나의 회로에게 제공될 수 있다.
일 실시예에 따르면, 상기 프로세서는, 상기 디스플레이 패널 상에서 기준 밝기 레벨보다 높은 밝기 레벨로 이미지를 표시하기 위해, 상기 제2 명령을 상기 인터페이스를 통해 상기 디스플레이 구동 회로에게 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 디스플레이 패널 상에서 상기 기준 밝기 레벨보다 낮거나 상기 기준 밝기 레벨과 같은 밝기 레벨로 이미지를 표시하기 위해, 상기 제1 명령을 상기 인터페이스를 통해 상기 디스플레이 구동 회로에게 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 프로세서는, 기준 주파수보다 높은 구동 주파수에 기반하여 상기 디스플레이 패널 상에서 이미지를 표시하기 위해, 상기 제2 명령을 상기 인터페이스를 통해 상기 디스플레이 구동 회로에게 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 프로세서는, 상기 기준 주파수보다 낮거나 상기 기준 주파수와 같은 구동 주파수에 기반하여 상기 디스플레이 패널 상에서 이미지를 표시하기 위해, 상기 제1 명령을 상기 인터페이스를 통해 상기 디스플레이 구동 회로에게 제공하도록, 구성될 수 있다.
일 실시예에 따르면, 상기 디스플레이 구동 회로는, 상기 프로세서로부터 획득된 상기 이미지를 적어도 일시적으로(at least temporarily) 저장하도록 구성된 다른 회로, 상기 다른 회로의 입력 노드와 연결된 단자를 포함하는 다른 레귤레이터, 상기 다른 회로의 상기 입력 노드와 연결된 제7 패드, 상기 다른 LOD 레귤레이터의 다른 단자와 연결된 노드, 및 상기 노드와 연결된 제8 패드, 및 상기 노드와 연결된 제9 패드를 포함할 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 다른 전원 공급 회로와 연결된 제10 패드를 포함할 수 있다. 일 실시예에 따르면, 상기 제1 명령은, 상기 다른 레귤레이터를 비활성화하기 위해 더 이용될 수 있다. 일 실시예에 따르면, 상기 제2 명령은, 상기 다른 레귤레이터를 활성화하기 위해 더 이용될 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 다른 레귤레이터가 상기 제1 명령에 따라 비활성화되는 동안, 상기 제3 패드와 상기 제7 패드 사이의 제4 연결을 통해 상기 다른 회로에게, 상기 제2 DC 신호를, 상기 다른 전원 공급 회로를 이용하여, 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 다른 레귤레이터가 상기 제2 명령에 따라 활성화되는 동안, 상기 제6 패드와 상기 제8 패드 사이의 제5 경로를 통해 상기 다른 레귤레이터에게 제5 DC 신호를, 상기 다른 전원 공급 회로를 이용하여, 제공하도록 구성될 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 제9 패드와 상기 제10 패드 사이의 제6 연결을 통해, 상기 노드에서의 상기 제5 DC 신호의 전압 값을, 상기 다른 전원 공급 회로를 이용하여, 식별하도록 구성될 수 있다. 일 실시예에 따르면, 상기 PMIC는, 상기 제5 경로를 통해 상기 다른 회로에게, 상기 제5 DC 신호의 상기 전압 값에 기반하여 획득된 상기 제3 DC 신호를, 상기 다른 전원 공급 회로를 이용하여, 제공하도록, 구성될 수 있다. 일 실시예에 따르면, 상기 제5 DC 신호는, 상기 다른 레귤레이터를 통해 제6 DC 신호로 변환될 수 있다. 일 실시예에 따르면, 상기 제6 DC 신호는, 상기 다른 레귤레이터로부터 상기 다른 회로에게 제공될 수 있다.
본 문서에서 이루고자 하는 기술적 과제는 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 문서에 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 개시에서 얻을 수 있는 효과는 이상에서 언급한 효과들로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 개시가 속하는 기술 분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치(예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", "A 또는 B 중 적어도 하나", "A, B 또는 C", "A, B 및 C 중 적어도 하나", 및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서의 다양한 실시예들에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로와 같은 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일실시예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시예들은 기기(machine)(예: 전자 장치(801)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(836) 또는 외장 메모리(838))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(840))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(801))의 프로세서(예: 프로세서(820))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, '비일시적'은 저장 매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장 매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일실시예에 따르면, 본 문서에 개시된 다양한 실시예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory(CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어™)를 통해 또는 두 개의 사용자 장치들(예: 스마트 폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있으며, 복수의 개체 중 일부는 다른 구성요소에 분리 배치될 수도 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.

Claims (15)

  1. 전자 장치(electronic device)에 있어서,
    프로세서;
    디스플레이 패널과, 상기 디스플레이 패널 상에서의 표시를 위해 상기 프로세서로부터 획득된 이미지를 처리하도록 구성된 적어도 하나의 회로, 상기 적어도 하나의 회로의 입력 노드와 연결된 제1 패드, 및 상기 입력 노드와 연결된 제2 패드를 포함하는 디스플레이 구동 회로와, 상기 제1 패드를 통해 상기 입력 노드와 연결된 캐패시터를 포함하는, 디스플레이; 및
    제3 패드, 제4 패드, 및 상기 제3 패드 및 상기 제4 패드와 각각 연결된 전원 공급 회로(power supply circuit)를 포함하는 PMIC(power management integrated circuit)를 포함하고, 상기 PMIC는,
    상기 제1 패드와 상기 제3 패드 사이의 제1 경로를 통해 상기 적어도 하나의 회로에게, 제1 DC(direct current) 신호를, 상기 전원 공급 회로를 이용하여, 제공하고,
    상기 제2 패드와 상기 제4 패드 사이의 제2 경로를 통해, 상기 입력 노드에서의 상기 제1 DC 신호의 전압 값을, 상기 전원 공급 회로를 이용하여, 식별하고,
    상기 제1 경로를 통해 상기 적어도 하나의 회로에게, 상기 전압 값에 기반하여 획득된 제2 DC 신호를, 상기 전원 공급 회로를 이용하여, 제공하도록, 구성되는,
    전자 장치.
  2. 청구항 1에 있어서, 상기 디스플레이 구동 회로는,
    상기 프로세서로부터 획득된 상기 이미지를 적어도 일시적으로(at least temporarily) 저장하도록 구성된 다른(another) 회로, 상기 다른 회로의 입력 노드와 연결된 단자를 포함하는 레귤레이터(regulator), 및 상기 레귤레이터의 다른 단자와 연결된 제5 패드를 더 포함하고,
    상기 PMIC는,
    다른 전원 공급 회로 및 상기 다른 전원 공급 회로와 연결된 제6 패드를 더 포함하고,
    상기 PMIC는,
    상기 제5 패드와 상기 제6 패드 사이의 제3 경로를 통해 상기 레귤레이터에게, 제3 DC 신호를, 상기 다른 전원 공급 회로를 이용하여, 제공하도록, 더 구성되고,
    상기 제3 DC 신호는,
    상기 레귤레이터를 통해 제4 DC 신호로 변환되고,
    상기 제4 DC 신호는,
    상기 레귤레이터로부터 상기 다른 회로에게 제공되는,
    전자 장치.
  3. 청구항 2에 있어서, 상기 제3 DC 신호의 전압 값은,
    상기 제1 DC 신호의 상기 전압 값 및 상기 제2 DC 신호의 전압 값 각각보다 높은,
    전자 장치.
  4. 청구항 2에 있어서, 상기 디스플레이는,
    상기 다른 회로의 상기 입력 노드와 연결된 다른(another) 캐패시터를 더 포함하는,
    전자 장치.
  5. 청구항 4에 있어서, 상기 디스플레이 구동 회로는,
    제7 패드를 더 포함하고,
    상기 다른 캐패시터는,
    상기 제7 패드를 통해 상기 다른 회로의 상기 입력 노드와 연결되는,
    전자 장치.
  6. 청구항 2에 있어서, 상기 디스플레이 구동 회로는,
    상기 적어도 하나의 회로의 상기 입력 노드와 상기 제5 패드를 연결하는 다른 레귤레이터를 포함하고,
    상기 다른 레귤레이터는,
    상기 제1 DC 신호 및 상기 제2 DC 신호 각각이 제공되는 시간 구간(time interval)의 적어도 일부 내에서, 비활성화되는(disabled),
    전자 장치.
  7. 청구항 6에 있어서, 상기 다른 레귤레이터는,
    상기 다른 레귤레이터와 그라운드를 연결하는 것에 기반하여, 비활성화되는,
    전자 장치.
  8. 청구항 6에 있어서, 상기 다른 레귤레이터는,
    부트로더(bootloader)를 통해 상기 전자 장치의 RAM(random access memory) 안으로(into) 커널(kernel)이 로드되는 시간 구간의 적어도 일부 내에서, 활성화되고(enabled),
    상기 커널이 로드된 후의 시간 구간의 적어도 일부 내에서, 비활성화되는,
    전자 장치.
  9. 청구항 6에 있어서, 상기 다른 레귤레이터는,
    상기 다른 레귤레이터에게 제공되는 미리 결정된 전압 값에 기반하여, 활성화되는,
    전자 장치.
  10. 청구항 9에 있어서, 상기 PMIC는,
    상기 제3 경로를 통해 상기 미리 결정된 전압 값에 기반하여 활성화된 상기 다른 레귤레이터에게, 상기 제3 DC 신호를, 상기 다른 전원 공급 회로를 이용하여, 제공하도록, 구성되고,
    상기 제3 DC 신호는,
    상기 다른 레귤레이터를 통해 제5 DC 신호로 변환되고,
    상기 제5 DC 신호는,
    상기 다른 레귤레이터로부터 상기 적어도 하나의 회로에게 제공되는,
    전자 장치.
  11. 청구항 6에 있어서, 상기 다른 레귤레이터는,
    미리 결정된 소프트웨어 어플리케이션의 실행에 기반하여, 활성화되는,
    전자 장치.
  12. 청구항 1에 있어서, 상기 디스플레이 구동 회로는,
    상기 프로세서로부터 획득된 상기 이미지를 적어도 일시적으로 저장하도록 구성된 다른 회로, 상기 다른 회로의 입력 노드와 연결된 제5 패드를 더 포함하고,
    상기 PMIC는,
    상기 제3 패드와 상기 제5 패드 사이의 제3 경로를 통해 상기 다른 회로에게 상기 제2 DC 신호를, 상기 전원 공급 회로를 이용하여, 제공하도록, 더 구성되는,
    전자 장치.
  13. 청구항 12에 있어서, 상기 디스플레이는,
    상기 제5 패드를 통해 상기 다른 회로의 상기 입력 노드와 연결된 다른 캐패시터를 더 포함하는,
    전자 장치.
  14. 청구항 1에 있어서,
    PCB(printed circuit board); 및
    상기 PCB에 부착되고, 상기 제1 경로를 위해 상기 제1 패드와 연결된 핀 및 상기 제2 경로를 위해 상기 제2 패드와 연결된 다른 핀을 포함하는, 커넥터를 더 포함하는,
    전자 장치.
  15. 청구항 14에 있어서, 상기 PCB는,
    상기 제1 패드와 상기 핀 사이의 제1 신호 라인 및 상기 제2 패드와 상기 다른 핀 사이의 제2 신호 라인을 포함하는 복수의 신호 라인들을 포함하고,
    상기 제1 신호 라인은,
    상기 복수의 신호 라인들 중 상기 제1 신호 라인과 다른, 신호 라인들로부터 전기적으로 분리되고,
    상기 제2 신호 라인은,
    상기 복수의 신호 라인들 중 상기 제2 신호 라인과 다른, 신호 라인들로부터 전기적으로 분리되는,
    전자 장치.
PCT/KR2023/014325 2022-11-01 2023-09-20 디스플레이에게 전력을 제공하기 위한 전자 장치 WO2024096317A1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR20220143489 2022-11-01
KR10-2022-0143489 2022-11-01
KR10-2023-0017076 2023-02-08
KR1020230017076A KR20240062069A (ko) 2022-11-01 2023-02-08 디스플레이에게 전력을 제공하기 위한 전자 장치

Publications (1)

Publication Number Publication Date
WO2024096317A1 true WO2024096317A1 (ko) 2024-05-10

Family

ID=90930735

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2023/014325 WO2024096317A1 (ko) 2022-11-01 2023-09-20 디스플레이에게 전력을 제공하기 위한 전자 장치

Country Status (1)

Country Link
WO (1) WO2024096317A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160136642A (ko) * 2015-05-20 2016-11-30 삼성전자주식회사 디스플레이 드라이버 집적회로
KR20210013488A (ko) * 2019-07-26 2021-02-04 삼성디스플레이 주식회사 표시장치 및 표시장치의 구동 방법
KR102337377B1 (ko) * 2015-09-08 2021-12-09 엘지디스플레이 주식회사 전력관리 집적회로, 유기발광표시장치 및 그 구동방법
KR20220026188A (ko) * 2020-08-25 2022-03-04 주식회사 엘엑스세미콘 전력관리장치 및 이를 포함하는 디스플레이 장치
KR20220087882A (ko) * 2020-12-18 2022-06-27 주식회사 엘엑스세미콘 디스플레이장치의 구동을 위한 전력관리회로

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160136642A (ko) * 2015-05-20 2016-11-30 삼성전자주식회사 디스플레이 드라이버 집적회로
KR102337377B1 (ko) * 2015-09-08 2021-12-09 엘지디스플레이 주식회사 전력관리 집적회로, 유기발광표시장치 및 그 구동방법
KR20210013488A (ko) * 2019-07-26 2021-02-04 삼성디스플레이 주식회사 표시장치 및 표시장치의 구동 방법
KR20220026188A (ko) * 2020-08-25 2022-03-04 주식회사 엘엑스세미콘 전력관리장치 및 이를 포함하는 디스플레이 장치
KR20220087882A (ko) * 2020-12-18 2022-06-27 주식회사 엘엑스세미콘 디스플레이장치의 구동을 위한 전력관리회로

Similar Documents

Publication Publication Date Title
WO2021145727A1 (en) Electronic device and screen refresh method thereof
WO2022097857A1 (en) Electronic device and method for displaying image on flexible display
WO2022124734A1 (ko) 플렉서블 디스플레이를 포함하는 전자 장치, 그 동작 방법 및 저장 매체
WO2022108192A1 (ko) 전자 장치 및 전자 장치의 멀티윈도우 제어방법
WO2022164055A1 (ko) 접이식 전자 장치 및 그 접이식 전자 장치를 이용하여 외부 전자 장치로 전력을 공급하는 방법
WO2022169092A1 (ko) 전자 장치 및 그 제어 방법
WO2022030998A1 (ko) 디스플레이를 포함하는 전자 장치 및 그의 동작 방법
WO2022092580A1 (ko) 전자 장치 표면의 온도를 예측하는 방법 및 그 전자 장치
WO2024096317A1 (ko) 디스플레이에게 전력을 제공하기 위한 전자 장치
WO2023287057A1 (ko) 주변 장치로부터 입력을 수신하였을 때 화면을 빠르게 업데이트하는 전자 장치
WO2024076031A1 (ko) 클럭 레이트를 제어하는 디스플레이 구동 회로를 포함하는 전자 장치
WO2024072053A1 (ko) 디스플레이 내의 메모리를 제어하는 전자 장치 및 방법
WO2024019295A1 (ko) 전원 공급 방법 및 상기 방법을 수행하는 전자 장치
WO2024101704A1 (ko) 터치 입력을 식별하는 웨어러블 장치, 방법, 및 비일시적 컴퓨터 판독가능 저장 매체
WO2023214675A1 (ko) 터치 입력을 처리하기 위한 전자 장치 및 방법
WO2024072056A1 (ko) 프로세서로부터 디스플레이로의 펄스 신호를 제어하는 전자 장치
WO2024072057A1 (ko) 터치 회로로부터의 신호에 기반하여 이미지의 표시를 스케줄링하는 전자 장치 및 방법
WO2024101684A1 (ko) 구동 주파수를 변경하는 전자 장치, 방법, 및 비일시적 컴퓨터 판독가능 저장 매체
WO2022119227A1 (ko) 전자 장치 및 이의 동작 방법
WO2024029686A1 (ko) 재생율을 변경하는 전자 장치 및 방법
WO2023022356A1 (ko) 디스플레이 패널을 제어하는 커맨드들을 처리하는 타이밍을 동기화하기 위한 전자 장치 및 방법
WO2024072058A1 (ko) 이미지의 적응적 스캔을 위한 전자 장치
WO2024101879A1 (ko) 전자 장치 및 전자 장치에서 이미지 프레임 동기화 제어 방법
WO2024071932A1 (ko) 디스플레이 구동 회로로의 송신을 위한 전자 장치 및 방법
WO2024072099A1 (ko) 프로세서에게 신호를 제공하는 디스플레이를 포함하는 전자 장치