WO2022169092A1 - 전자 장치 및 그 제어 방법 - Google Patents

전자 장치 및 그 제어 방법 Download PDF

Info

Publication number
WO2022169092A1
WO2022169092A1 PCT/KR2021/018955 KR2021018955W WO2022169092A1 WO 2022169092 A1 WO2022169092 A1 WO 2022169092A1 KR 2021018955 W KR2021018955 W KR 2021018955W WO 2022169092 A1 WO2022169092 A1 WO 2022169092A1
Authority
WO
WIPO (PCT)
Prior art keywords
processor
display driver
synchronization signal
image data
electronic device
Prior art date
Application number
PCT/KR2021/018955
Other languages
English (en)
French (fr)
Inventor
이민우
이서영
이주석
김광태
염동현
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Publication of WO2022169092A1 publication Critical patent/WO2022169092A1/ko
Priority to US18/344,020 priority Critical patent/US20230343299A1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/001Arbitration of resources in a display system, e.g. control of access to frame buffer by video controller and/or main processor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2350/00Solving problems of bandwidth in display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/08Power processing, i.e. workload management for processors involved in display operations, such as CPUs or GPUs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/16Use of wireless transmission of display information

Definitions

  • the electronic device may display a screen on a display panel according to driving of a display driver IC (DDI).
  • the electronic device may display a screen corresponding to the image data of the corresponding frame during one frame period set according to the driving frequency.
  • the frame period may include a display period for displaying a screen on the display and a waiting period for transferring image data from the processor to the display driver IC in order to display the screen on the display.
  • the display driver IC may store image data transmitted by the processor in a frame buffer.
  • the display driver IC may scan a data voltage set based on image data stored in the buffer to the display panel during one frame period.
  • the display driver IC may send a synchronization signal to the processor to determine when the processor starts to transmit image data.
  • the processor may be configured to transmit the image data at a rising point in time when the received synchronization signal changes to a high (H) state.
  • the display driver IC may start injecting a data voltage to the display panel while the synchronization signal is high.
  • the current frame may be maintained until the point in time when the image data of the next frame is input.
  • the waiting period of the current frame may increase.
  • the length of the current frame may change depending on the timing at which image data of the next frame is input.
  • OLED organic light emitting diode
  • pixel characteristic values related to light emission of pixels may be set according to the length of a frame.
  • the image data of a frame when the image data of a frame is not transmitted when the synchronization signal is in a high state, the image data may be transmitted when the synchronization signal of the next frame is in a high state instead of the corresponding frame. Accordingly, image data cannot be transmitted to the corresponding frame, and thus a frame drop phenomenon in which a screen corresponding to the image data of the previous frame is maintained may occur. When a frame drop phenomenon occurs, the screen freezes for the corresponding frame, and the user may feel the screen movement unnaturally.
  • Various embodiments disclosed in this document provide an electronic device in which a driving frequency of an organic light emitting diode display is variably set and a frame drop phenomenon is reduced by setting pixel characteristic values to correspond to the length of a frame, and control of the electronic device We want to provide a way
  • An electronic device includes a display panel for displaying a screen, a display driver IC (DDI) for supplying a data voltage for displaying the screen to the display panel, and the display a processor for transmitting image data for setting the data voltage to a driver IC, wherein the display driver IC generates a synchronization signal for controlling a timing of supplying the data voltage to the display panel, and The synchronization signal may be transmitted to the processor, and the processor may be configured to select a time point at which the image data starts to be transmitted within a waiting period of the synchronization signal.
  • DCI display driver IC
  • the method for controlling an electronic device includes generating a synchronization signal for controlling a time point at which a display driver IC of the electronic device supplies the data voltage to a display panel of the electronic device , an operation of the display driver IC transmitting the synchronization signal to a processor of the electronic device, and an operation of the processor selecting a time point at which the image data is transmitted to the display driver IC within a waiting period of the synchronization signal may include.
  • the computer-readable non-transitory recording medium disclosed in this document stores a plurality of instructions, and the plurality of instructions are at a time point when the display driver IC of the electronic device supplies the data voltage to the display panel of the electronic device. generating a synchronization signal for controlling It may be set to perform a selection operation within the waiting period of the signal.
  • the length of the frame since the length of the current frame does not change depending on the time when the image data of the next frame is transmitted, the length of the frame may be checked at the start time of the frame. Accordingly, pixel characteristic values can be set to correspond to the length of the frame, so that the driving frequency of the organic light emitting diode display can be variably adjusted.
  • FIG. 1 is a block diagram of an electronic device in a network environment according to various embodiments of the present disclosure
  • FIG. 2 is a block diagram of a display module according to various embodiments.
  • FIG. 3 is a block diagram illustrating a processor and a display module according to an embodiment.
  • FIG. 4 is a diagram illustrating a blank section, a display section, and a variable waiting section of one frame according to an embodiment.
  • FIG. 5 is a graph illustrating transmission of a synchronization signal and image data at a first driving frequency according to an exemplary embodiment.
  • FIG. 6 is a graph illustrating transmission of a synchronization signal and image data at a second driving frequency according to an exemplary embodiment.
  • FIG. 7 is a graph illustrating setting of a transmission time of a synchronization signal and image data at a second driving frequency according to an exemplary embodiment.
  • FIG. 8 is a graph illustrating setting of transmission time points of a first synchronization signal, a second synchronization signal, and image data according to an exemplary embodiment.
  • FIG. 9 is a graph illustrating setting of a driving frequency according to a transmission time of a synchronization signal and image data according to a driving frequency according to an exemplary embodiment.
  • FIG. 1 is a block diagram of an electronic device 101 in a network environment 100 according to various embodiments.
  • an electronic device 101 communicates with an electronic device 102 through a first network 198 (eg, a short-range wireless communication network) or a second network 199 . It may communicate with the electronic device 104 or the server 108 through (eg, a long-distance wireless communication network). According to an embodiment, the electronic device 101 may communicate with the electronic device 104 through the server 108 .
  • a first network 198 eg, a short-range wireless communication network
  • a second network 199 e.g., a second network 199
  • the electronic device 101 may communicate with the electronic device 104 through the server 108 .
  • the electronic device 101 includes a processor 120 , a memory 130 , an input module 150 , a sound output module 155 , a display module 160 , an audio module 170 , and a sensor module ( 176), interface 177, connection terminal 178, haptic module 179, camera module 180, power management module 188, battery 189, communication module 190, subscriber identification module 196 , or an antenna module 197 may be included.
  • at least one of these components eg, the connection terminal 178
  • may be omitted or one or more other components may be added to the electronic device 101 .
  • some of these components are integrated into one component (eg, display module 160 ). can be
  • the processor 120 for example, executes software (eg, a program 140) to execute at least one other component (eg, a hardware or software component) of the electronic device 101 connected to the processor 120. It can control and perform various data processing or operations. According to one embodiment, as at least part of data processing or operation, the processor 120 converts commands or data received from other components (eg, the sensor module 176 or the communication module 190 ) to the volatile memory 132 . may be stored in the volatile memory 132 , and may process commands or data stored in the volatile memory 132 , and store the result data in the non-volatile memory 134 .
  • software eg, a program 140
  • the processor 120 converts commands or data received from other components (eg, the sensor module 176 or the communication module 190 ) to the volatile memory 132 .
  • the volatile memory 132 may be stored in the volatile memory 132 , and may process commands or data stored in the volatile memory 132 , and store the result data in the non-volatile memory 134 .
  • the processor 120 is the main processor 121 (eg, a central processing unit or an application processor) or a secondary processor 123 (eg, a graphic processing unit, a neural network processing unit (eg, a graphic processing unit, a neural network processing unit) a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor).
  • the main processor 121 eg, a central processing unit or an application processor
  • a secondary processor 123 eg, a graphic processing unit, a neural network processing unit (eg, a graphic processing unit, a neural network processing unit) a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor.
  • the main processor 121 e.g, a central processing unit or an application processor
  • a secondary processor 123 eg, a graphic processing unit, a neural network processing unit (eg, a graphic processing unit, a neural network processing unit) a neural processing unit (NPU), an image signal processor, a
  • the secondary processor 123 may, for example, act on behalf of the main processor 121 while the main processor 121 is in an inactive (eg, sleep) state, or when the main processor 121 is active (eg, executing an application). ), together with the main processor 121, at least one of the components of the electronic device 101 (eg, the display module 160, the sensor module 176, or the communication module 190) It is possible to control at least some of the related functions or states.
  • the coprocessor 123 eg, an image signal processor or a communication processor
  • may be implemented as part of another functionally related component eg, the camera module 180 or the communication module 190 ). have.
  • the auxiliary processor 123 may include a hardware structure specialized for processing an artificial intelligence model.
  • Artificial intelligence models can be created through machine learning. Such learning may be performed, for example, in the electronic device 101 itself on which artificial intelligence is performed, or may be performed through a separate server (eg, the server 108).
  • the learning algorithm may include, for example, supervised learning, unsupervised learning, semi-supervised learning, or reinforcement learning, but in the above example not limited
  • the artificial intelligence model may include a plurality of artificial neural network layers.
  • Artificial neural networks include deep neural networks (DNNs), convolutional neural networks (CNNs), recurrent neural networks (RNNs), restricted boltzmann machines (RBMs), deep belief networks (DBNs), bidirectional recurrent deep neural networks (BRDNNs), It may be one of deep Q-networks or a combination of two or more of the above, but is not limited to the above example.
  • the artificial intelligence model may include, in addition to, or alternatively, a software structure in addition to the hardware structure.
  • the memory 130 may store various data used by at least one component (eg, the processor 120 or the sensor module 176 ) of the electronic device 101 .
  • the data may include, for example, input data or output data for software (eg, the program 140 ) and instructions related thereto.
  • the memory 130 may include a volatile memory 132 or a non-volatile memory 134 .
  • the program 140 may be stored as software in the memory 130 , and may include, for example, an operating system 142 , middleware 144 , or an application 146 .
  • the input module 150 may receive a command or data to be used by a component (eg, the processor 120 ) of the electronic device 101 from the outside (eg, a user) of the electronic device 101 .
  • the input module 150 may include, for example, a microphone, a mouse, a keyboard, a key (eg, a button), or a digital pen (eg, a stylus pen).
  • the sound output module 155 may output a sound signal to the outside of the electronic device 101 .
  • the sound output module 155 may include, for example, a speaker or a receiver.
  • the speaker can be used for general purposes such as multimedia playback or recording playback.
  • the receiver can be used to receive incoming calls. According to one embodiment, the receiver may be implemented separately from or as part of the speaker.
  • the display module 160 may visually provide information to the outside (eg, a user) of the electronic device 101 .
  • the display module 160 may include, for example, a control circuit for controlling a display, a hologram device, or a projector and a corresponding device.
  • the display module 160 may include a touch sensor configured to sense a touch or a pressure sensor configured to measure the intensity of a force generated by the touch.
  • the audio module 170 may convert a sound into an electric signal or, conversely, convert an electric signal into a sound. According to an embodiment, the audio module 170 acquires a sound through the input module 150 , or an external electronic device (eg, a sound output module 155 ) connected directly or wirelessly with the electronic device 101 .
  • the electronic device 102) eg, a speaker or headphones
  • the electronic device 102 may output a sound.
  • the sensor module 176 detects an operating state (eg, power or temperature) of the electronic device 101 or an external environmental state (eg, a user state), and generates an electrical signal or data value corresponding to the sensed state. can do.
  • the sensor module 176 may include, for example, a gesture sensor, a gyro sensor, a barometric pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a proximity sensor, a color sensor, an IR (infrared) sensor, a biometric sensor, It may include a temperature sensor, a humidity sensor, or an illuminance sensor.
  • the interface 177 may support one or more specified protocols that may be used by the electronic device 101 to directly or wirelessly connect with an external electronic device (eg, the electronic device 102 ).
  • the interface 177 may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, an SD card interface, or an audio interface.
  • the connection terminal 178 may include a connector through which the electronic device 101 can be physically connected to an external electronic device (eg, the electronic device 102 ).
  • the connection terminal 178 may include, for example, an HDMI connector, a USB connector, an SD card connector, or an audio connector (eg, a headphone connector).
  • the haptic module 179 may convert an electrical signal into a mechanical stimulus (eg, vibration or movement) or an electrical stimulus that the user can perceive through tactile or kinesthetic sense.
  • the haptic module 179 may include, for example, a motor, a piezoelectric element, or an electrical stimulation device.
  • the camera module 180 may capture still images and moving images. According to an embodiment, the camera module 180 may include one or more lenses, image sensors, image signal processors, or flashes.
  • the power management module 188 may manage power supplied to the electronic device 101 .
  • the power management module 188 may be implemented as, for example, at least a part of a power management integrated circuit (PMIC).
  • PMIC power management integrated circuit
  • the battery 189 may supply power to at least one component of the electronic device 101 .
  • battery 189 may include, for example, a non-rechargeable primary cell, a rechargeable secondary cell, or a fuel cell.
  • the communication module 190 is a direct (eg, wired) communication channel or a wireless communication channel between the electronic device 101 and an external electronic device (eg, the electronic device 102, the electronic device 104, or the server 108). It can support establishment and communication performance through the established communication channel.
  • the communication module 190 may include one or more communication processors that operate independently of the processor 120 (eg, an application processor) and support direct (eg, wired) communication or wireless communication.
  • the communication module 190 is a wireless communication module 192 (eg, a cellular communication module, a short-range communication module, or a global navigation satellite system (GNSS) communication module) or a wired communication module 194 (eg, : It may include a local area network (LAN) communication module, or a power line communication module).
  • a wireless communication module 192 eg, a cellular communication module, a short-range communication module, or a global navigation satellite system (GNSS) communication module
  • GNSS global navigation satellite system
  • wired communication module 194 eg, : It may include a local area network (LAN) communication module, or a power line communication module.
  • a corresponding communication module among these communication modules is a first network 198 (eg, a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)) or a second network 199 (eg, legacy It may communicate with the external electronic device 104 through a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (eg, a telecommunication network such as a LAN or a WAN).
  • a first network 198 eg, a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)
  • a second network 199 eg, legacy It may communicate with the external electronic device 104 through a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (eg, a telecommunication network such as a LAN or a WAN).
  • a telecommunication network
  • the wireless communication module 192 uses subscriber information (eg, International Mobile Subscriber Identifier (IMSI)) stored in the subscriber identification module 196 within a communication network such as the first network 198 or the second network 199 .
  • subscriber information eg, International Mobile Subscriber Identifier (IMSI)
  • IMSI International Mobile Subscriber Identifier
  • the electronic device 101 may be identified or authenticated.
  • the wireless communication module 192 may support a 5G network after a 4G network and a next-generation communication technology, for example, a new radio access technology (NR).
  • NR access technology includes high-speed transmission of high-capacity data (eMBB (enhanced mobile broadband)), minimization of terminal power and access to multiple terminals (mMTC (massive machine type communications)), or high reliability and low latency (URLLC (ultra-reliable and low-latency) -latency communications)).
  • eMBB enhanced mobile broadband
  • mMTC massive machine type communications
  • URLLC ultra-reliable and low-latency
  • the wireless communication module 192 may support a high frequency band (eg, mmWave band) in order to achieve a high data rate, for example.
  • a high frequency band eg, mmWave band
  • the wireless communication module 192 uses various techniques for securing performance in a high-frequency band, for example, beamforming, massive multiple-input and multiple-output (MIMO), all-dimensional multiplexing. It may support technologies such as full dimensional MIMO (FD-MIMO), an array antenna, analog beam-forming, or a large scale antenna.
  • the wireless communication module 192 may support various requirements defined in the electronic device 101 , an external electronic device (eg, the electronic device 104 ), or a network system (eg, the second network 199 ).
  • the wireless communication module 192 may include a peak data rate (eg, 20 Gbps or more) for realizing eMBB, loss coverage (eg, 164 dB or less) for realizing mMTC, or U-plane latency for realizing URLLC ( Example: downlink (DL) and uplink (UL) each 0.5 ms or less, or round trip 1 ms or less) may be supported.
  • a peak data rate eg, 20 Gbps or more
  • loss coverage eg, 164 dB or less
  • U-plane latency for realizing URLLC
  • the antenna module 197 may transmit or receive a signal or power to the outside (eg, an external electronic device).
  • the antenna module 197 may include an antenna including a conductor formed on a substrate (eg, a PCB) or a radiator formed of a conductive pattern.
  • the antenna module 197 may include a plurality of antennas (eg, an array antenna). In this case, at least one antenna suitable for a communication method used in a communication network such as the first network 198 or the second network 199 is connected from the plurality of antennas by, for example, the communication module 190 . can be selected. A signal or power may be transmitted or received between the communication module 190 and an external electronic device through the selected at least one antenna.
  • other components eg, a radio frequency integrated circuit (RFIC)
  • RFIC radio frequency integrated circuit
  • the antenna module 197 may form a mmWave antenna module.
  • the mmWave antenna module comprises a printed circuit board, an RFIC disposed on or adjacent to a first side (eg, bottom side) of the printed circuit board and capable of supporting a designated high frequency band (eg, mmWave band); and a plurality of antennas (eg, an array antenna) disposed on or adjacent to a second side (eg, top or side) of the printed circuit board and capable of transmitting or receiving signals of the designated high frequency band. can do.
  • peripheral devices eg, a bus, general purpose input and output (GPIO), serial peripheral interface (SPI), or mobile industry processor interface (MIPI)
  • GPIO general purpose input and output
  • SPI serial peripheral interface
  • MIPI mobile industry processor interface
  • the command or data may be transmitted or received between the electronic device 101 and the external electronic device 104 through the server 108 connected to the second network 199 .
  • Each of the external electronic devices 102 or 104 may be the same as or different from the electronic device 101 .
  • all or a part of operations executed in the electronic device 101 may be executed in one or more external electronic devices 102 , 104 , or 108 .
  • the electronic device 101 may perform the function or service itself instead of executing the function or service itself.
  • one or more external electronic devices may be requested to perform at least a part of the function or the service.
  • One or more external electronic devices that have received the request may execute at least a part of the requested function or service, or an additional function or service related to the request, and transmit a result of the execution to the electronic device 101 .
  • the electronic device 101 may process the result as it is or additionally and provide it as at least a part of a response to the request.
  • cloud computing, distributed computing, mobile edge computing (MEC), or client-server computing technology may be used.
  • the electronic device 101 may provide an ultra-low latency service using, for example, distributed computing or mobile edge computing.
  • the external electronic device 104 may include an Internet of things (IoT) device.
  • the server 108 may be an intelligent server using machine learning and/or neural networks.
  • the external electronic device 104 or the server 108 may be included in the second network 199 .
  • the electronic device 101 may be applied to an intelligent service (eg, smart home, smart city, smart car, or health care) based on 5G communication technology and IoT-related technology.
  • the display module 160 may include a display panel 210 and a display driver IC (DDI) 230 for controlling the display panel 210 .
  • the display driver IC 230 may include an interface module 231 , a memory 233 (eg, a buffer memory), an image processing module 235 , or a mapping module 237 .
  • the display driver IC 230 transmits, for example, image data or image information including an image control signal corresponding to a command for controlling the image data to another of the electronic device 101 through the interface module 231 . It can be received from components.
  • the image information is the processor 120 (eg, the main processor 121 (eg, an application processor) or the auxiliary processor 123 (eg, an application processor) operated independently of the function of the main processor 121
  • the display driver IC 230 may communicate with the touch circuit 250 or the sensor module 176 through the interface module 231.
  • the display driver IC ( 230 may store at least a portion of the received image information in the memory 233, for example, in units of frames
  • the image processing module 235 may store, for example, at least a portion of the image data in the image Pre-processing or post-processing (eg, resolution, brightness, or size adjustment) may be performed based at least on the characteristics of the data or the characteristics of the display panel 210.
  • the mapping module 237 may A voltage value or a current value corresponding to the pre-processed or post-processed image data may be generated, according to an embodiment, the generation of the voltage value or current value may include, for example, a property ( For example, it may be performed based at least in part on an arrangement of pixels (RGB stripe or pentile structure), or a size of each sub-pixel.
  • a property For example, it may be performed based at least in part on an arrangement of pixels (RGB stripe or pentile structure), or a size of each sub-pixel.
  • visual information eg, text, image, or icon
  • the display module 160 may further include a touch circuit 250 .
  • the touch circuit 250 may include a touch sensor 251 and a touch sensor IC 253 for controlling the touch sensor 251 .
  • the touch sensor IC 253 may control the touch sensor 251 to sense a touch input or a hovering input for a specific position of the display panel 210 , for example.
  • the touch sensor IC 253 may detect a touch input or a hovering input by measuring a change in a signal (eg, voltage, light amount, resistance, or electric charge amount) for a specific position of the display panel 210 .
  • the touch sensor IC 253 may provide information (eg, location, area, pressure, or time) regarding the sensed touch input or hovering input to the processor 120 .
  • At least a part of the touch circuit 250 is a part of the display driver IC 230 , the display panel 210 , or the outside of the display module 160 . It may be included as a part of other arranged components (eg, the coprocessor 123 ).
  • the display module 160 may further include at least one sensor (eg, a fingerprint sensor, an iris sensor, a pressure sensor, or an illuminance sensor) of the sensor module 176 , or a control circuit therefor.
  • the at least one sensor or a control circuit therefor may be embedded in a part of the display module 160 (eg, the display panel 210 or the DDI 230 ) or a part of the touch circuit 250 .
  • the sensor module 176 embedded in the display module 160 includes a biometric sensor (eg, a fingerprint sensor)
  • the biometric sensor is a biometric sensor associated with a touch input through a partial area of the display panel 210 .
  • Information eg, fingerprint image
  • the pressure sensor acquires pressure information related to a touch input through a part or the entire area of the display panel 210 . can do.
  • the touch sensor 251 or the sensor module 176 may be disposed between pixels of the pixel layer of the display panel 210 or above or below the pixel layer.
  • FIG. 3 is a block diagram 300 illustrating the processor 120 and the display module 160 according to an embodiment.
  • the processor 120 may include a graphics processing unit 310 .
  • the graphic processing device 310 may generate image data.
  • the image data may define a screen output to a display panel (eg, the display panel 210 of FIG. 2 ).
  • the graphic processing device 310 may provide image data to an application processor (AP) included in the processor 120 .
  • AP application processor
  • the processor 120 may transmit image data for setting a data voltage to the display driver IC 230 .
  • the display driver IC 230 may set a data voltage to be scanned to the display panel 210 based on the image data. A screen according to the scanned data voltage may be displayed on the display panel 210 .
  • the processor 120 and the display module 160 may be connected through an interface.
  • the processor 120 and the display module 160 may be connected through a mobile industry processor interface (MIPI).
  • MIPI mobile industry processor interface
  • the interface may pass a command.
  • the processor 120 may transmit image data to the display driver IC 230 through the interface.
  • the interface is not limited to the described example, and may be formed in various ways.
  • the interface may include a mobile display digital interface (MDDI), a serial peripheral interface (SPI), an inter-integrated circuit (I2C), or a compact display port (CDP).
  • MDDI mobile display digital interface
  • SPI serial peripheral interface
  • I2C inter-integrated circuit
  • CDP compact display port
  • the image data may be supplied to the display driver IC 230 of the display module 160 through an interface for each frame.
  • the length of one frame may be determined according to the driving frequency of the display driver IC 230 .
  • the driving frequency may be a refresh rate of the display driver IC 230 .
  • the driving frequency and the length of one frame may be in inverse proportion to each other. For example, when the display driver IC 230 is driven at a driving frequency of about 60 Hz, the length of one frame may be about 16.67 ms. As another example, when the display driver IC 230 is driven at a driving frequency of about 120 Hz, the length of one frame may be about 8.33 ms.
  • the processor 120 may enter a power saving state.
  • the processor 120 may reduce power consumption by not continuously transmitting image data to the display driver IC 230 .
  • the display driver IC 230 may include a frame buffer 320 .
  • the frame buffer 320 may store image data for one frame.
  • the display driver IC 230 may store image data transmitted by the processor 120 in the frame buffer 320 .
  • the display driver IC 230 may scan image data stored in the frame buffer 310 for one frame and output a screen to the display panel 210 .
  • the display driver IC 230 may generate a synchronization signal.
  • the synchronization signal may be a signal for controlling a timing of supplying a data voltage to the display panel 210 .
  • the synchronization signal may be a TE signal that reduces a tearing effect (TE).
  • the tearing phenomenon may be a phenomenon in which the image is torn when the image of the current frame is scanned while the image of the previous frame remains.
  • the display driver IC 230 may transmit a synchronization signal to the processor 120 .
  • the processor 120 may reduce a tearing phenomenon by transmitting image data to the display driver IC 230 based on the synchronization signal.
  • FIG. 4 is a diagram 400 illustrating a blank section, a display section, and a variable waiting section of one frame according to an embodiment.
  • the length of one frame may be set according to a driving frequency of the display driver IC (eg, the display driver IC 230 of FIG. 3 ). As the driving frequency increases, the length of one frame may be shortened. When the second driving frequency 420 is higher than the first driving frequency 410 , the length of one frame at the second driving frequency 420 may be shorter than the length of one frame at the first driving frequency 410 . . For example, when the first driving frequency 410 is about 60 Hz, the length of one frame is about 16.67 ms, and when the second driving frequency 420 is about 120 Hz, the length of one frame is the first driving frequency It may be about 8.33 ms shorter than the length of one frame of 410 .
  • One frame may include a blank period, a display period, and a variable waiting period.
  • the blank period may be a period in which buffering occurs in the display driver IC 230 before the display period starts within one frame.
  • the display panel eg, the display panel 210 of FIG. 2
  • the blank period may be a vertical back porch (VBP) for outputting a vertical signal.
  • VBP vertical back porch
  • the display period may be a period in which the display driver IC 230 scans the display panel 210 with a data voltage within one frame.
  • the display panel 210 may output a screen.
  • variable waiting period may be a period in which the processor (eg, the processor 120 of FIG. 3 ) starts to transmit image data to the display driver IC 230 after the display period has progressed within one frame. have.
  • the display panel 210 may not output a screen.
  • the variable waiting period may be a waiting time (vertical front porch, VFP) after outputting a vertical signal.
  • the length of the blank section may be the first length T1.
  • the length of the blank section may be determined according to the resolution of the display panel 210 .
  • the length of the blank section may be determined according to the number of pixel lines in the horizontal section of the display panel 210 .
  • the first length T1 may be independent of the driving frequency.
  • the first length T1 may be maintained at a constant value even when the driving frequency is changed.
  • the length of the display section may be determined according to the resolution of the display panel 210 .
  • the length of the display period may be independent of the driving frequency.
  • the length of the display section may be maintained at a constant value even when the driving frequency is changed.
  • the length of the variable waiting period may vary.
  • the length of the waiting period may vary according to the resolution and/or driving frequency of the display panel 210 .
  • the length of the variable waiting period may decrease.
  • the length of the variable waiting period in the first driving frequency 410 may be the second length T2.
  • the length of the variable waiting period may be a third length T3 .
  • the third length T3 may be shorter than the second length T2 .
  • the first driving frequency 410 is about 60 Hz
  • the second length T2 is about 6.75 ms
  • the second driving frequency 420 is about 120 Hz
  • the second length T2 is about It may be 0.04 ms.
  • FIG 5 is a graph 500 illustrating transmission of a synchronization signal 510 and image data 520 at a first driving frequency according to an exemplary embodiment.
  • the horizontal axis may mean time.
  • One frame period may include one waiting period and one display period.
  • the vertical axis may mean a transmission rate.
  • the data rate may increase from 0% to 100%.
  • the first transmission rate may be a rate at which the processor (eg, the processor 120 of FIG. 3 ) transmits image data to the display driver IC (eg, the display driver IC 230 of FIG. 3 ).
  • the second transmission rate may be a rate at which the display driver IC 230 scans the data voltage to the display panel (eg, the display panel 210 of FIG. 2 ).
  • the display driver IC230 may be driven at the first driving frequency.
  • the first driving frequency may be about 120 Hz.
  • the display driver IC 230 may generate a synchronization signal 510 corresponding to the first driving frequency.
  • the synchronization signal 510 may include a waiting period and a display period. In the waiting period, the synchronization signal 510 may have a high (H) level. In the display period, the synchronization signal 510 may have a low (L) level.
  • the synchronization signal 510 may have a rising timing that changes from a low level to a high level.
  • the display driver IC 230 may supply a data voltage to the display panel 210 during the display period.
  • the display driver IC 230 may complete supplying the data voltage to the display panel 210 when the display period ends.
  • the display driver IC 230 may supply a data voltage to the display panel 210 based on the synchronization signal 510 .
  • the display driver IC 230 transmits the synchronization signal 510 to the processor (eg, the processor 120 of FIG. 3 ) to control the timing of receiving the image data 520 from the processor 120 .
  • the display driver IC 230 may transmit the synchronization signal 510 to the processor 120 .
  • the processor 120 may transmit the image data 520 to the display driver IC 230 based on the synchronization signal 510 .
  • the processor 120 may be set to select a time point at which the image data 520 starts to be transmitted within a waiting period of the synchronization signal.
  • the waiting period may be a buffering period for preparing to display a screen in the display period.
  • the processor 120 may set a time point at which the image data 520 starts to be transmitted to the display driver IC 230 within the waiting period.
  • the processor 120 may wait for rendering of a next frame within a section in which the synchronization signal 510 has a high level.
  • the processor 120 may start to transmit the image data 520 after the rising time of the synchronization signal 510 .
  • the waiting period may include a blank period (eg, the blank period of FIG. 4 ) and a variable waiting period (eg, the variable waiting period of FIG. 4 ).
  • the processor 120 may be set to select a time point at which the image data 520 starts to be transmitted within a variable waiting period.
  • the variable waiting period may be a period in which the TE signal has a high level.
  • the processor 120 may wait for rendering of a next frame within a section in which the TE signal has a high level.
  • the processor 120 may start to transmit the image data 520 after the rising time of the TE signal.
  • the processor 120 may perform a first transmission of the image data 520 to the display driver IC 230 .
  • the display driver IC 230 may perform a second transmission for supplying a data voltage to the display panel 210 .
  • the time required for the first transmission may be shorter than the time required for the second transmission.
  • the speed at which the first transmission is performed may be faster than the speed at which the second transmission is performed.
  • the processor 120 may select a time point at which the first transmission starts within the waiting period by using the speed difference between the first transmission and the second transmission.
  • the processor 120 may additionally allocate a rendering time of the graphic processing device (eg, the graphic processing device 310 of FIG. 3 ) as much as the waiting time after outputting the vertical signal during the waiting period.
  • a frame drop phenomenon may be reduced.
  • the frame drop phenomenon may be a phenomenon in which the image data 520 is not transferred to the corresponding frame and thus a screen corresponding to the image data of the previous frame is maintained.
  • the processor 120 may transmit the image data 520 to the display driver IC 230 during a waiting time after outputting the vertical signal, thereby reducing a frame drop phenomenon.
  • FIG. 6 is a graph 600 illustrating transmission of a synchronization signal 610 and image data 620 at a second driving frequency according to an exemplary embodiment.
  • the second driving frequency may be different from the first driving frequency.
  • the second driving frequency may be a lower frequency than the first driving frequency.
  • the first driving frequency is about 120 Hz
  • the second driving frequency may be about 60 Hz.
  • the length of the waiting period may increase.
  • the length of the variable waiting period of the waiting period may be increased.
  • the length of the buffering period may be increased.
  • the processor may set the driving frequency of the display driver IC (eg, the display driver IC 230 of FIG. 3 ) based on the length of the waiting period.
  • the processor 120 may supply the image data 620 to the display driver IC 230 based on the length of the waiting period.
  • the processor 120 may start to supply the image data 620 to the display driver IC 230 while the synchronization signal 610 is at a high level.
  • the processor 120 may implement an adaptive sync by utilizing a period in which the TE signal is at a high level, that is, a waiting time after outputting a vertical signal.
  • the processor 120 may link the waiting time of the frame buffer (eg, the frame buffer 320 of FIG. 3 ) with the waiting time after outputting the vertical signal.
  • the processor 120 may be configured to determine pixel characteristic values included in the image data 620 based on the driving frequency.
  • the pixel characteristic values may be values set by pixels included in a display panel (eg, the display panel 210 of FIG. 2 ) to express an image.
  • the pixel characteristic values may include a gamma characteristic value, a color ratio value, and an emission timing value.
  • pixel characteristic values may be determined at a start time of a frame. If the time at which the image data 620 starts to be transmitted is fixed to a specific time point, such as the start time of the waiting period, the start of the next frame is delayed and the length of the current frame increases, the driving frequency of the current frame may change. .
  • the processor 120 disclosed in this document may adjust the transmission start time of the image data 620 within the waiting period, so that the driving frequency of the current frame may be maintained even if the start of the next frame is delayed.
  • FIG. 7 is a graph 700 illustrating setting of transmission timings of a synchronization signal 610 and image data 620 at a second driving frequency according to an exemplary embodiment.
  • the display driver IC may transmit the synchronization signal 610 to the processor (eg, the processor 120 of FIG. 3 ).
  • the processor 120 may determine any one of the waiting periods in which the synchronization signal 610 is at a high level as the first time 710 at which the transmission of the image data 620 starts. For example, the processor 120 may start the 1-1 transmission at the first time point 710 . Through the 1-1 transmission, the processor 120 may transmit the image data 620 to the display driver IC 230 .
  • the 1-1 transmission may proceed substantially the same as the first transmission, except that the transmission start time is adjusted to the first time point 710 .
  • the processor 120 may set the waiting period as an adaptive synchronization period 720 .
  • the processor 120 may transmit the image data 620 to the display driver IC 230 within the adaptive synchronization period 720 .
  • the processor 120 may vary the driving frequency while maintaining substantially the same length of the display period within one frame.
  • the processor 120 may change the driving frequency by adjusting the timing at which the image data 620 is transmitted to the display driver IC 230 within the adaptive synchronization period 720 .
  • the processor 120 may decrease the driving frequency by delaying the time when the image data 620 is transmitted to the display driver IC 230 .
  • a display panel supporting a driving frequency of about 120 Hz eg, the display panel 210 of FIG. 2
  • the processor 120 performs adaptive synchronization of about 8 ms
  • a section 720 may be additionally secured.
  • the processor 120 may be driven while adaptively changing the driving frequency from about 60 Hz to about 41 Hz.
  • the processor 120 may additionally secure an adaptive synchronization period 720 of about 2 ms. have.
  • the processor 120 may be driven while adaptively changing the driving frequency from about 96 Hz to about 80 Hz.
  • FIG. 8 is a graph 800 illustrating setting of transmission time points of a first synchronization signal 810 , a second synchronization signal 820 , and image data 830 according to an exemplary embodiment.
  • the display driver IC (eg, the display driver IC 230 of FIG. 3 ) transmits a synchronization signal (eg, the synchronization signal 610 at the second driving frequency of FIG. 7 ) to the processor (eg, the display driver IC 230 of FIG. 3 ) It can be divided into a first synchronization signal 810 transmitted to the processor 120 ) and a second synchronization signal 820 used inside the display driver IC 230 .
  • the display driver IC 230 may transmit the first synchronization signal 810 to the processor 120 .
  • the display driver IC 230 may internally utilize the second synchronization signal 820 .
  • the display driver IC 230 sets the length of the second standby period that is the standby period of the second synchronization signal 820 to be longer than the length of the first standby period that is the standby period of the first synchronization signal 810 .
  • the display driver IC 230 may set the length of the waiting period of the second synchronization signal 820 used to supply the data voltage to the display panel (eg, the display panel 210 of FIG. 2 ) to be longer.
  • the display driver IC 230 may start to supply the data voltage to the display panel 210 when the second standby period ends.
  • the display driver IC 230 may supply a data voltage to the display panel 210 in a display period defined by the second synchronization signal 820 .
  • the processor 120 may be set to select a time point 840 at which the image data 830 starts to be transmitted within the adaptive synchronization period 850 defined by the second waiting period.
  • the processor 120 may start the 1-1 transmission at a time point 840 selected within the adaptive synchronization period 850 .
  • the processor 120 may transmit the image data 830 to the display driver IC 230 .
  • the 1-1 transmission may proceed substantially the same as the first transmission, except that the transmission start time is adjusted to the selected time point 840 .
  • FIG. 9 is a graph 900 illustrating setting of a driving frequency according to a transmission time of synchronization signals 910 and 920 and image data according to a driving frequency according to an exemplary embodiment.
  • the display driver IC may generate the third synchronization signal 910 when driven at the third driving frequency.
  • the third synchronization signal 910 may have a third waiting time.
  • the display driver IC 230 may generate the fourth synchronization signal 920 when driven at the fourth driving frequency.
  • the fourth driving frequency may be smaller than the third driving frequency.
  • the third driving frequency may be about 120 Hz and the fourth driving frequency may be about 96 Hz.
  • the fourth synchronization signal 920 may have a fourth waiting time. The length of the fourth waiting time may be longer than the length of the third waiting time.
  • the processor may designate the threshold time 930 within the waiting period.
  • the threshold time 930 may be a time point when about 50% of the time has elapsed in one waiting period.
  • the threshold time 930 may be a time for securing a buffer time between a time when the processor 120 starts to transmit image data and a time when the display driver IC 230 starts to supply a data voltage.
  • the waiting section may include a first section 931 that is a section before the threshold time 930 and a second section 932 that is a section after the threshold time 930 .
  • the processor 120 may be set to transmit a first command for reducing the driving frequency to the display driver IC 230 in response to a time point after the threshold time 930 to start transmitting image data.
  • the processor 120 may trigger a first command for reducing the driving frequency when a time point at which image data is started to be transmitted is included in the second period 932 .
  • the processor 120 may transmit a first command for controlling the display driver IC 230 to the display driver IC 230 to drive the display driver IC 230 at a lower driving frequency among a plurality of driving frequencies that can be driven by the display driver IC 230 . have.
  • the display driver IC 230 may be driven at four driving frequencies of 120 Hz, 96 Hz, 80 Hz, and 60 Hz, and the time point at which image data starts to be transmitted while driving at a driving frequency of 120 Hz
  • the processor 120 may transmit a first command for reducing the driving frequency from 120 Hz to 96 Hz to the display driver IC 230 .
  • the processor 120 controls the display driver IC 230 to reduce frame drop by securing a buffer time between the time when the image data starts to be transmitted and the time when the display driver IC 230 starts to supply the data voltage. can do.
  • the processor 120 is set to transmit a second command for increasing the driving frequency to the display driver IC 230 in response to the time when the image data starts to be transmitted is before the threshold time 930 .
  • the processor 120 may trigger a second command to increase the driving frequency when the time point at which image data is started to be transmitted is included in the first period 931 .
  • the display driver IC 230 may drive at four driving frequencies of 120 Hz, 96 Hz, 80 Hz, and 60 Hz, and the time point at which image data starts to be transmitted while driving at the driving frequency of 96 Hz
  • the processor 120 may transmit a second command for increasing the driving frequency from 96 Hz to 120 Hz to the display driver IC 230 .
  • the processor 120 restores the driving frequency to the original driving state when the buffer time between the start of transmitting image data and the start of supplying the data voltage from the display driver IC 230 is sufficiently secured.
  • the IC 230 may be controlled.
  • An electronic device may display the screen on a display panel (eg, the display panel 210 of FIG. 2 ) for displaying a screen and the display panel 210 .
  • a display driver IC (DDI) for supplying a data voltage for display (eg, the display driver IC 230 of FIG. 3 ), and image data for setting the data voltage to the display driver IC 230 .
  • a processor eg, the processor 120 of FIG. 3
  • transmitting eg, the synchronization signal 610 of FIG. 7
  • transmits the synchronization signal 610 to the processor 120, when the processor 120 starts transmitting the image data
  • the waiting period may include a blank period and a variable waiting period, and the processor 120 may be configured to select the time in the variable waiting period.
  • the display driver IC 230 includes a frame buffer (eg, the frame buffer 320 of FIG. 3 ) for storing the image data for one frame, It may be set to supply the data voltage based on the image data stored in the frame buffer 320 to the display panel 210 in the display period of the synchronization signal.
  • a frame buffer eg, the frame buffer 320 of FIG. 3
  • the processor 120 transmits the image data to the display driver IC 230 , and the display driver IC 230 transmits the data voltage to the display panel 210 .
  • a second transmission may be performed, and a time required for the first transmission may be shorter than a time required for the second transmission.
  • the processor 120 sets a driving frequency of the display driver IC 230 based on the length of the waiting period, and a pixel characteristic value included in the image data based on the driving frequency can be set to determine
  • the display driver IC 230 includes a first synchronization signal (eg, the first synchronization signal 810 of FIG. 8 ) that transfers the synchronization signal 610 to the processor 120 and the display It is divided into a second synchronization signal (eg, the second synchronization signal 820 of FIG. 8 ) used inside the driver IC 230 , and is longer than the length of the first waiting period that is the waiting period of the first synchronization signal 810 .
  • a first synchronization signal eg, the first synchronization signal 810 of FIG. 8
  • a second synchronization signal eg, the second synchronization signal 820 of FIG. 8
  • the length of the second standby period that is the standby period of the second synchronization signal 820 is set to be long, and the data voltage is started to be supplied to the display panel 210 when the second standby period ends,
  • the processor 120 sets a time point at which the image data starts to be transmitted (eg, a time point 840 of FIG. 8 ) in an adaptive synchronization period (eg, FIG. 8 ) defined by the second waiting period. It can be set to select within the adaptive synchronization interval 850).
  • the processor 120 specifies a threshold time (eg, the threshold time 930 of FIG. 9 ) within the waiting period, and the time at which the image data starts to be transmitted is the threshold time ( 930) may be configured to transmit a first command for reducing the driving frequency to the display driver IC 230 in response to a later time point.
  • a threshold time eg, the threshold time 930 of FIG. 9
  • the processor 120 transmits a second command to increase the driving frequency in response to a time point at which the image data starts to be transmitted is before the threshold time 930 to the display driver IC 230 . ) can be set to pass
  • the time point at which the display driver IC 230 of the electronic device 101 supplies the data voltage to the display panel 210 of the electronic device 101 is determined. generating a synchronization signal 610 to control, the display driver IC 230 transmitting the synchronization signal 610 to the processor 120 of the electronic device 101, and the processor 120
  • the method may include selecting a time point at which the image data starts to be transmitted to the display driver IC 230 within a waiting period of the synchronization signal 610 .
  • a computer-readable non-transitory recording medium stores a plurality of instructions, and the plurality of instructions are configured by the display driver IC 230 of the electronic device 101 and the display panel ( An operation of generating a synchronization signal 610 for controlling a timing of supplying the data voltage to 210 , the display driver IC 230 transmits the synchronization signal 610 to the processor 120 of the electronic device 101 It may be configured to perform an operation of transmitting and selecting a time point at which the processor 120 starts transmitting the image data to the display driver IC 230 within a waiting period of the synchronization signal 610 . .
  • the electronic device may have various types of devices.
  • the electronic device may include, for example, a portable communication device (eg, a smart phone), a computer device, a portable multimedia device, a portable medical device, a camera, a wearable device, or a home appliance device.
  • a portable communication device eg, a smart phone
  • a computer device e.g., a smart phone
  • a portable multimedia device e.g., a portable medical device
  • a camera e.g., a portable medical device
  • a camera e.g., a portable medical device
  • a camera e.g., a portable medical device
  • a wearable device e.g., a smart bracelet
  • a home appliance device e.g., a home appliance
  • first, second, or first or second may simply be used to distinguish an element from other elements in question, and may refer elements to other aspects (e.g., importance or order) is not limited. It is said that one (eg, first) component is “coupled” or “connected” to another (eg, second) component, with or without the terms “functionally” or “communicatively”. When referenced, it means that one component can be connected to the other component directly (eg by wire), wirelessly, or through a third component.
  • module used in various embodiments of this document may include a unit implemented in hardware, software, or firmware, and is interchangeable with terms such as, for example, logic, logic block, component, or circuit.
  • a module may be an integrally formed part or a minimum unit or a part of the part that performs one or more functions.
  • the module may be implemented in the form of an application-specific integrated circuit (ASIC).
  • ASIC application-specific integrated circuit
  • Various embodiments of the present document include one or more instructions stored in a storage medium (eg, internal memory 136 or external memory 138) readable by a machine (eg, electronic device 101).
  • a storage medium eg, internal memory 136 or external memory 138
  • the processor eg, the processor 120
  • the device eg, the electronic device 101
  • the one or more instructions may include code generated by a compiler or code executable by an interpreter.
  • the device-readable storage medium may be provided in the form of a non-transitory storage medium.
  • 'non-transitory' only means that the storage medium is a tangible device and does not contain a signal (eg, electromagnetic wave), and this term is used in cases where data is semi-permanently stored in the storage medium and It does not distinguish between temporary storage cases.
  • a signal eg, electromagnetic wave
  • the method according to various embodiments disclosed in this document may be provided in a computer program product (computer program product).
  • Computer program products may be traded between sellers and buyers as commodities.
  • the computer program product is distributed in the form of a device-readable storage medium (eg compact disc read only memory (CD-ROM)), or via an application store (eg Play StoreTM) or on two user devices ( It can be distributed (eg, downloaded or uploaded) directly between smartphones (eg: smartphones) and online.
  • a portion of the computer program product may be temporarily stored or temporarily created in a machine-readable storage medium such as a memory of a server of a manufacturer, a server of an application store, or a relay server.
  • each component eg, a module or a program of the above-described components may include a singular or a plurality of entities, and some of the plurality of entities may be separately disposed in other components. have.
  • one or more components or operations among the above-described corresponding components may be omitted, or one or more other components or operations may be added.
  • a plurality of components eg, a module or a program
  • the integrated component may perform one or more functions of each component of the plurality of components identically or similarly to those performed by the corresponding component among the plurality of components prior to the integration. .
  • operations performed by a module, program, or other component are executed sequentially, in parallel, repeatedly, or heuristically, or one or more of the operations are executed in a different order, or omitted. or one or more other operations may be added.

Abstract

화면을 표시하는 디스플레이 패널, 상기 디스플레이 패널에 상기 화면을 표시하기 위한 데이터 전압을 공급하는 디스플레이 드라이버 IC(display driver IC, DDI), 및 상기 디스플레이 드라이버 IC에 상기 데이터 전압을 설정하기 위한 영상 데이터를 전송하는 프로세서를 포함하고, 상기 디스플레이 드라이버 IC는, 상기 디스플레이 패널에 상기 데이터 전압을 공급하는 시점을 제어하는 동기화(synchronization) 신호를 생성하고, 및 상기 동기화 신호를 상기 프로세서로 전달하고, 상기 프로세서는, 상기 영상 데이터를 전송하기 시작하는 시점을 상기 동기화 신호의 대기 구간 내에서 선택하도록 설정된 전자 장치가 개시된다. 이 외에도 명세서를 통해 파악되는 다양한 실시 예가 가능하다.

Description

전자 장치 및 그 제어 방법
본 문서에서 개시되는 다양한 실시 예들은, 전자 장치 및 그 제어 방법에 관한 것이다.
전자 장치는 디스플레이 드라이버 IC(display driver IC, DDI)의 구동에 따라 디스플레이 패널(panel)에서 화면을 표시할 수 있다. 전자 장치는 구동 주파수에 따라 설정된 하나의 프레임(frame) 구간 동안 해당 프레임의 영상 데이터에 대응하는 화면을 표시할 수 있다. 프레임 구간은 디스플레이에서 화면을 표시하는 표시 구간 및 디스플레이에 화면을 표시하기 위한 하기 위해 영상 데이터를 프로세서에서 디스플레이 드라이버 IC로 전달하는 대기 구간을 포함할 수 있다.
디스플레이 드라이버 IC는 프로세서가 전달한 영상 데이터를 프레임 버퍼(frame buffer)에 저장할 수 있다. 디스플레이 드라이버 IC는 버퍼에 저장된 영상 데이터에 기반하여 설정한 데이터 전압을 하나의 프레임 구간 동안 디스플레이 패널에 주사할 수 있다. 디스플레이 드라이버 IC는 프로세서가 영상 데이터를 전달하기 시작하는 시점을 결정하도록 프로세서에 동기화 신호를 전송할 수 있다.
프로세서는 수신된 동기화 신호가 하이(high, H) 상태로 변화하는 라이징(rising) 시점에 영상 데이터를 전달하도록 설정될 수 있다. 디스플레이 드라이버 IC는 동기화 신호가 하이 상태인 동안 디스플레이 패널에 데이터 전압을 주사하기 시작할 수 있다. 다음 프레임의 영상 데이터가 입력되는 시점까지 현재 프레임이 유지될 수 있다.
다음 프레임의 영상 데이터가 입력되는 시점이 지연되는 경우 현재 프레임의 대기 구간이 증가할 수 있다. 현재 프레임의 길이가 다음 프레임의 영상 데이터가 입력되는 시점에 의하여 변화할 수 있다. 유기 발광 다이오드(organic light emitting diode) 방식의 디스플레이의 경우 프레임의 길이에 따라 화소의 발광과 관련된 화소 특성 값들이 설정될 수 있다. 다음 프레임의 영상 데이터가 입력되는 시점에 의하여 현재 프레임의 길이가 변화하는 경우 현재 프레임의 길이에 대응하도록 화소 특성 값들을 설정하는 것이 용이하지 않을 수 있다. 이에 따라 유기 발광 다이오드 방식의 디스플레이의 경우 구동 주파수가 변화하는 것이 느껴질 수 있다.
또한 프레임의 영상 데이터가 동기화 신호가 하이 상태인 시점에 전달되지 못하는 경우 해당 프레임이 아닌 다음 프레임의 동기화 신호가 하이 상태인 시점에 영상 데이터가 전달될 수 있다. 이에 따라 해당 프레임에 영상 데이터가 전달되지 못하여 이전 프레임의 영상 데이터에 대응하는 화면이 유지되는 프레임 드롭(frame drop) 현상이 발생할 수 있다. 프레임 드롭 현상이 발생하는 경우 화면이 해당 프레임 동안 정지하여 사용자가 화면의 움직임을 부자연스럽게 느낄 수 있다.
본 문서에 개시되는 다양한 실시 예들은, 프레임의 길이에 대응하도록 화소 특성 값들을 설정하여 유기 발광 다이오드 방식의 디스플레이의 구동 주파수를 가변적으로 설정하고 프레임 드롭 현상을 감소시킨 전자 장치 및 그 전자 장치의 제어 방법을 제공하고자 한다.
본 문서에 개시되는 일 실시 예에 따른 전자 장치는, 화면을 표시하는 디스플레이 패널, 상기 디스플레이 패널에 상기 화면을 표시하기 위한 데이터 전압을 공급하는 디스플레이 드라이버 IC(display driver IC, DDI), 및 상기 디스플레이 드라이버 IC에 상기 데이터 전압을 설정하기 위한 영상 데이터를 전송하는 프로세서를 포함하고, 상기 디스플레이 드라이버 IC는, 상기 디스플레이 패널에 상기 데이터 전압을 공급하는 시점을 제어하는 동기화(synchronization) 신호를 생성하고, 및 상기 동기화 신호를 상기 프로세서로 전달하고, 상기 프로세서는, 상기 영상 데이터를 전송하기 시작하는 시점을 상기 동기화 신호의 대기 구간 내에서 선택하도록 설정될 수 있다.
또한, 본 문서에 개시되는 일 실시 예에 따른 전자 장치의 제어 방법은, 상기 전자 장치의 디스플레이 드라이버 IC가 상기 전자 장치의 디스플레이 패널에 상기 데이터 전압을 공급하는 시점을 제어하는 동기화 신호를 생성하는 동작, 상기 디스플레이 드라이버 IC가 상기 동기화 신호를 상기 전자 장치의 프로세서로 전달하는 동작, 및 상기 프로세서가 상기 디스플레이 드라이버 IC로 상기 영상 데이터를 전송하기 시작하는 시점을 상기 동기화 신호의 대기 구간 내에서 선택하는 동작을 포함할 수 있다.
또한, 본 문서에 개시되는 컴퓨터로 판독 가능한 비일시적 기록 매체는 복수의 인스트럭션들을 저장하고, 상기 복수의 인스트럭션들은, 전자 장치의 디스플레이 드라이버 IC가 상기 전자 장치의 디스플레이 패널에 상기 데이터 전압을 공급하는 시점을 제어하는 동기화 신호를 생성하는 동작, 상기 디스플레이 드라이버 IC가 상기 동기화 신호를 상기 전자 장치의 프로세서로 전달하는 동작, 및 상기 프로세서가 상기 디스플레이 드라이버 IC로 상기 영상 데이터를 전송하기 시작하는 시점을 상기 동기화 신호의 대기 구간 내에서 선택하는 동작을 수행하도록 설정될 수 있다.
본 문서에 개시되는 실시 예들에 따르면, 다음 프레임의 영상 데이터를 전송하는 시점에 따라 현재 프레임의 길이가 변화하지 않아 프레임의 길이를 프레임의 시작 시점에 확인할 수 있다. 이에 따라 프레임의 길이에 대응하도록 화소 특성 값들을 설정할 수 있어 유기 발광 다이오드 방식의 디스플레이의 구동 주파수를 가변적으로 조정할 수 있다.
또한, 본 문서에 개시되는 실시 예들에 따르면, 프레임의 동기화 신호가 하이 상태인 경우 영상 데이터를 전송할 수 있다. 이에 따라 다음 동기화 신호의 라이징 시점까지 기다리지 않고 영상 데이터를 전송하여 프레임 드롭 현상을 감소시킬 수 있다.
이 외에, 본 문서를 통해 직접적 또는 간접적으로 파악되는 다양한 효과들이 제공될 수 있다.
도 1은 다양한 실시 예에 따른 네트워크 환경 내의 전자 장치의 블록도이다.
도 2는 다양한 실시예들에 따른 디스플레이 모듈의 블록도이다.
도 3은 일 실시 예에 따른 프로세서 및 디스플레이 모듈을 나타낸 블록도이다.
도 4는 일 실시 예에 따른 하나의 프레임의 블랭크(blank) 구간, 표시 구간, 및 가변 대기 구간을 나타낸 도면이다.
도 5는 일 실시 예에 따른 제1 구동 주파수에서의 동기화 신호 및 영상 데이터의 전송을 나타낸 그래프이다.
도 6은 일 실시 예에 따른 제2 구동 주파수에서의 동기화 신호 및 영상 데이터의 전송을 나타낸 그래프이다.
도 7은 일 실시 예에 따른 제2 구동 주파수에서의 동기화 신호 및 영상 데이터의 전송 시점을 설정하는 것을 나타낸 그래프이다.
도 8은 일 실시 예에 따른 제1 동기화 신호, 제2 동기화 신호, 및 영상 데이터의 전송 시점을 설정하는 것을 나타낸 그래프이다.
도 9는 일 실시 예에 따른 구동 주파수에 따른 동기화 신호 및 영상 데이터의 전송 시점에 따라 구동 주파수를 설정하는 것을 나타낸 그래프이다.
도면의 설명과 관련하여, 동일 또는 유사한 구성요소에 대해서는 동일 또는 유사한 참조 부호가 사용될 수 있다.
이하, 본 발명의 다양한 실시 예가 첨부된 도면을 참조하여 기재된다. 그러나, 이는 본 발명을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 본 발명의 실시 예의 다양한 변경(modification), 균등물(equivalent), 및/또는 대체물(alternative)을 포함하는 것으로 이해되어야 한다.
도 1은, 다양한 실시예들에 따른, 네트워크 환경(100) 내의 전자 장치(101)의 블록도이다. 도 1을 참조하면, 네트워크 환경(100)에서 전자 장치(101)는 제 1 네트워크(198)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(102)와 통신하거나, 또는 제 2 네트워크(199)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(104) 또는 서버(108)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(101)는 서버(108)를 통하여 전자 장치(104)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(101)는 프로세서(120), 메모리(130), 입력 모듈(150), 음향 출력 모듈(155), 디스플레이 모듈(160), 오디오 모듈(170), 센서 모듈(176), 인터페이스(177), 연결 단자(178), 햅틱 모듈(179), 카메라 모듈(180), 전력 관리 모듈(188), 배터리(189), 통신 모듈(190), 가입자 식별 모듈(196), 또는 안테나 모듈(197)을 포함할 수 있다. 어떤 실시예에서는, 전자 장치(101)에는, 이 구성요소들 중 적어도 하나(예: 연결 단자(178))가 생략되거나, 하나 이상의 다른 구성요소가 추가될 수 있다. 어떤 실시예에서는, 이 구성요소들 중 일부들(예: 센서 모듈(176), 카메라 모듈(180), 또는 안테나 모듈(197))은 하나의 구성요소(예: 디스플레이 모듈(160))로 통합될 수 있다.
프로세서(120)는, 예를 들면, 소프트웨어(예: 프로그램(140))를 실행하여 프로세서(120)에 연결된 전자 장치(101)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일실시예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(120)는 다른 구성요소(예: 센서 모듈(176) 또는 통신 모듈(190))로부터 수신된 명령 또는 데이터를 휘발성 메모리(132)에 저장하고, 휘발성 메모리(132)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(134)에 저장할 수 있다. 일실시예에 따르면, 프로세서(120)는 메인 프로세서(121)(예: 중앙 처리 장치 또는 어플리케이션 프로세서) 또는 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(123)(예: 그래픽 처리 장치, 신경망 처리 장치(NPU: neural processing unit), 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 예를 들어, 전자 장치(101)가 메인 프로세서(121) 및 보조 프로세서(123)를 포함하는 경우, 보조 프로세서(123)는 메인 프로세서(121)보다 저전력을 사용하거나, 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(123)는 메인 프로세서(121)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(123)는, 예를 들면, 메인 프로세서(121)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(121)를 대신하여, 또는 메인 프로세서(121)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(121)와 함께, 전자 장치(101)의 구성요소들 중 적어도 하나의 구성요소(예: 디스플레이 모듈(160), 센서 모듈(176), 또는 통신 모듈(190))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일실시예에 따르면, 보조 프로세서(123)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성요소(예: 카메라 모듈(180) 또는 통신 모듈(190))의 일부로서 구현될 수 있다. 일실시예에 따르면, 보조 프로세서(123)(예: 신경망 처리 장치)는 인공지능 모델의 처리에 특화된 하드웨어 구조를 포함할 수 있다. 인공지능 모델은 기계 학습을 통해 생성될 수 있다. 이러한 학습은, 예를 들어, 인공지능이 수행되는 전자 장치(101) 자체에서 수행될 수 있고, 별도의 서버(예: 서버(108))를 통해 수행될 수도 있다. 학습 알고리즘은, 예를 들어, 지도형 학습(supervised learning), 비지도형 학습(unsupervised learning), 준지도형 학습(semi-supervised learning) 또는 강화 학습(reinforcement learning)을 포함할 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은, 복수의 인공 신경망 레이어들을 포함할 수 있다. 인공 신경망은 심층 신경망(DNN: deep neural network), CNN(convolutional neural network), RNN(recurrent neural network), RBM(restricted boltzmann machine), DBN(deep belief network), BRDNN(bidirectional recurrent deep neural network), 심층 Q-네트워크(deep Q-networks) 또는 상기 중 둘 이상의 조합 중 하나일 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은 하드웨어 구조 이외에, 추가적으로 또는 대체적으로, 소프트웨어 구조를 포함할 수 있다.
메모리(130)는, 전자 장치(101)의 적어도 하나의 구성요소(예: 프로세서(120) 또는 센서 모듈(176))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(140)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(130)는, 휘발성 메모리(132) 또는 비휘발성 메모리(134)를 포함할 수 있다.
프로그램(140)은 메모리(130)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(142), 미들 웨어(144) 또는 어플리케이션(146)을 포함할 수 있다.
입력 모듈(150)은, 전자 장치(101)의 구성요소(예: 프로세서(120))에 사용될 명령 또는 데이터를 전자 장치(101)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 모듈(150)은, 예를 들면, 마이크, 마우스, 키보드, 키(예: 버튼), 또는 디지털 펜(예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 모듈(155)은 음향 신호를 전자 장치(101)의 외부로 출력할 수 있다. 음향 출력 모듈(155)은, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있다. 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일실시예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
디스플레이 모듈(160)은 전자 장치(101)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 디스플레이 모듈(160)은, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일실시예에 따르면, 디스플레이 모듈(160)은 터치를 감지하도록 설정된 터치 센서, 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 압력 센서를 포함할 수 있다.
오디오 모듈(170)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일실시예에 따르면, 오디오 모듈(170)은, 입력 모듈(150)을 통해 소리를 획득하거나, 음향 출력 모듈(155), 또는 전자 장치(101)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(102))(예: 스피커 또는 헤드폰)를 통해 소리를 출력할 수 있다.
센서 모듈(176)은 전자 장치(101)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일실시예에 따르면, 센서 모듈(176)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(177)는 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일실시예에 따르면, 인터페이스(177)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(178)는, 그를 통해서 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일실시예에 따르면, 연결 단자(178)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(179)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일실시예에 따르면, 햅틱 모듈(179)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(180)은 정지 영상 및 동영상을 촬영할 수 있다. 일실시예에 따르면, 카메라 모듈(180)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(188)은 전자 장치(101)에 공급되는 전력을 관리할 수 있다. 일실시예에 따르면, 전력 관리 모듈(188)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(189)는 전자 장치(101)의 적어도 하나의 구성요소에 전력을 공급할 수 있다. 일실시예에 따르면, 배터리(189)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(190)은 전자 장치(101)와 외부 전자 장치(예: 전자 장치(102), 전자 장치(104), 또는 서버(108)) 간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(190)은 프로세서(120)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일실시예에 따르면, 통신 모듈(190)은 무선 통신 모듈(192)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(194)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제 1 네트워크(198)(예: 블루투스, WiFi(wireless fidelity) direct 또는 IrDA(infrared data association)와 같은 근거리 통신 네트워크) 또는 제 2 네트워크(199)(예: 레거시 셀룰러 네트워크, 5G 네트워크, 차세대 통신 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부의 전자 장치(104)와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성요소(예: 단일 칩)로 통합되거나, 또는 서로 별도의 복수의 구성요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(192)은 가입자 식별 모듈(196)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제 1 네트워크(198) 또는 제 2 네트워크(199)와 같은 통신 네트워크 내에서 전자 장치(101)를 확인 또는 인증할 수 있다.
무선 통신 모듈(192)은 4G 네트워크 이후의 5G 네트워크 및 차세대 통신 기술, 예를 들어, NR 접속 기술(new radio access technology)을 지원할 수 있다. NR 접속 기술은 고용량 데이터의 고속 전송(eMBB(enhanced mobile broadband)), 단말 전력 최소화와 다수 단말의 접속(mMTC(massive machine type communications)), 또는 고신뢰도와 저지연(URLLC(ultra-reliable and low-latency communications))을 지원할 수 있다. 무선 통신 모듈(192)은, 예를 들어, 높은 데이터 전송률 달성을 위해, 고주파 대역(예: mmWave 대역)을 지원할 수 있다. 무선 통신 모듈(192)은 고주파 대역에서의 성능 확보를 위한 다양한 기술들, 예를 들어, 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO(multiple-input and multiple-output)), 전차원 다중입출력(FD-MIMO: full dimensional MIMO), 어레이 안테나(array antenna), 아날로그 빔형성(analog beam-forming), 또는 대규모 안테나(large scale antenna)와 같은 기술들을 지원할 수 있다. 무선 통신 모듈(192)은 전자 장치(101), 외부 전자 장치(예: 전자 장치(104)) 또는 네트워크 시스템(예: 제 2 네트워크(199))에 규정되는 다양한 요구사항을 지원할 수 있다. 일실시예에 따르면, 무선 통신 모듈(192)은 eMBB 실현을 위한 Peak data rate(예: 20Gbps 이상), mMTC 실현을 위한 손실 Coverage(예: 164dB 이하), 또는 URLLC 실현을 위한 U-plane latency(예: 다운링크(DL) 및 업링크(UL) 각각 0.5ms 이하, 또는 라운드 트립 1ms 이하)를 지원할 수 있다.
안테나 모듈(197)은 신호 또는 전력을 외부(예: 외부의 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일실시예에 따르면, 안테나 모듈(197)은 서브스트레이트(예: PCB) 위에 형성된 도전체 또는 도전성 패턴으로 이루어진 방사체를 포함하는 안테나를 포함할 수 있다. 일실시예에 따르면, 안테나 모듈(197)은 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다. 이런 경우, 제 1 네트워크(198) 또는 제 2 네트워크(199)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(190)에 의하여 상기 복수의 안테나들로부터 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(190)과 외부의 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시예에 따르면, 방사체 이외에 다른 부품(예: RFIC(radio frequency integrated circuit))이 추가로 안테나 모듈(197)의 일부로 형성될 수 있다.
다양한 실시예에 따르면, 안테나 모듈(197)은 mmWave 안테나 모듈을 형성할 수 있다. 일실시예에 따르면, mmWave 안테나 모듈은 인쇄 회로 기판, 상기 인쇄 회로 기판의 제 1 면(예: 아래 면)에 또는 그에 인접하여 배치되고 지정된 고주파 대역(예: mmWave 대역)을 지원할 수 있는 RFIC, 및 상기 인쇄 회로 기판의 제 2 면(예: 윗 면 또는 측 면)에 또는 그에 인접하여 배치되고 상기 지정된 고주파 대역의 신호를 송신 또는 수신할 수 있는 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))을 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일실시예에 따르면, 명령 또는 데이터는 제 2 네트워크(199)에 연결된 서버(108)를 통해서 전자 장치(101)와 외부의 전자 장치(104)간에 송신 또는 수신될 수 있다. 외부의 전자 장치(102, 또는 104) 각각은 전자 장치(101)와 동일한 또는 다른 종류의 장치일 수 있다. 일실시예에 따르면, 전자 장치(101)에서 실행되는 동작들의 전부 또는 일부는 외부의 전자 장치들(102, 104, 또는 108) 중 하나 이상의 외부의 전자 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(101)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(101)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부의 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부의 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(101)로 전달할 수 있다. 전자 장치(101)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 모바일 에지 컴퓨팅(MEC: mobile edge computing), 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다. 전자 장치(101)는, 예를 들어, 분산 컴퓨팅 또는 모바일 에지 컴퓨팅을 이용하여 초저지연 서비스를 제공할 수 있다. 다른 실시예에 있어서, 외부의 전자 장치(104)는 IoT(internet of things) 기기를 포함할 수 있다. 서버(108)는 기계 학습 및/또는 신경망을 이용한 지능형 서버일 수 있다. 일실시예에 따르면, 외부의 전자 장치(104) 또는 서버(108)는 제 2 네트워크(199) 내에 포함될 수 있다. 전자 장치(101)는 5G 통신 기술 및 IoT 관련 기술을 기반으로 지능형 서비스(예: 스마트 홈, 스마트 시티, 스마트 카, 또는 헬스 케어)에 적용될 수 있다.
도 2는 다양한 실시예들에 따른 디스플레이 모듈(160)의 블록도(200)이다. 도 2를 참조하면, 디스플레이 모듈(160)은 디스플레이 패널(210), 및 이를 제어하기 위한 디스플레이 드라이버 IC(display driver IC, DDI)(230)를 포함할 수 있다. 디스플레이 드라이버 IC(230)는 인터페이스 모듈(231), 메모리(233)(예: 버퍼 메모리), 이미지 처리 모듈(235), 또는 맵핑 모듈(237)을 포함할 수 있다. 디스플레이 드라이버 IC(230)는, 예를 들면, 영상 데이터, 또는 상기 영상 데이터를 제어하기 위한 명령에 대응하는 영상 제어 신호를 포함하는 영상 정보를 인터페이스 모듈(231)을 통해 전자 장치(101)의 다른 구성요소로부터 수신할 수 있다. 예를 들면, 일실시예에 따르면, 영상 정보는 프로세서(120)(예: 메인 프로세서(121)(예: 어플리케이션 프로세서) 또는 메인 프로세서(121)의 기능과 독립적으로 운영되는 보조 프로세서(123)(예: 그래픽 처리 장치)로부터 수신될 수 있다. 디스플레이 드라이버 IC(230)는 터치 회로(250) 또는 센서 모듈(176) 등과 상기 인터페이스 모듈(231)을 통하여 커뮤니케이션할 수 있다. 또한, 디스플레이 드라이버 IC(230)는 상기 수신된 영상 정보 중 적어도 일부를 메모리(233)에, 예를 들면, 프레임 단위로 저장할 수 있다. 이미지 처리 모듈(235)은, 예를 들면, 상기 영상 데이터의 적어도 일부를 상기 영상 데이터의 특성 또는 디스플레이 패널(210)의 특성에 적어도 기반하여 전처리 또는 후처리(예: 해상도, 밝기, 또는 크기 조정)를 수행할 수 있다. 맵핑 모듈(237)은 이미지 처리 모듈(135)를 통해 전처리 또는 후처리된 상기 영상 데이터에 대응하는 전압 값 또는 전류 값을 생성할 수 있다. 일실시예에 따르면, 전압 값 또는 전류 값의 생성은 예를 들면, 디스플레이 패널(210)의 픽셀들의 속성(예: 픽셀들의 배열(RGB stripe 또는 pentile 구조), 또는 서브 픽셀들 각각의 크기)에 적어도 일부 기반하여 수행될 수 있다. 디스플레이 패널(210)의 적어도 일부 픽셀들은, 예를 들면, 상기 전압 값 또는 전류 값에 적어도 일부 기반하여 구동됨으로써 상기 영상 데이터에 대응하는 시각적 정보(예: 텍스트, 이미지, 또는 아이콘)가 디스플레이 패널(210)를 통해 표시될 수 있다.
일실시예에 따르면, 디스플레이 모듈(160)은 터치 회로(250)를 더 포함할 수 있다. 터치 회로(250)는 터치 센서(251) 및 이를 제어하기 위한 터치 센서 IC(253)를 포함할 수 있다. 터치 센서 IC(253)는, 예를 들면, 디스플레이 패널(210)의 특정 위치에 대한 터치 입력 또는 호버링 입력을 감지하기 위해 터치 센서(251)를 제어할 수 있다. 예를 들면, 터치 센서 IC(253)는 디스플레이 패널(210)의 특정 위치에 대한 신호(예: 전압, 광량, 저항, 또는 전하량)의 변화를 측정함으로써 터치 입력 또는 호버링 입력을 감지할 수 있다. 터치 센서 IC(253)는 감지된 터치 입력 또는 호버링 입력에 관한 정보(예: 위치, 면적, 압력, 또는 시간)를 프로세서(120)에 제공할 수 있다. 일실시예에 따르면, 터치 회로(250)의 적어도 일부(예: 터치 센서 IC(253))는 디스플레이 드라이버 IC(230), 또는 디스플레이 패널(210)의 일부로, 또는 디스플레이 모듈(160)의 외부에 배치된 다른 구성요소(예: 보조 프로세서(123))의 일부로 포함될 수 있다.
일실시예에 따르면, 디스플레이 모듈(160)은 센서 모듈(176)의 적어도 하나의 센서(예: 지문 센서, 홍채 센서, 압력 센서 또는 조도 센서), 또는 이에 대한 제어 회로를 더 포함할 수 있다. 이 경우, 상기 적어도 하나의 센서 또는 이에 대한 제어 회로는 디스플레이 모듈(160)의 일부(예: 디스플레이 패널(210) 또는 DDI(230)) 또는 터치 회로(250)의 일부에 임베디드될 수 있다. 예를 들면, 디스플레이 모듈(160)에 임베디드된 센서 모듈(176)이 생체 센서(예: 지문 센서)를 포함할 경우, 상기 생체 센서는 디스플레이 패널(210)의 일부 영역을 통해 터치 입력과 연관된 생체 정보(예: 지문 이미지)를 획득할 수 있다. 다른 예를 들면, 디스플레이 모듈(160)에 임베디드된 센서 모듈(176)이 압력 센서를 포함할 경우, 상기 압력 센서는 디스플레이 패널(210)의 일부 또는 전체 영역을 통해 터치 입력과 연관된 압력 정보를 획득할 수 있다. 일실시예에 따르면, 터치 센서(251) 또는 센서 모듈(176)은 디스플레이 패널(210)의 픽셀 레이어의 픽셀들 사이에, 또는 상기 픽셀 레이어의 위에 또는 아래에 배치될 수 있다.
도 3은 일 실시 예에 따른 프로세서(120) 및 디스플레이 모듈(160)을 나타낸 블록도(300)이다.
일 실시 예에서, 프로세서(120)는 그래픽 처리 장치(graphics processing unit)(310)를 포함할 수 있다. 그래픽 처리 장치(310)는 영상(image) 데이터를 생성할 수 있다. 영상 데이터는 디스플레이 패널(예: 도 2의 디스플레이 패널(210))에 출력되는 화면을 정의할 수 있다. 그래픽 처리 장치(310)는 영상 데이터를 프로세서(120)에 포함된 어플리케이션 프로세서(application processor, AP)에 제공할 수 있다.
일 실시 예에서, 프로세서(120)는 디스플레이 드라이버 IC(230)에 데이터 전압을 설정하기 위한 영상 데이터를 전송할 수 있다. 디스플레이 드라이버 IC(230)는 영상 데이터에 기반하여 디스플레이 패널(210)에 주사할 데이터 전압을 설정할 수 있다. 디스플레이 패널(210)에는 주사된 데이터 전압에 따른 화면이 표시될 수 있다.
일 실시 예에서, 프로세서(120) 및 디스플레이 모듈(160)은 인터페이스를 통해 연결될 수 있다. 예를 들어, 프로세서(120) 및 디스플레이 모듈(160)은 모바일 산업 프로세서 인터페이스(mobile industry processor interface, MIPI)를 통해 연결될 수 있다. 인터페이스는 명령(command)을 전달할 수 있다. 인터페이스를 통해 프로세서(120)는 디스플레이 드라이버 IC(230)에 영상 데이터를 전송할 수 있다. 다양한 실시 예에서, 인터페이스는 서술된 예에 한정되지 않고, 다양하게 형성될 수 있다. 예를 들면, 인터페이스는 MDDI(mobile display digital interface), SPI(serial peripheral interface), I2C(inter-integrated circuit), 또는 CDP(compact display port)를 포함할 수 있다.
일 실시 예에서, 영상 데이터는 하나의 프레임(1 frame)마다 인터페이스를 통해 디스플레이 모듈(160)의 디스플레이 드라이버 IC(230)에 공급될 수 있다. 하나의 프레임의 길이는 디스플레이 드라이버 IC(230)의 구동 주파수에 따라 결정될 수 있다. 구동 주파수는 디스플레이 드라이버 IC(230)의 주사율일 수 있다. 구동 주파수 및 하나의 프레임의 길이는 반비례 관계일 수 있다. 예를 들어, 약 60㎐의 구동 주파수로 디스플레이 드라이버 IC(230)가 구동하는 경우 하나의 프레임의 길이는 약 16.67㎳일 수 있다. 다른 예로, 약 120㎐의 구동 주파수로 디스플레이 드라이버 IC(230)가 구동하는 경우 하나의 프레임의 길이는 약 8.33㎳일 수 있다.
일 실시 예에서, 디스플레이 패널(210)에 출력되는 화면이 고정된 정지 화면인 경우 프로세서(120)는 절전 상태로 진입할 수 있다. 프로세서(120)는 지속적으로 영상 데이터를 디스플레이 드라이버 IC(230)에 전송하지 않아 소비 전력을 감소시킬 수 있다.
일 실시 예에서, 디스플레이 드라이버 IC(230)는 프레임 버퍼(frame buffer)(320)를 포함할 수 있다. 프레임 버퍼(320)는 영상 데이터를 하나의 프레임 동안 저장할 수 있다. 디스플레이 드라이버 IC(230)는 프로세서(120)가 전송한 영상 데이터를 프레임 버퍼(320)에 저장할 수 있다. 디스플레이 드라이버 IC(230)는 프레임 버퍼(310)에 저장된 영상 데이터를 하나의 프레임 동안 주사하여 디스플레이 패널(210)에 화면을 출력할 수 있다.
일 실시 예에서, 디스플레이 드라이버 IC(230)는 동기화(synchronization) 신호를 생성할 수 있다. 동기화 신호는 디스플레이 패널(210)에 데이터 전압을 공급하는 시점을 제어하는 신호일 수 있다. 예를 들어, 동기화 신호는 테어링 현상(tearing effect, TE)을 감소시키는 TE 신호일 수 있다. 테어링 현상은 이전 프레임의 영상이 남아 있는 상태에서 현재 프레임의 영상이 스캐닝되는 경우 영상이 찢어지는 현상일 수 있다. 디스플레이 드라이버 IC(230)는 동기화 신호를 프로세서(120)로 전달할 수 있다. 프로세서(120)는 동기화 신호에 기반하여 영상 데이터를 디스플레이 드라이버 IC(230)에 전송하여 테어링 현상을 감소시킬 수 있다.
도 4는 일 실시 예에 따른 하나의 프레임의 블랭크(blank) 구간, 표시 구간, 및 가변 대기 구간을 나타낸 도면(400)이다.
일 실시 예에서, 하나의 프레임의 길이는 디스플레이 드라이버 IC(예: 도 3의 디스플레이 드라이버 IC(230))의 구동 주파수에 따라 설정될 수 있다. 구동 주파수가 높을수록 하나의 프레임의 길이는 짧아질 수 있다. 제1 구동 주파수(410)보다 제2 구동 주파수(420)가 높은 경우 제1 구동 주파수(410)의 하나의 프레임의 길이보다 제2 구동 주파수(420)에서의 하나의 프레임의 길이가 짧을 수 있다. 예를 들어, 제1 구동 주파수(410)가 약 60㎐인 경우 하나의 프레임의 길이는 약 16.67㎳이고 제2 구동 주파수(420)가 약 120㎐인 경우 하나의 프레임의 길이는 제1 구동 주파수(410)의 하나의 프레임의 길이보다 짧은 약 8.33㎳일 수 있다. 하나의 프레임은 블랭크 구간, 표시 구간, 및 가변 대기 구간을 포함할 수 있다.
일 실시 예에서, 블랭크 구간은 하나의 프레임 내에서 표시 구간이 시작되기 이전에 디스플레이 드라이버 IC(230)에서 버퍼링(buffering)이 발생하는 구간일 수 있다. 블랭크 구간에서 디스플레이 패널(예: 도 2의 디스플레이 패널(210))은 화면을 출력하지 않을 수 있다. 블랭크 구간은 수직 신호 출력 대기 시간(vertical back porch, VBP)일 수 있다.
일 실시 예에서, 표시 구간은 하나의 프레임 내에서 디스플레이 드라이버 IC(230)가 디스플레이 패널(210)에 데이터 전압을 주사하는 구간일 수 있다. 표시 구간에서 디스플레이 패널(210)은 화면을 출력할 수 있다.
일 실시 예에서, 가변 대기 구간은 하나의 프레임 내에서 표시 구간이 진행된 이후에 프로세서(예: 도 3의 프로세서(120))가 디스플레이 드라이버 IC(230)에 영상 데이터를 전송하기 시작하는 구간일 수 있다. 가변 대기 구간에서 디스플레이 패널(210)은 화면을 출력하지 않을 수 있다. 가변 대기 구간은 수직 신호 출력 후 대기 시간(vertical front porch, VFP)일 수 있다.
일 실시 예에서, 블랭크 구간의 길이는 제1 길이(T1)일 수 있다. 블랭크 구간의 길이는 디스플레이 패널(210)의 해상도에 따라 결정될 수 있다. 예를 들어, 블랭크 구간의 길이는 디스플레이 패널(210)의 수평 구간의 화소 라인들의 개수에 따라 결정될 수 있다. 제1 길이(T1)는 구동 주파수와 무관할 수 있다. 제1 길이(T1)는 구동 주파수가 변화하더라도 일정한 값으로 유지될 수 있다.
일 실시 예에서, 표시 구간의 길이는 디스플레이 패널(210)의 해상도에 따라 결정될 수 있다. 표시 구간의 길이는 구동 주파수와 무관할 수 있다. 표시 구간의 길이는 구동 주파수가 변화하더라도 일정한 값으로 유지될 수 있다.
일 실시 예에서, 가변 대기 구간의 길이는 변화할 수 있다. 대기 구간의 길이는 디스플레이 패널(210)의 해상도 및/또는 구동 주파수에 따라 변화할 수 있다.
일 실시 예에서, 구동 주파수가 증가하는 경우 가변 대기 구간의 길이는 감소할 수 있다. 제1 구동 주파수(410)에서 가변 대기 구간의 길이는 제2 길이(T2)일 수 있다. 제2 구동 주파수(420)에서 가변 대기 구간의 길이는 제3 길이(T3)일 수 있다. 제2 구동 주파수(420)가 제1 구동 주파수(410)보다 높은 경우 제3 길이(T3)는 제2 길이(T2)보다 짧을 수 있다. 예를 들어, 제1 구동 주파수(410)가 약 60㎐인 경우 제2 길이(T2)는 약 6.75㎳이고, 제2 구동 주파수(420)가 약 120㎐인 경우 제2 길이(T2)는 약 0.04㎳일 수 있다.
도 5는 일 실시 예에 따른 제1 구동 주파수에서의 동기화 신호(510) 및 영상 데이터(520)의 전송을 나타낸 그래프(500)이다.
일 실시 예에 따른 그래프(500)에서 가로 축은 시간을 의미할 수 있다. 하나의 프레임 구간은 하나의 대기 구간 및 하나의 표시 구간을 포함할 수 있다. 일 실시 예에 따른 그래프(500)에서 세로 축은 전송율을 의미할 수 있다. 하나의 프레임 구간에서 전송율은 0%에서 100%까지 증가할 수 있다. 제1 전송의 전송율은 프로세서(예: 도 3의 프로세서(120))가 디스플레이 드라이버 IC(예: 도 3의 디스플레이 드라이버 IC(230))로 영상 데이터의 전송을 진행한 비율일 수 있다. 제2 전송의 전송율은 디스플레이 드라이버 IC(230)가 디스플레이 패널(예: 도 2의 디스플레이 패널(210))로 데이터 전압의 주사를 진행한 비율일 수 있다.
일 실시 예에서, 디스플레이 드라이버 IC230)는 제1 구동 주파수로 구동할 수 있다. 제1 구동 주파수는 약 120㎐일 수 있다. 디스플레이 드라이버 IC(230)는 제1 구동 주파수에 대응하는 동기화 신호(510)를 생성할 수 있다. 동기화 신호(510)는 대기 구간 및 표시 구간을 포함할 수 있다. 대기 구간에서 동기화 신호(510)는 하이(high, H) 레벨(level)을 가질 수 있다. 표시 구간에서 동기화 신호(510)는 로우(low, L) 레벨을 가질 수 있다. 동기화 신호(510)는 로우 레벨에서 하이 레벨로 변화하는 라이징(rising) 시점을 가질 수 있다.
일 실시 예에서, 디스플레이 드라이버 IC(230)는 표시 구간에 데이터 전압을 디스플레이 패널(210)로 공급할 수 있다. 디스플레이 드라이버 IC(230)는 표시 구간이 종료되는 시점에 디스플레이 패널(210)에 데이터 전압을 공급하는 것을 완료할 수 있다. 디스플레이 드라이버 IC(230)는 동기화 신호(510)에 기반하여 데이터 전압을 디스플레이 패널(210)로 공급할 수 있다.
일 실시 예에서, 디스플레이 드라이버 IC(230)는 프로세서(예: 도 3의 프로세서(120))에 동기화 신호(510)를 전송하여 프로세서(120)로부터 영상 데이터(520)를 수신하는 시점을 제어할 수 있다. 디스플레이 드라이버 IC(230)는 동기화 신호(510)를 프로세서(120)로 전송할 수 있다. 프로세서(120)는 동기화 신호(510)에 기반하여 디스플레이 드라이버 IC(230)로 영상 데이터(520)를 전송할 수 있다.
일 실시 예에서, 프로세서(120)는 영상 데이터(520)를 전송하기 시작하는 시점을 동기화 신호의 대기 구간 내에서 선택하도록 설정될 수 있다. 대기 구간은 표시 구간에서 화면을 표시하기 위한 준비를 하는 버퍼링 구간이 될 수 있다. 프로세서(120)는 대기 구간 내에서 디스플레이 드라이버 IC(230)로 영상 데이터(520)를 전송하기 시작하는 시점을 설정할 수 있다. 프로세서(120)는 동기화 신호(510)가 하이 레벨을 갖는 구간 내에서 다음 프레임의 렌더링(rendering)을 대기할 수 있다. 프로세서(120)는 동기화 신호(510)의 라이징 시점 이후에 영상 데이터(520)를 전송하기 시작할 수 있다.
일 실시 예에서, 대기 구간은 블랭크 구간(예: 도 4의 블랭크 구간) 및 가변 대기 구간(예: 도 4의 가변 대기 구간)을 포함할 수 있다. 프로세서(120)는 영상 데이터(520)를 전송하기 시작하는 시점을 가변 대기 구간 내에서 선택하도록 설정될 수 있다. 가변 대기 구간은 TE 신호가 하이 레벨을 갖는 구간일 수 있다. 프로세서(120)는 TE 신호가 하이 레벨을 갖는 구간 내에서 다음 프레임의 렌더링(rendering)을 대기할 수 있다. 프로세서(120)는 TE 신호의 라이징 시점 이후에 영상 데이터(520)를 전송하기 시작할 수 있다.
일 실시 예에서, 프로세서(120)는 디스플레이 드라이버 IC(230)로 영상 데이터(520)를 전송하는 제1 전송을 수행할 수 있다. 디스플레이 드라이버 IC(230)는 디스플레이 패널(210)로 데이터 전압을 공급하는 제2 전송을 수행할 수 있다. 제1 전송의 소요 시간은 제2 전송의 소요 시간보다 짧을 수 있다. 제1 전송이 이루어지는 속도가 제2 전송이 이루어지는 속도보다 빠를 수 있다. 프로세서(120)는 제1 전송과 제2 전송의 속도 차이를 이용하여 제1 전송이 시작되는 시점을 대기 구간 내에서 선택할 수 있다.
일 실시 예에서, 프로세서(120)는 대기 구간 중 수직 신호 출력 후 대기 시간만큼 추가적으로 그래픽 처리 장치(예: 도 3의 그래픽 처리 장치(310))의 렌더링 시간을 할당할 수 있다. 수직 신호 출력 후 대기 시간만큼 추가적으로 그래픽 처리 장치(310)의 렌더링 시간을 할당하는 경우 프레임 드롭(frame drop) 현상을 감소시킬 수 있다. 프레임 드롭 현상은 해당 프레임에 영상 데이터(520)가 전달되지 못하여 이전 프레임의 영상 데이터에 대응하는 화면이 유지되는 현상일 수 있다. 프로세서(120)는 수직 신호 출력 후 대기 시간 중에 영상 데이터(520)를 디스플레이 드라이버 IC(230)로 전송할 수 있어 프레임 드롭 현상을 감소시킬 수 있다.
도 6은 일 실시 예에 따른 제2 구동 주파수에서의 동기화 신호(610) 및 영상 데이터(620)의 전송을 나타낸 그래프(600)이다.
일 실시 예에서, 제2 구동 주파수는 제1 구동 주파수와 다른 주파수일 수 있다. 제2 구동 주파수는 제1 구동 주파수보다 느린 주파수일 수 있다. 예를 들어, 제1 구동 주파수가 약 120㎐인 경우 제2 구동 주파수는 약 60㎐일 수 있다.
일 실시 예에서, 구동 주파수가 감소하는 경우 대기 구간의 길이는 증가할 수 있다. 구동 주파수가 감소하는 경우 대기 구간 중 가변 대기 구간의 길이가 증가할 수 있다. 구동 주파수가 감소하는 경우 버퍼링 구간의 길이가 증가할 수 있다.
일 실시 예에서, 프로세서(예: 도 3의 프로세서(120))는 대기 구간의 길이에 기반하여 디스플레이 드라이버 IC(예: 도 3의 디스플레이 드라이버 IC(230))의 구동 주파수를 설정할 수 있다. 프로세서(120)는 대기 구간의 길이에 기반하여 디스플레이 드라이버 IC(230)에 영상 데이터(620)를 공급할 수 있다. 프로세서(120)는 동기화 신호(610)가 하이 레벨인 시간 동안 디스플레이 드라이버 IC(230)에 영상 데이터(620)를 공급하기 시작할 수 있다. 프로세서(120)는 TE 신호가 하이 레벨인 구간, 즉 수직 신호 출력 후 대기 시간을 활용하여 적응적인(adaptive) 싱크(sync)를 구현할 수 있다. 프로세서(120)는 프레임 버퍼(예: 도 3의 프레임 버퍼(320)) 대기 시간을 수직 신호 출력 후 대기 시간과 연동할 수 있다.
일 실시 예에서, 프로세서(120)는 구동 주파수에 기반하여 영상 데이터(620)에 포함된 화소 특성 값들을 결정하도록 설정될 수 있다. 화소 특성 값들은 디스플레이 패널(예: 도 2의 디스플레이 패널(210))에 포함된 화소(pixel)들이 영상을 표현하기 위하여 설정된 값들일 수 있다. 예를 들어, 화소 특성 값들은 감마(gamma) 특성 값, 색상 비율 값, 및 발광 타이밍 값을 포함할 수 있다.
일 실시 예에서, 디스플레이 패널(210)이 유기 발광 다이오드(organic light emitting diode, OLED) 방식으로 구동하는 경우 화소 특성 값들은 프레임의 시작 시점에 결정될 수 있다. 영상 데이터(620)를 전송하기 시작하는 시점이 대기 구간의 시작 시점과 같은 특정 시점으로 고정된 경우 다음 프레임의 시작이 지연되어 현재 프레임의 길이가 증가하는 경우 현재 프레임의 구동 주파수가 변화할 수 있다. 본 문서에 개시된 프로세서(120)는 영상 데이터(620)의 전송 시작 시점을 대기 구간 내에서 조정할 수 있어 다음 프레임의 시작이 지연되더라도 현재 프레임의 구동 주파수를 유지할 수 있다.
도 7은 일 실시 예에 따른 제2 구동 주파수에서의 동기화 신호(610) 및 영상 데이터(620)의 전송 시점을 설정하는 것을 나타낸 그래프(700)이다.
일 실시 예에서, 디스플레이 드라이버 IC(예: 도 3의 디스플레이 드라이버 IC(230))는 동기화 신호(610)를 프로세서(예: 도 3의 프로세서(120))에 전달할 수 있다. 프로세서(120)는 동기화 신호(610)가 하이 레벨인 대기 구간 중 어느 하나의 시점을 영상 데이터(620)의 전송이 시작되는 제1 시점(710)으로 결정할 수 있다. 예를 들어, 프로세서(120)는 제1 시점(710)에서 제1-1 전송을 시작할 수 있다. 제1-1 전송을 통해 프로세서(120)는 영상 데이터(620)를 디스플레이 드라이버 IC(230)로 전송할 수 있다. 제1-1 전송은 전송이 시작되는 시점이 제1 시점(710)으로 조정되는 것을 제외하고 제1 전송과 실질적으로 동일하게 진행될 수 있다.
일 실시 예에서, 프로세서(120)는 대기 구간을 적응적 동기화(adaptive synchronization) 구간(720)으로 설정할 수 있다. 프로세서(120)는 적응적 동기화 구간(720) 내에서 영상 데이터(620)를 디스플레이 드라이버 IC(230)로 전송할 수 있다.
일 실시 예에서, 프로세서(120)는 하나의 프레임 내에서 표시 구간의 길이를 실질적으로 동일하게 유지하면서 구동 주파수를 가변시킬 수 있다. 프로세서(120)는 적응적 동기화 구간(720) 내에서 영상 데이터(620)를 디스플레이 드라이버 IC(230)로 전송하는 시점을 조정하여 구동 주파수를 가변시킬 수 있다. 프로세서(120)는 영상 데이터(620)를 디스플레이 드라이버 IC(230)로 전송하는 시점을 늦추어 구동 주파수를 감소시킬 수 있다. 예를 들어, 약 120㎐의 구동 주파수를 지원하는 디스플레이 패널(예: 도 2의 디스플레이 패널(210))을 약 60㎐의 구동 주파수로 구동하는 경우 프로세서(120)는 약 8㎳의 적응적 동기화 구간(720)을 추가로 확보할 수 있다. 프로세서(120)는 구동 주파수를 약 60㎐부터 약 41㎐까지 적응적으로 변화시키면서 구동할 수 있다. 다른 예로, 약 120㎐의 구동 주파수를 지원하는 디스플레이 패널(210)을 약 96㎐의 구동 주파수로 구동하는 경우 프로세서(120)는 약 2㎳의 적응적 동기화 구간(720)을 추가로 확보할 수 있다. 프로세서(120)는 구동 주파수를 약 96㎐부터 약 80㎐까지 적응적으로 변화시키면서 구동할 수 있다.
도 8은 일 실시 예에 따른 제1 동기화 신호(810), 제2 동기화 신호(820), 및 영상 데이터(830)의 전송 시점을 설정하는 것을 나타낸 그래프(800)이다.
일 실시 예에서, 디스플레이 드라이버 IC(예: 도 3의 디스플레이 드라이버 IC(230))는 동기화 신호(예: 도 7의 제2 구동 주파수에서의 동기화 신호(610))를 프로세서(예: 도 3의 프로세서(120))로 전달하는 제1 동기화 신호(810) 및 디스플레이 드라이버 IC(230) 내부에서 활용하는 제2 동기화 신호(820)로 구분할 수 있다. 디스플레이 드라이버 IC(230)는 제1 동기화 신호(810)를 프로세서(120)로 전달할 수 있다. 디스플레이 드라이버 IC(230)는 제2 동기화 신호(820)를 내부적으로 활용할 수 있다.
일 실시 예에서, 디스플레이 드라이버 IC(230)는 제1 동기화 신호(810)의 대기 구간인 제1 대기 구간의 길이보다 제2 동기화 신호(820)의 대기 구간인 제2 대기 구간의 길이를 길게 설정할 수 있다. 디스플레이 드라이버 IC(230)는 디스플레이 패널(예: 도 2의 디스플레이 패널(210))에 데이터 전압을 공급하기 위해 활용하는 제2 동기화 신호(820)의 대기 구간의 길이를 길게 설정할 수 있다.
일 실시 예에서, 디스플레이 드라이버 IC(230)는 제2 대기 구간이 종료하는 시점에 디스플레이 패널(210)에 데이터 전압을 공급하기 시작할 수 있다. 디스플레이 드라이버 IC(230)는 제2 동기화 신호(820)에 의하여 정의되는 표시 구간에 디스플레이 패널(210)에 데이터 전압을 공급할 수 있다.
일 실시 예에서, 프로세서(120)는 영상 데이터(830)를 전송하기 시작하는 시점(840)을 제2 대기 구간에 의하여 정의되는 적응적 동기화 구간(850) 내에서 선택하도록 설정될 수 있다. 프로세서(120)는 적응적 동기화 구간(850) 내에서 선택한 시점(840)에서 제1-1 전송을 시작할 수 있다. 제1-1 전송을 통해 프로세서(120)는 영상 데이터(830)를 디스플레이 드라이버 IC(230)로 전송할 수 있다. 제1-1 전송은 전송이 시작되는 시점이 선택한 시점(840)으로 조정되는 것을 제외하고 제1 전송과 실질적으로 동일하게 진행될 수 있다.
도 9는 일 실시 예에 따른 구동 주파수에 따른 동기화 신호(910, 920) 및 영상 데이터의 전송 시점에 따라 구동 주파수를 설정하는 것을 나타낸 그래프(900)이다.
일 실시 예에서, 디스플레이 드라이버 IC(예: 도 3의 디스플레이 드라이버 IC(230))는 제3 구동 주파수로 구동하는 경우 제3 동기화 신호(910)를 생성할 수 있다. 제3 동기화 신호(910)는 제3 대기 시간을 가질 수 있다. 디스플레이 드라이버 IC(230)는 제4 구동 주파수로 구동하는 경우 제4 동기화 신호(920)를 생성할 수 있다. 제4 구동 주파수는 제3 구동 주파수보다 작을 수 있다. 예를 들어, 제3 구동 주파수는 약 120㎐이고 제4 구동 주파수는 약 96㎐일 수 있다. 제4 동기화 신호(920)는 제4 대기 시간을 가질 수 있다. 제4 대기 시간의 길이는 제3 대기 시간의 길이보다 길 수 있다.
일 실시 예에서, 프로세서(예: 도 3의 프로세서(120))는 대기 구간 내에서 임계 시간(930)을 지정할 수 있다. 예를 들어, 임계 시간(930)은 하나의 대기 구간에서 약 50%의 시간이 경과한 시점일 수 있다. 임계 시간(930)은 프로세서(120)가 영상 데이터를 전송하기 시작하는 시점 및 디스플레이 드라이버 IC(230)에서 데이터 전압을 공급하기 시작하는 시점 사이의 완충 시간을 확보하기 위한 시간일 수 있다.
일 실시 예에서, 대기 구간은 임계 시간(930) 이전 구간인 제1 구간(931) 및 임계 시간(930) 이후 구간인 제2 구간(932)을 포함할 수 있다.
일 실시 예에서, 프로세서(120)는 영상 데이터를 전송하기 시작하는 시점이 임계 시간(930) 이후 시점인 것에 응답하여 구동 주파수를 감소시키는 제1 명령을 디스플레이 드라이버 IC(230)로 전달하도록 설정될 수 있다. 프로세서(120)는 영상 데이터를 전송하기 시작하는 시점이 제2 구간(932) 내에 포함된 경우 구동 주파수를 감소시키는 제1 명령을 트리거(trigger) 할 수 있다. 프로세서(120)는 디스플레이 드라이버 IC(230)가 구동할 수 있는 복수의 구동 주파수들 중 낮은 구동 주파수로 구동하도록 디스플레이 드라이버 IC(230)를 제어하는 제1 명령을 디스플레이 드라이버 IC(230)로 전달할 수 있다. 예를 들어, 디스플레이 드라이버 IC(230)가 120㎐, 96㎐, 80㎐, 및 60㎐ 4개의 구동 주파수들로 구동할 수 있고 120㎐의 구동 주파수로 구동하던 중 영상 데이터를 전송하기 시작하는 시점이 제2 구간(932) 내에 포함된 경우 프로세서(120)는 구동 주파수를 120㎐에서 96㎐로 감소시키는 제1 명령을 디스플레이 드라이버 IC(230)로 전달할 수 있다. 프로세서(120)는 영상 데이터를 전송하기 시작하는 시점 및 디스플레이 드라이버 IC(230)에서 데이터 전압을 공급하기 시작하는 시점 사이의 완충 시간을 확보하여 프레임 드롭을 감소시키도록 디스플레이 드라이버 IC(230)를 제어할 수 있다.
일 실시 예에서, 프로세서(120)는 영상 데이터를 전송하기 시작하는 시점이 임계 시간(930) 이전 시점인 것에 응답하여 구동 주파수를 증가시키는 제2 명령을 디스플레이 드라이버 IC(230)로 전달하 도록 설정될 수 있다. 프로세서(120)는 영상 데이터를 전송하기 시작하는 시점이 제1 구간(931) 내에 포함된 경우 구동 주파수를 증가시키는 제2 명령을 트리거 할 수 있다. 예를 들어, 디스플레이 드라이버 IC(230)가 120㎐, 96㎐, 80㎐, 및 60㎐ 4개의 구동 주파수들로 구동할 수 있고 96㎐의 구동 주파수로 구동하던 중 영상 데이터를 전송하기 시작하는 시점이 제1 구간(931) 내에 포함된 경우 프로세서(120)는 구동 주파수를 96㎐에서 120㎐로 증가시키는 제2 명령을 디스플레이 드라이버 IC(230)로 전달할 수 있다. 프로세서(120)는 영상 데이터를 전송하기 시작하는 시점 및 디스플레이 드라이버 IC(230)에서 데이터 전압을 공급하기 시작하는 시점 사이의 완충 시간이 충분히 확보된 경우 구동 주파수를 원래 구동하던 상태로 복원하도록 디스플레이 드라이버 IC(230)를 제어할 수 있다.
다양한 실시 예에 따른 전자 장치(예: 도 1의 전자 장치(101))는, 화면을 표시하는 디스플레이 패널(예: 도 2의 디스플레이 패널(210)), 상기 디스플레이 패널(210)에 상기 화면을 표시하기 위한 데이터 전압을 공급하는 디스플레이 드라이버 IC(display driver IC, DDI)(예: 도 3의 디스플레이 드라이버 IC(230)), 및 상기 디스플레이 드라이버 IC(230)에 상기 데이터 전압을 설정하기 위한 영상 데이터를 전송하는 프로세서(예: 도 3의 프로세서(120))를 포함하고, 상기 디스플레이 드라이버 IC(230)는, 상기 디스플레이 패널(210)에 상기 데이터 전압을 공급하는 시점을 제어하는 동기화(synchronization) 신호(예: 도 7의 동기화 신호(610))를 생성하고, 및 상기 동기화 신호(610)를 상기 프로세서(120)로 전달하고, 상기 프로세서(120)는, 상기 영상 데이터를 전송하기 시작하는 시점(예: 도 7의 제1 시점(710))을 상기 동기화 신호(610)의 대기 구간 내에서 선택하도록 설정될 수 있다.
일 실시 예에서, 상기 대기 구간은 블랭크(blank) 구간 및 가변 대기 구간을 포함하고, 상기 프로세서(120)는 상기 시점을 상기 가변 대기 구간 내에서 선택하도록 설정될 수 있다.
일 실시 예에서, 상기 디스플레이 드라이버 IC(230)는, 상기 영상 데이터를 하나의 프레임(1 frame) 동안 저장하는 프레임 버퍼(frame buffer)(예: 도 3의 프레임 버퍼(320))를 포함하고, 상기 동기화 신호의 표시 구간에 상기 프레임 버퍼(320)에 저장된 상기 영상 데이터에 기반한 상기 데이터 전압을 상기 디스플레이 패널(210)로 공급하도록 설정될 수 있다.
일 실시 예에서, 상기 프로세서(120)는 상기 영상 데이터를 상기 디스플레이 드라이버 IC(230)에 전송하는 제1 전송을 수행하고, 상기 디스플레이 드라이버 IC(230)는 상기 디스플레이 패널(210)에 상기 데이터 전압을 공급하는 제2 전송을 수행하고, 상기 제1 전송의 소요 시간은 상기 제2 전송의 소요 시간보다 짧을 수 있다.
일 실시 예에서, 상기 프로세서(120)는, 상기 대기 구간의 길이에 기반하여 상기 디스플레이 드라이버 IC(230)의 구동 주파수를 설정하고, 및 상기 구동 주파수에 기반하여 상기 영상 데이터에 포함된 화소 특성 값들을 결정하도록 설정될 수 있다.
일 실시 예에서, 상기 디스플레이 드라이버 IC(230)는, 상기 동기화 신호(610)를 상기 프로세서(120)로 전달하는 제1 동기화 신호(예: 도 8의 제1 동기화 신호(810)) 및 상기 디스플레이 드라이버 IC(230) 내부에서 활용하는 제2 동기화 신호(예: 도 8의 제2 동기화 신호(820))로 구분하고, 상기 제1 동기화 신호(810)의 대기 구간인 제1 대기 구간의 길이보다 상기 제2 동기화 신호(820)의 대기 구간인 제2 대기 구간의 길이를 길게 설정하고, 및 상기 제2 대기 구간이 종료하는 시점에 상기 디스플레이 패널(210)에 상기 데이터 전압을 공급하기 시작하고, 상기 프로세서(120)는, 상기 영상 데이터를 전송하기 시작하는 시점(예: 도 8의 시점(840))을 상기 제2 대기 구간에 의하여 정의되는 적응적 동기화(adaptive synchronization) 구간(예: 도 8의 적응적 동기화 구간(850)) 내에서 선택하도록 설정될 수 있다.
일 실시 예에서, 상기 프로세서(120)는, 상기 대기 구간 내에서 임계 시간(예: 도 9의 임계 시간(930))을 지정하고, 및 상기 영상 데이터를 전송하기 시작하는 시점이 상기 임계 시간(930) 이후 시점인 것에 응답하여 상기 구동 주파수를 감소시키는 제1 명령을 상기 디스플레이 드라이버 IC(230)로 전달하도록 설정될 수 있다.
일 실시 예에서, 상기 프로세서(120)는, 상기 영상 데이터를 전송하기 시작하는 시점이 상기 임계 시간(930) 이전 시점인 것에 응답하여 상기 구동 주파수를 증가시키는 제2 명령을 상기 디스플레이 드라이버 IC(230)로 전달하도록 설정될 수 있다.
다양한 실시 예에 따른 전자 장치(101)의 제어 방법은, 상기 전자 장치(101)의 디스플레이 드라이버 IC(230)가 상기 전자 장치(101)의 디스플레이 패널(210)에 상기 데이터 전압을 공급하는 시점을 제어하는 동기화 신호(610)를 생성하는 동작, 상기 디스플레이 드라이버 IC(230)가 상기 동기화 신호(610)를 상기 전자 장치(101)의 프로세서(120)로 전달하는 동작, 및 상기 프로세서(120)가 상기 디스플레이 드라이버 IC(230)로 상기 영상 데이터를 전송하기 시작하는 시점을 상기 동기화 신호(610)의 대기 구간 내에서 선택하는 동작을 포함할 수 있다.
다양한 실시 예에 따른 컴퓨터로 판독 가능한 비일시적 기록 매체는 복수의 인스트럭션들을 저장하고, 상기 복수의 인스트럭션들은, 전자 장치(101)의 디스플레이 드라이버 IC(230)가 상기 전자 장치(101)의 디스플레이 패널(210)에 상기 데이터 전압을 공급하는 시점을 제어하는 동기화 신호(610)를 생성하는 동작, 상기 디스플레이 드라이버 IC(230)가 상기 동기화 신호(610)를 상기 전자 장치(101)의 프로세서(120)로 전달하는 동작, 및 상기 프로세서(120)가 상기 디스플레이 드라이버 IC(230)로 상기 영상 데이터를 전송하기 시작하는 시점을 상기 동기화 신호(610)의 대기 구간 내에서 선택하는 동작을 수행하도록 설정될 수 있다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치(예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", "A 또는 B 중 적어도 하나", "A, B 또는 C", "A, B 및 C 중 적어도 하나", 및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서의 다양한 실시예들에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로와 같은 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일실시예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시예들은 기기(machine)(예: 전자 장치(101)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(136) 또는 외장 메모리(138))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(140))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(101))의 프로세서(예: 프로세서(120))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, ‘비일시적’은 저장 매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장 매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일실시예에 따르면, 본 문서에 개시된 다양한 실시예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory(CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어™)를 통해 또는 두 개의 사용자 장치들(예: 스마트 폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있으며, 복수의 개체 중 일부는 다른 구성요소에 분리 배치될 수도 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.

Claims (15)

  1. 전자 장치에 있어서,
    화면을 표시하는 디스플레이 패널;
    상기 디스플레이 패널에 상기 화면을 표시하기 위한 데이터 전압을 공급하는 디스플레이 드라이버 IC(display driver IC, DDI); 및
    상기 디스플레이 드라이버 IC에 상기 데이터 전압을 설정하기 위한 영상 데이터를 전송하는 프로세서를 포함하고,
    상기 디스플레이 드라이버 IC는,
    상기 디스플레이 패널에 상기 데이터 전압을 공급하는 시점을 제어하는 동기화(synchronization) 신호를 생성하고, 및
    상기 동기화 신호를 상기 프로세서로 전달하고,
    상기 프로세서는,
    상기 영상 데이터를 전송하기 시작하는 시점을 상기 동기화 신호의 대기 구간 내에서 선택하도록 설정된 전자 장치.
  2. 청구항 1에 있어서,
    상기 대기 구간은 블랭크(blank) 구간 및 가변 대기 구간을 포함하고,
    상기 프로세서는 상기 시점을 상기 가변 대기 구간 내에서 선택하도록 설정된 전자 장치.
  3. 청구항 1에 있어서, 상기 디스플레이 드라이버 IC는,
    상기 영상 데이터를 하나의 프레임(1 frame) 동안 저장하는 프레임 버퍼(frame buffer)를 포함하고,
    상기 동기화 신호의 표시 구간에 상기 프레임 버퍼에 저장된 상기 영상 데이터에 기반한 상기 데이터 전압을 상기 디스플레이 패널로 공급하도록 설정된 전자 장치.
  4. 청구항 1에 있어서,
    상기 프로세서는 상기 영상 데이터를 상기 디스플레이 드라이버 IC에 전송하는 제1 전송을 수행하고,
    상기 디스플레이 드라이버 IC는 상기 디스플레이 패널에 상기 데이터 전압을 공급하는 제2 전송을 수행하고,
    상기 제1 전송의 소요 시간은 상기 제2 전송의 소요 시간보다 짧은 전자 장치.
  5. 청구항 1에 있어서, 상기 프로세서는,
    상기 대기 구간의 길이에 기반하여 상기 디스플레이 드라이버 IC의 구동 주파수를 설정하고, 및
    상기 구동 주파수에 기반하여 상기 영상 데이터에 포함된 화소 특성 값들을 결정하도록 설정된 전자 장치.
  6. 청구항 1에 있어서, 상기 디스플레이 드라이버 IC는,
    상기 동기화 신호를 상기 프로세서로 전달하는 제1 동기화 신호 및 상기 디스플레이 드라이버 IC 내부에서 활용하는 제2 동기화 신호로 구분하고,
    상기 제1 동기화 신호의 대기 구간인 제1 대기 구간의 길이보다 상기 제2 동기화 신호의 대기 구간인 제2 대기 구간의 길이를 길게 설정하고, 및
    상기 제2 대기 구간이 종료하는 시점에 상기 디스플레이 패널에 상기 데이터 전압을 공급하기 시작하고,
    상기 프로세서는,
    상기 영상 데이터를 전송하기 시작하는 시점을 상기 제2 대기 구간에 의하여 정의되는 적응적 동기화(adaptive synchronization) 구간 내에서 선택하도록 설정된 전자 장치.
  7. 청구항 1에 있어서, 상기 프로세서는,
    상기 대기 구간 내에서 임계 시간을 지정하고, 및
    상기 영상 데이터를 전송하기 시작하는 시점이 상기 임계 시간 이후 시점인 것에 응답하여 상기 구동 주파수를 감소시키는 제1 명령을 상기 디스플레이 드라이버 IC로 전달하도록 설정된 전자 장치.
  8. 청구항 7에 있어서, 상기 프로세서는,
    상기 영상 데이터를 전송하기 시작하는 시점이 상기 임계 시간 이전 시점인 것에 응답하여 상기 구동 주파수를 증가시키는 제2 명령을 상기 디스플레이 드라이버 IC로 전달하도록 설정된 전자 장치.
  9. 전자 장치의 제어 방법에 있어서,
    상기 전자 장치의 디스플레이 드라이버 IC가 상기 전자 장치의 디스플레이 패널에 상기 데이터 전압을 공급하는 시점을 제어하는 동기화 신호를 생성하는 동작;
    상기 디스플레이 드라이버 IC가 상기 동기화 신호를 상기 전자 장치의 프로세서로 전달하는 동작; 및
    상기 프로세서가 상기 디스플레이 드라이버 IC로 상기 영상 데이터를 전송하기 시작하는 시점을 상기 동기화 신호의 대기 구간 내에서 선택하는 동작을 포함하는 방법.
  10. 청구항 9에 있어서, 상기 대기 구간은 블랭크 구간 및 가변 대기 구간을 포함하고,
    상기 프로세서는 상기 시점을 상기 가변 대기 구간 내에서 선택하는 방법.
  11. 청구항 9에 있어서,
    상기 디스플레이 드라이버 IC는 상기 영상 데이터를 하나의 프레임 동안 저장하는 프레임 버퍼를 포함하고,
    상기 디스플레이 드라이버 IC는 상기 동기화 신호의 표시 구간에 상기 프레임 버퍼에 저장된 상기 영상 데이터에 기반한 상기 데이터 전압을 상기 디스플레이 패널로 공급하는 방법.
  12. 청구항 9에 있어서,
    상기 프로세서는 상기 영상 데이터를 상기 디스플레이 드라이버 IC에 전송하는 제1 전송을 수행하고,
    상기 디스플레이 드라이버 IC는 상기 디스플레이 패널에 상기 데이터 전압을 공급하는 제2 전송을 수행하고,
    상기 제1 전송의 소요 시간은 상기 제2 전송의 소요 시간보다 짧은 방법.
  13. 청구항 9에 있어서,
    상기 프로세서가 상기 대기 구간의 길이에 기반하여 상기 디스플레이 드라이버 IC의 구동 주파수를 설정하는 동작; 및
    상기 프로세서가 상기 구동 주파수에 기반하여 상기 영상 데이터에 포함된 화소 특성 값들을 결정하는 동작을 더 포함하는 방법.
  14. 청구항 9에 있어서,
    상기 디스플레이 드라이버 IC가 상기 동기화 신호를 상기 프로세서로 전달하는 제1 동기화 신호 및 상기 디스플레이 드라이버 IC 내부에서 활용하는 제2 동기화 신호로 구분하는 동작;
    상기 디스플레이 드라이버 IC가 상기 제1 동기화 신호의 대기 구간인 제1 대기 구간의 길이보다 상기 제2 동기화 신호의 대기 구간인 제2 대기 구간의 길이를 길게 설정하는 동작; 및
    상기 디스플레이 드라이버 IC가 상기 제2 대기 구간이 종료하는 시점에 상기 디스플레이 패널에 상기 데이터 전압을 공급하기 시작하는 동작을 더 포함하고,
    상기 프로세서는 상기 영상 데이터를 전송하기 시작하는 시점을 상기 제2 대기 구간에 의하여 정의되는 적응적 동기화 구간 내에서 선택하는 방법.
  15. 청구항 9에 있어서,
    상기 프로세서가 상기 대기 구간 내에서 임계 시간을 지정하는 동작; 및
    상기 영상 데이터를 전송하기 시작하는 시점이 상기 임계 시간 이후 시점인 것에 응답하여 상기 프로세서가 상기 구동 주파수를 감소시키는 제1 명령을 상기 디스플레이 드라이버 IC로 전달하는 동작을 더 포함하는 방법.
PCT/KR2021/018955 2021-02-05 2021-12-14 전자 장치 및 그 제어 방법 WO2022169092A1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US18/344,020 US20230343299A1 (en) 2021-02-05 2023-06-29 Electronic device and control method thereof

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210016792A KR20220113064A (ko) 2021-02-05 2021-02-05 전자 장치 및 그 제어 방법
KR10-2021-0016792 2021-02-05

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US18/344,020 Continuation US20230343299A1 (en) 2021-02-05 2023-06-29 Electronic device and control method thereof

Publications (1)

Publication Number Publication Date
WO2022169092A1 true WO2022169092A1 (ko) 2022-08-11

Family

ID=82742238

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2021/018955 WO2022169092A1 (ko) 2021-02-05 2021-12-14 전자 장치 및 그 제어 방법

Country Status (3)

Country Link
US (1) US20230343299A1 (ko)
KR (1) KR20220113064A (ko)
WO (1) WO2022169092A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115841804A (zh) * 2023-02-21 2023-03-24 深圳曦华科技有限公司 分辨率实时切换控制方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100751861B1 (ko) * 2003-04-30 2007-08-23 노키아 코포레이션 이미지 프레임 업데이트 동기
KR20130070765A (ko) * 2011-12-20 2013-06-28 삼성전자주식회사 티어링과 플리커를 방지하기 위한 동기 신호를 조절하는 장치들과 그 방법
KR20150007948A (ko) * 2013-07-11 2015-01-21 삼성전자주식회사 애플리케이션 프로세서와 이를 포함하는 디스플레이 시스템
KR20150055324A (ko) * 2013-11-13 2015-05-21 삼성전자주식회사 압축 데이터를 이용하여 패널 셀프 리프레쉬를 수행할 수 있는 타이밍 컨트롤러, 이의 동작 방법, 및 상기 타이밍 컨트롤러를 포함하는 데이터 처리 시스템
KR20160135993A (ko) * 2015-05-19 2016-11-29 삼성전자주식회사 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100751861B1 (ko) * 2003-04-30 2007-08-23 노키아 코포레이션 이미지 프레임 업데이트 동기
KR20130070765A (ko) * 2011-12-20 2013-06-28 삼성전자주식회사 티어링과 플리커를 방지하기 위한 동기 신호를 조절하는 장치들과 그 방법
KR20150007948A (ko) * 2013-07-11 2015-01-21 삼성전자주식회사 애플리케이션 프로세서와 이를 포함하는 디스플레이 시스템
KR20150055324A (ko) * 2013-11-13 2015-05-21 삼성전자주식회사 압축 데이터를 이용하여 패널 셀프 리프레쉬를 수행할 수 있는 타이밍 컨트롤러, 이의 동작 방법, 및 상기 타이밍 컨트롤러를 포함하는 데이터 처리 시스템
KR20160135993A (ko) * 2015-05-19 2016-11-29 삼성전자주식회사 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115841804A (zh) * 2023-02-21 2023-03-24 深圳曦华科技有限公司 分辨率实时切换控制方法及装置

Also Published As

Publication number Publication date
US20230343299A1 (en) 2023-10-26
KR20220113064A (ko) 2022-08-12

Similar Documents

Publication Publication Date Title
EP4200837A1 (en) Electronic device including display having variable screen size and method for compensating degradation of the display same
WO2021145727A1 (en) Electronic device and screen refresh method thereof
WO2022169092A1 (ko) 전자 장치 및 그 제어 방법
WO2022005003A1 (ko) 가변 리프레시 레이트를 갖는 표시 장치를 포함하는 전자 장치 및 그 동작 방법
WO2022103225A1 (ko) 전자 장치 및 전자 장치의 이미지 렌더링 방법
WO2022030998A1 (ko) 디스플레이를 포함하는 전자 장치 및 그의 동작 방법
WO2022092580A1 (ko) 전자 장치 표면의 온도를 예측하는 방법 및 그 전자 장치
WO2021261919A1 (ko) 디스플레이의 리프레쉬 레이트를 동적으로 조정하는 전자 장치
WO2023287057A1 (ko) 주변 장치로부터 입력을 수신하였을 때 화면을 빠르게 업데이트하는 전자 장치
WO2024072058A1 (ko) 이미지의 적응적 스캔을 위한 전자 장치
WO2024101879A1 (ko) 전자 장치 및 전자 장치에서 이미지 프레임 동기화 제어 방법
WO2024101684A1 (ko) 구동 주파수를 변경하는 전자 장치, 방법, 및 비일시적 컴퓨터 판독가능 저장 매체
WO2024072053A1 (ko) 디스플레이 내의 메모리를 제어하는 전자 장치 및 방법
WO2023022356A1 (ko) 디스플레이 패널을 제어하는 커맨드들을 처리하는 타이밍을 동기화하기 위한 전자 장치 및 방법
WO2024072056A1 (ko) 프로세서로부터 디스플레이로의 펄스 신호를 제어하는 전자 장치
WO2024076031A1 (ko) 클럭 레이트를 제어하는 디스플레이 구동 회로를 포함하는 전자 장치
WO2024096317A1 (ko) 디스플레이에게 전력을 제공하기 위한 전자 장치
WO2022191409A1 (ko) 전자 장치 및 그 제어 방법
WO2024072057A1 (ko) 터치 회로로부터의 신호에 기반하여 이미지의 표시를 스케줄링하는 전자 장치 및 방법
WO2021251655A1 (ko) 전자 장치 및 전자 장치에서 디스플레이 구동 신호 기반의 동기화 방법
WO2024072177A1 (ko) 디스플레이로의 명령을 제어하는 전자 장치 및 방법
WO2022158798A1 (ko) 디스플레이를 다중 구동 주파수로 구동하는 방법 및 이를 수행하는 전자 장치
WO2022119227A1 (ko) 전자 장치 및 이의 동작 방법
WO2022255789A1 (ko) 터치스크린을 포함하는 전자 장치와 이의 동작 방법
WO2022220583A1 (ko) 카메라를 포함하는 전자 장치, 그 전자 장치에서의 동작 방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21924988

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21924988

Country of ref document: EP

Kind code of ref document: A1